CN110676253B - 一种静电释放电路、阵列基板、显示面板及显示装置 - Google Patents

一种静电释放电路、阵列基板、显示面板及显示装置 Download PDF

Info

Publication number
CN110676253B
CN110676253B CN201910936788.XA CN201910936788A CN110676253B CN 110676253 B CN110676253 B CN 110676253B CN 201910936788 A CN201910936788 A CN 201910936788A CN 110676253 B CN110676253 B CN 110676253B
Authority
CN
China
Prior art keywords
transistor
switch unit
switching unit
electrically connected
array substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910936788.XA
Other languages
English (en)
Other versions
CN110676253A (zh
Inventor
何水
曹兆铿
莫英华
李晓
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xiamen Tianma Microelectronics Co Ltd
Original Assignee
Xiamen Tianma Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xiamen Tianma Microelectronics Co Ltd filed Critical Xiamen Tianma Microelectronics Co Ltd
Priority to CN201910936788.XA priority Critical patent/CN110676253B/zh
Priority to US16/732,273 priority patent/US11158628B2/en
Publication of CN110676253A publication Critical patent/CN110676253A/zh
Application granted granted Critical
Publication of CN110676253B publication Critical patent/CN110676253B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • H01L27/0296Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices involving a specific disposition of the protective devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • H01L27/0266Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using field effect transistors as protective elements
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136204Arrangements to prevent high voltage or static electricity failures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02656Special treatments
    • H01L21/02664Aftertreatments
    • H01L21/02667Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth
    • H01L21/02675Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth using laser beams
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/127Multistep manufacturing methods with a particular formation, treatment or patterning of the active layer specially adapted to the circuit arrangement
    • H01L27/1274Multistep manufacturing methods with a particular formation, treatment or patterning of the active layer specially adapted to the circuit arrangement using crystallisation of amorphous semiconductor or recrystallisation of crystalline semiconductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • H01L29/6675Amorphous silicon or polysilicon transistors
    • H01L29/66757Lateral single gate single channel transistors with non-inverted structure, i.e. the channel layer is formed before the gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78651Silicon transistors
    • H01L29/7866Non-monocrystalline silicon transistors
    • H01L29/78672Polycrystalline or microcrystalline silicon transistor
    • H01L29/78675Polycrystalline or microcrystalline silicon transistor with normal-type structure, e.g. with top gate

Abstract

本发明实施例公开了一种静电释放电路、阵列基板、显示面板及显示装置。该静电释放电路包括第一晶体管、第二晶体管、第一开关单元和第二开关单元;第一晶体管的第一端与第一电平线电连接;第二端与信号线电连接;控制端与第一开关单元的第一端电连接;第一开关单元的第二端与第一电平线电连接;控制端与信号线电连接;第二晶体管的第一端与信号线电连接;第二端与第二电平线电连接;控制端与第二开关单元的第一端电连接;第二开关单元的第二端与信号线电连接;控制端与第二电平线电连接。本发明实施例提供的静电释放电路具有良好的静电防护功能,可以有效防止静电导致电路损坏,提升电路的可靠性,且具有良好的稳定性。

Description

一种静电释放电路、阵列基板、显示面板及显示装置
技术领域
本发明实施例涉及显示技术,尤其涉及一种静电释放电路、阵列基板、显示面板及显示装置。
背景技术
在薄膜晶体管(Thin Film Transistor,TFT)显示屏的生产、测试和运输过程中,因摩擦或者接触等原因,会产生瞬时高达千伏的静电。由于显示屏的玻璃为绝缘体,静电在显示屏内部容易导致短路,因此设计静电放电(Electro-Static Discharge,ESD)防护电路十分有必要。
发明内容
本发明实施例提供一种静电释放电路、阵列基板、显示面板及显示装置,该静电释放电路具有良好的静电防护功能,可以有效防止静电导致电路损坏,提升电路的可靠性,且具有良好的稳定性。
第一方面,本发明实施例提供一种静电释放电路,包括:
第一晶体管、第二晶体管、第一开关单元和第二开关单元;
所述第一晶体管的第一端与第一电平线电连接;所述第一晶体管的第二端与信号线电连接;所述第一晶体管的控制端与所述第一开关单元的第一端电连接;所述第一开关单元的第二端与所述第一电平线电连接;所述第一开关单元的控制端与所述信号线电连接;所述第一开关单元导通时,所述第一晶体管将所述信号线上积累的电荷释放到所述第一电平线;
所述第二晶体管的第一端与所述信号线电连接;所述第二晶体管的第二端与第二电平线电连接;所述第二晶体管的控制端与所述第二开关单元的第一端电连接;所述第二开关单元的第二端与所述信号线电连接;所述第二开关单元的控制端与所述第二电平线电连接;所述第二开关单元导通时,所述第二晶体管将所述信号线上积累的电荷释放到所述第二电平线。
第二方面,本发明实施例还提供一种阵列基板,包括上述任意一种静电释放电路。
第三方面,本发明实施例还提供一种显示面板,包括上述任意一种阵列基板。
第四方面,本发明实施例还提供一种显示装置,包括上述显示面板。
本发明实施例提供的静电释放电路,通过在第一晶体管的第一端与控制端之间设置第一开关单元,在第二晶体管的第一端与控制端之间设置第二开关单元,在信号线上未积累静电时,第一开关单元和第二开关单元均处于关闭状态,可以避免第一晶体管和第二晶体管的控制端长时间处于电压偏置状态,避免第一晶体管和第二晶体管性能劣化,提高静电释放电路的稳定性。
附图说明
图1为本发明实施例提供的一种静电释放电路的结构示意图;
图2为本发明实施例提供的另一种静电释放电路的结构示意图;
图3和图4分别为本发明实施例提供的又一种静电释放电路的结构示意图;
图5为本发明实施例提供的一种阵列基板的局部结构示意图;
图6为沿图5中剖线AA'的一种剖面结构示意图;
图7为沿图5中剖线AA'的另一种剖面结构示意图;
图8为本发明实施例提供的另一种阵列基板的局部结构示意图;
图9为沿图8中剖线BB'的一种剖面结构示意图;
图10为本发明实施例提供的又一种阵列基板的局部结构示意图;
图11为沿图10中剖线CC'的一种剖面结构示意图;
图12为沿图10中剖线DD'的一种剖面结构示意图;
图13为本发明实施例提供的又一种静电释放电路的结构示意图;
图14为本发明实施例提供的又一种阵列基板的局部结构示意图;
图15为沿图14中剖线EE'的一种剖面结构示意图;
图16为本发明实施例提供的一种显示装置的结构示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
在本发明实施例中使用的术语是仅仅出于描述特定实施例的目的,而非旨在限制本发明。需要注意的是,本发明实施例所描述的“上”、“下”、“左”、“右”等方位词是以附图所示的角度来进行描述的,不应理解为对本发明实施例的限定。此外在上下文中,还需要理解的是,当提到一个元件被形成在另一个元件“上”或“下”时,其不仅能够直接形成在另一个元件“上”或者“下”,也可以通过中间元件间接形成在另一元件“上”或者“下”。术语“第一”、“第二”等仅用于描述目的,并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明中的具体含义。
现有技术中,用多晶硅半导体制作的TFT已得到广泛应用。申请人在研究静电防护电路时发现,在TFT的栅极串联一个多晶硅薄膜电阻能提升ESD的疏通能力,但由于ESD防护电路中作为电阻的多晶硅薄膜阻值小,电阻的分压效果低,所以TFT的栅极长期处于正负偏压的条件下,造成TFT的特性劣化,影响ESD的防护性能。
有鉴于此,本发明提供了一种静电释放电路结构,请参考图1,图1所示为本发明实施例提供的一种静电释放电路的结构示意图。本实施例提供的静电释放电路包括:第一晶体管10、第二晶体管20、第一开关单元30和第二开关单元40;第一晶体管10的第一端10a与第一电平线50电连接;第一晶体管10 的第二端10b与信号线60电连接;第一晶体管10的控制端10c与第一开关单元30的第一端30a电连接;第一开关单元30的第二端30b与第一电平线50电连接;第一开关单元30的控制端30c与信号线60电连接;第一开关单元30导通时,第一晶体管10将信号线60上积累的电荷释放到第一电平线50;第二晶体管20的第一端20a与信号线60电连接;第二晶体管20的第二端20b与第二电平线70电连接;第二晶体管20的控制端20c与第二开关单元40的第一端40a 电连接;第二开关单元40的第二端40b与信号线60电连接;第二开关单元40 的控制端40c与第二电平线70电连接;第二开关单元40导通时,第二晶体管 40将信号线70上积累的电荷释放到第二电平线70。
可以理解的是,本发明实施例提供的静电释放电路可以用于显示面板中,例如设置在显示面板边缘的非显示区,用于将显示面板内部的信号线上产生的静电导出到接地端子等部分,防止静电对显示面板内电路的损坏。可选的,信号线包括显示面板的数据信号线或扫描信号线。示例性的,当第一电平线50上的电压高于第二电平线上70的电压时,当信号线60上无静电电荷积累时,信号线60上的电压处于第一电平线50和第二电平线70的电压之间,此时第一晶体管10、第二晶体管20、第一开关单元30和第二开关单元40均处于关闭状态;当信号线60上由于静电积累正电荷时,信号线60上的电压会升高,当信号线 60上积累的正电荷足够多时,信号线60和第一电平线50之间的电压差会使第一开关单元30导通,第一电平线50的电压加载到第一晶体管10的控制端10c,进而第一晶体管10导通,信号线60积累的正电荷通过第一晶体管10导入第一电平线50以实现正电荷释放。类似地,当信号线60上由于静电积累负电荷时,信号线60上的电压会降低,当信号线60上积累的负电荷足够多时,信号线60 和第二电平线70之间的电压差会使第二开关单元40导通,第二电平线70的电压加载到第二晶体管20的控制端20c,进而第二晶体管20导通,信号线60积累的负电荷通过第二晶体管20导入第二电平线70以实现正电荷释放。而且由于第一开关单元30和第二开关单元40的设置,当不需要静电释放时,第一开关单元30和第二开关单元40关闭,第一晶体管10的控制端10c和第二晶体管 20c不会长时间处于电压偏置状态下导致晶体管阈值偏移,有利于提升静电释放电路的稳定性及寿命。
本发明实施例提供的静电释放电路结构,当第一开关单元导通时,第一晶体管将信号线上积累的电荷释放到第一电平线;当第二开关单元导通时,第二晶体管将信号线上积累的电荷释放到第二电平线。通过在第一晶体管的第一端与控制端之间设置第一开关单元,在第二晶体管的第一端与控制端之间设置第二开关单元,在信号线上未积累静电时,第一开关单元和第二开关单元均处于关闭状态,可以避免第一晶体管和第二晶体管的控制端长时间处于电压偏置状态,避免第一晶体管和第二晶体管性能劣化,提高静电释放电路的稳定性。
在上述实施例的基础上,图2所示为本发明实施例提供的另一种静电释放电路的结构示意图。参考图2,可选的,第一晶体管10以及第二晶体管20均为P型晶体管;第一开关单元30包括至少一个N型晶体管,第二开关单元40 包括至少一个N型晶体管。
需要说明的是,图2中示例性地示出第一开关单元30和第二开关单元40 分别包括一个N型晶体管31和41,其并不是对本发明的限定。
示例性的,图2所示的实施例中以第一电平线50的电压高于第二电平线 70的电压为例,第一晶体管10的第一端10a为漏极,第二端10b为源极,控制端10c为栅极,第二晶体管20的第一端20a为漏极,第二端20b为源极,控制端20c为栅极,N型晶体管31的第一端31a为漏极,第二端31b为源极,控制端31c为栅极,N型晶体管41的第一端41a为漏极,第二端41b为源极,控制端41c为栅极。可以理解的是,晶体管根据初始情况是否存在导电沟道分为增强型晶体管和耗尽型晶体管,由于耗尽型晶体管在各电极未施加电压时即存在导电沟道,关断时需要在栅极一直施加合适的电压,因此本实施例中的晶体管均选用增强型晶体管。此外,从薄膜晶体管的制作角度考虑,漏极和源极的结构完全相同,可以互换使用。
以下以图2中所示的静电释放电路介绍本实施例的静电释放原理:
本实施例中,设置第一电平线50的电压(用VGH表示)高于第二电平线 70的电压(用VGL表示),信号线60的电压用VESD表示,当信号线60上积累正电荷时,VESD逐渐升高,当VESD-VGH(N型晶体管31栅极31c和源极 31b之间的电压)大于N型晶体管31的导通阈值时,N型晶体管31导通,第一晶体管10的栅极10c的电压升至VGH,由于第一晶体管10为P型晶体管,其阈值电压小于零,当VGH-VESD(第一晶体管10栅极10c和源极10b之间的电压)小于第一晶体管10的阈值电压时,第一晶体管10导通,正电荷经过第一晶体管10导入第一电平线50实现正电荷释放。当信号线60上积累负电荷时,VESD逐渐降低,当VGL-VESD(N型晶体管41栅极41c和源极41b之间的电压)大于N型晶体管41的导通阈值时,N型晶体管41导通,第二晶体管 20的栅极20c的电压降至VESD,由于第二晶体管20为P型晶体管,其阈值电压小于零,当VESD-VGL(第二晶体管20栅极20c和源极20b之间的电压)小于第二晶体管20的阈值电压时,第二晶体管20导通,负电荷经过第二晶体管 20导入第二电平线70实现负电荷释放。
可选的,第一开关单元中的多个N型晶体管串联或并联设置。
可选的,第二开关单元中的多个N型晶体管串联或并联设置。
示例性的,图3和图4所示分别为本发明实施例提供的又一种静电释放电路的结构示意图,图3和图4中均示例性示出第一开关单元30和第二开关单元 40包括两个N型晶体管,参考图3,第一开关单元30和第二开关单元40中的 N型晶体管均串联设置,参考图4,第一开关单元30和第二开关单元40中的N 型晶体管均并联设置。需要说明的是,在其他实施例中,可以设置第一开关单元中30的多个N型晶体管串联,第二开关单元40中的多个N型晶体管并联,也可以设置第一开关单元30中的多个N型晶体管并联,第二开关单元40中的多个N型晶体管串联,本发明实施例对此不作限定。通过设置第一开关单元和第二开关单元包括多个N型晶体管,可以在不需要进行静电释放时增强开关单元的隔离性能,提升静电释放电路的稳定性。
可选的,第一晶体管、第二晶体管、第一开关单元以及第二开关单元中的晶体管有源层的半导体基材相同。
可以理解的是,本实施例中第一晶体管、第二晶体管、第一开关单元以及第二开关单元中的晶体管均为薄膜晶体管,薄膜晶体管是通过给在栅、源极之间施加合适的电压,使有源层的沟道区产生导电沟道实现导通,在本实施例中,可以设置第一晶体管、第二晶体管、第一开关单元以及第二开关单元中的晶体管有源层的半导体基材相同,所有有源层均采用同一工艺形成,有利于简化工艺难度。
可选的,第一晶体管、第二晶体管、第一开关单元以及第二开关单元中的晶体管有源层的半导体基材均为低温多晶硅或者金属氧化物半导体。
可以理解的是,低温多晶硅(Low Temperature Poly-Silicon,LTPS)是利用准分子激光作为热源,激光经过投射系统后,会产生能量均匀分布的激光束,投射于非晶硅结构的玻璃基板上,当非晶硅结构玻璃基板吸收准分子激光的能量后,会转变成为多晶硅结构,因整个处理过程都是在600℃以下完成,所以一般玻璃基板皆可适用,基于低温多晶硅技术制作的显示面板相对于非晶硅显示面板具有反应速度较快、亮度高、分辨率高与耗电量低等优点。金属氧化物半导体是由金属与氧形成的化合物半导体材料,例如n型氧化铟镓锌IGZO半导体材料,p型的Cu2O、NiO、CoO、FeO、Cr2O3等材料。相比于其他的半导体材料,例如非晶硅基材,低温多晶硅以及氧化物半导体具有更高的电子迁移率和更广泛的适用范围。在具体实施时,第一晶体管、第二晶体管、第一开关单元以及第二开关单元中的晶体管有源层的半导体基材可以均为低温多晶硅或者均为金属氧化物半导体,本实施例对此不作限定。
在其他实施例中,第一晶体管以及第二晶体管的有源层可以与第一开关单元以及第二开关单元的有源层材料不同。可选的,第一晶体管以及第二晶体管的有源层为低温多晶硅,第一开关单元以及第二开关单元中的晶体管有源层的半导体基材为金属氧化物半导体;或者,第一晶体管以及第二晶体管的有源层为金属氧化物半导体,第一开关单元以及第二开关单元中的晶体管有源层的半导体基材为低温多晶硅。具体实施时可以根据实际需求灵活选择。
本发明实施例还提供一种阵列基板,包括上述实施例提供的任意一种静电释放电路。
可以理解的是,本实施例提供的阵列基板可以包括显示区和围绕显示区的非显示区,显示区包括多个阵列排布的子像素及对应的像素驱动电路,静电释放电路可以设置于阵列基板的非显示区,用于释放显示区的像素驱动电路内信号线(例如数据信号线或扫描信号线)上的静电。
图5所示为本发明实施例提供的一种阵列基板的局部结构示意图,图6所示为沿图5中剖线AA'的一种剖面结构示意图。参考图5和图6,可选的,阵列基板包括衬底100以及设置于衬底100一侧层叠设置的第一半导体层110和第一金属层120;第一半导体层110包括第一晶体管10以及第二晶体管20的有源层;第一金属层120包括第一晶体管10以及第二晶体管20的栅极。
可选的,第一半导体层110还包括第一开关单元30以及第二开关单元40 的晶体管有源层;第一金属层120包括第一开关单元30以及第二开关单元40 的栅极。
可以理解的是,图5中示意性地示出一个静电释放电路的局部俯视结构示意图,且以第一开关单元30和第二开关单元40均包括一个N型晶体管为例,当第一开关单元30和第二开关单元40包括多个N型晶体管时,其结构与图5 类似,仅需要适应性调整多个晶体管的连接关系。图6示出了图5中第一晶体管10和第一开关单元30的剖视结构示意图,第二晶体管20与第一晶体管10 的结构相同,第二开关单元40的结构与第一开关单元30的结构相同。参考图 6,第一晶体管10包括第一有源层101、第一栅极102、第一源极103以及第一漏极104,第一开关单元30的晶体管包括第二有源层301、第二栅极302、第二源极303以及第二漏极304,其中第一有源层101和第二有源层301同层设置,第一栅极102和第二栅极302同层设置。在具体实施时,衬底100与第一半导体层110之间还包括缓冲层,第一半导体层110和第一金属层120之间还包括绝缘层等结构,具体实施时可以根据实际需求设置。
可选的,第一半导体层包括一种半导体基材;第一晶体管、第二晶体管、第一开关单元以及第二开关单元中的晶体管有源层均为低温多晶硅或者金属氧化物半导体。
示例性的,继续参考图6,第一半导体层110包括一种半导体基材,例如可以是低温多晶硅或金属氧化物半导体。通过采用同一种半导体基材,可以简化工艺流程,减少膜层结构,降低阵列基板制备的工艺难度。进一步的,当静电释放电路结构中均采用金属氧化物半导体时,金属氧化物薄膜晶体管更加稳定,可以提高电路结构的抗静电能力。
可选的,图7所示为沿图5中剖线AA'的另一种剖面结构示意图。参考图7,第一半导体层110包括两种半导体基材;第一晶体管以及第二晶体管的有源层为低温多晶硅,第一开关单元以及第二开关单元中的晶体管有源层为金属氧化物半导体;或者,第一晶体管以及第二晶体管的有源层为金属氧化物半导体,第一开关单元以及第二开关单元中的晶体管有源层为低温多晶硅。
可以理解的是,图7中所示的第一半导体层110包括同层设置的两种半导体基材,与图6类似,图7中仅示出了图5中第一晶体管10和第一开关单元 30的剖视结构示意图,第二晶体管20与第一晶体管10的结构相同,第二开关单元40的结构与第一开关单元30的结构相同。参考图7,第一晶体管10包括第一有源层101、第一栅极102、第一源极103以及第一漏极104,第一开关单元30的晶体管包括第二有源层301、第二栅极302、第二源极303以及第二漏极304,其中第一有源层101和第二有源层301同层设置,第一栅极102和第二栅极302同层设置。在一实施例中,第一晶体管10的有源层可以为低温多晶硅,第一开关单元30的有源层为金属氧化物半导体,在另一实施例中,第一晶体管10的有源层可以为金属氧化物半导体,第一开关单元30的有源层为低温多晶硅,具体实施时可以根据实际需求设计。可以理解的是,第一有源层和第二有源层同层设置时,相比于两个有源层不同层设置的方案,同层设置可以不制作两个有源层之间的缓冲层,从而减小阵列基板中无机层的厚度,当阵列基板应用于柔性显示面板时,有利于柔性显示面板的弯折。
图8所示为本发明实施例提供的另一种阵列基板的局部结构示意图,图9 所示沿图8中剖线BB'的一种剖面结构示意图。参考图8和图9,可选的,本实施例提供的阵列基板还包括第二半导体层130和第二金属层140;第二半导体层130包括第一开关单元30以及第二开关单元40的晶体管的有源层;第二金属层140包括第一开关单元30以及第二开关单元40的晶体管的栅极。
参考图9,第一晶体管10包括第一有源层101、第一栅极102、第一源极 103以及第一漏极104,第一开关单元30的晶体管包括第二有源层301、第二栅极302、第二源极303以及第二漏极304,其中第一有源层101位于第一半导体层110,第二有源层301位于第二半导体层130,第一栅极102位于第一金属层120,第二栅极302位于第二金属层140。可以理解的是,图9中第二半导体层130与衬底100的距离大于第一半导体层110与衬底100的距离仅是示意性的,在其他实施例中,可以设计第一半导体层110与衬底100的距离大于第二半导体层130与衬底100的距离。在具体实施时,可以设置第一半导体层110 为低温多晶硅材料,第二半导体层130为金属氧化物半导体材料,也可以设置第一半导体层110为金属氧化物半导体材料,第二半导体层130为低温多晶硅材料,本实施例对此不做限定。
需要说明的是,图6~图9中所示的晶体管均为顶栅型结构仅是示意性的,在其他实施例中,各晶体管也可以采用底栅型结构,具体实施时可以根据实际需求灵活选择。
图10所示为本发明实施例提供的又一种阵列基板的局部结构示意图,图11 所示为沿图10中剖线CC'的一种剖面结构示意图,图12所示为沿图10中剖线 DD'的一种剖面结构示意图。图10中示意性地示出一个静电释放电路的俯视结构示意图,且以第一开关单元30和第二开关单元40均包括一个N型晶体管为例,参考图11,第一晶体管10包括第一有源层101、第一栅极102、第一源极 103以及第一漏极104,第一开关单元30的晶体管包括第二有源层301、第二栅极302、第二源极303以及第二漏极304。参考图12,与图11类似,第二晶体管20包括第三有源层201、第三栅极202、第三源极203以及第三漏极204,第二开关单元40的晶体管包括第四有源层401、第四栅极402、第四源极403 以及第四漏极404。其中第一有源层101和第三有源层201均位于第一半导体层,第二有源层301和第四有源层401均位于第二半导体层,第一栅极102和第三栅极202均位于第一金属层,第二栅极302和第四栅极402均位于第二金属层。可选的,参考图11,沿垂直于衬底100的方向,第一晶体管10的有源层与第一开关单元30的有源层至少部分交叠。参考图12,可选的,沿垂直于衬底100的方向,第二晶体管20的有源层与第二开关单元40的有源层至少部分交叠。可以理解的是,采用立体的薄膜晶体管结构,将位于不同层的有源层交叠设计,可以减小阵列基板上静电释放电路结构的占用面积。
需要说明的是,图11中所示的第一晶体管10的有源层位于第一开关单元 30的有源层和衬底100之间只是示意性的,在其他实施例中,也可以设置第一开关单元30的有源层位于第一晶体管10的有源层和衬底之间,各晶体管可以为顶栅型也可以为底栅型,具体实施时可以根据实际情况选择。
继续参考图5、图8或图10,可选的,本实施例提供的阵列基板还包括第三金属层150,第三金属层150包括信号线60、第一电平线50以及第二电平线 70,信号线60、第一电平线50以及第二电平线70沿第一方向x延伸,且第二方向y排布;第一方向x与第二方向y交叉;第一晶体管10以及第一开关单元 30位于信号线60和第一电平线50之间,且第一晶体管10和第一开关单元30 沿第一方向x排布;第二晶体管20以及第二开关单元40位于信号线50和第二电平线70之间,且第二晶体管20和第二开关单元40沿第一方向x排布。
可以理解的是,通过设计第一晶体管10的有源层与第一开关单元30的有源层至少部分交叠,第二晶体管20的有源层与第二开关单元40的有源层至少部分交叠,第一晶体管10以及第一开关单元30位于信号线60和第一电平线 50之间,第二晶体管20以及第二开关单元40位于信号线50和第二电平线70 之间,一方面,各电平线和各薄膜晶体管之间排布紧凑,有利于减小电路结构在显示面板上的占用空间;另一方面可以形成立体结构的静电释放电路,节省空间,由于静电释放电路一般设置于阵列基板四周的非显示区,采用立体结构设计有利于实现显示面板的窄边框。
图13所示为本发明实施例提供的又一种静电释放电路的结构示意图。参考图13,本实施例提供的静电释放电路包括第一晶体管10、第二晶体管20、第一电阻80和第二电阻90;第一晶体管10的第一端10a与第一电平线50电连接;第一晶体管10的第二端10b与信号线60电连接;第一晶体管10的控制端10c 与第一电阻80的第一端80a电连接;第电阻80的第二端80b与第一电平线50 电连接;第二晶体管20的第一端20a与信号线60电连接;第二晶体管20的第二端20b与第二电平线70电连接;第二晶体管20的控制端20c与第二电阻90 的第一端90a电连接;第二电阻90的第二端90b与信号线60电连接。其中第一晶体管10和第二晶体管20均可以为LTPS-TFT,第一电阻80和第二电阻90 可以采用IGZO,由于IGZO比LTPS的电阻大,分压效果好,相比于LTPS形成的电阻可以减小长度,节省空间。
图14所示为本发明实施例提供的又一种阵列基板的局部结构示意图,图15所示为沿图14中剖线EE'的一种剖面结构示意图。图15中示例性示出第一晶体管10的有源层与第一电阻80的IGZO同层设置,在其他实施例中,第一晶体管10的有源层与第一电阻80的IGZO也可以异层设置。
本发明实施例还提供一种显示面板,包括上述实施例提供的任意一种阵列基板。本实施例提供的显示面板可以为有机发光显示面板,也可以为液晶显示面板。由于本发明实施例提供的显示面板包括上述实施例提供的任意一种阵列基板,阵列基板包括上述静电释放电路,具备上述静电释放电路相同或响应的技术效果。
图16所示为本发明实施例提供的一种显示装置的结构示意图。参考图16,该显示装置1包括本发明实施例提供的任意一种显示面板2。该显示装置1具体可以为手机、电脑以及智能可穿戴设备等。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整、相互结合和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

Claims (19)

1.一种静电释放电路,其特征在于,包括:
第一晶体管、第二晶体管、第一开关单元和第二开关单元;
所述第一晶体管的第一端与第一电平线电连接;所述第一晶体管的第二端与信号线电连接;所述第一晶体管的控制端与所述第一开关单元的第一端电连接;所述第一开关单元的第二端与所述第一电平线电连接;所述第一开关单元的控制端与所述信号线电连接;所述第一开关单元导通时,所述第一晶体管将所述信号线上积累的电荷释放到所述第一电平线;
所述第二晶体管的第一端与所述信号线电连接;所述第二晶体管的第二端与第二电平线电连接;所述第二晶体管的控制端与所述第二开关单元的第一端电连接;所述第二开关单元的第二端与所述信号线电连接;所述第二开关单元的控制端与所述第二电平线电连接;所述第二开关单元导通时,所述第二晶体管将所述信号线上积累的电荷释放到所述第二电平线;
在所述信号线上未积累静电时,所述第一开关单元和所述第二开关单元均处于关闭状态。
2.根据权利要求1所述的静电释放电路,其特征在于,所述第一晶体管以及所述第二晶体管均为P型晶体管;
所述第一开关单元包括至少一个N型晶体管,所述第二开关单元包括至少一个N型晶体管。
3.根据权利要求2所述的静电释放电路,其特征在于,所述第一开关单元中的多个N型晶体管串联或并联设置。
4.根据权利要求2所述的静电释放电路,其特征在于,所述第二开关单元中的多个N型晶体管串联或并联设置。
5.根据权利要求2所述的静电释放电路,其特征在于,所述第一晶体管、所述第二晶体管、所述第一开关单元以及所述第二开关单元中的晶体管有源层的半导体基材相同。
6.根据权利要求5所述的静电释放电路,其特征在于,所述第一晶体管、所述第二晶体管、所述第一开关单元以及所述第二开关单元中的晶体管有源层的所述半导体基材均为低温多晶硅或者金属氧化物半导体。
7.根据权利要求2所述的静电释放电路,其特征在于,所述第一晶体管以及所述第二晶体管的有源层为低温多晶硅,所述第一开关单元以及所述第二开关单元中的晶体管有源层的半导体基材为金属氧化物半导体;或者,
所述第一晶体管以及所述第二晶体管的有源层为金属氧化物半导体,所述第一开关单元以及所述第二开关单元中的晶体管有源层的所述半导体基材为低温多晶硅。
8.根据权利要求1所述的静电释放电路,其特征在于,所述信号线包括显示面板的数据信号线或扫描信号线。
9.一种阵列基板,其特征在于,包括如权利要求1-8中任一项所述的静电释放电路。
10.根据权利要求9所述的阵列基板,其特征在于,所述阵列基板包括衬底以及设置于衬底一侧层叠设置的第一半导体层和第一金属层;
所述第一半导体层包括所述第一晶体管以及所述第二晶体管的有源层;
所述第一金属层包括所述第一晶体管以及所述第二晶体管的栅极。
11.根据权利要求10所述的阵列基板,其特征在于,所述第一半导体层还包括所述第一开关单元以及所述第二开关单元的晶体管有源层;
所述第一金属层包括所述第一开关单元以及所述第二开关单元的栅极。
12.根据权利要求11所述的阵列基板,其特征在于,所述第一半导体层包括一种半导体基材;
所述第一晶体管、所述第二晶体管、所述第一开关单元以及所述第二开关单元中的晶体管有源层均为低温多晶硅或者金属氧化物半导体。
13.根据权利要求11所述的阵列基板,其特征在于,所述第一半导体层包括两种半导体基材;
所述第一晶体管以及所述第二晶体管的有源层为低温多晶硅,所述第一开关单元以及所述第二开关单元中的晶体管有源层为金属氧化物半导体;或者,
所述第一晶体管以及所述第二晶体管的有源层为金属氧化物半导体,所述第一开关单元以及所述第二开关单元中的晶体管有源层为低温多晶硅。
14.根据权利要求10所述的阵列基板,其特征在于,所述阵列基板还包括第二半导体层和第二金属层;
所述第二半导体层包括所述第一开关单元以及所述第二开关单元的晶体管的有源层;
所述第二金属层包括所述第一开关单元以及所述第二开关单元的晶体管的栅极。
15.根据权利要求14所述的阵列基板,其特征在于,沿垂直于所述衬底的方向,所述第一晶体管的有源层与所述第一开关单元的有源层至少部分交叠。
16.根据权利要求14所述的阵列基板,其特征在于,沿垂直于所述衬底的方向,所述第二晶体管的有源层与所述第二开关单元的有源层至少部分交叠。
17.根据权利要求14所述的阵列基板,其特征在于,所述阵列基板还包括第三金属层,所述第三金属层包括所述信号线、第一电平线以及第二电平线,所述信号线、所述第一电平线以及所述第二电平线沿第一方向延伸,且第二方向排布;所述第一方向与所述第二方向交叉;
所述第一晶体管以及所述第一开关单元位于所述信号线和所述第一电平线之间,且所述第一晶体管和所述第一开关单元沿所述第一方向排布;
所述第二晶体管以及所述第二开关单元位于所述信号线和所述第二电平线之间,且所述第二晶体管和所述第二开关单元沿所述第一方向排布。
18.一种显示面板,其特征在于,包括权利要求9-17任一所述的阵列基板。
19.一种显示装置,其特征在于,包括权利要求18所述的显示面板。
CN201910936788.XA 2019-09-29 2019-09-29 一种静电释放电路、阵列基板、显示面板及显示装置 Active CN110676253B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201910936788.XA CN110676253B (zh) 2019-09-29 2019-09-29 一种静电释放电路、阵列基板、显示面板及显示装置
US16/732,273 US11158628B2 (en) 2019-09-29 2019-12-31 Electro-static discharge circuit, array substrate, display panel and display apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910936788.XA CN110676253B (zh) 2019-09-29 2019-09-29 一种静电释放电路、阵列基板、显示面板及显示装置

Publications (2)

Publication Number Publication Date
CN110676253A CN110676253A (zh) 2020-01-10
CN110676253B true CN110676253B (zh) 2022-03-22

Family

ID=69080262

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910936788.XA Active CN110676253B (zh) 2019-09-29 2019-09-29 一种静电释放电路、阵列基板、显示面板及显示装置

Country Status (2)

Country Link
US (1) US11158628B2 (zh)
CN (1) CN110676253B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11088229B1 (en) * 2020-01-17 2021-08-10 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Pixel driving circuit and manufacturing method thereof
KR20220026172A (ko) * 2020-08-25 2022-03-04 엘지디스플레이 주식회사 디스플레이 장치
WO2022067698A1 (zh) * 2020-09-30 2022-04-07 京东方科技集团股份有限公司 显示基板、显示面板和显示装置
CN114299873B (zh) * 2022-02-22 2023-06-27 京东方科技集团股份有限公司 Oled显示面板及其驱动方法、以及oled显示装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102651547A (zh) * 2012-01-12 2012-08-29 京东方科技集团股份有限公司 一种静电放电保护电路及包括该保护电路的显示装置
CN209150116U (zh) * 2018-11-23 2019-07-23 京东方科技集团股份有限公司 一种静电保护电路、阵列基板及显示装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5272586A (en) * 1991-01-29 1993-12-21 National Semiconductor Corporation Technique for improving ESD immunity
US5698873A (en) * 1996-03-08 1997-12-16 Lsi Logic Corporation High density gate array base cell architecture
US20040021997A1 (en) * 2002-07-30 2004-02-05 Chartered Semiconductor Manufacturing Ltd. Novel ESD protection circuit for I/O circuitry
TWI478139B (zh) * 2012-09-13 2015-03-21 Au Optronics Corp 靜電放電保護電路及其顯示裝置
CN106098684B (zh) 2016-08-16 2019-04-26 武汉华星光电技术有限公司 一种静电防护电路

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102651547A (zh) * 2012-01-12 2012-08-29 京东方科技集团股份有限公司 一种静电放电保护电路及包括该保护电路的显示装置
CN209150116U (zh) * 2018-11-23 2019-07-23 京东方科技集团股份有限公司 一种静电保护电路、阵列基板及显示装置

Also Published As

Publication number Publication date
US20210098446A1 (en) 2021-04-01
US11158628B2 (en) 2021-10-26
CN110676253A (zh) 2020-01-10

Similar Documents

Publication Publication Date Title
CN110676253B (zh) 一种静电释放电路、阵列基板、显示面板及显示装置
KR102141557B1 (ko) 어레이 기판
EP3029733B1 (en) Organic light emitting display device
KR20230043099A (ko) 박막 트랜지스터 기판 및 이를 이용한 표시패널과 그 제조방법
US9053986B2 (en) Semiconductor device and flat panel display including the same
US7196746B2 (en) Pixel structure and manufacturing method thereof
CN100353394C (zh) 显示器的像素电路
US9553196B2 (en) Multi-gate thin film transistor, array substrate and display device
CN110010078B (zh) 移位寄存器单元、栅极驱动电路和显示装置
US20180190206A1 (en) Array substrate, display panel and display device
KR20160068635A (ko) 유기 발광 표시 장치
US20220254855A1 (en) Display panel and display device
US20220367730A1 (en) Array substrate and fabrication method therefor, shift register unit, and display panel
CN110752219A (zh) 一种薄膜晶体管和显示面板
US8748892B2 (en) Thin film transistor and method for fabricating the same
CN109509793B (zh) 薄膜晶体管、其制造方法及电子装置
CN102693999B (zh) 显示装置
CN110085584B (zh) Esd防护薄膜晶体管及esd防护结构
CN102237372B (zh) 阵列基底和制造该阵列基底的方法
CN111474790A (zh) 阵列基板和液晶显示面板
CN115207001A (zh) 一种显示面板
US20210399142A1 (en) Thin Film Transistor Array Substrate and Display Device
CN108490709B (zh) 阵列基板及其制作方法
CN111146212A (zh) 半导体基板
CN115207000A (zh) 一种显示面板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant