CN102804101B - 用于在一个或更多个模块之间顺序地分配电力的系统和方法 - Google Patents
用于在一个或更多个模块之间顺序地分配电力的系统和方法 Download PDFInfo
- Publication number
- CN102804101B CN102804101B CN201080026695.0A CN201080026695A CN102804101B CN 102804101 B CN102804101 B CN 102804101B CN 201080026695 A CN201080026695 A CN 201080026695A CN 102804101 B CN102804101 B CN 102804101B
- Authority
- CN
- China
- Prior art keywords
- regulator
- programme
- script
- sequencer
- controller
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/24—Resetting means
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/329—Power saving characterised by the action undertaken by task scheduling
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/30—Monitoring
- G06F11/3003—Monitoring arrangements specially adapted to the computing system or computing system component being monitored
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D30/00—Reducing energy consumption in communication networks
- Y02D30/50—Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computing Systems (AREA)
- Mathematical Physics (AREA)
- Quality & Reliability (AREA)
- Power Sources (AREA)
- Direct Current Feeding And Distribution (AREA)
- Stored Programmes (AREA)
- Programmable Controllers (AREA)
Abstract
一种可编程配电定序器包括多个内部调节器、内部存储器和控制器,所述内部存储器适于储存用户可编程脚本,所述用户可编程脚本包括用于顺序地启用和禁用调节器的指令,所述控制器适于基于所述脚本启用和禁用所述调节器。所述控制器可以从编程源接收所述用户可编程脚本,所述编程源诸如为应用处理器、外部存储器或外部编程设备。在使用所述用户可编程脚本之前,所述控制器可以执行储存在内部存储器中的默认脚本,以使编程源开始上电。所述定序器还可以包括用于类似地控制一个或更多个外部调节器的外部端口。所述端口还可以用于例如以级联、分层和/或冗余的方式将多个定序器连接在一起。另外,所述定序器可以包括用于检测操作故障的调节器的故障检测模块。
Description
技术领域
本发明总地涉及用于在一个或更多个模块之间顺序地分配电力的系统和方法,并且具体地,涉及一种可编程配电定序器。
背景技术
电子系统中的几个模块的上电(poweringup)可以是精细过程。在许多情况下,不应该同时使模块通电(poweron),因为这可能会引起一个或更多个模块的损坏、不适当的或意外的操作、电力的无效率使用以及其他不期望的效果。常常相反的是,模块的通电(以及断电(poweringoff))要求精确的预定序列。通常,配电定序器用于执行该操作。
典型地,配电定序器控制多个电压调节器,以便将电压供给电子系统的各个模块。经常,这些调节器中的一些根据电子系统的构造和功能将几个电压供给应用处理器和其他模块。例如,如果电子系统是蜂窝电话,则该系统还会包括存储器、音频电路系统、显示器、射频(RF)芯片组、数字信号处理器和其他组件。配电定序器通常被硬连线,以施加用于特定应用处理器的预定通电序列。一旦处理器已经通电,处理器就将关于如何和何时使系统的各个模块上电和掉电(powerdown)的离散指令提供给定序器。
由于配电定序器被硬连线以用于特定应用处理器,所以如果系统制造商决定使用另一种类型的处理器,则需要被设计为将与这种类型的处理器一起适当工作的新型配电定序器。这对于定序器的长引线设计和制造周期具有不利结果,这又耽搁了电子系统的开发和制造。此外,在定序器制造商、处理器制造商和系统制造商之间耗费大量相互作用和时间,以便适当地设计定序器,从而得它将合适的通电和断电序列施加于处理器。这通常是耗时的、代价昂贵的过程。而且,如果系统制造商具有使用不同应用处理器的几种产品,则系统制造商以及定序器制造商不得不管理不同类型的定序器和保持追踪这些定序器,这使盘存变复杂。
发明内容
本发明的一方面涉及一种可编程配电定序器。所述定序器包括多个内部调节器、内部存储器和控制器,所述内部存储器适于储存用户可编程脚本,所述用户可编程脚本包括用于以顺序的方式启用和禁用调节器的指令,所述控制器适于基于所述用户可编程脚本的指令启用和禁用调节器。所述控制器可以从编程源接收所述用户可编程脚本,所述编程源诸如为应用处理器、外部存储器或外部编程设备。
在本发明的另一方面,所述可编程配电定序器的内部存储器还储存默认或良性脚本,所述默认或良性脚本用于顺序地启用适于将电力供给编程源的多个调节器。根据该方面,控制器响应于初始通电操作从内部存储器存取所述默认或良性脚本,并且执行该脚本,以使编程源安全地且适当地上电。一旦编程源已经成功上电,控制器就从编程源接收用户可编程脚本,将该用户可编程脚本储存在内部存储器中,并且执行该脚本,以使与定序器耦合的一个或更多个模块上电和掉电,包括使编程源重新上电和掉电。在初始通电之后,控制器使用用户可编程脚本来使与定序器耦合的模块上电和掉电,至少直到该脚本被再次更新为止。
在本发明的又一方面,所述可编程配电定序器包括可以与一个或更多个外部调节器耦合的外部调节器端口。根据该方面,控制器适于根据用户可编程脚本的指令与内部调节器一起顺序地启用和禁用一个或更多个外部调节器。通过外部调节器端口,多个配电定序器可以以级联、分层和/或冗余的方式耦合在一起,以使调节器的控制扩大超过单个定序器中的调节器的控制。在本发明的又一方面,所述可编程配电定序器可以包括故障检测模块,该模块适于检测操作故障的调节器,并且将这些调节器报告给控制器。控制器可以响应于一个或更多个故障的调节器采取措施,包括将通知发送给外部设备,或者执行一个或更多个受影响的模块以及未受影响的模块的掉电操作。
当结合附图考虑本发明的以下详细描述时,本发明的其他方面、优点和新颖性特征将从以下详细描述变得明白。
附图说明
图1A图示说明根据本发明的实施方案的示例性可编程配电定序器的框图。
图1B图示说明根据本发明的另一个实施方案的可编程配电定序器中产生的示例性信号的时序图。
图2A图示说明根据本发明的另一个实施方案的与几个示例性模块耦合的另一个示例性可编程配电定序器的框图。
图2B图示说明根据本发明的另一个实施方案的顺序地分配电力的示例性方法的流程图。
图3A图示说明根据本发明的另一个实施方案的与几个示例性模块耦合的另一个示例性可编程配电定序器的框图。
图3B图示说明根据本发明的另一个实施方案的顺序地分配电力的另一种示例性方法的流程图。
图4A图示说明根据本发明的另一个实施方案的与几个示例性模块耦合的另一个示例性可编程配电定序器的框图。
图4B图示说明根据本发明的另一个实施方案的顺序地分配电力的另一种示例性方法的流程图。
图5图示说明根据本发明的另一个实施方案的另一个示例性可编程配电定序器的框图。
图6图示说明根据本发明的另一个实施方案的主从式结构的一对示例性可编程配电定序器的框图。
图7图示说明根据本发明的另一个实施方案的顺序地分配电力的另一种示例性方法的流程图。
图8A图示说明根据本发明的另一个实施方案的另一个示例性可编程配电定序器的框图。
图8B图示说明根据本发明的另一个实施方案的检测一个或更多个故障的调节器并且对这些故障的调节器作出响应的示例性方法的流程图。
具体实施方式
图1A图示说明根据本发明的实施方案的示例性可编程配电定序器100的框图。总的来说,定序器100包括能够安全地使许多类型的应用处理器上电的默认或良性上电序列。一旦应用处理器上电,定序器100就能够从应用处理器接收用户可编程脚本,所述用户可编程脚本包括关于如何顺序地使与定序器连接的一个或更多个模块上电和掉电的指令。来自应用处理器的用户可编程脚本甚至可以包括关于如何顺序地使应用处理器本身重新上电的指令,这些指令可以与默认或良性上电序列不同。
具体地讲,可编程配电定序器100包括控制器102、内部存储器104、多个序列发生器(A-G)112-1至112-7、第一组寄存器(A-G)114-1至114-7、多个调节器106-1至106-25、多个选择逻辑器件(1-25)108-1至108-25和第二组寄存器(1-25)110-1至110-25。虽然在本实施例中存在七(7)个序列发生器、25个调节器和相关电路系统(寄存器和选择逻辑器件),但是应当理解定序器100可以包括多于或少于这些组件的组件。
序列发生器(A-G)112-1至112-7分别与寄存器(A-G)114-1至114-7耦合,寄存器(A-G)114-1至114-7又指定发生器如何和何时将产生上电时序序列和掉电时序序列。在本示例性实施方案中,上电时序序列包括多个周期性脉冲(比如,16个脉冲)。类似地,掉电时序序列包括多个基本上周期性的脉冲(比如,16个脉冲)。关于序列脉冲的周期的信息储存在对应的寄存器中。对应的寄存器(114-1至114-7)还储存关于序列发生器是否应该通过软件命令或外部控制输入而被启动的信息。
选择逻辑器件(1-25)108-1至108-25分别基于储存在寄存器(1-25)110-1至110-25中的信息启用和禁用各个调节器(1-25)106-1至106-25。对应的寄存器(110-1至110-25)指定对应的选择逻辑器件(108-1至108-25)要选择的序列发生器、启用对应的调节器(106-1至106-25)的通电时序序列的时隙以及禁用对应的调节器(106-1至106-25)的掉电时序序列的时隙。
一旦检测到初始通电,控制器102从内部存储器104读取默认或良性通电序列指令(比如,脚本),并且将对应的信息写入到第一组寄存器(A-G)114-1至114-7中的一个或更多个以及第二组寄存器110-1至110-25中的一个或更多个中。用作定序器100的后续编程源的应用处理器与定序器的调节器106-1至106-25中的一个或更多个耦合。作为示例,默认或良性通电序列可以被构造来通过与处理器耦合的一个或更多个调节器使应用处理器安全地上电。一旦应用处理器通电,控制器就从应用处理器接收上电/掉电用户可编程脚本,所述脚本指示定序器100如何顺序地使与定序器100的调节器耦合的一个或更多个模块上电和掉电。
所述上电和掉电的一个或更多个模块可以包括应用处理器。因此,应用处理器可以将脚本发送给定序器100,以使定序器使应用处理器重新上电。应用处理器的重新上电序列可以将处理器构造为具有优于默认或良性序列一开始构造处理器的性能的改进性能。虽然它可以不将对应的应用处理器构造为其优化性能,但是默认或良性序列使得定序器可与许多类型的应用处理器一起使用。这具有使用定序器改进电子系统的开发的优点;减少定序器的设计者、应用处理器的设计者与电子系统的设计者之间的产品定义相互作用;并且由于仅需要追踪一种类型的定序器,所以为定序器和电子系统的制造商这二者简化盘存。
图1B图示说明根据本发明的另一个实施方案的可编程配电定序器100中产生的示例性信号的时序图。在本实施例中,定序器100已经被编程来将由序列发生器(A)112-1产生的上电/掉电时序序列分配给调节器(2、7、15和22)106-2、106-7、106-15和106-22;从而形成这样的组,所述组的上电/掉电时序关系通过由序列发生器(A)112-1产生的序列来调控。由序列发生器(A)112-1产生的上电/掉电时序序列已经被构造来产生用于上电序列的16个脉冲(比如,脉冲0-15)和用于掉电序列的另外16个脉冲(比如,0-15)。另外,序列发生器(A)112-1已经被构造来以基本上周期性的方式产生上电序列和掉电序列的脉冲,其中周期例如为大约320μs(微秒)。应当理解,所述序列不必是周期性脉冲,每个序列不必具有16个脉冲,并且不必具有320μs的周期。
调节器(2)106-2相继已经被构造为:基本上在上电序列的时隙(脉冲)零(0)上电,并且基本上在掉电序列的时隙(脉冲)15掉电。调节器(7)106-7相继已经被构造为:基本上在上电序列的时隙三(3)上电,并且基本上在掉电序列的时隙七(7)掉电。调节器(15)106-15相继已经被构造为:基本上在上电序列的时隙10上电,并且基本上在掉电序列的时隙零(0)掉电。最后,调节器(22)106-22相继已经被构造为:基本上在上电序列的时隙11上电,并且基本上在掉电序列的时隙零(0)掉电。
在本实施例中,调节器(2、7、15和22)106-2、106-7、106-15和106-22可以分别与特定电子模块的电力输入耦合。电子模块可以需要如所示的上电和掉电序列,以便适当地且安全地开启和适当地且安全地关闭。当启用信号从低逻辑状态变为高逻辑状态时,它启动上电序列,当它从高逻辑状态变为低逻辑状态时,它启动掉电序列,所述启用信号可以通过由控制器102发出的软件命令来提供,或者可以通过外部控制来在外部发出。如前所述,其他序列发生器可以被构造具有不同的周期,并且分别与它们耦合的调节器可以被构造为在被编程的时隙开启和关闭。
定序器100的优点在于控制信号线(诸如如上所述的SEQA)可以被用于共同控制一组调节器,诸如调节器106-2、106-7、106-15和106-22。用于控制调节器组的时序或计时信息嵌入在控制信号线中。定序器100的另一个优点在于,由于使用了分别被嵌入在选择逻辑108-1至108-25中的脉冲检测器,所以被分配到一组的调节器可以立即有效地、没有延迟地呈现正确的开启或关闭状态。
另外,定序器100可以被构造来通过选择逻辑缩短脉冲检测时间。例如,由序列发生器A112-1产生的序列可以被构造具有相对高的频率,以缩短每个脉冲的周期。这使选择逻辑中的计数器增加,并且触发上电和掉电操作。更高的频率将脉冲检测器时间常数减小为基本上固定的短周期,从而节省面积。缩短的检测时间使得调节器可在被编程到不在转变中的新的一组时快速地转变为开启或关闭。
图2A图示说明包括根据本发明的另一个实施方案的与各个模块耦合的示例性可编程配电定序器210的示例性电子系统200的框图。在本实施例中,电子系统200可以是蜂窝电话或其他设备。电子系统200包括可编程配电定序器210、应用处理器228、外部存储器230、音频模块220、显示器222、射频(RF)芯片组224和数字信号处理器(DSP)226。可编程配电定序器210又包括控制器212、内部存储器214、定序器模块216、选择模块218和25个调节器1-25。
在本实施例中,调节器1-8被构造来将电力提供给应用处理器228。调节器9-12被构造来将电力提供给外部存储器230。调节器22-24被构造来将电力提供给音频模块220。调节器19-21被构造来将电力提供给显示器222。调节器15-18被构造为将电来提供给RF芯片组224。并且,调节器13-14和25被构造来将电力提供给DSP226。定序器模块216产生用于各个模块的各个上电/掉电时序序列。作为示例,定序器模块216可以产生用于调节器1-8的上电/掉电序列,以适当地使应用处理器228上电/掉电。定序器模块216可以产生用于调节器9-12的另一个上电/掉电序列,以适当地使存储器230上电/掉电。定序器模块216还可以产生用于其余模块的对应序列。应当理解,由定序器模块216产生的特定序列可以应用于与不同模块耦合的调节器。另外,特定模块可以与通过由定序器模块216产生的不同序列驱动的调节器耦合。
选择模块218基于由定序器模块216产生的序列和由控制器212提供的上电/掉电指令来产生用于调节器1-25的启用和禁用信号。可以被构造为非易失性存储器的内部存储器214储存默认或良性上电脚本,所述默认或良性上电脚本指示控制器212以按特定顺序启用调节器1-8中的一个或更多个的方式控制选择模块218,以便安全地且适当地使应用处理器228上电。另外,在应用处理器228成功上电之后,可以用用户可编程脚本更新内部存储器214,所述用户可编程脚本提供关于如何顺序地使电子系统200的各个模块(应用处理器228、存储器230、音频220、显示器222、RF芯片组224和DSP226)上电和掉电的指令。以下描述由可编程配电定序器210执行的示例性操作。
图2B图示说明根据本发明的另一个实施方案的顺序地分配电力的示例性方法250的流程图。根据方法250,可编程配电定序器210的控制器212检测电子系统200的初始通电操作(比如,诸如当用户一开始开启系统时)(块252)。响应于检测到通电操作,控制器212执行储存在内部存储器214中的默认上电脚本,以使应用处理器228和外部存储器230安全地且适当地开启(块254)。这可能需要控制器212启用与应用处理器228耦合的调节器1-8中的一个或更多个以及与外部存储器230耦合的调节器9-12中的一个或更多个。
在应用处理器228和存储器230已经成功开启之后,应用处理器228从存储器230读取用于电子系统200的一个或更多个模块的上电/掉电用户可编程脚本,并且通过控制器212将该脚本发送给内部存储器214(块256)。控制器212然后执行该脚本的上电部分,以基于该脚本中提供的指令来产生一个或更多个模块的上电操作(块258)。如前所述,所述一个或更多个模块可以包括音频模块220、显示器222、RF芯片组224和DSP226。
随后,在电子系统200的各个模块的成功上电操作之后,控制器212检测电子系统200的掉电操作(比如,诸如当用户关闭系统时)(块260)。响应于检测到断电操作,控制器212执行储存在内部存储器214中的新脚本的掉电部分,以根据由该脚本提供的指令使电子系统200的一个或更多个模块关闭(块262)。随后,控制器212检测电子系统200的另一个通电操作(比如,诸如当用户再次开启系统时)(块264)。在这种情况下,由于新脚本已储存在非易失性内部存储器214中,所以控制器212无需执行默认或良性脚本。因此,控制器212读取并执行新脚本,以基于该脚本的指令产生应用处理器228和存储器230的通电操作(块266),并且基于该脚本的指令产生一个或更多个模块的通电操作(块258)。应当理解,应用处理器228有时可以更新储存在内部存储器214中的上电/掉电用户可编程脚本。
图3A图示说明包括根据本发明的另一个实施方案的与各个模块耦合的示例性可编程配电定序器310的另一个示例性电子系统300的框图。与前面的实施方案200类似,电子系统300可以是蜂窝电话或其他设备。电子系统300包括可编程配电定序器310、应用处理器328、外部存储器330、音频模块320、显示器322、RF芯片组224和DSP326。可编程配电定序器310又包括控制器312、内部存储器314、定序器模块316、选择模块318和25个调节器1-25。调节器1-4、5-12、22-24、19-21、15-18以及13-15和25分别被构造来将电力提供给外部存储器330、应用处理器328、音频模块320、显示器322、RF芯片组324和DSP326。
可编程配电定序器310与前面的实施方案210的不同之处在于,定序器310能够直接从外部存储器330读取新的上电/掉电用户可编程脚本,而不是从应用处理器328接收它。如所示的,控制器312直接与存储器330耦合,以便从存储器330读取上电/掉电用户可编程脚本。以下描述由可编程配电定序器310执行的示例性操作。
图3B图示说明根据本发明的另一个实施方案的顺序地分配电力的示例性方法350的流程图。根据方法350,可编程配电定序器310的控制器312检测电子系统300的初始通电操作(比如,诸如当用户一开始开启系统时)(块352)。响应于检测到通电操作,控制器312执行储存在内部存储器314中的默认上电脚本,以使外部存储器330安全地且适当地开启(块354)。这可能需要控制器312启用与外部存储器330耦合的调节器1-4中的一个或更多个。
在外部存储器330已经成功开启之后,控制器312从外部存储器330读取用于电子系统300的一个或更多个模块的上电/掉电用户可编程脚本,并且将该脚本储存在外部存储器314中(块356)。控制器312然后执行该脚本的上电部分,以基于该脚本中提供的指令产生一个或更多个模块的上电操作(块358)。如前所述,所述一个或更多个模块可以包括应用处理器328、音频模块320、显示器322、RF芯片组324和DSP326。
随后,在电子系统300的各个模块的成功上电操作之后,控制器312检测电子系统300的掉电操作(比如,诸如当用户关闭系统时)(块360)。响应于检测到断电操作,控制器312执行储存在内部存储器314中的新脚本的掉电部分,以根据由该脚本提供的指令使电子系统300的一个或更多个模块关闭(块362)。随后,控制器312检测电子系统300的另一个通电操作(比如,诸如当用户再次开启系统时)(块364)。在这种情况下,由于新脚本已储存在非易失性内部存储器314中,所以控制器312无需执行默认或良性脚本。因此,控制器312读取并执行新脚本,以基于该脚本的指令产生存储器330的通电操作(块366),并且基于该脚本的指令产生一个或更多个模块的通电操作(块358)。应当理解,控制器312有时可以访问外部存储器330,以接收对上电/掉电用户可编程脚本的更新。
图4A图示说明包括根据本发明的另一个实施方案的与各个模块耦合的示例性可编程配电定序器410的另一个示例性电子系统400的框图。与前面的实施方案200和300类似,电子系统400可以是蜂窝电话或其他设备。电子系统400包括可编程配电定序器410、应用处理器428、外部存储器430、音频模块420、显示器422、RF芯片组424和DSP426。可编程配电定序器410又包括控制器412、内部存储器414、定序器模块416、选择模块418和25个调节器1-25。调节器1-8、9-12、22-24、19-21、15-18以及13-14和25分别被构造来将电力提供给应用处理器428、外部存储器430、音频模块420、显示器422、RF芯片组424和DSP426。
可编程配电定序器410与前面的实施方案210和310的不同之处在于,定序器410能够从外部编程设备,而不是应用处理器428或外部存储器430接收新的上电/掉电用户可编程脚本。如所示的,控制器412与外部编程设备耦合,以用于接收上电/掉电用户可编程脚本。外部编程设备可以是能够将上电/掉电脚本传送给定序器410的任何类型的设备,诸如外部计算机。以下描述由可编程配电定序器410执行的示例性操作。
图4B图示说明根据本发明的另一个实施方案的顺序地分配电力的另一种示例性方法450的流程图。根据方法450,可编程配电定序器410的控制器412检测电子系统400的初始通电操作(比如,诸如当用户一开始开启系统时)(块452)。响应于检测到通电操作,控制器412从外部编程设备接收用于电子系统400的一个或更多个模块的上电/掉电用户可编程脚本(块454),并且将该脚本储存到内部存储器414(块456)。控制器412然后执行该脚本的上电部分,以基于该脚本中提供的指令产生一个或更多个模块的上电操作(块458)。如前所述,所述一个或更多个模块可以包括应用处理器428、存储器430、音频模块420、显示器422、RF芯片组424和DSP426。
随后,在电子系统400的各个模块的成功上电操作之后,控制器412检测电子系统400的掉电操作(比如,诸如当用户关闭系统时)(块460)。响应于检测到断电操作,控制器412执行储存在内部存储器414中的新脚本的掉电部分,以根据由该脚本提供的指令使电子系统400的一个或更多个模块关闭(块462)。随后,控制器412检测电子系统400的另一个通电操作(比如,诸如当用户再次开启系统时)(块464)。在这种情况下,由于所述脚本已储存在非易失性内部存储器414中,所以控制器412无需从外部编程源接收所述脚本。因此,控制器412读取并执行新脚本,以基于该脚本的指令产生一个或更多个模块的通电操作(块458)。应当理解,控制器412有时可以从外部编程设备接收对用户可编程脚本的更新。
图5图示说明根据本发明的另一个实施方案的示例性可编程配电定序器500的框图。可编程配电定序器500与前面的实施方案210、310和410类似,并且包括控制器512、内部存储器514、定序器模块516、选择模块518和多个内部寄存器1-24。另外,可编程配电定序器500还包括用于与一个或更多个外部调节器耦合的外部调节器端口。通过外部调节器端口,可编程配电定序器500可以以与它控制内部调节器1-24类似的方式控制外部调节器。例如,通过使用储存在内部存储器514中的上电/掉电用户可编程脚本,控制器512能够基于该脚本中提供的指令启用和禁用与外部寄存器端口耦合的任何外部寄存器。这具有以下益处,即,通过使得可添加受定序器控制的外部调节器来扩展可编程配电定序器500的功能。
图6图示说明包括根据本发明的另一个实施方案的主从式结构的一对示例性可编程配电定序器610和650的示例性系统600的框图。可编程配电定序器600和650与前面的实施方案500类似,并且分别包括控制器612和652、内部存储器614和654、定序器模块616和656、选择模块618和658,并且均包括多个内部寄存器1-24。另外,在本实施例中,可编程配电定序器600还包括与可编程配电定序器650的外部控制器耦合的外部调节器端口。在这种构造中,使用储存在内部存储器614中的主脚本的“主”可编程配电定序器600可以(通过外部调节器端口和外部控制器端口)将控制信号发送给“从”可编程配电定序器650,以启动储存在内部存储器654中的“从”脚本所命令的该“从”可编程配电定序器的上电/掉电操作。这具有以下益处,即,形成级联、分层或冗余配置的定序器,从而极大地扩展电力定序操作的功能并改进电力定序操作的可靠性。
图7图示说明根据本发明的另一个实施方案的顺序地分配电力的另一种示例性方法700的流程图。如所论述的,在前面的实施方案的任何一个中,可以根据需要更新储存在内部存储器中的上电/掉电用户可编程脚本。示例性方法700仅强调本文所述的实施方案的这个特征。根据方法700,对应的控制器检测通电操作(块702)。随后,对应的控制器从编程源(比如,应用处理器、外部存储器、外部编程设备等)接收第一组上电/掉电指令(比如,第一用户可编程脚本)(块704)。对应的控制器然后基于第一组上电/掉电指令产生一个或更多个模块的上电/掉电操作(块706)。
随后,对应的控制器则从编程源(比如,应用处理器、外部存储器、外部编程设备等)接收第二组上电/掉电指令(比如,第二用户可编程脚本)(块708)。对应的控制器然后基于第二组上电/掉电指令产生一个或更多个模块的上电/掉电操作(块710)。更新上电/掉电脚本的这个过程可以根据需要按照系统和/或其操作中的改变继续进行。这为使用可编程配电定序器的设计者提供很大的灵活性,并且如前所述,便利设计、制造和盘存控制。
图8A图示说明根据本发明的另一个实施方案的另一个示例性可编程配电定序器800的框图。可编程配电定序器800与前面的实施方案210、310、410和500类似,并且包括控制器812、内部存储器814、定序器模块816、选择模块818和多个寄存器1-12。
另外,可编程配电定序器800还包括故障检测模块820,其适于检测调节器1-12中的一个或更多个中的故障操作。具体地,调节器1-12的输出与故障检测模块820耦合。故障检测模块820又与控制器812耦合。响应于分别检测到所述一个或更多个调节器1-12中的一个或更多个故障,故障检测模块820向控制器812通知所述一个或更多个故障的调节器1-12的身份。作为响应,控制器812可以基于所述一个或更多个故障的调节器采取合适的措施。这些措施可以包括将所述一个或更多个故障的调节器的通知发送给应用处理器或其他设备,和/或执行掉电操作,以使受发生故障的一个或更多个调节器影响的一个或更多个模块以及其他未受影响的一个或更多个模块掉电。以下描述可编程配电定序器800的示例性操作。
图8B图示说明根据本发明的另一个实施方案的检测一个或更多个故障的调节器并对这些故障的调节器作出响应的示例性方法850的流程图。根据方法850,控制器812检测对应的电子系统的通电操作(块852)。响应于检测到通电操作,控制器812可以执行储存在内部存储器814中的默认或良性上电操作,以使应用处理器和/或外部存储器上电(块854)。随后,控制器812从编程源(比如,应用处理器、外部存储器、外部编程设备等)接收用于一个或更多个模块的上电/掉电用户可编程脚本,并且将该脚本储存在内部存储器814中(块856)。控制器812然后执行该脚本,以基于由该脚本提供的指令使一个或更多个模块上电(块858)。
在可编程配电定序器800工作的同时,故障检测模块820对调节器1-12监控故障操作。如果故障检测模块820在调节器的一个或更多个中检测到故障操作,则故障检测模块820将所述一个或更多个故障的调节器的身份传送给控制器812(块860)。作为响应,控制器812确定所述一个或更多个故障的调节器是否将电力提供给一个或更多个关键模块(块862)。如果是,则控制器812产生掉电操作,以使所述一个或更多个关键模块(并且可能还有其他一个或更多个未受影响的模块)掉电(块864)。否则,控制器812可以将所述一个或更多个故障的调节器的通知发送给应用处理器或其他设备,所述应用处理器或其他设备继而可以采取某种响应措施。
尽管已结合各种实施方案对本发明进行了描述,但是应该理解本发明还能够进行进一步的修改。本申请的意图是涵盖整体遵循本发明的原理并且包括落在本发明所属领域内的已知常规做法内的偏离本公开内容的这样的内容的任何变更、使用或改动。
Claims (33)
1.一种可编程配电定序器,所述可编程配电定序器包括:
多个调节器;
第一存储器,所述第一存储器适于储存第一用户可编程脚本,所述第一用户可编程脚本包括用于以顺序的方式启用和禁用所述调节器的指令;
耦合到所述第一存储器的定序器模块,所述定序器模块基于所述第一用户可编程脚本的指令产生多个预定的启动时序序列;以及
选择模块,所述选择模块适于基于所述多个预定的启动时序序列产生分别用于所述调节器的启用信号和禁用信号。
2.如权利要求1所述的可编程配电定序器,还包括控制器,所述控制器适于:
从应用处理器接收所述第一用户可编程脚本;以及
将所述第一用户可编程脚本储存在所述第一存储器中。
3.如权利要求2所述的可编程配电定序器,其中所述第一存储器还适于储存默认脚本,所述默认脚本包括用于顺序地启用与所述应用处理器耦合的调节器的指令,并且其中所述控制器还适于基于所述默认脚本的指令启用与所述应用处理器耦合的调节器。
4.如权利要求3所述的可编程配电定序器,其中所述控制器适于在从所述应用处理器接收所述第一用户可编程脚本之前基于所述默认脚本启用与所述应用处理器耦合的所述调节器。
5.如权利要求4所述的可编程配电定序器,其中所述控制器适于基于所述第一用户可编程脚本启用与所述应用处理器耦合的所述调节器。
6.如权利要求3所述的可编程配电定序器,其中所述控制器适于响应于检测到初始通电操作而基于所述默认脚本启用与所述应用处理器耦合的所述调节器。
7.如权利要求1所述的可编程配电定序器,还包括控制器,所述控制器适于:
从第二存储器接收所述第一用户可编程脚本;以及
将所述第一用户可编程脚本储存在所述第一存储器中。
8.如权利要求7所述的可编程配电定序器,其中所述第一存储器还适于储存默认脚本,所述默认脚本包括用于启用与所述第二存储器耦合的一个或更多个调节器的指令,并且其中所述控制器还适于基于所述默认脚本的指令启用与所述第二存储器耦合的一个或更多个调节器。
9.如权利要求8所述的可编程配电定序器,其中所述控制器适于在从所述第二存储器接收所述第一用户可编程脚本之前基于所述默认脚本启用与所述第二存储器耦合的所述一个或更多个调节器。
10.如权利要求9所述的可编程配电定序器,其中所述控制器适于基于所述第一用户可编程脚本启用与所述第二存储器耦合的所述一个或更多个调节器。
11.如权利要求8所述的可编程配电定序器,其中所述控制器适于响应于检测到初始通电操作而基于所述默认脚本启用与所述第二存储器耦合的所述一个或更多个调节器。
12.如权利要求1所述的可编程配电定序器,还包括控制器,所述控制器适于:
从外部编程设备接收所述第一用户可编程脚本;以及
将所述第一用户可编程脚本储存在所述第一存储器中。
13.如权利要求1所述的可编程配电定序器,还包括外部调节器端口,其中所述选择模块适于基于所述第一用户可编程脚本的指令顺序地启用和禁用与所述外部调节器端口耦合的一个或更多个外部调节器。
14.如权利要求2所述的可编程配电定序器,还包括端口,其中所述控制器适于基于所述第一用户可编程脚本的指令控制与所述端口耦合的第二配电定序器。
15.如权利要求2所述的可编程配电定序器,其中所述控制器还适于:
接收第二用户可编程脚本,所述第二用户可编程脚本包括顺序地启用和禁用所述调节器的指令;
将所述第二用户可编程脚本储存在所述第一存储器中;以及
基于所述第二用户可编程脚本的指令启用和禁用所述调节器。
16.如权利要求2所述的可编程配电定序器,还包括故障检测模块,所述故障检测模块适于检测所述调节器中的一个或更多个调节器的故障操作。
17.如权利要求16所述的可编程配电定序器,其中所述故障检测模块适于将具有故障操作的所述一个或更多个调节器的身份传送给所述控制器。
18.如权利要求17所述的可编程配电定序器,其中所述控制器适于发送具有故障操作的所述一个或更多个调节器的通知。
19.如权利要求17所述的可编程配电定序器,其中所述控制器适于响应于从所述故障检测模块接收到的消息来顺序地禁用所述调节器。
20.如权利要求19所述的可编程配电定序器,其中所述控制器适于基于来自所述第一用户可编程脚本的指令顺序地禁用所述调节器。
21.如权利要求1所述的可编程配电定序器,其中所述定序器模块包括适于分别产生所述时序序列的多个序列发生器。
22.如权利要求21所述的可编程配电定序器,还包括第一组寄存器,所述第一组寄存器适于分别将关于如何产生各个时序序列的信息提供给所述序列发生器。
23.如权利要求22所述的可编程配电定序器,其中所述选择模块包括:
多个选择逻辑器件,所述多个选择逻辑器件用于产生分别用于所述调节器的启用信号和禁用信号;以及
第二组寄存器,所述第二组寄存器适于分别将下述信息提供给所述选择逻辑器件,所述信息为关于对应的选择逻辑器件要选择的序列发生器、启用对应的调节器的通电时序序列的时隙以及禁用对应的调节器的掉电时序序列的时隙的信息。
24.一种顺序地启用和禁用多个内部调节器的方法,所述方法包括:
存取用户可编程脚本,所述用户可编程脚本包括用于顺序地启用和禁用所述内部调节器的指令;
基于所述用户可编程脚本的指令产生多个预定的启动时序序列;以及
基于所述多个预定的启动时序序列启用和禁用所述内部调节器。
25.如权利要求24所述的方法,还包括从编程源接收所述用户可编程脚本。
26.如权利要求25所述的方法,还包括基于来自默认脚本的指令启用与所述编程源耦合的一个或更多个内部调节器。
27.如权利要求25所述的方法,其中所述编程源包括外部编程设备、存储器或应用处理器。
28.如权利要求24所述的方法,还包括基于所述用户可编程脚本的指令启用和禁用一个或更多个外部调节器。
29.如权利要求24所述的方法,还包括基于所述用户可编程脚本的指令控制外部配电定时器。
30.如权利要求24所述的方法,还包括:
检测一个或更多个内部调节器的故障操作;以及
响应于检测到所述一个或更多个内部调节器的故障操作发送具有故障操作的所述一个或更多个内部调节器的通知。
31.根据权利要求24所述的方法,还包括:
检测一个或更多个内部调节器的故障操作;以及
响应于检测到所述一个或更多个内部调节器的故障操作禁用所述内部调节器中的一个或更多个。
32.一种电子系统,所述电子系统包括:
应用处理器;
外部存储器,所述外部存储器与所述应用处理器耦合;
一个或更多个模块,包括定序器模块和选择模块;以及
可编程配电定序器,所述可编程配电定序器包括:
第一组调节器,所述第一组调节器与所述应用处理器耦合;
第二组调节器,所述第二组调节器与所述外部存储器耦合;
第三组调节器,所述第三组调节器与所述一个或更多个模块耦合;以及
内部存储器,所述内部存储器适于储存用户可编程脚本,所述用户可编程脚本包括用于以顺序的方式启用和禁用所述第一组调节器、所述第二组调节器和所述第三组调节器的指令;
所述定序器模块,其基于所述用户可编程脚本的指令产生多个预定的启动时序序列;以及
所述选择模块,其适于基于所述多个预定的启动时序序列产生分别用于所述第一组调节器、所述第二组调节器和所述第三组调节器的启用信号和禁用信号。
33.一种定序器,所述定序器包括:
第一组调节器;
时序序列发生器,所述时序序列发生器用于产生预定的启动时序序列控制信号;
耦合到所述第一组调节器中的调节器的选择模块,所述选择模块适于施加第一控制信号,所述第一控制信号包括用于控制该组调节器的启用和禁用的时序信息;
用于每个调节器的脉冲检测器,其中所述脉冲检测器适于检测所述第一控制信号中的控制对应调节器的启用和禁用的脉冲;
控制器,所述控制器适于:
将所述第一组调节器中的一个或更多个调节器重新分配给第二组调节器;以及
将第二控制信号施加到所述第二组调节器,用于控制所述第二组调节器的启用和禁用,
其中所述第一控制信号和所述第二控制信号分别包括不同频率的脉冲,来以不同的方式调控所述第一组调节器和所述第二组调节器的启用和禁用。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US12/485,745 US9014825B2 (en) | 2009-06-16 | 2009-06-16 | System and method for sequentially distributing power among one or more modules |
US12/485,745 | 2009-06-16 | ||
PCT/US2010/038418 WO2010147863A1 (en) | 2009-06-16 | 2010-06-11 | System and method for sequentially distributing power among one or more modules |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102804101A CN102804101A (zh) | 2012-11-28 |
CN102804101B true CN102804101B (zh) | 2016-02-10 |
Family
ID=43356695
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201080026695.0A Active CN102804101B (zh) | 2009-06-16 | 2010-06-11 | 用于在一个或更多个模块之间顺序地分配电力的系统和方法 |
Country Status (6)
Country | Link |
---|---|
US (1) | US9014825B2 (zh) |
KR (1) | KR101660019B1 (zh) |
CN (1) | CN102804101B (zh) |
DE (1) | DE112010002550T5 (zh) |
TW (1) | TWI606329B (zh) |
WO (1) | WO2010147863A1 (zh) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9501705B2 (en) * | 2009-12-15 | 2016-11-22 | Micron Technology, Inc. | Methods and apparatuses for reducing power consumption in a pattern recognition processor |
CN103378822A (zh) * | 2012-04-25 | 2013-10-30 | 鸿富锦精密工业(深圳)有限公司 | 调谐器防干扰电路 |
WO2014155517A1 (ja) * | 2013-03-26 | 2014-10-02 | 三菱電機株式会社 | エンジニアリングツール |
JP6917819B2 (ja) * | 2017-07-28 | 2021-08-11 | ローム株式会社 | シーケンスコントローラおよび電子機器 |
KR102347602B1 (ko) | 2017-08-28 | 2022-01-05 | 삼성전자주식회사 | 반도체 장치 및 그 파워 오프 방법 |
EP3746852B1 (en) * | 2018-01-31 | 2022-07-20 | Parker-Hannifin Corporation | System and method for controlling a valve manifold |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7228446B2 (en) * | 2004-12-21 | 2007-06-05 | Packet Digital | Method and apparatus for on-demand power management |
CN101114162A (zh) * | 2006-07-25 | 2008-01-30 | 沃福森微电子股份有限公司 | 功率定序电路 |
US7424643B2 (en) * | 2004-12-30 | 2008-09-09 | Intel Corporation | Device, system and method for power loss recovery procedure for solid state non-volatile memory |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7032119B2 (en) | 2000-09-27 | 2006-04-18 | Amphus, Inc. | Dynamic power and workload management for multi-server system |
US6333650B1 (en) * | 2000-12-05 | 2001-12-25 | Juniper Networks, Inc. | Voltage sequencing circuit for powering-up sensitive electrical components |
US6975494B2 (en) | 2001-01-29 | 2005-12-13 | Primarion, Inc. | Method and apparatus for providing wideband power regulation to a microelectronic device |
US7049798B2 (en) * | 2002-11-13 | 2006-05-23 | Power-One, Inc. | System and method for communicating with a voltage regulator |
US7394445B2 (en) * | 2002-11-12 | 2008-07-01 | Power-One, Inc. | Digital power manager for controlling and monitoring an array of point-of-load regulators |
US6949916B2 (en) * | 2002-11-12 | 2005-09-27 | Power-One Limited | System and method for controlling a point-of-load regulator |
US7456617B2 (en) * | 2002-11-13 | 2008-11-25 | Power-One, Inc. | System for controlling and monitoring an array of point-of-load regulators by a host |
US7836322B2 (en) * | 2002-12-21 | 2010-11-16 | Power-One, Inc. | System for controlling an array of point-of-load regulators and auxiliary devices |
US7266709B2 (en) * | 2002-12-21 | 2007-09-04 | Power-One, Inc. | Method and system for controlling an array of point-of-load regulators and auxiliary devices |
US7743266B2 (en) | 2002-12-21 | 2010-06-22 | Power-One, Inc. | Method and system for optimizing filter compensation coefficients for a digital power control system |
US7373527B2 (en) * | 2002-12-23 | 2008-05-13 | Power-One, Inc. | System and method for interleaving point-of-load regulators |
US7685320B1 (en) * | 2003-04-11 | 2010-03-23 | Zilker Labs, Inc. | Autonomous sequencing and fault spreading |
US7002325B2 (en) * | 2003-10-20 | 2006-02-21 | Intersil Americas Inc. | Clocked cascading current-mode regulator with high noise immunity and arbitrary phase count |
US7571334B2 (en) * | 2003-10-31 | 2009-08-04 | Eric Cummings | Multiple-channel agile high-voltage sequencer |
US7363525B2 (en) | 2004-10-07 | 2008-04-22 | Cisco Technology, Inc. | Bidirectional inline power port |
JP4095576B2 (ja) | 2004-05-17 | 2008-06-04 | 株式会社東芝 | プログラマブル論理回路を用いる汎用論理回路装置 |
US7385435B2 (en) | 2006-06-29 | 2008-06-10 | Intel Corporation | Programmable power gating circuit |
US7694163B1 (en) * | 2006-12-14 | 2010-04-06 | Emc Corporation | System for generating and monitoring voltages generated for a variety of different components on a common printed circuit board |
US7679217B2 (en) * | 2007-12-28 | 2010-03-16 | International Business Machines Corporation | Apparatus, system, and method for a high efficiency redundant power system |
-
2009
- 2009-06-16 US US12/485,745 patent/US9014825B2/en active Active
-
2010
- 2010-06-11 DE DE112010002550T patent/DE112010002550T5/de active Pending
- 2010-06-11 WO PCT/US2010/038418 patent/WO2010147863A1/en active Application Filing
- 2010-06-11 KR KR1020127001071A patent/KR101660019B1/ko active IP Right Grant
- 2010-06-11 CN CN201080026695.0A patent/CN102804101B/zh active Active
- 2010-06-15 TW TW099119576A patent/TWI606329B/zh active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7228446B2 (en) * | 2004-12-21 | 2007-06-05 | Packet Digital | Method and apparatus for on-demand power management |
US7424643B2 (en) * | 2004-12-30 | 2008-09-09 | Intel Corporation | Device, system and method for power loss recovery procedure for solid state non-volatile memory |
CN101114162A (zh) * | 2006-07-25 | 2008-01-30 | 沃福森微电子股份有限公司 | 功率定序电路 |
Also Published As
Publication number | Publication date |
---|---|
CN102804101A (zh) | 2012-11-28 |
KR20120039633A (ko) | 2012-04-25 |
TWI606329B (zh) | 2017-11-21 |
TW201140303A (en) | 2011-11-16 |
WO2010147863A1 (en) | 2010-12-23 |
KR101660019B1 (ko) | 2016-09-27 |
DE112010002550T5 (de) | 2012-10-04 |
US9014825B2 (en) | 2015-04-21 |
US20140312690A1 (en) | 2014-10-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102804101B (zh) | 用于在一个或更多个模块之间顺序地分配电力的系统和方法 | |
US20080229125A1 (en) | Power managing method of a scheduling system and related scheduling system | |
US20070091497A1 (en) | Control of storage system using disk drive device having self-check function | |
CN105404525A (zh) | 管理计算机系统中的基本输入输出系统配置的方法及装置 | |
US20160216752A1 (en) | System on chip, method of managing power thereof, and electronic device | |
CN107122321A (zh) | 硬件修复方法、硬件修复系统以及计算机可读取存储装置 | |
US20070028129A1 (en) | Power monitoring for processor module | |
CN104575586B (zh) | 基于错误信息的存储器设备保持模式 | |
CN103168296A (zh) | 带有可配置功率状态的动态ram phy接口 | |
CN107408090A (zh) | 输入/输出控制器访问通道的动态配置 | |
CN103543815A (zh) | 信息处理设备和信息处理方法 | |
US7924651B2 (en) | Semiconductor storage device and resetting method for a semiconductor storage device | |
CN109614153A (zh) | 多核芯片及系统 | |
CN113885691B (zh) | 芯片功耗调整、神经网络训练方法、装置以及芯片系统 | |
CN103890713B (zh) | 用于管理处理系统内的寄存器信息的装置及方法 | |
CN103544987B (zh) | 具有自我更新时序电路的半导体存储器元件 | |
EP2585934B1 (en) | Pull-up resistor activation in a memory system | |
CN103761203B (zh) | 一种用于不同硬件设备的通用连接方法 | |
CN103650058A (zh) | 用于控制非易失性存储器的可靠性损失的方法和系统 | |
KR0149733B1 (ko) | 스탠바이 모드에서 플로피 디스크 드라이버의 상태 변화를 검출할 수 있는 플로피 디스크 콘트롤러 | |
CN102681650A (zh) | 一种电源控制节能方法及其对应的存储系统 | |
CN115098305A (zh) | 一种主板备电切换方法、装置、电子设备和存储介质 | |
CN103593036B (zh) | 动态调整电压/时钟频率的片上系统 | |
US10761581B2 (en) | Method and module for programmable power management, and system on chip | |
US20200335157A1 (en) | Memory system |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |