KR101660019B1 - 하나 이상의 모듈 간에 전력을 순차적으로 분배하는 시스템 및 방법 - Google Patents

하나 이상의 모듈 간에 전력을 순차적으로 분배하는 시스템 및 방법 Download PDF

Info

Publication number
KR101660019B1
KR101660019B1 KR1020127001071A KR20127001071A KR101660019B1 KR 101660019 B1 KR101660019 B1 KR 101660019B1 KR 1020127001071 A KR1020127001071 A KR 1020127001071A KR 20127001071 A KR20127001071 A KR 20127001071A KR 101660019 B1 KR101660019 B1 KR 101660019B1
Authority
KR
South Korea
Prior art keywords
sequencer
script
programmable
regulator
regulators
Prior art date
Application number
KR1020127001071A
Other languages
English (en)
Other versions
KR20120039633A (ko
Inventor
채드 올슨
위멜렌버그 조셉 반뎀
Original Assignee
맥심 인터그래이티드 프로덕츠 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 맥심 인터그래이티드 프로덕츠 인코포레이티드 filed Critical 맥심 인터그래이티드 프로덕츠 인코포레이티드
Publication of KR20120039633A publication Critical patent/KR20120039633A/ko
Application granted granted Critical
Publication of KR101660019B1 publication Critical patent/KR101660019B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/329Power saving characterised by the action undertaken by task scheduling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3003Monitoring arrangements specially adapted to the computing system or computing system component being monitored
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/50Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • Mathematical Physics (AREA)
  • Quality & Reliability (AREA)
  • Power Sources (AREA)
  • Programmable Controllers (AREA)
  • Direct Current Feeding And Distribution (AREA)
  • Stored Programmes (AREA)

Abstract

복수의 내부 레귤레이터, 레귤레이터를 순차적으로 활성화시키고 비활성화시키기 위한 명령을 포함하는 사용자 프로그래밍 가능한 스크립트를 저장하도록 구성된 내부 메모리, 및 그 스크립트를 기초로 레귤레이터를 활성화시키고 비활성화시키도록 구성된 컨트롤러를 포함하는 프로그래밍 가능한 전력 분배 시퀀서가 개시된다. 본 컨트롤러는 애플리케이션 프로세서, 외부 메모리, 또는 외부 프로그래밍 디바이스와 같은 프로그래밍 소스로부터 사용자 프로그래밍 가능한 스크립트를 수신할 수 있다. 사용자 프로그래밍 가능한 스크립트를 사용하기 전에, 컨트롤러는 프로그래밍 소스에 처음으로 전력을 공급하기 위해 내부 메모리에 저장된 디폴트 스크립트를 실행할 수 있다. 시퀀서는 또한 하나 이상의 외부 레귤레이터를 유사하게 컨트롤하기 위한 외부 포트를 포함할 수 있다. 이 포트는 또한, 예컨대, 종속적, 계층적, 또는 리던던트 방식으로, 복수의 시퀀서를 함께 연결하기 위해 사용될 수 있다. 또한, 시퀀서는 불완전하게 작동하는 레귤레이터를 탐지하기 위해 오류 탐지 모듈을 포함할 수 있다.

Description

하나 이상의 모듈 간에 전력을 순차적으로 분배하는 시스템 및 방법{SYSTEM AND METHOD FOR SEQUENTIALLY DISTRIBUTING POWER AMONG ONE OR MORE MODULES}
본 발명은 일반적으로 하나 이상의 모듈 간에 전력을 순차적으로 분배하는 시스템 및 방법에 관한 것이고, 더욱 상세하게는 프로그래밍 가능한 전력 분배 시퀀서에 관한 것이다.
전자 시스템에서 수개의 모듈에 전력을 공급하는 것은 까다로운 프로세스일 수 있다. 많은 경우에, 모듈은 동시에 전력 공급받지 않아야 하는데, 이는 하나 이상의 모듈을 손상시키거나, 부적합하거나 의도되지 않은 작동, 비효율적인 전력 사용, 및 다른 바람직하지 않은 영향을 일으킬 수 있기 때문이다. 종종 그 대신, 모듈에 전력을 공급하는 것(및 차단하는 것)은 정밀한 소정의 시퀀스를 필요로 한다. 일반적으로, 전력 분배 시퀀서가 이러한 오퍼레이션을 수행하기 위해 채용된다.
전형적으로, 전력 분배 시퀀서는 전자 시스템의 다양한 모듈에 전압을 공급하기 위해 복수의 전압 레귤레이터를 컨트롤한다. 종종, 이러한 레귤레이터 중 일부는 애플리케이션 프로세서, 및 전자 시스템의 구성 및 기능에 따라 다른 모듈에 수개의 전압을 공급한다. 예를 들어, 전자 시스템이 셀룰러 폰이라면, 이 시스템은 메모리, 오디오 회로, 디스플레이, 무선 주파수(RF) 칩셋, 디지털 신호 처리기 등을 더 포함할 수 있다. 전력 분배 시퀀서는 특정한 애플리케이션 프로세서에 대하여 소정의 파워 온 시퀀스를 인가하기 위해 전형적으로 배선연결(hardwired)된다. 프로세서에 전력이 공급된 후, 프로세서는 시스템의 각각의 모듈에 언제 그리고 어떻게 전력을 공급하고 차단할 것인지에 대한 개별 명령을 제공한다.
전력 분배 시퀀서는 특정한 애플리케이션 프로세서에 대하여 배선연결되어 있기 때문에, 시스템 제조자가 다른 타입의 프로세서를 사용할 것을 결정하면, 그 타입의 프로세서와 적합하게 작동하는 새로운 전력 분배 시퀀서가 설계될 필요가 있다. 이는 시퀀서에 대한 긴 리드 설계 및 제조 사이클의 나쁜 결과를 가지게 하여, 전자 시스템의 개발 및 생산을 지연시킨다.
또한, 시퀀서가 프로세서에 적절한 전력 온 및 오프 시퀀스를 인가하도록, 시퀀서를 적절하게 설계하기 위해 시퀀서 제조자, 프로세서 제조자, 및 시스템 제조자 사이에 많은 상호작용 및 시간이 소비된다. 이는 대체로 시간 소비적이고 값비싼 과정이다. 또한, 시스템 제조자가 상이한 애플리케이션 프로세서를 사용하는 수개의 제품을 가진다면, 시스템 제조자는 물론 시퀀서 제조자는 상이한 타입의 시퀀서를 관리하고 추적해야 하며, 이는 창고를 복잡하게 만들 것이다.
본 발명의 하나의 형태는 프로그래밍 가능한 전력 분배 시퀀서에 관한 것이다. 본 시퀀서는 복수의 내부 레귤레이터, 순차적 방식으로 레귤레이터를 활성화시키고 비활성화시키는 명령을 포함하는 사용자 프로그래밍 가능한 스크립트를 저장하도록 구성된 내부 디바이스, 및 사용자 프로그래밍 가능한 스크립트의 명령을 기초로 레귤레이터를 활성화시키고 비활성화시키도록 구성된 컨트롤러를 포함한다. 본 컨트롤러는 애플리케이션 프로세서, 외부 메모리, 또는 외부 프로그래밍 디바이스와 같은 프로그래밍 소스로부터 사용자 프로그래밍 가능한 스크립트를 수신할 수 있다.
본 발명의 다른 형태로서, 프로그래밍 가능한 전력 분배 시퀀서의 내부 메모리는 또한 프로그래밍 소스에 전력을 공급하도록 구성된 복수의 레귤레이터를 순차적으로 활성화시키기 위한 디폴트(default) 또는 비나인(benign) 스크립트를 저장한다. 본 형태에 따라, 본 컨트롤러는, 최초의 파워 온 오퍼레이션에 응답하여, 내부 메모리로부터의 디폴트 또는 비나인 스크립트를 액세스하고, 프로그래밍 소스에 안전하고 적절하게 전력을 공급하기 위해 그 스크립트를 실행한다. 프로그래밍 소스가 성공적으로 전력을 공급받은 후, 컨트롤러는 프로그래밍 소스로부터 사용자 프로그래밍 가능한 스크립트를 수신하고, 그 사용자 프로그래밍 가능한 스크립트를 내부 메모리에 저장하고, 프로그래밍 소스에 전력을 재공급하고 차단하는 것을 포함하여, 시퀀서에 연결된 하나 이상의 모듈에 전력을 공급하고 차단하기 위해 그 스크립트를 실행한다. 최초의 파워 온 후, 컨트롤러는 적어도 그 스크립트가 다시 갱신될 때까지 시퀀서에 연결된 모듈에 전력을 공급하고 차단하기 위해 그 사용자 프로그래밍 가능한 스크립트를 사용한다.
본 발명의 또 다른 형태로서, 프로그래밍 가능한 전력 분배 시퀀서는 하나 이상의 외부 레귤레이터에 연결된 외부 레귤레이터 포트를 포함한다. 본 형태에 따라, 컨트롤러는 사용자 프로그래밍 가능한 스크립트의 명령에 따라 내부 레귤레이터와 함께 하나 이상의 외부 레귤레이터를 순차적으로 활성화시키고 비활성화시키도록 구성된다. 외부 레귤레이터 포트를 통해, 복수의 전력 분배 시퀀스는 하나의 시퀀서 내부의 컨트롤을 넘어서 레귤레이터의 컨트롤을 확장하기 위해 종속적(cascaded), 계층적(hierarchical), 및/또는 리던던트(redundant) 방식으로 함께 연결될 수 있다. 본 발명의 또 다른 형태로서, 프로그래밍 가능한 전력 분배 시퀀서는 불완전하게 작동하는 레귤레이터를 탐지하고, 그것을 컨트롤러에 보고하도록 구성된 오류 탐지 모듈을 포함할 수 있다. 컨트롤러는, 하나 이상의 결함 있는 레귤레이터에 응답하여, 외부 디바이스에 통지를 보내는 것, 또는 하나 이상의 영향을 받는 모듈은 물론, 영향을 받지 않는 모듈의 전력 차단 오퍼레이션을 수행하는 것을 포함하는 액션을 취할 수 있다.
본 발명의 다른 형태, 장점, 및 고유한 특징은 첨부된 도면을 참조하여 아래의 본 발명의 상세한 설명을 읽음으로써 명백해질 것이다.
도 1a는 본 발명의 하나의 실시예에 따른 예시적인 프로그래밍 가능한 전력 분배 시퀀서의 블록다이어그램을 도시한다.
도 1b는 본 발명의 다른 실시예에 따른 프로그래밍 가능한 전력 분배 시퀀서에서 발생되는 예시적인 신호들의 타이밍 도를 도시한다.
도 2a는 본 발명의 다른 실시예에 따른, 수개의 예시적인 모듈에 연결된 다른 예시적인 프로그래밍 가능한 전력 분배 시퀀서의 블록 다이어그램이다.
도 2b는 본 발명의 다른 실시예에 따른 순차적으로 전력을 분배하는 하나의 예시적인 방법의 흐름도를 도시한다.
도 3a는 본 발명의 다른 실시예에 따른, 수개의 예시적인 모듈에 연결된 다른 예시적인 프로그래밍 가능한 전력 분배 시퀀서의 블록 다이어그램을 도시한다.
도 3b는 본 발명의 다른 실시예에 따른 순차적으로 전력을 분배하는 다른 예시적인 방법의 흐름도를 도시한다.
도 4a는 본 발명의 다른 실시예에 따른 수개의 예시적인 모듈에 연결된 다른 예시적인 프로그래밍 가능한 전력 분배 시퀀서의 블록 다이어그램을 도시한다.
도 4b는 본 발명의 다른 실시예에 따른 순차적으로 전력을 분배하는 다른 예시적인 방법의 흐름도를 도시한다.
도 5는 본 발명의 다른 실시예에 따른 다른 예시적인 프로그래밍 가능한 전력 분배 시퀀서의 블록 다이어그램을 도시한다.
도 6은 본 발명의 다른 실시예에 따른 마스터-슬레이브 구성의 예시적인 프로그래밍 가능한 전력 분배 시퀀서 쌍의 블록 다이어그램을 도시한다.
도 7은 본 발명의 다른 실시예에 따른 순차적으로 전력을 분배하는 다른 예시적인 방법의 흐름도를 도시한다.
도 8a는 본 발명의 다른 실시예에 따른 다른 예시적인 프로그래밍 가능한 전력 분배 시퀀서의 블록 다이어그램을 도시한다.
도 8b는 본 발명의 다른 실시예에 따른 하나 이상의 결함 있는 레귤레이터를 탐지하고 응답하는 하나의 예시적인 흐름도를 도시한다.
도 1a는 본 발명의 하나의 실시예에 따른 예시적인 프로그래밍 가능한 전력 분배 시퀀서(100)의 블록 다이어그램을 도시한다. 간단히 말하자면, 시퀀서(100)는 다양한 타입의 애플리케이션 프로세서에 안전하게 전력을 공급할 수 있는 디폴트 또는 비나인 전력 공급 시퀀스를 포함한다. 애플리케이션 프로세서가 전력을 공급받은 후, 시퀀서(100)는 시퀀서에 연결된 하나 이상의 모듈에 어떻게 순차적으로 전력을 공급하고 전력을 차단할 것인지에 대한 명령을 포함하는, 애플리케이션 프로세서로부터의 사용자 프로그래밍 가능한 스크립트를 수신할 수 있다. 애플리케이션 프로세서로부터의 사용자 프로그래밍 가능한 스크립트는 또한 애플리케이션 프로세서 자체에 순차적으로 다시 전력을 공급하는 방법에 대한 명령을 포함할 수 있는데, 이는 디폴트 또는 비나인 전력 공급 시퀀스와 상이할 수 있다.
특히, 프로그래밍 가능한 전력 분배 시퀀서(100)는 컨트롤러(102), 내부 메모리(104), 복수의 시퀀스 제너레이터 A-G(112-1 내지 112-7), 제1 레지스터 세트 A-G(114-1 내지 114-7), 복수의 레귤레이터(106-1 내지 106-25), 복수의 선택 로직 디바이스 1-25(108-1 내지 108-25), 및 제2 레지스터 세트 1-25(110-1 내지 110-25)를 포함한다. 본 예에서, 7개의 시퀀스 제너레이터, 25개의 레귤레이터, 및 관련 회로(레지스터 및 선택 로직 디바이스)가 존재하지만, 시퀀서(100)는 이러한 컴포넌트들을 더 많이 또는 더 적게 포함할 수 있다.
시퀀스 제너레이터 A-G(112-1 내지 112-7)는 제너레이터가 전력 공급 타이밍 시퀀스 및 전력 차단 타이밍 시퀀스를 어떻게 그리고 언제 발생시킬 것인지 지정하는 레지스터 A-G(114-1 내지 114-7)에 각각 연결된다. 본 예시의 실시예에서, 전력 공급 타이밍 시퀀스는 복수의 주기적인 펄스(예컨대, 16개의 펄스)를 포함한다. 이와 유사하게, 전력 차단 타이밍 시퀀스는 복수의 실질적으로 주기적인 펄스(예컨대, 16개의 펄스)를 포함한다. 시퀀스 펄스에 대한 주기에 관한 정보는 대응하는 레지스터에 저장된다. 대응하는 레지스터(114-1 내지 114-7)는 또한 시퀀스 제너레이터가 소프트웨어 커맨드 또는 외부 컨트롤 입력을 통해 개시되어야 하는지에 관한 정보를 저장한다.
선택 로직 디바이스 1-25(108-1 내지 108-25)는 각각 레지스터 1-25(110-1 내지 110-25)에 저장된 정보를 기초로 각각의 레귤레이터 1-25(106-1 내지 106-25)를 활성화시키고 비활성화시킨다. 대응하는 레지스터(110-1 내지 110-25)는 어떤 대응하는 선택 로직 디바이스(108-1 내지 108-25)가 대응하는 레귤레이터(106-1 내지 106-25)를 활성화시키기 위한 전력 공급 타이밍 시퀀스의 타임 슬롯, 및 대응하는 레귤레이터(106-1 내지 106-25)를 비활성화시키기 위한 전력 차단 타이밍 시퀀스의 타임 슬롯을 선택할 것인지 시퀀스 제너레이터를 지정한다.
최초의 파워 온이 탐지되면, 컨트롤러(102)는 내부 메모리(104)로부터 디폴트 또는 비나인 파워 온 시퀀스 명령(예컨대, 스크립트)을 판독하고, 대응하는 정보를 하나 이상의 제1 레지스터 세트 A-G(114-1 내지 114-7), 및 하나 이상의 제2 레지스터 세트 1-25(110-1 내지 110-25)에 기록한다. 시퀀서(100)에 대하여 후속적인 프로그래밍 소스로 역할하는 애플리케이션 프로세서는 시퀀서의 하나 이상의 레귤레이터(106-1 내지 106-25)에 연결된다. 하나의 예로서, 디폴트 또는 비나인 파워 온 시퀀스는 프로세서에 연결된 하나 이상의 레귤레이터를 통해 애플리케이션 프로세서에 안전하게 전력을 공급하도록 구성될 수 있다. 애플리케이션 프로세서가 전력을 공급받은 후, 컨트롤러는 어떻게 시퀀서(100)의 레귤레이터에 연결된 하나 이상의 모듈에 순차적으로 전력을 공급하고 전력을 차단할 것인지에 대해 시퀀서(100)에 명령하는, 애플리케이션 프로세서로부터의 전력 공급/차단 사용자 프로그래밍 가능한 스크립트를 수신한다.
전력 공급 및 차단되고 있는 하나 이상의 모듈은 애플리케이션 프로세서를 포함할 수 있다. 그러므로, 애플리케이션 프로세서는 시퀀서가 애플리케이션 프로세서에 전력을 재공급하게 하도록 시퀀서(100)로 스크립트를 전송할 수 있다. 애플리케이션 프로세서의 전력 재공급 시퀀스는 디폴트 또는 비나인 시퀀스가 최초로 프로세서를 구성하는 것보다 향상된 성능의 프로세서를 구성할 수 있다. 그것이 대응하는 애플리케이션 프로세서를 최적의 성능으로 구성하지는 않지만, 디폴트 또는 비나인 시퀀스는 시퀀서가 다양한 타입의 애플리케이션 프로세서와 함께 사용될 수 있게 한다. 이는 시퀀서를 사용하는 전자 시스템의 개발성을 향상시킨다는 장점을 가지고, 시퀀서의 디자이너와, 애플리케이션 프로세서의 디자이너와, 전자 시스템의 디자이너 사이의 상호작용을 일으키는 제품을 줄이고, 그리고 하나의 타입의 시퀀스만 추적될 필요가 있으므로, 시퀀스 및 전자 시스템의 양측 제조자들을 위한 창고를 간소화시킨다.
도 1b는 본 발명의 하나의 실시예에 따른 프로그래밍 가능한 전력 분배 시퀀서(100)에서 발생되는 예시적인 신호들의 타이밍 다이어그램을 도시한다. 본 예에서, 시퀀서(100)는 레귤레이터 2, 7, 15, 및 22(106-2, 106-7, 106-15, 및 106-22)에 시퀀스 제너레이터 A(112-1)에 의해 발생된 전력 공급/차단 타이밍 시퀀스를 할당하도록 프로그래밍되고, 그로인해 그룹의 전력 공급/차단 타이밍 관계가 시퀀스 제너레이터 A(112-1)에 의해 발생된 시퀀스에 의해 통제되는 하나의 그룹을 형성한다. 시퀀스 제너레이터 A(112-1)에 의해 발생된 전력 공급/차단 타이밍 시퀀스는 전력 공급 시퀀스를 위해 16개의 펄스(예컨대, 펄스 0-15)를 발생시키고, 전력 차단 시퀀스를 위해 16개의 펄스(예컨대, 펄스 0-15)를 발생시키도록 구성된다. 또한, 시퀀스 제너레이터 A(112-1)는 실질적으로 주기적인 방식으로, 예컨대, 대략 320 ㎲의 주기로 전력 공급 및 차단 시퀀스의 펄스를 발생시키도록 구성된다. 이러한 시퀀스가 반드시 주기적인 펄스일 필요는 없고, 각각 16 펄스를 가질 필요도 없으며, 320 ㎲의 주기를 가져야할 필요가 있는 것은 아님을 이해해야 한다.
레귤레이터 2(106-2)는 차례로 실질적으로 전력 공급 시퀀스의 타임 슬롯(펄스) 0에서 전력을 공급받고, 실질적으로 전력 차단 시퀀스의 타임 슬롯(펄스) 15에서 전력이 차단되도록 구성된다. 레귤레이터 7(106-7)은 차례로 실질적으로 전력 공급 시퀀스의 타임 슬롯 3에서 전력을 공급받고, 실질적으로 전력 차단 시퀀스의 타임 슬롯 7에서 전력이 차단되도록 구성된다. 레귤레이터 15(106-5)는 차례로 실질적으로 전력 공급 시퀀스의 타임 슬롯 10에서 전력을 공급받고, 실질적으로 전력 차단 시퀀스의 타임 슬롯 0에서 전력이 차단되도록 구성된다. 마지막으로, 레귤레이터 22(106-22)는 차례로 실질적으로 전력 공급 시퀀스의 타임 슬롯 11에서 전력을 공급받고, 실질적으로 전력 차단 시퀀스의 타임 슬롯 0에서 전력이 차단되도록 구성된다.
본 예에서, 레귤레이터 2, 7, 15, 및 22(106-2, 106-7, 106-15, 및 106-22)는 특정한 전자 모듈의 전력 입력부에 각각 연결될 수 있다. 이러한 전자 모듈은 적절하고 안전하게 켜고, 적절하고 안전하게 끄기 위해 도시된 바와 같이 전력 공급 및 전력 차단 시퀀스를 필요로 할 수 있다. 컨트롤러(102)에 의해 발행되는 소프트웨어 커맨드에 의해 제공될 수 있는, 또는 외부 컨트롤을 통해 외부적으로 발행될 수 있는 이네이블(enable) 신호는 그 신호가 로우(low) 로직 상태에서 하이 로직 상태로 변할 때 전력 공급 시퀀스를 개시하고, 하이 로직 상태에서 로우 로직 상태로 변할 때 전력 차단 시퀀스를 개시한다. 앞서 서술한 바와 같이, 다른 시퀀스 제너레이터는 상이한 주기를 가지도록 구성될 수 있고, 시퀀스 제너레이터에 각각 연결된 레귤레이터는 프로그래밍된 타임 슬롯에서 켜지고 꺼지도록 구성될 수 있다.
시퀀서(100)의 이점은 앞서 서술한 바와 같이 "SEQ A"와 같은 컨트롤 신호선이 레귤레이터(106-2, 106-7, 106-15, 및 106-22)와 같은 하나의 그룹의 레귤레이터를 공통적으로 컨트롤하기 위해 사용될 수 있다는 점이다. 이러한 레귤레이터 그룹을 컨트롤하기 위한 타이밍 또는 클로킹(clocking) 정보는 컨트롤 신호선 내에 내장된다. 시퀀서(100)의 다른 이점은 하나의 그룹으로 할당된 레귤레이터가, 각각 선택 로직(108-1 내지 108-25) 내에 내장된 펄스 검출기의 사용으로 인해, 사실상 딜레이 없이 정확한 온 또는 오프 상태를 즉시 취할 수 있다는 점이다.
또한, 시퀀서(100)는 선택 로직에 의한 펄스 검출 시간을 줄이도록 구성될 수 있다. 예를 들어, 시퀀서 제너레이터 A(112-1)에 의해 발생된 시퀀스는 각각의 펄스의 주기를 줄이기 위해 비교적 높은 주파수를 가지도록 구성될 수 있다. 이는 선택 로직 내의 카운터를 증가시키고, 전력 공급 및 전력 차단 오퍼레이션을 트리거한다. 이러한 높은 주파수는 펄스 검출기 시간 상수를 작고 실질적으로 고정된 주기로 감소시키고, 면적을 절약한다. 줄어든 검출 시간은 전환상태에 있지 않는 새로운 그룹으로 프로그래밍될 때 레귤레이터가 신속하게 온 또는 오프 전환할 수 있게 한다.
도 2a는 본 발명의 다른 실시예에 따른, 다양한 모듈에 연결된 예시적인 프로그래밍 가능한 전력 분배 시퀀서(210)를 포함하는 예시적인 전자 시스템(200)의 블록 다이어그램을 도시한다. 본 예에서, 전자 시스템(200)은 셀룰러 폰 또는 다른 디바이스일 수 있다. 전자 시스템(200)은 프로그래밍 가능한 전력 분배 시퀀서(210), 애플리케이션 프로세서(228), 외부 메모리(230), 오디오 모듈(220), 디스플레이(222), 무선 주파수(RF) 칩셋(224), 및 디지털 신호 처리기(DSP)(226)를 포함한다. 프로그래밍 가능한 전력 분배 시퀀서(210)는 차례로 컨트롤러(212), 내부 메모리(214), 시퀀서 모듈(216), 선택 모듈(218), 및 25개의 레귤레이터 1-25를 포함한다.
본 예에서, 레귤레이터 1-8은 애플리케이션 프로세서(228)에 전력을 공급하도록 구성된다. 레귤레이터 9-12는 외부 메모리(230)에 전력을 공급하도록 구성된다. 레귤레이터 22-24는 오디오 모듈(220)에 전력을 공급하도록 구성된다. 레귤레이터 19-21은 디스플레이(222)에 전력을 공급하도록 구성된다. 레귤레이터 15-18은 RF 칩셋(224)에 전력을 공급하도록 구성된다. 그리고, 레귤레이터 13-14 및 25는 DSP(226)에 전력을 공급하도록 구성된다. 시퀀서 모듈(216)은 다양한 모듈에 대한 다양한 전력 공급/차단 타이밍 시퀀스를 발생시킨다. 하나의 예로서, 시퀀서 모듈(216)은 애플리케이션 프로세서(228)에 적절하게 전력을 공급하고 차단하기 위해 레귤레이터 1-8에 대한 전력 공급/차단 시퀀스를 발생시킨다. 시퀀서 모듈(216)은 메모리(230)에 적절하게 전력을 공급하고 차단하기 위해 레귤레이터 9-12에 대한 다른 전력 공급/차단 시퀀스를 발생시킨다. 시퀀서 모듈(216)은 또한 나머지 모듈에 대하여 대응하는 시퀀스들을 발생시킬 수 있다. 시퀀서 모듈(216)에 모듈에 의해 발생된 특정한 시퀀스가 상이한 모듈에 연결된 레귤레이터에 인가될 수 있음을 이해해야 한다. 또한, 특정한 모듈은 시퀀서 모듈(216)에 의해 발생된 상이한 시퀀스에 의해 구동되는 레귤레이터에 연결될 수도 있다.
선택 모듈(218)은 시퀀서 모듈(216)에 의해 발생된 시퀀스 및 컨트롤러(212)에 의해 제공되는 전력 공급/차단 명령을 기초로 레귤레이터 1-25에 대한 이네이블 및 디스에이블(disable) 신호를 발생시킨다. 비휘발성 메모리로 구성될 수 있는 내부 메모리(214)는 애플리케이션 프로세서(228)에 안전하고 적절하게 전력을 공급하기 위해 특정한 시퀀스에서 하나 이상의 레귤레이터 1-8를 활성화시키는 방식으로, 선택 모듈(218)을 컨트롤하도록 컨트롤러(212)에 명령하는 디폴트 또는 비나인 전력 공급 스크립트를 저장한다. 또한, 애플리케이션 프로세서(228)의 성공적인 전력 공급 후, 내부 메모리(214)는 전자 시스템(200)의 다양한 모듈(애플리케이션 프로세서(228), 메모리(230), 오디오(220), 디스플레이(222), RF 칩셋(224), 및 DSP(226))을 어떻게 순차적으로 전력을 공급하고 차단할 것인지에 대한 명령을 제공하는 사용자 프로그래밍 가능한 스크립트와 함께 갱신될 수 있다. 아래에 프로그래밍 가능한 전력 분배 시퀀서(210)에 의해 수행되는 예시적인 오퍼레이션이 설명된다.
도 2b는 본 발명의 다른 실시예에 따른 전력을 순차적으로 분배하는 예시적인 방법(250)의 흐름도를 도시한다. 본 방법(250)에 따라, 프로그래밍 가능한 전력 분배 시퀀서(210)의 컨트롤러(212)는 (예컨대, 사용자가 처음 시스템을 켤 때와 같은) 전자 시스템(200)의 최초의 파워 온 오퍼레이션을 탐지한다(블록(252)). 파워 온 오퍼레이션의 탐지에 응답하여, 컨트롤러(212)는 애플리케이션 프로세서(228) 및 외부 메모리(230)가 안전하고 적절하게 켜지게 하기 위해 내부 메모리(214)에 저장된 디폴트 전력 공급 스크립트를 실행한다(블록 254)). 이는 컨트롤러(212)가 애플리케이션 프로세서(228)에 연결된 하나 이상의 레귤레이터 1-8 및 외부 메모리(230)에 연결된 하나 이상의 레귤레이터 9-12를 활성화시킬 것을 필요로 한다.
애플리케이션 프로세서(228)와 외부 메모리(230)가 성공적으로 켜진 후, 애플리케이션 프로세서(228)는 메모리(230)로부터 전자 시스템(200)의 하나 이상의 모듈에 대한 전력 공급/차단 사용자 프로그래밍 가능한 스크립트를 판독하고, 그 스크립트를 컨트롤러(212)를 통해 내부 메모리(214)로 전송한다(블록(256)). 컨트롤러(212)는 그다음 스크립트 내에 제공된 명령을 기초로 하나 이상의 모듈에 대한 전력 공급 오퍼레이션을 발생시키기 위해 스크립트의 전력 공급 부분을 실행한다(블록(258)). 앞서 서술한 바와 같이, 하나 이상의 모듈은 오디오 모듈(220), 디스플레이(222), RF 칩셋(224), 및 DSP(226)를 포함할 수 있다.
그 다음, 전자 시스템(200)의 다양한 모듈의 성공적인 전력 공급 오퍼레이션 후, 컨트롤러(212)는 (사용자가 시스템을 끌 때와 같은) 전자 시스템(200)의 전력 차단 오퍼레이션을 탐지한다(블록(260)). 파워 오프 오퍼레이션의 탐지에 응답하여, 컨트롤러(212)는 스크립트에 의해 제공된 명령에 따라 전자 시스템(200)의 하나 이상의 모듈을 끄게 하기 위해 내부 메모리(214) 내에 저장된 새로운 스크립트의 전력 차단 부분을 실행한다(블록(262)). 그 다음, 컨트롤러(212)는 (사용자가 시스템을 다시 켤 때와 같은) 전자 시스템(200)의 다른 파워 온 오퍼레이션을 탐지한다(블록(264)). 이러한 경우, 컨트롤러(212)는 새로운 스크립트가 이미 비휘발성 내부 메모리(214)에 저장되어 있으므로, 디폴트 또는 비나인 스크립트를 실행할 필요가 없다. 그러므로, 컨트롤러(212)는 스크립트의 명령을 기초로 애플리케이션 프로세서(228) 및 메모리(230)(블록(266)), 및 하나 이상의 모듈(블록(258))의 파워 온 오퍼레이션을 발생시키기 위해 새로운 스크립트를 판독하고 실행한다. 애플리케이션 프로세서(228)가 때때로 내부 메모리(214)에 저장된 전력 공급/차단 사용자 프로그래밍 가능한 스크립트를 갱신할 수 있음을 이해해야 한다.
도 3a는 본 발명의 다른 실시예에 따른, 다양한 모듈에 연결된 예시적인 프로그래밍 가능한 전력 분배 시퀀서(310)를 포함하는 다른 예시적인 전자 시스템(300)의 블록 다이어그램을 도시한다. 앞선 실시예(200)와 유사하게, 전자 시스템(300)은 셀룰러 폰 또는 다른 디바이스일 수 있다. 전자 시스템(300)은 프로그래밍 가능한 전력 분배 시퀀서(310), 애플리케이션 프로세서(328), 외부 메모리(330), 오디오 모듈(320), 디스플레이(322), RF 칩셋(324), 및 DSP(326)를 포함한다. 프로그래밍 가능한 전력 분배 시퀀서(310)는 차례로 컨트롤러(312), 내부 메모리(314), 시퀀서 모듈(316), 선택 모듈(318) 및 25개의 레귤레이터 1-25를 포함한다. 레귤레이터 1-4, 5-12, 22-24, 19-21, 15-18, 및 13-14 및 25는 외부 메모리(330), 애플리케이션 프로세서(328), 오디오 모듈(320), 디스플레이(322), RF 칩셋(324), 및 DSP(326)에 각각 전력을 공급하도록 구성된다.
프로그래밍 가능한 전력 분배 시퀀서(210)는 시퀀서(310)가 애플리케이션 프로세서(328)로부터 스크립트를 수신하는 대신에, 외부 메모리(330)로부터 직접 새로운 전력 공급/차단 사용자 프로그래밍 가능한 스크립트를 판독할 수 있다는 점에서 앞선 실시예(210)와 상이하다. 도시된 바와 같이, 컨트롤러(312)는 메모리(330)로부터 전력 공급/차단 프로그래밍 가능한 스크립트를 판독하기 위해 메모리(330)에 직접 연결되어 있다. 아래에 프로그래밍 가능한 전력 분배 시퀀서(310)에 의해 수행되는 예시적인 오퍼레이션을 설명한다.
도 3b는 본 발명의 다른 실시예에 따른 전력을 순차적으로 분배하는 예시적인 방법(350)의 흐름도를 도시한다. 방법(350)에 따라, 프로그래밍 가능한 전력 분배 시퀀서(310)의 컨트롤러(312)는 (예컨대, 사용자가 최초로 시스템을 켤 때와 같은) 전자 시스템(300)의 최초의 파워 온 오퍼레이션을 탐지한다(블록(352)). 파워 온 오퍼레이션의 탐지에 응답하여, 컨트롤러(312)는 외부 메모리(330)를 안전하고 적절하게 켜기 위해 내부 메모리(314)에 저장된 디폴트 전력 공급 스크립트를 실행한다(블록(354)). 이는 컨트롤러(312)가 외부 메모리(330)에 연결된 하나 이상의 레귤레이터 1-4를 활성화할 것을 요구한다.
외부 메모리(330)가 성공적으로 켜진 후, 컨트롤러(312)는 외부 메모리(330)로부터 전자 시스템(300)의 하나 이상의 모듈에 대한 전력 공급/차단 사용자 프로그래밍 가능한 스크립트를 판독하고, 그 스크립트를 내부 메모리(314)에 저장한다(블록(356)). 컨트롤러(312)는 그 다음 스크립트 내에 제공된 명령을 기초로 하나 이상의 모듈에 대한 전력 공급 오퍼레이션을 발생시키기 위해 스크립트의 전력 공급 부분을 실행한다(블록(358)). 앞서 서술한 바와 같이, 하나 이상의 모듈은 애플리케이션 프로세서(328), 오디오 모듈(320), 디스플레이(322), RF 칩셋(324), 및 DSP(326)를 포함할 수 있다.
그 다음, 전자 시스템(300)의 다양한 모듈의 성공적인 전력 공급 오퍼레이션 후, 컨트롤러(312)는 (사용자가 시스템을 끌 때와 같은) 전자 시스템(300)의 전력 차단 오퍼레이션을 탐지한다(블록(360)). 파워 오프 오퍼레이션의 탐지에 응답하여, 컨트롤러(312)는 스크립트에 의해 제공되는 명령에 따라 전자 시스템(300)의 하나 이상의 모듈을 끄게 하기 위해 내부 메모리(314)에 저장된 새로운 스크립트의 전력 차단 부분을 실행한다(블록(362)). 그 다음, 컨트롤러(312)는 (사용자가 시스템을 다시 켤 때와 같은) 전자 시스템(300)의 다른 파워 온 오퍼레이션을 탐지한다(블록(364)). 이러한 경우, 컨트롤러(312)는 새로운 스크립트가 이미 비휘발성 내부 메모리(314)에 저장되어 있으므로, 디폴트 또는 비나인 스크립트를 실행할 필요가 없다. 그러므로, 컨트롤러(312)는 메모리(330)(블록(366)), 및 스크립트의 명령을 기초로 하나 이상의 모듈(블록(358))의 파워 온 오퍼레이션을 발생시키기 위해 새로운 스크립트를 판독하고 실행한다. 컨트롤러(312)가 때때로 전력 공급/차단 사용자 프로그래밍 가능한 스크립트에 대한 업데이트를 수신하기 위해 메모리(330)에 액세스할 수 있음을 이해해야 한다.
도 4a는 본 발명의 다른 실시예에 따른, 다양한 모듈에 연결된 예시적인 프로그래밍 가능한 전력 분배 시퀀서(410)를 포함하는 다른 예시적인 전자 시스템(400)의 블록 다이어그램을 도시한다. 앞선 실시예(200 및 300)와 유사하게, 전자 시스템(400)은 셀룰러 폰 또는 다른 디바이스일 수 있다. 전자 시스템(400)은 프로그래밍 가능한 전력 분배 시퀀서(410), 애플리케이션 프로세서(428), 외부 메모리(430), 오디오 모듈(420), 디스플레이(422), RF 칩셋(424), 및 DSP(426)를 포함한다. 프로그래밍 가능한 전력 분배 시퀀서(410)는 차례로 컨트롤러(412), 내부 메모리(414), 시퀀서 모듈(416), 선택 모듈(418), 및 25개의 레귤레이터 1-25를 포함한다. 레귤레이터 1-8, 9-12, 22-24, 19-21, 15-18, 및 13-14와 25는 각각 애플리케이션 프로세서(428), 외부 메모리(430), 오디오 모듈(420), 디스플레이(422), RF 칩셋(424), 및 DSP(426)에 전력을 공급하도록 구성되어 있다.
프로그래밍 가능한 전력 분배 시퀀서(410)는 시퀀서(410)가 애플리케이션 프로세서(428) 또는 외부 메모리(430) 대신에, 외부 프로그래밍 디바이스로부터 새로운 전력 공급/차단 사용자 프로그래밍 가능한 스크립트를 수신할 수 있다는 점에서 앞선 실시예(210 및 310)와 상이하다. 도시된 바와 같이, 컨트롤러(412)는 전력 공급/차단 사용자 프로그래밍 가능한 스크립트를 수신하기 위한 외부 프로그래밍 디바이스에 연결되어 있다. 외부 프로그래밍 디바이스는 외부 컴퓨터와 같이, 시퀀서(410)와 전력 공급/차단 스크립트를 통신할 수 있는 임의의 타입의 디바이스일 수 있다. 아래에 프로그래밍 가능한 전력 분배 시퀀서(410)에 의해 수행되는 예시적인 오퍼레이션을 설명한다.
도 4b는 본 발명의 다른 실시예에 따른 순차적으로 전력을 분배하는 다른 예시적인 방법의 흐름도를 도시한다. 방법(450)에 따라, 프로그래밍 가능한 전력 분배 시퀀서(410)의 컨트롤러(412)는 (예컨대, 사용자가 시스템을 처음 켤 때와 같은) 전자 시스템(400)의 최초의 파워 온 오퍼레이션을 탐지한다(블록(452)). 파워 온 오퍼레이션의 탐지에 응답하여, 컨트롤러(412)는 외부 프로그래밍 디바이스로부터 전자 시스템(400)의 하나 이상의 모듈에 대한 전력 공급/차단 사용자 프로그래밍 가능한 스크립트를 수신하고(블록(454)), 그 스크립트를 내부 메모리(414)에 저장한다(블록(456)). 컨트롤러(412)는 그 다음 그 스크립트에서 제공되는 명령을 기초로 하나 이상의 모듈에 대한 전력 공급 오퍼레이션을 발생하기 위해 그 스크립트의 전력 공급 부분을 실행한다(블록(458)). 앞서 서술한 바와 같이, 하나 이상의 모듈은 애플리케이션 프로세서(428), 메모리(430), 오디오 모듈(420), 디스플레이(422), RF 칩셋(424), 및 DSP(426)을 포함할 수 있다.
그 다음, 전자 시스템(400)의 다양한 모듈의 성공적인 전력 공급 오퍼레이션 후, 컨트롤러(412)는 (예컨대, 사용자가 시스템을 끌 때와 같은) 전자 시스템(400)의 전력 차단 오퍼레이션을 탐지한다(블록(460)). 파워 오프 오퍼레이션의 탐지에 응답하여, 컨트롤러(412)는 그 스크립트에 의해 제공되는 명령에 따라 전자 시스템(400)의 하나 이상의 모듈을 꺼지기 하기 위해 내부 메모리(414)에 저장된 새로운 스크립트의 전력 차단 부분을 실행한다(블록(462)). 그 다음, 컨트롤러(412)는 (사용자가 시스템을 다시 켤 때와 같이) 전자 시스템(400)의 다른 파워 온 오퍼레이션을 탐지한다(블록(464)). 이러한 경우, 컨트롤러(412)는 비휘발성 내부 메모리(414)에 스크립트가 이미 저장되어 있기 때문에 외부 프로그래밍 디바이스로부터 스크립트를 수신할 필요가 없다. 그러므로, 컨트롤러(412)는 스크립트의 명령을 기초로 하나 이상의 모듈의 파워 온 오퍼레이션을 발생시키기 위해 새로운 스크립트를 판독하고 실행한다(블록(458)). 컨트롤러(412)가 때때로 외부 프로그래밍 디바이스로부터 사용자 프로그래밍 가능한 스크립트에 대한 업데이트를 수신할 수 있음을 이해해야 한다.
도 5는 본 발명의 다른 실시예에 따른 예시적인 프로그래밍 가능한 전력 분배 시퀀서(500)의 블록 다이어그램을 도시한다. 프로그래밍 가능한 전력 분배 시퀀서(500)는 앞선 실시예(210, 310, 및 410)와 유사하고, 컨트롤러(512), 내부 메모리(514), 시퀀서 모듈(516), 선택 모듈(518), 및 복수의 내부 레지스터 1-24를 포함한다. 또한, 프로그래밍 가능한 전력 분배 시퀀서(500)는 하나 이상의 외부 레귤레이터에 연결하기 위한 외부 레귤레이터 포트를 더 포함한다. 외부 레귤레이터 포트를 통해, 프로그래밍 가능한 전력 분배 시퀀서(500)는 내부 레귤레이터 1-24를 컨트롤하는 것과 유사한 방식으로 외부 레귤레이터를 컨트롤할 수 있다. 예를 들어, 내부 메모리(514)에 저장된 전력 공급/차단 사용자 프로그래밍 가능한 스크립트를 사용하여, 컨트롤러(512)는 그 스크립트에서 제공되는 명령을 기초로 외부 레지스터 포트에 연결된 임의의 외부 레지스터를 활성화시키고 비활성화시킬 수 있다. 이는 시퀀서의 제어를 받는 외부 레귤레이터의 추가를 가능하게 함으로써, 프로그래밍 가능한 전력 분배 시퀀서(500)의 기능을 확장하는 이점을 가진다.
도 6은 본 발명의 다른 실시예에 따른 마스터-슬레이브 구성의 예시적인 프로그래밍 가능한 전력 분배 시퀀서 쌍(610 및 650)을 포함하는 예시적인 시스템(600)의 블록 다이어그램을 도시한다. 프로그래밍 가능한 전력 분배 시퀀서(600 및 650)는 앞선 실시예(500)와 유사하고, 각각 컨트롤러(612 및 652), 내부 메모리(614 및 654), 시퀀서 모듈(616 및 656), 선택 모듈(618 및 658), 및 각각의 복수의 내부 레지스터 1-24를 포함한다. 또한, 본 예에서, 프로그래밍 가능한 전력 분배 시퀀서(600)는 프로그래밍 가능한 전력 분배 시퀀서(650)의 외부 컨트롤에 연결된 외부 레귤레이터 포트를 더 포함한다. 이러한 구성에서, 내부 메모리(614)에 저장된 마스터 스크립트를 사용하는 "마스터" 프로그래밍 가능한 전력 분배 시퀀서(600)는 내부 메모리(654)에 저장된 "슬레이브" 스크립트에 의해 지정된 슬레이브 전력 공급/차단 오퍼레이션을 개시하기 위해 "슬레이브" 프로그래밍 가능한 전력 분배 시퀀서(650)에 (외부 레귤레이터 포트 및 외부 컨트롤 포트를 통해) 컨트롤 신호를 전송할 수 있다. 이는 종속적, 계층적, 또는 리던던트 구성의 시퀀스를 형성하는 이점을 가지며, 그로 인해 기능성을 확장하고, 전력 시퀀싱 오퍼레이션의 신뢰도를 향상시킨다.
도 7은 본 발명의 다른 실시예에 따른 순차적으로 전력을 분배하는 다른 예시적인 방법(700)의 흐름도를 도시한다. 임의의 앞선 실시예에서 서술한 바와 같이, 내부 메모리에 저장된 전력 공급/차단 사용자 프로그래밍 가능한 스크립트는 필요에 따라 갱신될 수 있다. 본 예시적인 방법(700)은 본 명세서에 서술된 실시예들의 이러한 특징을 강조한 것일 뿐이다. 방법(700)에 따라, 대응하는 컨트롤러는 파워 온 오퍼레이션을 탐지한다(블록(702)). 그 다음, 대응하는 컨트롤러는 프로그래밍 소스(예컨대, 애플리케이션 프로세서, 외부 메모리, 외부 프로그래밍 디바이스 등)로부터 제1 세트의 전력 공급/차단 명령(예컨대, 제1 사용자 프로그래밍 가능한 스크립트)를 수신한다(블록(704)). 대응하는 컨트롤러는 그 다음 제1 세트의 전력 공급/차단 명령을 기초로 하나 이상의 모듈에 대한 전력 공급/차단 오퍼레이션을 발생시킨다(블록(706)).
그 다음, 대응하는 컨트롤러는 프로그래밍 소스(예컨대, 애플리케이션 프로세서, 외부 메모리, 외부 프로그래밍 디바이스 등)로부터 제2 세트의 전력 공급/차단 명령(예컨대, 제2 사용자 프로그래밍 가능한 스크립트)을 수신한다(블록(708)). 대응하는 컨트롤러는 그 다음 제2 세트의 전력 공급/차단 명령을 기초로 하나 이상의 모듈에 대한 전력 공급/차단 오퍼레이션을 발생시킨다(블록(710)). 전력 공급/차단 스크립트를 갱신하는 이러한 프로세스는 시스템 및/또는 그 오퍼레이션의 변화에 의해 필요할 때 계속될 수 있다. 이는 프로그래밍 가능한 전력 분배 시퀀서를 사용하는 디자이너들에게 더 큰 유연성을 제공하고, 앞서 설명한 바와 같이 설계, 제조, 및 창고 관리를 용이하게 한다.
도 8a는 본 발명의 다른 실시예에 따른 다른 예시적인 프로그래밍 가능한 전력 분배 시퀀서(800)의 블록 다이어그램을 도시한다. 프로그래밍 가능한 전력 분배 시퀀서(800)는 앞선 실시예(210, 310, 410, 및 500)와 유사하고, 컨트롤러(812), 내부 메모리(814), 시퀀서 모듈(816), 선택 모듈(818), 및 복수의 레귤레이터 1-12를 포함한다.
또한, 프로그래밍 가능한 전력 분배 시퀀서(800)는 하나 이상의 레귤레이터 1-12에서의 불완전한 작동을 탐지하도록 구성된 오류 탐지 모듈(820)을 더 포함한다. 특히, 레귤레이터 1-12의 출력부는 오류 탐지 모듈(820)에 연결된다. 오류 탐지 모듈(820)은 차례로, 컨트롤러(812)에 연결된다. 하나 이상의 레귤레이터 1-12 사이의 각각의 하나 이상의 오류의 탐지에 응답하여, 오류 탐지 모듈(820)은 하나 이상의 결함 있는 레귤레이터 1-12의 식별정보를 컨트롤러(812)에 알린다. 이에 응답하여, 컨트롤러(812)는 하나 이상의 결함 있는 레귤레이터를 기초로 적절한 액션을 취할 수 있다. 이러한 액션은 애플리케이션 프로세서 또는 다른 디바이스에게 하나 이상의 결함 있는 레귤레이터의 통지를 전송하는 것, 그리고/또는 결함 있는 하나 이상의 레귤레이터에 의해 영향을 받는 하나 이상의 모듈은 물론, 다른 영향을 받지 않는 하나 이상의 모듈에 전력을 차단하도록 전력 차단 오퍼레이션을 실행하는 것을 포함할 수 있다. 아래에 프로그래밍 가능한 전력 분배 시퀀서(800)의 예시적인 오퍼레이션을 설명한다.
도 8b는 본 발명의 다른 실시예에 따른 하나 이상의 결함 있는 레귤레이터를 탐지하고 응답하는 예시적인 방법(850)의 흐름도를 도시한다. 본 방법(850)에 따라, 컨트롤러(812)는 대응하는 전자 시스템의 파워 온 오퍼레이션을 탐지한다(블록(852)). 파워 온 오퍼레이션의 탐지에 응답하여, 컨트롤러(812)는 애플리케이션 프로세서 및/또는 외부 메모리에 전력을 공급하기 위해 내부 메모리(814)에 저장된 디폴트 또는 비나인 전력 공급 오퍼레이션을 실행할 수 있다(블록(854)). 그 다음, 컨트롤러(812)는 프로그래밍 소스(예컨대, 애플리케이션 프로세서, 외부 메모리, 외부 프로그래밍 디바이스 등)로부터 하나 이상의 모듈에 대한 전력 공급/차단 사용자 프로그래밍 가능한 스크립트를 수신하고, 그 스크립트를 내부 메모리(814)에 저장한다(블록(856)). 컨트롤러(812)는 그 다음 그 스크립트에 의해 제공되는 명령을 기초로 하나 이상의 모듈에 전력을 공급하기 위해 그 스크립트를 실행한다(블록(858)).
프로그래밍 가능한 전력 분배 시퀀서(800)가 동작하는 동안, 오류 탐지 모듈(820)은 불완전한 작동에 대하여 레귤레이터 1-12를 감시한다. 오류 탐지 모듈(820)이 하나 이상의 레귤레이터 간의 불완전한 작동을 탐지하면, 오류 탐지 모듈(820)은 하나 이상의 결함 있는 레귤레이터의 식별정보를 컨트롤러(812)에 통신한다(블록(860)). 이에 응답하여, 컨트롤러(812)는 하나 이상의 결함 있는 레귤레이터가 하나 이상의 중요 모듈에 전력을 공급하는지 여부를 판단한다(블록(862)). 만약 그렇다면, 컨트롤러(812)는 하나 이상의 중요 모듈(및 가능하다면 다른 하나 이상의 영향을 받지 않는 모듈)에 전력을 차단하기 위해 전력 차단 오퍼레이션을 발생시킨다(블록(864)). 그렇지 않다면, 컨트롤러(812)는 하나 이상의 결함 있는 레귤레이터의 통지를, 몇 가지 응답 액션을 취할 수 있는 애플리케이션 프로세서 또는 다른 디바이스로 전송할 수 있다.
본 발명이 다양한 실시예와 관련지어 서술되었으나, 본 발명이 다른 수정도 가능함이 이해될 것이다. 본원은 본 발명의 원리에 따른 본 발명의 임의의 변형, 사용 또는 각색을 커버하도록 의도되었고, 본 발명이 속한 분야에서 주지되고 통상적인 실시에 속하는 본 명세서로부터의 이러한 변형을 포함한다.

Claims (37)

  1. 프로그래밍 가능한 전력 분배 시퀀서로서,
    복수의 레귤레이터;
    순차적 방식으로 상기 레귤레이터를 활성화시키고 비활성화시키는 명령을 포함하는 제1 사용자 프로그래밍 가능한 스크립트를 저장하도록 구성된 제1 메모리;
    상기 제1 메모리에 연결되어 있고, 상기 제1 사용자 프로그래밍 가능한 스크립트의 명령에 기초하여 복수의 미리 결정된 기동 타이밍 시퀀스를 발생시키는 시퀀서 모듈;
    상기 복수의 미리 결정된 기동 타이밍 시퀀스에 기초하여 상기 레귤레이터의 각각에 대해 활성화 및 비활성화 신호를 발생시키도록 구성된 선택 모듈; 및
    상기 복수의 레귤레이터의 적어도 하나에 관계된 정보에 기초하여 상기 복수의 미리 결정된 기동 타이밍 시퀀스를 갱신하는 정보를 상기 시퀀서 모듈에 결합시키는 피드백 루프;를 포함하는 것을 특징으로 하는 프로그래밍 가능한 전력 분배 시퀀서.
  2. 제 1 항에 있어서, 애플리케이션 프로세서로부터 상기 제1 사용자 프로그래밍 가능한 스크립트를 수신하고, 상기 제1 메모리에 상기 제1 사용자 프로그래밍 가능한 스크립트를 저장하도록 구성된 컨트롤러를 더 포함하는 것을 특징으로 하는 프로그래밍 가능한 전력 분배 시퀀서.
  3. 제 2 항에 있어서, 상기 제1 메모리는 또한 상기 애플리케이션 프로세서에 연결된 레귤레이터를 순차적으로 활성화시키는 명령을 포함하는 디폴트 스크립트를 저장하도록 구성되어 있고, 상기 컨트롤러는 또한 상기 디폴트 스크립트의 명령을 기초로 상기 애플리케이션 프로세서에 연결된 레귤레이터를 활성화시키도록 구성된 것을 특징으로 하는 프로그래밍 가능한 전력 분배 시퀀서.
  4. 제 3 항에 있어서, 상기 컨트롤러는 상기 애플리케이션 프로세서로부터 상기 제1 사용자 프로그래밍 가능한 스크립트를 수신하기 전에 상기 디폴트 스크립트를 기초로 상기 애플리케이션 프로세서에 연결된 상기 레귤레이터를 활성화시키도록 구성된 것을 특징으로 하는 프로그래밍 가능한 전력 분배 시퀀서.
  5. 제 4 항에 있어서, 상기 컨트롤러는 상기 제1 사용자 프로그래밍 가능한 스크립트를 기초로 상기 애플리케이션 프로세서에 연결된 상기 레귤레이터를 활성화키시도록 구성된 것을 특징으로 하는 프로그래밍 가능한 전력 분배 시퀀서.
  6. 제 3 항에 있어서, 상기 컨트롤러는 최초 파워 온 오퍼레이션의 탐지에 응답하여 상기 디폴트 스크립트를 기초로 상기 애플리케이션 프로세서에 연결된 상기 레귤레이터를 활성화시키도록 구성된 것을 특징으로 하는 프로그래밍 가능한 전력 분배 시퀀서.
  7. 제 1 항에 있어서, 제2 메모리로부터 상기 제1 사용자 프로그래밍 가능한 스크립트를 수신하고, 상기 제1 메모리에 상기 제1 사용자 프로그래밍 가능한 스크립트를 저장하도록 구성된 컨트롤러를 더 포함하는 것을 특징으로 하는 프로그래밍 가능한 전력 분배 시퀀서.
  8. 제 7 항에 있어서, 상기 제1 메모리는 또한 상기 제2 메모리에 연결된 하나 이상의 레귤레이터를 활성화시키기 위한 명령을 포함하는 디폴트 스크립트를 저장하도록 구성되어 있고, 상기 컨트롤러는 또한 상기 디폴트 스크립트의 상기 명령을 기초로 상기 제2 메모리에 연결된 하나 이상의 레귤레이터를 활성화시키도록 구성된 것을 특징으로 하는 프로그래밍 가능한 전력 분배 시퀀서.
  9. 제 8 항에 있어서, 상기 컨트롤러는 상기 제2 메모리로부터 상기 제1 사용자 프로그래밍 가능한 스크립트를 수신하기 전에 상기 디폴트 스크립트를 기초로 상기 제2 메모리에 연결된 하나 이상의 레귤레이터를 활성화하도록 구성된 것을 특징으로 하는 프로그래밍 가능한 전력 분배 시퀀서.
  10. 제 9 항에 있어서, 상기 컨트롤러는 상기 제1 사용자 프로그래밍 가능한 스크립트를 기초로 상기 제2 메모리에 연결된 하나 이상의 레귤레이터를 활성화하도록 구성된 것을 특징으로 하는 프로그래밍 가능한 전력 분배 시퀀서.
  11. 제 8 항에 있어서, 상기 컨트롤러는 최초의 파워 온 오퍼레이션의 탐지에 응답하여 상기 디폴트 스크립트를 기초로 상기 제2 메모리에 연결된 상기 하나 이상의 레귤레이터를 활성화하도록 구성된 것을 특징으로 하는 프로그래밍 가능한 전력 분배 시퀀서.
  12. 제 1 항에 있어서, 외부 프로그래밍 디바이스로부터 상기 제1 사용자 프로그래밍 가능한 스크립트를 수신하고, 상기 제1 메모리에 상기 제1 사용자 프로그래밍 가능한 스크립트를 저장하도록 구성된 컨트롤러를 더 포함하는 것을 특징으로 하는 프로그래밍 가능한 전력 분배 시퀀서.
  13. 제 1 항에 있어서, 외부 레귤레이터 포트를 더 포함하고, 상기 선택 모듈은 상기 제1 사용자 프로그래밍 가능한 스크립트의 명령을 기초로 상기 외부 레귤레이터 포트에 연결된 하나 이상의 외부 레귤레이터를 순차적으로 활성화시키고 비활성화시키도록 구성된 것을 특징으로 하는 프로그래밍 가능한 전력 분배 시퀀서.
  14. 제 2 항에 있어서, 포트를 더 포함하고, 상기 컨트롤러는 상기 제1 사용자 프로그래밍 가능한 스크립트의 명령을 기초로 상기 포트에 연결된 제2 전력 분배 시퀀서를 컨트롤하도록 구성된 것을 특징으로 하는 프로그래밍 가능한 전력 분배 시퀀서.
  15. 제 2 항에 있어서, 상기 컨트롤러는 또한,
    상기 레귤레이터를 순차적으로 활성화하고 비활성화하기 위한 명령을 포함하는 제2 사용자 프로그래밍 가능한 스크립트를 수신하고,
    상기 제1 메모리에 상기 제2 사용자 프로그래밍 가능한 스크립트를 저장하고, 그리고
    상기 제2 사용자 프로그래밍 가능한 스크립트의 상기 명령을 기초로 상기 레귤레이터를 활성화하고 비활성화하도록 구성된 것을 특징으로 하는 프로그래밍 가능한 전력 분배 시퀀서.
  16. 제 2 항에 있어서, 상기 레귤레이터 중 하나 이상의 레귤레이터의 불완전한 작동을 탐지하도록 구성된 오류 탐지 모듈을 더 포함하는 것을 특징으로 하는 프로그래밍 가능한 전력 분배 시퀀서.
  17. 제 16 항에 있어서, 상기 오류 탐지 모듈은 상기 컨트롤러에 상기 하나 이상의 불완전하게 작동하는 레귤레이터의 식별정보를 통신하도록 구성된 것을 특징으로 하는 프로그래밍 가능한 전력 분배 시퀀서.
  18. 제 17 항에 있어서, 상기 컨트롤러는 상기 하나 이상의 불완전하게 작동하는 레귤레이터의 통지를 전송하도록 구성된 것을 특징으로 하는 프로그래밍 가능한 전력 분배 시퀀서.
  19. 제 17 항에 있어서, 상기 오류 탐지 모듈로부터 상기 통신의 수신에 응답하여 상기 레귤레이터를 순차적으로 비활성화하도록 구성된 것을 특징으로 하는 프로그래밍 가능한 전력 분배 시퀀서.
  20. 제 19 항에 있어서, 상기 컨트롤러는 상기 제1 사용자 프로그래밍 가능한 스크립트로부터의 명령을 기초로 상기 레귤레이터를 순차적으로 비활성화하도록 구성된 것을 특징으로 하는 프로그래밍 가능한 전력 분배 시퀀서.
  21. 제 1 항에 있어서, 상기 시퀀서 모듈은 상기 기동 타이밍 시퀀스를 각각 발생하도록 구성된 복수의 시퀀스 제너레이터를 포함하는 것을 특징으로 하는 프로그래밍 가능한 전력 분배 시퀀서.
  22. 제 21 항에 있어서, 상기 기동 타이밍 시퀀스를 각각 발생시키는 방법에 대하여 상기 시퀀스 제너레이터에 각각 정보를 제공하도록 구성된 제1 레지스터 세트를 더 포함하는 것을 특징으로 하는 프로그래밍 가능한 전력 분배 시퀀서.
  23. 제 22 항에 있어서, 상기 선택 모듈은
    상기 레귤레이터에 대하여 각각 상기 활성화 및 비활성화 신호를 발생시키기 위한 복수의 선택 로직 디바이스; 및
    상기 레귤레이터에 대하여 각각 상기 활성화 및 비활성화 신호를 발생시키는데 사용하기 위한 상기 각각의 기동 타이밍 시퀀스 및 각각의 타임 슬롯에 대하여 상기 복수의 선택 로직 디바이스에 각각 정보를 제공하도록 구성된 제2 레지스터 세트를 포함하는 것을 특징으로 하는 프로그래밍 가능한 전력 분배 시퀀서.
  24. 복수의 내부 레귤레이터를 순차적으로 활성화시키고 비활성화시키는 방법으로서,
    상기 복수의 내부 레귤레이터를 순차적으로 활성화시키고 비활성화시키기 위한 명령을 포함하는 사용자 프로그래밍 가능한 스크립트를 액세스하는 단계;
    상기 사용자 프로그래밍 가능한 스크립트의 명령에 기초하여 복수의 미리 결정된 기동 타이밍 시퀀스를 발생시키는 단계;
    상기 복수의 미리 결정된 기동 타이밍 시퀀스에 기초하여 상기 복수의 내부 레귤레이터를 활성화시키고 비활성화시키는 단계; 및
    상기 복수의 내부 레귤레이터의 적어도 하나에 관계된 정보에 기초하여 상기 복수의 미리 결정된 기동 타이밍 시퀀스에 대한 갱신을 피드백 루프로부터 수신하는 단계;를 포함하는 것을 특징으로 하는 복수의 내부 레귤레이터를 순차적으로 활성화시키고 비활성화시키는 방법.
  25. 제 24 항에 있어서, 상기 사용자 프로그래밍 가능한 스크립트를 프로그래밍 소스로부터 수신하는 단계를 더 포함하는 것을 특징으로 하는 복수의 내부 레귤레이터를 순차적으로 활성화시키고 비활성화시키는 방법.
  26. 제 25 항에 있어서, 디폴트 스크립트로부터의 명령을 기초로 상기 프로그래밍 소스에 연결된 하나 이상의 내부 레귤레이터를 활성화시키는 단계를 더 포함하는 것을 특징으로 하는 복수의 내부 레귤레이터를 순차적으로 활성화시키고 비활성화시키는 방법.
  27. 제 25 항에 있어서, 상기 프로그래밍 소스는 외부 프로그래밍 디바이스, 메모리, 또는 애플리케이션 프로세서를 포함하는 것을 특징으로 하는 복수의 내부 레귤레이터를 순차적으로 활성화시키고 비활성화시키는 방법.
  28. 제 24 항에 있어서, 상기 사용자 프로그래밍 가능한 스크립트의 상기 명령을 기초로 하나 이상의 외부 레귤레이터를 활성화시키고 비활성화시키는 단계를 더 포함하는 것을 특징으로 하는 복수의 내부 레귤레이터를 순차적으로 활성화시키고 비활성화시키는 방법.
  29. 제 24 항에 있어서, 상기 사용자 프로그래밍 가능한 스크립트의 상기 명령을 기초로 외부 전력 분배 시퀀서를 컨트롤하는 단계를 더 포함하는 것을 특징으로 하는 복수의 내부 레귤레이터를 순차적으로 활성화시키고 비활성화시키는 방법.
  30. 제 24 항에 있어서, 하나 이상의 내부 레귤레이터의 불완전한 작동을 탐지하는 단계; 및 상기 하나 이상의 내부 레귤레이터의 상기 불완전한 작동의 탐지에 응답하여 상기 불완전하게 작동하는 하나 이상의 내부 레귤레이터의 통지를 전송하는 단계;를 더 포함하는 것을 특징으로 하는 복수의 내부 레귤레이터를 순차적으로 활성화시키고 비활성화시키는 방법.
  31. 제 24 항에 있어서, 하나 이상의 내부 레귤레이터의 불완전한 작동을 탐지하는 단계; 및 상기 하나 이상의 내부 레귤레이터의 상기 불완전한 작동의 탐지에 응답하여 상기 하나 이상의 내부 레귤레이터를 비활성화시키는 단계;를 더 포함하는 것을 특징으로 하는 복수의 내부 레귤레이터를 순차적으로 활성화시키고 비활성화시키는 방법.
  32. 전자 시스템으로서,
    애플리케이션 프로세서;
    상기 애플리케이션 프로세서에 연결된 외부 메모리;
    하나 이상의 모듈; 및
    프로그래밍 가능한 전력 분배 시퀀서를 포함하고,
    상기 프로그래밍 가능한 전력 분배 시퀀서는:
    상기 애플리케이션 프로세서에 연결된 제1 레귤레이터 세트;
    상기 외부 메모리에 연결된 제2 레귤레이터 세트;
    상기 하나 이상의 모듈에 연결된 제3 레귤레이터 세트;
    순차적 방식으로 상기 제1, 제2, 및 제3 레귤레이터 세트를 활성화시키고 비활성화시키는 명령을 포함하는 사용자 프로그래밍 가능한 스크립트를 저장하도록 구성된 내부 메모리;
    상기 사용자 프로그래밍 가능한 스크립트의 명령에 기초하여 복수의 미리 결정된 기동 타이밍 시퀀스를 발생시키는 시퀀서 모듈;
    상기 복수의 미리 결정된 기동 타이밍 시퀀스에 기초하여 상기 제1, 제2, 제3 레귤레이터 세트의 각각에 대해 활성화 및 비활성화 신호를 발생시키도록 구성된 선택 모듈; 및
    상기 복수의 레귤레이터의 적어도 하나에 관계된 정보에 기초하여 상기 복수의 미리 결정된 기동 타이밍 시퀀스를 갱신하는 정보를 상기 시퀀서 모듈에 결합시키는 피드백 루프;를 포함하는 것을 특징으로 하는 전자 시스템.
  33. 시퀀서로서,
    제1 레귤레이터 그룹;
    미리 결정된 기동 타이밍 시퀀스 컨트롤 신호를 발생시키는 타이밍 시퀀스 제너레이터;
    상기 제1 레귤레이터 그룹내의 레귤레이터에 연결되어 있고, 상기 제1 레귤레이터 그룹의 활성화 및 비활성화를 컨트롤하는 타이밍 정보를 포함하는 제1 컨트롤 신호를 인가하도록 구성된 선택 모듈;
    각각의 레귤레이터에 대한 펄스 검출기로서, 상기 펄스 검출기는 대응하는 레귤레이터의 활성화 및 비활성화를 컨트롤하는 상기 제1 컨트롤 신호에서 펄스를 검출하도록 구성된 상기 펄스 검출기; 및
    상기 제1 레귤레이터 그룹내의 하나 이상의 제2 레귤레이터 그룹으로 재할당하고, 상기 제2 레귤레이터 그룹의 활성화 및 비활성화를 컨트롤하기 위해 상기 제2 레귤레이터 그룹에 제2 컨트롤 신호를 인가하도록 구성된 컨트롤러;를 포함하고,
    상기 제1 및 제2 컨트롤 신호는 각각 구분된 방식으로 상기 제1 및 제2 레귤레이터 그룹의 활성화 및 비활성화를 관리하기 위해 구별되는 주파수의 펄스를 포함하는 것을 특징으로 하는 시퀀서.
  34. 삭제
  35. 삭제
  36. 삭제
  37. 삭제
KR1020127001071A 2009-06-16 2010-06-11 하나 이상의 모듈 간에 전력을 순차적으로 분배하는 시스템 및 방법 KR101660019B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US12/485,745 2009-06-16
US12/485,745 US9014825B2 (en) 2009-06-16 2009-06-16 System and method for sequentially distributing power among one or more modules
PCT/US2010/038418 WO2010147863A1 (en) 2009-06-16 2010-06-11 System and method for sequentially distributing power among one or more modules

Publications (2)

Publication Number Publication Date
KR20120039633A KR20120039633A (ko) 2012-04-25
KR101660019B1 true KR101660019B1 (ko) 2016-09-27

Family

ID=43356695

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020127001071A KR101660019B1 (ko) 2009-06-16 2010-06-11 하나 이상의 모듈 간에 전력을 순차적으로 분배하는 시스템 및 방법

Country Status (6)

Country Link
US (1) US9014825B2 (ko)
KR (1) KR101660019B1 (ko)
CN (1) CN102804101B (ko)
DE (1) DE112010002550T5 (ko)
TW (1) TWI606329B (ko)
WO (1) WO2010147863A1 (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9501705B2 (en) 2009-12-15 2016-11-22 Micron Technology, Inc. Methods and apparatuses for reducing power consumption in a pattern recognition processor
CN103378822A (zh) * 2012-04-25 2013-10-30 鸿富锦精密工业(深圳)有限公司 调谐器防干扰电路
WO2014155517A1 (ja) * 2013-03-26 2014-10-02 三菱電機株式会社 エンジニアリングツール
JP6917819B2 (ja) * 2017-07-28 2021-08-11 ローム株式会社 シーケンスコントローラおよび電子機器
KR102347602B1 (ko) 2017-08-28 2022-01-05 삼성전자주식회사 반도체 장치 및 그 파워 오프 방법
EP4234952A3 (en) * 2018-01-31 2023-10-18 Parker-Hannifin Corporation System and method for controlling a valve manifold

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080010474A1 (en) 2002-12-21 2008-01-10 Power-One, Inc. Method And System For Optimizing Filter Compensation Coefficients For A Digital Power Control System
US7424643B2 (en) 2004-12-30 2008-09-09 Intel Corporation Device, system and method for power loss recovery procedure for solid state non-volatile memory

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7032119B2 (en) 2000-09-27 2006-04-18 Amphus, Inc. Dynamic power and workload management for multi-server system
US6333650B1 (en) * 2000-12-05 2001-12-25 Juniper Networks, Inc. Voltage sequencing circuit for powering-up sensitive electrical components
US6975494B2 (en) 2001-01-29 2005-12-13 Primarion, Inc. Method and apparatus for providing wideband power regulation to a microelectronic device
US7394445B2 (en) * 2002-11-12 2008-07-01 Power-One, Inc. Digital power manager for controlling and monitoring an array of point-of-load regulators
US7049798B2 (en) * 2002-11-13 2006-05-23 Power-One, Inc. System and method for communicating with a voltage regulator
US6949916B2 (en) * 2002-11-12 2005-09-27 Power-One Limited System and method for controlling a point-of-load regulator
US7456617B2 (en) * 2002-11-13 2008-11-25 Power-One, Inc. System for controlling and monitoring an array of point-of-load regulators by a host
US7836322B2 (en) * 2002-12-21 2010-11-16 Power-One, Inc. System for controlling an array of point-of-load regulators and auxiliary devices
US7266709B2 (en) * 2002-12-21 2007-09-04 Power-One, Inc. Method and system for controlling an array of point-of-load regulators and auxiliary devices
US7373527B2 (en) * 2002-12-23 2008-05-13 Power-One, Inc. System and method for interleaving point-of-load regulators
US7685320B1 (en) * 2003-04-11 2010-03-23 Zilker Labs, Inc. Autonomous sequencing and fault spreading
US7002325B2 (en) * 2003-10-20 2006-02-21 Intersil Americas Inc. Clocked cascading current-mode regulator with high noise immunity and arbitrary phase count
US7571334B2 (en) * 2003-10-31 2009-08-04 Eric Cummings Multiple-channel agile high-voltage sequencer
US7363525B2 (en) 2004-10-07 2008-04-22 Cisco Technology, Inc. Bidirectional inline power port
JP4095576B2 (ja) 2004-05-17 2008-06-04 株式会社東芝 プログラマブル論理回路を用いる汎用論理回路装置
US7228446B2 (en) * 2004-12-21 2007-06-05 Packet Digital Method and apparatus for on-demand power management
US7385435B2 (en) 2006-06-29 2008-06-10 Intel Corporation Programmable power gating circuit
GB2440356A (en) * 2006-07-25 2008-01-30 Wolfson Microelectronics Plc Power Management Circuit
US7694163B1 (en) * 2006-12-14 2010-04-06 Emc Corporation System for generating and monitoring voltages generated for a variety of different components on a common printed circuit board
US7679217B2 (en) * 2007-12-28 2010-03-16 International Business Machines Corporation Apparatus, system, and method for a high efficiency redundant power system

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080010474A1 (en) 2002-12-21 2008-01-10 Power-One, Inc. Method And System For Optimizing Filter Compensation Coefficients For A Digital Power Control System
US7424643B2 (en) 2004-12-30 2008-09-09 Intel Corporation Device, system and method for power loss recovery procedure for solid state non-volatile memory

Also Published As

Publication number Publication date
CN102804101B (zh) 2016-02-10
DE112010002550T5 (de) 2012-10-04
US20140312690A1 (en) 2014-10-23
TWI606329B (zh) 2017-11-21
KR20120039633A (ko) 2012-04-25
US9014825B2 (en) 2015-04-21
WO2010147863A1 (en) 2010-12-23
TW201140303A (en) 2011-11-16
CN102804101A (zh) 2012-11-28

Similar Documents

Publication Publication Date Title
KR101660019B1 (ko) 하나 이상의 모듈 간에 전력을 순차적으로 분배하는 시스템 및 방법
US9423851B2 (en) Power supply management integrated circuit having multiple independent power source circuits each controlled by configuration data
US9612653B2 (en) Integrated circuit with selectable power-on reset mode
EP1324179B1 (en) Dynamic power control in integrated circuits
US7752467B2 (en) Integrated circuit device
CN1742458B (zh) 在调试过程中用于控制数据处理系统的方法和设备
US7380144B2 (en) Enabling and disabling of powering-off of computer system
GB2472050A (en) Power management integrated circuit and method of power state transition
US11644884B2 (en) Controlling a processor clock
GB2384882A (en) Power management system for non-volatile memory acting as a disc storage device
TW201411334A (zh) 資訊處理裝置及電腦程式產品
CN104575586A (zh) 基于错误信息的存储器设备保持模式
KR20120105197A (ko) 휴대 단말기의 리셋 회로 및 리셋 방법
US20190235567A1 (en) System and method for power management
US7219248B2 (en) Semiconductor integrated circuit operable to control power supply voltage
CN103890713B (zh) 用于管理处理系统内的寄存器信息的装置及方法
CN109375543B (zh) Dvs电压管理装置、系统及方法、存储介质、计算机设备
CN104951318A (zh) 软件版本更新的方法和装置
US10761581B2 (en) Method and module for programmable power management, and system on chip
US12001263B2 (en) Controlling a processor clock
KR20170088765A (ko) 반도체 장치 및 그 구동 방법
CN111782290A (zh) 一种数据处理方法及设备
US20040039873A1 (en) Management system for access control modes of a DRAM module socket
WO2015033422A1 (ja) プログラマブル装置の電源電圧管理方法およびプログラマブル装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20190910

Year of fee payment: 4