CN111782290A - 一种数据处理方法及设备 - Google Patents
一种数据处理方法及设备 Download PDFInfo
- Publication number
- CN111782290A CN111782290A CN202010489322.2A CN202010489322A CN111782290A CN 111782290 A CN111782290 A CN 111782290A CN 202010489322 A CN202010489322 A CN 202010489322A CN 111782290 A CN111782290 A CN 111782290A
- Authority
- CN
- China
- Prior art keywords
- storage
- module
- submodule
- data processing
- instruction
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000003672 processing method Methods 0.000 title claims abstract description 17
- 238000012545 processing Methods 0.000 claims abstract description 157
- 238000004088 simulation Methods 0.000 claims description 65
- 238000012937 correction Methods 0.000 claims description 44
- 238000012795 verification Methods 0.000 claims description 9
- 238000000034 method Methods 0.000 abstract description 36
- 230000008569 process Effects 0.000 abstract description 33
- 238000007726 management method Methods 0.000 description 33
- 230000004044 response Effects 0.000 description 11
- 230000002159 abnormal effect Effects 0.000 description 6
- 230000006870 function Effects 0.000 description 6
- 230000009286 beneficial effect Effects 0.000 description 4
- 238000006243 chemical reaction Methods 0.000 description 4
- 238000010586 diagram Methods 0.000 description 4
- 230000007246 mechanism Effects 0.000 description 4
- 238000012986 modification Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 230000005856 abnormality Effects 0.000 description 2
- 238000013461 design Methods 0.000 description 2
- 238000013500 data storage Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000003993 interaction Effects 0.000 description 1
- 238000012544 monitoring process Methods 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000000246 remedial effect Effects 0.000 description 1
- 238000011160 research Methods 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 238000012360 testing method Methods 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/445—Program loading or initiating
- G06F9/44505—Configuring for program initiating, e.g. using registry, configuration files
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Software Systems (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
本发明公开了一种数据处理方法及设备,存储控制子模块在确定出存储模块需要进行上电初始化时,若接收到模拟参数写入指令则在存储子模块中写入模拟参数,若接收到第一配置指令,则根据写入的模拟参数控制存储子模块进行配置,根据接收到的系统参数写入指令在存储子模块中写入系统参数后,接收到对数据处理设备进行配置的第二配置指令,则从存储子模块中读取系统参数,以便于根据系统参数对数据处理设备进行系统配置。如此,只有接收到相关指令时才执行相关操作,不仅可以使得存储模块成功完成上电初始化过程,还可以增加存储模块的可调试性,从而保证数据处理设备能够正常启动,进而进行正常工作。
Description
技术领域
本发明涉及计算机技术领域,尤指一种数据处理方法及设备。
背景技术
MCU(Microcontroller Unit,微控制器)中一般包括:闪存(eflash)、静态随机存储器(Static Random-Access Memory,SRAM)、以及只读存储器(Read Only Memory,ROM)、处理器等其他结构,eflash、SRAM和ROM可以作为数据存储单元使用。其中,eflash可以包括存储模块,MCU的启动程序可以存储在eflash存储模块中,且很多其他应用程序也可以直接在eflash上执行。
并且,在MCU启动之后,MCU中的处理器需要从eflash存储模块中正常读取程序才能正常运行。然而,对于eflash而言,在上电初始化时,若存在预置的参数异常、未预置参数或其他异常的问题,可能会导致eflash无法正常工作,从而导致处理器无法从eflash存储模块中读取到正确的程序而引起MCU工作异常。
基于此,如何保证eflash可以正常工作,进而保证处理器可以从eflash存储模块中读取到正确的程序,从而使得MCU可以正常工作,是本领域技术人员亟待解决的技术问题。
发明内容
本发明实施例提供了一种数据处理方法及设备,用以保证eflash可以正常工作,进而保证处理器可以从eflash存储模块中读取到正确的程序,从而使得MCU可以正常工作。
第一方面,本发明实施例提供了一种数据处理设备,包括:存储模块和系统配置模块,所述存储模块包括存储控制子模块和存储子模块;所述存储控制子模块分别与所述存储子模块和所述系统配置模块电连接;
所述存储控制子模块用于:
在确定出所述存储模块需要进行上电初始化,且根据接收到的模拟参数写入指令在所述存储子模块中写入模拟参数后,接收到第一配置指令时,根据所述存储子模块中写入的所述模拟参数,控制所述存储子模块进行配置;
在根据接收到的系统参数写入指令在所述存储子模块中写入系统参数后,接收到对所述数据处理设备进行配置的第二配置指令时,从所述存储子模块中读取所述系统参数,并将所述系统参数传输至所述系统配置模块,以使所述系统配置模块根据所述系统参数,对所述数据处理设备进行系统配置。
第二方面,本发明实施例提供了一种显示系统,包括如本发明实施例提供的上述数据处理设备。
第三方面,本发明实施例提供了一种数据处理方法,包括:
在确定出存储模块需要进行上电初始化,且在接收到模拟参数写入指令时,在存储子模块中写入模拟参数;
在接收到第一配置指令时,根据所述存储子模块中写入的所述模拟参数,对所述存储子模块进行配置;
在接收到系统参数写入指令时,在所述存储子模块中写入系统参数;
在接收到对所述数据处理设备进行配置的第二配置指令时,从所述存储子模块中读取所述系统参数,并根据所述系统参数,对所述数据处理设备进行系统配置。
第四方面,本发明实施例提供了一种可读性存储介质,所述可读性存储介质存储有数据处理设备可执行指令,所述数据处理设备可执行指令用于使数据处理设备执行上述数据处理方法。
本发明有益效果如下:
本发明实施例提供的一种数据处理方法及设备,通过对存储控制子模块,可以在确定出存储模块需要进行上电初始化时,首先在接收到模拟参数写入指令时在存储子模块中写入模拟参数,在接收到第一配置指令时,根据写入的模拟参数,控制存储子模块进行配置;以及,在根据接收到的系统参数写入指令在存储子模块中写入系统参数后,接收到对数据处理设备进行配置的第二配置指令时,从存储子模块中读取系统参数,以便于根据系统参数对数据处理设备进行系统配置。如此,只有接收到相关指令时才执行相关操作,若未接收到指令则不会执行相关操作,不仅可以使得存储模块成功完成上电初始化过程,还可以增加存储模块的可调试性,即有利于避免正常初始化过程中出现异常而导致存储模块初始化失败,从而保证数据处理设备能够正常启动,进而进行正常工作。
附图说明
图1为本发明实施例中提供的一种数据处理设备的结构示意图;
图2为本发明实施例中提供的另一种数据处理设备的结构示意图;
图3为本发明实施例中提供的一种存储控制子模块的具体结构示意图;
图4为本发明实施例中提供的一种单步启动的方法的流程图;
图5为本发明实施例中提供的一种数据处理方法的流程图;
图6为本发明实施例中提供的一种显示系统的结构示意图。
具体实施方式
下面将结合附图,对本发明实施例提供的一种数据处理方法及设备的具体实施方式进行详细地说明。需要说明的是,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
发明人在研究中发现,数据处理设备(如MCU)中可以包括:存储模块、电源管理模块、处理器(即CPU)、以及Debug SPI(即调试串行外设接口),其中,存储模块可以包括:存储控制子模块(即Eflash Controller)和存储子模块(即Eflash Marco),CPU或Debug SPI可以对存储控制子模块的工作方式进行配置,电源管理模块可以为存储控制子模块提供电源,在MCU启动之后,CPU可以通过存储控制子模块从存储子模块中读取程序,以保证MCU的正常运行和工作。
在存储模块进行上电初始化时,具体过程可以包括:
假设存储控制子模块当前所处的复位状态为掉电状态,即存储控制子模块当前未通电时:
S1、通过从数据处理设备外部输入的指令确定出存储模块需要进行正常启动时,存储控制子模块接收电源管理模块发送的上电请求;
其中,在此步骤之前,数据处理设备先完成上电,但CPU处于未启动状态。
并且,因当前CPU处于未启动状态,所以电源管理模块可以自发地向存储控制子模块发送上电请求,以便于为存储控制子模块供电。
S2、存储控制子模块将存储子模块的解复位信号(如PROB)置高(如置为1),完成对存储子模块的解复位操作;
S3、存储控制子模块进入参数读取状态;
S4、存储控制子模块在存储子模块中的第一特定存储扇区(如扇区NVR_CFG)中读取模拟参数,进入配置状态;
S5、存储控制子模块根据读取到的模拟参数对存储子模块进行配置,进入系统参数读取状态;
S6、存储控制子模块在存储子模块中的第二特定存储扇区(如信息区)的特定地址(例如但不限于0地址)中读取系统参数,并将该系统参数传输至MCU中用于进行系统配置的模块中,以使该模块对MCU进行系统配置;
S7、存储控制子模块将初始化信号(如eflash_int_done信号)置高(如置为1),表示完成上电初始化过程,进入空闲状态。
注意:在S7之后,存储控制子模块将该初始化信号可以反馈至电源管理模块,以使电源管理模块确定存储模块的上电初始化过程已完成,并使得电源管理模块通知CPU中的解复位单元以使解复位单元进行解复位操作,之后CPU可以读取存储子模块中的程序进行正常工作。
并且,该初始化信号为高的状态,可以一直保持到由于复位或掉电而重新进入掉电状态,以保持CPU处于解复位状态,实现对存储子模块中的程序的读取。
说明一点,上述各步骤是自动且依次进行的,并不需要在各步骤执行之前接收相应地指令,所以若存储模块的上电初始化过程出现异常时,上述S1至S7的步骤依然会依次执行,此时,CPU则无法从存储子模块中正常地读取到程度,从而导致MCU工作异常。
基于此,本发明实施例提供了一种数据处理设备,用以保证存储模块可以正常有效地完成上电初始化过程,从而保证MCU可以正常有效地工作。
具体地,本发明实施例提供的一种数据处理设备,如图1所示,M表示数据处理设备,数据处理设备M可以包括:存储模块10和系统配置模块20,存储模块10包括存储控制子模块11和存储子模块12;存储控制子模块11分别与存储子模块12和系统配置模块20电连接;
存储控制子模块11用于:
在确定出存储模块10需要进行上电初始化,且根据接收到的模拟参数写入指令在存储子模块12中写入模拟参数后,接收到第一配置指令时,根据存储子模块12中写入的模拟参数,控制存储子模块12进行配置;
在根据接收到的系统参数写入指令在存储子模块12中写入系统参数后,接收到对数据处理设备M进行配置的第二配置指令时,从存储子模块12中读取系统参数,并将系统参数传输至系统配置模块20,以使系统配置模块20根据系统参数,对数据处理设备M进行系统配置。
如此,只有接收到相关指令时才执行相关操作,若未接收到指令则不会执行相关操作,不仅可以使得存储模块成功完成上电初始化过程,还可以增加存储模块的可调试性,即有利于避免正常初始化过程中出现异常而导致存储模块初始化失败,从而保证数据处理设备能够正常启动,进而进行正常工作。
可选地,在本发明实施例中,存储控制子模块还用于:
在接收到模拟参数写入指令之前,且在确定出存储子模块中已存储的模拟参数未完成校正时,若接收到校正指令,则对存储子模块中已存储的模拟参数进行校正处理;
存储控制子模块具体用于:
在接收到模拟参数写入指令时,将校正处理后的模拟参数写入至存储子模块中。
也就是说,在模拟参数未完成校正时,需要在接收到校正指令时,才能对模拟参数进行校正,若未接收到校正指令,则不会对模拟参数进行校正。
如此,使得在存储模块的上电启动过程中,每执行一步操作之外需要接收到相关的指令,若未接收到相关的指令,则不会执行操作,从而可以进一步地增加存储模块的可调式性,避免上电启动过程异常,从而可以保证数据处理设备地正常工作。
并且,可以在需要对模拟参数进行校正时,通过触发的校正指令,指示存储控制子模块对模拟参数进行校正,以有利于对模拟参数进行调整,从而有利于保证存储子模块可以进行有效配置,并且保证存储模块可以正常地完成上电启动过程。
具体地,在本发明实施例中,将校正处理后的模拟参数写入至存储子模块中,具体包括:
将存储子模块中用于存储模拟参数的存储区域进行擦除处理;
将校正处理后的模拟参数写入至存储子模块中的对应存储区域。
如此,可以实现将校正处理后的模拟参数写入至存储子模块中,以便于后续根据校正处理后的模拟参数,对存储子模块进行配置,从而保证存储模块可以正常地完成上电启动过程。
并且,存储子模块包括多个存储扇区,各存储扇区用于存储不同的数据,其中包括:用于存储系统参数的存储扇区,例如但不限于信息区,且系统参数需要存储在信息区中的特定位置,例如但不限于0地址所在位置,以便于在后续读取系统参数时,可以快速有效地读取到系统参数。
因此,在写入系统参数时,具体过程可以包括:
对用于存储系统参数的存储扇区进行擦除处理;
将系统参数写入至用于存储系统参数的存储扇区中。
如此,只有在接收到系统参数写入指令时,才可以进行系统参数的写入操作,有利于实现存储模块的上电初始化过程,从而有利于保证数据处理设备可以正常工作和运行。
具体地,在本发明实施例中,存储控制子模块具体用于:
根据存储子模块中寄存器对应的预设数值范围,对寄存器的数值进行配置;
判断配置完成后存储子模块的工作状态是否正常;
若是,确定对模拟参数完成校正处理;
若否,则根据预设数值范围,对已配置的寄存器的数值进行调整,直至存储子模块的工作状态正常。
其中,存储子模块中的寄存器预先设置有对应的预设数值范围,在对寄存器的数值进行配置时,可以随机地或按照一定的选择规则,从预设数值范围中选择出某一数值(假设为数值A)并写入到对应寄存器中。
之后,可以判断寄存器写入数值A后存储子模块的工作状态是否正常,那么:
若正常,说明当前已向寄存器内写入的数值A满足存储子模块正常启动的要求,此时可以认为对模拟参数完成校正处理,且可以将数值A看作是模拟参数;
若不正常,说明当前已向寄存器内写入的数值A无法满足存储子模块正常启动的要求,即当前写入的寄存器的数值A是不合适的,需要调整,此时,可以从预设数值范围中再次选择一数值,假设为数值B,且数值B不同于数值A,继续判断写入寄存器写入数值B后存储子模块的工作状态是否正常,若正常,则可以将数值B看作是模拟参数,且完成校正;若不正常,说明数值B仍然不满足要求,所以需要再次选择数值C,且数值C既不同于数值B,也不同于数值A,接着继续对写入寄存器写入数值C后存储子模块的工作状态是否正常进行判断,直至完成校正为止。
说明一点,在判断配置完成后存储子模块的工作状态是否正常时,其中提及的工作状态,可以理解为电流值和/或电压值,也即判断配置完成后存储子模块的电流值和/或电压值是否满足存储子模块的工作要求;当然,在实际情况中,工作状态的理解并不限于电流值和/或电压值,只要能够实现对模拟参数的校正处理即可,对于工作状态的理解,在此并不限定。
需要说明的是,上述介绍的内容中提及的上电初始化过程,可以称之为单步启动过程,也即每执行一步之前需要接收到相应的指令,以便于对每一步进行调整,增加可调式性,从而保证存储模块可以正常有效地完成上电初始化过程。
可选地,在本发明实施例中,如图2所示,数据处理设备M还包括:与存储控制子模块11电连接的处理模块30,用于:写入验证码;
存储控制子模块11还用于:
在确定出处理模块30写入的验证码与预设的保护码相匹配时,开启存储子模块12的写/擦除操作功能。
其中,保护码的设置形式,可以根据实际需要进行设置,以满足不同应用场景的需要,提高设计的灵活性。
如此,可以在电磁干扰严重的场景下,通过设置的保护码,可以对存储子模块形成保护,以避免对存储子模块产生误操作,从而提高数据处理设备的安全性。
具体地,在本发明实施例中,保护码可以包括多个比特位,例如但不限于32bit,这样的原因在于:
在实际情况中,在电磁干扰的情况下,可能会存在写入的验证码出现错误,例如码错误或顺序错误等;其中,若保护码设置为1bit时,即使存在电磁干扰,写入验证码的正确率较高,则会很容易开启对应的功能,导致对存储子模块的误操作,从而很容易导致后续操作异常;如果保护码的位宽较大,在存在电磁干扰时,写入的验证码的正确率降低,可以提高安全等级,避免对存储子模块产生误操作,从而提高数据处理设备的安全性。
同时,若处理模块写入的验证码与预设的保护码不匹配时,则不会开启存储子模块的写/擦除(即写或擦除)操作功能,此时状态机单元中的状态机(后面内容中有介绍)则可以停留在空闲状态,等待新的命令。
可选地,在本发明实施例中,如图2所示,数据处理设备M还包括电源管理模块40;
电源管理模块40与存储控制子模块11电连接,用于:
根据数据处理设备M当前所处的状态,控制存储控制子模块11的工作状态;
其中,数据处理设备M当前处于空闲状态且持续时间不小于预设的第一时间时,工作状态为控制存储子模块12停止工作的状态;
或,数据处理设备M当前处于空闲状态且持续时间不小于预设的第二时间,或数据处理设备M当前处于紧急断电状态时,工作状态为断电状态;第二时间大于第一时间。
也就是说,在数据处理设备当前处于空闲状态且持续时间不小于预设的第一时间时,说明数据处理设备当前未断电,但却处于未工作状态或等待工作状态,且保持了一段时间,此时,可以通过存储控制子模块控制存储子模块停止工作,以降低存储子模块的功耗,从而降低数据处理设备的功耗,使得数据处理设备当前处于低功耗的状态,实现节约电能的目的。
或者,在数据处理设备当前处于空闲状态且持续时间不小于预设的第二时间时,因第二时间大于第一时间,说明数据处理设备当前未断电,但却处于未工作状态或等待工作状态,且保持了较长的时间,此时电源管理模块可以停止为存储控制子模块供电,以进一步降低存储子模块的功耗,从而进一步降低数据处理设备的功耗,使得数据处理设备当前处于更低功耗的状态,实现节约电能的目的。
又或者,由于出现意外等情况,例如但不限于包括数据处理设备的电源线突然被拔掉,导致数据处理设备当前处于紧急断电状态时,数据处理设备当前处于断电状态,因此电源管理模块控制存储控制子模块断电。
如此,通过上述设置,可以在某些特殊情况下,控制存储控制子模块的状态,以降低数据处理设备的功耗,从而使得数据处理设备具有高效低功耗的特性,达到节约电能的目的。
具体地,在本发明实施例中,如图2所示,数据处理设备M还包括:分别与电源管理模块40和存储控制子模块11电连接的处理模块30;
电源管理模块40具体用于:
在数据处理设备M当前处于空闲状态且持续时间不小于第二时间,且接收到处理模块30发送的断电指令时,向存储控制子模块11发送断电请求消息;在接收到存储控制子模块11发送的断电反馈消息时,停止向存储控制子模块11供电;
或,在数据处理设备M当前处于空闲状态且持续时间不小于第一时间,且接收到处理模块30发送的空闲指令时,向存储控制子模块11发送空闲请求消息;在接收到存储控制子模块11发送的空闲反馈消息时,向处理模块30发送第一停止指令,以使处理模块30向存储控制子模块11发送第二停止指令;
或,在数据处理设备M当前处于紧急断电状态时,向存储控制子模块11发送紧急断电请求消息;在接收到存储控制子模块11发送的紧急断电反馈消息时,停止向存储控制子模块11供电;
存储控制子模块11还用于:
在接收到第二停止指令时,控制存储子模块12停止工作。
例如,参见图2所示的结构,存储控制子模块11与电源管理模块40之间设置有四对握手消息(图中未示出),分别为:上电请求消息/上电应答消息、空闲请求消息/空闲应答消息、断电请求消息/断电应答消息、以及紧急断电请求消息/紧急断电应答消息,这四对握手消息分别对应四种情况,具体如下:
1、上电请求消息/上电应答消息;
在数据处理设备完成上电启动之后,此时处理模块30处于未启动状态,所以电源管理模块40在检测到数据处理设备上电后,可以自动地向存储控制子模块11发送上电请求消息;
存储控制子模块11在接收到上电请求消息时,可以控制存储子模块12完成上电初始化过程,并向电源管理模块40反馈上电应答消息,告知电源管理模块40存储子模块12完成上电初始化过程;
电源管理模块40在接收上电应答消息时,向处理模块30中的解复位单元发送通知,以使解复位单元进行解复位操作,进而使得处理模块30完成启动,并可以通过存储控制子模块11从存储子模块12中读取程序,保证数据处理设备可以正常工作和运行。
2、空闲请求消息/空闲应答消息;
若电源管理模块40确定出数据处理设备当前处于空闲状态且持续时间不小于第一时间,且接收到处理模块30发送的空闲指令时,电源管理模块40向存储控制子模块11发送空闲请求消息;
存储控制子模块11在接收到空闲请求消息时,可以控制存储子模块12完成当前操作,并向电源管理模块40反馈空闲应答消息;
电源管理模块40在接收到空闲应答消息时,向处理模块30发送第一停止指令,以使处理模块30向存储控制子模块11发送第二停止指令;
存储控制子模块11在接收到第二停止指令时,停止向存储子模块12发送用于控制存储子模块12工作的时序信号,以控制存储子模块12停止工作。
3、断电请求消息/断电应答消息;
若电源管理模块40确定出数据处理设备当前处于空闲状态且持续时间不小于第二时间,且接收到处理模块30发送的断电指令时,电源管理模块40向存储控制子模块11发送断电请求消息;
存储控制子模块11在接收到断电请求消息时,可以控制存储子模块12完成当前操作,并向电源管理模块40反馈断电应答消息;
电源管理模块40在接收到断电应答消息时,停止向存储控制子模块11供电,以使存储控制子模块11和存储子模块12断电。
4、紧急断电请求消息/紧急断电应答消息;
若电源管理模块40确定出数据处理设备当前处于紧急断电状态时,向存储控制子模块11发送紧急断电请求消息;
存储控制子模块11在接收到紧急断电请求消息时,控制存储子模块12完成安全操作,并向电源管理模块40反馈紧急断电应答消息;其中,存储控制子模块11需要在保证存储子模块12的安全性的情况下,以最短的时间反馈紧急断电应答消息。
如此,通过电源管理模块与存储控制子模块之间的交互,可以在存储模块需要上电时完成上电,在需要存储模块断电时,在保证存储子模块正常和安全的情况下断电,不仅可以使得数据处理设备具有低功耗的特点,还可以提高数据处理设备的安全性。
在具体实施时,为了能够实现存储控制子模块的上述功能,在本发明实施例中,如图3所示,存储控制子模块11包括:状态机单元11-1、接口单元11-2、计时单元11-3和时序生成单元11-4;
状态机单元11-1分别与接口单元11-2、计时单元11-3和时序生成单元11-4电连接,用于:
在通过接口单元11-2接收到控制指令时,向计时单元11-3发送第一控制信号,向时序生成单元11-4发送第二控制信号;
计时单元11-3还与时序生成单元11-4电连接,用于:
根据第一控制信号,确定时间间隔信息,并将携带有时间间隔信息的时间信号发送至时序生成单元11-4;
时序生成单元11-4还与存储子模块12电连接,用于:
根据第二控制信号、以及携带有时间间隔信息的时间信号,确定操作时序信息,并将携带有操作时序信息的时序信号传输至存储子模块12,以通过时序信号对存储子模块12进行配置。
其中,控制指令为模拟参数写入指令,时间间隔信息为:用于向存储子模块中写入模拟参数的时间间隔信号,时序信息为:用于向存储子模块中写入模拟参数的时序信息;
或,控制指令为第一配置指令,时间间隔信息为:用于对存储子模块进行配置的时间间隔信息,时序信息为:用于对存储子模块进行配置的时序信息;
或,控制指令为系统参数写入指令,时间间隔信息为:用于向存储子模块中写入系统参数的时间间隔信号,时序信息为:用于向存储子模块中写入系统参数的时序信息;
或,控制指令为第二配置指令,时间间隔信息为:用于从存储子模块中读取系统参数的时间间隔信息,时序信息为:用于从存储子模块中读取系统参数的时序信息。
如此,通过状态机单元、接口单元、计时单元和时序生成单元之间的配合工作,不仅可以实现控制存储子模块进行配置,还可以从存储子模块中读取系统参数,并将系统参数传输至系统配置模块,从而有利于实现单步启动过程,提高数据处理设备的可调式性。
具体地,在本发明实施例中,如图3所示,存储控制子模块11还包括:校正单元11-5;
状态机单元11-1还与校正单元11-5电连接,还用于:
在通过接口单元11-2接收到校正指令时,向校正单元11-5发送第三控制信号,向计时单元11-3发送第四控制信号;
校正单元11-5还与计时单元11-3电连接,用于:
根据第三控制信号,确定用于对模拟参数进行校正处理的校正信息,并将携带有校正信息的校正信号发送至计时单元11-3;
计时单元11-3还用于:
根据第四控制信号、以及携带有校正信息的校正信号,确定时间间隔信息,并将携带有该时间间隔信息(若称之为校正时间间隔信息时)的时间信号发送至时序生成单元11-4。
说明一点,状态机单元还用于:向时序生成单元发送第五控制信号;
对于时序生成单元而言,可以还用于:
根据第五控制信号、以及携带有校正时间间隔信息的时间信号,确定操作时序信息,并将携带有该操作时序信息的时序信号传输至存储子模块,以通过时序信号对模拟参数进行校正处理。
其中,对于校正单元而言,内部可以设置有用于对模拟参数进行微调的相关逻辑,以便于在未经过试验(chip Probing,CP)阶段时,对模拟参数进行微调。并且,在微调模拟参数时,校正单元在状态机单元的控制下,可以生成用于调整模拟参数的校正信号,且该校正信号可以为携带有时序信息的信号。
对于计时单元而言,可以在状态机单元、或状态机单元和校正单元的控制下,生成对存储子模块进行控制的时间间隔信息。
对于时序生成单元而言,可以在状态机单元的控制下,根据计时单元生成的时间间隔信息,生成控制存储子模块的时序信息,从而可以通过时序信息对存储子模块进行相应地操作,例如进行配置、读取数据等。
对于状态机单元而言,可以包括两个状态机,分别记为状态机A和状态机B,状态机A可以用于控制上电过程,包括通过单步启动的方式实现存储模块的上电初始化;状态机B为正常工作的状态机,在完成上电过程之后,可以接管和控制存储子模块的工作,将通过接口单元接收到的对存储子模块的操作指令,转换为对应的操作时序(也即前述内容提及的时序信号),从而实现对存储子模块的控制。
对于接口单元11-2而言,如图3所示,可以包括:第一接口11-2a和第二接口11-2b,其中第一接口11-2a可以用于传输处理模块与状态机单元之间的指令、消息或信号,且该第一接口11-2a可以但不限于为AHB Slave IF接口;第二接口11-2b可以用于传输Debug SPI与状态机单元之间的指令、消息或信号,且该第二接口11-2b可以但不限于为APB Slave IF接口,并且,第二接口11-2b还用于将指令、消息或信号传输至校正单元,以便于在单步启动过程中,在通过第二接口11-2b接收到校正指令时,对模拟参数进行微调。
如此,通过校正单元、状态机单元、计时单元和时序生成单元之间的配合工作,可以实现对模拟参数的校正处理,保证根据模拟参数对存储子模块完成配置,避免存储子模块的配置过程中出现异常,从而保证数据处理设备可以正常工作和运行。
当然,在实际情况中,对于存储控制子模块的具体结构的设置,并不限于图3所示,还可以是其他可以实现存储控制子模块功能的结构,在此并不限定。
需要说明的是,存储控制子模块可以理解为控制存储子模块工作的数字部分,用于将上层发出的读、写、擦除等命令转换成控制存储子模块的操作时序,并配合电源管理模块控制存储子模块进入不同的功耗状态,有利于实现数据处理设备的低功耗设计。
并且,如图2所示,处理模块30或Debug SPI 50,可以通过APB Slave IF接口对存储控制子模块11工作方式进行配置,且处理模块30可以通过AHB Slave IF接口发起对存储子模块12的读操作,以读取存储子模块12中存储的程序或者用户数据等。
此外,存储控制子模块与存储子模块之间传输的数据的位宽,可以为128bit,因AHB总线的位宽为32bit,所以存储控制子模块的内部需要进行总线位宽的转换,以便于将通过AHB总线接收到的信号或指令转换成能够控制存储子模块工作的操作时序。
其中,如图2所示,存储模块10还包括:连接于处理模块30与存储控制子模块11之间的信号转换模块13,用于将存储控制子模块11内部的工作状态信号转换为中断信号,并发送至处理模块30中,以便于处理模块30进行进一步处理。
可选地,在本发明实施例中,该数据处理设备可以但不限于为芯片,如MCU芯片等,在此并不限定。
可选地,在本发明实施例中,出现中断的情况,可以包括以下几种:
1、因存储控制子模块的操作完成而产生的中断,此时可以通过信号转换模块将中断信号发送至处理模块,以告知处理模块存储控制子模块当前已完成相应操作,处理模块可以发起下一项操作;
2、因存储控制子模块的异常监测而产生的中断,;例如但不限于写操作超时、存储扇区中需要擦除的地址未对齐或从存储子模块中读取程序时读取地址出现错误等,此时可以通过信号转换模块将中断信号发送至处理模块,以告知处理模块存储控制子模块当前的操作出现异常,以使处理模块在检测到中断信号之后进行一些补救措施。
当然,在实际情况中,出现中断的情况并不限于上述两种,还可以是其他情况,不管是何种情况,均可以通过信号转换模块将中断信号发送至处理模块,以便于处理模块进行下一步地处理。
还需要说明的是,考虑到多项目晶圆(Multi Project Wafer,MPW)阶段,不会对数据处理设备做CP测试,模拟参数、以及系统参数不会预先写入存储子模块中,如此,会导致存储子模块的上电初始化失败。
为了解决这一问题,可以通过数据处理设备模式选择pad(即管脚)选择单步启动模式,在数据处理设备上电启动之后,存储控制子模块可以完成对存储子模块的解复位操作之后,存储控制子模块即可进入到空闲状态,并等待通过APB Slave IF接口传进来的指令,以便于根据接收到的指令,执行相应地操作。
并且,在单步启动过程下,处理模块处于未启动状态,所以需要通过Debug SPI发送相应的指令,以完成单步启动过程。
下面结合具体实施例,对存储模块的单步启动过程进行说明。
结合图2、图3和图4所示,以用于存储模拟参数的扇区为NVR_CFG,用于存储系统参数的扇区为信息区、且用于控制进行单步启动的状态机为状态机A为例进行说明。
S401、在通过从数据处理设备外部输入的指令确定出存储模块需要进行单步启动时,状态机A接收电源管理模块发送的上电请求消息;
其中,在此步骤之前,数据处理设备先完成上电,但处理模块处于未启动状态。
S402、状态机A将存储子模块的解复位信号置高,完成对存储子模块的解复位操作;
其中,将解复位信号置高,可以理解为:将解复位信号置为1。
S403、状态机A进入空闲状态,等待接收Debug SPI发出的指令;
S404、在确定出当前NVR_CFG中存储的模拟参数未进行校正时,校正单元在接收到Debug SPI发出的校正指令时,对NVR_CFG中的模拟参数进行校正处理;
其中,在确定当前NVR_CFG中存储的模拟参数是否已进行校正时,可以根据在这之前的设置情况,人为地确定是否已进行校正。
若在确定出当前NVR_CFG中存储的模拟参数已进行校正时,可以有以下两种处理机制:
机制1、对已存储的模拟参数再次进行校正,以进一步确保模拟参数的准确,从而保证存储子模块可以实现有效配置;
机制2、直接执行S406,不需要再对模拟参数进行校正,以减少数据处理设备的运算量。
在实际情况中,具体采用上述哪种机制,可以根据实际需要进行选择,在此并不限定。
S405、在接收到Debug SPI发送的模拟参数写入指令时,状态机A先对NVR_CFG进行擦除操作,再将校正后的模拟参数写入至NVR_CFG中;
S406、在接收到Debug SPI发送系统参数写入指令时,状态机A先对信息区进行擦除操作,再将系统参数写入指令中携带的系统参数写入至信息区中的0地址;
S407、在接收到Debug SPI发送的读取模拟参数的指令时,状态机A读取NVR_CFG中校正后的模拟参数,并对存储子模块进行配置;
其中,读取模拟参数的指令,可以理解为上述内容中提及的第一配置指令。
S408、在接收到Debug SPI发送的读取系统参数的指令时,状态机A读取信息区中的系统参数,并通过AHB总线将系统参数传输至系统配置模块中;
其中,读取系统参数的指令,可以理解为上述内容中提及的第二配置指令。
S409、状态机A将初始化信号置高,完成单步启动过程。
其中,初始化信号置高,可以理解为:初始化信号置为1。
说明一点:在S409之后,状态机A可以将该初始化信号反馈至电源管理模块,以使电源管理模块确定出存储模块上电初始化已完成,并通知处理模块中的解复位单元,以使解复位单元进行解复位操作,从而使得处理模块可以读取存储子模块中的程序,从而使得数据处理设备可以进行正常地工作。
并且,在完成单步启动过程之后,存储子模块、存储控制子模块的工作过程与正常启动之后存储子模块、存储控制子模块的工作过程相同,在此不再详述。
基于同一发明构思,本发明实施例提供了一种数据处理方法,该数据处理方法的实现原理与前述一种数据处理设备的实现原理类似,该数据处理方法的具体实施方式可以参见前述数据处理设备的具体实施例,重复之处不再赘述。
具体地,本发明实施例提供的一种数据处理方法,如图5所示,可以包括:
S501、在确定出存储模块需要进行上电初始化,且在接收到模拟参数写入指令时,在存储子模块中写入模拟参数;
S502、在接收到第一配置指令时,根据存储子模块中写入的模拟参数,对存储子模块进行配置;
S503、在接收到系统参数写入指令时,在存储子模块中写入系统参数;
S504、在接收到对数据处理设备进行配置的第二配置指令时,从存储子模块中读取系统参数,并根据系统参数,对数据处理设备进行系统配置。
可选地,在本发明实施例中,还包括:
在接收到模拟参数写入指令之前,且在确定出存储子模块中已存储的模拟参数未完成校正时,若接收到校正指令,则对存储子模块中已存储的模拟参数进行校正处理;
在接收到模拟参数写入指令时,将校正处理后的模拟参数写入至存储子模块中。
可选地,在本发明实施例中,还包括:
在确定出写入的验证码与预设的保护码相匹配时,开启存储子模块的写/擦除操作功能。
基于同一发明构思,本发明实施例提供了一种显示系统,如图6所示,包括如本发明实施例提供的上述数据处理设备M。
可选地,在本发明实施例中,如图6所示,显示系统还可以包括:显示器X;
此时,该显示系统可以为:包括数据处理设备和显示器的显示结构,例如但不限于电视或具有显示器的智能家电等,在此并不限定。
基于同一发明构思,本发明实施例提供了一种可读性存储介质,可读性存储介质存储有数据处理设备可执行指令,数据处理设备可执行指令用于使数据处理设备执行上述数据处理方法。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
Claims (11)
1.一种数据处理设备,其特征在于,包括:存储模块和系统配置模块,所述存储模块包括存储控制子模块和存储子模块;所述存储控制子模块分别与所述存储子模块和所述系统配置模块电连接;
所述存储控制子模块用于:
在确定出所述存储模块需要进行上电初始化,且根据接收到的模拟参数写入指令在所述存储子模块中写入模拟参数后,接收到第一配置指令时,根据所述存储子模块中写入的所述模拟参数,控制所述存储子模块进行配置;
在根据接收到的系统参数写入指令在所述存储子模块中写入系统参数后,接收到对所述数据处理设备进行配置的第二配置指令时,从所述存储子模块中读取所述系统参数,并将所述系统参数传输至所述系统配置模块,以使所述系统配置模块根据所述系统参数,对所述数据处理设备进行系统配置。
2.如权利要求1所述的数据处理设备,其特征在于,所述存储控制子模块还用于:
在接收到所述模拟参数写入指令之前,且在确定出所述存储子模块中已存储的模拟参数未完成校正时,若接收到校正指令,则对所述存储子模块中已存储的模拟参数进行校正处理;
所述存储控制子模块具体用于:
在接收到所述模拟参数写入指令时,将校正处理后的模拟参数写入至所述存储子模块中。
3.如权利要求2所述的数据处理设备,其特征在于,所述存储控制子模块具体用于:
根据所述存储子模块中寄存器对应的预设数值范围,对所述寄存器的数值进行配置;
判断配置完成后所述存储子模块的工作状态是否正常;
若是,确定对所述模拟参数完成校正处理;
若否,则根据所述预设数值范围,对已配置的所述寄存器的数值进行调整,直至所述存储子模块的工作状态正常。
4.如权利要求1所述的数据处理设备,其特征在于,所述数据处理设备还包括:与所述存储控制子模块电连接的处理模块,用于:写入验证码;
所述存储控制子模块还用于:
在确定出所述处理模块写入的所述验证码与预设的保护码相匹配时,开启所述存储子模块的写/擦除操作功能。
5.如权利要求1所述的数据处理设备,其特征在于,所述数据处理设备还包括电源管理模块;
所述电源管理模块与所述存储控制子模块电连接,用于:
根据所述数据处理设备当前所处的状态,控制所述存储控制子模块的工作状态;
其中,所述数据处理设备当前处于空闲状态且持续时间不小于预设的第一时间时,所述工作状态为控制所述存储子模块停止工作的状态;
或,所述数据处理设备当前处于所述空闲状态且持续时间不小于预设的第二时间,或所述数据处理设备当前处于紧急断电状态时,所述工作状态为断电状态;所述第二时间大于所述第一时间。
6.如权利要求5所述的数据处理设备,其特征在于,所述数据处理设备还包括:分别与所述电源管理模块和所述存储控制子模块电连接的处理模块;
所述电源管理模块具体用于:
在所述数据处理设备当前处于所述空闲状态且持续时间不小于所述第二时间,且接收到所述处理模块发送的断电指令时,向所述存储控制子模块发送断电请求消息;在接收到所述存储控制子模块发送的断电反馈消息时,停止向所述存储控制子模块供电;
或,在所述数据处理设备当前处于所述空闲状态且持续时间不小于所述第一时间,且接收到所述处理模块发送的空闲指令时,向所述存储控制子模块发送空闲请求消息;在接收到所述存储控制子模块发送的空闲反馈消息时,向所述处理模块发送第一停止指令,以使所述处理模块向所述存储控制子模块发送第二停止指令;
或,在所述数据处理设备当前处于紧急断电状态时,向所述存储控制子模块发送紧急断电请求消息;在接收到所述存储控制子模块发送的紧急断电反馈消息时,停止向所述存储控制子模块供电;
所述存储控制子模块还用于:
在接收到所述第二停止指令时,控制所述存储子模块停止工作。
7.如权利要求1-6任一项所述的数据处理设备,其特征在于,所述存储控制子模块包括:状态机单元、接口单元、计时单元和时序生成单元;
所述状态机单元分别与所述接口单元、所述计时单元和所述时序生成单元电连接,用于:
在通过所述接口单元接收到控制指令时,向所述计时单元发送第一控制信号,向所述时序生成单元发送第二控制信号;
所述计时单元还与所述时序生成单元电连接,用于:
根据所述第一控制信号,确定时间间隔信息,并将携带有所述时间间隔信息的时间信号发送至所述时序生成单元;
所述时序生成单元还与所述存储子模块电连接,用于:
根据所述第二控制信号、以及携带有所述时间间隔信息的时间信号,确定操作时序信息,并将携带有所述操作时序信息的时序信号传输至所述存储子模块,以通过所述时序信号对所述存储子模块进行配置。
8.如权利要求7所述的数据处理设备,其特征在于,所述存储控制子模块还包括:校正单元;
所述状态机单元还与所述校正单元电连接,还用于:
在通过所述接口单元接收到所述校正指令时,向所述校正单元发送第三控制信号,向所述计时单元发送第四控制信号;
所述校正单元还与所述计时单元电连接,用于:
根据所述第三控制信号,确定用于对所述模拟参数进行校正处理的校正信息,并将携带有所述校正信息的校正信号发送至所述计时单元;
所述计时单元还用于:
根据所述第四控制信号、以及携带有所述校正信息的所述校正信号,确定时间间隔信息,并将携带有该时间间隔信息的时间信号发送至所述时序生成单元。
9.一种显示系统,其特征在于,包括如权利要求1-8任一项所述的数据处理设备。
10.一种数据处理方法,其特征在于,包括:
在确定出存储模块需要进行上电初始化,且在接收到模拟参数写入指令时,在存储子模块中写入模拟参数;
在接收到第一配置指令时,根据所述存储子模块中写入的所述模拟参数,对所述存储子模块进行配置;
在接收到系统参数写入指令时,在所述存储子模块中写入系统参数;
在接收到对所述数据处理设备进行配置的第二配置指令时,从所述存储子模块中读取所述系统参数,并根据所述系统参数,对所述数据处理设备进行系统配置。
11.一种可读性存储介质,其特征在于,所述可读性存储介质存储有数据处理设备可执行指令,所述数据处理设备可执行指令用于使数据处理设备执行权利要求10所述的数据处理方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010489322.2A CN111782290B (zh) | 2020-06-02 | 2020-06-02 | 一种数据处理方法及设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010489322.2A CN111782290B (zh) | 2020-06-02 | 2020-06-02 | 一种数据处理方法及设备 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111782290A true CN111782290A (zh) | 2020-10-16 |
CN111782290B CN111782290B (zh) | 2023-10-27 |
Family
ID=72753327
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010489322.2A Active CN111782290B (zh) | 2020-06-02 | 2020-06-02 | 一种数据处理方法及设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111782290B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113296712A (zh) * | 2021-06-11 | 2021-08-24 | 维沃移动通信有限公司 | 参数配置方法、参数配置装置、电子设备和可读存储介质 |
Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070088940A1 (en) * | 2005-10-13 | 2007-04-19 | Sandisk Corporation | Initialization of flash storage via an embedded controller |
CN1996248A (zh) * | 2006-12-26 | 2007-07-11 | 北京中星微电子有限公司 | 用户程序引导方法及用户程序引导系统 |
US20080040598A1 (en) * | 1999-08-04 | 2008-02-14 | Super Talent Electronics Inc. | Flash micro-controller with shadow boot-loader SRAM for dual-device booting of micro-controller and host |
US20120284498A1 (en) * | 2011-05-06 | 2012-11-08 | Asmedia Technology Inc. | Flash device and associated booting method |
CN104123167A (zh) * | 2014-08-06 | 2014-10-29 | 无锡中微爱芯电子有限公司 | 具有配置字自检功能的mcu上电启动方法及其自检方法 |
CN104598402A (zh) * | 2014-12-30 | 2015-05-06 | 北京兆易创新科技股份有限公司 | 一种闪存控制器和闪存控制器的控制方法 |
CN104679547A (zh) * | 2013-12-02 | 2015-06-03 | 北京兆易创新科技股份有限公司 | 一种mcu中的系统配置信息的读取方法和系统 |
US20170199696A1 (en) * | 2015-12-30 | 2017-07-13 | Dialog Semiconductor B.V. | Initialization of Memory in a Computer System |
CN107221349A (zh) * | 2017-08-03 | 2017-09-29 | 深圳市博巨兴实业发展有限公司 | 一种基于flash存储器的微控制器芯片 |
CN107515737A (zh) * | 2016-06-15 | 2017-12-26 | 深圳市博巨兴实业发展有限公司 | 一种加载mcu芯片的配置信息字的方法 |
CN107657153A (zh) * | 2017-09-27 | 2018-02-02 | 深圳芯邦科技股份有限公司 | 一种芯片内flash区的代码保护方法及装置 |
-
2020
- 2020-06-02 CN CN202010489322.2A patent/CN111782290B/zh active Active
Patent Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20080040598A1 (en) * | 1999-08-04 | 2008-02-14 | Super Talent Electronics Inc. | Flash micro-controller with shadow boot-loader SRAM for dual-device booting of micro-controller and host |
US20070088940A1 (en) * | 2005-10-13 | 2007-04-19 | Sandisk Corporation | Initialization of flash storage via an embedded controller |
CN1996248A (zh) * | 2006-12-26 | 2007-07-11 | 北京中星微电子有限公司 | 用户程序引导方法及用户程序引导系统 |
US20120284498A1 (en) * | 2011-05-06 | 2012-11-08 | Asmedia Technology Inc. | Flash device and associated booting method |
CN104679547A (zh) * | 2013-12-02 | 2015-06-03 | 北京兆易创新科技股份有限公司 | 一种mcu中的系统配置信息的读取方法和系统 |
CN104123167A (zh) * | 2014-08-06 | 2014-10-29 | 无锡中微爱芯电子有限公司 | 具有配置字自检功能的mcu上电启动方法及其自检方法 |
CN104598402A (zh) * | 2014-12-30 | 2015-05-06 | 北京兆易创新科技股份有限公司 | 一种闪存控制器和闪存控制器的控制方法 |
US20170199696A1 (en) * | 2015-12-30 | 2017-07-13 | Dialog Semiconductor B.V. | Initialization of Memory in a Computer System |
CN107515737A (zh) * | 2016-06-15 | 2017-12-26 | 深圳市博巨兴实业发展有限公司 | 一种加载mcu芯片的配置信息字的方法 |
CN107221349A (zh) * | 2017-08-03 | 2017-09-29 | 深圳市博巨兴实业发展有限公司 | 一种基于flash存储器的微控制器芯片 |
CN107657153A (zh) * | 2017-09-27 | 2018-02-02 | 深圳芯邦科技股份有限公司 | 一种芯片内flash区的代码保护方法及装置 |
Non-Patent Citations (1)
Title |
---|
苏奎峰 等: "TMS320X281x DSP 原理及C程序开发", 北京:北京航空航天大学出版社, pages: 374 - 375 * |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113296712A (zh) * | 2021-06-11 | 2021-08-24 | 维沃移动通信有限公司 | 参数配置方法、参数配置装置、电子设备和可读存储介质 |
Also Published As
Publication number | Publication date |
---|---|
CN111782290B (zh) | 2023-10-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7293183B2 (en) | System for storing working context in a non-volatile memory while in a power-off suspend mode and restoring the working context when the power-off suspend mode is released | |
JPH10177563A (ja) | フラッシュメモリ内蔵マイクロコンピュータ | |
US20190079558A1 (en) | Docking device, electrical device, and mac address cloning method | |
CN114661368B (zh) | 一种芯片及其启动方法 | |
TWI712045B (zh) | 資料儲存裝置修復方法 | |
CN111240753A (zh) | 引导程序的加载方法、存储介质及嵌入式终端 | |
US9014825B2 (en) | System and method for sequentially distributing power among one or more modules | |
CN111782290B (zh) | 一种数据处理方法及设备 | |
CN103890713B (zh) | 用于管理处理系统内的寄存器信息的装置及方法 | |
CN117075708A (zh) | 一种设置服务器dpu网卡进入fs-5状态的方法 | |
US7334167B2 (en) | Circuit for detection of internal microprocessor watchdog device execution and method for resetting microprocessor system | |
CN103902301A (zh) | 读取bios的方法、装置以及处理器 | |
CN116360570A (zh) | Cpu上电时序的控制方法、控制装置和电子设备 | |
CN104035784B (zh) | 一种设备启动系统及方法 | |
CN108287670B (zh) | 一种系统关机时保护数据的方法及bmc | |
CN108897248A (zh) | 一种多cpu控制器和移动机器人 | |
CN115113717A (zh) | 存储装置、存储装置控制方法 | |
EP3891594B1 (en) | Memory control system with a sequence processing unit | |
US9582266B2 (en) | Apparatus and methods for in-application programming of flash-based programable logic devices | |
US11863721B2 (en) | Image forming apparatus for supplying power to a first controller based on detection of an abnormality in a second controller | |
CN110471704B (zh) | 服务器及服务器开机初始化方法 | |
CN117235004B (zh) | 服务器的控制方法、装置、终端设备及可读存储介质 | |
CN111427719B (zh) | 一种提升soc系统可靠性和异常重启性能的方法和装置 | |
CN115694160A (zh) | 一种电源的控制方法和控制装置 | |
TW201821999A (zh) | 交換器系統 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |