CN102739585B - 用于显示装置的数据传输系统、数据传输方法和显示装置 - Google Patents
用于显示装置的数据传输系统、数据传输方法和显示装置 Download PDFInfo
- Publication number
- CN102739585B CN102739585B CN201210083997.2A CN201210083997A CN102739585B CN 102739585 B CN102739585 B CN 102739585B CN 201210083997 A CN201210083997 A CN 201210083997A CN 102739585 B CN102739585 B CN 102739585B
- Authority
- CN
- China
- Prior art keywords
- data
- bit
- mode
- bit mode
- map table
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2018—Display of intermediate tones by time modulation using two or more time intervals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/006—Details of the interface to the display terminal
- G09G5/008—Clock recovery
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/18—Timing circuits for raster scan displays
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/38—Synchronous or start-stop systems, e.g. for Baudot code
- H04L25/40—Transmitting circuits; Receiving circuits
- H04L25/49—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/38—Synchronous or start-stop systems, e.g. for Baudot code
- H04L25/40—Transmitting circuits; Receiving circuits
- H04L25/49—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
- H04L25/4906—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes
- H04L25/4908—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes using mBnB codes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/01—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/06—Adjustment of display parameters
- G09G2320/0626—Adjustment of display parameters for control of overall brightness
- G09G2320/064—Adjustment of display parameters for control of overall brightness by time modulation of the brightness of the illumination source
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/06—Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/12—Frame memory handling
- G09G2360/127—Updating a frame memory using a transfer of data from a source area to a destination area
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/16—Calculation or use of calculated indices related to luminance levels in display data
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2092—Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G3/2096—Details of the interface to the display terminal specific for a flat panel
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Signal Processing (AREA)
- Computer Hardware Design (AREA)
- Computer Networks & Wireless Communication (AREA)
- Spectroscopy & Molecular Physics (AREA)
- Multimedia (AREA)
- General Engineering & Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Dc Digital Transmission (AREA)
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
- Transforming Electric Information Into Light Information (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
本发明涉及用于显示装置的数据传输系统、数据传输方法和显示装置。一种用于显示装置的数据传输系统,该数据传输系统是基于此后要传送的特定变换表来将m(m是自然数)个比特的信号编码为n(n是自然数且n>m)个比特的信号的mBnB编码系统,该系统包括:输出驱动器,该输出驱动器根据在接收器侧解码的数据来输出灰度电压,其中,在变换表中,将n个比特的数据的2n个比特模式中具有较大数据改变指数的比特模式指配给m个比特的数据的2m个比特模式中的具有较大灰度电压幅度的比特模式。
Description
相关申请的交叉引用
包括说明书、附图和摘要的2011年3月29日提交的日本专利申请No.2011-73122的公开通过引用合并于此。
技术领域
本发明涉及用于显示装置的数据传输系统、用于显示装置的数据传输方法以及显示装置,具体地,涉及采用时钟嵌入式串行数据传送系统的用于显示装置的数据传输系统、用于显示装置的数据传输方法以及显示装置。
背景技术
通常,在时钟嵌入式串行数据传输系统中,接收侧的时钟数据再生电路从接收到的数据中提取时钟分量,并且再生时钟。再生的时钟被称为再生时钟。根据这样的时钟再生系统,当连续接收到具有相同电平的信号时,时钟数据再生电路不能准确地再生时钟分量。因此,采用了一种使得具有相同电平的信号不连续的编码系统。
作为使得具有相同电平的信号不连续的编码系统,mBnB编码系统是已知的。据此,通过基于此后要传输的特定变换表来将m比特(m是自然数)的信号编码成n比特(n是自然数且n>m)的信号而使得具有相同电平的信号不连续。广泛采用4B5B编码系统、8B10B编码系统等。例如,在作为以太网(注册商标)标准的IEEE802.3u中也采用4B5B编码系统。
日本未审专利公开No.Sho59(1974)-200561公开了一种技术:在4B5B编码的变换表中,对16种4个比特的比特模式指派其中1的数目是2个或3个并且从最高比特和最低比特的相同码的连续数目等于或小于2的5个比特的比特模式。因此,抑制了具有相同电平的信号成为连续的,并且提高了达标率(mark rate)(0比1的比率)。日本未审专利公开No.Hei1(1989)-109826公开了一种技术:通过准备2组mBnB编码的变换表,并且在以恒定周期切换变换表时传输信号,来稳定达标率。日本未审专利公开No.2001-069181公开了一种技术,通过以mBnB编译码中的mBnB编码使信号进行非归零反相NRZx变换来传输信号,来进一步抑制具有相同电平的信号成为连续的。
发明内容
发明人发现了以下问题。如稍后详细描述,在用于显示装置的数据传输系统中,根据从定时控制器传输到显示驱动器(例如,源驱动器)的数字图像数据来生成模拟灰度电压,并且将其输出到显示元件的每个像素。这里,输出的灰度电压的幅度越大,根据输出而生成的噪声越大。因此,还高度关注在接收到的数据与再生时钟之间生成频率差或相位差。在生成频率差或相位差的情况下,接收到的信号改变越频繁(具有相同电平的信号越不连续),通过时钟数据再生电路完成频率差或相位差的校正的速度越快。
在日本未审专利公开No.Sho59(1974)-200561、日本未审专利公开No.Hei1(1989)-109826以及日本未审专利公开No.2001-069181的变换表中,作为变换表的总体,抑制了具有相同电平的信号成为连续的,并提高了达标率。此外,这些并不是为显示装置而建立的。因此,并没有考虑根据输出上述灰度电压所造成的噪声的影响。也就是说,根据日本未审专利公开No.Sho59(1974)-200561、日本未审专利公开No.Hei1(1989)-109826以及日本未审专利公开No.2001-069181中公开的数据传输方法,在由于上述噪声而在接收到的数据与再生时钟之间生成频率差和相位差的情况下,不能快速校正该频率差和相位差。关注在数据传输的稳定性方面的不足。
根据本发明的一个方面,提供了一种用于显示装置的数据传输系统,该数据传输系统具有:编码器,该编码器具有至少一个变换表,并且基于该变换表来将m(m是自然数)个比特的数据编码成n(n是自然数且n>m)个比特的数据;时钟再生电路,该时钟再生电路从通过编码器所编码数据中再生时钟;解码器,该解码器根据由时钟再生电路所再生的时钟来将n个比特的编码数据解码为m个比特的数据;以及输出驱动器,该输出驱动器根据由解码器所解码的数据来输出灰度电压,其中,在变换表中,m比特的数据的2m个比特模式中的比特模式的灰度电压的幅度越大,在n比特的数据的2n个比特模式中指配给该2m个比特模式中的该比特模式的比特模式的数据改变指数越大。
根据本发明的另一方面,提供了一种用于显示装置的传送数据的方法,该方法具有下述步骤:基于变换表将m(m是自然数)个比特的数据的编码为n(n是自然数且n>m)个比特的数据;从编码数据中再生时钟;根据再生的时钟来将n个比特的编码数据解码为m个比特的数据;以及根据解码数据来输出灰度电压,其中,在变换表中,m个比特的数据的2m个比特模式中的比特模式的灰度电压的幅度越大,在n个比特的数据的2n个比特模式中指配给该2m个比特模式中的该比特模式的比特模式的数据改变指数越大。
根据本发明的另一方面,提供了一种显示装置,该显示装置具有:编码器,该编码具有至少一个变换表,并且基于该变换表来将m(m是自然数)个比特的数据的编码为n(n是自然数且n>m)个比特的数据;时钟再生电路,该时钟再生电路从由编码器所编码的数据中再生时钟;解码器,该解码器根据由时钟再生电路所再生的时钟来将n个比特的编码数据的解码为m个比特的数据;输出驱动器,该输出驱动器根据由解码器所解码的数据来输出灰度电压;以及显示元件,该显示元件具有施加有灰度电压的多个像素,其中,在变换表中,m个比特的数据的2m个比特模式中的比特模式的灰度电压的幅度越大,在n个比特的数据的2n个比特模式中指配给该2m个比特模式中的该比特模式的比特模式的数据改变指数越大。
根据本发明的各方面,在变换表中,m个比特的数据的2m个比特模式中的比特模式的灰度电压的幅度越大,在n个比特的数据的2n个比特模式中指配给所述2m个比特模式中的所述比特模式的比特模式的数据改变指数越大。因此,本发明在数据传输的稳定性方面很出色。
根据本发明的各方面,可以提供一种在数据传输的稳定性方面出色的用于显示装置的数据传输系统和用于显示装置的数据传输方法。
附图说明
图1是根据第一实施例的用于显示装置的数据传输系统的框图;
图2是根据第一实施例的CDR电路的框图;
图3A是用于说明由于显示驱动器的输出的幅度而造成的噪声的影响的时序图(在常黑模式中,在幅度大的情况下);
图3B是用于说明由于显示驱动器的输出的幅度而造成的噪声的影响的时序图(在常黑模式中,在幅度小的情况下);
图4A是用于说明由于显示驱动器的输出的幅度而造成的噪声的影响的时序图(在常白模式中,在幅度大的情况下);
图4B是用于说明由于显示驱动器的输出的幅度而造成的噪声的影响的时序图(在常白模式中,在幅度小的情况下);
图5A是示出根据第一实施例的4B5B编码器表的示图;
图5B是示出根据第一实施例的4B5B解码器表的示图;
图6是示出在4B5B编码器表中将16种4个比特的比特模式指配给32种5比特的比特模式的示例的示图;
图7A是示出根据第一实施例的比较示例的在IEEE802.3u中定义的4B5B编码器表的示图;
图7B是示出根据第一实施例的比较示例的在IEEE802.3u中定义的4B5B解码器表的示图;
图8A是示出根据第二实施例的4B5B编码器表的示图;
图8B是示出根据第二实施例的4B5B解码器表的示图;
图9是根据第三实施例的用于显示装置的数据传输系统的框图;以及
图10是根据第四实施例的用于显示装置的数据传输系统的框图。
具体实施方式
下面参考附图来详细描述应用本发明的具体实施例。然而,本发明不限于以下实施例。此外,为了描述得清楚,适当简化了下面的描述和附图。
第一实施例
下面参考图1来描述根据本发明的第一实施例的用于显示装置的数据传输系统。图1是根据第一实施例的用于显示装置的数据传输系统的框图。如图1所示,用于显示装置的数据传输系统包括:数据传送侧的定时控制器110、数据接收侧的显示驱动器120以及数据输出目的地的显示元件130。在本实施例中,定时控制器110和数据接收侧的显示驱动器120分别通过图1中虚线围绕的单独IC芯片来构造。
这里,定时控制器110包括时钟生成电路CG、4B5B编码器ENC以及并行/串行转换器PSC。此外,显示驱动器120包括时钟数据再生电路CDR、串行/并行转换器SPC、4B5B解码器DEC、锁存电路121、数字/模拟转换器(DAC)122以及输出驱动器123。
时钟生成电路CG生成时钟clk,并且将生成的时钟clk提供给4B5B编码器ENC和并行/串行转换器PSC。
4B5B编码器ENC根据从时钟生成电路CG提供的时钟clk来进行操作。此外,4B5B编码器ENC包括4B5B变换表,并且使用4B5B变换表来将作为输入图像数据的并行传输数据pdt1编码为并行传输数据pdt2。
而且,并行/串行转换器PSC根据从时钟生成电路CG提供的时钟clk来进行操作,并且将并行传输数据pdt2转换为串行数据sd。串行数据sd从定时控制器110输出,并且经由传输线TL输入到显示驱动器120。
时钟数据再生电路CDR从接收到的串行数据sd中对再生时钟clkr进行再生,并且将再生时钟clkr提供给串行/并行转换器SPC和4B5B解码器DEC。下面将描述时钟数据再生电路CDR的细节。
串行/并行转换器SPC根据从时钟数据再生电路CDR提供的再生时钟clkr来进行操作,并且将串行数据sd转换为并行接收数据pdr1。
而且,4B5B解码器DEC根据从时钟数据再生电路CDR提供的再生时钟clkr来进行操作。此外,4B5B解码器DEC包括4B5B变换表,以供对通过编码器ENC编码的数据进行解码。此外,4B5B解码器DEC通过使用4B5B变换表来将输入的并行接收数据pdr1解码为并行接收数据pdr2。
锁存电路121临时保持解码的并行接收数据pdr2,并且在预定时刻将并行接收数据pdr2输出到DAC 122。DAC 122将作为数字信号的并行接收数据pdr2转换为模拟电压信号。
通过分别与以矩阵布置在显示元件120中的TFT(薄膜晶体管)的多个源极线相对应的多个放大器(未示出)来构造输出驱动器123。此外,输出驱动器123中的每个放大器通过放大上述模拟电压信号来生成灰度电压,并且将灰度电压输出到显示元件130的源极线。
显示元件130是,例如,液晶显示元件。虽然图1中未示出,但是已知显示元件130通过以矩阵布置的大量像素来构成。每个元件包括作为开关元件的TFT(薄膜晶体管)。在图1的上下方向上延伸的多个源极线、图1的左右方向上延伸的多个栅极线以及源极线和栅极线的各个相交部分处设置TFT。
这里,参考图2来描述时钟数据再生电路CDR。图2是根据第一实施例的时钟数据再生电路CDR的框图。如图2所示,根据第一实施例的CDR电路是PLL(锁相环)电路,并且包括频率检测器FD、相位检测器PD、频率控制电荷泵FCP、相位控制电荷泵PCP、环路滤波器LF以及压控振荡器VCO。
频率检测器电路FD检测从定时控制器传送的串行数据sd与再生时钟clkr之间的频率差。也就是说,频率检测器FD从接收到的串行数据sd中提取时钟频率信息。频率检测器FD执行对再生时钟clkr的频率的粗调控制。
当再生时钟clkr的频率低于接收到的串行数据sd的频率时,频率检测器FD生成用于提高再生时钟clkr的频率的信号fup,并且将信号fup输出到频率控制电荷泵FCP。当再生时钟clkr的频率高于接收到的串行数据sd的频率时,频率检测器FD生成用于降低再生时钟clkr的频率的信号fdn,并且将信号fdn输出到频率控制电荷泵FCP。
相位检测器PD检测从定时控制器传送的串行数据sd与再生时钟clkr的相位差。也就是说,相位检测器PD从接收到的串行数据sd中提取时钟相位信息。相位检测器PD执行再生时钟clkr的频率的细调控制。
当再生时钟clkr的相位比接收到的串行数据sd的相位更加延迟时,相位检测器PD生成用于前移再生时钟clkr相位的信号pup,并且将该再生时钟clkr输出到相位控制电荷泵PCP。当再生时钟clkr的相位比接收到的串行数据sd的相位更加超前时,相位检测器PD生成用于延迟再生时钟clkr的相位的信号pdn,并且将信号pdn输出到相位控制电荷泵PCP。
频率控制电荷泵FCP根据输入的信号fup或者输入的信号fdn生成模拟电流信号,并且将该模拟电流信号输出到环路滤波器LF。类似地,相位控制电荷泵PCP根据输入的信号pup或者输入的信号pdn生成模拟电流信号,并且将模拟电流信号输出到环路滤波器LF。环路滤波器LF基于从频率控制电荷泵FCP和相位控制电荷泵PCP输入的模拟电流信号来生成控制电压信号。
此外,压控振荡器VCO根据从环路滤波器LF输入的控制电压信号来生成某一频率的再生时钟clkr。将再生时钟clkr输出到图1的串行/并行转换器SPC和4B5B解码器DEC,并且被反馈回频率检测器FD和相位检测器PD。
这里,频率检测器FD通过检测改变接收到的串行数据sd的点,并且将接收到的串行数据sd与再生时钟clkr作比较,来提取频率信息。类似地,相位检测器PD通过检测改变接收到的串行数据sd的点,并且将接收到的串行数据sd与再生时钟clkr作比较,来提取相位信息。因此,相同电平的信号越连续,就越不能提取频率信息和相位信息。因此,采用其中相同电平的信号不连续的编码系统。
接下来,将参考图3A和图3B、图4A和图4B来说明根据来自输出驱动器123的灰度电压的输出来生成噪声的原理。图3A、图3B、图4A和图4B是用于说明由于显示驱动器的输出而导致的噪声的影响的时序图。在任何一个附图中,从上开始连续示出了选通信号STB、极性信号POL、传输数据DATA、输出灰度电压OUT噪声NOISE的波形。此外,根据在最上段处指示的选通信号STB的上升的时刻来交替地切换信号电平(L、H)。在每次切换极性信号POL时,使传输数据DATA作为输出灰度电压OUT进行输出。这里,如附图中的箭头标记所示,因为传输数据被锁存电路121锁存,所以在下一个输出时刻输出传输数据DATA。
首先,参考图3A和图3B来说明常黑模式的情况。图3A示出了在常黑模式中幅度大的情况。图3B示出了在常黑模式中幅度小的情况。如图3A所示,在8比特的图像数据的数值最大的FFH(十六进制表达)的情况下,输出灰度电压OUT的幅度大,并且噪声NOISE大。另一方面,如图3B所示,在其中8比特的图像数据的数值最小的00H(十六进制表达)的情况下,灰度电压OUT的幅度小,并且噪声NOISE小。
接下来,将参考图4A和图4B来说明常白模式的情况。图4A示出了在常白模式中幅度大的情况。图4B示出了在常白模式中幅度小的情况。如图4A所示,在其中8比特的图像数据的数值最小的00H(十六进制表达)的情况下,灰度电压OUT的幅度变大,并且噪声也NOISE大。另一方面,如图4B所示,在其中8比特的图像数据的数值最大的FFH(十六进制表达)的情况下,输出灰度电压OUT的幅度小,并且噪声NOISE也小。
通过这种方式,在常黑模式的情况下,传输数据DATA的数值越大,输出灰度电压OUT的幅度越大,并且根据输出的噪声NOISE越大。另一方面,在常白模式的情况下,传输数据DATA的数值越小,灰度电压OUT的输出幅度越大,并且根据输出的噪声NOISE越大。因此,引起在接收到的数据与再生时钟之间的频率差和相位差,并且涉及不能正确接收数据。
接下来,参考图5A和图5B来说明4B5B变换表。变换表是本发明的技术特征中的一个。图5A是示出根据第一实施例的4B5B编码表的示图。图5B是示出根据第一实施例的4B5B解码表的示图。图5A和图5B示出了常黑模式的情况。
如上所述,在由于根据灰度电压的输出的噪声NOISE引起频率差或相位差的情况下,接收到的串行数据sd中的改变越频繁(具有相同电平的信号越不连续),通过时钟数据再生电路CDR完成频率差或相位差的校正的速度就越快,这是有利的。因此,根据本实施例,在常黑模式的情况下,指配了5B的比特模式,其中,根据输出灰度电压OUT具有大幅度,也就是说,根据传输数据DATA具有大数值,串行数据sd的改变相继频繁。因此,即使在输出灰度电压OUT的幅度大并且易于生成噪声的情况下,也能实现稳定的数据传输。
具体地,在图5A的示例中,在表的最下一行示出了将具有改变次数为4的多次改变的5个比特的比特模式5B=10101指配给4个比特的最大值4B=1111(十六进制=F)。因此,4B5B编码器ENC将图像数据“FFh,FFh,...,FFh”编码为“1010110101,1010110101,...,1010110101”。
在表的倒数第二行处指示了,将具有改变次数为4次的改变的比特模式的5个比特的比特模式5B=01010指配给4个比特的次大值4B=1110(十六进制=E)。在表的倒数第三行处指示了,将具有改变次数为3次的5个比特的比特模式5B=10110指配给4个比特的第三大的值4B=1101(十六进制=D)。下面,如图5A所示,将5个比特的比特模式指配给4个比特的比特模式。此外,下面将参考图6来详细描述详述产生4B5B变换表的方法。
图5B是图5A的变换表(编码表)的逆变换表(解码表)。也就是说,通过图5B的变换表,将5比特的比特模式分别解码成比特的原始比特模式。例如,4B5B解码器DEC将编码的图像数据“1010110101,1010110101,...,1010110101”解码为“FFh,FFh,...,FFh”。
接下来,将参考图6来详述产生4B5B变换表的方法。图6是示出在4B5B变换器表中将16种4个比特的比特模式指配给32种5比特的比特模式的示例的示图。
这里,考虑通过推广4B5B变换表来定义下述mBnB变换表,该mBnB变换表将具有多次比特改变的n(n是自然数且n>m)个比特的比特模式指配给具有大数值的图像数据的m(m是自然数)个比特。因此,首先对于变换对象的2n种方式的比特模式计算数据改变指数,该数据改变指数是1和0的改变次数。当通过根据MSB至LSB的符号bn-1,bn-2,...,b0连续指定n个比特的比特模式(1或0)的值时,通过如下等式(1)获得数据改变指数。
等式1
EXOR(异或)计算
接下来,通过执行从具有较大值的所获得的数据改变指数的n比特的比特模式,并且根据具有大数值的数据的m个比特来连续定义变换表。然而,在n个比特的比特模式的数据改变指数的值保持不变的情况下,对于指配m比特的数据的值没有具体限制。
将参考图6来具体说明定义4B5B变换表的过程。首先,对于25=32种方式的5比特的比特模式来计算数据改变指数。例如,对于码10101,当使用等式(1)来计算数据改变指数时,如以下等式(2)所示,数据改变指数=4。
等式2
接下来,通过执行根据具有较大的计算的数据改变指数的5个比特的比特模式并且从具有较大的数值的4个比特的数据来连续定义变换表。将具有最大数据改变指数4的5个位特的比特模式5B=10101或5B=01010指配给具有最大数值的4个比特的数据4B=1111(十六进制=F)或具有第二大数值的数据4B=1110(十六进制=E)。这里,在n个比特的比特模式的数据改变指数的值保持不变的情况下,对于指配m比特的数据的值没有具体限制。因此,虽然在图6所示的变换表中,将5个比特的比特模式5B=10101指配给具有最大数值的4个比特的数据4B=1111(十六进制=F),但是可以对其指配5个比特的比特模式5B=01010。
在以该方式获得的图6右侧所示的变换表(与图5A的变换表相同)中,4个比特的数据的数值越大,指配的5个比特的比特模式的数据改变指数越大。因此,即使在输出灰度电压OUT的幅度大并且易于生成噪声的情况下,也可以实现稳定的数据传输。
此外,在常黑模式的情况下,有必要连续从具有较大数值(输出灰度电压OUT的较大幅度)的4个比特的数据来指配具有较大数据改变指数的5个比特的比特模式。然而,在指配中,可能存在没有使用的5个比特的比特模式。例如,在图6中,没有对4B=0000(十六进制=0)指配具有数据改变指数2的5个比特的比特模式5B=10001,但是指配了具有数据改变指数1的5个比特的比特模式5B=00111。这是因为使5个比特的比特模式5B=10001用于其他用途。
接下来,将说明根据第一实施例的比较示例的在IEEE802.3u中定义的4B5B变换表。图7A是示出根据第一实施例的比较示例的在IEEE802.3u中定义的4B5B编码表的示图。图7B是示出根据第一实施例的比较示例的在IEEE802.3u中定义的4B5B解码表的示图。这里,考虑常黑模式的情况。
在图7A的示例中,在表的最下一行示出了,将具有改变次数为2次(数据改变指数)的5个比特的比特模式5B=11101指配给4个比特的最大值4B=1111(十六进制=F)。因此,4B5B编码器ENC将图像数据“FFh,FFh,...,FFh”编码为“1110111101,1110111101,...,1110111101”。
在表的倒数第二行处示出了,将具有改变次数为1次(数据改变指数)的5个比特的比特模式5B=1110指配给4个比特的次大值4B=1110(十六进制=E)。在表的倒数第三行处示出了,将具有改变次数为2次(数据改变指数)的5个比特的比特模式5B=11011指配给4个比特的第三大值4B=1101(十六进制=D)。下面,如图7A所示,将5个比特的比特模式指配给4个比特的比特模式。
图7B是图7A的变换表(编码表)的逆变换表(解码表)。也就是说,通过图7B的变换表,将各个5个比特的比特模式解码为原始4个比特的比特模式。
通过这种方式,在比较示例中,没有将具有大数据改变指数的5个比特的比特模式指配给具有大数值(输出灰度电压OUT的大幅度)的4个比特的数据。因此,在常黑模式的情况下,比较示例在数据传输的稳定性方面比本实施例更差。
第二实施例
接下来,将参考图8A和图8B来说明根据本发明第二实施例的4B5B变换表。图8A是示出根据第二实施例的4B5B编码表的示图。图8B是示出根据第二实施例的4B5B解码表的示图。图8A和图8B示出了常白模式的情况。除了下面说明的之外的构造类似于第一实施例的构造,并且因此,省略其说明。
如上所述,在根据灰度电压的输出由噪声NOISE引起频率差或相位差的情况下,接收到的串行数据sd的改变越频繁(具有相同电平的信号越不连续),通过时钟数据再生电路CDR完成频率差或相位差的校正的速度越快,这是有利的。因此,根据本实施例(在常白模式的情况下),分配5B的比特模式,其中,连续从具有较大幅度的输出灰度电压OUT(也就是较小数值)的传输数据DATA,串行数据sd的改变更频繁。因此,即使在输出灰度电压OUT的幅度大并且易于生成噪声的情况下,也能实现稳定的数据传输。
具体地,在图8A的示例中,在表的最下行示出了,将具有改变次数为4次的5个比特的比特模式5B=10101指配给4个比特的最小值4B=0000(十六进制=0)。因此,4B5B编码器ENC将图像数据“00h,00h,...,00h”编码为“1010110101,1010110101,...,1010110101”。
在表的倒数第二行处示出了,将具有改变次数为4次的5个比特的比特模式5B=01010指配给4个比特的次小值4B=0001(十六进制=1)。在表的倒数第三行示出了,将具有改变次数为3次的5个比特的比特模式5B=10110指配给4个比特的第三小的值4B=0010(十六进制=2)。下面,如图8A所示,将5个比特的比特模式指配给4个比特的比特模式。通过这种方式,在常白模式的情况下,连续从具有较小数值(输出灰度电压OUT的较大幅度)的4个比特的数据,指配具有较大数据改变指数的5个比特的比特模式。
图8B是图8A的变换表(编码表)的逆变换表(解码表)。也就是说,通过图8B的变换表,将各个5个比特的比特模式解码成原始4个比特的比特模式。例如,4B5B解码器DEC将编码的图像数据“1010110101,1010110101,...,1010110101”解码为“00h,00h,...,00h”。
接下来,考虑关于根据第一实施例的比较示例的由IEEE802.3u定义的4B5B变换表的常白模式的情况。在图7A的示例中,在表的最上一行示出了,将具有改变次数为1次(数据改变指数)的5个比特的比特模式5B=111110指配给4个比特的最小值4B=0000(十六进制=0)。因此,4B5B编码器ENC将图像数据“00h,00h,...,00h”编码为“1111011110,1111011110,...,1111011110”。
在表的正数第二行处示出了,将具有改变次数为3次(数据改变指数)的5个比特的比特模式5B=01001指配给4个比特的次小值4B=0001(十六进制=1)。在表的正数第三行处示出了,将具有改变次数为3次(数据改变指数)的5个比特的比特模式5B=10100指配给4个比特的第三小的值4B=0010(十六进制=2)。下面,如图7A所示,将5个比特的比特模式指配给4个比特的比特模式。
通过这种方式,在比较示例中,没有将具有大数据改变指数的5个比特的比特模式指配给具有小数值(输出灰度电压OUT的大幅度)的4个比特的数据。因此,在常白模式的情况下,比较示例在数据传输的稳定性方面比本实施例更差。
第三实施例
下面,参考图9来说明根据本发明的第三实施例的用于显示装置的数据传输系统。图9是根据第三实施例的用于显示装置的数据传输系统的框图。第三实施例与第一实施例的差异在于,定时控制器110包括显示数据生成电路DDG,并且显示驱动器120包括显示数据转换器。其他构造与第一实施例的构造的类似,因此省略其说明。
显示数据生成电路DDG根据显示选择信号ss1来有规律地转换或反向转换并行传输数据pdt1,以输出到4B5B编码器ENC。此外,显示数据转换器DDC根据显示选择信号ss2来有规律地转换或反向转换已经由4B5B解码器DEC解码的并行接收数据pdr2,以输出到锁存电路121。这里,显示选择信号ss1和ss2是用于选择常黑模式或常白模式的显示模式的信号。显示选择信号ss1从定时控制器110外部输入,并且显示选择信号ss2从显示驱动器120外部输入。
例如,在4B5B编码器ENC和4B5B解码器DEC包括用于图5A和图5B的常黑模式的4B5B变换表的情况下,在常黑模式中有规律地转换并行传送数据pdt1和并行接收数据pdr2,并且在常白模式中反向转换该并行传输数据pdt1和并行接收数据pdr2。
具体地,在常黑模式的情况下,在传送侧通过显示数据生成电路DDG有规律地转换最容易生成噪声的图像数据FFh=11111111,并且输出为11111111。通过4B5B编码器ENC将11111111编码为1010110101。在接收侧,通过4B5B解码器DEC来将1010110101解码为11111111。此外,显示数据转换器DDC有规律地转换11111111,并且输出为11111111=FFh。
另一方面,在常白模式的情况下,在传送侧显示数据生成电路DDG反向转换最容易生成噪声的图像数据00h=00000000,并且输出为11111111。4B5B编码器ENC将11111111编码为1010110101。在接收侧,4B5B解码器DEC将1010110101解码为11111111。此外,显示数据转换器DDC反向转换11111111,并且输出为00000000=00h。
与上述相反,在4B5B编码器ENC和4B5B解码器DEC具有用于图8A和图8B的常白模式的4B5B变换表的情况下,在常黑模式中反向转换并行传送数据pdt1和并行接收数据pdr2,并且在常白模式中有规律地转换并行传输数据pdt1和并行接收数据pdr2。
具体地,在常黑模式的情况下,在传送侧显示数据生成电路DDG反向转换最容易生成噪声的图像数据FFh=11111111,并且输出为00000000。4B5B编码器ENC将00000000编码为1010110101。在接收侧,4B5B解码器DEC将1010110101解码为00000000。此外,通过显示数据转换器DDC反向转换00000000,并且输出为11111111=FFh。
另一方面,在常白模式的情况下,在传送侧,显示数据生成电路DDG有规律地转换最容易生成噪声的图像数据00h=00000000,并且输出为00000000。4B5B编码器ENC将00000000编码为1010110101。在接收侧,4B5B解码器DEC将1010110101解码为00000000。此外,显示数据转换器DDC有规律地转换00000000,并且输出为00000000=00h。
常黑模式和常白模式二者都可以通过只包括用于常黑模式或常白模式的一种变换表来处理。不论显示模式如何,都可以实现稳定的数据传输。
第四实施例
接下来,将参考图10来说明根据本发明的第四实施例的用于显示装置的数据传输系统。图10是根据第四实施例的显示装置的框图。根据第三实施例,显示选择信号ss1从定时控制器110外部输入,并且显示选择信号ss2从显示驱动器120外部输入。与此相反,根据第四实施例,定时控制器110包括存储显示选择信号ss1的寄存器REG1,显示驱动器120包括存储显示选择信号ss2的寄存器REG2。其他构造类似于第三实施例的构造,并且因此省略其说明。因此,可以实现与第三实施例类似的效果。
虽然参考上述实施例说明了本发明,但是本发明不限于以上所描述的。在本发明的范围内,可以以多种方式修改本发明的构造或细节,以便于能够为本领域技术人员所理解。此外,如上所述,本发明适用于mBnB编码系统(m、n是自然数且m<n),并且本发明特别优选用于4B5B编码系统和8B10B编码系统。
Claims (16)
1.一种用于显示装置的数据传输系统,所述数据传输系统包括:
编码器,所述编码器具有至少一个变换表,并且基于所述变换表来将m个比特的数据编码为n个比特的数据,其中m是自然数,n是自然数且n>m;
时钟再生电路,所述时钟再生电路根据由所述编码器所编码的数据来再生时钟;
解码器,所述解码器根据由所述时钟再生电路所再生的时钟来将n个比特的编码数据解码为所述m个比特的数据;以及
输出驱动器,所述输出驱动器根据由所述解码器所解码的数据来输出灰度电压,
其中,在所述变换表中,所述m个比特的数据的2m个比特模式中的比特模式的灰度电压的幅度越大,在所述n个比特的数据的2n个比特模式中指配给所述2m个比特模式中的所述比特模式的所述比特模式的数据改变指数越大,
其中,所述数据传输系统进一步包括:
数据生成电路,所述数据生成电路根据第一显示模式信号来有规律地转换或反向转换向所述编码器输入的数据;以及
数据转换器,所述数据转换器根据第二显示模式信号来有规律地转换或反向转换从所述解码器输出的数据,
其中,所述变换表是用于常黑模式或常白模式的仅一个变换表。
2.根据权利要求1所述的用于显示装置的数据传输系统,其中,所述编码器包括用于所述常黑模式的第一变换表作为所述变换表,所述m个比特的数据的2m个比特模式中的比特模式的数值越大,在所述n个比特的数据的2n个比特模式中指配给所述2m个比特模式中的所述比特模式的所述比特模式的数据改变指数越大。
3.根据权利要求1所述的用于显示装置的数据传输系统,其中,所述编码器包括用于所述常白模式的第二变换表作为所述变换表,并且在所述第二变换表中,所述m个比特的数据的2m个比特模式中的比特模式的数值越小,在所述n个比特的数据的2n个比特模式中指配给所述2m个比特模式中的所述比特模式的所述比特模式的数据改变指数越大。
4.根据权利要求1所述的用于显示装置的数据传输系统,进一步包括:
第一寄存器,所述第一寄存器存储所述第一显示模式信号;以及
第二寄存器,所述第二寄存器存储所述第二显示模式信号。
5.根据权利要求1所述的用于显示装置的数据传输系统,其中,所述第一显示模式信号和所述第二显示模式信号是指示所述常黑模式或所述常白模式的信号。
6.根据权利要求1所述的用于显示装置的数据传输系统,进一步包括:
并行到串行转换器,所述并行到串行转换器使从所述编码器输出的编码数据进行并行到串行转换;以及
串行到并行转换器,所述串行到并行转换器使从所述并行到串行转换器输出的数据进行串行到并行转换。
7.一种用于显示装置的传送数据的方法,包括:
基于变换表将m个比特的数据编码为n个比特的数据,其中m是自然数,n是自然数且n>m;
从编码数据中再生时钟;
根据所再生的时钟来将n个比特的编码数据解码为所述m个比特的数据;以及
根据解码数据来输出灰度电压,
其中,在所述变换表中,所述m个比特的数据的2m个比特模式中的比特模式的灰度电压的幅度越大,在所述n个比特的数据的2n个比特模式中指配给所述2m个比特模式中的所述比特模式的所述比特模式的数据改变指数越大,并且
其中,将用于常黑模式或常白模式的仅一个变换表用作所述变换表,根据第一显示模式信号来有规律地转换或反向转换编码前的数据,并且根据第二显示模式信号来有规律地转换或反向转换解码后的数据。
8.根据权利要求7所述的用于显示装置的传送数据的方法,其中,将用于所述常黑模式的第一变换表用作所述变换表,通过所述第一变换表,所述m个比特的数据的2m个比特模式中的比特模式的数值越大,在所述n个比特的数据的2n个比特模式的中指配给所述2m个比特模式中的所述比特模式的所述比特模式的数据改变指数越大。
9.根据权利要求7所述的用于显示装置的传送数据的方法,其中,将用于所述常白模式的第二变换表用作所述变换表,通过所述第二变换表,所述m个比特的数据的2m个比特模式中比特模式的数值越小,在所述n个比特的数据的2n个比特模式中指配给所述2m个比特模式中的所述比特模式的所述比特模式的数据改变指数越大。
10.根据权利要求7所述的用于显示装置的传送数据的方法,其中,所述第一显示模式信号和所述第二显示模式信号是指示所述常黑模式或所述常白模式的信号。
11.一种显示装置,包括:
编码器,所述编码器具有至少一个变换表,并且基于所述变换表来将m个比特的数据编码为n个比特的数据,其中m是自然数,n是自然数且n>m;
时钟再生电路,所述时钟再生电路根据由所述编码器所编码的数据来再生时钟;
解码器,所述解码器根据由所述时钟再生电路所再生的时钟来将n个比特的编码数据解码为所述m个比特的数据;以及
输出驱动器,所述输出驱动器根据由所述解码器所解码的数据来输出灰度电压,以及
显示元件,所述显示元件具有施加有所述灰度电压的多个像素,
其中,在所述变换表中,所述m个比特的数据的2m个比特模式中的比特模式的灰度电压的幅度越大,在所述n个比特的数据的2n个比特模式中指配给所述2m个比特模式中的所述比特模式的所述比特模式的数据改变指数越大,
其中,所述显示装置进一步包括:
数据生成电路,所述数据生成电路根据第一显示模式信号来有规律地转换或反向转换向所述编码器输入的数据;以及
数据转换器,所述数据转换器根据第二显示模式信号来有规律地转换或反向转换从所述解码器输出的数据,
其中,所述变换表是用于常黑模式或常白模式的仅一个变换表。
12.根据权利要求11所述的显示装置,其中,所述编码器包括用于所述常黑模式的第一变换表作为所述变换表,并且在所述第一变换表中,所述m个比特的数据的2m个比特模式中比特模式的数值越大,在所述n个比特的数据的2n个比特模式中指配给所述2m个比特模式中的所述比特模式的所述比特模式的数据改变指数越大。
13.根据权利要求11所述的显示装置,其中,所述编码器包括用于所述常白模式的第二变换表作为所述变换表,并且在所述第二变换表中,所述m个比特的数据的2m个比特模式中比特模式的数值越小,在所述n个比特的数据的2n个比特模式中指配给所述2m个比特模式中的所述比特模式的所述比特模式的数据改变指数越大。
14.根据权利要求11所述的显示装置,进一步包括:
第一寄存器,所述第一寄存器存储所述第一显示模式信号;以及
第二寄存器,所述第二寄存器存储所述第二显示模式信号。
15.根据权利要求11所述的显示装置,其中,所述第一显示模式信号和所述第二显示模式信号是指示所述常黑模式或所述常白模式的信号。
16.根据权利要求11所述的显示装置,进一步包括:
并行到串行转换器,所述并行到串行转换器使从所述编码器输出的编码数据进行并行到串行转换;以及
串行到并行转换器,所述串行到并行转换器使从所述并行到串行转换器输出的数据进行串行到并行转换。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011-073122 | 2011-03-29 | ||
JP2011073122A JP5592825B2 (ja) | 2011-03-29 | 2011-03-29 | 表示装置用データ伝送システム、表示装置用データ伝送方法及び表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102739585A CN102739585A (zh) | 2012-10-17 |
CN102739585B true CN102739585B (zh) | 2016-09-07 |
Family
ID=46926629
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210083997.2A Active CN102739585B (zh) | 2011-03-29 | 2012-03-27 | 用于显示装置的数据传输系统、数据传输方法和显示装置 |
Country Status (5)
Country | Link |
---|---|
US (3) | US9049092B2 (zh) |
JP (1) | JP5592825B2 (zh) |
KR (1) | KR101949528B1 (zh) |
CN (1) | CN102739585B (zh) |
TW (3) | TWI634535B (zh) |
Families Citing this family (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9066112B2 (en) * | 2012-08-02 | 2015-06-23 | Xerox Corporation | Method and printing system for designing code books for super resolution encoding |
US9058638B2 (en) * | 2013-03-08 | 2015-06-16 | Xerox Corporation | Super resolution encoding screens that minimize affects of lossy compression and data variations |
JP6462208B2 (ja) * | 2013-11-21 | 2019-01-30 | ラピスセミコンダクタ株式会社 | 表示デバイスの駆動装置 |
CN103943079B (zh) * | 2014-03-06 | 2016-05-18 | 京东方科技集团股份有限公司 | 一种显示系统中数据传输的方法及相关装置 |
JP2016021629A (ja) * | 2014-07-14 | 2016-02-04 | シナプティクス・ディスプレイ・デバイス合同会社 | Cdr回路及び半導体装置 |
KR102117130B1 (ko) * | 2014-10-13 | 2020-06-01 | 매그나칩 반도체 유한회사 | 영상 표시장치의 이상화면 방지장치 및 방법 |
KR102237026B1 (ko) * | 2014-11-05 | 2021-04-06 | 주식회사 실리콘웍스 | 디스플레이 장치 |
KR102286726B1 (ko) * | 2015-05-14 | 2021-08-05 | 주식회사 실리콘웍스 | 디스플레이 장치 및 그 구동 회로 |
TWI546790B (zh) * | 2015-05-27 | 2016-08-21 | 友達光電股份有限公司 | 源極驅動裝置及顯示訊號接收方法 |
KR102522805B1 (ko) * | 2016-10-31 | 2023-04-20 | 엘지디스플레이 주식회사 | 표시 장치 |
CN109036328B (zh) | 2017-06-09 | 2021-09-03 | 京东方科技集团股份有限公司 | 寄存器值传输方法及组件、显示装置 |
US10665199B2 (en) * | 2017-09-07 | 2020-05-26 | Raydium Semiconductor Corporation | Liquid crystal display power saving method |
KR20190029227A (ko) * | 2017-09-12 | 2019-03-20 | 에스케이하이닉스 주식회사 | 데이터 전송 회로, 이를 이용하는 반도체 장치 및 반도체 시스템 |
US20190088220A1 (en) * | 2017-09-18 | 2019-03-21 | Raydium Semiconductor Corporation | Liquid crystal display power saving technology |
US10762873B2 (en) * | 2018-01-30 | 2020-09-01 | Novatek Microelectronics Corp. | Driving circuit and anti-interference method thereof |
US11024209B2 (en) * | 2018-05-03 | 2021-06-01 | Novatek Microelectronics Corp. | Integrated circuit and anti-interference method thereof |
JP2019200524A (ja) * | 2018-05-15 | 2019-11-21 | ルネサスエレクトロニクス株式会社 | プログラム、情報処理装置、および情報処理方法 |
CN109272953B (zh) * | 2018-10-30 | 2020-07-10 | 惠科股份有限公司 | 信号调整电路及方法、显示装置 |
TWI764244B (zh) * | 2020-08-20 | 2022-05-11 | 瑞鼎科技股份有限公司 | 顯示裝置 |
TWI810907B (zh) * | 2022-04-22 | 2023-08-01 | 瑞鼎科技股份有限公司 | 應用於顯示裝置的高速信號傳輸系統 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5606317A (en) * | 1994-12-09 | 1997-02-25 | Lucent Technologies Inc. | Bandwidth efficiency MBNB coding and decoding method and apparatus |
CN101083067A (zh) * | 2006-06-02 | 2007-12-05 | 株式会社半导体能源研究所 | 液晶显示装置及其驱动方法以及使用该装置的电子设备 |
CN101188100A (zh) * | 2006-11-23 | 2008-05-28 | 三星电子株式会社 | 具有定时控制器的显示装置及该定时控制器的驱动方法 |
CN101364393A (zh) * | 2007-08-10 | 2009-02-11 | 三星电子株式会社 | 信号处理器、包括其的液晶显示设备及该设备的驱动方法 |
CN101510406A (zh) * | 2009-03-17 | 2009-08-19 | 上海广电光电子有限公司 | 液晶显示器的主电压驱动方法 |
Family Cites Families (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS59200561A (ja) | 1983-04-26 | 1984-11-13 | Nec Corp | 符号伝送方式 |
JPH01109826A (ja) | 1987-10-23 | 1989-04-26 | Hitachi Ltd | 符号変換方式 |
DE69026482T2 (de) * | 1989-11-20 | 1996-10-17 | Sharp Kk | Farbige Flüssigkristallanzeigevorrichtung |
JP3041169B2 (ja) * | 1993-09-14 | 2000-05-15 | シャープ株式会社 | 液晶表示装置 |
JP3971465B2 (ja) * | 1995-06-08 | 2007-09-05 | ソニー株式会社 | カメラのセットアップ方法及びそのシステム |
JP3661890B2 (ja) * | 1995-12-15 | 2005-06-22 | ソニー株式会社 | 画像データ送信方法及び画像データ受信方法 |
GB2335755A (en) * | 1998-03-26 | 1999-09-29 | Sharp Kk | Liquid crystal device |
JP3768367B2 (ja) * | 1998-10-14 | 2006-04-19 | シャープ株式会社 | 液晶表示装置 |
JP2001069181A (ja) | 1999-08-30 | 2001-03-16 | Japan Aviation Electronics Industry Ltd | ディジタルデータ伝送方法およびこの方法を実施する装置 |
JP2001159881A (ja) * | 1999-12-02 | 2001-06-12 | Nec Corp | 液晶表示コントローラ並びに液晶表示装置 |
US7266608B2 (en) * | 2000-01-20 | 2007-09-04 | Mitsubishi Denki Kabushiki Kaisha | System for punctually sending and receiving serial data and a method for sending and receiving the serial data |
JP4117148B2 (ja) * | 2002-05-24 | 2008-07-16 | 日本電気株式会社 | 半透過型液晶表示装置 |
US7244627B2 (en) * | 2003-08-25 | 2007-07-17 | Lg.Philips Lcd Co., Ltd. | Method for fabricating liquid crystal display device |
JP2006292783A (ja) * | 2005-04-05 | 2006-10-26 | Wintek Corp | 液晶ディスプレー |
JP4494298B2 (ja) | 2005-06-24 | 2010-06-30 | シャープ株式会社 | 駆動回路 |
JP2007248553A (ja) * | 2006-03-14 | 2007-09-27 | Hitachi Displays Ltd | 画像表示装置を備える情報端末 |
JP2007288660A (ja) * | 2006-04-19 | 2007-11-01 | Sony Corp | データ通信システム、データ通信装置及びデータ通信方法、並びにコンピュータ・プログラム |
KR100836434B1 (ko) * | 2006-08-17 | 2008-06-09 | 엘지이노텍 주식회사 | 디스플레이 장치 및 이를 이용한 이동통신 단말기 |
KR20080026824A (ko) * | 2006-09-21 | 2008-03-26 | 삼성전자주식회사 | 액정 표시 장치 |
JP5013367B2 (ja) * | 2007-01-17 | 2012-08-29 | Nltテクノロジー株式会社 | 液晶表示装置、及び、液晶表示装置の製造方法 |
JP2009157169A (ja) * | 2007-12-27 | 2009-07-16 | Casio Comput Co Ltd | 表示装置 |
US8447189B2 (en) * | 2009-09-21 | 2013-05-21 | Electronics And Telecommunications Research Institute | Transmitter, receiver for visible light communication and method using the same |
US9577788B2 (en) * | 2011-06-15 | 2017-02-21 | Denso Corporation | Coding apparatus, coding method, data communication apparatus, and data communication method |
-
2011
- 2011-03-29 JP JP2011073122A patent/JP5592825B2/ja active Active
-
2012
- 2012-03-05 TW TW106120441A patent/TWI634535B/zh active
- 2012-03-05 TW TW101107357A patent/TWI575488B/zh active
- 2012-03-05 TW TW105140734A patent/TWI598865B/zh active
- 2012-03-27 CN CN201210083997.2A patent/CN102739585B/zh active Active
- 2012-03-27 US US13/431,859 patent/US9049092B2/en active Active
- 2012-03-28 KR KR1020120031634A patent/KR101949528B1/ko active IP Right Grant
-
2015
- 2015-06-01 US US14/726,904 patent/US9747830B2/en active Active
-
2017
- 2017-05-15 US US15/595,641 patent/US10170028B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5606317A (en) * | 1994-12-09 | 1997-02-25 | Lucent Technologies Inc. | Bandwidth efficiency MBNB coding and decoding method and apparatus |
CN101083067A (zh) * | 2006-06-02 | 2007-12-05 | 株式会社半导体能源研究所 | 液晶显示装置及其驱动方法以及使用该装置的电子设备 |
CN101188100A (zh) * | 2006-11-23 | 2008-05-28 | 三星电子株式会社 | 具有定时控制器的显示装置及该定时控制器的驱动方法 |
CN101364393A (zh) * | 2007-08-10 | 2009-02-11 | 三星电子株式会社 | 信号处理器、包括其的液晶显示设备及该设备的驱动方法 |
CN101510406A (zh) * | 2009-03-17 | 2009-08-19 | 上海广电光电子有限公司 | 液晶显示器的主电压驱动方法 |
Also Published As
Publication number | Publication date |
---|---|
TWI575488B (zh) | 2017-03-21 |
TWI634535B (zh) | 2018-09-01 |
CN102739585A (zh) | 2012-10-17 |
TW201709188A (zh) | 2017-03-01 |
TWI598865B (zh) | 2017-09-11 |
US10170028B2 (en) | 2019-01-01 |
JP2012208270A (ja) | 2012-10-25 |
KR101949528B1 (ko) | 2019-02-18 |
US9049092B2 (en) | 2015-06-02 |
KR20120112133A (ko) | 2012-10-11 |
TW201732769A (zh) | 2017-09-16 |
US20150262522A1 (en) | 2015-09-17 |
US20120249618A1 (en) | 2012-10-04 |
US20170250843A1 (en) | 2017-08-31 |
TW201303827A (zh) | 2013-01-16 |
JP5592825B2 (ja) | 2014-09-17 |
US9747830B2 (en) | 2017-08-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102739585B (zh) | 用于显示装置的数据传输系统、数据传输方法和显示装置 | |
JP5952072B2 (ja) | 符号化装置、復号化装置及び伝送システム | |
US8625706B2 (en) | Signal processing apparatus, information processing apparatus, multilevel coding method, and data transmission method | |
US7307554B2 (en) | Parallel data transmission method and parallel data transmission system | |
JP2011041059A (ja) | 符号化装置、情報処理装置、符号化方法、及びデータ伝送方法 | |
US11681641B2 (en) | Synchronizing a low voltage drive circuit to a bus when coupling thereto | |
CN101674108B (zh) | 信息处理装置、编码方法和信号传输方法 | |
US8223041B2 (en) | Information processing apparatus, and signal processing method | |
US7193534B2 (en) | Apparatus and method for improving resolution of optical encoder | |
US7605737B2 (en) | Data encoding in a clocked data interface | |
CN107171734A (zh) | 用于光通信的光芯片 | |
JP2013098655A (ja) | 符号化方法、復号化方法、伝送方法、符号化装置、復号化装置及び伝送システム | |
JP2011147087A (ja) | 伝送装置、及び誤り訂正データの付加方法 | |
TW200841603A (en) | Digital to analog converter and method thereof | |
KR20230040863A (ko) | 신호의 부호화 시스템 및 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
CB02 | Change of applicant information |
Address after: Tokyo, Japan Applicant after: Renesas Electronics Corporation Address before: Kanagawa Applicant before: Renesas Electronics Corporation |
|
COR | Change of bibliographic data | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |