CN109036328B - 寄存器值传输方法及组件、显示装置 - Google Patents
寄存器值传输方法及组件、显示装置 Download PDFInfo
- Publication number
- CN109036328B CN109036328B CN201710454362.1A CN201710454362A CN109036328B CN 109036328 B CN109036328 B CN 109036328B CN 201710454362 A CN201710454362 A CN 201710454362A CN 109036328 B CN109036328 B CN 109036328B
- Authority
- CN
- China
- Prior art keywords
- register values
- register
- bytes
- byte
- values
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/006—Details of the interface to the display terminal
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/06—Adjustment of display parameters
- G09G2320/0673—Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/04—Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/04—Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
- G09G2370/045—Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/08—Details of image data interface between the display device controller and the data line driver circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/20—Details of the management of multiple sources of image data
Abstract
本申请公开了一种寄存器值传输方法及组件、显示装置,属于显示器制造领域。该方法用于时序控制器,该方法包括:接收用户触发的信息设置指示,该信息设置指示中包括n个寄存器值,n个寄存器值用于指示源极驱动芯片根据n个寄存器值对源极驱动芯片的配置信息进行设置,n大于1;根据信息设置指示,生成包括n个寄存器值的信息设置指令;向源极驱动芯片发送信息设置指令。本申请解决了接收端和发送端两端的寄存器值个数的匹配灵活性较低的问题,提高了寄存器值个数的匹配灵活性,用于显示装置。
Description
技术领域
本申请涉及显示器制造领域,特别涉及一种寄存器值传输方法及组件、显示装置。
背景技术
点对点(英文:peer-to-peer;简称:P2P)接口是一种应用于显示器的显示面板内部时序控制器(英文:Timing controller;简称:T-CON)和源极驱动芯片(英文:SourceDriver;简称:SD)之间的高速串行接口。通过P2P接口可以完成显示数据的传输。在数据传输过程中需要传输一些寄存器值来设置一些配置信息,比如设置源极驱动芯片的端口的通道数量等。
相关技术中有一种寄存器值传输方法,该方法中,时序控制器(即发送端)每次向源极驱动芯片(即接收端)发送固定个数的寄存器值(比如发送5个字节的寄存器值),源极驱动芯片根据该固定个数的寄存器值设置配置信息。
在实现本申请的过程中,发明人发现相关技术至少存在以下问题:
在上述寄存器值传输过程中,当时序控制器和源极驱动芯片所需要的有效寄存器值的个数不一致时,比如时序控制器所需要的有效寄存器值的个数大于源极驱动芯片所需要的有效寄存器值的个数时,源极驱动芯片会忽略掉接收到的时序控制器发送的部分寄存器值;而当时序控制器所需要的有效寄存器值的个数小于源极驱动芯片所需要的有效寄存器值的个数时,则需要通过外围电路对源极驱动芯片接收到的时序控制器发送的寄存器值进行补充,使得补充后的寄存器值满足源极驱动芯片的工作需求,该传输过程较复杂,接收端和发送端两端的寄存器值个数的匹配灵活性较低。
发明内容
为了解决相关技术中接收端和发送端两端的寄存器值个数的匹配灵活性较低的问题,本发明实施例提供了一种寄存器值传输方法及组件、显示装置。所述技术方案如下:
第一方面,提供了一种寄存器值传输方法,用于时序控制器,所述方法包括:
接收用户触发的信息设置指示,所述信息设置指示中包括n个寄存器值,所述n个寄存器值用于指示源极驱动芯片根据所述n个寄存器值对所述源极驱动芯片的配置信息进行设置,所述n大于1;
根据所述信息设置指示,生成包括所述n个寄存器值的信息设置指令;
向所述源极驱动芯片发送所述信息设置指令。
可选的,所述根据所述信息设置指示,生成包括所述n个寄存器值的信息设置指令,包括:
根据所述信息设置指示,生成初始指令,所述初始指令包括所述n个寄存器值;
采用8B10B编码方式对所述初始指令进行编码,得到所述信息设置指令。
可选的,所述初始指令还包括位于所述n个寄存器值之前的数据位和传输标识,
所述数据位携带有显示数据或链路稳定校验数据,所述链路稳定校验数据为检测所述时序控制器和所述源极驱动芯片之间的链路的数据传输状态的数据,所述传输标识用于指示所述n个寄存器值开始传输。
可选的,所述n个寄存器值包括11个字节的寄存器值,
所述11个字节的寄存器值用于指示端口的通道数量、扰码功能启用、匹配电阻和传输速率中的至少一种。
可选的,所述11个字节的寄存器值包括第一字节的寄存器值,所述n个寄存器值还包括除所述第一字节的寄存器值之外的连续18个字节的寄存器值,所述第一字节的寄存器值中1比特二进制数据用于指示所述连续18个字节的寄存器值是否表示待调整的伽马电压值。
可选的,所述11个字节的寄存器值包括第二字节的寄存器值,所述n个寄存器值还包括除所述第二字节的寄存器值之外的连续15个字节的寄存器值,所述第二字节的寄存器值中连续4比特二进制数据用于指示所述连续15个字节的寄存器值中用于表示用户自定义配置数据的寄存器值的字节数。
可选的,所述11个字节的寄存器值包括第三字节的寄存器值,所述n个寄存器值还包括除所述第三字节的寄存器值之外的连续16个字节的寄存器值,所述第三字节的寄存器值中连续2比特二进制数据用于指示所述连续16个字节的寄存器值是否表示用户定义的寄存器值以及用户定义的寄存器值的模式。
可选的,所述传输标识为4个字节的K4码。
第二方面,提供了一种寄存器值传输方法,用于源极驱动芯片,所述方法包括:
接收时序控制器发送的信息设置指令,所述信息设置指令包括n个寄存器值,所述信息设置指令是所述时序控制器根据用户触发的包括所述n个寄存器值的信息设置指示生成的,所述n个寄存器值用于指示所述源极驱动芯片根据所述n个寄存器值对所述源极驱动芯片的配置信息进行设置,所述n大于1;
根据所述n个寄存器值对所述源极驱动芯片的配置信息进行设置。
可选的,所述根据所述n个寄存器值对所述源极驱动芯片的配置信息进行设置,包括:
采用8B10B解码方式对所述信息设置指令进行解码,得到初始指令,所述初始指令包括所述n个寄存器值;
根据所述初始指令中的n个寄存器值对所述源极驱动芯片的配置信息进行设置。
可选的,所述初始指令还包括位于所述n个寄存器值之前的数据位和传输标识,
所述数据位携带有显示数据或链路稳定校验数据,所述链路稳定校验数据为检测所述时序控制器和所述源极驱动芯片之间的链路的数据传输状态的数据,所述传输标识用于指示所述n个寄存器值开始传输。
可选的,所述n个寄存器值包括11个字节的寄存器值,所述11个字节的寄存器值用于指示端口的通道数量,所述11个字节的寄存器值包括连续2比特二进制数据,
所述根据所述n个寄存器值对所述源极驱动芯片的配置信息进行设置,包括:
当所述连续2比特二进制数据为00时,将所述源极驱动芯片的端口的通道数量设置为x1;
当所述连续2比特二进制数据为01时,将所述源极驱动芯片的端口的通道数量设置为x2;
当所述连续2比特二进制数据为10或11时,将所述源极驱动芯片的端口的通道数量设置为x3,x1、x2和x3互不相同。
可选的,所述11个字节的寄存器值还用于指示扰码功能启用,所述11个字节的寄存器值包括1比特二进制数据,
所述根据所述n个寄存器值对所述源极驱动芯片的配置信息进行设置,包括:
当所述1比特二进制数据为0时,禁用扰码功能;
当所述1比特二进制数据为1时,启用扰码功能。
可选的,所述11个字节的寄存器值还用于指示匹配电阻,所述11个字节的寄存器值包括连续3比特二进制数据,
所述根据所述n个寄存器值对所述源极驱动芯片的配置信息进行设置,包括:
当所述连续3比特二进制数据为000时,将所述源极驱动芯片的匹配电阻设置为y1欧姆;
当所述连续3比特二进制数据为001时,将所述源极驱动芯片的匹配电阻设置为y2欧姆;
当所述连续3比特二进制数据为010时,将所述源极驱动芯片的匹配电阻设置为y3欧姆;
当所述连续3比特二进制数据为011时,将所述源极驱动芯片的匹配电阻设置为y4欧姆;
当所述连续3比特二进制数据为100时,将所述源极驱动芯片的匹配电阻设置为y5欧姆;
当所述连续3比特二进制数据为101时,将所述源极驱动芯片的匹配电阻设置为y6欧姆,y1、y2、y3、y4、y5和y6互不相同。
可选的,所述11个字节的寄存器值还用于指示传输速率,所述11个字节的寄存器值包括连续5比特二进制数据,
所述根据所述n个寄存器值对所述源极驱动芯片的配置信息进行设置,包括:
当所述连续5比特二进制数据为00000时,将所述源极驱动芯片的传输速率设置为540兆比特每秒,且当00000增加1比特二进制的1时,所述源极驱动芯片的传输速率增加108兆比特每秒。
可选的,所述11个字节的寄存器值包括第一字节的寄存器值,所述n个寄存器值还包括除所述第一字节的寄存器值之外的连续18个字节的寄存器值,所述第一字节的寄存器值中1比特二进制数据用于指示所述连续18个字节的寄存器值是否表示待调整的伽马电压值,
所述根据所述n个寄存器值对所述源极驱动芯片的配置信息进行设置,包括:
当所述第一字节的寄存器值中1比特二进制数据为0时,确定所述连续18个字节的寄存器值不表示待调整的伽马电压值;
当所述第一字节的寄存器值中1比特二进制数据为1时,确定所述连续18个字节的寄存器值表示待调整的伽马电压值,并根据所述连续18个字节的寄存器值表示的伽马电压值调整伽马电压。
可选的,所述11个字节的寄存器值包括第二字节的寄存器值,所述n个寄存器值还包括除所述第二字节的寄存器值之外的连续15个字节的寄存器值,所述第二字节的寄存器值中连续4比特二进制数据用于指示所述连续15个字节的寄存器值中用于表示用户自定义配置数据的寄存器值的字节数,
所述根据所述n个寄存器值对所述源极驱动芯片的配置信息进行设置,包括:
根据所述第二字节中连续4比特二进制数据确定所述连续15个字节的寄存器值中用于表示用户自定义配置数据的寄存器值的字节数;
根据确定的字节数从所述连续15个字节的寄存器值中获取所述用户自定义配置数据;
根据获取的所述用户自定义配置数据对所述源极驱动芯片的配置信息进行设置。
可选的,所述11个字节的寄存器值包括第三字节的寄存器值,所述n个寄存器值还包括除所述第三字节的寄存器值之外的连续16个字节的寄存器值,所述第三字节的寄存器值中连续2比特二进制数据用于指示所述连续16个字节的寄存器值是否表示用户定义的寄存器值以及用户定义的寄存器值的模式,
所述根据所述n个寄存器值对所述源极驱动芯片的配置信息进行设置,包括:
当所述第三字节的寄存器值中连续2比特二进制数据为00时,确定所述连续16个字节的寄存器值不表示用户定义的寄存器值;
当所述第三字节的寄存器值中连续2比特二进制数据为01、10或11时,确定所述连续16个字节的寄存器值表示用户定义的寄存器值,并根据所述第三字节的寄存器值中连续2比特二进制数据确定用户定义的寄存器值的模式,并根据确定的模式对所述源极驱动芯片的配置信息进行设置。
第三方面,提供了一种寄存器值传输组件,用于时序控制器,所述寄存器值传输组件包括:
接收模块,用于接收用户触发的信息设置指示,所述信息设置指示中包括n个寄存器值,所述n个寄存器值用于指示源极驱动芯片根据所述n个寄存器值对所述源极驱动芯片的配置信息进行设置,所述n大于1;
生成模块,用于根据所述信息设置指示,生成包括所述n个寄存器值的信息设置指令;
发送模块,用于向所述源极驱动芯片发送所述信息设置指令。
可选的,所述生成模块具体用于:
根据所述信息设置指示,生成初始指令,所述初始指令包括所述n个寄存器值;
采用8B10B编码方式对所述初始指令进行编码,得到所述信息设置指令。
可选的,所述初始指令还包括位于所述n个寄存器值之前的数据位和传输标识,
所述数据位携带有显示数据或链路稳定校验数据,所述链路稳定校验数据为检测所述时序控制器和所述源极驱动芯片之间的链路的数据传输状态的数据,所述传输标识用于指示所述n个寄存器值开始传输。
可选的,所述n个寄存器值包括11个字节的寄存器值,
所述11个字节的寄存器值用于指示端口的通道数量、扰码功能启用、匹配电阻和传输速率中的至少一种。
可选的,所述11个字节的寄存器值包括第一字节的寄存器值,所述n个寄存器值还包括除所述第一字节的寄存器值之外的连续18个字节的寄存器值,所述第一字节的寄存器值中1比特二进制数据用于指示所述连续18个字节的寄存器值是否表示待调整的伽马电压值。
可选的,所述11个字节的寄存器值包括第二字节的寄存器值,所述n个寄存器值还包括除所述第二字节的寄存器值之外的连续15个字节的寄存器值,所述第二字节的寄存器值中连续4比特二进制数据用于指示所述连续15个字节的寄存器值中用于表示用户自定义配置数据的寄存器值的字节数。
可选的,所述11个字节的寄存器值包括第三字节的寄存器值,所述n个寄存器值还包括除所述第三字节的寄存器值之外的连续16个字节的寄存器值,所述第三字节的寄存器值中连续2比特二进制数据用于指示所述连续16个字节的寄存器值是否表示用户定义的寄存器值以及用户定义的寄存器值的模式。
可选的,所述传输标识为4个字节的K4码。
第四方面,提供了一种寄存器值传输组件,用于源极驱动芯片,所述寄存器值传输组件包括:
接收模块,用于接收时序控制器发送的信息设置指令,所述信息设置指令包括n个寄存器值,所述信息设置指令是所述时序控制器根据用户触发的包括所述n个寄存器值的信息设置指示生成的,所述n个寄存器值用于指示所述源极驱动芯片根据所述n个寄存器值对所述源极驱动芯片的配置信息进行设置,所述n大于1;
设置模块,用于根据所述n个寄存器值对所述源极驱动芯片的配置信息进行设置。
可选的,所述设置模块具体用于:
采用8B10B解码方式对所述信息设置指令进行解码,得到初始指令,所述初始指令包括所述n个寄存器值;
根据所述初始指令中的n个寄存器值对所述源极驱动芯片的配置信息进行设置。
可选的,所述初始指令还包括位于所述n个寄存器值之前的数据位和传输标识,
所述数据位携带有显示数据或链路稳定校验数据,所述链路稳定校验数据为检测所述时序控制器和所述源极驱动芯片之间的链路的数据传输状态的数据,所述传输标识用于指示所述n个寄存器值开始传输。
可选的,所述n个寄存器值包括11个字节的寄存器值,所述11个字节的寄存器值用于指示端口的通道数量,所述11个字节的寄存器值包括连续2比特二进制数据,
所述设置模块具体用于:
当所述连续2比特二进制数据为00时,将所述源极驱动芯片的端口的通道数量设置为x1;
当所述连续2比特二进制数据为01时,将所述源极驱动芯片的端口的通道数量设置为x2;
当所述连续2比特二进制数据为10或11时,将所述源极驱动芯片的端口的通道数量设置为x3,x1、x2和x3互不相同。
可选的,所述11个字节的寄存器值还用于指示扰码功能启用,所述11个字节的寄存器值包括1比特二进制数据,
所述设置模块具体用于:
当所述1比特二进制数据为0时,禁用扰码功能;
当所述1比特二进制数据为1时,启用扰码功能。
可选的,所述11个字节的寄存器值还用于指示匹配电阻,所述11个字节的寄存器值包括连续3比特二进制数据,
所述设置模块具体用于:
当所述连续3比特二进制数据为000时,将所述源极驱动芯片的匹配电阻设置为y1欧姆;
当所述连续3比特二进制数据为001时,将所述源极驱动芯片的匹配电阻设置为y2欧姆;
当所述连续3比特二进制数据为010时,将所述源极驱动芯片的匹配电阻设置为y3欧姆;
当所述连续3比特二进制数据为011时,将所述源极驱动芯片的匹配电阻设置为y4欧姆;
当所述连续3比特二进制数据为100时,将所述源极驱动芯片的匹配电阻设置为y5欧姆;
当所述连续3比特二进制数据为101时,将所述源极驱动芯片的匹配电阻设置为y6欧姆,y1、y2、y3、y4、y5和y6互不相同。
可选的,所述11个字节的寄存器值还用于指示传输速率,所述11个字节的寄存器值包括连续5比特二进制数据,
所述设置模块具体用于:
当所述连续5比特二进制数据为00000时,将所述源极驱动芯片的传输速率设置为540兆比特每秒,且当00000增加1比特二进制的1时,所述源极驱动芯片的传输速率增加108兆比特每秒。
可选的,所述11个字节的寄存器值包括第一字节的寄存器值,所述n个寄存器值还包括除所述第一字节的寄存器值之外的连续18个字节的寄存器值,所述第一字节的寄存器值中1比特二进制数据用于指示所述连续18个字节的寄存器值是否表示待调整的伽马电压值,
所述设置模块具体用于:
当所述第一字节的寄存器值中1比特二进制数据为0时,确定所述连续18个字节的寄存器值不表示待调整的伽马电压值;
当所述第一字节的寄存器值中1比特二进制数据为1时,确定所述连续18个字节的寄存器值表示待调整的伽马电压值,并根据所述连续18个字节的寄存器值表示的伽马电压值调整伽马电压。
可选的,所述11个字节的寄存器值包括第二字节的寄存器值,所述n个寄存器值还包括除所述第二字节的寄存器值之外的连续15个字节的寄存器值,所述第二字节的寄存器值中连续4比特二进制数据用于指示所述连续15个字节的寄存器值中用于表示用户自定义配置数据的寄存器值的字节数,
所述设置模块具体用于:
根据所述第二字节中连续4比特二进制数据确定所述连续15个字节的寄存器值中用于表示用户自定义配置数据的寄存器值的字节数;
根据确定的字节数从所述连续15个字节的寄存器值中获取所述用户自定义配置数据;
根据获取的所述用户自定义配置数据对所述源极驱动芯片的配置信息进行设置。
可选的,所述11个字节的寄存器值包括第三字节的寄存器值,所述n个寄存器值还包括除所述第三字节的寄存器值之外的连续16个字节的寄存器值,所述第三字节的寄存器值中连续2比特二进制数据用于指示所述连续16个字节的寄存器值是否表示用户定义的寄存器值以及用户定义的寄存器值的模式,
所述设置模块具体用于:
当所述第三字节的寄存器值中连续2比特二进制数据为00时,确定所述连续16个字节的寄存器值不表示用户定义的寄存器值;
当所述第三字节的寄存器值中连续2比特二进制数据为01、10或11时,确定所述连续16个字节的寄存器值表示用户定义的寄存器值,并根据所述第三字节的寄存器值中连续2比特二进制数据确定用户定义的寄存器值的模式,并根据确定的模式对所述源极驱动芯片的配置信息进行设置。
第五方面,提供了一种显示装置,包括时序控制器和源极驱动芯片,
所述时序控制器包括第三方面所述的寄存器值传输组件;
所述源极驱动芯片包括第四方面所述的寄存器值传输组件。
第六方面,提供了一种计算机可读存储介质,所述计算机可读存储介质中存储有指令,当所述计算机可读存储介质在计算机上运行时,使得计算机执行第一方面任一所述的寄存器值传输方法。
第七方面,提供了一种计算机可读存储介质,所述计算机可读存储介质中存储有指令,当所述计算机可读存储介质在计算机上运行时,使得计算机执行第二方面任一所述的寄存器值传输方法。
本发明实施例提供的技术方案带来的有益效果是:
由于时序控制器每次都会根据用户触发的信息设置指示生成包括相应个数寄存器值的信息设置指令,并将该信息设置指令发送至源极驱动芯片,源极驱动芯片便可根据该信息设置指令设置配置信息,相较于相关技术,源极驱动芯片无需忽略掉时序控制器发送的部分寄存器值,也无需通过外围电路对时序控制器发送的寄存器值进行补偿,所以简化了寄存器值传输过程,提高了发送端和接收端两端的寄存器值个数的匹配灵活性。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例提供的一种寄存器值传输方法的应用环境示意图;
图2是本发明实施例提供的一种寄存器值传输方法的流程图;
图3是本发明实施例提供的另一种寄存器值传输方法的流程图;
图4-1是本发明实施例提供的又一种寄存器值传输方法的流程图;
图4-2是本发明实施例提供的一种生成信息设置指令的流程图;
图4-3是本发明实施例提供的一种对配置信息进行设置的流程图;
图4-4是本发明实施例提供的一种不同长度的寄存器值传输的示意图;
图5是本发明实施例提供的一种寄存器值传输组件的结构示意图;
图6是本发明实施例提供的另一种寄存器值传输组件的结构示意图。
具体实施方式
为使本申请的目的、技术方案和优点更加清楚,下面将结合附图对本发明实施方式作进一步地详细描述。
图1示出了本发明实施例提供的一种寄存器值传输方法的应用环境示意图。如图1所示,该寄存器值传输方法应用于显示装置中,该显示装置包括时序控制器100和多个源极驱动芯片200。该时序控制器100的多个高速信号线H与多个源极驱动芯片200一一对应连接,该时序控制器100还连接有一低速信号线L,多个源极驱动芯片200并联,且与低速信号线L连接。P2P接口是时序控制器100和源极驱动芯片200之间的高速串行接口,通过P2P接口可以完成显示数据的传输。在数据传输过程中需要传输一些寄存器值来设置一些配置信息。相关技术中,时序控制器100(即发送端)每次向源极驱动芯片200(即接收端)发送固定个数的寄存器值,源极驱动芯片200根据该固定个数的寄存器值设置配置信息。该过程中,当时序控制器所需要的有效寄存器值的个数大于源极驱动芯片所需要的有效寄存器值的个数时,源极驱动芯片会忽略掉接收到的时序控制器发送的部分寄存器值;而当时序控制器所需要的有效寄存器值的个数小于源极驱动芯片所需要的有效寄存器值的个数时,则需要通过外围电路对源极驱动芯片接收到的时序控制器发送的寄存器值进行补充。整个过程较复杂,接收端和发送端两端的寄存器值个数的匹配灵活性较低,还可能造成寄存器值的浪费。
而在本发明实施例中,时序控制器每次都会根据用户触发的信息设置指示生成相应个数的寄存器值,源极驱动芯片无需忽略掉时序控制器发送的部分寄存器值,也无需通过外围电路对时序控制器发送的寄存器值进行补偿。
本发明实施例提供了一种寄存器值传输方法,用于图1所示应用环境中的时序控制器100,如图2所示,该方法包括:
步骤101、接收用户触发的信息设置指示,该信息设置指示中包括n个寄存器值,n个寄存器值用于指示源极驱动芯片根据n个寄存器值对源极驱动芯片的配置信息进行设置,n大于1。
该源极驱动芯片可以为图1所示应用环境中的任一源极驱动芯片。
步骤102、根据信息设置指示,生成包括n个寄存器值的信息设置指令。
步骤103、向源极驱动芯片发送信息设置指令。
综上所述,本发明实施例提供的寄存器值传输方法,由于时序控制器每次都会根据用户触发的信息设置指示生成包括相应个数寄存器值的信息设置指令,并将该信息设置指令发送至源极驱动芯片,源极驱动芯片便可根据该信息设置指令设置配置信息,相较于相关技术,源极驱动芯片无需忽略掉时序控制器发送的部分寄存器值,也无需通过外围电路对时序控制器发送的寄存器值进行补偿,所以简化了寄存器值传输过程,提高了发送端和接收端两端的寄存器值个数的匹配灵活性。
本发明实施例提供了另一种寄存器值传输方法,用于图1所示应用环境中的任一源极驱动芯片200,如图3所示,该方法包括:
步骤201、接收时序控制器发送的信息设置指令,该信息设置指令包括n个寄存器值,该信息设置指令是时序控制器根据用户触发的包括n个寄存器值的信息设置指示生成的,n个寄存器值用于指示源极驱动芯片根据n个寄存器值对源极驱动芯片的配置信息进行设置,n大于1。
步骤202、根据n个寄存器值对源极驱动芯片的配置信息进行设置。
综上所述,本发明实施例提供的寄存器值传输方法,源极驱动芯片接收时序控制器发送的信息设置指令,并根据n个寄存器值对源极驱动芯片的配置信息进行设置,其中,该信息设置指令包括n个寄存器值,该信息设置指令是时序控制器根据用户触发的包括n个寄存器值的信息设置指示生成的,n个寄存器值用于指示源极驱动芯片根据n个寄存器值对源极驱动芯片的配置信息进行设置,所以源极驱动芯片无需忽略掉时序控制器发送的部分寄存器值,也无需通过外围电路对时序控制器发送的寄存器值进行补偿,简化了寄存器值传输过程,提高了发送端和接收端两端的寄存器值个数的匹配灵活性。
本发明实施例提供了又一种寄存器值传输方法,用于图1所示应用环境,如图4-1所示,该方法包括:
步骤301、时序控制器接收用户触发的信息设置指示。
该信息设置指示中包括n个寄存器值,n个寄存器值用于指示源极驱动芯片根据n个寄存器值对源极驱动芯片的配置信息进行设置,n大于1。该源极驱动芯片可以为图1所示应用环境中的任一源极驱动芯片。
示例的,n个寄存器值可以用于指示源极驱动芯片根据n个寄存器值对源极驱动芯片的端口的通道数量进行设置,也可以用于指示源极驱动芯片根据n个寄存器值启用扰码功能,也可以用于指示源极驱动芯片根据n个寄存器值对源极驱动芯片的匹配电阻进行设置,还可以用于指示源极驱动芯片根据n个寄存器值对源极驱动芯片的传输速率进行设置,还可以用于指示源极驱动芯片根据n个寄存器值对源极驱动芯片的其他配置信息进行设置,比如调整伽马电压等。也可以同时对多个配置信息进行设置,本发明实施例对待设置的配置信息的内容不做限定。
步骤302、时序控制器根据信息设置指示,生成包括n个寄存器值的信息设置指令。
具体的,如图4-2所示,步骤302可以包括:
步骤3021、时序控制器根据信息设置指示,生成初始指令,该初始指令包括n个寄存器值。
示例的,n个寄存器值可以包括11~60个字节的寄存器值。本发明实施例对寄存器值的字节数不做限定。
进一步的,该初始指令还包括位于n个寄存器值之前的数据位和传输标识,该数据位携带有显示数据或链路稳定校验数据,其中,链路稳定校验数据为检测时序控制器和源极驱动芯片之间的链路的数据传输状态的数据。源极驱动芯片接收时序控制器在时钟校准后发送的链路稳定校验数据,当源极驱动芯片接收到的链路稳定模式数据正确时,表明链路的数据传输状态较好,此时,时序控制器向源极驱动芯片发送数据,数据传输的可靠性和稳定性更高。
传输标识用于指示n个寄存器值开始传输。示例的,传输标识可以为4个字节的K4码。
在本发明实施例中,n个寄存器值可以位于K4码之后,该K4码可以位于一帧显示数据的结束位置,也可以位于用于检测链路的数据传输状态的链路稳定校验数据。当源极驱动芯片接收到K4码时,可以确定K4码之后为n个寄存器值。
步骤3022、时序控制器采用8B10B编码方式对初始指令进行编码,得到信息设置指令。
时序控制器采用8B10B编码方式对初始指令中的有效数据进行编码,有效数据为除特殊的代码如传输标识等之外的数据。在本发明实施例中,有效数据包括数据位携带的数据和n个寄存器值。
示例的,可以采用相关技术中的8B10B编码方式对有效数据进行编码。采用8B10B编码方式进行编码,可以使发送的“0”和“1”的数量保持基本一致,连续的“0”和“1”不超过5位,即每5个连续的“1”后必须插入一位“0”,每5个连续的“0”后必须插入一位“1”,从而保证信号DC(直流)平衡。采用相关技术中的8B10B编码方式对验证数据进行编码时,具体的,将一组连续的8比特数据划分为两部分,其前5位进行5B/6B(即将5比特(bit)数据编码成6比特数据)编码,后3位则进行3B/4B(即将3比特数据编码成4比特数据)编码。
但是采用相关技术中的8B10B编码方式编码得到的数据中,每两组10比特数据之间的界限较为模糊,容易出现传输错误。所以为了保证待传输数据在接收端能够被正确复原,在本发明实施例中,在对有效数据进行编码时,可以先将有效数据的待编码字节对应的8比特数据编码为9比特数据,当待编码字节不是有效数据的首个字节时,检测9比特数据的第一位数据,以及与第一位数据相邻的前一位数据;当第一位数据与前一位数据的数值相同时,将9比特数据取反后在9比特数据后添加用于指示9比特数据经过取反操作的第十位数据,得到10比特数据;当第一位数据与前一位数据的数值不同时,在9比特数据后添加用于指示9比特数据未经过取反操作的第十位数据,得到10比特数据;其中,该10比特数据为二进制数据。当待编码字节是有效数据的首个字节时,在9比特数据后添加指示9比特数据未经过取反操作的第十位数据,得到10比特数据。该编码过程中,先将8比特数据编码为9比特数据,然后添加第十位得到10比特数据;并且在每两个相邻的10比特数据间设置一个跳变沿,且第十位数据用于指示9比特数据是否经过取反操作,能有效保证待传输数据在接收端被正确复原,且跳变沿可以有效减少传输错误。
步骤303、时序控制器向源极驱动芯片发送信息设置指令。
时序控制器对初始指令进行编码,得到信息设置指令,再将该信息设置指令发送至源极驱动芯片,便于源极驱动芯片根据该信息设置指令中的n个寄存器值设置配置信息。比如,设置端口的通道数量、启用扰码功能、设置匹配电阻、调整伽马电压等。
步骤304、源极驱动芯片根据n个寄存器值对源极驱动芯片的配置信息进行设置。
具体的,如图4-3所示,步骤304可以包括:
步骤3041、源极驱动芯片采用8B10B解码方式对信息设置指令进行解码,得到初始指令。
该初始指令包括n个寄存器值。
在步骤3022中,时序控制器采用8B10B编码方式对初始指令进行编码,得到信息设置指令。所以,源极驱动芯片在接收到时序控制器发送的信息设置指令时,需要采用B10B解码方式对信息设置指令进行解码,得到编码之前的初始指令。解码得到的初始指令包括n个寄存器值,用于指示源极驱动芯片对源极驱动芯片的配置信息进行设置。
步骤3042、源极驱动芯片根据初始指令中的n个寄存器值对源极驱动芯片的配置信息进行设置。
示例的,n个寄存器值可以包括11个字节的寄存器值。
示例的,11个字节的寄存器值可以用于指示端口的通道数量,该11个字节的寄存器值可以包括连续2比特二进制数据,相应的,步骤304可以包括:
当连续2比特二进制数据为00时,将源极驱动芯片的端口的通道数量设置为x1;
当连续2比特二进制数据为01时,将源极驱动芯片的端口的通道数量设置为x2;
当连续2比特二进制数据为10或11时,将源极驱动芯片的端口的通道数量设置为x3。x1、x2和x3互不相同。示例的,x1可以等于1,x2可以等于2,x3可以等于3。本发明实施例对x1、x2和x3的取值不做限定。
示例的,可以通过11个字节寄存器值中第一个字节寄存器值中的bit[0]和bit[1]来指示源极驱动芯片的端口的通道数量。比如当bit[0]为0且bit[1]为0时,源极驱动芯片将源极驱动芯片的端口的通道数量设置为1;当bit[0]为0且bit[1]为1时,源极驱动芯片将源极驱动芯片的端口的通道数量设置为2;当bit[0]为1时,源极驱动芯片将源极驱动芯片的端口的通道数量设置为3。需要说明的是,当源极驱动芯片将源极驱动芯片的端口的通道数量设置为2或3时,每个通道上传输的数据是相同的。
示例的,11个字节的寄存器值还用于指示扰码功能启用,该11个字节的寄存器值可以包括1比特二进制数据,相应的,步骤304可以包括:
当1比特二进制数据为0时,禁用扰码功能;
当1比特二进制数据为1时,启用扰码功能。
示例的,可以通过11个字节寄存器值中第一个字节寄存器值中的bit[4]来指示是否启用扰码功能。比如当bit[4]为0时,禁用扰码功能;当bit[4]为1时,启用扰码功能。
示例的,11个字节的寄存器值还可以用于指示匹配电阻,该11个字节的寄存器值可以包括连续3比特二进制数据,相应的,步骤304可以包括:
当连续3比特二进制数据为000时,将源极驱动芯片的匹配电阻设置为y1欧姆;
当连续3比特二进制数据为001时,将源极驱动芯片的匹配电阻设置为y2欧姆;
当连续3比特二进制数据为010时,将源极驱动芯片的匹配电阻设置为y3欧姆;
当连续3比特二进制数据为011时,将源极驱动芯片的匹配电阻设置为y4欧姆;
当连续3比特二进制数据为100时,将源极驱动芯片的匹配电阻设置为y5欧姆;
当连续3比特二进制数据为101时,将源极驱动芯片的匹配电阻设置为y6欧姆,y1、y2、y3、y4、y5和y6互不相同。示例的,y1可以等于100,y2可以等于110,y3可以等于150,y4可以等于170,y5可以等于300,y6可以等于400。本发明实施例对y1、y2、y3、y4、y5和y6的取值不做限定。
示例的,可以通过11个字节寄存器值中第一个字节寄存器值中的bit[5]~bit[7]来指示源极驱动芯片的匹配电阻。比如当bit[5]~bit[7]为000时,源极驱动芯片将源极驱动芯片的匹配电阻设置为100欧姆;当bit[5]~bit[7]为001时,源极驱动芯片将源极驱动芯片的匹配电阻设置为110欧姆等。
示例的,11个字节的寄存器值还可以用于指示传输速率,该11个字节的寄存器值包括连续5比特二进制数据,相应的,步骤304可以包括:
当连续5比特二进制数据为00000时,将源极驱动芯片的传输速率设置为540Mbps(兆比特每秒),且当00000增加1比特二进制的1时,源极驱动芯片的传输速率增加108Mbps。此外,当连续5比特二进制数据为00000时,也可以将源极驱动芯片的传输速率设置为其他速率,本发明实施例对此不作限定。
示例的,可以通过11个字节寄存器值中第二个字节寄存器值中的bit[0]~bit[4]来指示源极驱动芯片的传输速率。比如当bit[0]~bit[4]为00000时,源极驱动芯片将源极驱动芯片的传输速率设置为540Mbps;当bit[0]~bit[4]为00001时,源极驱动芯片将源极驱动芯片的传输速率设置为648Mbps;当bit[0]~bit[4]为00010时,源极驱动芯片将源极驱动芯片的传输速率设置为756Mbps;当bit[0]~bit[4]为00011时,源极驱动芯片将源极驱动芯片的传输速率设置为864Mbps等。
在本发明实施例中,11个字节的寄存器值可以用于指示端口的通道数量、扰码功能启用、匹配电阻和传输速率中的至少一种。
进一步的,n个寄存器值除了包括11个字节的寄存器值之外,还可以包括位于11个字节的寄存器值之后的18个字节的寄存器值。具体的,11个字节的寄存器值包括第一字节的寄存器值,该n个寄存器值还包括除第一字节的寄存器值之外的连续18个字节的寄存器值,第一字节的寄存器值中1比特二进制数据用于指示连续18个字节的寄存器值是否表示待调整的伽马电压值,相应的,步骤304可以包括:
当第一字节的寄存器值中1比特二进制数据为0时,确定连续18个字节的寄存器值不表示待调整的伽马电压值;
当第一字节的寄存器值中1比特二进制数据为1时,确定连续18个字节的寄存器值表示待调整的伽马电压值,并根据连续18个字节的寄存器值表示的伽马电压值调整伽马电压。
示例的,可以通过11个字节寄存器值中第七个字节寄存器值中的bit[0]来指示连续18个字节的寄存器值是否表示待调整的伽马电压值。比如当bit[0]为0时,源极驱动芯片确定连续18个字节的寄存器值不表示待调整的伽马电压值,此时,无需源极驱动芯片调整伽马电压,可能需要外置集成电路(英文:integrated circuit;简称:IC)来调整伽马电压,该设置方式适用于源极驱动芯片不调整伽马电压的场景;当bit[0]为1时,源极驱动芯片确定连续18个字节的寄存器值表示待调整的伽马电压值,然后,源极驱动芯片根据表示的伽马电压值调整伽马电压。
进一步的,n个寄存器值除了包括(11+18)个字节的寄存器值之外,还可以包括位于(11+18)个字节的寄存器值之后的15个字节的寄存器值。当然,n个寄存器值也可以不包括上述用于指示伽马电压值的18个字节的寄存器值,此时,11个字节的寄存器值之后为15个字节的寄存器值。具体的,11个字节的寄存器值包括第二字节的寄存器值,该n个寄存器值还包括除第二字节的寄存器值之外的连续15个字节的寄存器值,第二字节的寄存器值中连续4比特二进制数据用于指示连续15个字节的寄存器值中用于表示用户自定义配置数据的寄存器值的字节数,相应的,步骤304可以包括:
根据第二字节中连续4比特二进制数据确定连续15个字节的寄存器值中用于表示用户自定义配置数据的寄存器值的字节数;
根据确定的字节数从连续15个字节的寄存器值中获取用户自定义配置数据;
根据获取的用户自定义配置数据对源极驱动芯片的配置信息进行设置。
示例的,可以通过11个字节寄存器值中第八个字节寄存器值中的bit[3]~bit[0]来指示连续15个字节的寄存器值中用于表示用户自定义配置数据的寄存器值的字节数。其中,bit[3]为最高有效位,bit[0]为最低有效位。比如当bit[3]~bit[0]为0110时,表示连续15个字节的寄存器值中用于表示用户自定义配置数据的寄存器值的字节数为6,也即,用户使用6个字节的寄存器值自定义配置数据;当bit[3]~bit[0]为0111时,表示连续15个字节的寄存器值中用于表示用户自定义配置数据的寄存器值的字节数为7。所以,bit[3]~bit[0]的取值可以表示连续15个字节的寄存器值中用于表示用户自定义配置数据的寄存器值的字节数为0~15。当源极驱动芯片确定了用户自定义配置数据的寄存器值的字节数后,可以从相应字节的寄存器值(该寄存器值也称做用户特殊寄存器值)中获取用户自定义配置数据,并对源极驱动芯片的配置信息进行设置。本发明实施例对用户自定义配置数据的内容不做限定。
进一步的,n个寄存器值除了包括(11+18+15)个字节的寄存器值之外,还可以包括位于(11+18+15)个字节的寄存器值之后的16个字节的寄存器值。当然,n个寄存器值也可以不包括上述用于指示伽马电压值的18个字节的寄存器值和/或用于指示用户自定义配置数据的15个字节的寄存器值,此时,11个字节的寄存器值之后为16个字节的寄存器值。具体的,11个字节的寄存器值包括第三字节的寄存器值,n个寄存器值还包括除第三字节的寄存器值之外的连续16个字节的寄存器值,第三字节的寄存器值中连续2比特二进制数据用于指示连续16个字节的寄存器值是否表示用户定义的寄存器值以及用户定义的寄存器值的模式,相应的,步骤304可以包括:
当第三字节的寄存器值中连续2比特二进制数据为01、10或11时,确定连续16个字节的寄存器值表示用户定义的寄存器值,并根据第三字节的寄存器值中连续2比特二进制数据确定用户定义的寄存器值的模式,并根据确定的模式对源极驱动芯片的配置信息进行设置。
示例的,可以通过11个字节寄存器值中第九个字节寄存器值中的bit[2]和bit[3]来指示连续16个字节的寄存器值是否表示用户定义的寄存器值以及用户定义的寄存器值的模式(该模式为寄存器值的使用模式)。比如当bit[2]为0且bit[3]为1时,确定连续16个字节的寄存器值表示用户定义的寄存器值,且对应的模式为第一模式;当bit[2]为1且bit[3]为0时,确定连续16个字节的寄存器值表示用户定义的寄存器值,且对应的模式为第二模式;当bit[2]为1且bit[3]为1时,确定连续16个字节的寄存器值表示用户定义的寄存器值,且对应的模式为第三模式;当bit[2]为0且bit[3]为0时,确定连续16个字节的寄存器值不表示用户定义的寄存器值。当源极驱动芯片确定了用户定义的寄存器值的模式后,便能够根据确定的模式对源极驱动芯片的配置信息进行设置。本发明实施例对用户定义的寄存器值的模式不做限定。
图4-4示出了时序控制器向源极驱动芯片发送不同个数(即不同长度)的寄存器值的示意图,参见图4-4,时序控制器向源极驱动芯片发送了多个信息设置指令,例如第一个信息设置指令包括N4个寄存器值,第二个信息设置指令包括N3个寄存器值,第三个信息设置指令包括N2个寄存器值,第四个信息设置指令包括N1个寄存器值,N1、N2、N3和N4均不相同。
本发明实施例提供的寄存器值传输方法,使得时序控制器能够根据用户需求向源极驱动芯片发送相应个数寄存器值,源极驱动芯片能够对相应的配置信息灵活设置。通过该方法,可以根据实际需要对寄存器值的长度和功能灵活调整。相较于相关技术,比如当时序控制器所需要的有效寄存器值的个数大于源极驱动芯片所需要的有效寄存器值的个数时,源极驱动芯片无需忽略掉接收到的时序控制器发送的部分寄存器值,节省了寄存器值的传输时间,节省的这段时间可以用于传输一些扩展功能的数据,比如用于优化OLED面板的参数(如数据补偿参数和触控参数等)。该方法避免了寄存器值的浪费,降低了传输数据的功耗;又比如当时序控制器所需要的有效寄存器值的个数小于源极驱动芯片所需要的有效寄存器值的个数时,无需通过外围电路对时序控制器发送的寄存器值进行补偿,提高了传输的有效数据占有率,提高了传输带宽的利用率。
需要补充说明的是,本发明实施例提供的寄存器值传输方法,适用于P2P接口协议,该方法适用于任一采用P2P接口协议的具有显示功能的产品或部件,该方法可以使P2P接口的发送端和接收端两端的寄存器值个数的匹配灵活性更高。
需要说明的是,本发明实施例提供的寄存器值传输方法步骤的先后顺序可以进行适当调整,步骤也可以根据情况进行相应增减。任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到变化的方法,都应涵盖在本申请的保护范围之内,因此不再赘述。
综上所述,本发明实施例提供的寄存器值传输方法,由于时序控制器每次都会根据用户触发的信息设置指示生成包括相应个数寄存器值的信息设置指令,并将该信息设置指令发送至源极驱动芯片,源极驱动芯片便可根据该信息设置指令设置配置信息,相较于相关技术,源极驱动芯片无需忽略掉时序控制器发送的部分寄存器值,也无需通过外围电路对时序控制器发送的寄存器值进行补偿,所以简化了寄存器值传输过程,提高了发送端和接收端两端的寄存器值个数的匹配灵活性,可以节省寄存器值的传输时间,避免寄存器值的浪费,降低传输数据的功耗,可以提高传输带宽的利用率。
本发明实施例提供了一种寄存器值传输组件,用于图1所示的应用环境中的时序控制器100,如图5所示,该寄存器值传输组件500包括:
接收模块510,用于接收用户触发的信息设置指示,该信息设置指示中包括n个寄存器值,n个寄存器值用于指示源极驱动芯片根据n个寄存器值对源极驱动芯片的配置信息进行设置,n大于1。
生成模块520,用于根据信息设置指示,生成包括n个寄存器值的信息设置指令。
发送模块530,用于向源极驱动芯片发送信息设置指令。
综上所述,本发明实施例提供的寄存器值传输组件,由于时序控制器每次都会根据用户触发的信息设置指示生成包括相应个数寄存器值的信息设置指令,并将该信息设置指令发送至源极驱动芯片,源极驱动芯片便可根据该信息设置指令设置配置信息,相较于相关技术,源极驱动芯片无需忽略掉时序控制器发送的部分寄存器值,也无需通过外围电路对时序控制器发送的寄存器值进行补偿,所以简化了寄存器值传输过程,提高了发送端和接收端两端的寄存器值个数的匹配灵活性。
可选的,生成模块520,具体用于:
根据信息设置指示,生成初始指令,该初始指令包括n个寄存器值;
采用8B10B编码方式对初始指令进行编码,得到信息设置指令。
可选的,初始指令还包括位于n个寄存器值之前的数据位和传输标识,
数据位携带有显示数据或链路稳定校验数据,链路稳定校验数据为检测时序控制器和源极驱动芯片之间的链路的数据传输状态的数据,传输标识用于指示n个寄存器值开始传输。
可选的,n个寄存器值包括11个字节的寄存器值,该11个字节的寄存器值用于指示端口的通道数量、扰码功能启用、匹配电阻和传输速率中的至少一种。
可选的,11个字节的寄存器值包括第一字节的寄存器值,n个寄存器值还包括除第一字节的寄存器值之外的连续18个字节的寄存器值,第一字节的寄存器值中1比特二进制数据用于指示连续18个字节的寄存器值是否表示待调整的伽马电压值。
可选的,11个字节的寄存器值包括第二字节的寄存器值,n个寄存器值还包括除第二字节的寄存器值之外的连续15个字节的寄存器值,第二字节的寄存器值中连续4比特二进制数据用于指示连续15个字节的寄存器值中用于表示用户自定义配置数据的寄存器值的字节数。
可选的,11个字节的寄存器值包括第三字节的寄存器值,n个寄存器值还包括除第三字节的寄存器值之外的连续16个字节的寄存器值,第三字节的寄存器值中连续2比特二进制数据用于指示连续16个字节的寄存器值是否表示用户定义的寄存器值以及用户定义的寄存器值的模式。
可选的,传输标识为4个字节的K4码。
综上所述,本发明实施例提供的寄存器值传输组件,由于时序控制器每次都会根据用户触发的信息设置指示生成包括相应个数寄存器值的信息设置指令,并将该信息设置指令发送至源极驱动芯片,源极驱动芯片便可根据该信息设置指令设置配置信息,相较于相关技术,源极驱动芯片无需忽略掉时序控制器发送的部分寄存器值,也无需通过外围电路对时序控制器发送的寄存器值进行补偿,所以简化了寄存器值传输过程,提高了发送端和接收端两端的寄存器值个数的匹配灵活性。
本发明实施例提供了另一种寄存器值传输组件,用于如图1所示应用环境中的任一源极驱动芯片200,如图6所示,该寄存器值传输组件600包括:
接收模块610,用于接收时序控制器发送的信息设置指令,该信息设置指令包括n个寄存器值,该信息设置指令是时序控制器根据用户触发的包括n个寄存器值的信息设置指示生成的,n个寄存器值用于指示源极驱动芯片根据n个寄存器值对源极驱动芯片的配置信息进行设置,n大于1。
设置模块620,用于根据n个寄存器值对源极驱动芯片的配置信息进行设置。
综上所述,本发明实施例提供的寄存器值传输组件,源极驱动芯片接收时序控制器发送的信息设置指令,并根据n个寄存器值对源极驱动芯片的配置信息进行设置,其中,该信息设置指令包括n个寄存器值,该信息设置指令是时序控制器根据用户触发的包括n个寄存器值的信息设置指示生成的,n个寄存器值用于指示源极驱动芯片根据n个寄存器值对源极驱动芯片的配置信息进行设置,所以源极驱动芯片无需忽略掉时序控制器发送的部分寄存器值,也无需通过外围电路对时序控制器发送的寄存器值进行补偿,简化了寄存器值传输过程,提高了发送端和接收端两端的寄存器值个数的匹配灵活性。
可选的,设置模块620具体用于:
采用8B10B解码方式对信息设置指令进行解码,得到初始指令,该初始指令包括n个寄存器值;
根据初始指令中的n个寄存器值对源极驱动芯片的配置信息进行设置。
可选的,初始指令还包括位于n个寄存器值之前的数据位和传输标识,
数据位携带有显示数据或链路稳定校验数据,链路稳定校验数据为检测时序控制器和源极驱动芯片之间的链路的数据传输状态的数据,传输标识用于指示n个寄存器值开始传输。
可选的,n个寄存器值包括11个字节的寄存器值,该11个字节的寄存器值用于指示端口的通道数量,11个字节的寄存器值包括连续2比特二进制数据,相应的,设置模块620具体用于:
当连续2比特二进制数据为00时,将源极驱动芯片的端口的通道数量设置为x1;
当连续2比特二进制数据为01时,将源极驱动芯片的端口的通道数量设置为x2;
当连续2比特二进制数据为10或11时,将源极驱动芯片的端口的通道数量设置为x3。x1、x2和x3互不相同。
可选的,11个字节的寄存器值还用于指示扰码功能启用,该11个字节的寄存器值包括1比特二进制数据,相应的,设置模块620具体用于:
当1比特二进制数据为0时,禁用扰码功能;
当1比特二进制数据为1时,启用扰码功能。
可选的,11个字节的寄存器值还用于指示匹配电阻,该11个字节的寄存器值包括连续3比特二进制数据,相应的,设置模块620具体用于:
当连续3比特二进制数据为000时,将源极驱动芯片的匹配电阻设置为y1欧姆;
当连续3比特二进制数据为001时,将源极驱动芯片的匹配电阻设置为y2欧姆;
当连续3比特二进制数据为010时,将源极驱动芯片的匹配电阻设置为y3欧姆;
当连续3比特二进制数据为011时,将源极驱动芯片的匹配电阻设置为y4欧姆;
当连续3比特二进制数据为100时,将源极驱动芯片的匹配电阻设置为y5欧姆;
当连续3比特二进制数据为101时,将源极驱动芯片的匹配电阻设置为y6欧姆,y1、y2、y3、y4、y5和y6互不相同。
可选的,11个字节的寄存器值还用于指示传输速率,该11个字节的寄存器值包括连续5比特二进制数据,相应的,设置模块620具体用于:
当连续5比特二进制数据为00000时,将源极驱动芯片的传输速率设置为540Mbps,且当00000增加1比特二进制的1时,源极驱动芯片的传输速率增加108Mbps。
可选的,11个字节的寄存器值包括第一字节的寄存器值,n个寄存器值还包括除第一字节的寄存器值之外的连续18个字节的寄存器值,第一字节的寄存器值中1比特二进制数据用于指示连续18个字节的寄存器值是否表示待调整的伽马电压值,相应的,设置模块620具体用于:
当第一字节的寄存器值中1比特二进制数据为0时,确定连续18个字节的寄存器值不表示待调整的伽马电压值;
当第一字节的寄存器值中1比特二进制数据为1时,确定连续18个字节的寄存器值表示待调整的伽马电压值,并根据连续18个字节的寄存器值表示的伽马电压值调整伽马电压。
可选的,11个字节的寄存器值包括第二字节的寄存器值,n个寄存器值还包括除第二字节的寄存器值之外的连续15个字节的寄存器值,第二字节的寄存器值中连续4比特二进制数据用于指示连续15个字节的寄存器值中用于表示用户自定义配置数据的寄存器值的字节数,设置模块620具体用于:
根据第二字节中连续4比特二进制数据确定连续15个字节的寄存器值中用于表示用户自定义配置数据的寄存器值的字节数;
根据确定的字节数从连续15个字节的寄存器值中获取用户自定义配置数据;
根据获取的用户自定义配置数据对源极驱动芯片的配置信息进行设置。
可选的,11个字节的寄存器值包括第三字节的寄存器值,n个寄存器值还包括除第三字节的寄存器值之外的连续16个字节的寄存器值,第三字节的寄存器值中连续2比特二进制数据用于指示连续16个字节的寄存器值是否表示用户定义的寄存器值以及用户定义的寄存器值的模式,相应的,设置模块620具体用于:
当第三字节的寄存器值中连续2比特二进制数据为00时,确定连续16个字节的寄存器值不表示用户定义的寄存器值;
当第三字节的寄存器值中连续2比特二进制数据为01、10或11时,确定连续16个字节的寄存器值表示用户定义的寄存器值,并根据第三字节的寄存器值中连续2比特二进制数据确定用户定义的寄存器值的模式,并根据确定的模式对源极驱动芯片的配置信息进行设置。
综上所述,本发明实施例提供的寄存器值传输组件,源极驱动芯片接收时序控制器发送的信息设置指令,并根据n个寄存器值对源极驱动芯片的配置信息进行设置,其中,该信息设置指令包括n个寄存器值,该信息设置指令是时序控制器根据用户触发的包括n个寄存器值的信息设置指示生成的,n个寄存器值用于指示源极驱动芯片根据n个寄存器值对源极驱动芯片的配置信息进行设置,所以源极驱动芯片无需忽略掉时序控制器发送的部分寄存器值,也无需通过外围电路对时序控制器发送的寄存器值进行补偿,简化了寄存器值传输过程,提高了发送端和接收端两端的寄存器值个数的匹配灵活性。
本发明实施例还提供了一种显示装置,该显示装置包括时序控制器和源极驱动芯片。
其中,时序控制器包括图5所示的寄存器值传输组件;
源极驱动芯片包括图6所示的寄存器值传输组件。
该显示装置可以为液晶面板、电子纸、有机发光二极管(英文:Organic Light-Emitting Diode;简称:OLED)面板、手机、平板电脑、电视机(如包括背光亮度控制单元的液晶电视机)、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
本发明实施例还提供了一种计算机可读存储介质,所述计算机可读存储介质中存储有指令,当所述计算机可读存储介质在计算机上运行时,使得计算机执行图2或图4-1所示的寄存器值传输方法。
本发明实施例还提供了一种计算机可读存储介质,所述计算机可读存储介质中存储有指令,当所述计算机可读存储介质在计算机上运行时,使得计算机执行图3或图4-1所示的寄存器值传输方法。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的装置和模块的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
本领域技术人员在考虑说明书及实践这里公开的发明后,将容易想到本申请的其它实施方案。本申请旨在涵盖本申请的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本申请的一般性原理并包括本申请未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本申请的真正范围和精神由权利要求指出。
应当理解的是,本申请并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本申请的范围仅由所附的权利要求来限制。
Claims (31)
1.一种寄存器值传输方法,其特征在于,用于时序控制器,所述方法包括:
接收用户触发的信息设置指示,所述信息设置指示中包括n个寄存器值,所述n个寄存器值用于指示源极驱动芯片根据所述n个寄存器值对所述源极驱动芯片的配置信息进行设置,所述n大于1;
根据所述信息设置指示,生成初始指令,所述初始指令包括所述n个寄存器值;
采用8B10B编码方式对所述初始指令进行编码,得到所述信息设置指令;
所述初始指令还包括位于所述n个寄存器值之前的数据位和传输标识,
所述数据位携带有显示数据或链路稳定校验数据,所述链路稳定校验数据为检测所述时序控制器和所述源极驱动芯片之间的链路的数据传输状态的数据,所述传输标识用于指示所述n个寄存器值开始传输;
向所述源极驱动芯片发送所述信息设置指令。
2.根据权利要求1所述的方法,其特征在于,所述n个寄存器值包括11个字节的寄存器值,
所述11个字节的寄存器值用于指示端口的通道数量、扰码功能启用、匹配电阻和传输速率中的至少一种。
3.根据权利要求2所述的方法,其特征在于,所述11个字节的寄存器值包括第一字节的寄存器值,所述n个寄存器值还包括除所述第一字节的寄存器值之外的连续18个字节的寄存器值,所述第一字节的寄存器值中1比特二进制数据用于指示所述连续18个字节的寄存器值是否表示待调整的伽马电压值。
4.根据权利要求2所述的方法,其特征在于,所述11个字节的寄存器值包括第二字节的寄存器值,所述n个寄存器值还包括除所述第二字节的寄存器值之外的连续15个字节的寄存器值,所述第二字节的寄存器值中连续4比特二进制数据用于指示所述连续15个字节的寄存器值中用于表示用户自定义配置数据的寄存器值的字节数。
5.根据权利要求2所述的方法,其特征在于,所述11个字节的寄存器值包括第三字节的寄存器值,所述n个寄存器值还包括除所述第三字节的寄存器值之外的连续16个字节的寄存器值,所述第三字节的寄存器值中连续2比特二进制数据用于指示所述连续16个字节的寄存器值是否表示用户定义的寄存器值以及用户定义的寄存器值的模式。
6.根据权利要求1所述的方法,其特征在于,
所述传输标识为4个字节的K4码。
7.一种寄存器值传输方法,其特征在于,用于源极驱动芯片,所述方法包括:
接收时序控制器发送的信息设置指令,所述信息设置指令包括n个寄存器值,所述信息设置指令是所述时序控制器根据用户触发的包括所述n个寄存器值的信息设置指示生成的,所述n个寄存器值用于指示所述源极驱动芯片根据所述n个寄存器值对所述源极驱动芯片的配置信息进行设置,所述n大于1;
采用8B10B解码方式对所述信息设置指令进行解码,得到初始指令,所述初始指令包括所述n个寄存器值;
根据所述初始指令中的n个寄存器值对所述源极驱动芯片的配置信息进行设置;
所述初始指令还包括位于所述n个寄存器值之前的数据位和传输标识,
所述数据位携带有显示数据或链路稳定校验数据,所述链路稳定校验数据为检测所述时序控制器和所述源极驱动芯片之间的链路的数据传输状态的数据,所述传输标识用于指示所述n个寄存器值开始传输。
8.根据权利要求7所述的方法,其特征在于,所述n个寄存器值包括11个字节的寄存器值,所述11个字节的寄存器值用于指示端口的通道数量,所述11个字节的寄存器值包括连续2比特二进制数据,
所述根据所述n个寄存器值对所述源极驱动芯片的配置信息进行设置,包括:
当所述连续2比特二进制数据为00时,将所述源极驱动芯片的端口的通道数量设置为x1;
当所述连续2比特二进制数据为01时,将所述源极驱动芯片的端口的通道数量设置为x2;
当所述连续2比特二进制数据为10或11时,将所述源极驱动芯片的端口的通道数量设置为x3,x1、x2和x3互不相同。
9.根据权利要求8所述的方法,其特征在于,所述11个字节的寄存器值还用于指示扰码功能启用,所述11个字节的寄存器值包括1比特二进制数据,
所述根据所述n个寄存器值对所述源极驱动芯片的配置信息进行设置,包括:
当所述1比特二进制数据为0时,禁用扰码功能;
当所述1比特二进制数据为1时,启用扰码功能。
10.根据权利要求9所述的方法,其特征在于,所述11个字节的寄存器值还用于指示匹配电阻,所述11个字节的寄存器值包括连续3比特二进制数据,
所述根据所述n个寄存器值对所述源极驱动芯片的配置信息进行设置,包括:
当所述连续3比特二进制数据为000时,将所述源极驱动芯片的匹配电阻设置为y1欧姆;
当所述连续3比特二进制数据为001时,将所述源极驱动芯片的匹配电阻设置为y2欧姆;
当所述连续3比特二进制数据为010时,将所述源极驱动芯片的匹配电阻设置为y3欧姆;
当所述连续3比特二进制数据为011时,将所述源极驱动芯片的匹配电阻设置为y4欧姆;
当所述连续3比特二进制数据为100时,将所述源极驱动芯片的匹配电阻设置为y5欧姆;
当所述连续3比特二进制数据为101时,将所述源极驱动芯片的匹配电阻设置为y6欧姆,y1、y2、y3、y4、y5和y6互不相同。
11.根据权利要求10所述的方法,其特征在于,所述11个字节的寄存器值还用于指示传输速率,所述11个字节的寄存器值包括连续5比特二进制数据,
所述根据所述n个寄存器值对所述源极驱动芯片的配置信息进行设置,包括:
当所述连续5比特二进制数据为00000时,将所述源极驱动芯片的传输速率设置为540兆比特每秒,且当00000增加1比特二进制的1时,所述源极驱动芯片的传输速率增加108兆比特每秒。
12.根据权利要求11所述的方法,其特征在于,所述11个字节的寄存器值包括第一字节的寄存器值,所述n个寄存器值还包括除所述第一字节的寄存器值之外的连续18个字节的寄存器值,所述第一字节的寄存器值中1比特二进制数据用于指示所述连续18个字节的寄存器值是否表示待调整的伽马电压值,
所述根据所述n个寄存器值对所述源极驱动芯片的配置信息进行设置,包括:
当所述第一字节的寄存器值中1比特二进制数据为0时,确定所述连续18个字节的寄存器值不表示待调整的伽马电压值;
当所述第一字节的寄存器值中1比特二进制数据为1时,确定所述连续18个字节的寄存器值表示待调整的伽马电压值,并根据所述连续18个字节的寄存器值表示的伽马电压值调整伽马电压。
13.根据权利要求11所述的方法,其特征在于,所述11个字节的寄存器值包括第二字节的寄存器值,所述n个寄存器值还包括除所述第二字节的寄存器值之外的连续15个字节的寄存器值,所述第二字节的寄存器值中连续4比特二进制数据用于指示所述连续15个字节的寄存器值中用于表示用户自定义配置数据的寄存器值的字节数,
所述根据所述n个寄存器值对所述源极驱动芯片的配置信息进行设置,包括:
根据所述第二字节中连续4比特二进制数据确定所述连续15个字节的寄存器值中用于表示用户自定义配置数据的寄存器值的字节数;
根据确定的字节数从所述连续15个字节的寄存器值中获取所述用户自定义配置数据;
根据获取的所述用户自定义配置数据对所述源极驱动芯片的配置信息进行设置。
14.根据权利要求11所述的方法,其特征在于,所述11个字节的寄存器值包括第三字节的寄存器值,所述n个寄存器值还包括除所述第三字节的寄存器值之外的连续16个字节的寄存器值,所述第三字节的寄存器值中连续2比特二进制数据用于指示所述连续16个字节的寄存器值是否表示用户定义的寄存器值以及用户定义的寄存器值的模式,
所述根据所述n个寄存器值对所述源极驱动芯片的配置信息进行设置,包括:
当所述第三字节的寄存器值中连续2比特二进制数据为00时,确定所述连续16个字节的寄存器值不表示用户定义的寄存器值;
当所述第三字节的寄存器值中连续2比特二进制数据为01、10或11时,确定所述连续16个字节的寄存器值表示用户定义的寄存器值,并根据所述第三字节的寄存器值中连续2比特二进制数据确定用户定义的寄存器值的模式,并根据确定的模式对所述源极驱动芯片的配置信息进行设置。
15.一种寄存器值传输组件,其特征在于,用于时序控制器,所述寄存器值传输组件包括:
接收模块,用于接收用户触发的信息设置指示,所述信息设置指示中包括n个寄存器值,所述n个寄存器值用于指示源极驱动芯片根据所述n个寄存器值对所述源极驱动芯片的配置信息进行设置,所述n大于1;
生成模块,用于根据所述信息设置指示,生成初始指令,所述初始指令包括所述n个寄存器值;
采用8B10B编码方式对所述初始指令进行编码,得到所述信息设置指令;
所述初始指令还包括位于所述n个寄存器值之前的数据位和传输标识,
所述数据位携带有显示数据或链路稳定校验数据,所述链路稳定校验数据为检测所述时序控制器和所述源极驱动芯片之间的链路的数据传输状态的数据,所述传输标识用于指示所述n个寄存器值开始传输;
发送模块,用于向所述源极驱动芯片发送所述信息设置指令。
16.根据权利要求15所述的寄存器值传输组件,其特征在于,所述n个寄存器值包括11个字节的寄存器值,
所述11个字节的寄存器值用于指示端口的通道数量、扰码功能启用、匹配电阻和传输速率中的至少一种。
17.根据权利要求16所述的寄存器值传输组件,其特征在于,所述11个字节的寄存器值包括第一字节的寄存器值,所述n个寄存器值还包括除所述第一字节的寄存器值之外的连续18个字节的寄存器值,所述第一字节的寄存器值中1比特二进制数据用于指示所述连续18个字节的寄存器值是否表示待调整的伽马电压值。
18.根据权利要求16所述的寄存器值传输组件,其特征在于,所述11个字节的寄存器值包括第二字节的寄存器值,所述n个寄存器值还包括除所述第二字节的寄存器值之外的连续15个字节的寄存器值,所述第二字节的寄存器值中连续4比特二进制数据用于指示所述连续15个字节的寄存器值中用于表示用户自定义配置数据的寄存器值的字节数。
19.根据权利要求16所述的寄存器值传输组件,其特征在于,所述11个字节的寄存器值包括第三字节的寄存器值,所述n个寄存器值还包括除所述第三字节的寄存器值之外的连续16个字节的寄存器值,所述第三字节的寄存器值中连续2比特二进制数据用于指示所述连续16个字节的寄存器值是否表示用户定义的寄存器值以及用户定义的寄存器值的模式。
20.根据权利要求15所述的寄存器值传输组件,其特征在于,
所述传输标识为4个字节的K4码。
21.一种寄存器值传输组件,其特征在于,用于源极驱动芯片,所述寄存器值传输组件包括:
接收模块,用于接收时序控制器发送的信息设置指令,所述信息设置指令包括n个寄存器值,所述信息设置指令是所述时序控制器根据用户触发的包括所述n个寄存器值的信息设置指示生成的,所述n个寄存器值用于指示所述源极驱动芯片根据所述n个寄存器值对所述源极驱动芯片的配置信息进行设置,所述n大于1;
设置模块,用于采用8B10B解码方式对所述信息设置指令进行解码,得到初始指令,所述初始指令包括所述n个寄存器值;
根据所述初始指令中的n个寄存器值对所述源极驱动芯片的配置信息进行设置;
所述初始指令还包括位于所述n个寄存器值之前的数据位和传输标识,
所述数据位携带有显示数据或链路稳定校验数据,所述链路稳定校验数据为检测所述时序控制器和所述源极驱动芯片之间的链路的数据传输状态的数据,所述传输标识用于指示所述n个寄存器值开始传输。
22.根据权利要求21所述的寄存器值传输组件,其特征在于,所述n个寄存器值包括11个字节的寄存器值,所述11个字节的寄存器值用于指示端口的通道数量,所述11个字节的寄存器值包括连续2比特二进制数据,
所述设置模块具体用于:
当所述连续2比特二进制数据为00时,将所述源极驱动芯片的端口的通道数量设置为x1;
当所述连续2比特二进制数据为01时,将所述源极驱动芯片的端口的通道数量设置为x2;
当所述连续2比特二进制数据为10或11时,将所述源极驱动芯片的端口的通道数量设置为x3,x1、x2和x3互不相同。
23.根据权利要求22所述的寄存器值传输组件,其特征在于,所述11个字节的寄存器值还用于指示扰码功能启用,所述11个字节的寄存器值包括1比特二进制数据,
所述设置模块具体用于:
当所述1比特二进制数据为0时,禁用扰码功能;
当所述1比特二进制数据为1时,启用扰码功能。
24.根据权利要求23所述的寄存器值传输组件,其特征在于,所述11个字节的寄存器值还用于指示匹配电阻,所述11个字节的寄存器值包括连续3比特二进制数据,
所述设置模块具体用于:
当所述连续3比特二进制数据为000时,将所述源极驱动芯片的匹配电阻设置为y1欧姆;
当所述连续3比特二进制数据为001时,将所述源极驱动芯片的匹配电阻设置为y2欧姆;
当所述连续3比特二进制数据为010时,将所述源极驱动芯片的匹配电阻设置为y3欧姆;
当所述连续3比特二进制数据为011时,将所述源极驱动芯片的匹配电阻设置为y4欧姆;
当所述连续3比特二进制数据为100时,将所述源极驱动芯片的匹配电阻设置为y5欧姆;
当所述连续3比特二进制数据为101时,将所述源极驱动芯片的匹配电阻设置为y6欧姆,y1、y2、y3、y4、y5和y6互不相同。
25.根据权利要求24所述的寄存器值传输组件,其特征在于,所述11个字节的寄存器值还用于指示传输速率,所述11个字节的寄存器值包括连续5比特二进制数据,
所述设置模块具体用于:
当所述连续5比特二进制数据为00000时,将所述源极驱动芯片的传输速率设置为540兆比特每秒,且当00000增加1比特二进制的1时,所述源极驱动芯片的传输速率增加108兆比特每秒。
26.根据权利要求25所述的寄存器值传输组件,其特征在于,所述11个字节的寄存器值包括第一字节的寄存器值,所述n个寄存器值还包括除所述第一字节的寄存器值之外的连续18个字节的寄存器值,所述第一字节的寄存器值中1比特二进制数据用于指示所述连续18个字节的寄存器值是否表示待调整的伽马电压值,
所述设置模块具体用于:
当所述第一字节的寄存器值中1比特二进制数据为0时,确定所述连续18个字节的寄存器值不表示待调整的伽马电压值;
当所述第一字节的寄存器值中1比特二进制数据为1时,确定所述连续18个字节的寄存器值表示待调整的伽马电压值,并根据所述连续18个字节的寄存器值表示的伽马电压值调整伽马电压。
27.根据权利要求25所述的寄存器值传输组件,其特征在于,所述11个字节的寄存器值包括第二字节的寄存器值,所述n个寄存器值还包括除所述第二字节的寄存器值之外的连续15个字节的寄存器值,所述第二字节的寄存器值中连续4比特二进制数据用于指示所述连续15个字节的寄存器值中用于表示用户自定义配置数据的寄存器值的字节数,
所述设置模块具体用于:
根据所述第二字节中连续4比特二进制数据确定所述连续15个字节的寄存器值中用于表示用户自定义配置数据的寄存器值的字节数;
根据确定的字节数从所述连续15个字节的寄存器值中获取所述用户自定义配置数据;
根据获取的所述用户自定义配置数据对所述源极驱动芯片的配置信息进行设置。
28.根据权利要求25所述的寄存器值传输组件,其特征在于,所述11个字节的寄存器值包括第三字节的寄存器值,所述n个寄存器值还包括除所述第三字节的寄存器值之外的连续16个字节的寄存器值,所述第三字节的寄存器值中连续2比特二进制数据用于指示所述连续16个字节的寄存器值是否表示用户定义的寄存器值以及用户定义的寄存器值的模式,
所述设置模块具体用于:
当所述第三字节的寄存器值中连续2比特二进制数据为00时,确定所述连续16个字节的寄存器值不表示用户定义的寄存器值;
当所述第三字节的寄存器值中连续2比特二进制数据为01、10或11时,确定所述连续16个字节的寄存器值表示用户定义的寄存器值,并根据所述第三字节的寄存器值中连续2比特二进制数据确定用户定义的寄存器值的模式,并根据确定的模式对所述源极驱动芯片的配置信息进行设置。
29.一种显示装置,其特征在于,包括时序控制器和源极驱动芯片,
所述时序控制器包括权利要求15至20任一所述的寄存器值传输组件;
所述源极驱动芯片包括权利要求21至28任一所述的寄存器值传输组件。
30.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质中存储有指令,当所述计算机可读存储介质在计算机上运行时,使得计算机执行权利要求1至6任一所述的寄存器值传输方法。
31.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质中存储有指令,当所述计算机可读存储介质在计算机上运行时,使得计算机执行权利要求7至14任一所述的寄存器值传输方法。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710454362.1A CN109036328B (zh) | 2017-06-09 | 2017-06-09 | 寄存器值传输方法及组件、显示装置 |
US16/618,494 US11302281B2 (en) | 2017-06-09 | 2018-06-04 | Register value transmission method and transmitter, display device and computer readable storage medium |
PCT/CN2018/089739 WO2018223912A1 (zh) | 2017-06-09 | 2018-06-04 | 寄存器值传输方法及传输器、显示装置及计算机可读存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710454362.1A CN109036328B (zh) | 2017-06-09 | 2017-06-09 | 寄存器值传输方法及组件、显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109036328A CN109036328A (zh) | 2018-12-18 |
CN109036328B true CN109036328B (zh) | 2021-09-03 |
Family
ID=64566800
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710454362.1A Active CN109036328B (zh) | 2017-06-09 | 2017-06-09 | 寄存器值传输方法及组件、显示装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11302281B2 (zh) |
CN (1) | CN109036328B (zh) |
WO (1) | WO2018223912A1 (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111161690B (zh) * | 2020-03-06 | 2021-03-23 | Tcl华星光电技术有限公司 | 一种显示面板的驱动方法、驱动系统及存储介质 |
Citations (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20040012551A1 (en) * | 2002-07-16 | 2004-01-22 | Takatoshi Ishii | Adaptive overdrive and backlight control for TFT LCD pixel accelerator |
CN1707595A (zh) * | 2004-06-04 | 2005-12-14 | 联咏科技股份有限公司 | 源极驱动器、源极驱动器阵列、具有此阵列的驱动电路及显示器 |
CN1728721A (zh) * | 2004-07-27 | 2006-02-01 | 邓里文 | 一种用于因特网与以太网融合的适配方法 |
CN101004902A (zh) * | 2006-01-20 | 2007-07-25 | 联詠科技股份有限公司 | 以嵌入方式传递数据讯号等讯号的显示系统及相关方法 |
US20080074378A1 (en) * | 2006-09-25 | 2008-03-27 | Novatek Microelectronics Corp. | Display apparatus and method for transmitting control signals thereof |
CN102568404A (zh) * | 2010-12-30 | 2012-07-11 | 联咏科技股份有限公司 | 时序控制器、源极及面板驱动装置、显示装置及驱动方法 |
US20120242628A1 (en) * | 2011-03-23 | 2012-09-27 | Zhengyu Yuan | Scalable Intra-Panel Interface |
CN102739585A (zh) * | 2011-03-29 | 2012-10-17 | 瑞萨电子株式会社 | 用于显示装置的数据传输系统、数据传输方法和显示装置 |
CN103544928A (zh) * | 2012-07-10 | 2014-01-29 | 联咏科技股份有限公司 | 多分支接口平面显示器 |
US20140104249A1 (en) * | 2012-10-16 | 2014-04-17 | Renesas Electronics Corporation | Display device and display device driver |
CN103794184A (zh) * | 2012-10-31 | 2014-05-14 | 乐金显示有限公司 | 显示装置及其驱动方法 |
CN103871372A (zh) * | 2012-12-18 | 2014-06-18 | 乐金显示有限公司 | 用于驱动发光二极管阵列的装置及使用其的液晶显示装置 |
CN104103249A (zh) * | 2013-04-01 | 2014-10-15 | 瑞萨Sp驱动器公司 | 移动终端和显示面板驱动器 |
CN104103248A (zh) * | 2013-04-01 | 2014-10-15 | 瑞萨Sp驱动器公司 | 显示设备和显示面板驱动器 |
CN104700807A (zh) * | 2015-03-27 | 2015-06-10 | 友达光电股份有限公司 | 内嵌式时钟点对点传输架构的数据传输装置及其方法 |
CN105679268A (zh) * | 2016-03-29 | 2016-06-15 | 硅谷数模半导体(北京)有限公司 | 显示组件 |
CN105702194A (zh) * | 2016-04-26 | 2016-06-22 | 京东方科技集团股份有限公司 | 一种移位寄存器单元、栅极驱动电路及其驱动方法 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8983308B2 (en) * | 2009-09-22 | 2015-03-17 | Calix, Inc. | Optical network device with multi-transport support |
KR101129242B1 (ko) * | 2010-05-18 | 2012-03-26 | 주식회사 실리콘웍스 | 칩온글래스 방식의 액정표시장치 |
KR101799981B1 (ko) * | 2010-12-03 | 2017-11-22 | 삼성디스플레이 주식회사 | 표시 장치 및 그것의 구동 방법 |
TWI459360B (zh) * | 2011-08-09 | 2014-11-01 | Raydium Semiconductor Corp | 自動調整訊號偏移的源極驅動裝置 |
KR20130051182A (ko) * | 2011-11-09 | 2013-05-20 | 삼성전자주식회사 | 디스플레이 데이터 전송 방법 |
TW201331925A (zh) * | 2012-01-19 | 2013-08-01 | Sitronix Technology Corp | 傳輸介面與傳輸方法及其驅動電路與顯示裝置及電子裝置 |
US9214475B2 (en) * | 2013-07-09 | 2015-12-15 | Pixtronix, Inc. | All N-type transistor inverter circuit |
WO2016185585A1 (ja) * | 2015-05-20 | 2016-11-24 | 堺ディスプレイプロダクト株式会社 | 電気回路及び表示装置 |
CN106710567A (zh) * | 2017-03-31 | 2017-05-24 | 京东方科技集团股份有限公司 | 一种显示驱动装置及方法、移位寄存器和显示装置 |
-
2017
- 2017-06-09 CN CN201710454362.1A patent/CN109036328B/zh active Active
-
2018
- 2018-06-04 WO PCT/CN2018/089739 patent/WO2018223912A1/zh active Application Filing
- 2018-06-04 US US16/618,494 patent/US11302281B2/en active Active
Patent Citations (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20040012551A1 (en) * | 2002-07-16 | 2004-01-22 | Takatoshi Ishii | Adaptive overdrive and backlight control for TFT LCD pixel accelerator |
CN1707595A (zh) * | 2004-06-04 | 2005-12-14 | 联咏科技股份有限公司 | 源极驱动器、源极驱动器阵列、具有此阵列的驱动电路及显示器 |
CN1728721A (zh) * | 2004-07-27 | 2006-02-01 | 邓里文 | 一种用于因特网与以太网融合的适配方法 |
CN101004902A (zh) * | 2006-01-20 | 2007-07-25 | 联詠科技股份有限公司 | 以嵌入方式传递数据讯号等讯号的显示系统及相关方法 |
US20080074378A1 (en) * | 2006-09-25 | 2008-03-27 | Novatek Microelectronics Corp. | Display apparatus and method for transmitting control signals thereof |
CN102568404A (zh) * | 2010-12-30 | 2012-07-11 | 联咏科技股份有限公司 | 时序控制器、源极及面板驱动装置、显示装置及驱动方法 |
US20120242628A1 (en) * | 2011-03-23 | 2012-09-27 | Zhengyu Yuan | Scalable Intra-Panel Interface |
CN102739585A (zh) * | 2011-03-29 | 2012-10-17 | 瑞萨电子株式会社 | 用于显示装置的数据传输系统、数据传输方法和显示装置 |
CN103544928A (zh) * | 2012-07-10 | 2014-01-29 | 联咏科技股份有限公司 | 多分支接口平面显示器 |
US20140104249A1 (en) * | 2012-10-16 | 2014-04-17 | Renesas Electronics Corporation | Display device and display device driver |
CN103794184A (zh) * | 2012-10-31 | 2014-05-14 | 乐金显示有限公司 | 显示装置及其驱动方法 |
CN103871372A (zh) * | 2012-12-18 | 2014-06-18 | 乐金显示有限公司 | 用于驱动发光二极管阵列的装置及使用其的液晶显示装置 |
CN104103249A (zh) * | 2013-04-01 | 2014-10-15 | 瑞萨Sp驱动器公司 | 移动终端和显示面板驱动器 |
CN104103248A (zh) * | 2013-04-01 | 2014-10-15 | 瑞萨Sp驱动器公司 | 显示设备和显示面板驱动器 |
CN104700807A (zh) * | 2015-03-27 | 2015-06-10 | 友达光电股份有限公司 | 内嵌式时钟点对点传输架构的数据传输装置及其方法 |
CN105679268A (zh) * | 2016-03-29 | 2016-06-15 | 硅谷数模半导体(北京)有限公司 | 显示组件 |
CN105702194A (zh) * | 2016-04-26 | 2016-06-22 | 京东方科技集团股份有限公司 | 一种移位寄存器单元、栅极驱动电路及其驱动方法 |
Also Published As
Publication number | Publication date |
---|---|
WO2018223912A1 (zh) | 2018-12-13 |
US11302281B2 (en) | 2022-04-12 |
US20200126507A1 (en) | 2020-04-23 |
CN109036328A (zh) | 2018-12-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP3832965B1 (en) | N-phase polarity output pin mode multiplexer | |
CN108694917B (zh) | 数据传输方法、组件及显示装置 | |
CN109039553B (zh) | 信号检测方法、组件及显示装置 | |
CN103141066B (zh) | 发送电路、接收电路、发送方法、接收方法、通信系统及其通信方法 | |
CN109036300B (zh) | 配置信息设置方法、组件及显示装置 | |
JP6878300B2 (ja) | マルチモード変調を用いる向上した仮想gpio | |
CN101523364A (zh) | Mac和phy接口配置 | |
CN107301841B (zh) | 一种oled显示面板及其驱动方法 | |
WO2005096575A1 (en) | A circuit arrangement and a method to transfer data on a 3-level pulse amplitude modulation (pam-3) channel | |
CN109036328B (zh) | 寄存器值传输方法及组件、显示装置 | |
CN110223620B (zh) | 驱动控制方法、组件及显示装置 | |
KR100383157B1 (ko) | 표시용 드라이버 ic 및 이를 사용한 전자기기 | |
EP3117527B1 (en) | Method for using error correction codes with n factorial or cci extension | |
JP2018506915A (ja) | データリンク電力低減およびスループット向上のためのマルチ変調 | |
US20210342285A1 (en) | Encoding of symbols for a computer interconnect based on frequency of symbol values | |
WO2010146714A1 (ja) | データ転送方法、コード変換回路及び装置 | |
AU2003250414A8 (en) | Current mode signalling in electronic data processing circuit | |
WO2016025337A1 (en) | System and method for transcoding data | |
US20220163936A1 (en) | Serial isolation communication method, device and system | |
CN210270888U (zh) | 一种单总线通信电路 | |
US10504439B2 (en) | OLED display panel and driving method using differential data for voltage compensation | |
KR20230044078A (ko) | 데이터 전송 방법 및 데이터 복원 방법 | |
TW202145185A (zh) | 資料處理裝置、資料驅動裝置和顯示裝置驅動系統 | |
TW202221692A (zh) | 顯示裝置的資料介面裝置和方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |