KR101129242B1 - 칩온글래스 방식의 액정표시장치 - Google Patents

칩온글래스 방식의 액정표시장치 Download PDF

Info

Publication number
KR101129242B1
KR101129242B1 KR1020100046582A KR20100046582A KR101129242B1 KR 101129242 B1 KR101129242 B1 KR 101129242B1 KR 1020100046582 A KR1020100046582 A KR 1020100046582A KR 20100046582 A KR20100046582 A KR 20100046582A KR 101129242 B1 KR101129242 B1 KR 101129242B1
Authority
KR
South Korea
Prior art keywords
liquid crystal
crystal display
source driver
pcb
display device
Prior art date
Application number
KR1020100046582A
Other languages
English (en)
Other versions
KR20110126991A (ko
Inventor
오광일
김준호
최정환
Original Assignee
주식회사 실리콘웍스
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 실리콘웍스 filed Critical 주식회사 실리콘웍스
Priority to KR1020100046582A priority Critical patent/KR101129242B1/ko
Priority to US12/795,388 priority patent/US20110285679A1/en
Priority to JP2010131215A priority patent/JP2011242737A/ja
Priority to TW099119124A priority patent/TW201142449A/zh
Priority to CN201010244776XA priority patent/CN102254523A/zh
Publication of KR20110126991A publication Critical patent/KR20110126991A/ko
Application granted granted Critical
Publication of KR101129242B1 publication Critical patent/KR101129242B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136277Active matrix addressed cells formed on a semiconductor substrate, e.g. of silicon
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 액정표시장치에 관한 것으로, 더욱 상세하게는 LOG 전단에서의 임피던스 정합과 타이밍 콘트롤러 출력단에서의 임피던스 정합을 이용하여 유리기판 위의 전송선로의 저항 값과 무관하게 소스 드라이버 IC 입력 단의 반사파를 최소화시킴으로써 경량화와 박형화를 유지하면서도 주파수 특성을 향상시켜 고해상도 및 고품질의 영상 표현이 가능하도록 한 칩-온-글래스(COG) 방식의 액정표시장치에 관한 것이다.

Description

칩온글래스 방식의 액정표시장치{Liquid crystal display device using chip on glass method}
본 발명은 액정표시장치에 관한 것으로, 더욱 상세하게는 LOG 전단에서의 임피던스 정합과 타이밍 콘트롤러 임피던스 정합을 이용하여 유리기판 위의 전송선로의 저항 값과 무관하게 소스 드라이버 IC 입력 단의 반사파를 최소화시킴으로써 경량화와 박형화를 유지하면서도 주파수 특성을 향상시켜 고해상도 및 고품질의 영상 표현이 가능하도록 한 칩-온-글래스(COG) 방식의 액정표시장치에 관한 것이다.
LCD 패널(Liquid Crystal Display panel)의 수직라인(row line) 및 수평라인(column line)을 구동하기 위해서는 패널의 주변에 소스 드라이버 IC(source driver IC)들 및 게이트 드라이버 IC(gate driver IC)들을 구비한다. 게이트 드라이버 IC들은 화상데이터(image data)를 전달하고자 하는 화소(picture element)들을 선택하는 기능을 수행하며, 화소들에 실제의 화상데이터 및 클럭신호는 소스 드라이버 IC들로부터 공급된다. 화상데이터(DATA)와 클럭신호(CLK)는, 인쇄회로기판(Printed Circuit Board:이하 'PCB'라 한다.)에 장착된 타이밍 컨트롤러(Timing controller)로부터 멀티 드롭(multi-drop) 형태로 소스 드라이버 IC들에 전달되는 것이 일반적이다.
하나의 전송라인 쌍(transmission line pair)에 차동신호(differential signal)의 형태로 전송되는 데이터는, 송신부에서 데이터에 대응되는 푸시 풀(push pull) 형태의 차동신호(differential signal)를 생성한 후 이를 송신부에 인접한 PCB에서 차동전압신호로 변환시켜 수신부로 송신한다.
도 1은 종래의 액정표시장치의 일 실시예를 나타내는 도면이고, 도 2는 도 1의 종래의 액정표시장치의 등가모델을 나타내는 도면이다.
도 1 및 도 2를 참조하면, LCD를 이용한 액정표시장치(100)는, PCB(110), 액정패널(120), FPC(130), 소스 드라이버 IC(131) 및 게이트 드라이버 IC(132)를 구비한다.
PCB(110)는 소스 드라이버 IC(131)들에 화상데이터 및 클럭신호를 공급하는 타이밍 컨트롤러(111) 및 종단저항(112)들을 구비한다.
액정패널(120)은 액정(Liquid Crystal)의 전기적 성질을 이용한 복수 개의 화소(picture element)들을 구비하며, 복수 개의 화소들 각각은 소스 드라이버 IC(131) 및 게이트 드라이버 IC(132)에 의해 구동된다.
타이밍 컨트롤러(111)로부터 출력되는 차동전류 형태의 화상데이터 및 클럭신호는 종단저항(112)의 양 단자를 거치면서 차동전압신호로 변환되며, 변환된 차동전압신호는 멀티드롭 방식으로 해당 소스 드라이버 IC(131)들에 전달된다.
PCB(110)와 소스 드라이버 IC(131)들 사이 및 소스 드라이버 IC(131)들과 액정패널(120) 사이의 신호의 전달은 FPC(Flexible Printed Circuit, 130)와 같이 임피던스 성분이 매우 적은 테이프 또는 필름(tape or film) 등을 사용한다.
한편 제조비용이 적을 뿐만 아니라 가볍고 두께가 얇은 액정표시장치를 요구하는 사용자의 요구에 따라 패널이 장착된 유리 기판에 소스 드라이버 IC들 및 게이트 드라이버 IC들을 접착시켜 사용하는 칩온글래스(Chip On Glass;이하 'COG'라 한다.) 방식이 제안되었다.
COG 방식을 사용하여 액정표시장치를 구현할 경우, 액정패널과 소스 드라이버 IC들 및 게이트 드라이버 IC들이 유리 기판에 접합되어야 하는데, 이 때 기존의 PCB와 소스 드라이버 IC들 사이, 소스 드라이버 IC들과 패널 사이 및 게이트 드라이버 IC들과 패널 사이의 신호의 송수신은 유리 기판에 설치된 전송라인(Line On Glass;이하 'LOG'라 한다.)을 설치하여 사용하게 된다.
도 1에 도시된 종래의 액정표시장치의 경우 PCB(110)에서의 전송라인 및 FPC(130)에서의 전송라인을 통해 신호가 송수신되는데, 동작주파수 대비 사용되는 전송 선로들의 임피던스 부정합에 의한 영향은 심각하지 않다. 그러나 COG 방식에서는 LOG 라는 전송라인이 추가되어 임피던스 부정합이 심각하게 대두되게 된다.
특히 도 1에 도시된 바와 같은 액정표시장치에 COG 방식을 그대로 적용할 경우 소스 드라이버 IC에 전달되는 데이터에 상기 언급한 부정합에 의한 왜곡이 발생되게 되므로 주파수 특성이 저하되는 단점을 가지게 된다. 따라서 COG 방식을 사용하는 경우에는 타이밍 컨트롤러와 소스 드라이버 IC 사이의 신호의 송수신은 종래의 멀티드롭 방식 대신 포인트 투 포인트(point to point) 방식을 사용하여야 한다.
도 3은 COG 방식 및 포인트 투 포인트 방식을 사용하는 종래의 액정표시장치를 나타내는 도면이다.
도 3을 참조하면, 상기 COG 방식의 액정표시장치(300)는, PCB(310), 유리 기판(320) 및 FPC(330)를 구비한다.
PCB(310)에는 타이밍 컨트롤러(311)가 장착된다. 타이밍 컨트롤러(311)로부터 출력되는 한 쌍의 차동신호들은 전송라인(313)을 통해 복수 개의 소스 드라이버 IC(322)에 포인트 투 포인트 방식으로 전달된다.
유리 기판(320)에는 액정패널(321), 상기 액정패널(321)의 동작을 제어하는 복수개의 소스 드라이버 IC(322) 및 복수개의 게이트 드라이버 IC(323)가 COG 방식으로 실장된다.
상기 복수개의 소스 드라이버 IC(322) 각각에는 종단저항(325)이 적어도 하나씩 포함되어 있다. 복수 개의 소스 드라이버 IC(322) 각각은 수신한 차동신호를 이에 대응되는 차동전압신호로 변환하고 변환된 차동전압신호를 이용하여 상기 액정패널(321)을 구동한다.
FPC(Flexible Printed Circuit, 330)는 PCB(310)와 유리 기판(320) 사이의 전기적 연결을 매개한다. 유리 기판(320)에 형성시킨 전송라인(324, LOG)은 FPC(330)와 복수 개의 소스 드라이버 IC(322)를 전기적으로 연결한다.
도 4는 도 3에 따른 종래의 액정표시장치의 등가모델을 나타내는 도면이다.
도 4를 참조하면, 종래 기술에 따른 COG 방식의 액정표시장치의 등가모델은, 전송부(311), PCB상의 전송선로(313), FPC(330), LOG(324), 종단저항(325) 및 수신부(322)를 구비한다.
전송부(311)의 등가모델은 타이밍 컨트롤러에 대응되는 송신기(Tx)에 대한 것이다. PCB상의 전송선로(313)나 FPC(330)의 경우 이상적인 경우를 가정하며, 액정패널(321) 상부에 구현된 전송라인(LOG, 324)에 비해 임피던스 및 커패시턴스를 무시할 만한 저항 성분을 가지므로 단순하게 신호라인으로 표시하였다.
LOG의 등가모델(324)은 액정패널(321)의 상부에 구현되어 FPC(330)와 소스 드라이버 IC(322)를 전기적으로 연결하는 전송라인(LOG)을 정의한다. 수신부의 등가모델(322)은 소스 드라이버 IC에 대응되는 수신기(Rx)로 정의된다.
등가모델들에 포함된 수동소자의 전기적 특성, 소자의 값 및 소자들 사이의 연결 관계는 이 분야의 일반적인 기술자들이 용이하게 이해 할 수 있으므로 여기서는 자세하게 설명하지 않는다.
상기한 COG 및 포인트 투 포인트 방식을 적용한 액정 표시장치를 구현하는 경우, 저 전압의 포인트-투-포인트 차동 신호를 타이밍 컨트롤러에서 소스 드라이버 IC로 공급하게 된다.
이 경우 종래에는 종단저항 양단에서 유기된 전압의 손실을 최소화하기 위하여 종단 저항을 최대한 수신부에 가깝게 위치하도록 설계되어져 왔으며, 이러한 방법을 COG 방식에도 그대로 적용하여 일반적으로 소스 드라이버 IC 내의 수신단에 저항소자를 구현하였다.
이때 타이밍 컨트롤러와 소스 드라이버 IC 간의 신호 송수신에서, 동작속도에 큰 영향을 미치는 부분은 유리 기판 위의 전송선로(LOG)의 임피던스 값이다. 특히 COG방식의 액정표시장치에서는 LOG의 임피던스 값이 수십 내지 수백 ohm 정도로 매우 크기 때문에 기존의 전송방식처럼 소스 드라이버 IC 내에만 종단저항을 구비하는 경우 소스 드라이버 IC 입력단의 임피던스 정합이 어려워져 주파수 특성이 저하된다.
종래의 COG 포인트 투 포인트 방식의 액정표시장치에서는 동작주파수가 높지 않아 전송선로에서의 임피던스 부정합이 문제가 되지 않았으나, 고품질 고해상도의 대형 액정표시장치에 사용될 경우 매우 높은 동작 주파수가 요구되어 전송선로에서의 임피던스 정합이 요구되므로 소스 드라이버 IC 내의 수신단에 종단저항을 구비하는 종래의 방식으로는 칩-온-글라스 방식의 액정표시장치에서 고해상도 및 고품질의 영상을 구현하기에 적합하지 않은 문제가 있었다.
본 발명이 해결하고자 하는 기술적 과제는, COG 및 포인트 투 포인트 방식을 적용한 액정표시장치에서 LOG 전단 또는 타이밍 컨트롤러 출력단에 임피던스 정합저항을 구비하여 소스 드라이버 IC 입력단의 반사파를 최소화시켜 신호의 왜곡을 방지함으로써 고해상도의 영상을 표현하도록 하는 COG 방식의 액정표시장치를 제공하는데 있다.
상기 기술적 과제를 이루기 위한 본 발명의 일실시예에 따른 COG 방식의 액정표시장치는, 타이밍 컨트롤러가 장착된 PCB 및 액정패널과 적어도 하나의 소스 드라이버 IC가 칩온글래스 방식으로 실장된 유리기판을 구비하고, 상기 타이밍 컨트롤러로부터 출력되는 적어도 한 쌍의 차동신호들은 전송선로를 통해 상기 적어도 하나의 소스 드라이버 IC에 포인트 투 포인트 방식으로 전달되며, 상기 타이밍 컨트롤러 출력단에 임피던스 정합저항이 구비된 것을 특징으로 한다.
상기 기술적 과제를 이루기 위한 본 발명의 다른 일실시예에 따른 COG 방식의 액정표시장치는, 타이밍 컨트롤러가 장착된 PCB 및 액정패널과 적어도 하나의 소스 드라이버 IC가 칩온글래스 방식으로 실장된 유리기판을 구비하고, 상기 타이밍 컨트롤러로부터 출력되는 적어도 한 쌍의 차동신호들은 전송선로를 통해 상기 적어도 하나의 소스 드라이버 IC에 포인트 투 포인트 방식으로 전달되며, LOG 전단에 임피던스 정합저항이 구비된 것을 특징으로 한다.
본 발명에 따른 COG 방식의 액정표시장치에 의하면 타이밍 콘트롤러 내부 또는 PCB 상에 구현된 상기 전송선로의 종단에 임피던스 정합 저항을 배치하여, 유리 기판 상에 형성된 전송선로의 영향을 최소화함으로써 타이밍 콘트롤러와 소스 드라이버 IC 사이에서 고속 및 고품질의 신호 전송을 할 수 있는 장점이 있다.
특히 본 발명에 따른 COG 방식의 액정표시장치에 의하면 소형 및 중형 액정표시장치에만 주로 적용되었던 칩-온-글라스 기술이 대형의 액정표시장치에도 사용 가능하게 됨으로써 대형 액정표시장치의 박형화 및 경량화를 구현할 수 있고 제조 비용을 감소시킬 수 있는 효과가 있다.
도 1은 종래의 액정표시장치의 일 실시예를 나타내는 도면이다.
도 2는 도 1에 따른 종래의 액정표시장치의 등가모델을 나타내는 도면이다.
도 3은 COG 방식 및 포인트 투 포인트 방식을 적용한 종래의 액정표시장치를 나타내는 도면이다.
도 4는 도 3에 따른 종래의 액정표시장치의 등가모델을 나타내는 도면이다.
도 5는 본 발명에 따른 COG 방식의 액정표시장치의 제1 실시예를 나타내는 도면이다.
도 6은 도 5의 본 발명에 따른 COG 방식의 액정표시장치의 등가모델을 나타내는 도면이다.
도 7은 도 5의 본 발명에 따른 COG 방식의 액정표시장치의 소스 드라이버 IC에서 검출되는 차동신호의 파형에 대한 컴퓨터 시뮬레이션 결과를 나타내는 도면이다.
도 8은 본 발명에 따른 COG 방식의 액정표시장치의 제2 실시예를 나타내는 도면이다.
도 9는 도 8의 본 발명에 따른 COG 방식의 액정표시장치의 등가모델을 나타내는 도면이다.
도 10은 도 8의 본 발명에 따른 COG 방식의 액정표시장치의 소스 드라이버 IC에서 검출되는 차동신호의 파형에 대한 컴퓨터 시뮬레이션 결과를 나타내는 도면이다.
도 11은 본 발명에 따른 COG 방식의 액정표시장치의 제3 실시예를 나타내는 도면이다.
도 12는 도 11의 본 발명에 따른 COG 방식의 액정표시장치의 등가모델을 나타내는 도면이다.
이하에서는 본 발명의 구체적인 실시 예를 도면을 참조하여 상세히 설명하도록 한다.
도 5는 본 발명에 따른 COG 방식의 액정표시장치의 제1 실시예를 나타내는 도면이다.
도 5에 도시된 바와 같이 본 발명에 따른 COG 방식의 액정표시장치(500)는 인쇄회로기판(510), 유리기판(520) 및 FPC(530)를 구비한다.
상기 인쇄회로기판(510, PCB)에는 타이밍 컨트롤러(511)가 구비되어 있다. 또한 상기 PCB(510)에는 타이밍 컨트롤러(511)로부터 출력되는 한 쌍의 차동신호들을 상기 유리기판으로 전달하기 위한 전송전로(513)가 형성된다. 상기 타이밍 컨트롤러(511)에는 임피던스 정합을 위한 임피던스 정합저항(512)이 구비되어 있다.
상기 유리기판(520)에는 액정패널(521), 복수개의 소스 드라이버 IC(522) 및 복수개의 게이트 드라이버 IC(523)가 칩온글래스 방식으로 실장된다.
상기 FPC(Flexible Printed Circuit, 530)는 상기 PCB(510)와 상기 유리기판(520)의 전기적 연결을 매개한다. 상기 FPC(530)의 특성 및 기능은 공지의 것이므로 상세한 설명은 생략하기로 한다.
상기 타이밍 컨트롤러(511)로부터 출력되는 한 쌍의 차동신호들은 상기 복수 개의 소스 드라이버 IC(522)에 포인트 투 포인트 방식으로 전달된다. 상기 복수 개의 소스 드라이버 IC(522)는 수신된 차동신호를 이용하여 상기 액정패널(521)을 구동한다. 이때 상기 적어도 한 쌍의 차동신호들은, 화상데이터에 대응되는 신호 쌍 및 클럭신호 쌍이거나, 화상데이터에 대응되는 신호 쌍 또는 클럭신호 쌍에 해당된다.
PCB 전송 선로의 특성 임피던스(ZPCB)는 아래의 식 (1)과 같이 표현 되고, 타이밍 컨트롤러와 PCB 사이에서 발생하는 반사파의 비율, 즉 반사계수(Γ)는 식 (2) 와 같이 표현된다.
Figure 112010031912911-pat00001
Figure 112010031912911-pat00002
여기서, CPCB 및 LPCB는 PCB 전송 선로의 자체 커패시턴스 및 자체 리액턴스를 말한다.
이때 고속 데이터의 전송을 위해서는 타이밍 컨트롤러와 PCB 사이의 반사파를 최소화해야 한다. 즉, 타이밍 컨트롤러와 PCB 사이의 반사계수가 0(zero)이 되어야 하며, 반사계수가 '0(zero)이 되기 위해서는 PCB 전송 선로의 특성 임피던스(ZPCB)와 타이밍컨트롤러의 내부저항(RTCON)이 같아져야 한다. 이와 같이 타이밍 컨트롤러와 PCB 사이의 반사계수가 0(zero)이 되는 경우를 임피던스 정합이라 한다.
상기한 바와 같이 본 발명에 따른 COG 방식의 액정표시장치(500)에 의하면 타이밍 컨트롤러(511)의 출력단에 임피던스 정합저항(512)을 구현함으로써 타이밍 컨트롤러(511) 쪽에서 바라본 임피던스가 PCB(510) 쪽에서 바라본 임피던스와 정합이 이루어지게 된다.
이와 같이 임피던스와 정합이 이루어지면 송신되는 차동신호의 반사파를 최소화 할 수 있고 이로 인해 고품질의 신호 전송이 가능하여 고해상도의 영상을 구현할 수 있게 된다. 또한 임피던스 정합저항을 타이밍 컨트롤러(511) 내부에 구비함으로써 PCB 제조 단가를 줄일 수 있는 장점이 있다.
도 5에서는 상기 유리기판(520) 상에 구현된 상기 전송라인(LOG)이 모두 소스 드라이버 IC(522)에 직접 연결되는 것으로 도시되어 있다.
그러나 상기 유리기판(520) 상에 구현된 상기 전송라인(LOG) 중 일부는 상기 적어도 하나의 소스 드라이버 IC 중 일부에 직접 연결되고, 나머지 전송라인은 상기 일부의 전송라인이 연결된 상기 소스 드라이버 IC를 바이패스하여 나머지 소스 드라이버 IC에 연결되도록 구현하는 것도 가능하다.
도 6은 도 5의 본 발명에 따른 COG 방식의 액정표시장치의 등가모델을 나타내는 도면이다.
도 6을 참조하면, 본 발명에 따른 COG 방식의 액정표시장치의 등가모델은, 전송부(511), 임피던스 정합저항(512), PCB상 전송선로(513), FPC(530), LOG(524) 및 수신부(522)를 구비한다.
전송부의 등가모델(511)은 타이밍 컨트롤러에 대응되는 송신기(Tx)에 대한 것이고, 임피던스 정합저항(512)은 타이밍 컨트롤러 출력단에 형성된다.
PCB상의 전송선로(513)나 FPC상의 전송선로(530)의 경우 이상적인 경우를 가정하며, 유리기판(520) 상부에 구현된 전송라인(LOG, 524)에 비해 임피던스를 무시할 만한 저항 성분을 가지므로 단순하게 신호라인으로 표시하였다.
LOG의 등가모델(524)은 유리기판(520)의 상부에 구현되어 FPC의 전송선로(530)와 소스 드라이버 IC(522)를 전기적으로 연결하는 전송선로를 정의한다. 수신부의 등가모델(522)은 소스 드라이버 IC에 대응되는 수신기(Rx)으로 정의된다.
등가모델들에 포함된 수동소자의 전기적 특성, 소자의 값 및 소자들 사이의 연결 관계는 이 분야의 일반적인 기술자들이 용이하게 이해 할 수 있으므로 여기서는 자세하게 설명하지 않는다.
도 7은 도 5의 본 발명에 따른 COG 방식의 액정표시장치의 소스 드라이버 IC에서 검출되는 차동신호의 파형에 대한 컴퓨터 시뮬레이션 결과를 나타내는 도면이다.
도 7을 참고하면 소스 드라이버 IC에서 검출되는 차동전압신호의 전압차이는, 종래의 액정표시장치의 경우에 비해 본 발명에 따른 COG 방식의 액정표시장치의 경우 더 큰 값을 가짐을 알 수 있다. 차동전압신호의 차이가 크다는 것은 신호의 논리 값을 결정하는데 있어서 그 만큼 더 용이하다는 것을 의미하며 이는 곧 신호 파형의 품질이 우수하다는 것을 의미한다.
즉, 본 발명에 따른 COG 방식의 액정표시장치에 의하면 고속 동작이 가능하므로 종래 기술에 따른 COG 방식의 액정표시장치와 달리 고해상도의 화질 구현이 가능하게 된다.
도 8은 본 발명에 따른 COG 방식의 액정표시장치의 제2 실시예를 나타내는 도면이다.
도 8에 도시된 본 발명에 따른 COG 방식의 액정표시장치(500)는 상기 임피던스 정합저항(512)이 타이밍 컨트롤러(511)의 출력단이 아닌 상기 PCB(510) 상의 전송선로(513)의 종단에 구비된 것을 제외하고는 도 5에 도시된 COG 방식의 액정표시장치(500)와 동일하다.
타이밍 컨트롤러와 PCB 전송선로 사이에서와 마찬가지로 FPC 및 유리기판상의 전송 선로와 PCB 전송선로 사이에서도 고속의 데이터 전송을 위해서는 임피던스 정합이 필요하다.
식 (3)은 PCB 전송선로와 FPC 및 유리기판상의 전송 선로 사이의 반사계수를 나타낸다
Figure 112010031912911-pat00003
이때 PCB 전송선로와 FPC 및 유리기판상의 전송 선로 사이의 반사계수가 '0(zero)이 되기 위해서는 PCB 전송 선로의 특성 임피던스(ZPCB)와 유리기판 및 LOG 상의 전송 선로의 임피던스(ZFPC+RLOG)가 같아져야 한다.
도 8에 도시된 바와 같이 본 발명에 따른 COG 방식의 액정표시장치(500)는 상기 PCB(510) 상의 전송선로(513)의 종단에 임피던스 정합저항(512)을 구현함으로써 PCB(510) 쪽에서 바라본 임피던스와 유리기판(520) 및 FPC(530) 쪽에서 바라본 임피던스 사이에서 정합이 이루어지게 된다.
이와 같이 임피던스와 정합이 이루어지면 송신되는 차동신호의 반사파를 최소화 할 수 있고 이로 인해 고품질의 신호 전송이 가능하여 고해상도의 영상을 구현할 수 있게 된다.
도 9는 도 8의 본 발명에 따른 COG 방식의 액정표시장치의 등가모델을 나타내는 도면이다.
도 9에 도시된 본 발명에 따른 COG 방식의 액정표시장치의 등가모델 역시 임피던스 정합저항(512)이 타이밍 컨트롤러(511)의 출력단이 아닌 상기 PCB(510) 상의 전송선로(513)의 종단에 구비된 것을 제외하고는 도 6에 도시된 COG 방식의 액정표시장치의 등가모델과 동일하므로 상세한 설명은 생략하기로 한다.
도 10은 도 8의 본 발명에 따른 COG 방식의 액정표시장치의 소스 드라이버 IC에서 검출되는 차동신호의 파형에 대한 컴퓨터 시뮬레이션 결과를 나타내는 도면이다.
도 10을 참고하면 도 7에 도시된 것과 마찬가지로 종래 기술에 따른 COG 방식의 액정표시장치에 비해 본 발명에 따른 COG 방식의 액정표시장치를 통과한 차동신호의 전압차이가 더 크고, 이로 인해 신호 파형의 품질이 더 우수하다는 것을 알 수 있다.
도 11은 본 발명에 따른 COG 방식의 액정표시장치의 제3 실시예를 나타내는 도면이다.
도 11에 도시된 본 발명에 따른 COG 방식의 액정표시장치(500)는 상기 임피던스 정합저항(512)이 상기 PCB(510) 상의 전송선로(513)의 종단이 아닌 상기 FPC (530) 상에 구비된 것을 제외하고는 도 8에 도시된 COG 방식의 액정표시장치(500)와 동일하다.
식 (4)는 PCB 전송선로와 유리기판상의 전송 선로 사이의 반사계수를 나타낸다
Figure 112010031912911-pat00004
여기서 PCB 의 임피던스(ZPCB)와 FPC의 임피던스(ZFPC)는 같은 값으로 정합이 되었다고 가정한다. 이때 PCB 전송선로와 유리기판상의 전송 선로 사이의 반사계수가 '0(zero)이 되기 위해서는 PCB 혹은 FPC 전송 선로의 특성 임피던스(ZPCB, ZFPC)와 유리기판상의 전송 선로의 임피던스(RLOG)가 같아져야 한다.
도 10에 도시된 바와 같이 본 발명에 따른 COG 방식의 액정표시장치(500)는 상기 FPC(530)상에 임피던스 정합저항(512)을 구현함으로써 PCB(510)혹은 FPC (530)쪽에서 바라본 임피던스와 유리기판(520)쪽에서 바라본 임피던스 사이에서 정합이 이루어지게 된다.
이와 같이 임피던스 정합이 이루어지면 송신되는 차동신호의 반사파를 최소화할 수 있고 이로 인해 고품질의 신호 전송이 가능하여 고해상도의 영상을 구현할 수 있게 된다.
도 12는 도 11의 본 발명에 따른 COG 방식의 액정표시장치의 등가모델을 나타내는 도면이다.
도 12에 도시된 본 발명에 따른 COG 방식의 액정표시장치의 등가모델 역시 임피던스 정합저항(512)이 상기 PCB(510)상의 전송선로(513)의 종단이 아닌 상기 FPC(530)상에 구비된 것을 제외하고는 도 9에 도시된 COG 방식의 액정표시장치의 등가모델과 동일하므로 상세한 설명은 생략하기로 한다.
도 11의 본 발명에 따른 COG 방식의 액정표시장치의 소스 드라이버 IC에서 검출되는 차동신호의 파형에 대한 컴퓨터 시뮬레이션 결과는 도 10에 나타난 제2 실시예에 대한 컴퓨터 시뮬레이션 결과와 매우 흡사하므로 생략하기로 한다.
이상에서는 본 발명에 대한 기술사상을 첨부 도면과 함께 서술하였지만 이는 본 발명의 바람직한 실시 예를 예시적으로 설명한 것이지 본 발명을 한정하는 것은 아니다. 또한 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 이라면 누구나 본 발명의 기술적 사상의 범주를 이탈하지 않는 범위 내에서 다양한 변형 및 모방이 가능함은 명백한 사실이다.

Claims (7)

  1. 타이밍 컨트롤러가 장착된 PCB;
    액정패널 및 적어도 하나의 소스 드라이버 IC가 칩온글래스 방식으로 실장된 유리기판: 및
    상기 PCB와 상기 유리기판 사이에서 적어도 한 쌍의 차동신호의 전달 통로가 되는 FPC를 구비하고,
    상기 타이밍 컨트롤러로부터 출력되는 상기 차동신호들은 전송선로를 통해 상기 적어도 하나의 소스 드라이버 IC에 포인트 투 포인트 방식으로 전달되며,
    상기 타이밍 컨트롤러 출력단에 임피던스 정합저항이 구비된 것을 특징으로 하는 COG 방식의 액정표시장치.
  2. 타이밍 컨트롤러가 장착된 PCB;
    액정패널 및 적어도 하나의 소스 드라이버 IC가 칩온글래스 방식으로 실장된 유리기판: 및
    상기 PCB와 상기 유리기판 사이에서 적어도 한 쌍의 차동신호의 전달 통로가 되는 FPC를 구비하고,
    상기 타이밍 컨트롤러로부터 출력되는 상기 차동신호들은 전송선로를 통해 상기 적어도 하나의 소스 드라이버 IC에 포인트 투 포인트 방식으로 전달되며,
    상기 PCB 상에 구현된 상기 전송선로의 종단에 임피던스 정합저항이 구비된 것을 특징으로 하는 COG 방식의 액정표시장치.
  3. 타이밍 컨트롤러가 장착된 PCB;
    액정패널 및 적어도 하나의 소스 드라이버 IC가 칩온글래스 방식으로 실장된 유리기판: 및
    상기 PCB와 상기 유리기판 사이에서 적어도 한 쌍의 차동신호의 전달 통로가 되는 FPC를 구비하고,
    상기 타이밍 컨트롤러로부터 출력되는 상기 차동신호들은 전송선로를 통해 상기 적어도 하나의 소스 드라이버 IC에 포인트 투 포인트 방식으로 전달되며,
    상기 PCB와 상기 유리기판 사이에 위치한 상기 FPC 상에 임피던스 정합저항이 구비된 것을 특징으로 하는 COG 방식의 액정표시장치.
  4. 제1항 내지 제3항 중 어느 하나의 항에 있어서,
    상기 유리기판 상에 구현된 전송라인은 라인온글래스(Line On Glass;LOG) 방식으로 상기 소스 드라이버 IC에 연결되는 것을 특징으로 하는 COG 방식의 액정표시장치.
  5. 제4항에 있어서,
    상기 유리기판 상에 구현된 상기 전송라인 중 일부는 상기 적어도 하나의 소스 드라이버 IC 중 일부에 직접 연결되고,
    나머지 전송라인은 상기 일부의 전송라인이 연결된 상기 소스 드라이버 IC를 바이패스하여 나머지 소스 드라이버 IC에 연결되는 것을 특징으로 하는 COG 방식의 액정표시장치.
  6. 제4항에 있어서, 상기 적어도 한 쌍의 차동신호들은,
    화상데이터에 대응되는 신호 쌍 및 클럭신호 쌍이거나, 화상데이터에 대응되는 신호 쌍 또는 클럭신호 쌍이거나, 클럭신호가 임베딩된 화상데이터에 대응되는 신호 쌍인 것을 특징으로 하는 COG 방식의 액정표시장치.
  7. 삭제
KR1020100046582A 2010-05-18 2010-05-18 칩온글래스 방식의 액정표시장치 KR101129242B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020100046582A KR101129242B1 (ko) 2010-05-18 2010-05-18 칩온글래스 방식의 액정표시장치
US12/795,388 US20110285679A1 (en) 2010-05-18 2010-06-07 Chip-on-glass type liquid crystal display device
JP2010131215A JP2011242737A (ja) 2010-05-18 2010-06-08 チップオングラス方式の液晶表示装置
TW099119124A TW201142449A (en) 2010-05-18 2010-06-11 Chip-on-glass type liquid crystal display device
CN201010244776XA CN102254523A (zh) 2010-05-18 2010-08-04 玻璃覆晶型液晶显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100046582A KR101129242B1 (ko) 2010-05-18 2010-05-18 칩온글래스 방식의 액정표시장치

Publications (2)

Publication Number Publication Date
KR20110126991A KR20110126991A (ko) 2011-11-24
KR101129242B1 true KR101129242B1 (ko) 2012-03-26

Family

ID=44972133

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100046582A KR101129242B1 (ko) 2010-05-18 2010-05-18 칩온글래스 방식의 액정표시장치

Country Status (5)

Country Link
US (1) US20110285679A1 (ko)
JP (1) JP2011242737A (ko)
KR (1) KR101129242B1 (ko)
CN (1) CN102254523A (ko)
TW (1) TW201142449A (ko)

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012237868A (ja) * 2011-05-11 2012-12-06 Kyocera Display Corp 液晶表示装置
KR101367090B1 (ko) 2011-12-28 2014-02-25 주식회사 실리콘웍스 소스드라이버 집적회로 및 상기 소스드라이버 집적회로를 구비하는 디스플레이 장치
TWI474302B (zh) * 2012-07-31 2015-02-21 Himax Tech Ltd 顯示器電路
CN103594049A (zh) * 2012-08-16 2014-02-19 奇景光电股份有限公司 显示器电路
CN103810983A (zh) * 2012-11-14 2014-05-21 联咏科技股份有限公司 驱动集成电路
KR101886305B1 (ko) * 2012-11-16 2018-08-07 엘지디스플레이 주식회사 엘오지배선을 포함하는 표시장치
CN103425347B (zh) * 2013-08-02 2018-01-02 敦泰电子有限公司 触控显示装置
KR102106856B1 (ko) * 2013-12-23 2020-05-27 삼성디스플레이 주식회사 타이밍 제어부 및 이를 포함하는 표시 장치
KR102113526B1 (ko) * 2013-12-24 2020-05-21 엘지디스플레이 주식회사 영상 표시장치 및 그 제조방법
CN103745703A (zh) * 2013-12-31 2014-04-23 深圳市华星光电技术有限公司 一种液晶面板的驱动电路、液晶面板和液晶显示装置
KR102196093B1 (ko) * 2014-02-04 2020-12-31 삼성디스플레이 주식회사 표시장치
WO2015166376A1 (en) 2014-05-02 2015-11-05 Semiconductor Energy Laboratory Co., Ltd. Display device and input/output device
US10216302B2 (en) * 2014-07-22 2019-02-26 Synaptics Incorporated Routing for an integrated display and input sensing device
KR102262709B1 (ko) * 2014-10-21 2021-06-08 엘지디스플레이 주식회사 평판표시장치
CN104700804B (zh) * 2015-03-25 2018-07-10 广东威创视讯科技股份有限公司 一种cog液晶显示装置、显示控制装置及显示系统
CN104934003B (zh) * 2015-06-26 2017-07-18 昆山龙腾光电有限公司 源极驱动系统及使用其的显示装置
US10741628B2 (en) * 2016-07-25 2020-08-11 Samsung Electronics Co., Ltd. Printed circuit boards including drive circuits, and related semiconductor devices
KR102524037B1 (ko) * 2016-07-25 2023-04-21 삼성전자주식회사 인쇄회로기판 및 이를 포함하는 반도체 소자
WO2018080185A1 (ko) * 2016-10-26 2018-05-03 주식회사 실리콘웍스 멀티칩 구조의 반도체 장치 및 그를 이용한 반도체 모듈
TWI603306B (zh) * 2016-11-11 2017-10-21 友達光電股份有限公司 面板驅動電路
CN107045861B (zh) * 2017-03-24 2020-06-26 惠科股份有限公司 差分信号传输电路和显示装置
CN109036328B (zh) * 2017-06-09 2021-09-03 京东方科技集团股份有限公司 寄存器值传输方法及组件、显示装置
US10692815B2 (en) * 2017-08-17 2020-06-23 Novatek Microelectronics Corp. Chip on glass package assembly
CN107608103B (zh) * 2017-10-26 2020-07-10 惠科股份有限公司 显示面板及其应用的显示装置
CN107749240A (zh) * 2017-11-20 2018-03-02 深圳市华星光电半导体显示技术有限公司 一种显示面板以及显示器
CN110379386B (zh) * 2019-06-11 2021-10-01 惠科股份有限公司 显示面板和显示器
CN114067730B (zh) * 2021-11-17 2022-07-29 合肥达视光电科技有限公司 点对点单面透明膜显示屏控制电路
WO2023155164A1 (zh) * 2022-02-18 2023-08-24 京东方科技集团股份有限公司 一种显示装置及其驱动方法
CN115035833B (zh) * 2022-05-12 2023-06-16 重庆惠科金渝光电科技有限公司 一种控制电路、信号控制电路及显示装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100855995B1 (ko) * 2007-05-23 2008-09-02 삼성전자주식회사 디스플레이 패널 구동 장치 및 방법
KR20080088076A (ko) * 2007-03-28 2008-10-02 엘지디스플레이 주식회사 액정표시장치와 그 구동방법

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3062225B2 (ja) * 1990-08-18 2000-07-10 株式会社日立製作所 信号伝送方法及び回路
JP4721578B2 (ja) * 2001-09-07 2011-07-13 ルネサスエレクトロニクス株式会社 ドライバ回路
JP2004341101A (ja) * 2003-05-14 2004-12-02 Nec Corp 表示パネル駆動装置
JP4004994B2 (ja) * 2003-06-05 2007-11-07 株式会社アドバンスト・ディスプレイ 表示装置
TWI286239B (en) * 2005-04-27 2007-09-01 Au Optronics Corp Liquid crystal module
CN100405143C (zh) * 2005-05-19 2008-07-23 友达光电股份有限公司 液晶模块
JP4997593B2 (ja) * 2007-04-09 2012-08-08 Nltテクノロジー株式会社 表示装置
KR101405341B1 (ko) * 2007-10-30 2014-06-12 삼성디스플레이 주식회사 시인성이 개선된 액정 표시 장치
JP2009224993A (ja) * 2008-03-14 2009-10-01 Sharp Corp 差動インタフェース装置、表示制御装置、及び表示装置
JP5467568B2 (ja) * 2008-04-01 2014-04-09 株式会社ジャパンディスプレイ 電気光学装置、電子機器および電気光学装置の駆動方法
KR100971216B1 (ko) * 2008-08-25 2010-07-20 주식회사 동부하이텍 디스플레이

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080088076A (ko) * 2007-03-28 2008-10-02 엘지디스플레이 주식회사 액정표시장치와 그 구동방법
KR100855995B1 (ko) * 2007-05-23 2008-09-02 삼성전자주식회사 디스플레이 패널 구동 장치 및 방법

Also Published As

Publication number Publication date
KR20110126991A (ko) 2011-11-24
CN102254523A (zh) 2011-11-23
JP2011242737A (ja) 2011-12-01
US20110285679A1 (en) 2011-11-24
TW201142449A (en) 2011-12-01

Similar Documents

Publication Publication Date Title
KR101129242B1 (ko) 칩온글래스 방식의 액정표시장치
US6842164B2 (en) Display device
CN100485768C (zh) 显示装置和定时控制器
TWI287783B (en) Display device
KR100864926B1 (ko) 액정표시장치
US8633883B2 (en) Liquid crystal display
US10726766B2 (en) Display device and interface method thereof
US7705953B2 (en) Display device wherein a termination resistor is formed on a second connecting substrate
US8279206B2 (en) Differential signaling system and flat panel display with the same
KR20150092433A (ko) 표시장치
CN103474019A (zh) 驱动电路及使用该驱动电路的显示装置
KR20110094839A (ko) 데이터 신호와 클럭 신호 간의 스큐 보정 장치와 이를 이용한 표시장치
KR100917971B1 (ko) Cog 방식의 영상표시장치, 상기 영상표시장치에서사용하는 칼럼드라이버ic 및 차동신호수신기
WO2021103138A1 (zh) 一种驱动电路及液晶显示装置
CN208721945U (zh) 显示装置
KR20080066107A (ko) 표시 장치
CN108735179B (zh) 显示驱动装置、显示驱动组件和显示装置
KR100870499B1 (ko) 액정표시장치와 그 구동방법
KR20120044518A (ko) 평판표시장치
CN104934003B (zh) 源极驱动系统及使用其的显示装置
KR101035917B1 (ko) 라인 온 글래스형 액정 표시 장치
KR101761417B1 (ko) 액정표시장치
WO2023245663A1 (zh) 显示模组及显示装置
KR20160093806A (ko) 인쇄 회로 기판 및 이를 포함한 표시 장치
CN104518387B (zh) 配线方法、电子装置与连接器

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20141210

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20151209

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20161214

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20171204

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20181204

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20191210

Year of fee payment: 9