CN109036300B - 配置信息设置方法、组件及显示装置 - Google Patents
配置信息设置方法、组件及显示装置 Download PDFInfo
- Publication number
- CN109036300B CN109036300B CN201710434608.9A CN201710434608A CN109036300B CN 109036300 B CN109036300 B CN 109036300B CN 201710434608 A CN201710434608 A CN 201710434608A CN 109036300 B CN109036300 B CN 109036300B
- Authority
- CN
- China
- Prior art keywords
- data
- setting
- instruction
- driving chip
- source driving
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/006—Details of the interface to the display terminal
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2092—Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G3/2096—Details of the interface to the display terminal specific for a flat panel
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/006—Details of the interface to the display terminal
- G09G5/008—Clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/06—Adjustment of display parameters
- G09G2320/0693—Calibration of display systems
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2354/00—Aspects of interface with display user
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/04—Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/04—Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
- G09G2370/045—Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/08—Details of image data interface between the display device controller and the data line driver circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/10—Use of a protocol of communication by packets in interfaces along the display data pipeline
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/14—Use of low voltage differential signaling [LVDS] for display data communication
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Dc Digital Transmission (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本申请公开了一种配置信息设置方法、组件及显示装置,属于显示器制造领域。该方法用于时序控制器,时序控制器通过第一信号线与源极驱动芯片连接,该方法包括:接收用户触发的信息设置指示;根据信息设置指示,生成包括设置指示数据的信息设置指令,该设置指示数据用于指示源极驱动芯片根据设置指示数据对源极驱动芯片的配置信息进行设置;通过第一信号线向源极驱动芯片发送信息设置指令。本申请解决了源极驱动芯片的周围电路的结构较复杂的问题,实现了简化周围电路的结构的效果,用于显示装置。
Description
技术领域
本申请涉及显示器制造领域,特别涉及一种配置信息设置方法、组件及显示装置。
背景技术
点对点(英文:peer-to-peer;简称:P2P)接口因其结构简单、传输带宽可变、功耗低及电磁干扰(英文:Electromagnetic Interference;简称:EMI)性能好的特点,已经较为广泛的应用于液晶显示器的显示面板内部时序控制器(英文:Timing controller;简称:T-CON)和源极驱动芯片(英文:Source Driver;简称:SD)之间。在通过时序控制器(即发送端)与源极驱动芯片(即接收端)之间的P2P接口传输数据之前,需要对源极驱动芯片的配置信息进行设置。
相关技术中,通常是通过源极驱动芯片的周围电路对源极驱动芯片的配置信息进行设置。为了完成源极驱动芯片的配置信息的设置,周围电路需要设置有电阻和电容等元件。
在实现本申请的过程中,发明人发现相关技术至少存在以下问题:
为了完成源极驱动芯片的配置信息的设置,周围电路需要设置有电阻和电容等元件,所以周围电路的结构较复杂。
发明内容
为了解决相关技术中周围电路的结构较复杂的问题,本发明实施例提供了一种配置信息设置方法、组件及显示装置。所述技术方案如下:
第一方面,提供了一种配置信息设置方法,用于时序控制器,所述时序控制器通过第一信号线与源极驱动芯片连接,所述方法包括:
接收用户触发的信息设置指示;
根据所述信息设置指示,生成包括设置指示数据的信息设置指令,所述设置指示数据用于指示所述源极驱动芯片根据所述设置指示数据对所述源极驱动芯片的配置信息进行设置;
通过所述第一信号线向所述源极驱动芯片发送所述信息设置指令。
可选的,所述方法还包括:
接收用户触发的时钟校准指示;
根据所述时钟校准指示,生成时钟校准指令;
通过所述第一信号线依次向所述源极驱动芯片发送所述时钟校准指令和时钟校准数据,以便于所述源极驱动芯片根据所述时钟校准数据执行时钟校准操作。
可选的,每个配置指令包括依次排列的前导码、起始标识和结束标识,所述配置指令包括所述信息设置指令或所述时钟校准指令;
其中,所述前导码用于指示接收端进行时钟和相位校准,所述起始标识用于指示数据传输开始,所述结束标识用于指示数据传输结束;
所述信息设置指令中的所述起始标识和所述结束标识之间还设置有数据位,所述数据位用于携带所述设置指示数据。
可选的,所述前导码由连续的至少8比特二进制的0采用曼彻斯特编码得到;
所述起始标识包括连续2比特二进制的0;
所述数据位携带的数据为采用曼彻斯特编码得到的数据;
所述结束标识包括连续2比特二进制的1。
可选的,所述设置指示数据用于指示端口的通道数量、匹配电阻和传输速率中的至少一种。
第二方面,提供了一种配置信息设置方法,用于源极驱动芯片,所述源极驱动芯片通过第一信号线与时序控制器连接,所述方法包括:
通过所述第一信号线接收所述时序控制器发送的配置指令;
当所述配置指令为信息设置指令时,提取所述信息设置指令中的设置指示数据,所述设置指示数据用于指示所述源极驱动芯片根据所述设置指示数据对所述源极驱动芯片的配置信息进行设置;
根据所述设置指示数据对所述源极驱动芯片的配置信息进行设置。
可选的,所述配置指令包括依次排列的前导码、起始标识和结束标识,所述前导码用于指示接收端进行时钟和相位校准,所述起始标识用于指示数据传输开始,所述结束标识用于指示数据传输结束,
在所述通过所述第一信号线接收所述时序控制器发送的配置指令之后,所述方法还包括:
检测所述配置指令的起始标识之后是否为数据位,所述数据位用于携带所述设置指示数据;
当所述配置指令的起始标识之后为所述数据位时,确定所述配置指令为信息设置指令;
当所述配置指令的起始标识之后不为所述数据位时,确定所述配置指令为时钟校准指令。
可选的,所述方法还包括:
在所述配置指令为所述时钟校准指令时,将接收到所述时钟校准指令后的约定时刻接收的数据确定为时钟校准数据;
根据所述时钟校准数据执行时钟校准操作。
可选的,所述设置指示数据用于指示端口的通道数量,所述数据位包括连续2比特二进制数据,
所述根据所述设置指示数据对所述源极驱动芯片的配置信息进行设置,包括:
当所述连续2比特二进制数据为00时,将所述源极驱动芯片的端口的通道数量设置为x1;
当所述连续2比特二进制数据为01时,将所述源极驱动芯片的端口的通道数量设置为x2;
当所述连续2比特二进制数据为10或11时,将所述源极驱动芯片的端口的通道数量设置为x3,x1、x2和x3互不相同。
可选的,所述设置指示数据用于指示匹配电阻,所述数据位包括连续3比特二进制数据,
所述根据所述设置指示数据对所述源极驱动芯片的配置信息进行设置,包括:
当所述连续3比特二进制数据为000时,将所述源极驱动芯片的匹配电阻设置为y1欧姆;
当所述连续3比特二进制数据为001时,将所述源极驱动芯片的匹配电阻设置为y2欧姆;
当所述连续3比特二进制数据为010时,将所述源极驱动芯片的匹配电阻设置为y3欧姆;
当所述连续3比特二进制数据为011时,将所述源极驱动芯片的匹配电阻设置为y4欧姆;
当所述连续3比特二进制数据为100时,将所述源极驱动芯片的匹配电阻设置为y5欧姆;
当所述连续3比特二进制数据为101时,将所述源极驱动芯片的匹配电阻设置为y6欧姆,y1、y2、y3、y4、y5和y6互不相同。
可选的,所述设置指示数据用于指示传输速率,所述数据位包括连续5比特二进制数据,
所述根据所述设置指示数据对所述源极驱动芯片的配置信息进行设置,包括:
当所述连续5比特二进制数据为00000时,将所述源极驱动芯片的传输速率设置为540兆比特每秒,且当00000增加1比特二进制的1时,所述源极驱动芯片的传输速率增加108兆比特每秒。
第三方面,提供了一种配置信息设置组件,用于时序控制器,所述时序控制器通过第一信号线与源极驱动芯片连接,所述配置信息设置组件包括:
第一接收模块,用于接收用户触发的信息设置指示;
第一生成模块,用于根据所述信息设置指示,生成包括设置指示数据的信息设置指令,所述设置指示数据用于指示所述源极驱动芯片根据所述设置指示数据对所述源极驱动芯片的配置信息进行设置;
第一发送模块,用于通过所述第一信号线向所述源极驱动芯片发送所述信息设置指令。
可选的,所述配置信息设置组件还包括:
第二接收模块,用于接收用户触发的时钟校准指示;
第二生成模块,用于根据所述时钟校准指示,生成时钟校准指令;
第二发送模块,用于通过所述第一信号线依次向所述源极驱动芯片发送所述时钟校准指令和时钟校准数据,以便于所述源极驱动芯片根据所述时钟校准数据执行时钟校准操作。
可选的,每个配置指令包括依次排列的前导码、起始标识和结束标识,所述配置指令包括所述信息设置指令或所述时钟校准指令;
其中,所述前导码用于指示接收端进行时钟和相位校准,所述起始标识用于指示数据传输开始,所述结束标识用于指示数据传输结束;
所述信息设置指令中的所述起始标识和所述结束标识之间还设置有数据位,所述数据位用于携带所述设置指示数据。
可选的,所述前导码由连续的至少8比特二进制的0采用曼彻斯特编码得到;
所述起始标识包括连续2比特二进制的0;
所述数据位携带的数据为采用曼彻斯特编码得到的数据;
所述结束标识包括连续2比特二进制的1。
可选的,所述设置指示数据用于指示端口的通道数量、匹配电阻和传输速率中的至少一种。
第四方面,提供了一种配置信息设置组件,用于源极驱动芯片,所述源极驱动芯片通过第一信号线与时序控制器连接,所述配置信息设置组件包括:
接收模块,用于通过所述第一信号线接收所述时序控制器发送的配置指令;
提取模块,用于在所述配置指令为信息设置指令时,提取所述信息设置指令中的设置指示数据,所述设置指示数据用于指示所述源极驱动芯片根据所述设置指示数据对所述源极驱动芯片的配置信息进行设置;
设置模块,用于根据所述设置指示数据对所述源极驱动芯片的配置信息进行设置。
可选的,所述配置指令包括依次排列的前导码、起始标识和结束标识,所述前导码用于指示接收端进行时钟和相位校准,所述起始标识用于指示数据传输开始,所述结束标识用于指示数据传输结束,
所述配置信息设置组件还包括:
检测模块,用于检测所述配置指令的起始标识之后是否为数据位,所述数据位用于携带所述设置指示数据;
第一确定模块,用于在所述配置指令的起始标识之后为所述数据位时,确定所述配置指令为信息设置指令;
第二确定模块,用于在所述配置指令的起始标识之后不为所述数据位时,确定所述配置指令为时钟校准指令。
可选的,所述配置信息设置组件还包括:
第三确定模块,用于在所述配置指令为所述时钟校准指令时,将接收到所述时钟校准指令后的约定时刻接收的数据确定为时钟校准数据;
执行模块,用于根据所述时钟校准数据执行时钟校准操作。
可选的,所述设置指示数据用于指示端口的通道数量,所述数据位包括连续2比特二进制数据,
所述设置模块,具体用于:
当所述连续2比特二进制数据为00时,将所述源极驱动芯片的端口的通道数量设置为x1;
当所述连续2比特二进制数据为01时,将所述源极驱动芯片的端口的通道数量设置为x2;
当所述连续2比特二进制数据为10或11时,将所述源极驱动芯片的端口的通道数量设置为x3,x1、x2和x3互不相同。
可选的,所述设置指示数据用于指示匹配电阻,所述数据位包括连续3比特二进制数据,
所述设置模块,具体用于:
当所述连续3比特二进制数据为000时,将所述源极驱动芯片的匹配电阻设置为y1欧姆;
当所述连续3比特二进制数据为001时,将所述源极驱动芯片的匹配电阻设置为y2欧姆;
当所述连续3比特二进制数据为010时,将所述源极驱动芯片的匹配电阻设置为y3欧姆;
当所述连续3比特二进制数据为011时,将所述源极驱动芯片的匹配电阻设置为y4欧姆;
当所述连续3比特二进制数据为100时,将所述源极驱动芯片的匹配电阻设置为y5欧姆;
当所述连续3比特二进制数据为101时,将所述源极驱动芯片的匹配电阻设置为y6欧姆,y1、y2、y3、y4、y5和y6互不相同。
可选的,所述设置指示数据用于指示传输速率,所述数据位包括连续5比特二进制数据,
所述设置模块,具体用于:
在所述连续5比特二进制数据为00000时,将所述源极驱动芯片的传输速率设置为540兆比特每秒,且当00000增加1比特二进制的1时,所述源极驱动芯片的传输速率增加108兆比特每秒。
第五方面,提供了一种显示装置,包括时序控制器和源极驱动芯片,
所述时序控制器包括第三方面所述的配置信息设置组件;
所述源极驱动芯片包括第四方面所述的配置信息设置组件。
第六方面,提供了一种计算机可读存储介质,所述计算机可读存储介质中存储有指令,当所述计算机可读存储介质在计算机上运行时,使得计算机执行第一方面任一所述的配置信息设置方法。
第七方面,提供了一种计算机可读存储介质,所述计算机可读存储介质中存储有指令,当所述计算机可读存储介质在计算机上运行时,使得计算机执行第二方面任一所述的配置信息设置方法。
本发明实施例提供的技术方案带来的有益效果是:
由于时序控制器能够根据用户触发的信息设置指示,生成包括设置指示数据的信息设置指令,并通过第一信号线向源极驱动芯片发送信息设置指令,使得源极驱动芯片能够根据设置指示数据对源极驱动芯片的配置信息进行设置,该过程使得周围电路无需完成源极驱动芯片的配置信息的设置,周围电路无需设置有电阻和电容等元件,所以简化了周围电路的结构,同时也使得源极驱动芯片的配置信息的设置更加灵活。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1-1是本发明实施例提供的一种配置信息设置方法的应用环境示意图;
图1-2是相关技术中源极驱动芯片的周围电路的结构示意图;
图1-3是本发明实施例提供的一种配置信息设置方法的流程图;
图1-4是本发明实施例提供的另一种配置信息设置方法的流程图;
图2-1是本发明实施例提供的又一种配置信息设置方法的流程图;
图2-2是本发明实施例提供的一种信息设置指令的格式示意图;
图2-3是本发明实施例提供的一种时钟校准指令的格式示意图;
图2-4是本发明实施例提供的一种检测配置指令的数据位的流程图;
图2-5是本发明实施例提供的一种接收时钟校准指令和时钟校准数据的时间示意图;
图3-1是本发明实施例提供的一种配置信息设置组件的结构示意图;
图3-2是本发明实施例提供的另一种配置信息设置组件的结构示意图;
图4-1是本发明实施例提供的又一种配置信息设置组件的结构示意图;
图4-2是本发明实施例提供的再一种配置信息设置组件的结构示意图。
具体实施方式
为使本申请的目的、技术方案和优点更加清楚,下面将结合附图对本发明实施方式作进一步地详细描述。
图1-1示出了本发明实施例提供的一种配置信息设置方法的应用环境示意图。如图1-1所示,该配置信息设置方法应用于显示装置中,显示装置一般可以包括显示面板以及用于驱动该显示面板的面板驱动电路,面板驱动电路包括时序控制器100和多个源极驱动芯片200。在面板驱动电路中,通常包括两种信号线,该两种信号线包括:第一信号线和第二信号线,第一信号线的信号传输速率小于第二信号线,该第一信号线可称为低速信号线,第二信号线可称为高速信号线。该时序控制器100的多个第二信号线H与多个源极驱动芯片200一一对应连接,该时序控制器100还连接有一第一信号线L,多个源极驱动芯片200并联,且与第一信号线L连接。相关技术中,第一信号线L用于执行时钟校准操作。源极驱动芯片设置有周围电路,该周围电路用于完成源极驱动芯片的配置信息的设置,为了完成源极驱动芯片的配置信息的设置,周围电路需要设置有电阻和电容等元件。图1-2示例性地示出了一种用于设置源极驱动芯片200的配置信息的周围电路12的结构示意图,参见图1-2,周围电路12设置有电阻R1、电阻R2和电容C1。显然,配置信息的设置使得周围电路的结构较复杂。
而在本发明实施例中,该第一信号线L除了能够执行时钟校准操作外,还能够完成源极驱动芯片的配置信息的设置,例如,设置源极驱动芯片的端口的通道数量,将源极驱动芯片的端口的通道数量设置为1、2或3;又如,设置源极驱动芯片的传输速率,将传输速率设置为540Mbps(兆比特每秒)、648Mbps等等。在本发明实施例中,由于第一信号线能够完成源极驱动芯片的配置信息的设置,所以周围电路无需完成源极驱动芯片的配置信息的设置,周围电路无需设置电阻和电容等元件,这样一来,周围电路的结构更加简单。
本发明实施例提供了一种配置信息设置方法,用于图1-1所示应用环境中的时序控制器100,如图1-3所示,该方法包括:
步骤101、接收用户触发的信息设置指示。
步骤102、根据信息设置指示,生成包括设置指示数据的信息设置指令,该设置指示数据用于指示源极驱动芯片根据设置指示数据对源极驱动芯片的配置信息进行设置。该源极驱动芯片可以为图1-1所示应用环境中的任一源极驱动芯片。
步骤103、通过第一信号线向源极驱动芯片发送信息设置指令。
综上所述,本发明实施例提供的配置信息设置方法,由于时序控制器能够根据用户触发的信息设置指示,生成包括设置指示数据的信息设置指令,并通过第一信号线向源极驱动芯片发送信息设置指令,使得源极驱动芯片能够根据设置指示数据对源极驱动芯片的配置信息进行设置,该方法使得周围电路无需完成源极驱动芯片的配置信息的设置,周围电路无需设置有电阻和电容等元件,所以简化了周围电路的结构。
本发明实施例提供了另一种配置信息设置方法,用于图1-1所示应用环境中的任一源极驱动芯片200,如图1-4所示,该方法包括:
步骤201、通过第一信号线接收时序控制器发送的配置指令。
步骤202、当配置指令为信息设置指令时,提取信息设置指令中的设置指示数据,该设置指示数据用于指示源极驱动芯片根据设置指示数据对源极驱动芯片的配置信息进行设置。
步骤203、根据设置指示数据对源极驱动芯片的配置信息进行设置。
综上所述,本发明实施例提供的配置信息设置方法,源极驱动芯片通过第一信号线接收时序控制器发送的配置指令,并在配置指令为信息设置指令时,提取设置指示数据,再根据设置指示数据对源极驱动芯片的配置信息进行设置,该方法使得周围电路无需完成源极驱动芯片的配置信息的设置,周围电路无需设置有电阻和电容等元件,所以简化了周围电路的结构。
本发明实施例提供了又一种配置信息设置方法,用于图1-1所示应用环境,如图2-1所示,该方法包括:
步骤301、时序控制器接收用户触发的信息设置指示。
时序控制器接收用户触发的信息设置指示,便于生成包括设置指示数据的信息设置指令。
步骤302、时序控制器根据信息设置指示,生成包括设置指示数据的信息设置指令。
该设置指示数据用于指示源极驱动芯片根据设置指示数据对源极驱动芯片的配置信息进行设置。该源极驱动芯片为图1-1所示应用环境中的任一源极驱动芯片。
示例的,该设置指示数据可以用于指示源极驱动芯片根据设置指示数据对源极驱动芯片的端口的通道数量进行设置,也可以用于指示源极驱动芯片根据设置指示数据对源极驱动芯片的匹配电阻进行设置,还可以用于指示源极驱动芯片根据设置指示数据对源极驱动芯片的传输速率进行设置,还可以用于指示源极驱动芯片根据设置指示数据对源极驱动芯片的其他配置信息进行设置,比如设置扰码功能启用、信号质量配置参数等。也可以同时对多个配置信息进行设置,本发明实施例对待设置的配置信息的内容不做限定。
需要说明的是,时序控制器可以接收用户触发的信息设置指示,也可以接收用户触发的时钟校准指示。时序控制器根据接收到的指示生成对应的配置指令,该配置指令包括信息设置指令或时钟校准指令。比如,当时序控制器接收到信息设置指示时,时序控制器根据信息设置指令生成包括设置指示数据的信息设置指令;而当时序控制器接收到时钟校准指示时,时序控制器根据时钟校准指示生成时钟校准指令。
时序控制器生成的每个配置指令包括依次排列的前导码、起始标识和结束标识。其中,前导码用于指示接收端进行时钟和相位校准,起始标识用于指示数据传输开始,结束标识用于指示数据传输结束;信息设置指令中的起始标识和结束标识之间还设置有数据位,数据位用于携带设置指示数据。
示例的,图2-2示出了一种信息设置指令的格式示意图。参见图2-2,前导码可以由连续的至少8比特二进制的0采用曼彻斯特(Manchester)编码得到,图2-2以该前导码由连续的8比特二进制的0采用曼彻斯特编码得到来进行示意性说明;起始标识可以保持低电平信号且不进行曼彻斯特编码,例如包括连续的至少2比特二进制的0,图2-2以该起始标识为连续的2比特二进制的0进行示意性说明;数据位携带的数据为采用曼彻斯特编码得到的数据;结束标识可以保持高电平信号且不进行曼彻斯特编码,例如包括连续的至少2比特二进制的1,图2-2以该结束标识为连续的2比特二进制的1进行示意性说明。
示例的,图2-3示出了一种时钟校准指令的格式示意图。参见图2-3,该时钟校准指令包括依次排列的前导码、起始标识和结束标识。前导码可以由连续的8比特二进制的0采用曼彻斯特编码得到,起始标识包括连续2比特二进制的0,结束标识包括连续的2比特二进制的1。
步骤303、时序控制器通过第一信号线向源极驱动芯片发送信息设置指令。
示例的,该配置指令还可以包括待执行相应操作的源极驱动芯片的身份标识,当源极驱动芯片接收到时序控制器发送的配置指令后,可以检测配置指令中的身份标识是否与自身的身份标识相同,当配置指令中的身份标识与自身的身份标识相同时,源极驱动芯片执行相应操作,比如设置配置信息(参见步骤304和步骤305),或执行时钟校准操作(参见步骤309)。
其中,源极驱动芯片的身份标识是时序控制器预先与源极驱动芯片约定配置的。
步骤304、源极驱动芯片提取信息设置指令中的设置指示数据。
对于源极驱动芯片来说,源极驱动芯片通过第一信号线接收时序控制器发送的配置指令。当配置指令为信息设置指令时,源极驱动芯片提取信息设置指令中的设置指示数据,进而根据设置指示数据对源极驱动芯片的配置信息进行设置。
源极驱动芯片为了判断配置指令是否为信息设置指令,在通过第一信号线接收时序控制器发送的配置指令之后,如图2-4所示,该方法还包括:
步骤3041、检测配置指令的起始标识之后是否为数据位。当配置指令的起始标识之后为数据位时,执行步骤3042;当配置指令的起始标识之后不为数据位时,执行步骤3043。
假设源极驱动芯片接收到的配置指令的格式如图2-2所示,即起始标识之后为数据位,源极驱动芯片则确定该配置指令为信息设置指令;假设源极驱动芯片接收到的配置指令的格式如图2-3所示,起始标识之后不为数据位时,源极驱动芯片则确定该配置指令为时钟校准指令。
步骤3042、确定配置指令为信息设置指令。
当配置指令的起始标识之后为数据位时,源极驱动芯片确定接收到的配置指令为信息设置指令,那么源极驱动芯片提取信息设置指令中的设置指示数据,便于根据设置指示数据对源极驱动芯片的配置信息进行设置。
步骤3043、确定配置指令为时钟校准指令。
当配置指令的起始标识之后不为数据位时,源极驱动芯片确定接收到的配置指令为时钟校准指令,那么源极驱动芯片将接收到时钟校准指令后的约定时刻接收的数据确定为时钟校准数据,便于根据时钟校准数据执行时钟校准操作。
步骤305、源极驱动芯片根据设置指示数据对源极驱动芯片的配置信息进行设置。
源极驱动芯片确定接收到的配置指令为信息设置指令后,提取信息设置指令中的设置指示数据,并根据设置指示数据对源极驱动芯片的配置信息进行设置。
示例的,设置指示数据可以用于指示端口的通道数量,也即,源极驱动芯片接收到信息设置指令后,可以根据信息设置指令中的设置指示数据对源极驱动芯片的端口的通道数量进行设置,比如,将源极驱动芯片的端口的通道数量设置为1、2或3。示例的,参见图2-2,数据位可以包括连续2比特二进制数据,相应的,步骤305可以包括:
当连续2比特二进制数据为00时,将源极驱动芯片的端口的通道数量设置为x1;
当连续2比特二进制数据为01时,将源极驱动芯片的端口的通道数量设置为x2;
当连续2比特二进制数据为10或11时,将源极驱动芯片的端口的通道数量设置为x3,x1、x2和x3互不相同。示例的,x1可以等于1,x2可以等于2,x3可以等于3。本发明实施例对x1、x2和x3的取值不做限定。
示例的,设置指示数据还可以用于指示匹配电阻,也即,源极驱动芯片接收到信息设置指令后,可以根据信息设置指令中的设置指示数据对源极驱动芯片的匹配电阻进行设置,比如,将源极驱动芯片的匹配电阻设置为100欧姆、150欧姆或300欧姆等。示例的,参见图2-2,数据位可以包括连续3比特二进制数据,相应的,步骤305可以包括:
当连续3比特二进制数据为000时,将源极驱动芯片的匹配电阻设置为y1欧姆;
当连续3比特二进制数据为001时,将源极驱动芯片的匹配电阻设置为y2欧姆;
当连续3比特二进制数据为010时,将源极驱动芯片的匹配电阻设置为y3欧姆;
当连续3比特二进制数据为011时,将源极驱动芯片的匹配电阻设置为y4欧姆;
当连续3比特二进制数据为100时,将源极驱动芯片的匹配电阻设置为y5欧姆;
当连续3比特二进制数据为101时,将源极驱动芯片的匹配电阻设置为y6欧姆,y1、y2、y3、y4、y5和y6互不相同。示例的,y1可以等于100,y2可以等于110,y3可以等于150,y4可以等于170,y5可以等于300,y6可以等于400。本发明实施例对y1、y2、y3、y4、y5和y6的取值不做限定。
示例的,设置指示数据还用于指示传输速率,也即,源极驱动芯片接收到信息设置指令后,可以根据信息设置指令中的设置指示数据对源极驱动芯片的传输速率进行设置,比如,将源极驱动芯片的传输速率设置为540Mbps、648Mbps等。示例的,参见图2-2,数据位可以包括连续5比特二进制数据,相应的,步骤305可以包括:
当连续5比特二进制数据为00000时,将源极驱动芯片的传输速率设置为540Mbps,且当00000增加1比特二进制的1时,源极驱动芯片的传输速率增加108Mbps。此外,当连续5比特二进制数据为00000时,也可以将源极驱动芯片的传输速率设置为其他速率,本发明实施例对此不作限定。
示例的,设置指示数据还用于指示扰码功能启用,也即,源极驱动芯片接收到信息设置指令后,可以根据信息设置指令中的设置指示数据确定是否启用扰码功能。此外,设置指示数据还可以用于指示信号质量配置参数、身份标识等。
示例的,可以通过数据位的第一个字节中的bit[3]和bit[4]来指示源极驱动芯片的端口的通道数量。比如当bit[3]为0且bit[4]为0时,源极驱动芯片将源极驱动芯片的端口的通道数量设置为1;当bit[3]为0且bit[4]为1时,源极驱动芯片将源极驱动芯片的端口的通道数量设置为2;当bit[3]为1时,源极驱动芯片将源极驱动芯片的端口的通道数量设置为3。
示例的,可以通过数据位的第二个字节中的bit[0]~bit[2]来指示源极驱动芯片的匹配电阻。比如当bit[0]~bit[2]为000时,源极驱动芯片将源极驱动芯片的匹配电阻设置为100欧姆;当bit[0]~bit[2]为001时,源极驱动芯片将源极驱动芯片的匹配电阻设置为110欧姆等。
示例的,可以通过数据位的第三个字节中的bit[0]~bit[4]来指示源极驱动芯片的传输速率。比如当bit[0]~bit[4]为00000时,源极驱动芯片将源极驱动芯片的传输速率设置为540Mbps;当bit[0]~bit[4]为00001时,源极驱动芯片将源极驱动芯片的传输速率设置为648Mbps;当bit[0]~bit[4]为00010时,源极驱动芯片将源极驱动芯片的传输速率设置为756Mbps;当bit[0]~bit[4]为00011时,源极驱动芯片将源极驱动芯片的传输速率设置为864Mbps等。
示例的,可以通过数据位的第三个字节中的bit[7]来指示是否启用扰码功能。比如当bit[7]为0时,禁用扰码功能;当bit[7]为1时,启用扰码功能。
在本发明实施例中,由于第一信号线能够完成源极驱动芯片的配置信息的设置,所以周围电路无需完成源极驱动芯片的配置信息的设置,周围电路无需设置电阻和电容等元件,这样一来,周围电路的结构更加简单。另外,通过第一信号线设置源极驱动芯片的配置信息,也使得源极驱动芯片的配置信息的设置更加灵活。
步骤306、时序控制器接收用户触发的时钟校准指示。
如上所述,时序控制器除了接收用户触发的信息设置指示外,还可以接收用户触发的时钟校准指示。
步骤307、时序控制器根据时钟校准指示,生成时钟校准指令。
当时序控制器接收到时钟校准指示后,时序控制器根据时钟校准指示,生成时钟校准指令,该时钟校准指令的格式可以如图2-3所示。时钟校准指令包括依次排列的前导码、起始标识和结束标识。示例的,该前导码可以由连续的8比特二进制的0采用曼彻斯特编码得到,该起始标识包括连续2比特二进制的0,该结束标识包括连续的2比特二进制的1。
步骤308、时序控制器通过第一信号线依次向源极驱动芯片发送时钟校准指令和时钟校准数据。
本发明实施例中,为了完成时钟校准操作,并降低数据传输的错误率,时序控制器通过第一信号线依次向源极驱动芯片发送时钟校准指令和时钟校准数据。其中,时序控制器发送时钟校准指令和发送时钟校准数据的间隔时长是时序控制器和源极驱动芯片预先设置好的。
对于源极驱动芯片来说,在配置指令为时钟校准指令时,源极驱动芯片将接收到时钟校准指令后的约定时刻接收的数据确定为时钟校准数据。该约定时刻时是根据时序控制器发送时钟校准指令和发送时钟校准数据的间隔时长确定的。示例的,时序控制器发送时钟校准指令和发送时钟校准数据的间隔时长为△t,假设源极驱动芯片在t1时刻接收到时钟校准指令,那么源极驱动芯片会将(t1+△t)时刻接收到的数据确定为时钟校准数据,(t1+△t)时刻即为约定时刻。如图2-5所示。当源极驱动芯片接收到时钟校准数据后,便可以根据时钟校准数据执行时钟校准操作。关于时钟校准数据的说明可以参考相关技术,在此不再赘述。
步骤309、源极驱动芯片根据时钟校准数据执行时钟校准操作。
在本发明实施例中,时序控制器通过第一信号线依次向源极驱动芯片发送时钟校准指令和时钟校准数据,该时钟校准指令不包括数据位,当源极驱动芯片接收到时钟校准指令时,会将接收到时钟校准指令后的约定时刻接收的数据确定为时钟校准数据,进而执行时钟校准操作,该过程能够使源极驱动芯片快速进入时钟校准阶段,时钟校准的速度较快。关于根据时钟校准数据执行时钟校准操作的具体过程可以参考相关技术。
本发明实施例提供的配置信息设置方法,使得周围电路无需完成源极驱动芯片的配置信息的设置,周围电路无需设置有电阻和电容等元件,简化了周围电路的结构,且增强了源极驱动芯片的通用性,使得源极驱动芯片的配置信息的设置更加灵活。另外,使得源极驱动芯片能够快速进入时钟校准阶段,缩短了时钟校准所需用的时间。
需要说明的是,本发明实施例提供的配置信息设置方法步骤的先后顺序可以进行适当调整,步骤也可以根据情况进行相应增减,比如步骤301和步骤306无先后顺序。任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到变化的方法,都应涵盖在本申请的保护范围之内,因此不再赘述。
综上所述,本发明实施例提供的配置信息设置方法,由于时序控制器能够根据用户触发的信息设置指示,生成包括设置指示数据的信息设置指令,并通过第一信号线向源极驱动芯片发送信息设置指令,源极驱动芯片再提取信息设置指令中的设置指示数据,并根据设置指示数据对源极驱动芯片的配置信息进行设置,该方法使得周围电路无需完成源极驱动芯片的配置信息的设置,周围电路无需设置有电阻和电容等元件,所以简化了周围电路的结构,增强了源极驱动芯片的通用性,同时也使得源极驱动芯片的配置信息的设置更加灵活,此外,还缩短了时钟校准所需用的时间。
本发明实施例提供了一种配置信息设置组件,用于图1-1所示应用环境中的时序控制器100,如图3-1所示,该配置信息设置组件300包括:
第一接收模块310,用于接收用户触发的信息设置指示。
第一生成模块320,用于根据信息设置指示,生成包括设置指示数据的信息设置指令,该设置指示数据用于指示源极驱动芯片根据设置指示数据对源极驱动芯片的配置信息进行设置。
第一发送模块330,用于通过第一信号线向源极驱动芯片发送信息设置指令。
综上所述,本发明实施例提供的配置信息设置组件,由于时序控制器能够根据用户触发的信息设置指示,生成包括设置指示数据的信息设置指令,并通过第一信号线向源极驱动芯片发送信息设置指令,使得源极驱动芯片根据设置指示数据对源极驱动芯片的配置信息进行设置,该组件使得周围电路无需完成源极驱动芯片的配置信息的设置,周围电路无需设置有电阻和电容等元件,所以简化了周围电路的结构。
进一步的,如图3-2所示,配置信息设置组件300还可以包括:
第二接收模块340,用于接收用户触发的时钟校准指示。
第二生成模块350,用于根据时钟校准指示,生成时钟校准指令。
第二发送模块360,用于通过第一信号线依次向源极驱动芯片发送时钟校准指令和时钟校准数据,以便于源极驱动芯片根据时钟校准数据执行时钟校准操作。
可选的,每个配置指令包括依次排列的前导码、起始标识和结束标识,配置指令包括信息设置指令或时钟校准指令。
其中,前导码用于指示接收端进行时钟和相位校准,起始标识用于指示数据传输开始,结束标识用于指示数据传输结束。
信息设置指令中的起始标识和结束标识之间还设置有数据位,数据位用于携带设置指示数据。
示例的,前导码由连续的至少8比特二进制的0采用曼彻斯特编码得到;
起始标识包括连续2比特二进制的0;
数据位携带的数据为采用曼彻斯特编码得到的数据;
结束标识包括连续2比特二进制的1。
可选的,设置指示数据用于指示端口的通道数量、匹配电阻和传输速率中的至少一种。
综上所述,本发明实施例提供的配置信息设置组件,由于时序控制器能够根据用户触发的信息设置指示,生成包括设置指示数据的信息设置指令,并通过第一信号线向源极驱动芯片发送信息设置指令,使得源极驱动芯片根据设置指示数据对源极驱动芯片的配置信息进行设置,该组件使得周围电路无需完成源极驱动芯片的配置信息的设置,周围电路无需设置有电阻和电容等元件,所以简化了周围电路的结构。
本发明实施例提供了另一种配置信息设置组件,用于图1-1所示应用环境中的源极驱动芯片200,如图4-1所示,该配置信息设置组件400包括:
接收模块410,用于通过第一信号线接收时序控制器发送的配置指令。
提取模块420,用于在配置指令为信息设置指令时,提取信息设置指令中的设置指示数据,该设置指示数据用于指示源极驱动芯片根据设置指示数据对源极驱动芯片的配置信息进行设置。
设置模块430,用于根据设置指示数据对源极驱动芯片的配置信息进行设置。
综上所述,本发明实施例提供的配置信息设置组件,源极驱动芯片通过第一信号线接收时序控制器发送的配置指令,并在配置指令为信息设置指令时,提取设置指示数据,再根据设置指示数据对源极驱动芯片的配置信息进行设置,该组件使得周围电路无需完成源极驱动芯片的配置信息的设置,周围电路无需设置有电阻和电容等元件,所以简化了周围电路的结构。
可选的,配置指令包括依次排列的前导码、起始标识和结束标识,前导码用于指示接收端进行时钟和相位校准,起始标识用于指示数据传输开始,结束标识用于指示数据传输结束,进一步的,如图4-2所示,该配置信息设置组件400还可以包括:
检测模块440,用于检测配置指令的起始标识之后是否为数据位,数据位用于携带设置指示数据。
第一确定模块450,用于在配置指令的起始标识之后为数据位时,确定配置指令为信息设置指令。
第二确定模块460,用于在配置指令的起始标识之后不为数据位时,确定配置指令为时钟校准指令。
进一步的,如图4-2所示,该配置信息设置组件400还可以包括:
第三确定模块470,用于在配置指令为时钟校准指令时,将接收到时钟校准指令后的约定时刻接收的数据确定为时钟校准数据。
执行模块480,用于根据时钟校准数据执行时钟校准操作。
可选的,设置指示数据可以用于指示端口的通道数量,数据位包括连续2比特二进制数据,相应的,设置模块430,具体用于:
当连续2比特二进制数据为00时,将源极驱动芯片的端口的通道数量设置为x1;
当所述连续2比特二进制数据为01时,将所述源极驱动芯片的端口的通道数量设置为x2;
当所述连续2比特二进制数据为10或11时,将所述源极驱动芯片的端口的通道数量设置为x3,x1、x2和x3互不相同。
可选的,设置指示数据还可以用于指示匹配电阻,数据位包括连续3比特二进制数据,相应的,设置模块430,具体用于:
当连续3比特二进制数据为000时,将源极驱动芯片的匹配电阻设置为y1欧姆;
当连续3比特二进制数据为001时,将源极驱动芯片的匹配电阻设置为y2欧姆;
当连续3比特二进制数据为010时,将源极驱动芯片的匹配电阻设置为y3欧姆;
当连续3比特二进制数据为011时,将源极驱动芯片的匹配电阻设置为y4欧姆;
当连续3比特二进制数据为100时,将源极驱动芯片的匹配电阻设置为y5欧姆;
当连续3比特二进制数据为101时,将源极驱动芯片的匹配电阻设置为y6欧姆,y1、y2、y3、y4、y5和y6互不相同。
可选的,设置指示数据用于指示传输速率,数据位包括连续5比特二进制数据,相应的,设置模块430,具体用于:
在连续5比特二进制数据为00000时,将源极驱动芯片的传输速率设置为540兆比特每秒,且当00000增加1比特二进制的1时,源极驱动芯片的传输速率增加108兆比特每秒。
综上所述,本发明实施例提供的配置信息设置组件,源极驱动芯片通过第一信号线接收时序控制器发送的配置指令,并在配置指令为信息设置指令时,提取设置指示数据,再根据设置指示数据对源极驱动芯片的配置信息进行设置,该组件使得周围电路无需完成源极驱动芯片的配置信息的设置,周围电路无需设置有电阻和电容等元件,所以简化了周围电路的结构。
本发明实施例还提供了一种显示装置,该显示装置包括时序控制器和源极驱动芯片。
其中,时序控制器包括图3-1或图3-2所示的配置信息设置组件;
源极驱动芯片包括图4-1或图4-2所示的配置信息设置组件。
该显示装置可以为液晶面板、电子纸、有机发光二极管(英文:OrganicLight-Emitting Diode;简称:OLED)面板、手机、平板电脑、电视机(如包括背光亮度控制单元的液晶电视机)、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
本发明实施例还提供了一种计算机可读存储介质,所述计算机可读存储介质中存储有指令,当所述计算机可读存储介质在计算机上运行时,使得计算机执行图1-3或图2-1所示的配置信息设置方法。
本发明实施例还提供了一种计算机可读存储介质,所述计算机可读存储介质中存储有指令,当所述计算机可读存储介质在计算机上运行时,使得计算机执行图1-4或图2-1所示的配置信息设置方法。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的装置和模块的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
本领域技术人员在考虑说明书及实践这里公开的发明后,将容易想到本申请的其它实施方案。本申请旨在涵盖本申请的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本申请的一般性原理并包括本申请未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本申请的真正范围和精神由权利要求指出。
应当理解的是,本申请并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本申请的范围仅由所附的权利要求来限制。
Claims (21)
1.一种配置信息设置方法,其特征在于,用于时序控制器,所述时序控制器通过第一信号线与源极驱动芯片连接,所述方法包括:
接收用户触发的信息设置指示;
根据所述信息设置指示,生成包括设置指示数据的信息设置指令,所述设置指示数据用于指示所述源极驱动芯片根据所述设置指示数据对所述源极驱动芯片的配置信息进行设置;
通过所述第一信号线向所述源极驱动芯片发送所述信息设置指令;
所述方法还包括:
接收用户触发的时钟校准指示;
根据所述时钟校准指示,生成时钟校准指令;
通过所述第一信号线依次向所述源极驱动芯片发送所述时钟校准指令和时钟校准数据,以便于所述源极驱动芯片根据所述时钟校准数据执行时钟校准操作。
2.根据权利要求1所述的方法,其特征在于,
每个配置指令包括依次排列的前导码、起始标识和结束标识,所述配置指令包括所述信息设置指令或所述时钟校准指令;
其中,所述前导码用于指示接收端进行时钟和相位校准,所述起始标识用于指示数据传输开始,所述结束标识用于指示数据传输结束;
所述信息设置指令中的所述起始标识和所述结束标识之间还设置有数据位,所述数据位用于携带所述设置指示数据。
3.根据权利要求2所述的方法,其特征在于,
所述前导码由连续的至少8比特二进制的0采用曼彻斯特编码得到;
所述起始标识包括连续2比特二进制的0;
所述数据位携带的数据为采用曼彻斯特编码得到的数据;
所述结束标识包括连续2比特二进制的1。
4.根据权利要求1所述的方法,其特征在于,
所述设置指示数据用于指示端口的通道数量、匹配电阻和传输速率中的至少一种。
5.一种配置信息设置方法,其特征在于,用于源极驱动芯片,所述源极驱动芯片通过第一信号线与时序控制器连接,所述方法包括:
通过所述第一信号线接收所述时序控制器发送的配置指令;
当所述配置指令为信息设置指令时,提取所述信息设置指令中的设置指示数据,所述设置指示数据用于指示所述源极驱动芯片根据所述设置指示数据对所述源极驱动芯片的配置信息进行设置;
根据所述设置指示数据对所述源极驱动芯片的配置信息进行设置;
所述通过所述第一信号线接收所述时序控制器发送的配置指令之后,所述方法还包括:
通过所述第一信号线依次接收所述时序控制器发送的时钟校准指令和时钟校准数据;
根据所述时钟校准数据执行时钟校准操作。
6.根据权利要求5所述的方法,其特征在于,所述配置指令包括依次排列的前导码、起始标识和结束标识,所述前导码用于指示接收端进行时钟和相位校准,所述起始标识用于指示数据传输开始,所述结束标识用于指示数据传输结束,
所述通过所述第一信号线依次接收所述时序控制器发送的时钟校准指令和时钟校准数据,还包括:
检测所述配置指令的起始标识之后是否为数据位,所述数据位用于携带所述设置指示数据;
当所述配置指令的起始标识之后为所述数据位时,确定所述配置指令为信息设置指令;
当所述配置指令的起始标识之后不为所述数据位时,确定所述配置指令为时钟校准指令;
在所述配置指令为所述时钟校准指令时,将接收到所述时钟校准指令后的约定时刻接收的数据确定为时钟校准数据。
7.根据权利要求6所述的方法,其特征在于,所述设置指示数据用于指示端口的通道数量,所述数据位包括连续2比特二进制数据,
所述根据所述设置指示数据对所述源极驱动芯片的配置信息进行设置,包括:
当所述连续2比特二进制数据为00时,将所述源极驱动芯片的端口的通道数量设置为x1;
当所述连续2比特二进制数据为01时,将所述源极驱动芯片的端口的通道数量设置为x2;
当所述连续2比特二进制数据为10或11时,将所述源极驱动芯片的端口的通道数量设置为x3,x1、x2和x3互不相同。
8.根据权利要求6所述的方法,其特征在于,所述设置指示数据用于指示匹配电阻,所述数据位包括连续3比特二进制数据,
所述根据所述设置指示数据对所述源极驱动芯片的配置信息进行设置,包括:
当所述连续3比特二进制数据为000时,将所述源极驱动芯片的匹配电阻设置为y1欧姆;
当所述连续3比特二进制数据为001时,将所述源极驱动芯片的匹配电阻设置为y2欧姆;
当所述连续3比特二进制数据为010时,将所述源极驱动芯片的匹配电阻设置为y3欧姆;
当所述连续3比特二进制数据为011时,将所述源极驱动芯片的匹配电阻设置为y4欧姆;
当所述连续3比特二进制数据为100时,将所述源极驱动芯片的匹配电阻设置为y5欧姆;
当所述连续3比特二进制数据为101时,将所述源极驱动芯片的匹配电阻设置为y6欧姆,y1、y2、y3、y4、y5和y6互不相同。
9.根据权利要求6所述的方法,其特征在于,所述设置指示数据用于指示传输速率,所述数据位包括连续5比特二进制数据,
所述根据所述设置指示数据对所述源极驱动芯片的配置信息进行设置,包括:
当所述连续5比特二进制数据为00000时,将所述源极驱动芯片的传输速率设置为540兆比特每秒,且当00000增加1比特二进制的1时,所述源极驱动芯片的传输速率增加108兆比特每秒。
10.一种配置信息设置组件,其特征在于,用于时序控制器,所述时序控制器通过第一信号线与源极驱动芯片连接,所述配置信息设置组件包括:
第一接收模块,用于接收用户触发的信息设置指示;
第一生成模块,用于根据所述信息设置指示,生成包括设置指示数据的信息设置指令,所述设置指示数据用于指示所述源极驱动芯片根据所述设置指示数据对所述源极驱动芯片的配置信息进行设置;
第一发送模块,用于通过所述第一信号线向所述源极驱动芯片发送所述信息设置指令;
第二接收模块,用于接收用户触发的时钟校准指示;
第二生成模块,用于根据所述时钟校准指示,生成时钟校准指令;
第二发送模块,用于通过所述第一信号线依次向所述源极驱动芯片发送所述时钟校准指令和时钟校准数据,以便于所述源极驱动芯片根据所述时钟校准数据执行时钟校准操作。
11.根据权利要求10所述的配置信息设置组件,其特征在于,
每个配置指令包括依次排列的前导码、起始标识和结束标识,所述配置指令包括所述信息设置指令或所述时钟校准指令;
其中,所述前导码用于指示接收端进行时钟和相位校准,所述起始标识用于指示数据传输开始,所述结束标识用于指示数据传输结束;
所述信息设置指令中的所述起始标识和所述结束标识之间还设置有数据位,所述数据位用于携带所述设置指示数据。
12.根据权利要求11所述的配置信息设置组件,其特征在于,
所述前导码由连续的至少8比特二进制的0采用曼彻斯特编码得到;
所述起始标识包括连续2比特二进制的0;
所述数据位携带的数据为采用曼彻斯特编码得到的数据;
所述结束标识包括连续2比特二进制的1。
13.根据权利要求10所述的配置信息设置组件,其特征在于,
所述设置指示数据用于指示端口的通道数量、匹配电阻和传输速率中的至少一种。
14.一种配置信息设置组件,其特征在于,用于源极驱动芯片,所述源极驱动芯片通过第一信号线与时序控制器连接,所述配置信息设置组件包括:
接收模块,用于通过所述第一信号线接收所述时序控制器发送的配置指令;
提取模块,用于在所述配置指令为信息设置指令时,提取所述信息设置指令中的设置指示数据,所述设置指示数据用于指示所述源极驱动芯片根据所述设置指示数据对所述源极驱动芯片的配置信息进行设置;
设置模块,用于根据所述设置指示数据对所述源极驱动芯片的配置信息进行设置;
所述接收模块还用于所述通过所述第一信号线接收所述时序控制器发送的配置指令之后,通过所述第一信号线依次接收所述时序控制器发送的时钟校准指令和时钟校准数据;
执行模块,用于根据所述时钟校准数据执行时钟校准操作。
15.根据权利要求14所述的配置信息设置组件,其特征在于,所述配置指令包括依次排列的前导码、起始标识和结束标识,所述前导码用于指示接收端进行时钟和相位校准,所述起始标识用于指示数据传输开始,所述结束标识用于指示数据传输结束,
所述配置信息设置组件还包括:
检测模块,用于检测所述配置指令的起始标识之后是否为数据位,所述数据位用于携带所述设置指示数据;
第一确定模块,用于在所述配置指令的起始标识之后为所述数据位时,确定所述配置指令为信息设置指令;
第二确定模块,用于在所述配置指令的起始标识之后不为所述数据位时,确定所述配置指令为时钟校准指令;
第三确定模块,用于在所述配置指令为所述时钟校准指令时,将接收到所述时钟校准指令后的约定时刻接收的数据确定为时钟校准数据。
16.根据权利要求15所述的配置信息设置组件,其特征在于,所述设置指示数据用于指示端口的通道数量,所述数据位包括连续2比特二进制数据,
所述设置模块,具体用于:
当所述连续2比特二进制数据为00时,将所述源极驱动芯片的端口的通道数量设置为x1;
当所述连续2比特二进制数据为01时,将所述源极驱动芯片的端口的通道数量设置为x2;
当所述连续2比特二进制数据为10或11时,将所述源极驱动芯片的端口的通道数量设置为x3,x1、x2和x3互不相同。
17.根据权利要求15所述的配置信息设置组件,其特征在于,所述设置指示数据用于指示匹配电阻,所述数据位包括连续3比特二进制数据,
所述设置模块,具体用于:
当所述连续3比特二进制数据为000时,将所述源极驱动芯片的匹配电阻设置为y1欧姆;
当所述连续3比特二进制数据为001时,将所述源极驱动芯片的匹配电阻设置为y2欧姆;
当所述连续3比特二进制数据为010时,将所述源极驱动芯片的匹配电阻设置为y3欧姆;
当所述连续3比特二进制数据为011时,将所述源极驱动芯片的匹配电阻设置为y4欧姆;
当所述连续3比特二进制数据为100时,将所述源极驱动芯片的匹配电阻设置为y5欧姆;
当所述连续3比特二进制数据为101时,将所述源极驱动芯片的匹配电阻设置为y6欧姆,y1、y2、y3、y4、y5和y6互不相同。
18.根据权利要求15所述的配置信息设置组件,其特征在于,所述设置指示数据用于指示传输速率,所述数据位包括连续5比特二进制数据,
所述设置模块,具体用于:
在所述连续5比特二进制数据为00000时,将所述源极驱动芯片的传输速率设置为540兆比特每秒,且当00000增加1比特二进制的1时,所述源极驱动芯片的传输速率增加108兆比特每秒。
19.一种显示装置,其特征在于,包括时序控制器和源极驱动芯片,
所述时序控制器包括权利要求10至13任一所述的配置信息设置组件;
所述源极驱动芯片包括权利要求14至18任一所述的配置信息设置组件。
20.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质中存储有指令,当所述计算机可读存储介质在计算机上运行时,使得计算机执行权利要求1至4任一所述的配置信息设置方法。
21.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质中存储有指令,当所述计算机可读存储介质在计算机上运行时,使得计算机执行权利要求5至9任一所述的配置信息设置方法。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710434608.9A CN109036300B (zh) | 2017-06-09 | 2017-06-09 | 配置信息设置方法、组件及显示装置 |
PCT/CN2018/089755 WO2018223919A1 (zh) | 2017-06-09 | 2018-06-04 | 配置信息设置方法、组件及显示装置 |
EP18814297.0A EP3637409A4 (en) | 2017-06-09 | 2018-06-04 | PROCESS FOR DEFINING CONFIGURATION INFORMATION, ASSEMBLY AND DISPLAY APPARATUS |
US16/618,448 US11250809B2 (en) | 2017-06-09 | 2018-06-04 | Configuration information setting method and component, and display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710434608.9A CN109036300B (zh) | 2017-06-09 | 2017-06-09 | 配置信息设置方法、组件及显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109036300A CN109036300A (zh) | 2018-12-18 |
CN109036300B true CN109036300B (zh) | 2021-03-16 |
Family
ID=64565732
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710434608.9A Active CN109036300B (zh) | 2017-06-09 | 2017-06-09 | 配置信息设置方法、组件及显示装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US11250809B2 (zh) |
EP (1) | EP3637409A4 (zh) |
CN (1) | CN109036300B (zh) |
WO (1) | WO2018223919A1 (zh) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111385406A (zh) * | 2018-12-28 | 2020-07-07 | 武汉华星光电半导体显示技术有限公司 | 一种电子设备及其屏幕的控制方法和存储介质 |
CN111161690B (zh) * | 2020-03-06 | 2021-03-23 | Tcl华星光电技术有限公司 | 一种显示面板的驱动方法、驱动系统及存储介质 |
CN111477158B (zh) * | 2020-05-25 | 2024-01-09 | 京东方科技集团股份有限公司 | 数据传输方法及其组件、显示装置 |
CN111681623B (zh) * | 2020-06-09 | 2022-04-08 | Tcl华星光电技术有限公司 | 时序控制器及其帧间标志的生成方法、显示装置 |
CN115223488B (zh) * | 2022-05-30 | 2024-05-10 | 北京奕斯伟计算技术股份有限公司 | 数据传输方法、装置、时序控制器及存储介质 |
CN115248788A (zh) * | 2022-05-30 | 2022-10-28 | 北京奕斯伟计算技术股份有限公司 | 数据传输方法、装置、时序控制器及存储介质 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103106861A (zh) * | 2011-11-09 | 2013-05-15 | 三星电子株式会社 | 在显示装置中传输数据的方法 |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN100373443C (zh) * | 2004-06-04 | 2008-03-05 | 联咏科技股份有限公司 | 源极驱动器、源极驱动器阵列、具有此阵列的驱动电路及显示器 |
US7705841B2 (en) * | 2006-01-20 | 2010-04-27 | Novatek Microelectronics Corp. | Display system and method for embeddedly transmitting data signals, control signals, clock signals and setting signals |
TWI417853B (zh) * | 2009-07-28 | 2013-12-01 | Chunghwa Picture Tubes Ltd | 薄膜電晶體液晶顯示器驅動裝置及方法 |
JP2011112971A (ja) * | 2009-11-27 | 2011-06-09 | Sharp Corp | 表示装置、及び表示装置の駆動方法 |
US8362997B2 (en) | 2010-02-12 | 2013-01-29 | Au Optronics Corporation | Display with CLK phase or data phase auto-adjusting mechanism and method of driving same |
US9053673B2 (en) * | 2011-03-23 | 2015-06-09 | Parade Technologies, Ltd. | Scalable intra-panel interface |
TWI459360B (zh) | 2011-08-09 | 2014-11-01 | Raydium Semiconductor Corp | 自動調整訊號偏移的源極驅動裝置 |
KR20140090761A (ko) | 2013-01-10 | 2014-07-18 | 삼성전자주식회사 | 디스플레이 구동회로 및 디스플레이 구동 회로의 데이터 전송 방법 |
CN104715706B (zh) * | 2013-12-11 | 2017-09-29 | 联咏科技股份有限公司 | 用于显示设备的传输方法 |
KR102464810B1 (ko) * | 2015-09-07 | 2022-11-09 | 삼성디스플레이 주식회사 | 표시장치 및 그의 구동방법 |
KR102429907B1 (ko) * | 2015-11-06 | 2022-08-05 | 삼성전자주식회사 | 소스 드라이버의 동작 방법, 디스플레이 구동 회로 및 디스플레이 구동 회로의 동작 방법 |
KR102563779B1 (ko) * | 2016-06-30 | 2023-08-04 | 엘지디스플레이 주식회사 | Oled 표시 장치 |
KR102522805B1 (ko) * | 2016-10-31 | 2023-04-20 | 엘지디스플레이 주식회사 | 표시 장치 |
-
2017
- 2017-06-09 CN CN201710434608.9A patent/CN109036300B/zh active Active
-
2018
- 2018-06-04 US US16/618,448 patent/US11250809B2/en active Active
- 2018-06-04 WO PCT/CN2018/089755 patent/WO2018223919A1/zh active Application Filing
- 2018-06-04 EP EP18814297.0A patent/EP3637409A4/en active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103106861A (zh) * | 2011-11-09 | 2013-05-15 | 三星电子株式会社 | 在显示装置中传输数据的方法 |
Also Published As
Publication number | Publication date |
---|---|
US20200118518A1 (en) | 2020-04-16 |
EP3637409A4 (en) | 2021-03-03 |
US11250809B2 (en) | 2022-02-15 |
WO2018223919A1 (zh) | 2018-12-13 |
CN109036300A (zh) | 2018-12-18 |
EP3637409A1 (en) | 2020-04-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109036300B (zh) | 配置信息设置方法、组件及显示装置 | |
EP3832965B1 (en) | N-phase polarity output pin mode multiplexer | |
US9148198B1 (en) | Programmable pre-emphasis circuit for MIPI C-PHY | |
CN110223643B (zh) | 数据传输方法、组件及系统、显示装置 | |
JP2017516353A (ja) | 集積回路間(i2c)バス上でインバンドで追加情報を送信するための方法 | |
CN109039553B (zh) | 信号检测方法、组件及显示装置 | |
CN108694897B (zh) | 驱动控制方法、组件及显示装置 | |
CN108694898B (zh) | 驱动控制方法、组件及显示装置 | |
CN105375991B (zh) | 与多个从件设备的基于边沿的通信 | |
EP3610702B1 (en) | System and method for enhancing data rates over addressable lighting networks | |
US10579581B2 (en) | Multilane heterogeneous serial bus | |
CN110223620B (zh) | 驱动控制方法、组件及显示装置 | |
CN104238489A (zh) | 网络通信控制装置、系统和方法 | |
CN105230004A (zh) | 执行通信、自诊断和控制的数字图像传输装置 | |
CN104704917A (zh) | 恒定亮度led驱动通信端口 | |
CN106105043B (zh) | 用于使用具有n阶乘或cci扩展的纠错码的方法 | |
US6874050B2 (en) | Circuit and method for expanding a serial bus | |
CN108320706A (zh) | 驱动装置、驱动方法及显示系统 | |
US20130003882A1 (en) | Pre-emphasis circuit | |
WO2018223912A1 (zh) | 寄存器值传输方法及传输器、显示装置及计算机可读存储介质 | |
CN106059561A (zh) | 用于高速通信的传输设备、包括其的接口电路和系统 | |
CN210270888U (zh) | 一种单总线通信电路 | |
US7738570B2 (en) | Sender, receiver and method of transferring information from a sender to a receiver | |
CN108877635A (zh) | 一种电源驱动器的控制方法及电源驱动器、显示装置 | |
CN103827768A (zh) | Usb外围设备以及其的传输功率降低方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |