CN102682827A - Dram的读出放大器的控制电路及包括其的dram - Google Patents
Dram的读出放大器的控制电路及包括其的dram Download PDFInfo
- Publication number
- CN102682827A CN102682827A CN2011100605566A CN201110060556A CN102682827A CN 102682827 A CN102682827 A CN 102682827A CN 2011100605566 A CN2011100605566 A CN 2011100605566A CN 201110060556 A CN201110060556 A CN 201110060556A CN 102682827 A CN102682827 A CN 102682827A
- Authority
- CN
- China
- Prior art keywords
- delay
- control circuit
- storage unit
- sensor amplifier
- unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Dram (AREA)
Abstract
本发明属于DRAM技术领域,具体为一种DRAM的读出放大器的控制电路及包括其的DRAM。本发明的读出放大器的控制电路包括控制信号生成电路,与所述DRAM(动态随机存取存储器)的存储单元相应的冗余单元,以及冗余字线驱动模块;其中,所述冗余单元的位线延迟与所述存储单元的位线延迟相匹配。本发明的DRAM包括存储阵列、所述存储阵列中的存储单元的读通路;所述存储阵列中还包括冗余单元,所述DRAM还包括所述读出放大器的控制电路。该DRAM的读操作速度大为提高。
Description
技术领域
本发明属于DRAM技术领域,具体涉及DRAM的读出放大器的控制电路,尤其涉及一种包括冗余单元的读出放大器的控制电路,以及包括该控制电路的DRAM。
背景技术
DRAM(Dynamic Random Access Memory,动态随机存取存储器)已经被广泛地应用于计算机等电子产品中,其技术发展周期较长,相对成熟。但是,由于DRAM是基于电荷来存储信息的存储器,其读操作相对较慢。随着对DRAM的速度的要求越来越高,当前的主要手段是通过对DRAM不断地按比例缩小(scaling down)来提高读速度。
通常地,DRAM包括存储阵列以及外围电路(用于实现读、写和刷新等操作的控制),存储阵列同样是由多个存储单元按行和列的形式排列组成,每个存储单元被设置于相应耦合的位线和字线之间的交叉处。具体地,存储单元通常包括一个存取晶体管T(具有选通作用)和用于存储电荷的电容C。外围电路依据外部命令、通过对所选中的位线和字线偏置相应电信号,以实现对其中某一地址的存储单元的操作。
其中,DRAM的外围电路包括译码器(例如行译码器和列译码器)、位线驱动模块、字线驱动模块、逻辑控制模块以及读出放大器(例如灵敏放大器,SA),读出放大器耦合至存储阵列上,其用于执行从/向被选择的存储单元读出/写入操作。读出放大器的输出同时还耦合至DRAM的I/O缓冲器中。在读操作过程中,读出放大器是否开始工作,由其使能控制信号来控制。
图1所示为现有技术的读出放大器的使能控制信号的生成电路模块结构示意图。在该模块中,读出放大器为常规的SA(Sense Amplifier,灵敏放大器),该使能控制信号的生成电路也即SA的控制电路,主要地包括由反相器链构成的延迟模块101和控制信号生成模块102。外部激活信号(ACT,Active Signal)(在这可以称为“读操作启动信号、读操作激活信号”等)可以是由外围电路的译码器输出,其由延迟模块101输出至控制信号生成模块102,控制信号生成模块102输出控制信号SA_ctrl至SA,从而控制SA是否启动。图1所示的SA控制电路主要有如下缺点:
第一个方面,控制信号SA_ctrl的延迟主要包括延迟模块101所产生的延迟t1以及由控制信号生成模块102所产生的延迟t2,通过调节延迟模块101中反相器的级数,可以调节延迟t1的大小。在现有的读操作中,为保证读操作的可靠性,与SA耦合的位线对的电压差必须达到使SA能正常工作的幅度(△V)后、然后再等待一段时间才让SA开启工作,该段等待的时间通常也被包括在t1和t2的延迟中。因此,这段等待会降低读操作的速度。
第二个方面,通常地,DRAM中,存储阵列中的工艺特征尺寸相比于外围电路的工艺特征尺寸要小,并且,不可避免地,在DRAM的制备过程存在工艺波动现象,这一现象也随着技术进步、工艺特征尺寸不断按比例缩小而变得明显。由于工艺波动现象的存在,各个存储单元的位线延迟与外围电路的延迟模块101的延迟(t1)难以固定匹配。图2所示为存储单元的位线延迟与延迟模块的延迟随工艺波动的变化示意图,其中,横坐标表示各种工艺类型,纵坐标表示存储单元的位线延迟(t位)与延迟模块的延迟(t1)的比值。从图2中可以看出,位线延迟(t位)与延迟模块的延迟(t1)的比值并不是固定匹配于某一值,其波动范围也随工艺类型的变化而波动比较大。因此,在各种工艺类型下的工艺波动,会导致延迟模块的延迟t1难以跟踪存储单元的位线的延迟t位,从而,通过调节反相器的级数来调节t1、进而准确匹配存储单元的位线延迟t位是难以实现的。在现有技术中,不得不采用最坏情况下的延迟模块的延迟t1(也即选择最长的t1)来提供控制信号SA_ctrl,这也会降低DRAM的读操作的速度。
有鉴于此,有必要针对DRAM的读出放大器提出一种新型的控制电路以产生使能控制信号。
发明内容
本发明的目的在于提供一种能提高DRAM读操作速度的读出放大器的控制电路,同时进一步提供包含该控制电路的DRAM。
按照本发明的一方面,提供一种动态随机存取存储器的读出放大器的控制电路,所述控制电路包括控制信号生成电路,所述控制电路还包括:与所述动态随机存取存储器的存储单元相应的冗余单元、以及冗余字线驱动模块;
其中,所述冗余单元的位线延迟与所述存储单元的位线延迟相匹配。
按照本发明提供读出放大器的控制电路的优选实施例,其中,所述控制电路还包括第一延迟模块,所述第一延迟模块用于产生第一延迟,并且,使该第一延迟与所述控制信号生成电路所产生的延迟、冗余字线驱动模块所产生的延迟的和,匹配于所述存储单元的读通路的外围电路部分所产生的延迟。
所述冗余单元的位线延迟与所述存储单元的位线延迟被匹配为相等,所述第一延迟与所述控制信号生成电路所产生的延迟、冗余字线驱动模块所产生的延迟的和被匹配为等于所述存储单元的读通路的外围电路部分的所产生的延迟。
较佳地,所述第一延迟模块由若干级串联的反相器组成的反相器链形成。
较佳地,通过设置所述反相器链的反相器的级数以调节所述第一延迟。
较佳地,所述读出放大器为交叉耦合型灵敏放大器。
按照本发明提供读出放大器的控制电路的又一优选实施例,其中,所述控制信号生成电路包括上拉信号生成单元和下拉信号生成单元;所述上拉信号生成单元所产生的延迟与所述字线驱动模块所产生的延迟的和,匹配于所述存储单元的读通路的外围电路部分所产生的延迟;所述下拉信号生成单元所产生的延迟与所述字线驱动模块所产生的延迟的和,匹配于所述存储单元的读通路的外围电路部分所产生的延迟。
具体地,所述读通路的外围电路部分包括第二延迟模块以及字线驱动模块。
其中,所述存储单元的位线延迟为所述存储单元的存储电荷使其所耦接的位线对的电压差达到使所述读出放大器能正常工作的幅度所需要的时间,所述冗余单元的位线延迟为所述冗余单元的存储电荷使其所耦接的位线对的电压差达到使反相器能够工作的幅度所需要求的时间。
较佳地,使所述读出放大器能正常工作的幅度基本等于使反相器能够工作的幅度。
较佳地,所述冗余单元在读操作过程中始终存储“0”或始终存储“1”。
按照本发明的又一方面,提供一种动态随机存取存储器,其包括存储阵列、所述存储阵列中的存储单元的读通路,其中,所述存储阵列中还包括冗余单元,其中所述动态随机存取存储器还包括以上所述及的任一种读出放大器的控制电路。
较佳地,所述存储单元和所述冗余单元在所述动态随机存取存储器的存储阵列中同时制备形成。
具体地,所述读通路包括第二延迟模块以及字线驱动模块。
较佳地,所述存储单元的读通路所产生的延迟与所述读出放大器的控制电路所产生的延迟相等。
本发明的技术效果是,通过在存储单元的读出放大器的控制电路中增加冗余单元,从而,通过冗余单元的位线延迟来匹配于存储单元的位线延迟,控制电路其他延迟与存储单元的读通路的外围电路的延迟相匹配。因此,一方面,控制电路的延迟能有效跟踪存储单元的读通路的延迟,并且能随时跟踪工艺波动所导致的读通路的延迟的变化;另一方面,一旦存储单元的位线电压差达到读出放大器可以工作的幅度(△V),即可立即启动读出放大器。从而,该DRAM的读操作速度可以大大提高。
附图说明
从结合附图的以下详细说明中,将会使本发明的上述和其它目的及优点更加完全清楚,其中,相同或相似的要素采用相同的标号表示。
图1是现有技术的读出放大器的使能控制信号的生成电路模块结构示意图。
图2是存储单元的位线延迟与延迟模块的延迟随工艺波动的变化示意图。
图3是按照本发明一实施例提供的DRAM的基本结构示意图。
图4是交叉耦合型SA的具体结构实例示意图。
图5是图3所示DRAM中的控制信号生成模块333和延迟模块332的又一实例结构示意图。
具体实施方式
下面介绍的是本发明的多个可能实施例中的一些,旨在提供对本发明的进一步了解,并不在于确认本发明的关键或决定性的要素或限定所要保护的范围。容易理解,根据本发明的技术方案,在不变更本发明的实质精神下,本领域的一般技术人员可以提出可相互替换的其它实现方式。因此,以下具体实施方式以及附图仅是对本发明的技术方案的示例性说明,而不应当视为本发明的全部或者视为对本发明技术方案的限定或限制。
图3所示为按照本发明一实施例提供的DRAM的基本结构示意图。同样地,该实施例的DRAM包括存储阵列350,存储阵列中的每个存储单元的具体结构形式不是限制性的,例如,其可以为1T1C结构的存储单元。多个存储单元按行和列的形式排列,在该实例中,若干个存储单元按行和列的形式排列形成存储块(block),多个块然后排列形成存储阵列350。在该实施例中,存储阵列中还包括冗余单元,冗余单元与存储单元包括同样的器件单元,二者是相同的单元并可以同时制备并一起排列形成存储阵列。在具体应用中,也可以指定某一列或某一行的存储单元为冗余单元。在图3所示实例中,仅示意性地给出了存储阵列中的其中一个存储单元323以及该存储单元323所对应的一个冗余单元331,需要说明的是每个冗余单元并不需要与具体的每个存储单元一一对应,多个存储单元可以对应于一个冗余单元。存储单元323、冗余单元331的具体数量不是限制性的,换而言之,存储阵列的存储容量大小不是限制性的;同时,存储阵列350中仅示意性地给出了存储单元323所对应连接或耦接的位线对BL和BL’、字线WL,冗余单元331所对应连接或耦接的冗余字线WLr、冗余位线对BLr和BLr’。
该实施例的DRAM同样地包括外围电路,外围电路可以依据外部输入命令、通过对所选中的位线和字线偏置相应电信号,以实现对其中某一地址的存储单元的操作(写操作、读操作和刷新操作等)。在该发明中,由于其目的主要是为了提高读操作的速度,为使本领域技术人员了解该发明的改进之处,对其它操作所对应的、本领域技术人员所公知的外围电路的部件或电路模块不再一一列出。外围电路至少地包括读出放大器340,以存储单元323的读操作为例,其位线对BL和BL’的电压差信号将可以输入至读出放大器340,然后经过读出放大器340输出至外围电路的I/O缓存器(图中未示出)。存储单元323的存储电荷使其所耦接的位线对BL和BL’的电压差达到可以让SA正常工作的幅度(即△V)需要一定时间,也即存在延迟,其通常地表示为存储单元的位线延迟。在该实施例中,读出放大器340具体地为灵敏放大器(Sense Amplifier,SA),SA是否开始工作由其使能控制信号来控制。优选地,SA为交叉耦合型SA。
图4所示为交叉耦合型SA的具体结构实例示意图。结合图3所示,SA 340的使能控制信号包括上拉信号(SA_pu)和下拉控制信号(SA_pd),在上拉信号(SA_pu)和下拉控制信号(SA_pd)同时有效时(例如同时为高电平),SA 340开始工作,也即开始所读信号的输出。
继续如图3所示,通过外围电路的逻辑控制模块(图中未示出)所输出的信号(Ai)输入至块译码器310,块译码器310具体地也可以为行译码器或者列译码器,其不受本发明实施例限制。块译码器310实现地址信号的译码输出,其输出的信号bDec_o一方面输入至延迟模块321,另一方面输入冗余字线驱动模块334。在本文中,延迟模块321表示外围电路中部分逻辑电路(例如为实现正确的WL电平所需要的辅助逻辑门电路)的等效延迟。延迟模块321对信号产生的延迟在此表示为tr1。延迟模块321输出的信号经过字线驱动模块322再经过字线WL施加至存储单元323,通常地,字线驱动模块322也会对该信号产生相应的延迟,其在此表示为tr2。
因此,在读操作过程中,存储单元323的读通路依次是延迟模块321、字线驱动模块322以及存储单元323和对应的位线对(BL和BL’)。由控制信号(bDec_o)的产生至信息被读取至位线对(BL和BL’)的过程所需的时间也即存储单元323的读通路所产生的延迟T1,延迟T1等于延迟模块的延迟tr1、字线驱动的延迟tr2以及由存储单元的位线延迟tr3的和,即T1= tr1+ tr2+tr3。存储单元的读通路所产生的延迟T1也即从块译码器输出读控制信号至存储单元323所耦接的位线对建立的电压差达到可以让SA正常工作的幅度(即△V)的时间。
继续参考图3,在该发明中,在读出放大器的控制通路(也即控制电路)中引入冗余单元。在该控制电路中,冗余单元331在读操作过程中始终存储“0”或始终存储“1”(例如图3中为存储“0”),延迟模块332优选地是由若干个反相器所组成的反相器链形成,控制信号生成模块333用于生成读出放大器340的使能控制信号,在该实例中其用于生成上拉信号SA_pu和下拉信号SA_pd。具体地,控制信号(bDec_o)通过冗余字线驱动模块334输入至冗余单元331,冗余单元331的存储电荷使耦接的位线对BLr和BLr’的电压差达到可以让反相器可以工作的幅度(即△V’)即可以启动延迟模块332以及控制信号生成模块333,从而生成使能控制信号使SA工作。通常地,冗余字线驱动模块334也会对该信号产生相应的延迟,其在此表示为tc4。
因此,在读出放大器的控制电路中所产生的延迟T2等于冗余字线驱动模块334的延迟tc4、冗余单元331的位线延迟tc1、延迟模块332的延迟tc2与控制信号生成模块的延迟tc3的和,即T2= tc4+tc1+ tc2+ tc3。其中,tc1也即冗余单元331的存储电荷使位线对BLr和BLr’的电压差达到可以让反相器可以工作的幅度(即△V’)所需的时间。T2也即从块译码器输出读控制信号至输出使能控制信号使SA可以开启工作的时间。
为使存储单元的位线对建立的电压差达到可以让SA工作的幅度的同时,SA的控制信号也同时到达SA以开启SA,可以设计使存储单元的读通路所产生的延迟等于读出放大器的控制电路所产生的延迟,即T1=T2,从而可以避免背景技术中所描述的第一方面的问题,提高读操作的速度。
进一步,为使T1=T2,本实施例中,应用冗余单元331与存储单元323相互相同的特性,冗余单元331的位线延迟tc1与存储单元323的位线延迟tr3可以实现很好地跟踪匹配,例如,在冗余单元331的位线对BLr和BLr’的长度等于存储单元323的位线对BL和BL’的长度时,tc1等于tr3(根据实际情况中位线的长度、冗余位线的长度之间的具体比值,可以是一定的比例。即使是个比例,该比例也是由结构和工艺相同的位线的长度的比例所决定,受工艺波动影响小)。不管工艺特征尺寸如何变动,冗余单元331与存储单元323之间的工艺波动相对于存储单元323与外围电路(例如反相器)之间的工艺波动是很小的,从而,存储单元323的位线延迟tr3基本不再通过延迟模块中的逻辑门来匹配,可以直接通过冗余单元331的位线延迟tc1实现良好匹配。较佳地,冗余单元331的存储电荷使位线对BLr和BLr’的电压差达到可以让反相器可以工作的幅度(即△V’)等于存储单元323的位线对建立的电压差达到可以让SA正常工作的幅度(即△V)时,tc1和tr3之间的匹配更精确并更稳定。另外,通过设计位延迟模块332中的反相器的个数来变化tc2,使tc4+tc2+tc3=tr1+tr2。一般地,由于冗余字线驱动模块334、延迟模块332、控制信号生成模块333、延迟模块321和字线驱动模块322同为外围电路,即使考虑工艺波动影响,(tc4+tc2+tc3)与(tr1+tr2)之间的匹配也相对比较容易。因此,在读出放大器的控制电路中,通过引入存储阵列中的冗余单元来实现存储单元的位线延迟的独立匹配。外围电路之间(延迟模块321、字线驱动模块322与延迟模块332、控制信号生成模块333之间)的延迟再独立匹配,避免了因工艺波动造成的影响,易于实现T1与T2之间的良好匹配,也即避免了背景技术中的第二方面的问题,从而可以提高读操作的速度。
需要说明的是,冗余字线驱动模块334可以和字线驱动模块322相同,此时,tc4= tr2。因此,通过设计位延迟模块332中的反相器的个数来变化tc2,使tc2+tc3=tr1即可。较佳地,冗余字线驱动模块334可以相比于字线驱动模块322结构更加简单,也即tc4不一定等于 tr2。
综上所述,存储单元323的位线对建立的电压差达到可以让SA正常工作的幅度(即△V)时,SA即可以立刻开启工作,避免了多余的等待时间,大大提高了读操作的速度。并且,延迟模块332中所使用的逻辑门(例如反相器)也可以大大减少。如果(tc4+tc3)恰好等于(tr1+tr2),在又一实施例中,也可以省去延迟模块332,也即延迟模块332中的逻辑门的个数为0。
图5所示为图3所示DRAM中的控制信号生成模块333和延迟模块332的又一实例结构示意图。控制信号生成模块333具体地可以包括上拉信号生成单元3331和下拉信号生成单元3332,分别用于生成上拉信号SA_pu和下拉信号SA_pd。并且,在该实施例中,延迟模块332中的用于调节(tc4+tc2+tc3)与(tr1+tr2)相匹配的反相器可以分别置于调节上拉信号生成单元3331、和下拉信号生成单元3332中,从而实现上拉信号生成单元3331的延迟与下拉信号生成单元3332的延迟相等,并且,上拉信号生成单元3331的延迟与冗余字线驱动模块334的延迟tc4的和匹配于延迟模块321和字线驱动模块322的延迟之和,下拉信号生成单元3332的延迟与冗余字线驱动模块334的延迟tc4的和匹配于延迟模块321和字线驱动模块322的延迟之和。
需要说明的是,以上具体实施例中,仅描述了冗余单元331的位线延迟tc1与存储单元323的位线延迟tr3相等的一种匹配情形,冗余单元331的位线延迟tc1与存储单元323的位线延迟tr3也可以被设计成稳定于某一比例值来实现二者的匹配,例如,tc1=0.98tr3,在此情形中,0.02 tr3的延迟通过延迟模块332的延迟tc2的设计来实现匹配,即使tc4+tc2+tc3=tr1+tr2+0.02 tr3。进一步需要说明的是,冗余单元331的位线延迟tc1与存储单元323的位线延迟tr3的比例值优选地限定在0.9-1.1的范围内,从而,存储单元的读通路的延迟中,存储阵列的延迟主要通过存储阵列(冗余单元)来匹配,外围电路的延迟主要通过读出放大器的控制电路的外围电路来匹配。在本发明中,冗余单元331的位线延迟tc1与存储单元323的位线延迟tr3的比例值不会出现如图2所示情形,其受工艺波动性影响小,从而可以按照预先设定而恒定于某一值,这也有利于设计延迟模块332的延迟tc2来总体使T1=T2。
本领域技术人员应当理解的是,以上所描述的时间之间的相等包括工业界可接收的公差范围内的相等,这种工业界可接收的公差范围例如可以为小于±5%;但是需要说明的是,对于存储单元的读通路所产生的延迟T1与读出放大器的控制电路的延迟T2之间的“相等”,不包括T2小于T1的公差范围的情形,例如,考虑公差范围时T2=(1+5%) T1,而不包括T2=(1-5%) T1的情形。这是由于T2小于T1时,读出放大器是不工作的。并且,其随着工艺特征尺寸等因素的变化而变化。本文中所用的术语“耦合(couple)”包括直接耦合、以及经由其它部件、元件、电路或模块的间接耦合,其中对于间接耦合的插入式部件、元件、电路或者模块,其并不改变信号的信息,但可以调整其电流水平、电压水平和/或功率级别等。
本领域技术人员应当理解的是,以上主要描述了存储单元的读通路所产生的延迟T1与读出放大器的控制电路所产生的延迟T2相等的优选实施例,在其它实施例中,读出放大器的控制电路的延迟T2也可以稍微大于存储单元的读通路所产生的延迟T1,此时,背景技术中的第二方面的问题得到解决,但对于第一方面的问题,读出放大器的开启等待时间仍然稍微存在,但是相对于现有技术,仍然可以大大提高读操作的速度。
以上例子主要说明了本发明的读出放大器的控制电路及包括该控制电路的DRAM。尽管只对其中一些本发明的实施方式进行了描述,但是本领域普通技术人员应当了解,本发明可以在不偏离其主旨与范围内以许多其它的形式实施。因此,所展示的例子与实施方式被视为示意性的而非限制性的,在不脱离如所附各权利要求所定义的本发明精神及范围的情况下,本发明可能涵盖各种的修改与替换。
Claims (15)
1.一种动态随机存取存储器的读出放大器的控制电路,所述控制电路包括控制信号生成电路,其特征在于,所述控制电路还包括:与所述动态随机存取存储器的存储单元相应的冗余单元、以及冗余字线驱动模块;
其中,所述冗余单元的位线延迟与所述存储单元的位线延迟相匹配。
2.如权利要求1所述的读出放大器的控制电路,其特征在于,所述控制电路还包括第一延迟模块,所述第一延迟模块用于产生第一延迟,并且,该第一延迟与所述控制信号生成电路所产生的延迟、冗余字线驱动模块所产生的延迟之和,与所述存储单元的读通路的外围电路部分所产生的延迟匹配。
3.如权利要求2所述的读出放大器的控制电路,其特征在于,所述冗余单元的位线延迟与所述存储单元的位线延迟被匹配为相等,所述第一延迟与所述控制信号生成电路所产生的延迟、冗余字线驱动模块所产生的延迟之和,被匹配为等于所述存储单元的读通路的外围电路部分所产生的延迟。
4.如权利要求2所述的读出放大器的控制电路,其特征在于,所述第一延迟模块为由若干级串联的反相器组成的反相器链。
5.如权利要求4所述的读出放大器的控制电路,其特征在于,通过设置所述反相器链的反相器的级数以调节所述第一延迟。
6.如权利要求1或2所述的读出放大器的控制电路,其特征在于,所述读出放大器为交叉耦合型灵敏放大器。
7.如权利要求6所述的读出放大器的控制电路,其特征在于,所述控制信号生成电路包括上拉信号生成单元和下拉信号生成单元;所述上拉信号生成单元所产生的延迟与所述字线驱动模块所产生的延迟之和,与所述存储单元的读通路的外围电路部分所产生的延迟匹配,所述下拉信号生成单元所产生的延迟与所述字线驱动模块所产生的延迟之和,与所述存储单元的读通路的外围电路部分所产生的延迟匹配。
8.如权利要求2或7所述的读出放大器的控制电路,其特征在于,所述读通路的外围电路部分包括第二延迟模块以及字线驱动模块。
9.如权利要求1所述的读出放大器的控制电路,其特征在于,所述存储单元的位线延迟为所述存储单元的存储电荷使其所耦接的位线对的电压差达到使所述读出放大器能正常工作的幅度所需要的时间,所述冗余单元的位线延迟为所述冗余单元的存储电荷使其所耦接的位线对的电压差达到使反相器能够工作的幅度所需要的时间。
10.如权利要求9所述的读出放大器的控制电路,其特征在于,使所述读出放大器能正常工作的幅度基本等于使反相器能够工作的幅度。
11.如权利要求1所述的读出放大器的控制电路,其特征在于,所述冗余单元在读操作过程中始终存储“0”或始终存储“1”。
12.一种动态随机存取存储器,其包括存储阵列、存储阵列中的存储单元的读通路,其特征在于,所述存储阵列中还包括冗余单元,所述动态随机存取存储器还包括如权利要求1至10中任一项所述的读出放大器的控制电路。
13.如权利要求12所述的动态随机存取存储器,其特征在于,所述存储单元和所述冗余单元在所述动态随机存取存储器的存储阵列中同时制备形成。
14.如权利要求12所述的动态随机存取存储器,其特征在于,所述读通路包括第二延迟模块以及字线驱动模块。
15.如权利要求12所述的动态随机存取存储器,其特征在于,所述存储单元的读通路所产生的延迟与所述读出放大器的控制电路所产生的延迟相等。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110060556.6A CN102682827B (zh) | 2011-03-14 | 2011-03-14 | Dram的读出放大器的控制电路及包括其的dram |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110060556.6A CN102682827B (zh) | 2011-03-14 | 2011-03-14 | Dram的读出放大器的控制电路及包括其的dram |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102682827A true CN102682827A (zh) | 2012-09-19 |
CN102682827B CN102682827B (zh) | 2015-03-04 |
Family
ID=46814617
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201110060556.6A Active CN102682827B (zh) | 2011-03-14 | 2011-03-14 | Dram的读出放大器的控制电路及包括其的dram |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102682827B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105976857A (zh) * | 2016-05-20 | 2016-09-28 | 西安紫光国芯半导体有限公司 | 一种信号建立时间控制电路及基于该电路的动态存储器 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5596539A (en) * | 1995-12-28 | 1997-01-21 | Lsi Logic Corporation | Method and apparatus for a low power self-timed memory control system |
CN1670861A (zh) * | 2004-03-18 | 2005-09-21 | 富士通株式会社 | 半导体存储器设备与定时控制方法 |
CN101523500A (zh) * | 2006-10-25 | 2009-09-02 | 高通股份有限公司 | 具有可配置延迟跟踪的存储器装置 |
US20090251975A1 (en) * | 2008-04-03 | 2009-10-08 | Shine Chung | Circuit and Method for a Sense Amplifier with Instantaneous Pull Up/Pull Down Sensing |
-
2011
- 2011-03-14 CN CN201110060556.6A patent/CN102682827B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5596539A (en) * | 1995-12-28 | 1997-01-21 | Lsi Logic Corporation | Method and apparatus for a low power self-timed memory control system |
CN1670861A (zh) * | 2004-03-18 | 2005-09-21 | 富士通株式会社 | 半导体存储器设备与定时控制方法 |
CN101523500A (zh) * | 2006-10-25 | 2009-09-02 | 高通股份有限公司 | 具有可配置延迟跟踪的存储器装置 |
US20090251975A1 (en) * | 2008-04-03 | 2009-10-08 | Shine Chung | Circuit and Method for a Sense Amplifier with Instantaneous Pull Up/Pull Down Sensing |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105976857A (zh) * | 2016-05-20 | 2016-09-28 | 西安紫光国芯半导体有限公司 | 一种信号建立时间控制电路及基于该电路的动态存储器 |
Also Published As
Publication number | Publication date |
---|---|
CN102682827B (zh) | 2015-03-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1612267B (zh) | 半导体存储器 | |
US6157578A (en) | Method and apparatus for accessing a memory device | |
EP1780727B1 (en) | Memory device with improved writing capabilities | |
CN1767060B (zh) | 半导体存储器装置及执行读写操作的方法 | |
CN202275603U (zh) | 用于存储器写操作的装置和芯片 | |
JP5400364B2 (ja) | メモリセルへの給電の制御 | |
CN212032138U (zh) | 读写转换电路以及存储器 | |
US7180817B2 (en) | Semiconductor memory device with column selecting switches in hierarchical structure | |
CN101009135A (zh) | 减少位线之间电压耦合的半导体存储装置 | |
KR100623618B1 (ko) | 저전압용 반도체 메모리 장치 | |
KR100533696B1 (ko) | 반도체 장치 및 그 제어 방법 | |
CN101329899B (zh) | 使用多个电源电压的半导体器件 | |
CN100386819C (zh) | 半导体存储器装置中的数据输出缓冲器电路 | |
US6333869B1 (en) | Semiconductor memory device with readily changeable memory capacity | |
TWI601151B (zh) | 電子裝置與驅動方法 | |
CN102682827A (zh) | Dram的读出放大器的控制电路及包括其的dram | |
US5991192A (en) | Current-mode write-circuit of a static ram | |
US8363489B2 (en) | Semiconductor device having bit line equalization using low voltage and a method thereof | |
JP2011060394A (ja) | 半導体装置及びデータ処理システム | |
CN101399073B (zh) | 半导体存储器装置 | |
CN101777377B (zh) | 一种位线-板线合并结构的铁电存储器存储阵列 | |
JP3954733B2 (ja) | 不揮発性強誘電体メモリ素子及びその駆動制御方法 | |
CN102881331A (zh) | 灵敏放大器的控制电路及包括其的dram | |
JP2011096324A (ja) | 半導体装置及びその制御方法 | |
US6584027B2 (en) | Semiconductor memory |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |