CN102592538B - 显示驱动装置、显示装置及其驱动控制方法、和电子设备 - Google Patents
显示驱动装置、显示装置及其驱动控制方法、和电子设备 Download PDFInfo
- Publication number
- CN102592538B CN102592538B CN201110301891.0A CN201110301891A CN102592538B CN 102592538 B CN102592538 B CN 102592538B CN 201110301891 A CN201110301891 A CN 201110301891A CN 102592538 B CN102592538 B CN 102592538B
- Authority
- CN
- China
- Prior art keywords
- data
- row
- correction data
- display mode
- correction
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
- G09G3/3241—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
- G09G3/325—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror the data current flowing through the driving transistor during a setting phase, e.g. by using a switch for connecting the driving transistor to the data driver
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/18—Timing circuits for raster scan displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0261—Improving the quality of display appearance in the context of movement of objects on the screen or movement of the observer relative to the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/028—Improving the quality of display appearance by changing the viewing angle properties, e.g. widening the viewing angle, adapting the viewing angle to the view direction
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/06—Adjustment of display parameters
- G09G2320/068—Adjustment of display parameters for control of viewing angle adjustment
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/10—Special adaptations of display systems for operation with variable images
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/04—Changes in size, position or resolution of an image
- G09G2340/0492—Change of orientation of the displayed image, e.g. upside-down, mirrored
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Multimedia (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Abstract
一种在排列多个像素的显示面板的显示区域中显示图像信息的显示驱动装置,具备校正数据存储电路、数据读出控制电路及图像数据校正电路。校正数据存储电路对应于显示面板中各像素的排列位置,存储对应于多个像素每个的特性的多个校正数据。数据读出控制电路将校正数据存储电路中存储的多个校正数据的读出顺序设定成对应于图像信息对显示区域的方向相互不同的多个显示方式中任一的、从外部设定的显示方式的顺序,以设定的读出顺序从校正数据存储电路中读出校正数据。图像数据校正电路将图像数据与从校正数据存储电路中读出的多个校正数据分别对应,生成由对应的校正数据对图像数据执行校正处理的校正图像数据。
Description
相关申请的交叉参考
本申请基于并主张2010年9月30日提交的在先日本专利申请2010-220371号、2010年9月30日提交的在先日本专利申请2010-220652号的优先权,这里引入参考其全部内容。
技术领域
本发明涉及一种显示驱动装置、具备该显示驱动装置的显示装置及其驱动控制方法、和具备该显示装置的电子设备。
背景技术
近年来,作为液晶显示装置之后的下一代显示器件,关注具备将发光元件排列成矩阵状的显示面板(像素阵列)之发光元件型显示装置。作为这种显示元件,例如已知有机场致发光元件(有机EL元件)或无机场致发光元件(无机EL元件)、发光二极管(LED)等电流驱动型发光元件。
适用了有源矩阵型驱动方式的发光元件型显示装置与公知的液晶显示装置相比,具有显示响应速度快、基本上无视场角依赖性、能高亮度·高对比度化、显示画质的高精细化等好的显示特性。发光元件型显示装置不象液晶显示装置那样需要背光板或导光板,所以具有能进一步薄型轻量化等很好的特征。因此,期待今后适用于各种电子设备。
作为这种发光元件型显示装置,例如已知日本公开平8-330600中记载的有机EL显示器装置。在该有机EL显示器装置中,对每个像素设置具有向作为发光元件的有机EL元件流过电流的电流控制用薄膜晶体管、以及执行用于向该电流控制用薄膜晶体管的栅极提供对应于图像数据的电压信号的切换的开关用薄膜晶体管。
在这种有机EL显示器装置中,会产生各像素的薄膜晶体管的电气特性随时间的变化或差异,产生有机EL元件的发光特性的差异或随时间的变化。
另外,在例如数码摄像机或便携电话机、电脑等部分电子设备中,有的搭载可动式(时变角度式:variable angle type)或旋转式的显示面板,能使装配角度或方向相对设备本体自由变化,使显示面板的显示方式变化为左右反转显示(horizontally reversed display)或上下反转显示(verticallyreversed display)等各种显示方式,还有的在执行动画再现的情况下能执行倍速显示等高速显示。
在这种电子设备中,在由存储电路中存储的对各像素的校正数据进行校正以补偿上述各像素的薄膜晶体管的电气特性的变化或差异、发光元件的发光特性的变化或差异的情况下,难以当显示面板变为各种显示方式时或对应于上述高速显示来以较短时间进行基于校正数据的上述校正动作。
发明内容
本发明的使图像信息显示于显示面板的显示驱动装置、显示装置及其驱动控制方法中,具有如上优点,即,即便在将显示面板中显示的图像信息的显示方式切换成各种方式的情况下或执行倍速显示等高速显示的情况下,也能通过对应于各像素特性的校正数据良好地校正提供给显示面板的各像素的图像数据,从而得到良好的画质。
为了得到上述优点的本发明的显示驱动装置使与图像数据对应的图像信息显示于排列有多个像素的显示面板的显示区域中,其中,具备:至少一个校正数据存储电路,将与所述多个像素中的每个像素的特性相对应的多个校正数据与所述显示面板中的所述各像素的排列位置建立对应来存放;数据读出控制电路,将所述校正数据存储电路中存放的所述多个校正数据的读出顺序设定成对应于由外部设定的显示方式的顺序,以所述设定的读出顺序从所述校正数据存储电路中读出所述校正数据,所述显示方式是所述图像信息相对于所述显示区域的朝向相互不同的多个显示方式中的任一种;和图像数据校正电路,将所述图像数据与通过所述数据读出控制电路读出的所述多个校正数据中的每个校正数据建立对应,生成对所述图像数据通过对应的所述校正数据执行了校正处理后得到的校正图像数据。
为了得到上述优点的本发明的显示装置显示与图像数据对应的图像信息,其中,具有:显示面板,具有排列有多个像素的显示区域;和显示驱动装置,使所述图像信息显示于所述显示面板的所述显示区域中,所述显示驱动装置具备:至少一个校正数据存储电路,将与所述多个像素中的每个像素的特性相对应的多个校正数据与所述显示面板中的所述各像素的排列位置建立对应来存放;数据读出控制电路,将所述校正数据存储电路中存放的所述多个校正数据的读出顺序设定成对应于由外部设定的显示方式的顺序,以所述设定的读出顺序从所述校正数据存储电路中读出所述校正数据,所述显示方式是所述图像信息相对于所述显示区域的朝向相互不同的多个显示方式中的任一种;和图像数据校正电路,将所述图像数据与通过所述数据读出控制电路读出的所述多个校正数据中的每个校正数据建立对应,生成对所述图像数据通过对应的所述校正数据执行了校正处理后得到的校正图像数据。
为了得到上述优点的本发明的显示装置的驱动控制方法使与图像数据对应的图像信息显示于排列有多个像素的显示面板的显示区域中,其中,将从存放有与所述多个像素中的每个像素的特性相对应的多个校正数据的至少一个校正数据存储电路中读出所述各校正数据的读出顺序设定成由外部设定的显示方式的顺序,所述显示方式是所述图像信息相对于所述显示区域的朝向相互不同的多个显示方式中的任一种,以设定的所述读出顺序从所述校正数据存储电路中读出所述各校正数据,将所述图像数据与读出的所述各校正数据建立对应,生成对所述图像数据通过对应的所述校正数据执行了校正处理后得到的校正图像数据,向所述显示面板提供与所述校正图像数据对应的灰度信号,使所述图像信息以所述显示方式显示于所述显示面板中。
本发明的其他优点将在下面的说明中阐明,一部分可从该说明显见,或可通过实践本发明来得知。本发明的优点可通过这里具体指出的手段和组合来实现并获得。
附图说明
引入并构成说明书一部分的附图说明本发明的实施例,与上述的一般描述和下述的实施例的具体描述一起,用于解释本发明的原理。
图1是涉及本发明的显示装置的示意构成图。
图2是表示适用于显示装置的数据驱动器一例的示意框图。
图3是表示涉及本发明的显示装置的第1实施方式的示意框图。
图4是表示适用于涉及第1实施方式的显示面板的像素一例的电路构成图。
图5是表示涉及第1实施方式的显示装置中的显示驱动动作中在显示面板中通常显示图像信息的通常显示模式下的显示方式的图。
图6是表示涉及第1实施方式的显示装置中通常显示模式中的存储器管理方法的原理图。
图7是表示涉及第1实施方式的显示装置中通常显示模式中的各图像数据与校正处理中使用的校正数据的地址关系的原理图。
图8是表示涉及第1实施方式的显示装置的显示驱动动作中在显示面板中左右反转显示图像信息的左右反转显示模式下的显示方式的图。
图9是表示涉及第1实施方式的显示装置中左右反转显示模式中的存储器管理方法的原理图。
图10是表示涉及第1实施方式的显示装置中左右反转显示模式中的各图像数据与校正处理中使用的校正数据的地址关系的原理图。
图11是表示涉及第1实施方式的显示装置的显示驱动动作中在显示面板中上下反转显示图像信息的上下反转显示模式下的显示方式的图。
图12是表示涉及第1实施方式的显示装置中上下反转显示模式中的存储器管理方法的原理图。
图13是表示涉及第1实施方式的显示装置中上下反转显示模式中的各图像数据与校正处理中使用的校正数据的地址关系的原理图。
图14是表示涉及第1实施方式的显示装置的显示驱动动作中在显示面板中左右上下反转显示图像信息的左右上下反转显示模式下的显示方式的图。
图15是表示涉及第1实施方式的显示装置中左右上下反转显示模式中的存储器管理方法的原理图。
图16是表示涉及第1实施方式的显示装置中左右上下反转显示模式中的各图像数据与校正处理中使用的校正数据的地址关系的原理图。
图17是表示涉及本发明的显示装置的第2实施方式的示意框图。
图18是表示涉及第2实施方式的显示装置中的显示驱动动作中在显示面板中通常显示图像信息的通常显示模式下的显示方式的图。
图19是表示涉及第2实施方式的显示装置中通常显示模式中的存储器管理方法的原理图。
图20是表示涉及第2实施方式的显示装置中通常显示模式中的各图像数据与校正处理中使用的校正数据的地址关系的原理图。
图21是表示涉及第2实施方式的显示装置的显示驱动动作中在显示面板中左右反转显示图像信息的左右反转显示模式下的显示方式的图。
图22是表示涉及第2实施方式的显示装置中左右反转显示模式中的存储器管理方法的原理图。
图23是表示涉及第2实施方式的显示装置中左右反转显示模式中的各图像数据与校正处理中使用的校正数据的地址关系的原理图。
图24是表示涉及第2实施方式的显示装置的显示驱动动作中在显示面板中上下反转显示图像信息的上下反转显示模式下的显示方式的图。
图25是表示涉及第2实施方式的显示装置中上下反转显示模式中的存储器管理方法的原理图。
图26是表示涉及第2实施方式的显示装置中上下反转显示模式中的各图像数据与校正处理中使用的校正数据的地址关系的原理图。
图27是表示涉及第2实施方式的显示装置的显示驱动动作中在显示面板中左右上下反转显示图像信息的左右上下反转显示模式下的显示方式的图。
图28是表示涉及第2实施方式的显示装置中左右上下反转显示模式中的存储器管理方法的原理图。
图29是表示涉及第2实施方式的显示装置中左右上下反转显示模式中的各图像数据与校正处理中使用的校正数据的地址关系的原理图。
图30是表示涉及本发明的显示装置的第3实施方式的示意框图。
图31是表示涉及第3实施方式的显示装置中的显示驱动动作中在显示面板中通常显示图像信息的通常显示模式下的显示方式的图。
图32是表示涉及第3实施方式的显示装置中通常显示模式中的存储器管理方法的原理图。
图33是表示涉及第3实施方式的校正数据存放电路中校正数据的存储印象的原理图。
图34是表示涉及第3实施方式的显示装置中在通常显示模式下从校正数据存储电路读出校正数据的读出方法的动作定时图。
图35是表示涉及第3实施方式的显示装置中通常显示模式中的各图像数据与校正处理中使用的校正数据的地址对应关系的原理图。
图36是表示涉及第3实施方式的显示装置的显示驱动动作中在显示面板中左右反转显示图像信息的左右反转显示模式下的显示方式的图。
图37是表示涉及第3实施方式的显示装置中左右反转显示模式中的存储器管理方法的原理图。
图38是表示涉及第3实施方式的显示装置中在左右反转显示模式下从校正数据存储电路读出校正数据的读出方法的动作定时图。
图39是表示涉及第3实施方式的显示装置中左右反转显示模式中的各图像数据与校正处理中使用的校正数据的地址对应关系的原理图。
图40是表示涉及第3实施方式的显示装置的显示驱动动作中在显示面板中上下反转显示图像信息的上下反转显示模式下的显示方式的图。
图41是表示涉及第3实施方式的显示装置中上下反转显示模式中的存储器管理方法的原理图。
图42是表示涉及第3实施方式的显示装置中上下反转显示模式中的各图像数据与校正处理中使用的校正数据的地址关系的原理图。
图43是表示涉及第3实施方式的显示装置的显示驱动动作中在显示面板中左右上下反转显示图像信息的左右上下反转显示模式下的显示方式的图。
图44是表示涉及第3实施方式的显示装置中左右上下反转显示模式中的存储器管理方法的原理图。
图45是表示涉及第3实施方式的显示装置中左右上下反转显示模式中的各图像数据与校正处理中使用的校正数据的地址关系的原理图。
图46是表示涉及本发明的显示装置具体例中适用的数据驱动器一例的示意框图。
图47是表示涉及本发明具体例的数据驱动器的主要部分构成例的示意电路构成图。
图48是表示涉及本发明具体例的数据驱动器的数模变换电路(DAC)及模数变换电路(ADC)的输入输出特性的图。
图49是表示涉及本发明具体例的显示装置中适用的控制器的图像数据校正功能的功能框图。
图50是表示涉及本发明具体例的显示装置中适用的像素一例的电路构成图。
图51是适用涉及本发明具体例的发光驱动电路的像素中的图像数据写入时的动作状态图。
图52是表示适用涉及本发明具体例的发光驱动电路的像素中的写入动作时的电压-电流特性图。
图53是表示适用于涉及本发明具体例的特性参数取得动作中的手法(自动归零(auto zero)法)的数据线电压的变化图。
图54是表示涉及本发明具体例的显示装置中的特性参数取得动作的定时图(之1)。
图55是表示涉及本发明具体例的显示装置中的检测用电压施加动作的动作原理图。
图56是表示涉及本发明具体例的显示装置中的自然张弛动作的动作原理图。
图57是表示涉及本发明具体例的显示装置中的数据线电压检测动作的动作原理图。
图58是表示涉及本发明具体例的显示装置中的检测数据送出动作的动作原理图。
图59是表示涉及本发明具体例的显示装置中的校正数据算出动作的功能框图。
图60是表示涉及本发明具体例的显示装置中的特性参数取得动作的定时图(之2)。
图61是表示涉及本发明具体例的显示装置中的亮度测定用图像数据生成动作的功能框图。
图62是表示涉及本发明具体例的显示装置中的亮度测定用图像数据的写入动作的动作原理图。
图63是表示涉及本发明具体例的显示装置中的亮度测定用发光动作的动作原理图。
图64是表示涉及本发明具体例的校正数据算出动作的功能框图(之2)。
图65是表示涉及本发明具体例的显示装置中的发光动作的定时图。
图66是表示涉及本发明具体例的显示装置中的图像数据校正动作的功能框图。
图67是表示涉及本发明具体例的显示装置中的校正后图像数据的写入动作的动作原理图。
图68是表示涉及本发明具体例的显示装置中的发光动作的动作原理图。
图69是表示适用涉及本发明的显示装置的数码摄像机的构成例的立体图。
图70是表示适用涉及本发明的显示装置的电脑的构成例的立体图。
图71是表示适用涉及本发明的显示装置的便携电话机的构成例的立体图。
具体实施方式
以下,就涉及本发明的显示驱动装置、显示装置及其驱动控制方法和电子设备,示出实施方式来详细说明。
<第1实施方式>
首先,参照附图说明具备涉及本发明的显示驱动装置的显示装置的示意构成。
(显示装置)
图1是涉及本发明的显示装置的示意构成图。
如图1所示,显示装置100示意具备显示面板(发光面板)110、选择驱动器120、电源驱动器130、数据驱动器140、控制器150与显示信号生成电路160。
选择驱动器120、数据驱动器140与控制器150对应于本发明中的显示驱动装置。
显示面板110如图1所示,具有沿行方向(附图左右方向)及列方向(附图上下方向)二维排列(例如p行×q列;p、q为正整数)多个像素PIX的发光区域(显示区域)、与分别沿行方向排列的像素PIX连接地配设的多个选择线Ls及多个电源线La、对全部像素PIX共同设置的共同电极Ec、和与沿列方向排列的像素PIX连接地配设的多个数据线Ld。
像素PIX如后所述,具备电流驱动型发光元件、和生成用于发光驱动该发光元件的电流的发光驱动电路。
选择驱动器120连接于上述显示面板110中沿行方向配设的各选择线Ls。
选择驱动器120根据从后述的控制器150提供的选择控制信号,以规定的定时向各行的选择线Ls依次施加规定电压电平(选择电平或非选择电平)的选择信号Ssel,将各行的像素PIX依次设定为选择状态。
作为这种选择驱动器120,例如适用具备移位寄存器与输出电路的构成。
移位寄存器根据从控制器150提供的选择控制信号(扫描时钟信号、扫描启动信号),依次输出对应于各行选择线Ls的移位(shift)信号。输出电路将来自移位寄存器的移位信号变换为规定的信号电平(选择电平;例如高电平),根据从控制器150提供的选择控制信号(输出使能信号:output enablesignal),作为选择信号Ssel依次输出到各行的选择线Ls。
并且,在本实施方式中适用的选择驱动器120中,构成为根据从控制器150提供的选择控制信号(移位切换信号),正向或反向切换控制移位寄存器中的移位信号的输出顺序(移位方向)。
由此,选择驱动器120被切换设定成将选择信号Ssel沿从显示面板110的第1行选择线Ls至最终行的选择线Ls方向的正向依次输出的状态、以及沿从最终行的选择线Ls至第1行选择线Ls方向的反向依次输出的状态。选择驱动器120中选择信号Ssel的具体输出控制如后所述。
电源驱动器130连接于沿显示面板110的行方向配设的各电源线La上。
电源驱动器130根据从后述的控制器150提供的电源控制信号(例如输出控制信号),以规定的定时向各行的电源线La施加规定的电压电平(发光电平及非发光电平)的电源电压Vsa。
数据驱动器140连接于沿显示面板110的列方向配设的各数据线Ld上。
数据驱动器140根据从后述的控制器150提供的数据控制信号,当显示动作(发光动作)时,生成对应于图像数据的灰度信号(灰度电压Vdata),经各数据线Ld提供给像素PIX。
图2是表示适用于显示装置的数据驱动器一例的示意框图。
数据驱动器140例如图2所示,示意具备移位寄存器电路141、数据寄存器电路142、数据锁存电路143、D/A转换器144与输出电路145。
移位寄存器电路141根据从控制器150提供的数据控制信号(移位时钟信号CLK、采样启动信号STR),生成移位信号,依次输出到数据寄存器电路142。
数据寄存器电路142具备上述显示面板110中排列的像素PIX的列数(q)的寄存器,根据从移位寄存器电路141提供的移位信号的输入定时,依次取入从控制器150提供的1行的量的校正图像数据D1~Dq。这里,图像数据D1~Dq是数字信号的串行数据。
数据锁存电路143根据数据控制信号(数据锁存脉冲信号LP),保持取入数据寄存器电路142中的1行的量的校正图像数据D1~Dq。
D/A转换器144根据从电源提供部件提供的灰度基准电压V0~VX,将数字信号的校正图像数据D1~Dq变换为模拟信号电压Vpix。
输出电路145将变换为模拟信号电压Vpix的校正图像数据D1~Dq变换为规定信号电平的灰度电压Vdata,根据从控制器150提供的数据控制信号(输出使能信号OE),一齐输出到各列的数据线Ld。
并且,在本实施方式中适用的数据驱动器140中,构成为根据从控制器150提供的数据控制信号(移位切换信号),将移位寄存器电路141的移位信号的输出顺序(移位方向)切换控制为正向或反向。由此,数据驱动器140被切换设定成数据寄存器电路142将校正图像数据D1~Dq沿从显示面板110的第1列数据线Ld至最终列的数据线Ld方向的正向依次取入的状态、以及沿从最终列的数据线Ld至第1列数据线Ld方向的反向依次取入的状态。
数据驱动器140中校正图像数据D1~Dq的具体取入控制如后所述。
这里,说明数据驱动器140具有数据驱动器功能的情况,即在显示面板110的显示动作时取入校正图像数据,生成对应于该校正图像数据的灰度信号(灰度电压Vdata),输出到各数据线Ld。但是,本发明不限于该构成。
能适用于本实施方式的数据驱动器140如后述的具体例所示,也可还具有电压检测功能,即在取得用于对应于像素PIX的特性来校正图像数据的校正数据(特性参照)时,抽取涉及像素PIX特性的电压分量(检测电压)。
控制器150具备生成并提供用于控制上述选择驱动器120、电源驱动器130及数据驱动器140的动作状态的选择控制信号及电源控制信号、数据控制信号的功能(驱动器控制功能)。
涉及本实施方式的控制器150具备使用对应于各像素PIX的特性的校正数据来校正图像数据,作为校正图像数据输出到数据驱动器140的功能(图像数据校正功能)。
并且,涉及本实施方式的控制器150具备对应于显示面板110中的图像信息的显示方式(显示图案:display pattern)、管理各存储电路(后述的图像数据保持电路、校正数据存放电路及校正数据存储电路)中的图像数据及校正数据的取入、写入、读出各动作的功能(存储器管理功能)。
控制器150的驱动器控制功能例如根据从映像引擎模块等显示信号生成电路160提供的定时信号,生成上述选择控制信号及电源控制信号、数据控制信号,分别单独提供给选择驱动器120及电源驱动器130、数据驱动器140。
由此,控制器150控制各驱动器的动作状态,以规定的定时执行向显示面板110中排列的各像素PIX写入灰度信号的动作、及各像素PIX的发光动作,使基于图像数据的规定图像信息显示于显示面板110。
图3是表示涉及本发明的显示装置的第1实施方式的示意框图。
图3中,示出用于实现控制器中本实施方式特有的图像数据校正功能与存储器管理功能的构成,省略用于实现上述驱动器控制功能的构成。
图3中,为了方便,全部以实线箭头示出各功能块间的数据或信号流,但实际上如后所述,对应于控制器150的动作状态,这些之一的数据流变为有效。这里,图中的细线箭头表示来自数据读出控制电路156的控制信号,粗线箭头表示各种数据流。
控制器150例如图3所示,具备图像数据保持电路151、校正数据存放电路152、校正数据存储电路153、图像数据校正电路154、驱动器传送电路155与数据读出控制电路156。
图像数据保持电路151具有具备1或多个FIFO(First-In/First-out;先入先出)存储器的构成,FIFO存储器具有显示面板110中显示的图像信息一画面的量的、与显示面板110中排列的多个像素PIX相对应的存储区域。
在本实施方式中,如图3所示,图像数据保持电路151具有并联连接2组FIFO存储器151a、151b的构成。
在该2组FIFO存储器151a、151b的输入侧设置切换接点PSi,在输出侧设置切换接点PSo。
切换接点PSi及PSo被同步切换控制。即,在利用切换接点PSi将输入路径设定为FIFO存储器151a、151b一方侧的情况下,利用切换接点PSo将输出路径设定为FIFO存储器151a、151b另一方侧。
由此,并行执行(i)经切换接点PSi将从后述的显示信号生成电路160作为串行数据提供的图像数据依次取入一方侧的FIFO存储器151a、151b后保持一画面的量的图像数据的动作、以及(ii)经切换接点PSo依次读出另一方侧的FIFO存储器151a、151b中保持的图像数据、提供给后述的图像数据校正电路154的动作。
通过由2组FIFO存储器151a、151b交替重复执行这种动作,逐个画面地连续取入图像数据。
在本实施方式中,示出并联连接2组(或多个)FIFO存储器151a、151b作为图像数据保持电路151的构成。这如后所述,考虑了通过并行执行在FIFO存储器151a、151b中一方侧取入图像数据并保持的动作与依次读出另一方侧保持的图像数据的动作、能对应于图像信息的倍速显示动作等。因此,本实施方式的构成在显示面板110中所显示的图像信息是动态图像等有动态的情况下有效。
在显示面板110中显示的图像信息如静止图像或字符信息等不具有动作的情况下,也可具有仅具备1个FIFO存储器作为图像数据保持电路151的构成。
校正数据存放电路152具有非易失性存储器。例如,在显示装置100的显示驱动动作之前,事先取得对应于显示面板110中排列的各像素PIX的特性的校正数据,将该校正数据存放(存储)于校正数据存放电路152的对应于各像素PIX位置的地址中。即,在校正数据存放电路152中单独存放对应于显示面板110中显示的图像信息一画面的量的各像素PIX的校正数据。
校正数据的取得方法如后所述。
校正数据存储电路153具有易失性存储器。校正数据存储电路153事先读出上述校正数据存放电路152中存放的校正数据的全部或一部分并暂时保存。
之后,当后述的图像数据的校正处理时,适当读出并利用该校正数据。
另外,也可构成为不具备校正数据存放电路152,而是例如校正数据存储电路153具有非易失性存储器,将取得的校正数据直接保存在校正数据存储电路153中。
图像数据校正电路154经图像数据保持电路151取入图像数据,从校正数据存储电路153中读出对应于显示面板110的各像素PIX的特性的校正数据,生成对图像数据使用校正数据执行了校正处理的校正图像数据。
图像数据的校正方法如后所述。
驱动器传送电路155将图像数据校正电路154校正处理后生成的图像数据(校正图像数据)以规定的定时传送到数据驱动器140。
这里,1行的量的校正图像数据(图2中标记为D1~Dq)与数据驱动器140中从移位寄存器电路141向数据寄存器电路142输入移位信号的输入定时同步,作为串行数据从驱动器传送电路155被输出。
数据驱动器140如图2所示,通过数据寄存器电路142依次取入该1行的量的串行数据的校正图像数据D1~Dq,保持在数据锁存电路143中。
数据读出控制电路156控制上述图像数据保持电路151中的图像数据的取入动作、校正数据存放电路152及校正数据存储电路153中的校正数据的读写(写入、读出)动作、及后述的图像数据校正电路154中的图像数据的校正处理、和驱动器传送电路155中将校正后的图像数据向数据驱动器140传送的处理的各动作。
数据读出控制电路156中的具体动作控制如后所述。
图3中,示出如下构成,数据读出控制电路156内具备数据总线,从图像数据保持电路151读出并送出到图像数据校正电路154的图像数据、或从校正数据存放电路152读出并写入校正数据存储电路153中的校正数据、及从校正数据存储电路153读出并送出到图像数据校正电路154的校正数据暂且经由数据读出控制电路156。但是,本发明不限于该构成。
从图像数据保持电路151读出的图像数据也可直接送出到图像数据校正电路154。从校正数据存放电路152读出的校正数据也可直接写入校正数据存储电路153。从校正数据存储电路153读出的校正数据也可直接送出到图像数据校正电路154。
图3中,主要示出用于实现本实施方式特有的图像数据校正功能与存储器管理功能的构成,省略涉及上述驱动器控制功能的部分的图示。该驱动器控制功能使用公知的定时信号生成电路等来实现。
在本实施方式中,构成为在单一的控制器150内具备驱动器控制功能、图像数据校正功能及存储器管理功能。但是,本发明不限于该构成。
根据本发明的显示装置100也可将驱动器控制功能、图像数据校正功能与存储器管理功能的至少之一或各功能的例如一部分区别于控制器150而单独设置。由存储器管理功能管理的、例如校正数据存放电路152及校正数据存储电路153也可是设置在控制器150外部的独立的存储装置。
显示信号生成电路160从由显示装置100外部提供的映像信号中抽取亮度灰度信号分量,将该亮度灰度信号分量形成为数字信号的串行数据,作为图像数据提供给控制器150(图像数据保持电路151)。从显示信号生成电路160提供的图像数据具有对应于各像素PIX中红(R)、绿(G)、蓝(B)各色分量的亮度灰度信号分量的数字信号。
显示信号生成电路160抽取映像信号中包含的、规定图像信息的显示定时的信号分量,作为定时信号(垂直同步信号、水平同步信号等)提供给控制器150。
这里,说明能适用于根据本实施方式的显示装置的像素的构成例。
图4是表示适用于涉及本实施方式的显示面板的像素一例的电路构成图。
说明该像素具有对应于有源矩阵型驱动方式的构成,适用有机EL元件作为发光元件的情况。
适用于根据本实施方式的显示面板110的像素PIX如图4所示,配置在连接于选择驱动器120上的选择线Ls与连接于数据驱动器140上的数据线Ld的各交点附近。
各像素PIX具备作为电流驱动型发光元件的有机EL元件OEL、以及生成用于发光驱动该有机EL元件OEL的电流的发光驱动电路DC。
图4所示的发光驱动电路DC示意具有具备晶体管Tr11~Tr13与电容器Cs的电路构成。
晶体管Tr11的栅极端子连接于选择线Ls,另外,漏极端子连接于电源线La,源极端子连接于接点N11。
晶体管Tr12的栅极端子连接于选择线Ls,另外,源极端子连接于数据线Ld,漏极端子连接于接点N12。
晶体管(驱动控制元件)Tr13的栅极端子连接于接点N11,另外,漏极端子连接于电源线La,源极端子连接于接点N12。
电容器(电容元件)Cs连接于晶体管Tr13的栅极端子(接点N11)及源极端子(接点N12)之间。
电容器Cs也可是形成于晶体管Tr13的栅极·源极端子间的寄生电容,或除该寄生电容外在接点N11及接点N12之间并联连接单独的电容元件。
另外,有机EL元件OEL将阳极(阳极电极)连接于上述发光驱动电路DC的接点N12上,阴极(阴极电极)连接于共同电极Ec上。
共同电极Ec连接于电压源上,施加规定的基准电压Vsc(例如接地电位GND)。
另外,图4所示的像素PIX中,晶体管Tr11~Tr13例如能适用具有同一沟道型的薄膜晶体管(TFT)。晶体管Tr11~Tr13既可以是非晶硅薄膜晶体管,也可是多晶硅薄膜晶体管。
具体如图4所示,在作为晶体管Tr11~Tr13例如适用n沟道型薄膜晶体管、且作为晶体管Tr11~Tr13适用非晶硅薄膜晶体管的情况下,适用已确立的非晶硅制造技术,与多晶型或单晶型硅薄膜晶体管相比,能以简单的制造加工实现动作特性(电子移动率等)均匀稳定的晶体管。
另外,在晶体管Tr11~Tr13是多晶硅薄膜晶体管的情况下,晶体管Tr11~Tr13也可是p沟道型薄膜晶体管。此时在上述图6所示的发光驱动电路DC的构成中,各晶体管Tr11~Tr13的源极端子与漏极端子相反。
另外,在上述像素PIX中,示出具备3个晶体管Tr11~Tr13作为发光驱动电路DC、另外适用有机EL元件作为发光元件的电路构成。本发明不限于该实施方式,发光驱动电路DC也可具有具备3个以上晶体管的其他电路构成。另外,由发光驱动电路DC发光驱动的发光元件只要是电流驱动型发光元件即可,例如是发光二极管等其他发光元件。
简单说明具备具有这种电路构成的像素PIX的显示装置的显示动作。
首先,在选择期间,在从选择驱动器120向特定行的选择线Ls施加选择电平(例如高电平)的选择电压Vsel的同时,从电源驱动器130向该行的电源线La施加非发光电平(基准电压Vsc以下的电压电平;例如负电压)的电源电压Vsa。由此,各像素PIX的晶体管Tr11、Tr12导通动作,将该行的像素PIX设定为选择状态。与该定时同步,通过将对应于图像数据的负电压值的灰度电压Vdata从数据驱动器140施加于各列的数据线Ld,将对应于灰度电压Vdata的电位施加于各像素PIX的接点N12。
由此,各像素PIX的晶体管Tr13导通动作,对应于晶体管Tr13的栅极·源极间产生的电位差的写入电流从电源线La经晶体管Tr13、接点N12、晶体管Tr12流向数据线Ld方向。此时,各像素PIX的电容Cs中积累对应于接点N11及N12之间产生的电位差的电荷。
这里,设定成向电源线La施加基准电压Vsc以下的电源电压Vsa,并将写入电流从像素PIX引向数据线Ld方向。由此,施加于有机EL元件OEL的阳极(接点N12)的电位比阴极的电位(基准电压Vsc)低。因此,有机EL元件OEL中不流过电流,有机EL元件OEL不发光(非发光动作)。对显示面板110中二维排列的全部行的像素PIX依次执行这种写入动作。
接着,在非选择期间,通过从选择驱动器120向选择线Ls施加非选择电平(例如低电平)的选择电压Vsel,各像素PIX的晶体管Tr11、Tr12截止动作,将该行的像素PIX设定为非选择状态。此时,因为各像素PIX的电容Cs中保持在选择期间中积累的电荷,所以晶体管Tr13维持导通状态。之后,通过从电源驱动器130向电源线La施加发光电平(比基准电压Vsc高的电压电平)的电源电压Vsa,从电源线La经晶体管Tr13、接点N12向有机EL元件OEL流过规定的发光驱动电流。
此时,因为各像素PIX的电容Cs中积累的电荷(电压分量)相当于晶体管Tr13中流过对应于灰度电压Vdata的写入电流时的电位差,所以流过有机EL元件OEL的发光驱动电流变为与该写入电流大致相等的电流值。由此,各像素PIX的有机EL元件OEL以对应于写入动作时写入的图像数据(灰度电压Vdata)的亮度灰度发光,在显示面板110中显示期望的图像信息。
另外,包含具有图4所示电路构成的像素PIX中的发光动作的驱动方法及校正数据(特性参数)取得方法在后述的显示装置的驱动控制方法的具体例中详细说明。
(显示驱动方法)
下面,参照附图来说明本实施方式的显示装置中图像信息的每个显示方式(显示图案)的显示驱动方法。
作为显示方式,具有(1)将基于映像信号的图像信息显示为正立图像的通常显示模式、(2)左右反转显示图像信息的左右反转显示模式、(3)上下反转显示图像信息的上下反转显示模式、(4)左右及上下反转显示图像信息的左右上下反转显示模式。
这里,主要说明控制器150的存储器管理方法。
这里,设在显示面板110的发光区域(显示区域)中,沿行方向及列方向将960×540个像素PIX排列成矩阵状。另外,设图像数据以对应于显示面板110的960列×540行的矩阵的形式提供。
(1)通常显示模式
图5是表示涉及本实施方式的显示装置中的显示驱动动作中在显示面板中通常显示图像信息的通常显示模式下的显示方式的图。
图5中,IMG1是通常显示模式中根据图像数据显示于显示面板110的显示区域中的图像信息的一例。这里,示出图像信息具有“FG”字符图案的情况,但图像信息不限于此,也可是任意的图像。
设图像信息以图5所示的位置关系显示于显示面板110中时的、显示面板110中显示的图像为正立图像。
图5中,A表示基于对应于显示面板110的第1行1列的图像数据的显示,B表示基于对应于第1行960列的图像数据的显示,C表示基于对应于第540行1列的图像数据的显示,D表示基于对应于第540行960列的图像数据的显示。
在通常显示模式下,如图5所示,基于对应于第1行1列的图像数据的显示A显示于显示面板110的第1行1列。
基于对应于第1行960列的图像数据的显示B显示于显示面板110的第1行960列的位置上。
基于对应于第540行1列的图像数据的显示C显示于显示面板110的第540行1列的位置上。
基于对应于第540行960列的图像数据的显示D显示于显示面板110的第540行960列的位置上。
图6是表示涉及本实施方式的显示装置中通常显示模式中的存储器管理方法的原理图。
图7是表示涉及本实施方式的显示装置中通常显示模式中的各图像数据与校正处理中使用的校正数据的地址关系的原理图。
图6中,为了简明存储器管理方法的说明,方便地如下定义。
图中,图像数据保持电路151及图像数据校正电路154中,○(白圆)表示构成上述图像信息的各行(1行)的图像数据中的、对应于位于第1列的像素PIX的图像数据。
●(黑圆)表示该图像数据中的、对应于位于作为最终列的第960列的像素PIX的图像数据。
图像数据保持电路151内标记的箭头表示图像数据的取入顺序(即取入方向)或读出顺序(即读出方向)。
图6中的校正数据存储电路153及图像数据校正电路154中,△(白三角)表示对应于显示面板110中排列的各行(1行)像素PIX中的、位于第1列的像素PIX的特性的校正数据。
▲(黑三角)表示对应于该像素PIX中的、位于作为最终列的第960列的像素PIX的特性的校正数据。
校正数据存储电路153内标记的箭头表示校正数据的读出顺序(即读出方向)。
图6中的图像数据校正电路154及数据驱动器140、显示面板110中,□(白四边形)表示提供给显示面板110中排列的各行(1行)像素PIX的校正图像数据中的、提供给位于第1列的像素PIX的校正图像数据。
■(黑四边形)表示该校正图像数据中的、提供给位于作为最终列的第960列的像素PIX的校正图像数据。
数据驱动器140内标记的箭头表示从控制器150提供的校正图像数据的取入顺序(即取入方向)。
上述定义在本实施方式以下所示的各显示方式中共同适用。
在通常显示模式下,控制器150执行以下一连串动作。
首先,当显示装置100的系统起动时,通过控制器150的数据读出控制电路156,对应于显示面板110中事先排列的各像素PIX,依次读出存放在校正数据存放电路152中的校正数据,传送到校正数据存储电路153。
传送到校正数据存储电路153的校正数据保存在对应于显示面板110中排列的各像素PIX的位置的地址中。校正数据存储电路153中保存显示面板110中显示的图像信息一画面的量的各像素PIX的校正数据。
接着,如图6所示,数据读出控制电路156经切换接点PSi,将从显示信号生成电路160作为串行数据提供的数字信号的图像数据依次取入并保持在图像数据保持电路151中设置的2组FIFO存储器151a、151b的一方侧。
此时,图像数据保持电路151沿对应于从各行的第1列至作为最终列的第960列的方向(正向),依次取入对应于各列位置的图像数据。
图像数据保持电路151沿正向从第1行至作为最终行的第540行对每行重复该动作,在2组FIFO存储器151a、151b的一方侧保持一画面的量的图像数据。
在图像数据保持电路151中,与该图像数据的取入动作并行,如图6所示,执行图像数据的读出动作,即经切换接点PSo,将FIFO存储器151a、151b另一方侧保持的图像数据沿对应于从各行的第1列至第960列的方向(正向)每次1列依次读出。
读出的图像数据以1行的量为单位,提供给图像数据校正电路154(参照图6中图像数据保持电路151内标记的箭头)。
另一方面,如图6所示,利用数据读出控制电路156,依次读出校正数据存储电路153中保持的校正数据中的、对应于提供经上述图像数据保持电路151取入图像数据校正电路154的1行的量的图像数据的像素PIX的校正数据,将1行作为单位提供给图像数据校正电路154。
从校正数据存储电路153读出的校正数据沿对应于从第1行至作为最终行的第540行的方向(正向;第1读出顺序)、且沿对应于从各行的第1列至第960列的方向(正向)逐个像素依次读出(参照图6中校正数据存储电路153内标记的箭头)。
接着,图像数据校正电路154根据从校正数据存储电路153提供的、对应于显示面板110的1行的各列像素PIX特性的校正数据,例如逐个像素依次校正处理经图像数据保持电路151取入的1行的各列位置的图像数据。
图像数据校正电路154中执行的校正处理如图6中图像数据校正电路154内及图7原理所示,对对应于各行从第1列至第960列的各列位置的图像数据中的每个(参照图7中图像数据的地址),使用对应于显示面板110的各行第1列至第960列的各像素PIX的校正数据中的每个(参照图7中校正数据的地址),根据规定的校正式进行运算来执行。
图像数据的校正处理方法的具体例在后述的显示装置的驱动控制方法的具体例中详细说明。
接着,校正处理后的图像数据(校正图像数据D1~Dq:q=960)由数据读出控制电路156以1行的量为单位经驱动器传送电路155逐个像素地传送到数据驱动器140。
经控制器150的驱动器传送电路155传送的校正图像数据D1~Dq在数据驱动器140沿对应于从第1列至第960列的方向(正向;第1取入顺序)逐个像素依次取入(参照图6中数据驱动器140内标记的箭头)。
接着,选择驱动器120通过按从第1行至作为最终行的第540行的选择线Ls的顺序(正向;第1扫描方向)依次施加选择电平的选择信号Ssel,将各行的像素PIX依次设定为选择状态。
之后,与将各行的像素PIX设定为选择状态的定时同步,数据驱动器140将基于上述取入的1行的量的校正图像数据的灰度信号(灰度电压Vdata)一齐施加于显示面板110的各行中配设的数据线Ld。
由此,设定成选择状态的行的各像素PIX中经各数据线Ld保持对应于灰度信号的电压分量(即写入灰度信号)。
这里,在通常显示模式下,如图6中图像数据校正电路154内数据驱动器140、显示面板110内及图7原理所示,对显示面板110的各行第1列至第960列的各像素PIX写入基于校正图像数据D1~D960的各灰度信号,该校正图像数据D1~D960是使用对应于显示面板110的各行第1列至第960列的各像素PIX的校正数据(参照图7中校正数据的地址),校正处理了对应于图像信息各行的第1列至第960列的各列位置的图像数据(参照图7中图像数据的地址)后得到的。
在对显示面板110的全部行依次执行这种对各行像素PIX写入灰度信号的动作之后,通过向各像素PIX施加规定发光电平的电源电压Vsa,各像素PIX中设置的发光元件(有机EL元件OEL)以对应于上述灰度信号的亮度灰度一齐发光动作,在显示面板110中显示图像信息。此时,在显示面板110中,如图5所示,图像信息显示为正立图像。
这里,说明根据对应于各像素PIX的特性的校正数据来校正处理图像数据的情况。但是,在例如显示装置处于工场出厂状态等初始状态的情况、或未取得对应于各像素PIX的特性的校正数据的状态等不必执行图像数据的校正处理的情况下,不执行图像数据的校正处理(即直接通过(through)图像数据校正电路154),将图像数据经驱动器传送电路155传送到数据驱动器140。
(2)左右反转显示模式
图8是表示涉及本实施方式的显示装置的显示驱动动作中在显示面板中左右反转显示图像信息的左右反转显示模式下的显示方式的图。
图8中,IMG2是左右反转显示模式中根据与上述通常显示模式时相同的图像数据显示于显示面板110的显示区域中的图像信息的一例,为左右反转图5中IMG1的左右反转图像。
在左右反转显示模式下,如图8所示,基于对应于第1行1列的图像数据的显示A显示于显示面板110的第1行960列。
基于对应于第1行960列的图像数据的显示B显示于显示面板110的第1行1列的位置上。
基于对应于第540行1列的图像数据的显示C显示于显示面板110的第540行960列的位置上。
基于对应于第540行960列的图像数据的显示D显示于显示面板110的第540行1列的位置上。
图9是表示涉及本实施方式的显示装置中左右反转显示模式中的存储器管理方法的原理图。
图10是表示涉及本实施方式的显示装置中左右反转显示模式中的各图像数据与校正处理中使用的校正数据的地址关系的原理图。
与上述通常显示模式中的情况同等的构成或手法、原理简化说明。
在左右反转显示模式下,控制器150执行以下一连串动作。
首先,与上述通常显示模式的情况一样,当显示装置100的系统起动时,将对应于显示面板110中排列的一画面的量的各像素PIX的校正数据事先从校正数据存放电路152传送到校正数据存储电路153,暂时保存在校正数据存储电路153中。
接着,如图9所示,与上述通常显示模式的情况一样,图像数据保持电路151并行执行将从显示信号生成电路160作为串行数据提供的图像数据依次取入2组FIFO存储器151a、151b的一方侧的动作、以及将FIFO存储器151a、151b的另一方侧保持的图像数据沿对应于各行第1列至第960列的方向(正向)逐个像素依次读出后以1行的量为单位提供给图像数据校正电路154的动作(参照图9中图像数据保持电路151内标记的箭头)。
另一方面,如图9所示,依次读出校正数据存储电路153中保持的校正数据中的、对应于提供取入上述图像数据校正电路154的1行的量的图像数据的像素PIX的校正数据,提供给图像数据校正电路154。
从校正数据存储电路153读出的校正数据沿对应于从第1行至作为最终行的第540行的方向(正向;第1读出顺序)、且沿对应于从作为各行最终行的第960列至第1列的方向(反向)逐个像素依次读出(参照图9中校正数据存储电路153内标记的箭头)。
接着,图像数据校正电路154根据从校正数据存储电路153提供的、对应于显示面板110的各像素PIX特性的校正数据,校正处理经图像数据保持电路151取入的图像数据。
图像数据校正电路154中执行的校正处理如图9中图像数据校正电路154内及图10原理所示,对对应于各行从第1列至第960列的各列位置的图像数据中的每个(参照图10中图像数据的地址),使用对应于显示面板110的各行第960列至第1列的各像素PIX的校正数据中的每个(参照图10中校正数据的地址),根据规定的校正式进行运算来执行。
接着,校正处理后的图像数据(校正图像数据D1~D960)以1行的量为单位,经驱动器传送电路155逐个像素地传送到数据驱动器140。
数据驱动器140根据从控制器150提供的数据控制信号(扫描切换信号),将校正图像数据D1~D960的取入方向设定为反向。
从控制器150提供的校正图像数据D1~D960沿对应于各行从第960列至第1列的方向(反向;第2取入顺序)逐个像素依次取入(参照图9中数据驱动器140内标记的箭头)。
接着,选择驱动器120通过按从第1行至作为最终行的第540行的选择线Ls的顺序(正向;第1扫描方向)依次施加选择电平的选择信号Ssel,将各行的像素PIX依次设定为选择状态。
之后,与将各行的像素PIX设定为选择状态的定时同步,数据驱动器140将基于上述取入的1行的量的校正图像数据D1~D960的灰度信号(灰度电压Vdata)一齐施加于显示面板110的各列中配设的数据线Ld。
由此,设定成选择状态的行的各像素PIX中经各数据线Ld保持对应于灰度信号的电压分量(即写入灰度信号)。
这里,在左右反转显示模式下,如图9中图像数据校正电路154及数据驱动器140、显示面板110内及图10原理所示,对显示面板110的各行第1列至第960列的各像素PIX写入基于校正图像数据D1~D960的各灰度信号,该校正图像数据D1~D960是使用对应于显示面板110的各行第1列至第960列的各像素PIX的校正数据(参照图10中校正数据的地址),校正处理了对应于图像信息各行的第960列至第1列的各列位置的图像数据(参照图10中图像数据的地址)后得到的。
在对显示面板110的全部行依次执行这种对各行像素PIX写入灰度信号的动作之后,通过使各像素PIX中设置的发光元件(有机EL元件OEL)以对应于上述灰度信号的亮度灰度一齐发光动作,在显示面板110中显示图像信息。此时,在显示面板110中,如图8所示,图像信息显示为左右反转图像。
(3)上下反转显示模式
图11是表示涉及本实施方式的显示装置的显示驱动动作中在显示面板中上下反转显示图像信息的上下反转显示模式下的显示方式的图。
图11中,IMG3是上下反转显示模式中根据与上述通常显示模式时相同的图像数据显示于显示面板110的显示区域中的图像信息的一例,为上下反转图5中IMG1的上下反转图像。
在上下反转显示模式下,如图11所示,基于对应于第1行1列的图像数据的显示A显示于显示面板110的第540行1列。
基于对应于第1行960列的图像数据的显示B显示于显示面板110的第540行960列的位置上。
基于对应于第540行1列的图像数据的显示C显示于显示面板110的第1行1列的位置上。
基于对应于第540行960列的图像数据的显示D显示于显示面板110的第1行960列的位置上。
图12是表示涉及本实施方式的显示装置中上下反转显示模式中的存储器管理方法的原理图。
图13是表示涉及本实施方式的显示装置中上下反转显示模式中的各图像数据与校正处理中使用的校正数据的地址关系的原理图。
与上述通常显示模式及左右反转显示模式中的情况同等的构成或手法、原理简化说明。
在上下反转显示模式下,控制器150执行以下一连串动作。
首先,与上述通常显示模式的情况一样,当显示装置100的系统起动时,将对应于显示面板110中排列的一画面的量的各像素PIX的校正数据事先从校正数据存放电路152传送到校正数据存储电路153,暂时保存在校正数据存储电路153中。
接着,如图12所示,与上述通常显示模式的情况一样,图像数据保持电路151并行执行将从显示信号生成电路160提供的图像数据依次取入2组FIFO存储器151a、151b的一方侧的动作、以及将FIFO存储器151a、151b的另一方侧保持的图像数据沿对应于各行第1列至第960列的方向(正向)逐个像素依次读出后以1行的量为单位提供给图像数据校正电路154的动作(参照图12中图像数据保持电路151内标记的箭头)。
另一方面,如图12所示,依次读出校正数据存储电路153中保持的校正数据中的、对应于提供取入上述图像数据校正电路154的1行的量的图像数据的像素PIX的校正数据,提供给图像数据校正电路154。
从校正数据存储电路153读出的校正数据沿对应于从作为最终行的第540行至第1行的方向(反向;第2读出顺序)、且沿对应于从各行的第1列至第960列的方向(正向)逐个像素依次读出(参照图12中校正数据存储电路153内标记的箭头)。
接着,图像数据校正电路154根据从校正数据存储电路153提供的、对应于显示面板110的各像素PIX特性的校正数据,校正处理经图像数据保持电路151取入的图像数据。
这里,图像数据校正电路154中执行的校正处理如图12中图像数据校正电路154内及图13原理所示,对对应于从第1行至第540行的各行的、从第1列至第960列的各列位置的图像数据中的每个(参照图13中图像数据的地址),使用对应于显示面板110的第540行至第1行的各行的、从第1列至第960列的各像素PIX的校正数据中的每个(参照图13中校正数据的地址),根据规定的校正式进行运算来执行。
接着,校正处理后的图像数据(校正图像数据D1~D960)以1行的量为单位,经驱动器传送电路155逐个像素地传送到数据驱动器140。
从控制器150传送的校正图像数据D1~D960在数据驱动器140中沿对应于从第1列至第960列的方向(正向;第1取入顺序)逐个像素依次取入(参照图12中数据驱动器140内标记的箭头)。
接着,选择驱动器120通过按从作为最终行的第540行至第1行的选择线Ls的顺序(反向;第2扫描方向)依次施加选择电平的选择信号Ssel,将各行的像素PIX依次设定为选择状态。
之后,与将各行的像素PIX设定为选择状态的定时同步,数据驱动器140将基于上述取入的1行的量的校正图像数据D1~D960的灰度信号(灰度电压Vdata)一齐施加于显示面板110的各列中配设的数据线Ld。
由此,设定成选择状态的行的各像素PIX中经各数据线Ld保持对应于灰度信号的电压分量(即写入灰度信号)。
这里,在上下反转显示模式下,如图12中图像数据校正电路154及数据驱动器140、显示面板110内及图13原理所示,对显示面板110的从第540行至第1行的各行的、第1列至第960列的各像素PIX写入基于校正图像数据D1~D960的各灰度信号,该校正图像数据D1~D960是使用对应于显示面板110的从第540行至第1行的各行的、第1列至第960列的各像素PIX的校正数据(参照图13中校正数据的地址),校正处理了对应于图像信息的第1行至第540行的各行的、第1列至第960列的各列位置的图像数据(参照图13中图像数据的地址)而得到的。
在对显示面板110的全部行依次执行这种对各行像素PIX写入灰度信号的动作之后,通过使各像素PIX中设置的发光元件(有机EL元件OEL)以对应于上述灰度信号的亮度灰度一齐发光动作,在显示面板110中显示图像信息。此时,在显示面板110中,如图11所示,图像信息显示为上下反转图像。
(4)左右上下反转显示模式
图14是表示涉及本实施方式的显示装置的显示驱动动作中在显示面板中左右上下反转显示图像信息的左右上下反转显示模式下的显示方式的图。
图14中,IMG4是左右上下反转显示模式中根据与上述通常显示模式时相同的图像数据显示于显示面板110的显示区域中的图像信息的一例,为左右上下反转图5中IMG1的左右上下反转图像。
在左右上下反转显示模式下,如图14所示,基于对应于第1行1列的图像数据的显示A显示于显示面板110的第540行960列。
基于对应于第1行960列的图像数据的显示B显示于显示面板110的第540行1列的位置上。
基于对应于第540行1列的图像数据的显示C显示于显示面板110的第1行960列的位置上。
基于对应于第540行960列的图像数据的显示D显示于显示面板110的第1行1列的位置上。
图15是表示涉及本实施方式的显示装置中左右上下反转显示模式中的存储器管理方法的原理图。
图16是表示涉及本实施方式的显示装置中左右上下反转显示模式中的各图像数据与校正处理中使用的校正数据的地址关系的原理图。
与上述通常显示模式及左右反转显示模式、上下反转显示模式中的情况同等的构成或手法、原理简化说明。
在左右上下反转显示模式下,控制器150执行以下一连串动作。
首先,与上述通常显示模式的情况一样,当显示装置100的系统起动时,将对应于显示面板110中排列的一画面的量的各像素PIX的校正数据事先从校正数据存放电路152传送到校正数据存储电路153,暂时保存在校正数据存储电路153中。
接着,如图15所示,与上述通常显示模式的情况一样,图像数据保持电路151并行执行将从显示信号生成电路160提供的图像数据依次取入2组FIFO存储器151a、151b的一方侧的动作、以及将FIFO存储器151a、151b的另一方侧保持的图像数据沿对应于各行第1列至第960列的方向(正向)逐个像素依次读出后以1行的量为单位提供给图像数据校正电路154的动作(参照图15中图像数据保持电路151内标记的箭头)。
另一方面,如图15所示,依次读出校正数据存储电路153中保持的校正数据中的、对应于提供取入上述图像数据校正电路154的1行的量的图像数据的像素PIX的校正数据,提供给图像数据校正电路154。
从校正数据存储电路153读出的校正数据沿对应于从作为最终行的第540行至第1行的方向(反向;第2读出顺序)、且沿对应于从各行的第960列至第1列的方向(反向)逐个像素依次读出(参照图15中校正数据存储电路153内标记的箭头)。
接着,图像数据校正电路154根据从校正数据存储电路153提供的、对应于显示面板110的各像素PIX特性的校正数据,校正处理经图像数据保持电路151取入的图像数据。
图像数据校正电路154中执行的校正处理如图15中图像数据校正电路154内及图16原理所示,对对应于从第1行至第540行的各行的、从第1列至第960列的各列位置的图像数据中的每个(参照图16中图像数据的地址),使用对应于显示面板110的第540行至第1行的各行的、从第960列至第1列的各像素PIX的校正数据中的每个(参照图16中校正数据的地址),根据规定的校正式进行运算来执行。
接着,校正处理后的图像数据(校正图像数据D1~D960)以1行的量为单位,经驱动器传送电路155逐个像素地传送到数据驱动器140。
数据驱动器140在左右上下反转显示模式的情况下,根据从控制器150提供的数据控制信号(扫描切换信号),将校正图像数据D1~D960的取入方向设定为反向。
由此,从控制器150提供的校正图像数据D1~D960沿对应于各行的从第960列至第1列的方向(反向;第2取入方向)逐个像素依次取入(参照图15中数据驱动器140内标记的箭头)。
接着,选择驱动器120通过按从作为最终行的第540行至第1行的选择线Ls的顺序(反向;第2扫描方向)依次施加选择电平的选择信号Ssel,将各行的像素PIX依次设定为选择状态。
之后,与将各行的像素PIX设定为选择状态的定时同步,数据驱动器140将基于上述取入的1行的量的校正图像数据D1~D960的灰度信号(灰度电压Vdata)一齐施加于显示面板110的各列中配设的数据线Ld。
由此,设定成选择状态的行的各像素PIX中经各数据线Ld保持对应于灰度信号的电压分量(即写入灰度信号)。
这里,在左右上下反转显示模式下,如图15中图像数据校正电路154及数据驱动器140、显示面板110内及图16原理所示,对显示面板110的从第540行至第1行的各行的、第1列至第960列的各像素PIX写入基于校正图像数据D1~D960的各灰度信号,该校正图像数据D1~D960是使用对应于显示面板110的从第540行至第1行的各行的、第1列至第960列的各像素PIX的校正数据(参照图16中校正数据的地址),校正处理了对应于图像信息的第1行至第540行的各行的、第1列至第960列的各列位置的图像数据(参照图16中图像数据的地址)而得到的。
在对显示面板110的全部行依次执行这种对各行像素PIX写入灰度信号的动作之后,通过使各像素PIX中设置的发光元件(有机EL元件OEL)以对应于上述灰度信号的亮度灰度一齐发光动作,在显示面板110中显示图像信息。此时,在显示面板110中,如图14所示,基于映像信号的图像信息显示为左右上下反转图像。
如上所述,根据涉及本实施方式的显示装置100,能实现如下存储器管理方法,即能使对应于显示面板110的各像素PIX特性的校正数据对应于各种显示方式(图像信息的通常显示或各种反转显示),从存储电路适当读写。
由此,根据本实施方式,使用能对应于例如从显示装置100的外部输入的显示切换信号(例如显示装置100的旋转角度或方向、或基于用户的图像显示切换操作等的信号)、适当切换控制器150内部的校正数据的读出方向、数据驱动器140中的校正图像数据的取入方向和选择驱动器120中的行选择方向的简单手法(包含校正数据的存储器管理方法的显示装置的显示驱动方法),以各种显示方式(显示图案)且以良好的画质来显示显示面板110中显示的图像信息。
这里,显示切换信号例如基于显示面板的角度或方向的检测信号。因此,在数码摄像机或数码相机等电子设备中,即便在使可动式或倾斜式显示面板(监视器面板)变化为任意角度或方向的情况下,也能对应于根据该显示面板的角度等事先规定的显示切换信号,高识别性地通常显示或各种反转显示(左右反转显示或上下反转显示等)图像信息。
因为上述显示装置的一连串驱动控制动作中、控制器150的存储器管理功能(存储器管理控制)根据从显示信号生成电路160提供给控制器150的定时信号中包含的垂直同步信号及水平同步信号来执行,所以能适用于不依赖于运算处理装置(MPU)的简易且廉价的装置构成。
涉及本实施方式的显示装置的显示驱动方法不限于上述手法。例如,也可以错开从显示信号生成电路160作为定时信号提供的垂直同步信号的1画面的量来执行从FIFO存储器151a、151b读出图像数据的动作,与向FIFO存储器151a、151b取入图像数据的动作无关地,将由图像数据校正电路154校正后的校正图像数据D1~Dq经驱动器传送电路155传送到数据驱动器140。
据此,因为能任意设定向显示面板110的各像素PIX写入灰度信号的写入周期,所以能使上述图像信息的倍速显示动作的扩张性提高。
<第2实施方式>
下面,参照附图说明涉及本发明的显示装置的第2实施方式。这里,对与上述第1实施方式同等的构成及控制手法简化说明。
(显示装置)
图17是表示涉及本发明的显示装置的第2实施方式的示意框图。
图17中,具体示出与上述第1实施方式所示的显示装置(参照图1~图4)不同的、涉及第2实施方式的显示装置特有的构成部分。
图17中,示出用于实现适用于第2实施方式的显示装置的控制器的图像数据校正功能与存储器管理功能的构成。
这里,与上述第1实施方式(参照图3)一样,在图17中,方便地全部用实线箭头示出各功能块间的数据或信号流,但实际上,如后所述,对应于控制器150的动作状态,这些之一的数据流变为有效。这里,图中的细线箭头表示来自数据读出控制电路156的控制信号,粗线箭头表示各种数据流。
如图17所示,涉及本实施方式的显示装置100与第1实施方式(参照图1、图3)一样,示意具备显示面板110、选择驱动器120、电源驱动器(参照图1)130、2组数据驱动器140L、140R、控制器150与显示信号生成电路(参照图1)160。
显示面板110如图17所示,沿行方向(附图左右方向)及列方向(附图上下方向)二维排列多个像素PIX(参照图1)。另外,将二维排列多个像素PIX的发光区域(显示区域)沿行方向2分割,设定附图左方侧的分割发光区域(分割显示区域)110L、以及附图右方侧的分割发光区域(分割显示区域)110R。
显示面板110中排列的多个像素PIX如图4所示,连接于沿显示面板110的行方向配设的多个选择线Ls与沿列方向配设的多个数据线Ld。
选择驱动器120连接于各行的选择线Ls,通过以规定的定时经各选择线Ls向各行的像素PIX施加选择电平的选择信号,将各行的像素PIX依次设定为选择状态。
数据驱动器140L连接于配设在显示面板110的附图左方侧的分割发光区域110L中的数据线Ld上。数据驱动器140R连接于配设在显示面板110的附图右方侧的分割发光区域110R中的数据线Ld上。
各数据驱动器140L、140R根据来自控制器150的数据控制信号驱动,当显示动作(发光动作)时,生成对应于图像数据的灰度信号(灰度电压Vdata),经各数据线Ld一齐提供给分割发光区域110L、110R的各像素PIX。
数据驱动器140L、140R与上述第1实施方式所示的数据驱动器140一样,具备数据驱动器功能,即在显示面板110的显示动作时,取入图像数据或校正图像数据,生成灰度信号(灰度电压Vdata),输出到各数据线Ld,此外也可具备电压检测功能,即当取得用于对应于像素PIX的特性校正图像数据的校正数据(特性参数)时,抽取涉及像素PIX特性的电压分量(检测电压)。
控制器150与第1实施方式一样,具备驱动器控制功能、特性参数取得功能、图像数据校正功能与存储器管理功能。
在驱动器控制功能中,生成并提供用于控制选择驱动器120、电源驱动器130及数据驱动器140L、140R的动作状态的选择控制信号及电源控制信号、数据控制信号。
在特性参数取得功能中,取得用于补偿显示面板110的各像素PIX中发光特性变动的参数(校正数据)。
在图像数据校正功能中,使用由上述特性参数取得功能取得的校正数据,校正图像数据,作为校正图像数据输出到数据驱动器140L、140R。
在存储器管理功能中,对应于显示面板110中图像信息的显示方式(显示图案),管理图像数据保持电路151、校正数据存放电路152及校正数据存储电路153中的图像数据及校正数据的取入、写入、读出的各动作。
控制器150与第1实施方式一样,如图17所示,具备图像数据保持电路151、校正数据存放电路152、校正数据存储电路153、图像数据校正电路154、驱动器传送电路155与数据读出控制电路156。
图像数据保持电路151并联连接具有FIFO存储器151La、151Ra的存储器电路151A以及具有FIFO存储器151Lb、151Rb的存储器电路151B。各存储器电路151A、151B具有对应于图像信息一画面的量的像素PIX的存储区域。
这里,各存储器电路151A、151B的FIFO存储器151La、151Lb具有对应于分割发光区域110L侧的像素PIX的存储区域。FIFO存储器151Ra与151Rb具有对应于上述2分割后的显示面板110的分割发光区域110R侧的像素PIX的存储区域。
各存储器电路151A、151B中,将图像信息的一画面的量的图像数据分割后取入FIFO存储器151La及151Ra的各存储区域或FIFO存储器151Lb及151Rb的各存储区域中。
在各存储器电路151A、151B的输入侧共同设置切换接点PSi,在输出侧共同设置切换接点PSo。切换接点PSi及PSo被同步切换控制,在利用切换接点PSi将输入路径设定为存储器电路151A、151B一方侧的情况下,利用切换接点PSo将输出路径设定为存储器电路151A、151B另一方侧。
由此,并行执行经切换接点PSi将从显示信号生成电路160作为串行数据提供的图像数据依次取入一方侧的存储器电路151A、151B后保持一画面的量的图像数据的动作、以及经切换接点PSo依次读出另一方侧的存储器电路151A、151B中保持的图像数据、提供给图像数据校正电路154的动作。
通过由2组存储器电路151A、151B交替重复执行这种动作,逐个画面地连续取入图像数据。
在涉及本实施方式的图像数据保持电路151中,如后所述,当取入、保持图像数据时,构成各存储器电路151A、151B的FIFO存储器151La及151Ra、或FIFO存储器151Lb及151Rb对应于图像信息的显示方式(显示图案),切换控制成看上去作为连续的一体存储区域而动作的状态与作为单独的存储区域而动作的状态。
在FIFO存储器151La及151Ra、或FIFO存储器151Lb及151Rb作为一体存储区域而动作的情况下,当取入图像数据时,连续的图像数据例如首先依次保持在FIFO存储器151La的连续地址的存储区域中,接着依次保持在FIFO存储器151Ra的连续地址的存储区域中。之后,当读出图像数据时,按与图像数据取入时相同的顺序,首先依次读出FIFO存储器151La的连续地址的图像数据,接着依次读出FIFO存储器151Ra的连续地址的图像数据。
另一方面,在FIFO存储器151La及151Ra、或FIFO存储器151Lb及151Rb作为单独存储区域动作的情况下,当取入图像数据时,连续的图像数据例如首先依次保持在FIFO存储器151Ra的连续地址的存储区域中,接着依次保持在FIFO存储器151La的连续地址的存储区域中。之后,当读出图像数据时,按与图像数据取入时相同的顺序,首先依次读出FIFO存储器151Ra的连续地址的图像数据,接着依次读出FIFO存储器151La的连续地址的图像数据。
读出的图像数据以1行的量为单位,经数据读出控制电路156提供给图像数据校正电路154。
在本实施方式中,示出并联连接2组(或多个)存储器电路151A(FIFO存储器151La、151Ra)、151B(FIFO存储器151Lb、151Rb)作为图像数据保持电路151的构成,这也如上述第1实施方式中记载的那样,考虑了通过并行执行取入图像数据并保持的动作与读出图像数据的动作、能对应于图像信息(尤其是动态图像)的倍速显示动作等。
因此,在显示面板110中显示的图像信息如静止图像或字符信息等的情况下,也可仅具有一个具备数量与各分割发光区域相对应的FIFO存储器作为图像数据保持电路151。
校正数据存放电路152具有非易失性存储器,例如,在显示装置100的显示驱动动作之前,事先取得对应于显示面板110中排列的各像素PIX的特性的校正数据,事先单独存储该校正数据。
校正数据存储电路153具备具有易失性存储器的2组第1校正数据存储电路153L、第2校正数据存储电路153R。
这里,第1校正数据存储电路153L具有存放(存储)对应于上述2分割后显示面板110的分割发光区域110L侧排列的像素PIX特性的校正数据的存储区域,第2校正数据存储电路153R具有存放(存储)对应于分割发光区域110R侧排列的像素PIX特性的校正数据的存储区域。
读出上述校正数据存放电路152中存放的、对应于显示面板110中排列的像素PIX特性的校正数据的全部或一部分,分割后取入第1及第2校正数据存储电路153L、153R的各存储区域中。
之后,根据本实施方式的校正数据存储电路153(第1及第2校正数据存储电路153L、153R)如后所述,当读出校正数据存放电路152中存放的、对应于显示面板110中排列的像素PIX特性的校正数据后并暂时保存时,将第1及第2校正数据存储电路153L、153R作为一体的存储区域,依次保持校正数据。
另一方面,当读出对应于提供经图像数据保持电路151取入的图像数据的各像素PIX的校正数据时,将第1及第2校正数据存储电路153L、153R分别作为单独的存储区域,对应于图像信息的显示方式(显示图案),按每个存储区域(即第1校正数据存储电路153L、第2校正数据存储电路153R)依次读出校正数据。
读出的校正数据以1行的量为单位,经数据读出控制电路156提供给图像数据校正电路154。
另外,也可构成为不具备校正数据存放电路152,而是例如第1及第2校正数据存储电路153L、153R具有非易失性存储器,将取得的校正数据直接保存在第1及第2校正数据存储电路153L、153R中。
图像数据校正电路154生成校正图像数据,对经图像数据保持电路151取入的串行数据的图像数据,使用从校正数据存储电路153中读出的、对应于显示面板110的各像素PIX的特性的校正数据,进行校正处理。
在根据本实施方式的图像数据校正电路154中,对应于图像信息的显示方式(显示图案),以1行的量为单位,取入从上述构成图像数据保持电路151的各存储器电路151A、151B的FIFO存储器151La及151Ra、或FIFO存储器151Lb及151Rb中按规定顺序依次读出的图像数据。
在图像数据校正电路154中,对应于图像信息的显示方式(显示图案),以1行的量为单位,取入从上述第1及第2校正数据存储电路153L、153R中按规定顺序依次读出的校正数据。
另外,各图像数据根据对应于图像信息的显示方式对应的校正数据,例如逐个像素依次执行校正处理。
驱动器传送电路155将图像数据校正电路154校正处理后的图像数据(校正图像数据D1~Dq)以规定的定时传送到数据驱动器140L、140R。
校正图像数据D1~Dq从驱动器传送电路155作为每1行的串行数据被输出,按规定顺序依次被取入并保持在各数据驱动器140L、140R中。
数据读出控制电路156控制上述图像数据保持电路151的各存储器电路151A、151B中的图像数据的取入动作、校正数据存放电路152及校正数据存储电路153(第1校正数据存储电路153L、第2校正数据存储电路153R)中的校正数据的读写(写入、读出)动作、及后述的图像数据校正电路154中的图像数据的校正处理、和驱动器传送电路155中将校正后的图像数据向数据驱动器140L、140R传送的处理的各动作。
数据读出控制电路156中的具体动作控制如后所述。
图17中,与上述第1实施方式一样,还示出如下构成,从图像数据保持电路151读出的图像数据、从校正数据存放电路152读出、写入校正数据存储电路153中的校正数据、及从校正数据存储电路153读出的校正数据经由数据读出控制电路156。但是,本发明不限于该构成。
图像数据或校正数据也可直接送出到图像数据校正电路154。也可从校正数据存放电路152向校正数据存储电路153直接写入校正数据。也可将从校正数据存储电路153读出的校正数据直接送出到图像数据校正电路154。
(显示驱动方法)
下面,参照附图来说明本实施方式的显示装置中图像信息的每个显示方式(显示图案)的显示驱动方法。
作为显示方式,与上述第1实施方式一样,具有(1)将基于映像信号的图像信息显示为正立图像的通常显示模式、(2)左右反转显示图像信息的左右反转显示模式、(3)上下反转显示图像信息的上下反转显示模式、(4)左右及上下反转显示图像信息的左右上下反转显示模式。
这里,主要说明控制器150的存储器管理方法。
这里,设在显示面板110的发光区域(显示区域)中,沿行方向及列方向将960×540个像素PIX排列成矩阵状。
另外,设显示面板110中排列的多个像素PIX沿图17的左右方向均等2分割,在分割发光区域(分割显示区域)110L侧配置第1~480列的像素PIX,在分割发光区域(分割显示区域)110R侧配置第480~960列的像素PIX。
设图像数据以对应于显示面板110的960列×540行的矩阵的形式提供。
(1)通常显示模式
图18是表示涉及本实施方式的显示装置中的显示驱动动作中在显示面板中通常显示图像信息的通常显示模式下的显示方式的图。
图18中,IMG1是通常显示模式中根据图像数据显示于显示面板110的显示区域中的图像信息的一例。设图像信息与图5所示的图像信息相同,在通常显示模式下,显示为正立图像。
图18中,E表示基于对应于显示面板110(分割发光区域110L)的第1行1列的图像数据的显示。
F表示基于对应于第1行480列的图像数据的显示,G表示基于对应于第540行1列的图像数据的显示。
H表示基于对应于第540行480列的图像数据的显示。
P表示基于对应于显示面板110的第1行481列(分割发光区域110R中第1行1列)的图像数据的显示。
Q表示基于对应于第1行960列(分割发光区域110R中第1行480列)的图像数据的显示。
R表示基于对应于第540行481列(分割发光区域110R中第540行481列)的图像数据的显示。
S表示基于对应于第540行960列(分割发光区域110R中第540行480列)的图像数据的显示。
在通常显示模式下,如图18所示,基于对应于第1行1列的图像数据的显示E显示于显示面板110(分割发光区域110L)的第1行1列。
基于对应于第1行480列的图像数据的显示F显示于显示面板110(分割发光区域110L)的第1行480列的位置。
基于对应于第540行1列的图像数据的显示G显示于显示面板110(分割发光区域110L)的第540行1列的位置。
基于对应于第540行480列的图像数据的显示H显示于显示面板110(分割发光区域110L)的第540行480列的位置。
基于对应于第1行481列的图像数据的显示P显示于显示面板110的第1行481列(分割发光区域110R中第1行1列)。
基于对应于第1行960列的图像数据的显示Q显示于显示面板110的第1行960列(分割发光区域110R中第1行480列)的位置。
基于对应于第540行481列的图像数据的显示R显示于显示面板110的第540行481列(分割发光区域110R中第540行481列)的位置。
基于对应于第540行960列的图像数据的显示S显示于显示面板110的第540行960列(分割发光区域110R中第540行480列)的位置。
图19是表示涉及本实施方式的显示装置中通常显示模式中的存储器管理方法的原理图。
图20是表示涉及本实施方式的显示装置中通常显示模式中的各图像数据与校正处理中使用的校正数据的地址关系的原理图。
图19中,为了简明存储器管理方法的说明,方便地如下定义。
图中,图像数据保持电路151及图像数据校正电路154中,○(白圆)表示构成上述图像信息的各行(1行)的图像数据中的、对应于位于第1列(或序号第481列)的像素PIX的图像数据。
●(黑圆)表示该图像数据中的、对应于位于作为最终列的第480列(或序号第960列)的像素PIX的图像数据。
图像数据保持电路151内标记的箭头表示图像数据的取入顺序(即取入方向)或读出顺序(即读出方向)。
图19中的校正数据存储电路153及图像数据校正电路154中,△(白三角)表示对应于显示面板110中排列的各行(1行)像素PIX中的、位于第1列(或序号第481列)的像素PIX的特性的校正数据。
▲(黑三角)表示对应于该像素PIX中的、位于作为最终列的第490列(或序列第960列)的像素PIX的特性的校正数据。
校正数据存储电路153内标记的箭头表示校正数据的读出顺序(即读出方向)。
图19中的图像数据校正电路154及数据驱动器140L、140R、显示面板110中,□(白四边形)表示提供给显示面板110中排列的各行(1行)像素PIX的校正图像数据中的、提供给位于第1列(或序列第481列)的像素PIX的校正图像数据或灰度信号。
■(黑四边形)表示该校正图像数据中的、提供给位于作为最终列的第480列(或序号第960列)的像素PIX的校正图像数据。
数据驱动器140L、140R内标记的箭头表示从控制器150提供的校正图像数据的取入顺序(即取入方向)。
上述定义在本实施方式以下所示的各显示方式中共同适用。
在通常显示模式下,控制器150执行以下一连串动作。
首先,当显示装置100的系统起动时,通过控制器150的数据读出控制电路156,对应于显示面板110中事先排列的各像素PIX,依次读出存储在校正数据存放电路152中的校正数据,传送到校正数据存储电路153的第1校正数据存储电路153L、第2校正数据存储电路153R,暂时保存在第1校正数据存储电路153L与第2校正数据存储电路153R中。
传送到校正数据存储电路153的校正数据使第1及第2校正数据存储电路153L、153R看上去作为连续的一体存储区域而动作,保存在对应于显示面板110中排列的各像素PIX的位置的地址中。
例如,对应于显示面板110的第1行1~960各列排列的像素PIX的特性的校正数据保存在第1校正数据存储电路153L的第1行1~480各列的存储区域、及第2校正数据存储电路153R的第1行1~480(序号481~960)各列的存储区域中。
在校正数据存储电路153中保存显示面板110中显示的图像信息一画面的量的各像素PIX的校正数据。
接着,如图19所示,数据读出控制电路156经切换接点PSi,将从显示信号生成电路160作为串行数据提供的数字信号的图像数据依次取入并保持在图像数据保持电路151中设置的2组存储器电路151A、151B的一方侧。
此时,图像数据保持电路151在通常显示模式下,使构成各存储器电路151A、151B的FIFO存储器151La及151Ra、或FIFO存储器151Lb及151Rb看上去作为连续的一体存储区域而动作。即,例如存储器电路151A首先沿对应于从FIFO存储器151La的第1行第1列至作为最终列的第480列的方向(正向),依次取入连续的图像数据,接着,沿对应于从FIFO存储器151Ra的第1行第1列(或序号第481列)至作为最终列的第480列(或序号第960列)的方向(正向),依次取入并保持连续的图像数据。
图像数据保持电路151沿正向从第1行至作为最终行的第540行对每行重复该动作,在2组存储器电路151A、151B的一方侧保持一画面的量的图像数据。
在图像数据保持电路151中,与该图像数据的取入动作并行,如图19所示,执行图像数据的读出动作,即经切换接点Pso依次读出存储器电路151A、151B的另一方侧保持的图像数据。
在该图像数据的读出动作中,使构成各存储器电路151A、151B的FIFO存储器151La及151Ra、或FIFO存储器151Lb及151Rb看上去作为连续的一体存储区域而动作,按与上述图像数据的取入方向及取入顺序相同的读出方向及读出顺序,执行图像数据的读出动作。
读出的图像数据以1行的量为单位,提供给图像数据校正电路154(参照图19中图像数据保持电路151内标记的箭头、圆圈数字)。
另一方面,如图19所示,利用数据读出控制电路156,依次读出校正数据存储电路153的第1校正数据存储电路153L、第2校正数据存储电路153R中保持的校正数据中的、对应于提供经上述图像数据保持电路151取入图像数据校正电路154的1行的量的图像数据的像素PIX的校正数据,将1行作为单位提供给图像数据校正电路154。
校正数据存储电路153使构成校正数据存储电路153的第1及第2校正数据存储电路153L、153R看上去作为连续的一体存储区域而动作。即,例如沿对应于从第1行至作为最终行的第540行的方向(正向)依次重复如下动作,即首先沿对应于从第1校正数据存储电路153L的第1行第1列至作为最终列的第480列的方向(正向;第1读出方向)依次读出校正数据,接着沿对应于从第2校正数据存储电路153的第1行第1列(或序号第481列)至作为最终列的第480列(或序号第960列)的方向(正向;第1读出方向)依次读出校正数据(参照图19中校正数据存储电路153内标记的箭头、圆圈数字)。
接着,图像数据校正电路154根据从校正数据存储电路153提供的、对应于显示面板110的1行的各列像素PIX特性的校正数据,例如逐个像素依次校正处理经图像数据保持电路151取入的1行的各列位置的图像数据。
图像数据校正电路154中执行的校正处理如图19中图像数据校正电路154内及图20原理所示,对对应于各行从第1列至第960列的各列位置的图像数据中的每个(参照图20中图像数据的地址),使用对应于显示面板110的各行第1列至第960列的各像素PIX的校正数据中的每个(参照图20中校正数据的地址),根据规定的校正式进行运算来执行。
使构成图像数据保持电路151的各存储器电路151A、151B的FIFO存储器151La及151Ra、或151Lb及151Rb作为一体的存储区域动作,按FIFO存储器151La、151Ra的顺序、或151Lb、151Rb的顺序,正向依次取入并保持串行数据的图像数据,按FIFO存储器151La、151Ra的顺序、或151Lb、151Rb的顺序,正向依次读出串行数据的图像数据。
使构成校正数据存储电路153的2组第1及第2校正数据存储电路153L、153R作为一体的存储区域动作,按第1校正数据存储电路153L、第2校正数据存储电路153R的顺序正向依次读出。
之后,对读出的1行的量的图像数据(FIFO存储器151La或151Lb侧(图中标记为L侧)的第1~480列、以及FIFO存储器151Ra或151Rb侧(图中标记为R侧)的第1~480列(序号第481~960列)的图像数据)中每个,执行使用从校正数据存储电路153正向依次读出的1行的量的校正数据(第1校正数据存储电路153L侧(图中标记为L侧)的第1~480列、以及第2校正数据存储电路153R侧(图中标记为R侧)的第1~480列(序号第481~960列)的校正数据)中每个的校正处理。
图像数据的校正处理方法的具体例在后述的显示装置的驱动控制方法的具体例中详细说明。
接着,校正处理后的图像数据(校正图像数据D1~Dq:q=960)由数据读出控制电路156以1行的量为单位经驱动器传送电路155逐个像素地传送到数据驱动器140L、140R。
经驱动器传送电路155传送的校正图像数据D1~D960中对应于显示面板110的分割发光区域110L中排列的第1列至第480列像素PIX的校正图像数据D1~D480传送到数据驱动器140L,对应于分割发光区域110R中排列的第1列至第480列(序号第481~960列)像素PIX的校正图像数据D481~D960传送到数据驱动器140R。
此时,校正图像数据D1~D480在数据驱动器140L沿对应于分割发光区域110L的第1列至第480列的方向(正向;第1取入方向)逐个像素依次取入。校正图像数据D481~D960在数据驱动器140R沿对应于分割发光区域110R的第1列至第480列(序号第481列至第960列)的方向(正向;第1取入方向)逐个像素依次取入(参照图19中数据驱动器140内标记的箭头)。
接着,选择驱动器120通过按从第1行至作为最终行的第540行的选择线Ls的顺序(正向;第1扫描方向)依次施加选择电平的选择信号Ssel,将各行的像素PIX依次设定为选择状态。
之后,与将各行的像素PIX设定为选择状态的定时同步,数据驱动器140L、140R将基于上述取入的1行(序号第1~480列与第481~960列)的校正图像数据D1~D960的灰度信号(灰度电压Vdata)一齐施加于显示面板110的各行中配设的数据线Ld。
由此,设定成选择状态的行的各像素PIX中经各数据线Ld保持对应于灰度信号的电压分量(即写入灰度信号)。
这里,在通常显示模式下,如图19中图像数据校正电路154及数据驱动器140L、140R、显示面板110内及图20原理所示,对显示面板110的各分割发光区域110L、110R的各行第1列至第480列(序号第1列至第480列与第481列至第960列)的各像素PIX写入基于校正图像数据D1~D960的各灰度信号,该校正图像数据D1~D960是使用对应于显示面板110的各行第1列至第960列的各像素PIX的校正数据(参照图20中校正数据的地址),校正处理了对应于图像信息各行的第1列至第960列的各列位置的图像数据(参照图20中图像数据的地址)而得到的。
在对显示面板110的全部行依次执行这种对各行像素PIX写入灰度信号的动作之后,通过向各像素PIX施加规定发光电平的电源电压Vsa,各像素PIX中设置的发光元件(有机EL元件OEL)以对应于上述灰度信号的亮度灰度一齐发光动作,在显示面板110中显示图像信息。此时,在显示面板110中,如图18所示,图像信息显示为正立图像。
与上述第1实施方式一样,在显示装置例如处于工场出厂状态等初始状态的情况、或未取得对应于各像素PIX的特性的校正数据的状态等不必执行图像数据的校正处理的情况下,不执行图像数据的校正处理(即直接通过图像数据校正电路154),将图像数据经驱动器传送电路155传送到数据驱动器140。
(2)左右反转显示模式
图21是表示涉及本实施方式的显示装置的显示驱动动作中在显示面板中左右反转显示图像信息的左右反转显示模式下的显示方式的图。
图21中,IMG2是左右反转显示模式中根据与上述通常显示模式时相同的图像数据显示于显示面板110的显示区域中的图像信息的一例,为左右反转图18中IMG1的左右反转图像。
在左右反转显示模式下,如图21所示,基于对应于第1行1列的图像数据的显示E显示于显示面板110的第1行960列(分割发光区域110R中第1行480列)。
基于对应于第1行480列的图像数据的显示F显示于显示面板110的第1行481列(分割发光区域110R中第1行1列)的位置。
基于对应于第540行1列的图像数据的显示G显示于显示面板110的第540行960列(分割发光区域110R中第540行480列)的位置。
基于对应于第540行480列的图像数据的显示H显示于显示面板110的第540行481列(分割发光区域110R中第540行1列)的位置。
基于对应于第1行481列的图像数据的显示P显示于显示面板110(分割发光区域110L)的第1行480列的位置。
基于对应于第1行960列的图像数据的显示Q显示于显示面板110(分割发光区域110L)的第1行1列的位置。
基于对应于第540行481列的图像数据的显示R显示于显示面板110(分割发光区域110L)的第540行480列的位置。
基于对应于第540行960列的图像数据的显示S显示于显示面板110(分割发光区域110L)的第540行1列的位置。
图22是表示涉及本实施方式的显示装置中左右反转显示模式中的存储器管理方法的原理图。
图23是表示涉及本实施方式的显示装置中左右反转显示模式中的各图像数据与校正处理中使用的校正数据的地址关系的原理图。
与上述通常显示模式中的情况同等的构成或手法、原理简化说明。
在左右反转显示模式下,控制器150执行以下一连串动作。
首先,与上述通常显示模式的情况一样,当显示装置100的系统起动时,将对应于显示面板110中排列的一画面的量的各像素PIX的校正数据事先从校正数据存放电路152传送到校正数据存储电路153的第1校正数据存储电路153L、第2校正数据存储电路153R,暂时保存在第1校正数据存储电路153L与第2校正数据存储电路153R中。
接着,如图22所示,图像数据保持电路151并行执行将从显示信号生成电路160作为串行数据提供的图像数据经切换接点PSi依次取入2组存储器电路151A、151B的一方侧的动作、以及经切换接点Pso依次读出存储器电路151A、151B的另一方侧保持的图像数据后以1行的量为单位提供给图像数据校正电路154的动作。
图像数据保持电路151使构成各存储器电路151A、151B的FIFO存储器151La及151Ra、或FIFO存储器151Lb及151Rb作为单独的存储区域而动作。即,例如存储器电路151A首先沿对应于从FIFO存储器151Ra的第1行第1列至作为最终列的第480列的方向(正向),分割取入连续的图像数据,接着,沿对应于从FIFO存储器151La的第1行第1列至作为最终列的第480列(序号第481列至第960列)的方向(正向),分割取入并保持连续的图像数据。
图像数据保持电路151沿正向从第1行至作为最终行的第540行对每行重复该动作,在2组存储器电路151A、151B的一方侧保持一画面的量的图像数据。
在图像数据保持电路151中,与该图像数据的取入动作并行,如图22所示,执行图像数据的读出动作,即依次读出存储器电路151A、151B另一方侧保持的图像数据。
在该图像数据的读出动作中,使构成各存储器电路151A、151B的FIFO存储器151La及151Ra、或FIFO存储器151Lb及151Rb作为单独的存储区域而动作,按与上述图像数据的取入方向及取入顺序相同的读出方向及读出顺序,执行图像数据的读出动作。
读出的图像数据以1行的量为单位,提供给图像数据校正电路154(参照图22中图像数据保持电路151内标记的箭头、圆圈数字)。
另一方面,如图22所示,依次读出校正数据存储电路153的第1校正数据存储电路153L、第2校正数据存储电路153R中保持的校正数据中的、对应于提供经上述图像数据保持电路151取入图像数据校正电路154的1行的量的图像数据的像素PIX的校正数据,提供给图像数据校正电路154。
校正数据存储电路153使构成校正数据存储电路153的第1及第2校正数据存储电路153L、153R作为单独的存储区域而动作。即,例如沿对应于从第1行至作为最终行的第540行的方向(正向)依次重复如下动作,即首先沿对应于从第2校正数据存储电路153R的第1行作为最终列的第480列至第1列(序号第960列至第481列)的方向(反向;第2读出顺序)依次读出校正数据,接着沿对应于从第1校正数据存储电路153L的第1行作为最终列的第480列至第1列的方向(反向;第2读出顺序)依次读出校正数据(参照图22中校正数据存储电路153内标记的箭头、圆圈数字)。
接着,图像数据校正电路154根据从校正数据存储电路153提供的、对应于显示面板110的各像素PIX特性的校正数据,校正处理经图像数据保持电路151取入的图像数据。
图像数据校正电路154中执行的校正处理如图22中图像数据校正电路154内及图23原理所示,对对应于各行从第1列至第480列及从第481列至第960列的各列位置的图像数据中的每个(参照图23中图像数据的地址),使用对应于显示面板110的各行第960列至第481列及第480列至第1列的各像素PIX的校正数据中的每个(参照图23中校正数据的地址),根据规定的校正式进行运算来执行。
使构成图像数据保持电路151的各存储器电路151A、151B的FIFO存储器151La及151Ra、或151Lb及151Rb作为单独的存储区域而动作,按FIFO存储器151Ra、151La的顺序、或151Rb、151Lb的顺序,正向依次取入并保持串行数据的图像数据,按FIFO存储器151Ra、151La的顺序、或151Rb、151Lb的顺序,正向依次读出串行数据的图像数据。
使构成校正数据存储电路153的2组第1及第2校正数据存储电路153L、153R作为单独的存储区域而动作,按第2校正数据存储电路153R、第1校正数据存储电路153L的顺序反向依次读出。
之后,对读出的1行的量的图像数据(FIFO存储器151Ra或151Rb侧(图中标记为R侧)的第1~480列、以及FIFO存储器151La或151Lb侧(图中标记为L侧)的第1~480列(序号第481~960列)的图像数据)中每个,执行使用了从校正数据存储电路153反向依次读出的1行的量的校正数据(第2校正数据存储电路153R侧(图中标记为R侧)的第480~1列(序号第960~481列)、以及第1校正数据存储电路153L侧(图中标记为L侧)的第480~1列的校正数据)中每个的校正处理。
接着,校正处理后的图像数据(校正图像数据D1~D960)以1行的量为单位经驱动器传送电路155逐个像素地传送到数据驱动器140L、140R。
数据驱动器140L、140R根据从控制器150提供的数据控制信号(扫描切换信号),将校正图像数据D1~D960的取入方向设定为反向。
由此,经驱动器传送电路155传送的校正图像数据D1~D960中对应于显示面板110的分割发光区域110L中排列的第1列至第480列像素PIX的校正图像数据D1~D480传送到数据驱动器140L,对应于分割发光区域110R中排列的第1列至第480列(序号第481~960列)像素PIX的校正图像数据D481~D960被传送到数据驱动器140R。
此时,校正图像数据D480~D1在数据驱动器140L沿对应于分割发光区域110L的第480列至第1列的方向(反向;第2取入顺序)逐个像素依次取入,校正图像数据D960~D481在数据驱动器140R沿对应于分割发光区域110R的第480列至第1列(序号第960列至第481列)的方向(反向;第2取入顺序)逐个像素依次取入(参照图22中数据驱动器140L、140R内标记的箭头)。
接着,选择驱动器120通过按从第1行至作为最终行的第540行的选择线Ls的顺序(正向;第1扫描方向)依次施加选择电平的选择信号Ssel,将各行的像素PIX依次设定为选择状态。
之后,与将各行的像素PIX设定为选择状态的定时同步,数据驱动器140L、140R将基于上述取入的1行(序号第480~1列与第960~481列)的校正图像数据D1~D960的灰度信号(灰度电压Vdata)一齐施加于显示面板110的各列中配设的数据线Ld。
由此,设定成选择状态的行的各像素PIX中经各数据线Ld保持对应于灰度信号的电压分量(即写入灰度信号)。
这里,在左右反转显示模式下,如图22中图像数据校正电路154及数据驱动器140L、140R、显示面板110内及图23原理所示,对显示面板110的各分割发光区域110L、110R的各行第1列至第480列(序号第1列至第480列与第481列至第960列)的各像素PIX写入基于校正图像数据D1~D960的各灰度信号,该校正图像数据D1~D960是使用对应于显示面板110的各行第1列至第960列的各像素PIX的校正数据(参照图23中校正数据的地址),校正处理了对应于图像信息各行的第960列至第1列的各列位置的图像数据(参照图23中图像数据的地址)而得到的。
在对显示面板110的全部行依次执行这种对各行像素PIX写入灰度信号的动作之后,通过使各像素PIX中设置的发光元件(有机EL元件OEL)以对应于上述灰度信号的亮度灰度一齐发光动作,在显示面板110中显示图像信息。此时,在显示面板110中,如图21所示,图像信息显示为左右反转图像。
(3)上下反转显示模式
图24是表示涉及本实施方式的显示装置的显示驱动动作中在显示面板中上下反转显示图像信息的上下反转显示模式下的显示方式的图。
图24中,IMG3是上下反转显示模式中根据与上述通常显示模式时相同的图像数据显示于显示面板110的显示区域中的图像信息的一例,为上下反转图18中IMG1的上下反转图像。
在上下反转显示模式下,如图24所示,基于对应于第1行1列的图像数据的显示E显示于显示面板110(分割发光区域110L)的第540行1列。基于对应于第1行480列的图像数据的显示F显示于显示面板110(分割发光区域110L)的第540行480列的位置。基于对应于第540行1列的图像数据的显示G显示于显示面板110(分割发光区域110L)的第1行1列的位置。基于对应于第540行480列的图像数据的显示H显示于显示面板110(分割发光区域110L)的第1行480列的位置。基于对应于第1行481列的图像数据的显示P显示于显示面板110的第1行480列(分割发光区域110R中第540行1列)的位置。基于对应于第1行960列的图像数据的显示Q显示于显示面板110的第540行960列(分割发光区域110R中第540行480列)的位置。基于对应于第540行481列的图像数据的显示R显示于显示面板110的第1行481列(分割发光区域110R中第1行1列)的位置,基于对应于第540行960列的图像数据的显示S显示于显示面板110的第1行960列(分割发光区域110R中第1行480列)的位置。
图25是表示涉及本实施方式的显示装置中上下反转显示模式中的存储器管理方法的原理图。
图26是表示涉及本实施方式的显示装置中上下反转显示模式中的各图像数据与校正处理中使用的校正数据的地址关系的原理图。
与上述通常显示模式及左右反转显示模式中的情况同等的构成或手法、原理简化说明。
在上下反转显示模式下,控制器150执行以下一连串动作。
首先,与上述通常显示模式的情况一样,当显示装置100的系统起动时,将对应于显示面板110中排列的一画面的量的各像素PIX的校正数据事先从校正数据存放电路152传送到校正数据存储电路153的第1校正数据存储电路153L、第2校正数据存储电路153R,暂时保存在第1校正数据存储电路153L与第2校正数据存储电路153R中。
接着,如图25所示,与上述通常显示模式的情况一样,图像数据保持电路151并行执行将从显示信号生成电路160提供的图像数据经切换接点PSi依次取入2组存储器电路151A、151B的一方侧的动作、以及经切换接点PSo依次读出存储器电路151A、151B的另一方侧保持的图像数据后以1行的量为单位提供给图像数据校正电路154的动作。
图像数据保持电路151使构成各存储器电路151A、151B的FIFO存储器151La及151Ra、或FIFO存储器151Lb及151Rb看上去作为连续的一体存储区域而动作。即,沿正向从第1行至作为最终行的第540行对每行重复如下动作,在存储器电路151A、151B的一方侧保持一画面的量的图像数据,该动作是沿对应于从FIFO存储器151La的第1列至作为最终列的第480列、接着从FIFO存储器150Ra的第1列至作为最终列的第480列(序号第481列至第960列)的方向(正向),依次取入并保持连续的图像数据的动作。
图像数据保持电路151与该图像数据的取入动作并行,按与上述图像数据的取入方向及取入顺序相同的读出方向及读出顺序读出存储器电路151A、151B的另一方侧保持的图像数据(参照图25中图像数据保持电路151内标记的箭头、圆圈数字)。
另一方面,如图25所示,依次读出校正数据存储电路153的第1校正数据存储电路153L、第2校正数据存储电路153R中保持的校正数据中的、对应于提供经上述图像数据保持电路151取入图像数据校正电路154的1行的量的图像数据的像素PIX的校正数据,提供给图像数据校正电路154。
校正数据存储电路153使构成校正数据存储电路153的第1及第2校正数据存储电路153L、153R看上去作为连续的一体存储区域而动作。即,例如沿对应于作为最终行的第540行至第1行的方向(反向)依次重复如下动作,即首先沿对应于从第1校正数据存储电路153L的作为最终行的第540行第1列至作为最终列的第480列的方向(正向;第1读出顺序)依次读出校正数据,接着沿对应于从第2校正数据存储电路153R的作为最终行的第540行的第1列至作为最终列的第480列(序号第481列至第960列)的方向(正向;第1读出顺序)依次读出校正数据(参照图25中校正数据存储电路153内标记的箭头、圆圈数字)。
接着,图像数据校正电路154根据从校正数据存储电路153提供的、对应于显示面板110的各像素PIX特性的校正数据,校正处理经图像数据保持电路151取入的图像数据。
图像数据校正电路154中执行的校正处理如图25中图像数据校正电路154内及图26原理所示,对对应于从第1行至第540行的各行的、从第1列至第480列及从第481列至第960列的各列位置的图像数据中的每个(参照图26中图像数据的地址),使用对应于显示面板110的从第540行至第1行各行的、第1列至第480列及第481列至第960列的各像素PIX的校正数据中的每个(参照图26中校正数据的地址),根据规定的校正式进行运算来执行。
接着,校正处理后的图像数据(校正图像数据D1~D960)以1行的量为单位经驱动器传送电路155逐个像素地传送到数据驱动器140L、140R。
这里,经驱动器传送电路155传送的校正图像数据D1~D960中校正图像数据D1~D480在数据驱动器140L沿对应于分割发光区域110L的第1列至第480列的方向(正向;第1取入顺序)逐个像素地依次取入,校正图像数据D481~D960在数据驱动器140R沿对应于分割发光区域110R的第1列至第480列(序号第481列至第960列)的方向(正向;第1取入顺序)逐个像素地依次取入(参照图25中数据驱动器140L、140R内标记的箭头)。
接着,选择驱动器120通过按从作为最终行的第540行至第1行的选择线Ls的顺序(反向;第2扫描方向)依次施加选择电平的选择信号Ssel,将各行的像素PIX依次设定为选择状态。
之后,与将各行的像素PIX设定为选择状态的定时同步,数据驱动器140L、140R将基于上述取入的1行(序号第1~480列与第481~960列)的校正图像数据D1~D960的灰度信号(灰度电压Vdata)一齐施加于显示面板110的各列中配设的数据线Ld。
由此,设定成选择状态的行的各像素PIX中经各数据线Ld保持对应于灰度信号的电压分量(即写入灰度信号)。
这里,在上下反转显示模式下,如图25中图像数据校正电路154及数据驱动器140L、140R、显示面板110内及图26原理所示,对显示面板110的各分割发光区域110L、110R的第540行至第1行的各行的、第1列至第480列(序号第1列至第480列与第481列至第960列)的各像素PIX写入基于校正图像数据D1~D960的各灰度信号,该校正图像数据D1~D960是使用对应于显示面板110的第540行至第1行的各行的、第1列至第960列的各像素PIX的校正数据(参照图26中校正数据的地址),校正处理了对应于图像信息第1行至第540行的各行的、第1列至第960列的各列位置的图像数据(参照图26中图像数据的地址)而得到的。
在对显示面板110的全部行依次执行这种对各行像素PIX写入灰度信号的动作之后,通过使各像素PIX中设置的发光元件(有机EL元件OEL)以对应于上述灰度信号的亮度灰度一齐发光动作,在显示面板110中显示图像信息。此时,在显示面板110中,如图24所示,图像信息显示为上下反转图像。
(4)左右上下反转显示模式
图27是表示涉及本实施方式的显示装置的显示驱动动作中在显示面板中左右上下反转显示图像信息的左右上下反转显示模式下的显示方式的图。
图27中,IMG4是左右上下反转显示模式中根据与上述通常显示模式时相同的图像数据显示于显示面板110的显示区域中的图像信息的一例,为左右上下反转图18中IMG1的左右上下反转图像。
在左右上下反转显示模式下,如图27所示,基于对应于第1行1列的图像数据的显示E显示于显示面板110的第540行960列(分割发光区域110R中第540行第480列)。
基于对应于第1行480列的图像数据的显示F显示于显示面板110的第540行480列(分割发光区域110R中第540行1列)的位置。
基于对应于第540行1列的图像数据的显示G显示于显示面板110的第1行960列(分割发光区域110R中第1行480列)的位置。
基于对应于第540行480列的图像数据的显示H显示于显示面板110的第1行480列(分割发光区域110R中第1行1列)的位置。
基于对应于第1行481列的图像数据的显示P显示于显示面板110(分割发光区域110L)的第540行480列的位置。
基于对应于第1行960列的图像数据的显示Q显示于显示面板110(分割发光区域110L)的第540行1列的位置。基于对应于第540行481列的图像数据的显示R显示于显示面板110(分割发光区域110L)的第1行481列的位置。
基于对应于第540行960列的图像数据的显示S显示于显示面板110(分割发光区域110L)的第1行1列的位置。
图28是表示涉及本实施方式的显示装置中左右上下反转显示模式中的存储器管理方法的原理图。
图29是表示涉及本实施方式的显示装置中左右上下反转显示模式中的各图像数据与校正处理中使用的校正数据的地址关系的原理图。
与上述通常显示模式及左右反转显示模式、上下反转显示模式中的情况同等的构成或手法、原理简化说明。
在左右上下反转显示模式下,控制器150执行以下一连串动作。
首先,与上述通常显示模式的情况一样,当显示装置100的系统起动时,将对应于显示面板110中排列的一画面的量的各像素PIX的校正数据事先从校正数据存放电路152传送到校正数据存储电路153的第1校正数据存储电路153L、第2校正数据存储电路153R,暂时保存在第1校正数据存储电路153L与第2校正数据存储电路153R中。
接着,如图28所示,与上述左右反转显示模式的情况一样,图像数据保持电路151并行执行将从显示信号生成电路160提供的图像数据经切换接点PSi依次取入2组存储器电路151A、151B的一方侧的动作、以及经切换接点PSo依次读出存储器电路151A、151B的另一方侧保持的图像数据后以1行的量为单位提供给图像数据校正电路154的动作。
图像数据保持电路151使构成各存储器电路151A、151B的FIFO存储器151La及151Ra、或FIFO存储器151Lb及151Rb作为单独的存储区域而动作。即,沿正向从第1行至作为最终行的第540行对每行重复如下动作,在存储器电路151A、151B的一方侧保持一画面的量的图像数据,该动作沿对应于从FIFO存储器151Ra的第1列至作为最终列的第480列、接着从FIFO存储器150La的第1列至作为最终列的第480列(序号第481列至第960列)的方向(正向),分割取入并保持连续的图像数据。
图像数据保持电路151与该图像数据的取入动作并行,按与上述图像数据的取入方向及取入顺序相同的读出方向及读出顺序读出存储器电路151A、151B的另一方侧保持的图像数据(参照图28中图像数据保持电路151内标记的箭头、圆圈数字)。
另一方面,如图28所示,依次读出校正数据存储电路153的第1校正数据存储电路153L、第2校正数据存储电路153R中保持的校正数据中的、对应于提供经上述图像数据保持电路151取入图像数据校正电路154的1行的量的图像数据的像素PIX的校正数据,提供给图像数据校正电路154。
校正数据存储电路153在左右上下反转显示模式中,使构成校正数据存储电路153的第1及第2校正数据存储电路153L、153R作为单独的存储区域而动作。即,例如沿对应于作为最终行的第540行至第1行的方向(反向)依次重复如下动作,即首先沿对应于从第2校正数据存储电路153R的作为最终行的第540行的作为最终列的第480列至第1列(序号第960列至第481列)的方向(反向;第2读出顺序)依次读出校正数据,接着沿对应于从第1校正数据存储电路153L的作为最终行的第540行的作为最终列的第480列至第1列的方向(反向;第2读出顺序)依次读出校正数据(参照图28中校正数据存储电路153内标记的箭头、圆圈数字)。
接着,图像数据校正电路154根据从校正数据存储电路153提供的、对应于显示面板110的各像素PIX特性的校正数据,校正处理经图像数据保持电路151取入的图像数据。
图像数据校正电路154中执行的校正处理如图28中图像数据校正电路154内及图29原理所示,对对应于从第1行至第540行的各行的、从第1列至第480列及从第481列至第960列的各列位置的图像数据中的每个(参照图29中图像数据的地址),使用对应于显示面板110的从第540行至第1行各行的、第960列至第481列及第480列至第1列的各像素PIX的校正数据中的每个(参照图29中校正数据的地址),根据规定的校正式进行运算来执行。
接着,校正处理后的图像数据(校正图像数据D1~D960)以1行的量为单位经驱动器传送电路155逐个像素地传送到数据驱动器140L、140R。
数据存储器140L、140R在左右上下反转显示模式的情况下,根据从控制器150提供的数据控制信号(扫描切换信号),将校正图像数据D1~D960的取入方向设定为反向。
由此,经驱动器传送电路155传送的校正图像数据D1~D960中的、对应于显示面板110的分割发光区域110L中排列的第1列至第480列像素PIX的校正图像数据D480~D1在数据驱动器140L沿对应于分割发光区域110L的第480列至第1列的方向(反向;第2取入顺序)逐个像素地依次取入,对应于分割发光区域110R中排列的第1列至第480列(序号第481列至第960列)像素PIX的校正图像数据D960~D481在数据驱动器140R沿对应于分割发光区域110R的第480列至第1列(序号第960列至第481列)的方向(反向;第2取入顺序)逐个像素地依次取入(参照图28中数据驱动器140L、140R内标记的箭头)。
接着,选择驱动器120通过按从作为最终行的第540行至第1行的选择线Ls的顺序(反向;第2扫描方向)依次施加选择电平的选择信号Ssel,将各行的像素PIX依次设定为选择状态。
之后,与将各行的像素PIX设定为选择状态的定时同步,数据驱动器140L、140R将基于上述取入的1行(序号第480~1列与第960~481列)的校正图像数据D1~D960的灰度信号(灰度电压Vdata)一齐施加于显示面板110的各列中配设的数据线Ld。
由此,设定成选择状态的行的各像素PIX中经各数据线Ld保持对应于灰度信号的电压分量(即写入灰度信号)。
这里,在左右上下反转显示模式下,如图28中图像数据校正电路154及数据驱动器140L、140R、显示面板110内及图29原理所示,对显示面板110的各分割发光区域110L、110R的第540行至第1行的各行的、第1列至第480列(序号第1列至第480列与第481列至第960列)的各像素PIX写入基于校正图像数据D1~D960的各灰度信号,该校正图像数据D1~D960是使用对应于显示面板110的第540行至第1行的各行的、第1列至第960列的各像素PIX的校正数据(参照图26中校正数据的地址),校正处理了对应于图像信息第1行至第540行的各行的、第960列至第1列的各列位置的图像数据(参照图29中图像数据的地址)而得到的。
在对显示面板110的全部行依次执行这种对各行像素PIX写入灰度信号的动作之后,通过使各像素PIX中设置的发光元件(有机EL元件OEL)以对应于上述灰度信号的亮度灰度一齐发光动作,在显示面板110中显示图像信息。此时,在显示面板110中,如图27所示,图像信息显示为左右上下反转图像。
如上所述,根据涉及本实施方式的显示装置100,与上述第1实施方式一样,能由简单且廉价的装置构成实现如下存储器管理方法,即能使对应于显示面板110的各像素PIX特性的校正数据对应于各种显示方式(图像信息的通常显示或各种反转显示)并从存储电路适当地进行读写。
另外,在本实施方式中,通过具有如下构成,即将显示面板110分割成2个分割发光区域110L、110R,与各分割发光区域110L、110R对应,具备同时驱动的单独数据驱动器140L、140R,能降低取入从控制器150提供的校正图像数据D1~D960时的数据传送速度,所以能使显示装置的驱动控制动作中的定时控制的自由度提高,同时,能适用廉价的数据驱动器,削减显示装置的制品成本。
在本实施方式中,为了便于说明,说明了具有方便地将显示面板110均等2分割的分割发光区域110L、110R的情况,但本发明不限于此。根据本发明的显示装置例如也可在排列与上述相同960列像素PIX的显示面板110中,如分割发光区域110L中排列的像素PIX的列数为384,分割发光区域110R中排列的像素PIX的列数为576那样,不均等分割分割发光区域110L、110R。并且,也可分割成2以上的多个分割发光区域。
据此,因为能任意设定分割显示面板110后设定的各分割发光区域中排列的像素PIX的列数,所以通过使该列数与现有(或通用)的数据驱动器的输出端子数对应,能简单且廉价地实现涉及本实施方式的显示装置。
<第3实施方式>
下面,参照附图说明涉及本发明的显示装置的第3实施方式。
涉及本实施方式的显示装置的控制器中校正数据的存储方法与上述第2实施方式中的校正数据的存储方法不同,除此之外具备与上述第2实施方式中的显示装置同等的构成。这里,对与上述第2实施方式同等的构成及控制方法省略或简化说明。
图30是表示涉及本发明的显示装置的第3实施方式的示意框图。
图30中,示出用于实现适用于涉及第3实施方式的显示装置的控制器的图像数据校正功能与存储器管理功能的构成。
控制器150具备图像数据保持电路151、校正数据存放电路152、校正数据存储电路153、图像数据校正电路154、驱动器传送电路155与数据读出控制电路156。
显示面板110如图30所示,沿行方向例如2分割二维排列多个像素PIX的发光区域。之后,设定附图左方侧的分割发光区域110L与附图右方侧的分割发光区域110R。
图像数据保持电路151对应于上述显示面板110中分割设定的分割发光区域110L、110R,并联连接具有FIFO(First-In/First-Out;先进先出)存储器151La、151Ra的存储器电路151A与具有FIFO存储器151Lb、151Rb的存储器电路151B,各存储器电路151A、151B具有对应于图像信息一画面的量的像素PIX的存储区域。
在各存储器电路151A、151B的输入侧共同设置切换接点PSi,在输出侧共同设置切换接点PSo。
由此,并行执行经切换接点PSi将从显示信号生成电路160作为串行数据提供的图像数据依次取入一方侧的存储器电路151A、151B后保持一画面的量的图像数据的动作、以及经切换接点PSo依次读出另一方侧的存储器电路151A、151B中保持的图像数据、提供给后述的图像数据校正电路154的动作。
通过由2组存储器电路151A、151B交替重复执行这种动作,逐个画面地连续取入图像数据。
在涉及本实施方式的图像数据保持电路151中,当取入、保持图像数据时,构成各存储器电路151A、151B的FIFO存储器151La及151Ra、或FIFO存储器151Lb及151Rb对应于图像信息的显示方式(显示图案),切换控制成看上去作为连续的一体存储区域而动作的状态与作为单独的存储区域而动作的状态。
从图像数据保持电路151读出的图像数据以1行的量为单位,经后述的数据读出控制电路156提供给图像数据校正电路154。
这样,在本实施方式中,作为图像数据保持电路151,具有并联连接2组(或多个)存储器电路151A(FIFO存储器151La、151Ra)、151B(FIFO存储器151Lb、151Rb)的构成。
由此,本实施方式能并行执行存储器电路151A、151B中一方侧取入图像数据并保持的动作、以及依次读出另一方侧保持的图像数据的动作,能良好地对应于图像信息(尤其是动态图像)的倍速显示等高速显示驱动。
校正数据存放电路152具有非易失性存储器,例如,在显示装置100的显示驱动动作之前,事先取得对应于显示面板110中排列的各像素PIX的特性的多种校正数据,单独存储该校正数据。
校正数据的取得方法如后所述。
校正数据存储电路153对应于上述显示面板110中分割设定的分割发光区域110L、110R,具备具有易失性存储器的第1校正数据存储电路153L及第2校正数据存储电路153R。
校正数据存储电路153读出上述校正数据存放电路152中存储的、对应于显示面板110中排列的像素PIX特性的多种校正数据的全部或一部分,分割后取入第1及第2校正数据存储电路153L、153R的各存储区域中。
之后,根据本实施方式的校正数据存储电路153(第1及第2校正数据存储电路153L、153R)当读出校正数据存放电路152中存储的、对应于显示面板110中排列的像素PIX特性的校正数据后并暂时保存时,根据后述的校正数据的存储方法,将对应于各像素PIX的多种各校正数据分割保持在第1及第2校正数据存储电路153L、153R的共同的多个地址。
另一方面,当读出对应于提供经图像数据保持电路151取入的图像数据的各像素PIX的校正数据时,对应于图像信息的显示方式(显示图案),依次执行如下读出动作,即根据后述的校正数据的读出方法,指定第1及第2校正数据存储电路153L、153R共同的地址,读出对应于分割后的各分割发光区域110L及110R中同一列像素PIX的校正数据。
读出的校正数据以1行的量为单位,经后述的数据读出控制电路156提供给图像数据校正电路154。
对于例如对应于倍速显示等高速读出第1及第2校正数据存储电路153L、153R中暂时保存的、对应于各像素PIX的特性的多种校正数据的方法,在后述的显示装置的驱动控制方法(显示驱动方法)中详细说明。
也可构成为不具备校正数据存放电路152,而是例如第1及第2校正数据存储电路153L、153R具有非易失性存储器,将取得的校正数据直接保存在第1及第2校正数据存储电路153L、153R中。
图像数据校正电路154生成校正图像数据,对经图像数据保持电路151取入的串行数据的图像数据,使用从校正数据存储电路153的第1及第2校正数据存储电路153L、153R中读出的、对应于显示面板110的各分割发光区域110L及110R的各像素PIX的特性的多种校正数据,进行校正处理。图像数据的校正方法如后所述。
这里,在根据本实施方式的图像数据校正电路154中,对应于图像信息的显示方式(显示图案),以1行的量为单位,取入从上述构成图像数据保持电路151的各存储器电路151A、151B的FIFO存储器151La及151Ra、或FIFO存储器151Lb及151Rb中按规定顺序依次读出的图像数据。
在图像数据校正电路154中,对应于图像信息的显示方式(显示图案),以1行的量为单位,依次取入从上述第1及第2校正数据存储电路153L、153R中对应于各分割发光区域110L及110R按规定顺序依次读出的校正数据。
另外,各图像数据根据对应于图像信息的显示方式对应的校正数据,按分割发光区域110L及110R逐个像素依次执行校正处理。
驱动器传送电路155将图像数据校正电路154校正处理后生成的图像数据(校正图像数据D1~Dq)以规定的定时同时传送到构成数据驱动器140的各数据驱动器140L、140R。
校正图像数据D1~Dq从驱动器传送电路155作为每1行的量的串行数据输出,按规定顺序依次取入并保持在各数据驱动器140L、140R中。
数据读出控制电路156控制上述图像数据保持电路151的各存储器电路151A、151B中的图像数据的取入动作、校正数据存放电路152及校正数据存储电路153(第1及第2校正数据存储电路153L、153R)中的校正数据的读写(写入、读出)动作、及后述的图像数据校正电路154中的图像数据的校正处理、和驱动器传送电路155中将校正后的图像数据向数据驱动器140(数据驱动器140L、140R)传送的处理的各动作。
数据读出控制电路156中的具体动作控制如后所述。
图30中,与上述第1、2实施方式一样,还示出如下构成,从图像数据保持电路151读出、送出到图像数据校正电路154的图像数据、从校正数据存放电路152读出、写入校正数据存储电路153中的校正数据、及从校正数据存储电路153读出的校正数据暂且经由数据读出控制电路156。但是,本发明不限于该构成。
图像数据也可直接送出到图像数据校正电路154。也可从校正数据存放电路152向校正数据存储电路153直接写入校正数据。也可将从校正数据存储电路153读出的校正数据直接送出到图像数据校正电路154。
(显示驱动方法)
下面,参照附图来说明本实施方式的显示装置中图像信息的每个显示方式(显示图案)的显示驱动方法。
作为显示方式,与上述第1、2实施方式一样,具有(1)将基于映像信号的图像信息显示为正立图像的通常显示模式、(2)左右反转显示图像信息的左右反转显示模式、(3)上下反转显示图像信息的上下反转显示模式、(4)左右及上下反转显示图像信息的左右上下反转显示模式。
这里,主要说明控制器150的存储器管理方法。
这里,设显示面板110在发光区域(显示区域)中,沿行方向及列方向将960×540个像素PIX排列成矩阵状。
另外,设显示面板110中排列的多个像素PIX沿图30的左右方向分割,例如在分割发光区域(分割显示区域)110L侧(左侧)配置第1~384列的像素PIX,在分割发光区域(分割显示区域)110R侧(右侧)配置第385~960列的像素PIX。
与此对应,设构成存储器电路151A、152B的FIFO存储器151La、151Ra及151Lb、151Rb、构成校正数据存储电路153的第1及第2校正数据存储电路153L、153R、构成数据驱动器140的数据驱动器140L、140R分别具备对应于分割发光区域110L侧的384像素、分割发光区域110R侧的576像素的存储区域或数据保持电路。
设图像数据以对应于显示面板110的960列×540行的矩阵的形式提供。
在本实施方式中,为了便于说明,说明具有方便地将显示面板任意(不均等)地2分割的分割发光区域110L、110R的情况。但本发明不限于此。根据本发明的显示装置也可设定成均等2分割显示面板110,例如在排列960列像素PIX的显示面板110中,分割发光区域110L及110R中排列的像素PIX的列数为相同数量的480列。也可均等或不均等分割成3个以上的多个分割发光区域。
另外,能将这种显示面板110的分割数量及各分割发光区域中包含的列数设为例如对应于现有(或通用)数据驱动器的输出端子数的列数。据此,能使用现有(或通用)的数据驱动器来简单且廉价地实现涉及本实施方式的显示装置。
(1)通常显示模式
图31是表示涉及本实施方式的显示装置中的显示驱动动作中在显示面板中通常显示图像信息的通常显示模式下的显示方式的图。
图31中,IMG1是通常显示模式中根据图像数据显示于显示面板110的显示区域中的图像信息的一例。设图像信息与图31所示的图像信息相同,在通常显示模式下,显示为正立图像。
图31中,A表示基于对应于显示面板110(分割发光区域110L)的第1行1列的图像数据的显示。
B表示基于对应于第1行384列的图像数据的显示,C表示基于对应于第540行1列的图像数据的显示。
D表示基于对应于第540行384列的图像数据的显示,E表示基于对应于显示面板110的第1行385列(分割发光区域110R中第1行1列)的图像数据的显示。
F表示基于对应于第1行960列(分割发光区域110R中第1行576列)的图像数据的显示。
G表示基于对应于第540行385列(分割发光区域110R中第540行1列)的图像数据的显示。
H表示基于对应于第540行960列(分割发光区域110R中第540行576列)的图像数据的显示。
在通常显示模式下,如图31所示,基于对应于第1行1列的图像数据的显示A显示于显示面板110(分割发光区域110L)的第1行1列。
基于对应于第1行384列的图像数据的显示B显示于显示面板110(分割发光区域110L)的第1行384列的位置上。
基于对应于第540行1列的图像数据的显示C显示于显示面板110(分割发光区域110L)的第540行1列的位置上。
基于对应于第540行384列的图像数据的显示D显示于显示面板110(分割发光区域110L)的第540行384列的位置上。
基于对应于第1行385列的图像数据的显示E显示于显示面板110的第1行385列(分割发光区域110R中第1行1列)。
基于对应于第1行960列的图像数据的显示F显示于显示面板110的第1行960列(分割发光区域110R中第1行576列)的位置上。
基于对应于第540行385列的图像数据的显示G显示于显示面板110的第540行385列(分割发光区域110R中第540行1列)的位置上。
基于对应于第540行960列的图像数据的显示H显示于显示面板110的第540行960列(分割发光区域110R中第540行576列)的位置上。
图32是表示涉及本实施方式的显示装置中通常显示模式中的存储器管理方法的原理图。
图32中,为了简明存储器管理方法的说明,方便地如下定义。
图中,图像数据保持电路151及图像数据校正电路154中,○(白圆)表示构成上述图像信息的各行(1行)的图像数据中的、对应于位于第1列(或序号第385列)的像素PIX的图像数据。
●(黑圆)表示该图像数据中的、对应于位于作为最终列的第384列或第576列(或序号第960列)的像素PIX的图像数据。另外,图像数据保持电路151内标记的箭头表示图像数据的取入顺序(即取入方向)或读出顺序(即读出方向)。
图32中的校正数据存储电路153及图像数据校正电路154中,△(白三角)表示对应于显示面板110中排列的各行(1行)像素PIX中的、位于第1列(或序号第385列)的像素PIX的特性的校正数据。
▲(黑三角)表示对应于该像素PIX中的、位于作为最终列的第384列或576列(或序号第960列)的像素PIX的特性的校正数据。
校正数据存储电路153内标记的箭头表示校正数据的读出顺序(即读出方向)。
图32中的图像数据校正电路154及数据驱动器140(数据驱动器140L、140R)、显示面板110中,□(白四边形)表示提供给显示面板110中排列的各行(1行)像素PIX的校正图像数据中的、提供给位于第1列(或序号第385列)的像素PIX的校正图像数据或灰度信号。
■(黑四边形)表示该校正图像数据中的、提供给位于作为最终列的第384列或第576列(或序号第960列)的像素PIX的校正图像数据。
另外,数据驱动器140L、140R内标记的箭头表示从控制器150提供的校正图像数据的取入顺序(即取入方向)。
上述定义在本实施方式以下所示的各显示方式中共同适用。
在通常显示模式下,控制器150执行以下一连串动作。
首先,当显示装置100的系统起动时,通过控制器150的数据读出控制电路156,对应于显示面板110中事先排列的各像素PIX,依次读出存储在校正数据存放电路152中的校正数据,传送到校正数据存储电路153的第1及第2校正数据存储电路153L、153R,暂时保存在第1及第2校正数据存储电路153L、153R中。
之后,根据下面所示的图像数据的存储方法,将显示面板110中显示的图像信息一画面的量的各像素PIX的校正数据保存在第1及第2校正数据存储电路153L、153R的规定地址。
参照附图具体说明校正数据存储电路中的校正数据的存储方法。
图33是表示涉及本实施方式的校正数据存放电路中校正数据的存储印象的原理图。
在本实施方式中,为了便于说明,设作为对应于各像素PIX的特性的多种校正数据,对应于后述的显示装置的驱动控制方法的具体例,使用了用于校正各像素PIX中设置的驱动晶体管(晶体管Tr13)的阈值电压Vth的变动的校正数据nth、以及用于校正各像素PIX中的电流放大率β与发光电流效率η双方的差异的校正数据Δβη。
但是,本发明不限于此,也可使用其他种类的校正数据,或使用3种以上的校正数据。
从校正数据存放电路152传送到校正数据存储电路153的第1及第2校正数据存储电路153L、153R的校正数据例如图33所示,将对应于显示面板110的1行(水平方向1条线)的量的960像素的校正数据中的、对应于第1~384列像素的384像素的红(R)、绿(G)、蓝(B)各色分量(色像素)中的各校正数据nth与Δβη存放在第1校正数据存储电路153L侧,将对应于第385~960列像素的576像素的RGB各色分量中的校正数据nth与Δβη存放在第2校正数据存储电路153R侧。
例如图33所示,在第1及第2校正数据存储电路153L、153R具有能在各地址存储4个校正数据nth、Δβη的存储区域的情况下(即在将第1及第2校正数据存储电路153L、153R作为一体的存储区域,具有在共同的地址(相同地址)存放共计8个校正数据nth、Δβη的存储容量的情况下),具体地适用如下校正数据nth、Δβη的存储方法。
首先,对应于显示面板110的分割发光区域110L的第1行第1列与分割发光区域110R的第1行第1列(序号第385列)中排列的各像素PIX(具体为RGB的各色像素)特性的校正数据R0nth、G0nth、B0nth与R384nth、G384nth、B384nth彼此邻接存放在第1及第2校正数据存储电路153L、153R的相同地址“0”。
同样地,对应于分割发光区域110L的第1行第2列与分割发光区域110R的第1行第2列(序号第386列)中排列的各像素PIX特性的校正数据R1nth、G1nth、B1nth与R385nth、G385nth、B385nth彼此邻接存放在第1及第2校正数据存储电路153L、153R的相同地址“1”。
这样,利用在第1及第2校正数据存储电路153L、153R的共同1地址(相同地址)存放对应于2像素的各色分量(R、G、B)的6个校正数据nth的手法,如图33所示,将对应于分割发光区域110L的第1~384列与分割发光区域110R的第1~384列(序号第385~768列)中排列的各像素PIX特性的校正数据R0nth~R383nth、G0nth~G383nth、B0nth~B383nth、R384nth~R767nth、G384nth~G767nth、B384nth~B767nth分别存放在第1及第2校正数据存储电路153L、153R的各地址“0”~“17F”。
利用在第1及第2校正数据存储电路153L、153R中第2校正数据存储电路153R的1地址(相同地址)存放对应于1像素的各色分量(R、G、B)的3个校正数据nth的手法,如图33所示,将对应于分割发光区域110R的第385~576列(序号第769~960列)中排列的各像素PIX特性的校正数据R768nth~R959nth、G768nth~G959nth、B768nth~B959nth分别存放在第2校正数据存储电路153R的各地址“180”~“23F”。
以使校正数据nth与分割显示面板110的分割发光区域110L、110R中的像素PIX的排列相同,且能够一起读出各像素PIX的RGB各色分量中的校正数据nth的方式,指定地址来存储校正数据nth。
另一方面,对应于显示面板110的分割发光区域110L的第1行第1列中排列的各像素PIX(RGB的各色像素)特性的校正数据R0Δβη、G0Δβη、B0Δβη中的、例如对应于红色分量(红色像素)的校正数据R0Δβη、以及对应于分割发光区域110R的第1行第1列(序号第385列)中排列的各像素PIX(RGB的各色像素)特性的校正数据R384Δβη、G384Δβη、B384Δβη中的、例如对应于红色分量(红色像素)的校正数据R384Δβη存放在存储了上述校正数据R0nth、G0nth、B0nth及R384nth、G384nth、B384nth的第1及第2校正数据存储电路153L、153R中的相同地址“0”。
这里,如上所述,因为在本实施方式中具有各地址能存储共计8个校正数据nth与Δβη的存储容量,所以利用存储了校正数据R0nth、G0nth、B0nth及R384nth、G384nth、B384nth的地址“0”的空区域(存储区域),将校正数据R0Δβη及R384Δβη存储在该地址“0”中。同样地,将对应于分割发光区域110L的第2列与分割发光区域110R的第2列(序号第386列)中排列的各像素PIX的红色分量(红色像素)特性的校正数据R1Δβη及R385Δβη分别存储在第1及第2校正数据存储电路153L、153R的相同地址“1”的空区域中。
这样,在第1及第2校正数据存储电路153L、153R共同的1地址(相同地址)中,与对应于上述2像素各色分量(R、G、B)的6个校正数据nth一起,存放对应于2像素特定色分量(R)的2个校正数据Δβη。由此,如图33所示,将对应于分割发光区域110L的第1~384列与分割发光区域110R的第1~384列(序号第385~768列)中排列的各像素PIX的红色分量(红色像素)特性的校正数据R0Δβη~R383Δβη及R384Δβη~R767Δβη分别存放在第1及第2校正数据存储电路153L、153R的各地址“0”~“17F”的空区域中。
在第1及第2校正数据存储电路153L、153R中、第2校正数据存储电路153R的1地址(相同地址)中,与对应于上述1像素各色分量(R、G、B)的3个校正数据nth一起,存储对应于1像素特定色分量(R)的1个校正数据Δβη。由此,如图33所示,将对应于分割发光区域110R的第385~576列(序号第769~960列)中排列的各像素PIX的红色分量(红色像素)特性的校正数据R768Δβη~R959Δβη分别存储在第2校正数据存储电路153R的各地址“180”~“23F”的空区域中。
以使对应于各像素PIX的特定色分量(这里为红色分量)特性的校正数据Δβη与分割显示面板110的分割发光区域110L、110R中的像素PIX的排列相同,且能够与各像素PIX的RGB各色分量中的校正数据nth一起读出的方式,指定地址来存储对应于各像素PIX的特定色分量特性的校正数据Δβη。
并且,对应于显示面板110的分割发光区域110L的第1行第1列及第2列中排列的各像素PIX(RGB的各色像素)特性的校正数据R0Δβη、G0Δβη、B0Δβη及R1Δβη、G1Δβη、B1Δβη中的、对应于除上述红色分量(红色像素)外的绿色分量(绿色像素)及蓝色分量(蓝色像素)的校正数据G0Δβη、B0Δβη及G1Δβη、B1Δβη、以及对应于分割发光区域110R的第1行第1列(序号第385列)及第2列(序号第386列)中排列的各像素PIX(RGB的各色像素)特性的校正数据R384Δβη、G384Δβη、B384Δβη及R385Δβη、G385Δβη、B385Δβη中、对应于除上述红色分量(红色像素)外的绿色分量(绿色像素)及蓝色分量(蓝色像素)的校正数据G384Δβη、B384Δβη及G385Δβη、B385Δβη分别邻接存放在第1及第2校正数据存储电路153L、153R的相同地址“4C000”。
同样,对应于分割发光区域110L的第3行第4列与分割发光区域110R的第3列(序号第387列)及第4列(序号第387(8)列)中排列的各像素PIX的绿色分量(绿色像素)及蓝色分量(蓝色像素)特性的校正数据G2Δβη、B2Δβη及G3Δβη、B3Δβη、G386Δβη、B386Δβη及G387Δβη、B387Δβη分别邻接存放在第1及第2校正数据存储电路153L、153R的相同地址“4C001”。
这样,在第1及第2校正数据存储电路153L、153R共同的1地址(相同地址)中,存储对应于各2像素共计4像素的不同色分量(G、B)的8个校正数据Δβη。由此,如图33所示,将对应于分割发光区域110L的第1~384列与分割发光区域110R的第1~384列(序号第385~768列)中排列的各像素PIX的绿色分量(绿色像素)及蓝色分量(蓝色像素)特性的校正数据G0Δβη~G383Δβη及B0Δβη~B383Δβη与G384Δβη~G767Δβη及B384Δβη~B767Δβη分别存放在第1校正数据存储电路153L与第2校正数据存储电路153R的各地址“4C000”~“4C0BF”中。
在第1及第2校正数据存储电路153L、153R中、第2校正数据存储电路153R的1地址(相同地址)中,存放对应于2像素不同色分量(G、B)的4个校正数据Δβη。由此,如图33所示,将对应于分割发光区域110R的第385~576列(序号第769~960列)中排列的各像素PIX的绿色分量(绿色像素)及蓝色分量(蓝色像素)特性的校正数据G768Δβη~G959Δβη及B768Δβη~B959Δβη分别存放在第2校正数据存储电路153R的各地址“4C0C0”~“4C11F”中。
以使对应于各像素PIX的特定色分量(这里为红色分量)特性的校正数据Δβη与分割显示面板110的分割发光区域110L、110R中的像素PIX的排列相同,且能与各像素PIX的RGB各色分量中的校正数据nth一起读出的方式,指定地址来存储对应于各像素PIX的特定色分量特性的校正数据Δβη。
以使对应于各像素PIX的特定色以外的色分量(这里为绿、蓝色分量)特性的校正数据Δβη与分割显示面板110的分割发光区域110L、110R中的像素PIX的排列相同,且能够一起读出相邻的2像素PIX的校正数据Δβη的方式,指定地址来存储对应于各像素PIX的特定色以外的色分量特性的校正数据Δβη。
通过对显示面板110的全部行(1~540行;L1~L540)执行以上对应于显示面板110的1行(水平方向1条线;图33中标记为L1)的量的像素PIX的校正数据nth与Δβη,将显示面板110中显示的图像信息一画面的量的各像素PIX的校正数据保存在校正数据存储电路153的第1及第2校正数据存储电路153L、153R中。
使用这种校正数据的存储方法的作用效果在后述的校正数据的读出方法中详细说明。
接着,如图32所示,数据读出控制电路156经切换接点PSi,将从显示信号生成电路160作为串行数据提供的数字信号的图像数据依次取入并保持在图像数据保持电路151中设置的2组存储器电路151A、151B的一方侧。
此时,图像数据保持电路151在通常显示模式下,使构成各存储器电路151A、151B的FIFO存储器151La及151Ra、或FIFO存储器151Lb及151Rb看上去作为连续的一体存储区域而动作。即,例如存储器电路151A首先沿对应于从FIFO存储器151La的第1行第1列至作为最终列的第384列的方向(正向),接着沿对应于从FIFO存储器151Ra的第1行第1列(或序号第385列)至作为最终列的第576列(或序号第960列)的方向(正向),依次取入并保持连续的图像数据。
图像数据保持电路151沿正向从第1行至作为最终行的第540行对每行重复该动作,在2组存储器电路151A、151B的一方侧保持一画面的量的图像数据。
在图像数据保持电路151中,与该图像数据的取入动作并行,如图32所示,执行图像数据的读出动作,即经切换接点PSo依次读出存储器电路151A、151B另一方侧保持的图像数据的动作。
在该图像数据的读出动作中,使构成各存储器电路151A、151B的FIFO存储器151La及151Ra、或FIFO存储器151Lb及151Rb看上去作为连续的一体存储区域而动作,按与上述图像数据的取入方向及取入顺序相同的读出方向及读出顺序,执行图像数据的读出动作。读出的图像数据以1行的量为单位,提供给图像数据校正电路154(参照图32中图像数据保持电路151内标记的箭头、圆圈数字)。
另一方面,如图32所示,利用数据读出控制电路156,依次读出校正数据存储电路153的第1及第2校正数据存储电路153L、153R中保持的校正数据中的、对应于提供经上述图像数据保持电路151取入图像数据校正电路154的1行的量的图像数据的像素PIX的校正数据,将1行作为单位提供给图像数据校正电路154。
从校正数据存储电路153读出的校正数据原理上沿对应于从显示面板110的第1行至作为最终行的第540行的方向(正向)且沿对应于从各行的第1列至最终列的方向(正向),从第1及第2校正数据存储电路153L、153R依次读出(参照图32中校正数据存储电路153内标记的箭头)。
参照附图具体说明通常显示模式中从校正数据存储电路读出校正数据的读出方法。
图34是表示涉及本实施方式的显示装置中在通常显示模式下从校正数据存储电路读出校正数据的读出方法的动作定时图。
这里,说明利用上述存储方法(参照图33)存放在校正数据存储电路153(第1及第2校正数据存储电路153L、153R)的规定地址中的校正数据nth及Δβη的读出方法。
图34中,为了方便图示,分3段表示连续的动作定时。
图34中,为了方便说明,着眼于从校正数据存储电路153读出的校正数据的种类,在图33及说明书中,例如将标记为‘R0nth’、‘R0Δβη’的校正数据方便地标记为‘nthR0’、‘ΔβηR0’。
在图34所示的动作定时中,示出了针对指定特定地址的动作时钟CLK在其下一定时的动作时钟CLK读出该地址的校正数据的情况,但本发明不限于此。
校正数据存储电路153的第1及第2校正数据存储电路153L、153R中存储的校正数据nth及Δβη的读出方法例如图34所示,利用数据读出控制电路156,首先通过与校正数据读出用动作时钟CLK同步,指定第1及第2校正数据存储电路153L、153R的地址“0”,读出对应于显示面板110的分割发光区域110L的第1行第1列的像素PIX的校正数据R0nth、G0nth、B0nth及R0Δβη、以及对应于分割发光区域110R的第1行第1列(序号第385列)的像素PIX的校正数据R384nth、G384nth、B384nth及R384Δβη。
接着,通过与下一动作时钟CLK同步,指定第1及第2校正数据存储电路153L、153R的地址“1”,读出对应于分割发光区域110L的第1行第2列的像素PIX的校正数据R1nth、G1nth、B1nth及R1Δβη、以及对应于分割发光区域110R的第1行第2列(序号第386列)的像素PIX的校正数据R385nth、G385nth、B385nth及R385Δβη。
接着,通过与下一动作时钟CLK同步,指定第1及第2校正数据存储电路153L、153R的地址“4C000”,读出对应于分割发光区域110L的第1行第1列及第2列的像素PIX的校正数据G0Δβη、G1Δβη、B0Δβη、B1Δβη、以及对应于分割发光区域110R的第1行第1列(序号第385列)及第2列(序号第386列)的像素PIX的校正数据G384Δβη、G385Δβη、B384Δβη、B385Δβη。
同样地,通过与下一动作时钟CLK同步,指定第1及第2校正数据存储电路153L、153R的地址“2”,读出对应于显示面板110的分割发光区域110L的第1行第3列与分割发光区域110R的第1行第3列(序号第387列)的像素PIX的校正数据R2nth、G2nth、B2nth及R2Δβη、以及对应于分割发光区域110R的第1行第3列(序号第387列)的像素PIX的校正数据R386nth、G386nth、B386nth及R386Δβη。
接着,通过与下一动作时钟CLK同步,指定第1及第2校正数据存储电路153L、153R的地址“3”,读出对应于分割发光区域110L的第1行第4列与分割发光区域110R的第1行第4列(序号第388列)的像素PIX的校正数据R3nth、G3nth、B3nth及R3Δβη与校正数据R387nth、G387nth、B387nth及R387Δβη。
接着,通过与下一动作时钟CLK同步,指定第1及第2校正数据存储电路153L、153R的地址“4C001”,读出对应于分割发光区域110L的第1行第3列及第4列与分割发光区域110R的第1行第3列(序号第387列)及第4列(序号第388列)的像素PIX之校正数据G2Δβη、G3Δβη、B2Δβη、B3Δβη、以及校正数据G386Δβη、G387Δβη、B386Δβη、B387Δβη。
这样,通过在第1及第2校正数据存储电路153L、153R共同的3地址(3动作时钟)中每个读出对应于分割发光区域110L及110R中各2像素(共计4像素)的各色分量(R、G、B)的各12个(共计24个)校正数据nth及Δβη的手法,如图34所示,与各动作时钟CLK同步,按规定顺序指定地址“0”~“17”及地址“4C000”~“4C0BF”,依次读出第1校正数据存储电路153L中存储的、对应于分割发光区域110L的第1~384列中排列的各像素PIX的校正数据R0nth~R383nth、G0nth~G383nth、B0nth~B383nth、及R0Δβη~R383Δβη、G0Δβη~G383Δβη、B0Δβη~B383Δβη、以及第2校正数据存储电路153R中存储的、对应于分割发光区域110R的第1~384列(序号第385~768列)中排列的各像素PIX的校正数据R384nth~R767nth、G384nth~G767nth、B384nth~B767nth、及R384Δβη~R767Δβη、G384Δβη~G767Δβη、B384Δβη~B767Δβη(第1读出顺序)。
之后,如图34所示,通过与下一动作时钟CLK同步,指定第1及第2校正数据存储电路153L、153R的地址“180”,读出对应于显示面板110的分割发光区域110R的第1行第385列(序号第769列)的像素PIX的校正数据R768nth、G768nth、B768nth及R768Δβη。
接着,通过与下一动作时钟CLK同步,指定第1及第2校正数据存储电路153L、153R的地址“181”,读出对应于分割发光区域110R的第1行第386列(序号第770列)的像素PIX的校正数据R769nth、G769nth、B769nth及R769Δβη。
接着,通过与下一动作时钟CLK同步,指定第1及第2校正数据存储电路153L、153R的地址“4C0C0”,读出对应于分割发光区域110R的第1行第385列(序号第769列)及第386列(序号第770列)的像素PIX的校正数据G768Δβη、G769Δβη、B768Δβη、B769Δβη。
这样,通过在第1及第2校正数据存储电路153L、153R中、第2校正数据存储电路153R的3地址(3动作时钟)中每个读出对应于分割发光区域110R中2像素的各色分量(R、G、B)的各6个(共计12个)校正数据nth及Δβη的手法,如图34所示,与各动作时钟CLK同步,按规定顺序指定地址“180”~“23F”及地址“4C0C0”~“4C11F”,依次读出第2校正数据存储电路153R中存储的、对应于分割发光区域110R的第385~576列(序号第769~960列)中排列的各像素PIX的校正数据R768nth~R959nth、G768nth~G959nth、B768nth~B959nth、及校正数据R768Δβη~R959Δβη、G768Δβη~G959Δβη、B768Δβη~B959Δβη(第1读出顺序)。
通过重复以上对每3个动作时钟从第1及第2校正数据存储电路153L、153R中读出各2像素共计4像素的校正数据nth及Δβη的动作,读出对应于显示面板110的1行(水平方向1条线;L1)的像素PIX的校正数据nth与Δβη。之后,从第1及第2校正数据存储电路153L、153R的第1列顺序(正向)向图像数据校正电路154依次提供逐个像素的校正数据nth及Δβη。
依次执行这种校正数据的读出处理,第1校正数据存储电路153L中直到读出对应于从第1列至第384列的像素PIX的校正数据为止,另一方面,第2校正数据存储电路153R中直到读出对应于从第1列(序号第385列)至第576列(序号第960列)的像素PIX的校正数据为止。
之后,通过对显示面板110的全部行(1~540行;L1~L540)依次执行这种校正数据的读出处理,显示面板110中显示的图像信息一画面的量的各像素PIX的校正数据按显示面板110的分割发光区域110L、110R对应的1行的量为单位,以规定的定时依次提供给图像数据校正电路154。
这样,根据涉及本实施方式的校正数据的读出方法,对于适用上述存储方法(参照图33)保存校正数据的校正数据存储电路153,通过与以规定数量(此时为3)为一个单位的一组动作时钟同步,依次指定一组地址,能从第1及第2校正数据存储电路153L、153R中读出与数量最大比上述规定数量多(此时为4个)的像素PIX相对应的多种(此时为2种)校正数据。
因此,与每个动作时钟读出1像素大小的校正数据的一般手法相比,能高速读出多种校正数据,所以能对图像数据校正电路154连续高速地提供校正数据。
接着,图像数据校正电路154根据对应于从校正数据存储电路153对应于分割发光区域110L、110R中的每个提供的1行的量的各列像素PIX特性的校正数据,逐个像素地依次校正处理经图像数据保持电路151取入的1行的量的各列位置的图像数据。
参照附图具体说明通常显示模式情况下的图像数据校正电路154中图像数据校正处理中使用的图像数据与校正数据的对应关系。
图35是表示涉及本实施方式的显示装置中通常显示模式中的各图像数据与校正处理中使用的校正数据的地址对应关系的原理图。
图像数据校正电路154中执行的校正处理在通常显示模式下,如图32中图像数据校正电路154内及图35原理所示,对对应于从第1列至第960列的各列位置的图像数据中的每个(参照图35中图像数据的地址),使用对应于显示面板110的各行第1列至第960列的各像素PIX的校正数据中的每个校正数据(参照图35中校正数据的地址),根据规定的校正式进行运算来执行。
使构成图像数据保持电路151的各存储器电路151A、151B的FIFO存储器151La及151Ra、或151Lb及151Rb作为一体的存储区域动作,按FIFO存储器151La、151Ra的顺序、或151Lb、151Rb的顺序,正向依次取入并保持串行数据的图像数据。
同样,按FIFO存储器151La、151Ra的顺序、或151Lb、151Rb的顺序,正向依次读出图像数据。
之后,对读出的1行的量的图像数据(FIFO存储器151La或151Lb侧(图35中标记为L侧)的第1~384列、以及FIFO存储器151Ra或151Rb侧(图35中标记为R侧)的第1~576列(序号第385~960列)的图像数据)中每个,从构成校正数据存储电路153的2组第1及第2校正数据存储电路153L、153R根据上述校正数据的读出方法来指定规定地址。由此,依次执行使用从第1及第2校正数据存储电路153L、153R的第1列正向依次读出的1行的量校正数据(第1校正数据存储电路153L侧(图中标记为L侧)的第1~384列、以及第2校正数据存储电路153R侧(图中标记为R侧)的第1~576列(序号第385~960列)的校正数据)中每个的校正处理。
图像数据的校正处理方法的具体例在后述的显示装置的驱动控制方法的具体例中详细说明。
接着,校正处理后的图像数据(校正图像数据D1~Dq:q=960)由数据读出控制电路156以1行的量为单位经驱动器传送电路155逐个像素地传送到数据驱动器140L、140R。
经控制器150的驱动器传送电路155传送的校正图像数据D1~D960中对应于显示面板110的分割发光区域110L中排列的第1列至第384列像素PIX的校正图像数据D1~D384传送到数据驱动器140L,对应于分割发光区域110R中排列的第1列至第576列(序号第385~960列)像素PIX的校正图像数据D385~D960传送到数据驱动器140R。
此时,在通常显示模式的情况下,校正图像数据D1~D384在数据驱动器140L沿对应于分割发光区域110L的第1列至第384列的方向(正向;第1取入顺序)逐个像素依次取入,校正图像数据D385~D960在数据驱动器140R沿对应于分割发光区域110R的第1列至第576列(序号第385列至第960列)的方向(正向;第1取入顺序)逐个像素依次取入(参照图32中数据驱动器140L、140R内标记的箭头)。
接着,选择驱动器120通过按从第1行至作为最终行的第540行的选择线Ls的顺序(正向;第1扫描方向)依次施加选择电平的选择信号Ssel,将各行的像素PIX依次设定为选择状态。
之后,与将各行的像素PIX设定为选择状态的定时同步,数据驱动器140L、140R将基于上述取入的1行(序号第1~384列与第385~960列)的校正图像数据D1~D960的灰度信号(灰度电压Vdata)一齐施加于显示面板110的各列中配设的数据线Ld。
由此,设定成选择状态的行的各像素PIX中经各数据线Ld保持对应于灰度信号的电压分量(即写入灰度信号)。
这里,在通常显示模式下,如图32中图像数据校正电路154及数据驱动器140L、140R、显示面板110内及图35原理所示,对显示面板110的各分割发光区域110L各行的第1列至第384列及分割发光区域110R各行的第1列至第576列(序号第385列至第960列)的各像素PIX写入基于校正图像数据D1~D960的各灰度信号,该校正图像数据D1~D960是使用对应于显示面板110的各行第1列至第960列的各像素PIX的校正数据(参照图35中校正数据的地址),校正处理了对应于图像信息各行的第1列至第960列的各列位置的图像数据(参照图35中图像数据的地址)而得到的。
在对显示面板110的全部行依次执行这种对各行像素PIX写入灰度信号的动作之后,通过向各像素PIX施加规定发光电平的电源电压Vsa,各像素PIX中设置的发光元件(有机EL元件OEL)以对应于上述灰度信号的亮度灰度一齐发光动作,在显示面板110中显示图像信息。
此时,在显示面板110中,如图31所示,图像信息显示为正立图像。
与上述第1实施方式一样,在显示装置例如处于工场出厂状态等初始状态的情况、或未取得对应于各像素PIX的特性的校正数据的状态等不必执行图像数据的校正处理的情况下,不执行图像数据的校正处理(即直接通过图像数据校正电路154),将图像数据经驱动器传送电路155传送到数据驱动器140。
(2)左右反转显示模式
图36是表示涉及本实施方式的显示装置的显示驱动动作中在显示面板中左右反转显示图像信息的左右反转显示模式下的显示方式的图。
图36中,IMG2是左右反转显示模式中根据与上述通常显示模式时相同的图像数据显示于显示面板110的显示区域中的图像信息的一例,为左右反转图31中IMG1的左右反转图像。
在左右反转显示模式下,如图36所示,基于对应于第1行1列的图像数据的显示A显示于显示面板110的第1行960列(分割发光区域110R中第1行576列)。
基于对应于第1行384列的图像数据的显示B显示于显示面板110的第1行385列(分割发光区域110R中第1行1列)的位置。
基于对应于第540行1列的图像数据的显示C显示于显示面板110的第540行960列(分割发光区域110R中第540行576列)的位置。
基于对应于第540行384列的图像数据的显示D显示于显示面板110的第540行385列(分割发光区域110R中第540行1列)的位置。
基于对应于第1行385列的图像数据的显示E显示于显示面板110(分割发光区域110L)的第1行384列的位置。
基于对应于第1行960列的图像数据的显示F显示于显示面板110(分割发光区域110L)的第1行1列的位置。
基于对应于第540行385列的图像数据的显示G显示于显示面板110(分割发光区域110L)的第540行384列的位置。
基于对应于第540行960列的图像数据的显示H显示于显示面板110(分割发光区域110L)的第540行1列的位置。
图37是表示涉及本实施方式的显示装置中左右反转显示模式中的存储器管理方法的原理图。
与上述通常显示模式中的情况同等的构成或手法、原理简化说明。
在左右反转显示模式下,控制器150执行以下一连串动作。
首先,与上述通常显示模式的情况一样,当显示装置100的系统起动时,将对应于显示面板110中排列的一画面的量的各像素PIX的校正数据事先从校正数据存放电路152传送到校正数据存储电路153的第1及第2校正数据存储电路153L、153R,暂时保存在第1及第2校正数据存储电路153L、153R中。
这里,根据上述通常显示模式中所示的校正数据的存储方法(参照图33),在第1及第2校正数据存储电路153L、153R的规定地址中保存显示面板110中显示的图像信息一画面的量的各像素PIX的校正数据。
接着,如图37所示,图像数据保持电路151并行执行将从显示信号生成电路160作为串行数据提供的图像数据经切换接点PSi依次取入2组存储器电路151A、151B的一方侧的动作、以及经切换接点PSo依次读出存储器电路151A、151B的另一方侧保持的图像数据后以1行的量为单位提供给图像数据校正电路154的动作。
此时,图像数据保持电路151在左右反转显示模式中,使构成各存储器电路151A、151B的FIFO存储器151La及151Ra、或FIFO存储器151Lb及151Rb作为单独的存储区域而动作。即,例如存储器电路151A首先沿对应于从FIFO存储器151Ra的第1行第1列至作为最终列的第576列的方向(正向)取入图像数据,接着,沿对应于从FIFO存储器151La的第1行第1列至作为最终列的第384列(序号第577列至第960列)的方向(正向)取入图像数据,分割取入并保持连续的图像数据。
图像数据保持电路151沿正向从第1行至作为最终行的第540行对每行重复该动作,在2组存储器电路151A、151B的一方侧保持一画面的量的图像数据。
在图像数据保持电路151中,与该图像数据的取入动作并行,如图37所示,执行图像数据的读出动作,即依次读出存储器电路151A、151B另一方侧保持的图像数据。
在该图像数据的读出动作中,使构成各存储器电路151A、151B的FIFO存储器151La及151Ra、或FIFO存储器151Lb及151Rb作为单独的存储区域而动作,按与上述图像数据的取入方向及取入顺序相同的读出方向及读出顺序,执行图像数据的读出动作。读出的图像数据以1行的量为单位,提供给图像数据校正电路154(参照图37中图像数据保持电路151内标记的箭头、圆圈数字)。
另一方面,如图37所示,依次读出校正数据存储电路153的第1及第2校正数据存储电路153L、153R中保持的校正数据中的、对应于提供经上述图像数据保持电路151取入图像数据校正电路154的1行的量的图像数据的像素PIX的校正数据,以1行的量为单位提供给图像数据校正电路154。
从校正数据存储电路153读出的校正数据原理上沿对应于从显示面板110的第1行至作为最终行的第540行的方向(正向)且沿对应于从各行的最终列至第1列的方向(反向),从第1及第2校正数据存储电路153L、153R依次读出(参照图37中校正数据存储电路153内标记的箭头)。
参照附图具体说明左右反转显示模式中从校正数据存储电路读出校正数据的读出方法。
图38是表示涉及本实施方式的显示装置中在左右反转显示模式下从校正数据存储电路读出校正数据的读出方法的动作定时图。
这里,说明利用上述存储方法(参照图33)存储在校正数据存储电路153(第1及第2校正数据存储电路153L、153R)的规定地址中的校正数据nth及Δβη的读出方法。
图38中,为了方便图示,也分3段表示连续的动作定时。
为了方便说明,着眼于从校正数据存储电路153读出的校正数据的种类,将在图33及说明书中例如标记为‘R0nth’、‘R0Δβη’的校正数据在图38中方便地标记为‘nthR0’、‘ΔβηR0’。
在图38所示的动作定时中,也示出以对指定特定地址的动作时钟CLK的下一定时的动作时钟CLK读出该地址的校正数据的情况,但本发明不限于此。
校正数据存储电路153的第1及第2校正数据存储电路153L、153R中存储的校正数据nth及Δβη的读出方法例如图38所示,利用数据读出控制电路156,首先通过与校正数据读出用动作时钟CLK同步,指定第1及第2校正数据存储电路153L、153R的地址“23F”,读出对应于显示面板110的分割发光区域110R的第1行第576列(序号第960列)的像素PIX的校正数据R959nth、G959nth、B959nth及R959Δβη。
接着,通过与下一动作时钟CLK同步,指定第1及第2校正数据存储电路153L、153R的地址“23E”,读出对应于分割发光区域110R的第1行第575列(序号第959列)的像素PIX的校正数据R958nth、G958nth、B958nth及R958Δβη。
接着,通过与下一动作时钟CLK同步,指定第1及第2校正数据存储电路153L、153R的地址“4C11F”,读出对应于分割发光区域110R的第1行第576列(序号第960列)及第575列(序号第959列)的像素PIX的校正数据G959Δβη、G958Δβη、B959Δβη、B958Δβη。
同样地,通过与下一动作时钟CLK同步,指定第1及第2校正数据存储电路153L、153R的地址“23D”,读出对应于显示面板110的分割发光区域110R的第1行第574列(序号第968列)的像素PIX的校正数据R957nth、G957nth、B957nth及R957Δβη。
接着,通过与下一动作时钟CLK同步,指定第1及第2校正数据存储电路153L、153R的地址“23C”,读出对应于分割发光区域110R的第1行第573列(序号第957列)的像素PIX的校正数据R956nth、G956nth、B956nth及R956Δβη。
接着,通过与下一动作时钟CLK同步,指定第1及第2校正数据存储电路153L、153R的地址“4C11E”,读出对应于分割发光区域110R的第1行第574列(序号第958列)及第573列(序号第957列)的像素PIX的校正数据G957Δβη、G956Δβη、B957Δβη、B956Δβη。
这样,通过在第1及第2校正数据存储电路153L、153R中第2校正数据存储电路153R的3地址(3动作时钟)中每个读出对应于分割发光区域110R中2像素的各色分量(R、G、B)的各6个(共计12个)校正数据nth及Δβη的手法,如图38所示,与各动作时钟CLK同步,按规定顺序指定地址“23F”~“180”及地址“4C11F”~“4C0C0”,依次读出第2校正数据存储电路153R中存储的、对应于分割发光区域110R的第576~385列(序号第960~769列)中排列的各像素PIX的校正数据R959nth~R768nth、G959nth~G768nth、B959nth~B768nth、及R959Δβη~R768Δβη、G959Δβη~G768Δβη、B959Δβη~B768Δβη(第2读出顺序)。
之后,如图38所示,通过与下一动作时钟CLK同步,指定第1及第2校正数据存储电路153L、153R的地址“17F”,读出对应于显示面板110的分割发光区域110L的第1行第384列的像素PIX的校正数据R383nth、G383nth、B383nth及R383Δβη与对应于分割发光区域110R的第1行第384列(序号第768列)的像素PIX的校正数据R767nth、G767nth、B767nth及R767Δβη。
接着,通过与下一动作时钟CLK同步,指定第1及第2校正数据存储电路153L、153R的地址“17E”,读出对应于分割发光区域110L的第1行第383列的像素PIX的校正数据R382nth、G382nth、B382nth及R382Δβη、以及对应于分割发光区域110R的第1行第383列(序号第767列)的像素PIX的校正数据R766nth、G766nth、B766nth及R766Δβη。
接着,通过与下一动作时钟CLK同步,指定第1及第2校正数据存储电路153L、153R的地址“4C0BF”,读出对应于分割发光区域110L的第1行第384列及第383列的像素PIX的校正数据G383Δβη、G382Δβη、B383Δβη、B382Δβη、以及对应于分割发光区域110R的第1行第384列(序号第768列)及第383列(序号第767列)的像素PIX的校正数据G767Δβη、G766Δβη、B767Δβη、B766Δβη。
这样,通过在第1及第2校正数据存储电路153L、153R共同的3地址(3动作时钟)中每个读出对应于分割发光区域110L及110R中各2像素(共计4像素)的各色分量(R、G、B)之各12个(共计24个)校正数据nth及Δβη的手法,如图38所示,与各动作时钟CLK同步,按规定顺序指定地址“17F”~“0”及地址“4C0BF”~“4C000”,依次读出第1校正数据存储电路153L中存储的、对应于分割发光区域110L的第384~1列中排列的各像素PIX的校正数据R383nth~R0nth、G383nth~G0nth、B383nth~B0nth、及R383Δβη~R0Δβη、G383Δβη~G0Δβη、B383Δβη~B0Δβη、以及第2校正数据存储电路153R中存储的、对应于分割发光区域110R的第384~1列(序号第768~385列)中排列的各像素PIX的校正数据R767nth~R384nth、G767nth~G384nth、B767nth~B384nth、及R767Δβη~R384Δβη、G767Δβη~G384Δβη、B767Δβη~B384Δβη(第2读出顺序)。
通过重复以上对每3动作时钟从第1及第2校正数据存储电路153L、153R中读出各2像素共计4像素的校正数据nth及Δβη的动作,读出对应于显示面板110的1行(水平方向1条线;L1)的像素PIX的校正数据nth与Δβη。之后,从第1及第2校正数据存储电路153L、153R的最终列顺序(正向)向图像数据校正电路154依次提供每次各1像素的校正数据nth及Δβη。
依次执行这种校正数据的读出处理,直到在第2校正数据存储电路153R中读出对应于从第576列(序号第960列)至第1列(序号第385列)的像素PIX的校正数据为止,另一方面,直到在第1校正数据存储电路153L中读出对应于从第384列至第1列的像素PIX的校正数据为止。
之后,通过对显示面板110的全部行(1~540行;L1~L540)依次执行这种校正数据的读出处理,显示面板110中显示的图像信息一画面的量的各像素PIX的校正数据按显示面板110的分割发光区域110L、110R以对应的1行的量为单位,以规定的定时依次提供给图像数据校正电路154。
这样,根据涉及本实施方式的校正数据的读出方法,对于适用上述存储方法(参照图33)保存校正数据的校正数据存储电路153,通过与以规定数量(此时为3)为一个单位的一组动作时钟同步,依次指定一组地址,能从第1及第2校正数据存储电路153L、153R中读出与数量最大比上述规定数量多(此时为4个)的像素PIX相对应的多种(此时为2种)校正数据。
因此,与每个动作时钟读出1像素大小的校正数据的一般手法相比,能高速读出多种校正数据,所以能对图像数据校正电路154连续高速地提供校正数据。
接着,图像数据校正电路154根据对应于从校正数据存储电路153对应于分割发光区域110L、110R每个提供的1行的量的各列像素PIX特性的校正数据,逐个像素地依次校正处理经图像数据保持电路151取入的1行的量的各列位置的图像数据。
参照附图具体说明左右反转显示模式情况下的图像数据校正电路154中图像数据校正处理中使用的图像数据与校正数据的对应关系。
图39是表示涉及本实施方式的显示装置中左右反转显示模式中的各图像数据与校正处理中使用的校正数据的地址对应关系的原理图。
图像数据校正电路154中执行的校正处理在左右反转显示模式下,如图37中图像数据校正电路154内及图39原理所示,对对应于从各行第1列至第384列及第385列至第960列的各列位置的图像数据中的每个(参照图39中图像数据的地址),使用对应于显示面板110的各行第960列至第577列及第576列至第1列的各像素PIX的校正数据中的每个(参照图39中校正数据的地址),根据规定的校正式进行运算来执行。
使构成图像数据保持电路151的各存储器电路151A、151B的FIFO存储器151La及151Ra、或151Lb及151Rb作为单独的存储区域而动作,按FIFO存储器151Ra、151La的顺序、或151Rb、151Lb的顺序正向依次取入并保持串行数据的图像数据、同样地按FIFO存储器151Ra、151La的顺序、或151Rb、151Lb的顺序正向依次读出的1行的量的图像数据(FIFO存储器151Ra或151Rb侧(图39中标记为R侧)的第1~576列、以及FIFO存储器151La或151Lb侧(图39中标记为L侧)的第1~384列(序号第577~960列)的图像数据)中每个,从构成校正数据存储电路153的2组第1及第2校正数据存储电路153L、153R根据上述校正数据的读出方法来指定规定地址。由此,执行使用从各第1及第2校正数据存储电路153L、153R的最终列反向依次读出的1行的量校正数据(第2校正数据存储电路153R侧(图中标记为R侧)的第576~1列(序号第960~385列)、以及第1校正数据存储电路153L侧(图中标记为L侧)的第384~1列的校正数据)中的每个的校正处理。
接着,校正处理后的图像数据(校正图像数据D1~D960)以1行的量为单位经驱动器传送电路155逐个像素地传送到数据驱动器140L、140R。
数据驱动器140L、140R在左右反转显示模式的情况下,根据从控制器150提供的数据控制信号(扫描切换信号),将校正图像数据D1~D960的取入方向设定为反向。
由此,经驱动器传送电路155传送的校正图像数据D1~D960中对应于显示面板110的分割发光区域110L中排列的第1列至第384列像素PIX的校正图像数据D1~D384传送到数据驱动器140L,对应于分割发光区域110R中排列的第1列至第576列(序号第385~960列)像素PIX的校正图像数据D385~D960传送到数据驱动器140R。
此时,校正图像数据D384~D1在数据驱动器140L沿对应于分割发光区域110L的第384列至第1列的方向(反向;第2取入顺序)逐个像素依次取入,校正图像数据D960~D385在数据驱动器140R沿对应于分割发光区域110R的第576列至第1列(序号第960列至第385列)的方向(反向;第2取入顺序)逐个像素依次取入(参照图37中数据驱动器140L、140R内标记的箭头)。
接着,选择驱动器120通过按从第1行至作为最终行的第540行的选择线Ls的顺序(正向;第1扫描方向)依次施加选择电平的选择信号Ssel,将各行的像素PIX依次设定为选择状态。
之后,与将各行的像素PIX设定为选择状态的定时同步,数据驱动器140L、140R将基于上述取入的1行(序号第384~1列与第960~385列)的校正图像数据D1~D960的灰度信号(灰度电压Vdata)一齐施加于显示面板110的各列中配设的数据线Ld。
由此,设定成选择状态的行的各像素PIX中经各数据线Ld保持对应于灰度信号的电压分量(即写入灰度信号)。
这里,在左右反转显示模式下,如图37中图像数据校正电路154及数据驱动器140L、140R、显示面板110内及图39原理所示,对显示面板110的分割发光区域110L各行的第1列至第384列及分割发光区域110R各行的第1列至第576列(序号第385列至第960列)的各像素PIX写入基于校正图像数据D1~D960的各灰度信号,该校正图像数据D1~D960是使用对应于显示面板110的各行第960列至第1列的各像素PIX的校正数据(参照图39中校正数据的地址),校正处理了对应于图像信息各行的第960列至第1列的各列位置的图像数据(参照图39中图像数据的地址)而得到的。
在对显示面板110的全部行依次执行这种对各行像素PIX写入灰度信号的动作之后,通过使各像素PIX中设置的发光元件(有机EL元件OEL)以对应于上述灰度信号的亮度灰度一齐发光动作,在显示面板110中显示图像信息。
此时,在显示面板110中,如图36所示,图像信息显示为左右反转图像。
(3)上下反转显示模式
图40是表示涉及本实施方式的显示装置的显示驱动动作中在显示面板中上下反转显示图像信息的上下反转显示模式下的显示方式的图。
图40中,IMG3是上下反转显示模式中根据与上述通常显示模式时相同的图像数据显示于显示面板110的显示区域中的图像信息的一例,为上下反转图31中IMG1的上下反转图像。
在上下反转显示模式下,如图40所示,基于对应于第1行1列的图像数据的显示A显示于显示面板110(分割发光区域110L)的第540行1列。
基于对应于第1行384列的图像数据的显示B显示于显示面板110(分割发光区域110L)的第540行384列的位置。
基于对应于第540行1列的图像数据的显示C显示于显示面板110(分割发光区域110L)的第1行1列的位置。
基于对应于第540行384列的图像数据的显示D显示于显示面板110(分割发光区域110L)的第1行384列的位置。
基于对应于第1行385列的图像数据的显示E显示于显示面板110的第1行385列(分割发光区域110R中第540行1列)的位置。
基于对应于第1行960列的图像数据的显示F显示于显示面板110的第540行960列(分割发光区域110R中第540行576列)的位置。
基于对应于第540行385列的图像数据的显示G显示于显示面板110的第1行385列(分割发光区域110R中第1行1列)的位置。
基于对应于第540行960列的图像数据的显示H显示于显示面板110的第1行960列(分割发光区域110R中第1行576列)的位置。
图41是表示涉及本实施方式的显示装置中上下反转显示模式中的存储器管理方法的原理图。图42是表示涉及本实施方式的显示装置中上下反转显示模式中的各图像数据与校正处理中使用的校正数据的地址关系的原理图。另外,与上述通常显示模式及左右反转显示模式中的情况同等的构成或手法、原理简化说明。
在上下反转显示模式下,控制器150执行以下一连串动作。
首先,与上述通常显示模式的情况一样,当显示装置100的系统起动时,将对应于显示面板110中排列的一画面的量的各像素PIX的校正数据事先从校正数据存放电路152传送到校正数据存储电路153的第1及第2校正数据存储电路153L、153R暂时保存。
这里,根据上述通常显示模式中所示的校正数据的存储方法(参照图33),在第1及第2校正数据存储电路153L、153R的规定地址保存显示面板110中显示的图像信息一画面的量的各像素PIX的校正数据。
接着,如图41所示,与上述通常显示模式的情况一样,图像数据保持电路151并行执行将从显示信号生成电路160提供的图像数据经切换接点PSi依次取入2组存储器电路151A、151B的一方侧的动作、以及经切换接点PSo依次读出存储器电路151A、151B的另一方侧保持的图像数据后以1行的量为单位提供给图像数据校正电路154的动作。
图像数据保持电路151使构成各存储器电路151A、151B的FIFO存储器151La及151Ra、或FIFO存储器151Lb及151Rb看上去作为连续的一体存储区域而动作。即,沿正向从第1行至作为最终行的第540行对每行重复如下动作,在存储器电路151A、151B的一方侧保持一画面的量的图像数据,该动作沿对应于从FIFO存储器151La的第1列至作为最终列的第384列、接着从FIFO存储器150Ra的第1列至作为最终列的第576列(序号第385列至第960列)的方向(正向),依次取入并保持连续的图像数据。
图像数据保持电路151与该图像数据的取入动作并行,按与上述图像数据的取入方向及取入顺序相同的读出方向及读出顺序读出存储器电路151A、151B的另一方侧保持的图像数据(参照图41中图像数据保持电路151内标记的箭头、圆圈数字)。
另一方面,如图41所示,依次读出校正数据存储电路153的第1及第2校正数据存储电路153L、153R中保持的校正数据中的、对应于提供经上述图像数据保持电路151取入图像数据校正电路154的1行的量的图像数据的像素PIX的校正数据,提供给图像数据校正电路154。这里,从校正数据存储电路153读出的校正数据在上下反转显示模式的情况下,原理上沿对应于从显示面板110的作为最终行的第540行至第1行的方向(反向)且沿对应于从各行的第1列至最终列的方向(正向),从第1及第2校正数据存储电路153L、153R依次读出(参照图41中校正数据存储电路153内标记的箭头)。
从校正数据存储电路153读出对应于各行像素PIX的校正数据的读出方法适用与上述通常显示模式中所示的手法(参照图34)相同的手法。
接着,图像数据校正电路154根据对应于从校正数据存储电路153提供的1行的量的各列像素PIX特性的校正数据,逐个像素地依次校正处理经图像数据保持电路151取入的1行的量的各列位置的图像数据。
图像数据校正电路154中执行的校正处理如图41中图像数据校正电路154内及图42原理所示,对对应于从第1行至第540行各行的第1列至第384列及第385列至第960列的各列位置的图像数据中的每个(参照图42中图像数据的地址),使用对应于显示面板110的第540行至第1行各行的第1列至第384列及第385列至第960列的各像素PIX的校正数据中的每个(参照图42中校正数据的地址),根据规定的校正式进行运算来执行。
接着,校正处理后的图像数据(校正图像数据D1~D960)以1行的量为单位经驱动器传送电路155逐个像素地传送到数据驱动器140L、140R。
经驱动器传送电路155传送的校正图像数据D1~D960中的校正图像数据D1~D384在数据驱动器140L沿对应于分割发光区域110L的第1列至第384列的方向(正向;第1取入顺序)逐个像素依次取入,校正图像数据D385~D960在数据驱动器140R沿对应于分割发光区域110R的第1列至第576列(序号第385列至第960列)的方向(正向;第1取入顺序)逐个像素依次取入(参照图41中数据驱动器140L、140R内标记的箭头)。
接着,选择驱动器120通过按从作为最终行的第540行至第1行的选择线Ls的顺序(反向;第2扫描方向)依次施加选择电平的选择信号Ssel,将各行的像素PIX依次设定为选择状态。
与将各行的像素PIX设定为选择状态的定时同步,数据驱动器140L、140R将基于上述取入的1行(序号第1~384列与第385~960列)的校正图像数据D1~D960的灰度信号(灰度电压Vdata)一齐施加于显示面板110的各列中配设的数据线Ld。
由此,设定成选择状态的行的各像素PIX中经各数据线Ld保持对应于灰度信号的电压分量(即写入灰度信号)。
这里,在上下反转显示模式下,如图41中图像数据校正电路154及数据驱动器140L、140R、显示面板110内及图42原理所示,对显示面板110的各分割发光区域110L各行的第1列至第384列及分割发光区域110R各行的第1列至第576列(序号第385列至第960列)的各像素PIX写入基于校正图像数据D1~D960的各灰度信号,该校正图像数据D1~D960是使用对应于显示面板110的第540行至第1行各行的第1列至第960列的各像素PIX的校正数据(参照图42中校正数据的地址),校正处理了对应于图像信息从第1行至第540行各行的第1列至第960列的各列位置的图像数据(参照图42中图像数据的地址)而得到的。
在对显示面板110的全部行依次执行这种对各行像素PIX写入灰度信号的动作之后,通过使各像素PIX中设置的发光元件(有机EL元件OEL)以对应于上述灰度信号的亮度灰度一齐发光动作,在显示面板110中显示图像信息。
此时,在显示面板110中,如图40所示,图像信息显示为上下反转图像。
(4)左右上下反转显示模式
图43是表示涉及本实施方式的显示装置的显示驱动动作中在显示面板中左右上下反转显示图像信息的左右上下反转显示模式下的显示方式的图。
图43中,IMG4是左右上下反转显示模式中根据与上述通常显示模式时相同的图像数据显示于显示面板110的显示区域中的图像信息的一例,为左右上下反转图31中IMG1的左右上下反转图像。
在左右上下反转显示模式下,如图43所示,基于对应于第1行1列的图像数据的显示A显示于显示面板110的第540行960列(分割发光区域110R中第540行第576列)。
基于对应于第1行384列的图像数据的显示B显示于显示面板110的第540行385列(分割发光区域110R中第540行1列)的位置。
基于对应于第540行1列的图像数据的显示C显示于显示面板110的第1行960列(分割发光区域110R中第1行576列)的位置。
基于对应于第540行384列的图像数据的显示D显示于显示面板110的第1行385列(分割发光区域110R中第1行1列)的位置。
基于对应于第1行385列的图像数据的显示E显示于显示面板110(分割发光区域110L)的第540行384列的位置。
基于对应于第1行960列的图像数据的显示F显示于显示面板110(分割发光区域110L)的第540行1列的位置。
基于对应于第540行385列的图像数据的显示G显示于显示面板110(分割发光区域110L)的第1行384列的位置。
基于对应于第540行960列的图像数据的显示H显示于显示面板110(分割发光区域110L)的第1行1列的位置。
图44是表示涉及本实施方式的显示装置中左右上下反转显示模式中的存储器管理方法的原理图。
图45是表示涉及本实施方式的显示装置中左右上下反转显示模式中的各图像数据与校正处理中使用的校正数据的地址关系的原理图。
与上述通常显示模式及左右反转显示模式、上下反转显示模式中的情况同等的构成或手法、原理简化说明。
在左右上下反转显示模式下,控制器150执行以下一连串动作。
首先,与上述通常显示模式的情况一样,当显示装置100的系统起动时,将对应于显示面板110中排列的一画面的量的各像素PIX的校正数据事先从校正数据存放电路152传送到校正数据存储电路153的第1及第2校正数据存储电路153L、153R,暂时保存在第1及第2校正数据存储电路153L、153R中。
根据上述通常显示模式中所示的校正数据的存储方法(参照图33),在第1及第2校正数据存储电路153L、153R的规定地址中保存显示面板110中显示的图像信息一画面的量的各像素PIX的校正数据。
接着,如图44所示,与上述左右反转显示模式的情况一样,图像数据保持电路151并行执行将从显示信号生成电路160提供的图像数据经切换接点PSi依次取入2组存储器电路151A、151B的一方侧的动作、以及经切换接点PSo依次读出存储器电路151A、151B的另一方侧保持的图像数据后以1行的量为单位提供给图像数据校正电路154的动作。
图像数据保持电路151使构成各存储器电路151A、151B的FIFO存储器151La及151Ra、或FIFO存储器151Lb及151Rb作为单独的存储区域而动作。即,沿正向从第1行至作为最终行的第540行对每行重复如下动作,在存储器电路151A、151B的一方侧保持一画面的量的图像数据,该动作沿对应于从FIFO存储器151Ra的第1列至作为最终列的第576列、接着从FIFO存储器150La的第1列至作为最终列的第384列(序号第577列至第960列)的方向(正向),分割取入并保持连续的图像数据。
图像数据保持电路151与该图像数据的取入动作并行,按与上述图像数据的取入方向及取入顺序相同的读出方向及读出顺序读出存储器电路151A、151B的另一方侧保持的图像数据(参照图44中图像数据保持电路151内标记的箭头、圆圈数字)。
另一方面,如图44所示,依次读出校正数据存储电路153的第1及第2校正数据存储电路153L、153R中保持的校正数据中的、对应于提供经上述图像数据保持电路151取入图像数据校正电路154的1行的量的图像数据的像素PIX的校正数据,以1行的量为单位提供给图像数据校正电路154。
从校正数据存储电路153读出的校正数据在左右上下反转显示模式的情况下,原理上与上述上下反转显示模式的情况一样,沿对应于从显示面板110的作为最终行的第540行至第1行的方向(正向),且与上述左右反转显示模式的情况一样,沿对应于从各行的最终列至第1列的方向(反向),从第1及第2校正数据存储电路153L、153R依次读出(参照图44中校正数据存储电路153内标记的箭头)。
从校正数据存储电路153读出对应于各行像素PIX的校正数据的读出方法适用与上述左右反转显示模式中所示的手法(参照图38)相同的手法。
接着,图像数据校正电路154根据对应于从校正数据存储电路153对应于分割发光区域110L、110R每个提供的1行的量的各列像素PIX特性的校正数据,逐个像素地依次校正处理经图像数据保持电路151取入的1行的量的各列位置的图像数据。
图像数据校正电路154中执行的校正处理如图44中图像数据校正电路154内及图45原理所示,对对应于从第1行至第540行各行的第1列至第384列及第385列至第960列的各列位置的图像数据中的每个(参照图45中图像数据的地址),使用对应于显示面板110各行的第960列至第577列及第576列至第1列的各像素PIX的校正数据中的每个(参照图45中校正数据的地址),根据规定的校正式进行运算来执行。
接着,校正处理后的图像数据(校正图像数据D1~D960)以1行的量为单位经驱动器传送电路155逐个像素地传送到数据驱动器140L、140R。
这里,数据驱动器140L、140R在左右上下反转显示模式的情况下,根据从控制器150提供的数据控制信号(扫描切换信号),将校正图像数据D1~D960的取入方向设定为反向。
由此,经驱动器传送电路155传送的校正图像数据D1~D960中的、对应于显示面板110的分割发光区域110L中排列的第1列至第384列像素PIX的校正图像数据D384~D1在数据驱动器140L沿对应于分割发光区域110L的第384列至第1列的方向(反向;第2取入顺序)逐个像素依次取入,对应于分割发光区域110R中排列的第1列至第576列(序号第385~960列)像素PIX的校正图像数据D960~D385在数据驱动器140R沿对应于分割发光区域110R的第480列至第1列(序号第960列至第481列)的方向(反向;第2取入顺序)逐个像素依次取入(参照图44中数据驱动器140L、140R内标记的箭头)。
接着,选择驱动器120通过按从作为最终行的第540行至第1行的选择线Ls的顺序(反向;第2扫描方向)依次施加选择电平的选择信号Ssel,将各行的像素PIX依次设定为选择状态。
之后,与将各行的像素PIX设定为选择状态的定时同步,数据驱动器140L、140R将基于上述取入的1行(序号第384~1列与第960~385列)的校正图像数据D1~D960的灰度信号(灰度电压Vdata)一齐施加于显示面板110的各列中配设的数据线Ld。由此,设定成选择状态的行的各像素PIX中经各数据线Ld保持对应于灰度信号的电压分量(即写入灰度信号)。
这里,在左右上下反转显示模式下,如图44中图像数据校正电路154及数据驱动器140L、140R、显示面板110内及图45原理所示,对显示面板110的各分割发光区域110L各行的第1列至第384列及分割发光区域110R各行的第1列至第576列(序号第385列至第960列)的各像素PIX写入基于校正图像数据D1~D960的各灰度信号,该校正图像数据D1~D960是使用对应于显示面板110的第540行至第1行各行的第960列至第1列的各像素PIX的校正数据(参照图42中校正数据的地址),校正处理了对应于图像信息从第1行至第540行各行的第1列至第960列的各列位置的图像数据(参照图45中图像数据的地址)而得到的。
在对显示面板110的全部行依次执行这种对各行像素PIX写入灰度信号的动作之后,通过使各像素PIX中设置的发光元件(有机EL元件OEL)以对应于上述灰度信号的亮度灰度一齐发光动作,在显示面板110中显示图像信息。
此时,在显示面板110中,如图43所示,图像信息显示为左右上下反转图像。
如上所述,根据涉及本实施方式的显示装置100,能实现存储器管理方法,即能使对应于显示面板110的各像素PIX特性的多种校正数据对应于各种显示方式(图像信息的通常显示或各种反转显示),从存储电路中适当且高速地读出。
由此,根据本实施方式,能使用对应于例如从显示装置100的外部输入的显示切换信号(例如显示装置100的旋转角度或方向、或基于用户的图像显示切换操作等的信号)、适当切换控制器150内部的校正数据的读出方向、数据驱动器140中的校正图像数据的取入方向和选择驱动器120中的行选择方向的简单手法(包含校正数据的存储器管理方法的显示装置的显示驱动方法),对显示面板110中显示的图像信息实现各种显示方式(显示图案)、适于倍速显示等动画再现的高速且良好画质的显示驱动。
这里,显示切换信号例如基于显示面板的角度或方向的检测信号。因此,在数码摄像机或数码相机等电子设备中,即便在使可动式(时变角度式)或旋转式显示面板(监视器面板)变化为任意角度或方向的情况下,也能对应于根据该显示面板的角度等事先规定的显示切换信号,高识别性地通常显示或各种反转显示(左右反转显示或上下反转显示等)图像信息。
因为上述显示装置的一连串驱动控制动作中控制器150的存储器管理功能(存储器管理控制)根据从显示信号生成电路160提供给控制器150的定时信号中包含的垂直同步信号及水平同步信号来执行,所以能适用于不依赖于运算处理装置(MPU)的简易且廉价的装置构成。
另外,在本实施方式中,通过构成为将显示面板110分割成2个(多个)分割发光区域110L、110R,对应于各分割发光区域110L、110R,具备同时驱动的单独数据驱动器140L、140R,能降低取入从控制器150提供的校正图像数据D~D960时的数据传送速度,所以能使显示装置的驱动控制动作中的定时控制的自由度提高,同时,能适用廉价的数据驱动器,削减显示装置的制品成本。
另外,在本实施方式中,校正数据存储电路153中的校正数据存储方法及读出方法所示的、第1及第2校正数据存储电路153L、153R的存储区域(存储容量)或地址的设定、校正数据的种类及其数量、构成一个单位的动作时钟的数量等不过是为了便于说明而示出一例。主要是根据本发明的显示装置的驱动控制方法只要能通过与规定数量的动作时钟同步的一组地址指定来读出对应于数量比该规定数量多的像素PIX的校正数据地存储及读出校正数据,则也可使用其他构成或手法。
<显示装置及其驱动控制方法的具体例>
下面,参照附图具体说明上述实施方式所示的显示装置中图像数据校正功能中适用的构成及手法。这里,具体地主要说明涉及能适用于上述实施方式的显示装置中的校正数据的取得动作及图像数据的校正动作的构成及手法。
(显示装置的具体例)
首先,说明根据本发明的显示装置的具体构成例(具体例)。
根据本具体例的显示装置就上述实施方式所示的显示装置100(参照图1)而言,数据驱动器具有如下特征。
数据驱动器140构成为除上述实施方式所示的数据驱动器功能外,具备电压检测功能,根据从控制器150提供的数据控制信号,切换这些功能。
电压检测功能执行如下动作,当后述的校正数据(特性参数)取得动作时,对构成特性参数取得动作对象的像素PIX,经各数据线Ld施加特定的电压值的检测用电压Vdac,取入经过规定的自然张弛时间t后的数据线Ld的模拟信号电压Vd,作为数据线检测电压Vmeas(t),变换为数字数据后,作为检测数据nmeas(t),输出到控制器150。
(数据驱动器)
图46是表示涉及本发明的显示装置具体例中适用的数据驱动器一例的示意框图。
这里,对与上述数据驱动器(参照图2)同等的构成附加相同符号,简化说明。
图47是表示图46所示数据驱动器的主要部分构成例的示意电路构成图。
这里,仅示出显示面板110中排列的像素PIX的列数(q)中的一部分,省略图示。
在下面的说明中,详细说明第j列(j是1≤j≤q的正整数)数据线Ld中设置的数据驱动器140内部的构成。另外,图47中,为了便于图示,简化图示移位寄存器电路与数据寄存器电路。
数据驱动器140例如图46所示,具备移位寄存器电路141、数据寄存器电路142、数据锁存电路143A、DAC/ADC电路144A与输出电路145A。
包含移位寄存器电路141、数据寄存器电路142与数据锁存电路143的内部电路140A根据从逻辑电源146提供的电源电压LVSS及LVDD,执行后述的图像数据取入动作及检测数据送出动作。
包含DAC/ADC电路144A与输出电路145A的内部电路140B根据从模拟电源147提供的电源电压DVSS及VEE,执行后述的灰度信号的生成输出动作及数据线电压的检测动作。
在本具体例中,移位寄存器电路141及数据寄存器电路142与上述实施方式所示的构成同等,所以省略说明。
另外,设图中提供给数据寄存器电路142的图像数据Din(1)~Din(q)对应于上述实施方式所示的从控制器150提供的校正图像数据D1~Dq,除校正处理后的图像数据外,还包含不必校正处理的图像数据。
数据锁存电路143A在显示动作时(图像数据的取入动作及灰度信号的生成输出动作),在根据数据控制信号(数据锁存脉冲信号LP)将取入数据寄存器电路142的1行的量的图像数据Din(1)~Din(q)对应保持于各列之后,以规定的定时将该图像数据Din(1)~Din(q)送出到后述的DAC/ADC电路144A。
数据锁存电路143在后述的特性参数取得动作时(检测数据的送出动作及数据线电压的检测动作),在保持对应于经DAC/ADC电路144A取入的各数据线电压Vmeas(t)的检测数据nmeas(t)之后,以规定的定时作为串行数据输出该检测数据nmeas(t),存储在外部存储器(后述的控制器150中设置的数据存储电路MEM的检测数据存储电路)中。
数据锁存电路143A具体如图47所示,具备对应于各列设置的数据锁存器41(j)、连接切换用开关SW4(j)、SW5(j)、以及数据输出用开关SW3。
数据锁存器41(j)在数据锁存脉冲信号LP的上升沿定时保持(锁存)经开关SW5(j)提供的数字数据。
开关SW5(j)根据从控制器150提供的数据控制信号(切换控制信号S5),进行切换控制,以将接点Na侧的数据寄存器电路142或接点Nb侧的DAC/ADC电路144A的ADC43(j)、或接点Nc侧的邻接列(j+1)的数据锁存器41(j+1)之一选择地连接于数据锁存器41(j)上。
由此,在将开关SW5(j)连接设定在接点Na侧的情况下,从数据寄存器电路142提供的图像数据Din(j)保持在数据锁存器41(j)中。
在将开关SW5(j)连接设定在接点Nb侧的情况下,对应于从数据线Ld(j)取入DAC/ADC电路144A的ADC43(j)的数据线电压Vd(数据线检测电压Vmeas(t))的检测数据nmeas(t)保持在数据锁存器41(j)中。
在将开关SW5(j)连接设定在接点Nc侧的情况下,经邻接的列(j+1)的开关SW4(j+1)保持于数据锁存器41(j+1)的检测数据nmeas(t)保持在数据锁存器41(j)中。
最终列(q)中设置的开关SW5(q)在接点Nc上连接逻辑电源146的电源电压LVSS。
开关SW4(j)根据从控制器150提供的数据控制信号(切换控制信号S4),进行切换控制,以将接点Na侧的DAC/ADC电路144A的DAC42(j)、或接点Nb侧的开关SW3(或邻接列(j-1)的开关SW5(j-1))之一选择地连接于数据锁存器41(j)上。
由此,在将开关SW4(j)连接设定在接点Na侧的情况下,将数据锁存器41(j)中保持的图像数据Din(j)提供给DAC/ADC电路144A的DAC42(j)。
在将开关SW4(j)连接设定在接点Nb侧的情况下,对应于数据锁存器41(j)中保持的数据线检测电压Vmeas(t)的检测数据nmeas(t)经开关SW3输出到外部存储器。
开关SW3根据从控制器150提供的数据控制信号(切换控制信号S4、S5),切换控制数据锁存电路143A的开关SW4(j)、SW5(j),在邻接列的数据锁存器41(1)~41(q)相互串联连接的状态下,根据数据控制信号(切换控制信号S3、数据锁存脉冲信号LP)进行控制,以变为导通状态。
由此,对应于各列的数据锁存器41(1)~41(q)中保持的数据线电压Vmeas(t)的检测数据nmeas(t)经开关SW3作为串行数据依次取出后,输出到外部存储器。
图48是表示适用于涉及本具体例的数据驱动器的数模变换电路(DAC)及模数变换电路(ADC)的输入输出特性的图。
图48A是表示适用于本具体例的DAC的输入输出特性的图。
图48B是表示适用于本具体例的ADC的输入输出特性的图。
这里,示出将数字信号的输入输出位数设为10位的情况下的数模变换电路及模数变换电路的输入输出特性一例。
DAC/ADC电路144A如图47所示,对应于各列,具备线性电压数模变换电路(DAC;电压施加电路)42(j)与模数变换电路(ADC;检测数据取得电路)43(j)。
DAC42(j)将上述数据锁存电路143A中保持的数字数据的图像数据Din(j)变换为模拟信号电压Vpix后输出到输出电路145A。
这里,各列中设置的DAC42(j)如图48A所示,相对输入的数字数据的、输出的模拟信号电压的变换特性(输入输出特性)具有线性。
即,DAC42(j)例如图48A所示,将10位(即1024灰度)的数字数据(0、1、...1023)变换为具有线性而设定的模拟信号电压(V0、V1、...V1023)。
该模拟信号电压(V0~V1023)在从后述的模拟电源147提供的电源电压DVSS~VEE的范围内设定,例如输入的数字数据值为“0”(0灰度)时变换的模拟信号电压值V0设定成为高电位侧的电源电压DVSS,数字数据值为“1023”(1023灰度;最大灰度)时变换的模拟信号电压值V1023设定成为比低电位侧的电源电压VEE高且在该电源电压VEE附近的电压值。
ADC43(j)将从数据线Ld(j)取入的模拟信号电压的数据线电压Vmeas(t)变换为数字数据的检测数据nmeas(t)后,送出到数据锁存器41(j)。
这里,各列中设置的ADC43(j)如图48B所示,相对输入的模拟信号电压的、输出的数字数据的变换特性(输入输出特性)具有线性。
并且,ADC43(j)设定成电压变换时的数字数据的位幅度与上述DAC42(j)相同。即,将ADC43(j)的对应于最小单位比特(1LSB;模拟分辨率)的电压幅度设定成与DAC42(j)相同。
ADC43(j)例如图48B所示,将电源电压DVSS~VEE的范围内设定的模拟信号电压(V0、V1、...V1023)变换为具有线性而设定的10位(1024灰度)的数字数据(0、1、...1023)。
ADC43(j)例如当输入的模拟信号电压的电压值为V0(=DVSS)时,设定成数字数据的值变换为“0”(0灰度),当模拟信号电压的电压值比电源电压VEE高且为该电源电压VEE附近的电压值的模拟信号电压V1023时,设定成变换为数字信号值“1023”(1023灰度;最大灰度)。
在本具体例中,将包含移位寄存器电路141、数据寄存器电路142及数据锁存电路143A的内部电路140A构成为低耐压电路,将包含DAC/ADC电路144A及后述的输出电路145A的内部电路140B构成为高耐压电路。
因此,在数据锁存电路143A(开关SW4(j))与DAC/ADC电路144A的DAC42(j)之间,设置电平移位器LS1(j),作为从低耐压的内部电路140A到高耐压的内部电路140B的电压调整电路。
在DAC/ADC电路144A的ADC43(j)与数据锁存电路143A(开关SW5(j))之间,设置电平移位器LS2(j),作为从高耐压的内部电路140B到低耐压的内部电路140A的电压调整电路。
输出电路145A如图47所示,具备用于向对应于各列的数据线Ld(j)输出灰度信号的缓冲器44(j)及开关SW1(j)(连接切换电路)、以及用于取入数据线电压Vd(数据线检测电压Vmeas(t))的开关SW2(j)及缓冲器45(j)。
缓冲器44(j)将由上述DAC42(j)将图像数据Din(j)模拟变换后生成的模拟信号电压Vpix(j)放大到规定的信号电平后,生成灰度电压Vdata(j)。
开关SW1(j)根据从控制器150提供的数据控制信号(切换控制信号S1),控制向数据线Ld(j)施加上述灰度电压Vdata(j)。
开关SW2(j)根据从控制器150提供的数据控制信号(切换控制信号S2),控制数据线电压Vd(数据线检测电压Vmeas(t))的取入。
缓冲器45(j)将经开关SW2(j)取入的数据线电压Vmeas(t)放大为规定的信号电平后送出到ADC43(j)。
逻辑电源146提供用于驱动包含数据驱动器140的移位寄存器电路141、数据寄存器电路142及数据锁存电路143A的内部电路140A的、构成逻辑电压的低电位侧的电源电压LVSS及高电位侧的电源电压LVDD。
模拟电源147提供用于驱动包含DAC/ADC电路144A的DAC42(j)及ADC43(j)、输出电路145A的缓冲器44(j)、45(j)的内部电路140B的、模拟电压的高电位侧电源电压DVSS及低电位侧电源电压VEE。
在图46、图47所示的数据驱动器140中,为了便于图示,示出将用于控制各部动作的控制信号输入对应于第j列(图中相当于第1列)数据线Ld(j)设置的数据锁存器41及开关SW1~SW5的构成。在本具体例中,也可向各列的构成共同输入这些控制信号。
(控制器)
图49是表示涉及本具体例的显示装置中适用的控制器的图像数据校正功能的功能框图。
图49中,为了便于图示,全部以实线箭头示出各功能块间的数据流。实际上如后所述,对应于控制器的动作状态,这些之一的数据流变为有效。
控制器150如上所述,具备驱动器控制功能、图像数据校正功能与存储器管理功能。
控制器150使用这些功能,通过提供选择控制信号及电源控制信号、数据控制信号,控制(1)使选择驱动器120及电源驱动器130、数据驱动器140分别以规定定时动作、取得显示面板110的各像素PIX的特性参数的动作(特性参数取得动作),(2)校正根据各像素PIX的特性参数校正后的图像数据的动作(图像数据校正动作),(3)以对应于校正后的图像数据(校正图像数据)的亮度灰度使各像素PIX发光动作,将期望的图像信息显示于显示面板110中的动作(显示动作)。
控制器150的存储器管理功能在上述实施方式中详细说明,所以在下面的说明中简化。
控制器150在特性参数取得动作中,根据经上述数据驱动器140检测到的、与各像素PIX的特性变化关联的检测数据(细节如后所述)、及对各像素PIX检测到的亮度数据(细节如后所述),取得各种校正数据(特性参数)。
控制器150在图像数据校正动作及显示动作中,根据在特性参数取得动作中取得的校正数据,校正从外部提供的图像数据,作为校正图像数据提供给数据驱动器140。
这里,图像数据校正动作在上述实施方式所示的控制器150中设置的图像数据校正电路154中执行。
控制器150为了执行上述各动作,例如图49所示,示意具备数据存储电路MEM、上述实施方式所示的图像数据校正电路154与校正数据取得功能电路157。
数据存储电路MEM是包含上述实施方式所示的校正数据存放电路152及校正数据存储电路153、以及保存从数据驱动器140输出的检测数据的检测数据存储电路的总称。
数据存储电路MEM中设置的检测数据存储电路将从数据驱动器140送出的各像素PIX的检测数据对应于各像素PIX存储,当上述加法功能电路154d中加法处理时及校正数据取得功能电路157中校正数据取得处理时,读出并输出检测数据。
数据存储电路MEM中设置的校正数据存放电路152将校正数据取得功能电路157中取得的校正数据对应于各像素PIX存储。
校正数据存储电路153当上述乘法功能电路154c中乘法处理时及加法功能电路154d中加法处理时,事先读出校正数据存放电路152中存储的校正数据后暂时保存,并与对图像数据的运算处理(校正处理)对应,随时读出校正数据后,输出到图像数据校正电路154。
图像数据校正电路154具体如图49所示,具有具备参照表格(LUT)154a的电压振幅设定功能电路154b、乘法功能电路154c与加法功能电路154d。
电压振幅设定功能电路154b对从外部(例如上述的显示信号生成电路160)提供的数字数据的图像数据,通过参照参照表格154a,变换为对应于红(R)、绿(G)、蓝(B)各色的电压振幅。由电压振幅设定功能电路154b变换的图像数据的电压振幅的最大值设定成从上述DAC42的输入范围的最大值中减去基于各像素特性参数的校正量的值以下。
这里,由电压振幅设定功能电路154b参照的参照表格154a事先设定变换表格(γ表格),以校正附加于上述实施方式所示的各像素PIX(参照图4或图50)中设置的驱动晶体管的寄生电容(容量分量:capacitance component)引起的发光电压的变动。电压振幅设定功能电路154b具有原样输出所输入的数字数据的穿透功能或迂回路径。另外,设定成当适用后述的自动归零法的特性参数取得动作时,不对输入的数字数据执行使用参照表格154a的电压振幅的变换处理,将其原样输出。
乘法功能电路154c将根据与各像素PIX的特性变化关联的检测数据取得的电流放大率β的校正数据Δβ、或包含基于对各像素PIX检测到的亮度数据Lv的发光电流效率η的校正分量Δη的上述电流放大率β的校正数据Δβη乘以图像数据。
加法功能电路154d对上述乘法功能电路154c中乘以校正数据Δβ或Δβη的图像数据加上与各像素PIX的特性变化关联的检测数据及阈值电压Vth的补偿电压分量(偏移电压)后进行校正。之后,将该校正后的图像数据作为校正图像数据,经上述实施方式所示的驱动器传送电路155提供给数据驱动器140。
校正数据取得功能电路157根据与各像素PIX的特性变化关联的检测数据及对各像素PIX检测到的亮度数据,取得电流放大率β、发光电流效率η及阈值电压Vth的校正数据。
各像素PIX的亮度数据、例如根据规定的亮度灰度的图像数据使显示面板110发光动作时的各像素PIX的发光亮度使用亮度计或CCD照相机(亮度测定电路)170来测定。另外,亮度数据的具体测定方法如后所述。
在图49所示的控制器150中,校正数据取得功能电路157也可是设置在控制器150外部的运算装置。
在图49所示的控制器150中,若数据存储电路MEM与各像素PIX关联地存储检测数据及校正数据,则也可单独设置校正数据存放电路152、校正数据存储电路153与检测数据存储电路。
这些存储器的至少一部分也可设置在控制器150的外部。
提供给控制器150的图像数据如上述实施方式所示,例如显示信号生成电路160从映像信号中抽取亮度灰度信号分量,在显示面板110的每1行,形成该亮度灰度信号分量,作为数字信号的串行数据,并且,图像数据保持电路151对应于显示面板110的分割设定及图像信息的显示方式以规定的顺序读出。
(像素)
图50是表示涉及本具体例的显示装置中适用的像素一例的电路构成图。这里,示出与上述实施方式所示的像素PIX(参照图4)相同的电路构成,说明施加于选择线Ls、电源线La及共同电极Ec上的信号电压。
涉及本具体例的显示面板110中适用的像素如图50所示,与上述实施方式所示的像素PIX一样,具备配置在选择线Ls及电源线La与数据线Ld的各交点附近、例如发光元件即有机EL元件OEL、以及具有晶体管Tr11~Tr13和电容器Cs的发光驱动电路DC。
从选择驱动器120向连接晶体管Tr11及Tr12的栅极端子的选择线Ls施加选择电平(例如高电平;Vgh)或非选择电平(例如低电平;Vgl)的选择信号Ssel。
从电源驱动器130向连接晶体管Tr11的漏极端子及晶体管Tr13的漏极端子的电源线La施加发光电平ELVDD或非发光电平DVSS的电源电压Vsa。
共同电极Ec连接于与上述实施方式一样的电压源上,施加规定的基准电压ELVSS(例如接地电位GND;对应于上述基准电压Vsc)。
在图50所示的像素PIX中,除电容器Cs以外,有机EL元件OEL中存在像素电容Cel,数据线Ld中存在布线寄生电容Cp。
在具有上述电路构成(参照图50)的像素PIX中,从上述电源驱动器130施加于电源线La的电源电压Vsa(ELVDD、DVSS)、施加于共同电极Ec上的电压ELVSS、与从模拟电源147提供给数据驱动器140的电源电压VEE的关系例如设定成满足以下条件。
[式1]
(驱动控制方法的具体例)
下面,说明涉及本具体例的显示装置中的具体驱动控制方法。
涉及本具体例的显示装置的驱动控制动作具有特性参数取得动作与包含图像数据校正动作的显示动作。
在特性参数取得动作中,取得用于补偿显示面板110中排列的各像素PIX中发光特性变动的参数。特性参数取得动作具体地执行取得用于校正各像素PIX的发光驱动电路DC中设置的晶体管(驱动晶体管)Tr13的阈值电压Vth的变动的参数、用于校正各像素PIX中电流放大率β的差异的参数、以及用于校正各像素PIX中有机EL元件OEL的发光电流效率η的差异的参数的动作。
在包含图像数据校正动作的显示动作中,根据利用上述特性参数取得动作对每个像素PIX取得的特性参数(校正数据),生成校正数字数据的图像数据的校正图像数据,并生成对应于该校正图像数据的灰度电压Vdata,写入各像素PIX中。
由此,以补偿了各像素PIX中的发光特性(晶体管Tr13的阈值电压Vth、电流放大率β、有机EL元件OEL的发光电流效率η)的变动或差异的、对应于图像数据的原来的亮度灰度,各像素PIX(有机EL元件OEL)发光。
下面,具体说明各动作。
(特性参数取得动作)
这里,在首先说明涉及本具体例的特性参数取得动作中适用的特有手法之后,说明取得用于使用该手法补偿各像素PIX的阈值电压Vth及电流放大率β的特性参数的动作,接着说明取得用于补偿发光电流效率η的特性参数的动作。
首先,说明具有图50所示的发光驱动电路DC的像素PIX中从数据驱动器140经数据线Ld写入图像数据(施加对应于图像数据的灰度电压Vdata)的情况下的发光驱动电路DC的电压-电流(V-I)特性。
图51是适用涉及本具体例的发光驱动电路的像素中的图像数据写入时的动作状态图。
图52是表示适用涉及本具体例的发光驱动电路的像素中的写入动作时的电压-电流特性图。
在涉及本具体例的向像素PIX写入图像数据的写入动作中,如图51所示,通过从选择驱动器120经选择线Ls施加选择电平(例如高电平;Vgh)的选择信号Ssel,将像素PIX设定为选择状态。
此时,通过发光驱动电路DC的晶体管Tr11、Tr12导通动作,晶体管Tr13的栅极漏极端子间短路,设定为二极管连接状态。
在该选择状态下,从电源驱动器130经电源线La施加非发光电平的电源电压Vsa(=DVSS)。
之后,从数据驱动器140经数据线Ld施加对应于图像数据的电压值的灰度电压Vdata。灰度电压Vdata设定成比从电源驱动器130施加的电源电压DVSS低的电压值。
因此,在将电源电压DVSS设定为0V(接地电位GND)的情况下,灰度电压Vdata设定为负的电压值。
由此,如图51所示,从电源驱动器130经电源线La、像素PIX(发光驱动电路DC)的晶体管Tr13、Tr12沿数据线Ld方向流过对应于上述灰度电压Vdata的漏极电流Id。
这里,施加于有机EL元件OEL的阴极(阴极电极)上的电压ELVSS与上述电源电压DVSS如上述(1)的条件所示,设定为相同电压值,均为0V(接地电位GND),所以向有机EL元件OEL施加逆偏压,不执行发光动作。
验证此时的发光驱动电路DC中的电路特性。发光驱动电路DC中,将不产生作为驱动晶体管的晶体管Tr13的阈值电压Vth的变动、且发光驱动电路DC中的电流放大率β无差异的初始状态的、晶体管Tr13的阈值电压设为Vth0,电流放大率设为β时,图51所示的漏极电流Id的电流值可由下式(2)表示。
Id=β(V0-Vdata-Vth0)2…(2)
这里,发光驱动电路DC中的设计值或标准值(Typical)的电流放大率β及晶体管Tr13的初始阈值电压Vth0均为常数。
V0是从电源驱动器130施加的非发光电平的电源电压Vsa(=DVSS),电压(V0-Vdata)相当于施加于串联连接驱动晶体管Tr13及Tr12的电流路径的电路构成上的电位差。
此时施加于发光驱动电路DC上的电压(V0-Vdata)的值与发光驱动电路DC中流过的漏极电流Id的电流值的关系(V-I特性)在图52中表示为特性线SP1。
之后,设因经时变化在晶体管Tr13的元件特性中产生变动(阈值电压移位;设变动量为ΔVth)后的阈值电压为Vth(=Vth0+ΔVth)时,发光驱动电路DC的电路特性如下式(3)所示变化。
这里,Vth是常数。此时的发光驱动电路DC的电压-电流(V-I)特性在图52中表示为特性线SP2。
Id=β(V0-V data-Vth)2 …(3)
在上式(2)所示的初始状态中,当设电流放大率β中产生差异时的电流放大率为β’时,发光驱动电路DC的电路特性可由下式(4)表示。
Id=β′(V0-V data-Vth0)2 …(4)
这里,β’是常数。此时的发光驱动电路DC的电压-电流(V-I)特性在图52中表示为特性线SP3。
图52中所示的特性线SP3表示上式(4)中的电流放大率β’比上式(2)中所示的电流放大率β小时的发光驱动电路DC的电压-电流(V-I)特性。
在上述式(2)、(4)中,当设设计值或标准值(Typical)的电流放大率为βtyp的情况下,设用于将电流放大率β’校正成为该值的参数(校正数据)为Δβ。
此时,对各个发光驱动电路DC提供校正数据Δβ,以使电流放大率β’与校正数据Δβ的乘法值为设计值的电流放大率βtyp(即为β’×Δβ→βtyp)。
之后,在本具体例中,根据上述发光驱动电路DC的电压-电流特性(式(2)~(4)及图52),取得用于以下面的特有手法校正晶体管Tr13的阈值电压Vth及电流放大率β’的特性参数。
本说明书中将下面所示的手法方便地称为‘自动归零法’。
本具体例的特性参数取得动作中适用的手法(自动归零法)对于具有图50所示的发光驱动电路DC的像素PIX,首先在选择状态下使用上述数据驱动器140的数据驱动器功能,向数据线Ld施加规定的检测用电压Vdac。
之后,将数据线Ld变为高阻抗(HZ)状态,使数据线Ld的电位自然张弛。
接着,使用数据驱动器140的电压检测功能取入该自然张弛执行规定时间(张弛时间t)后的数据线Ld的电压Vd(数据线检测电压Vmeas(t)),变换为数字数据的检测数据nmeas(t)。
这里,在本具体例中,将该张弛时间t设定为不同的时间(定时;t0、t1、t2、t3),执行多次数据线检测电压Vmeas(t)的取入及向检测数据nmeas(t)的变换。
图53是表示适用于涉及本具体例的特性参数取得动作中的手法(自动归零法)的数据线电压的变化图(过渡曲线)。
使用自动归零法的特性参数取得动作具体而言,首先在将像素PIX设定为选择状态的状态下,从数据驱动器140对数据线Ld施加检测用电压Vdac,以向发光驱动电路DC的晶体管Tr13的栅极源极端子间(接点N11与N12之间)施加超过该晶体管Tr13的阈值电压的电压。
此时,在向像素PIX的写入动作中,从电源驱动器130向电源线La施加非发光电平的电源电压DVSS(=V0;接地电位GND),所以向晶体管Tr13的栅极漏极端子间施加(V0-Vdac)的电位差。
因此,检测用电压Vdac设定成满足V0-Vdac>Vth的条件的电压。另外,检测用电压Vdac是比电源电压DVSS低的电压值,并且设定成相对施加于连接于有机EL元件OEL的阴极上的共同电极Ec上的电源电压ELVSS(接地电位GND)具有负极性的电压值。
由此,从电源驱动器130经电源线La、晶体管Tr13、Tr12沿数据线Ld方向流过对应于检测用电压Vdac的漏极电流Id。此时,向晶体管Tr13的栅极源极间(接点N11与N12间)连接的电容器Cs充电对应于上述检测用电压Vdac的电压。
接着,将数据线Ld的数据输入侧(数据驱动器140侧)设定为高阻抗(HZ)状态。
在将数据线Ld设定为高阻抗状态之后,将充电到电容器Cs的电压保持在对应于检测用电压Vdac的电压。因此,晶体管Tr13的栅极源极间电压Vgs保持在充电到电容器Cs的电压。
由此,在将数据线Ld设定为高阻抗状态之后,晶体管Tr13维持导通状态,在晶体管Tr13的漏极源极间流过漏极电流Id。
晶体管Tr13的源极端子(接点N12)的电位对应于时间经过接近漏极端子侧的电位地缓慢上升,晶体管Tr13的漏极源极间流过的漏极电流Id的电流值减少。
与此相伴,通过放电积累在电容器Cs中的电荷的一部分,电容器Cs的两端间电压(晶体管Tr13的栅极源极间电压Vgs)缓慢下降。
由此,数据线Ld的电压Vd如图53所示,随着时间经过从检测用电压Vdac缓慢上升,缓慢上升为收敛于从晶体管Tr13的漏极端子侧的电压(电源线La的电源电压DVSS(=V0))减去晶体管Tr13的阈值电压Vth的量后的电压(V0-Vth)(自然张弛)。
之后,在这种自然张弛中,若最终在晶体管Tr13的漏极源极间流过漏极电流Id,则停止电容器Cs中积累的电荷的放电。此时的晶体管Tr13的栅极电压(栅极源极间电压Vgs)变为晶体管Tr13的阈值电压Vth。
这里,在发光驱动电路DC的晶体管Tr13的漏极源极间不流过漏极电流Id的状态下,因为晶体管Tr12的漏极源极间电压基本为0V,所以上述自然张弛终止时数据线电压Vd基本上等于晶体管Tr13的阈值电压Vth。
在图53所示的过渡曲线中,数据线电压Vd随着时间(张弛时间t)的经过,收敛于晶体管Tr13的阈值电压Vth(=|V0-Vth|;V0=0V)。这里,数据线电压Vd无限渐近于上述阈值电压Vth。但是,即便理论上将张弛时间t设定得足够长,也不完全等于阈值电压Vth。
这种过渡曲线(基于自然张弛的数据线电压Vd的举动)可由下式(11)表示。
[式2]
在上述(11)式中,C是附加于图50所示的像素PIX的电路构成中的数据线Ld的电容分量的总和,由C=Cel+Cs+Cp(Cel;像素电容、Cs;电容器电容、Cp;布线寄生电容)表示。
检测用电压Vdac定义为满足下式(12)条件的电压值。
[式3]
在上述式(12)中,Vth_max表示晶体管Tr13的阈值电压Vth的补偿界限值。
nd定义为数据驱动器140的DAC/ADC电路144中输入DAC42中的初始数字数据(用于规定检测用电压Vdac的数字数据),在该数字数据nd为10位的情况下,d选择1~1023中满足上述式(12)的条件的任意值。
ΔV定义为数字数据的位幅度(对应于1位的电压幅度),在上述数字数据nd为10位的情况下,如下式(13)所示表示。
[式4]
另外,在上述式(11)中,数据线电压Vd(数据线检测电压Vmeas(t))、该数据线电压Vd的收敛值V0-Vth及基于电流放大率β与电容分量的总和C的参数β/C分别如下式(14)、(15)所示定义。
将相对张弛时间t中的数据线电压Vd(数据线检测电压Vmeas(t))的ADC43的数字输出(检测数据)定义为nmeas(t),将阈值电压Vth的数字数据定义为nth。
[式5]
[式6]
ξ:=(β/C)·ΔV …(15)
另外,根据式(14)、(15)所示的定义,若将上述式(11)置换为数据驱动器140的DAC/ADC电路144中、输入DAC42的实际数字数据(图像数据)nd、与由ADC43进行模数变换后实际输出的数字数据(检测数据)nmeas(t)的关系,则可由下式(16)表示。
[式7]
在上述式(15)、(16)中,ξ是模拟值中参数β/C的数字表现,ξ·t无维度。
这里,设晶体管Tr13的阈值电压Vth中未产生变动(Vth移位)的初始阈值电压Vth0为1V左右。
此时,为了满足ξ·t·(nd-nth)>>1的条件,通过设定不同的2个张弛时间t=t1、t2,对应于晶体管Tr13的阈值电压变动的补偿电压分量(偏移电压)Voffset(t0)能如下式(17)表示。
[式8]
在上述式(17)中,n1、n2分别是在式(16)中将张弛时间t设定为t1、t2的情况下、从ADC43输出的数字数据(检测数据)nmeas(t1)、nmeas(t2)。
另外,根据上述式(16)、(17),晶体管的阈值电压Vth的数字数据nth能使用张弛时间t=t0中从ADC43输出的数字数据nmeas(t0)如下式(18)表示。
偏移电压Voffset的数字数据digital Voffset能如下式(19)表示。
在式(18)、(19)中,<ξ>是作为参数β/C的数字值的ξ的全部像素平均值。这里,<ξ>不考虑小数点以下。
[式9]
[式10]
因此,根据上述式(18),能求出全部像素的量的用于校正阈值电压Vth的、作为数字数据(校正数据)的nth。
另外,电流放大率β的差异在图53所示的过渡曲线中,根据在将张弛时间t设定为t3的情况下从ADC43输出的数字数据(检测数据)nmeas(t3),对ξ解出上述式(16),从而如下式(20)表示。
t3设定成比上述式(17)、(18)中使用的t0、t1、t2足够短的时间。
[式11]
在上述式(20)中,着眼于ξ,设计显示面板(发光面板),使各数据线Ld的电容分量的总和C相等,并且如上述式(13)所示,事先决定数字数据的位幅度ΔV,从而定义ξ的式(15)的ΔV及C为常数。
另外,若设ξ及β的期望设定值分别为ξtyp及βtyp,则若用于校正显示面板110内各发光驱动电路DC的ξ差异的乘法校正值Δξ、即用于校正电流放大率β的差异的数字数据(校正数据)Δβ忽视差异的平方项,则能如下式(21)所示定义。
[式12]
因此,用于校正发光驱动电路DC的阈值电压Vth变动的校正数据nth(第1特性参数)、及用于校正电流放大率β的差异的校正数据Δβ(第2特性参数)根据上述式(18)、(21),能通过改变上述一连串自动归零法中的张弛时间t后,多次检测数据线电压Vd(数据线检测电压Vmeas(t))来求出。
上述校正数据nth、Δβ的取得处理在图49所示的控制器150的校正数据取得功能电路157中执行。
接着,在图49所示的控制器150中,对于从外部提供的特定图像数据(这里方便地标记为‘亮度测定用数字数据’)nd,根据利用上述式(18)、(21)算出的校正数据nth、Δβ,实施下面所示的一连串运算处理,生成亮度测定用图像数据nd_brt,输入数据驱动器140后,电压驱动显示面板110(像素PIX)。
亮度测定用图像数据nd_brt的生成方法具体地对亮度测定用数字数据nd执行电流放大率β的差异校正(Δβ乘法校正)及阈值电压Vth的变动校正(nth加法校正)。
首先,控制器150的乘法功能电路154c对数字数据nd乘以用于校正电流放大率β的差异的校正数据Δβ(nd×Δβ)。
接着,加法功能电路154d对乘法处理后的数字数据(nd×Δβ),加上用于校正阈值电压Vth变动的校正数据nth((nd×Δβ)+nth)。
之后,将实施了这些校正处理的数字数据((nd×Δβ)+nth)作为亮度测定用图像数据nd_brt,提供给数据驱动器140的数据寄存器电路142。
数据驱动器140将取入数据寄存器电路142的亮度测定用图像数据nd_brt利用DAC/ADC电路144的DAC42变换为模拟信号电压。
这里,如图48所示,因为设定成DAC42与ADC43的输入输出特性(变换特性)相同,所以由DAC42生成的亮度测定用灰度电压Vbrt根据上述式(14)所示的定义,如下式(22)所示定义。该灰度电压Vbrt经数据线Ld提供给像素PIX。
Vbrt=V1-ΔV(nd_brt-1)) …(22)
这样,通过执行对特定图像数据的一连串校正处理后生成亮度测定用灰度电压Vbrt,写入显示面板110,能不受电流放大率β的差异或驱动晶体管的阈值电压Vth的变动影响,将从各像素PIX的发光驱动电路DC流过有机EL元件OEL的发光驱动电流Iem的电流值设定为恒定。
另外,在这种状态下,使显示面板110发光动作,测定各像素PIX的发光亮度Lv(cd/m2)。
这里,能对各像素PIX中的亮度测定方法例如适用如下手法。
各像素PIX中的亮度测定方法的一例首先使显示面板110中排列的各像素PIX以对应于上述亮度测定用灰度电压Vbrt的亮度灰度一齐发光动作。
接着,如图49所示,利用配置在显示面板110视野侧的亮度计或CCD照相机160,摄像显示面板110。
这里,亮度计或CCD照相机160使用分辨率比显示面板110中排列的各像素PIX的大小高的亮度计或CCD照相机。
另外,根据取得的图像信号,对对应于各像素PIX的每个区域,关联从亮度计或CCD照相机160输出的亮度数据。
从各像素PIX中的多个亮度数据中高亮度侧抽取规定数量的亮度数据,算出该亮度值的平均值,从而决定各像素PIX的发光亮度(亮度值)Lv。
这里,在设有机EL元件OEL的发光电流效率为η的情况下,因为能表示为η=(亮度)÷(电流密度),所以若各像素PIX中流过的发光驱动电流的电流值恒定,则显示面板110内的发光亮度Lv的差异可视为发光电流效率η的差异。
另外,若设发光亮度Lv及发光电流效率η的期望设定值分别为Lvtyp及ηtyp,则若用于校正显示面板110内各像素PIX的发光亮度Lv差异的乘法校正值ΔLv、即用于校正发光电流效率η的差异的数字数据(校正数据;第3特性参数)Δη忽视差异的平方项,则能如下式(23)所示定义。
因此,如上所述,能根据对各像素PIX测定的发光亮度Lv,求出发光电流效率η的校正数据Δη。
这里,图(23)所示的用于校正发光亮度Lv差异的校正数据Δη的运算处理通过与上述式(21)所示的用于校正电流放大率β的差异的校正数据Δβ的运算处理相同的序列来执行。
[式13]
另外,通过将由上述式(21)、(23)得到的校正数据Δβ与Δη相乘,如下式(24)所示,定义用于校正电流放大率β与发光电流效率η双方的差异的校正数据Δβη。
[式14]
Δβη:=Δη×Δβ…(24)
将由上述式(18)、(24)算出的校正数据nth与Δβη存储(存储)在数据存储电路MEM的校正数据存放电路152内的、对应于各像素PIX的地址中。
另外,在后述包含图像数据校正动作的显示动作中,也如上述实施方式所示,在从校正数据存放电路152事先读出上述校正数据并暂时保存在校正数据存储电路153中后,与构成校正处理的对象的图像数据对应,逐行读出该校正数据。
图像数据校正电路154对从显示装置100的外部输入的图像数据nd实施电流放大率β的差异校正(Δβ乘法校正)、发光电流效率η的差异校正(Δη乘法校正)、与阈值电压Vth的变动校正(nth加法校正)后生成校正图像数据nd_comp时使用读出的校正数据。
由此,因为从数据驱动器140经数据线Ld向各像素PIX提供对应于校正图像数据nd_comp的模拟电压值的灰度电压Vdata,所以各像素PIX的有机EL元件OEL能不受电流放大率β或发光电流效率η的差异或驱动晶体管的阈值电压Vth的变动影响地以期望的亮度灰度发光动作,能实现良好且均匀的发光状态。
下面,与涉及本具体例的装置构成关联来说明适用上述自动归零法的特性参数取得动作。在下面的说明中,对与上述特性参数取得动作相同的动作简化其说明。
首先,取得用于校正各像素PIX的驱动晶体管中阈值电压Vth变动的校正数据nth、以及用于校正各像素PIX中的电流放大率β的差异的校正数据Δβ。
图54是表示涉及本具体例的显示装置中的特性参数取得动作的定时图(之1)。
图55是表示涉及本具体例的显示装置中的检测用电压施加动作的动作原理图。
图56是表示涉及本具体例的显示装置中的自然张弛动作的动作原理图。
图57是表示涉及本具体例的显示装置中的数据线电压检测动作的动作原理图。
图58是表示涉及本具体例的显示装置中的检测数据送出动作的动作原理图。
这里,图55~图58中,作为数据驱动器140的构成,为了便于图示,省略移位寄存器电路141来表示。
图59是表示涉及本具体例的显示装置中的校正数据算出动作的功能框图。
在涉及本具体例的特性参数(校正数据nth、Δβ)取得动作中,如图54所示,在规定的特性参数取得期间Tcpr内,按各行的像素PIX包含检测用电压施加期间T101、自然张弛期间T102、数据线电压检测期间T103与检测数据送出期间T104。
这里,自然张弛期间T102对应于上述张弛时间t,图54中,为了便于图示,示出将张弛时间t设定为特定的一个时间的情况。
如上所述,在本具体例中,使张弛时间t不同,多次检测数据线电压Vd(数据线检测电压Vmeas(t))。因此,实际上按在自然张弛期间T102内的不同张弛时间t(=t0、t1、t2、t3)重复执行数据线电压检测动作(数据线电压检测期间T103)及检测数据送出动作(检测数据送出期间T104)。
首先,在检测用电压施加期间T101中,如图54、图55所示,将构成特性参数取得动作对象的像素PIX(图中第1行的像素PIX)设定为选择状态。
对连接该图像(像素)PIX的选择线Ls,从选择驱动器120施加选择电平(例如高电平;Vgh)的选择信号Ssel,并且,对电源线La,从电源驱动器130施加非发光电平(低电平;DVSS=接地电位GND)的电源电压Vsa。
在该选择状态下,根据从控制器150提供的切换控制信号S1,数据驱动器140的输出电路145中设置的开关SW1接通动作,从而连接数据线Ld(j)与DAC/ADC144的DAC42(j)。
根据从控制器150提供的切换控制信号S2、S3,输出电路145中设置的开关SW2断开动作,并且,连接于开关SW4的接点Nb上的开关SW3断开动作。
根据从控制器150提供的切换控制信号S4,数据锁存电路143中设置的开关SW4连接设定于接点Na上,根据切换控制信号S5,开关SW5连接设定于接点Na上。
之后,从数据驱动器140的外部,将用于生成规定电压值的检测用电压Vdac的数字数据nd依次取入数据寄存器电路142,经对应于各列的开关SW5保存在数据锁存器41(j)中。
之后,将保持在数据锁存器41(j)中的数字数据nd经开关SW4输入DAC/ADC电路144的DAC42(j)中,进行模拟变换,作为检测用电压Vdac施加于各列的数据线Ld(j)上。
这里,检测用电压Vdac如上所述,设定成满足上述式(12)的条件的电压值。
在本具体例中,因为将从电源驱动器130施加的电源电压DVSS设定为接地电位GND,所以将检测用电压Vdac设定为负的电压值。
这里,为了生成检测用电压Vdac,将数字数据nd例如事先存储在控制器150等中设置的存储器中。
由此,构成像素PIX的发光驱动电路DC中设置的晶体管Tr11及Tr12接通动作,非发光电平的电源电压Vsa(=GND)经晶体管Tr11施加于晶体管Tr13的栅极端子及电容器Cs的一端侧(接点N11)。
施加于数据线Ld(j)的上述检测用电压Vdac经晶体管Tr12施加于晶体管Tr13的源极端子及电容器Cs的另一端侧(接点N12)。
这样,通过向晶体管Tr13的栅极源极间(即电容器Cs的两端)施加比晶体管Tr13的阈值电压Vth大的电位差,晶体管Tr13导通动作,流过对应于该电位差(栅极源极间电压Bgs)的漏极电流Id。
此时,因为将晶体管Tr13的源极端子的电位(检测用电压Vdac)设定得比漏极端子的电位(接地电位GND)低,所以漏极Id从电源电压线La经晶体管Tr13、接点N12、晶体管Tr12及数据线Ld(j)流向数据驱动器140方向。
由此,向连接于晶体管Tr13的栅极源极间的电容器Cs的两端充电对应于基于该漏极电流Id的电位差的电压。
此时,因为向有机EL元件OEL的阳极(接点N12)施加比施加于阴极(共同电极Ec)的电压ELVSS(=GND)低的电压,所以有机EL元件OEL中不流过电流,不发光动作。
接着,在上述检测用电压施加期间T101终止后的自然张弛期间T102中,如图54、图56所示,在将像素PIX保持为选择状态的状态下,根据从控制器150提供的切换控制信号S1,使数据驱动器140的开关SW1断开动作,从而从数据驱动器140切离数据线Ld(j),并且停止从DAC42(j)输出检测用电压Vdac。
与上述检测用电压施加期间T101一样,开关SW2、SW3断开动作,将开关SW4连接设定于接点Nb,将开关SW5连接设定于接点Nb。
由此,因为晶体管Tr11、Tr12保持导通状态,所以尽管像素PIX(发光驱动电路DC)保持与数据线Ld(j)的电连接状态不变,也因为截断向该数据线Ld(j)施加电压,所以电容器Cs的另一端侧(接点N12)被设定为高阻抗状态。
在该自然张弛期间T102中,利用在上述检测用电压施加期间T101中充电于电容器Cs(晶体管Tr13的栅极源极间)的电压,晶体管Tr13保持导通状态,由此接着流过漏极电流Id。
之后,晶体管Tr13的源极端子侧(接点N12;电容器Cs的另一端侧)的电位接近晶体管Tr13的阈值电压Vth地缓慢上升。
由此,如图53所示,数据线Ld(j)的电位也收敛于晶体管Tr13的阈值电压Vth地变化。
另外,即便在该自然张弛期间T102中,有机EL元件OEL的阳极(接点N12)的电位也被施加比施加于阴极(共同电极Ec)的电压ELVSS(=GND)低的电压,所以有机EL元件OEL中不流过电流,不发光动作。
接着,在数据线电压检测期间T103中,在上述自然张弛期间T102中经过了规定张弛时间t的时刻,如图54、图57所示,在将像素PIX保持为选择状态的状态下,根据从控制器150提供的切换控制信号S2,使数据驱动器140的开关SW2接通动作。
此时,开关SW1、SW3断开动作,开关SW4连接设定于接点Nb,开关SW5连接设定于接点Nb。
由此,连接数据线Ld(j)与DAC/ADC144的ADC43(j),在自然张弛期间T102中经过了规定张弛时间t的时刻的数据线电压Vd经开关SW2及缓冲器45(j)取入ADC43(j)。
取入ADC43(j)的此时的数据线电压Vd相当于上述式(11)所示的数据线检测电压Vmeas(t)。
另外,取入ADC43(j)的模拟信号电压的数据线检测电压Vmeas(t)根据上述式(14),在ADC43(j)中变换为数字数据的检测数据nmeas(t),经开关SW5保持在数据锁存器41(j)中。
接着,在检测数据送出期间T104中,如图54、图58所示,将像素PIX设定为非选择状态。
从选择驱动器120对选择线Ls施加非选择电平(例如低电平;Vgl)的选择信号Ssel。
在该非选择状态下,根据从控制器150提供的切换控制信号S4、S5,在数据驱动器140的数据锁存器41(j)的输入段设置的开关SW5连接设定于接点Nc,在数据锁存器41(j)的输出段设置的开关SW4连接设定于接点Nb。
根据切换控制信号S3,使开关SW3接通动作。此时,开关SW1、SW2根据切换控制信号S1、S2断开动作。
由此,相互邻接列的数据锁存器41(j)经开关SW4、SW4串联连接,经开关SW3连接于控制器150中设置的数据存储电路MEM上。
之后,根据从控制器150提供的数据锁存脉冲信号LP,将各列的数据锁存器41(j+1)(参照图47)中保持的检测数据nmeas(t)依次传送到邻接的数据锁存器41(j)。
由此,将1行的量的像素PIX的检测数据nmeas(t)作为串行数据输出,如图59所示,对应于各像素PIX存储在控制器150中设置的数据存储电路MEM的检测数据存储电路的规定存储区域中。
这里,各像素PIX的发光驱动电路DC中设置的晶体管Tr13的阈值电压Vth因各像素PIX中的驱动履历(发光履历)等不同,变动量不同,另外,电流放大率β也在各像素PIX中存在差异,所以在数据存储电路MEM(检测数据存储电路)中存储各像素PIX固有的检测数据nmeas(t)。
在本具体例中,在上述一连串动作中,在不同的张弛时间t(=t0、t1、t2、t3)设定数据线电压检测动作及检测数据送出动作,对各像素PIX执行多次。
在不同的张弛时间t检测数据线电压的动作如上所述,也可在仅施加1次检测用电压后自然张弛继续的期间中,在不同的定时(张弛时间t=t0、t1、t2、t3),多次执行数据线电压检测动作及检测数据送出动作,或使张弛时间t不同后多次执行检测用电压施加、自然张弛、数据线电压检测及检测数据送出等一连串动作。
重复以上对各行像素PIX的特性参数取得动作,对显示面板110中排列的全部像素PIX,将多次的量的的检测数据nmeas(t)存储在控制器150的数据存储电路MEM(检测数据存储电路)中。
接着,根据各像素PIX的检测数据nmeas(t),执行用于校正各像素PIX的晶体管(驱动晶体管)Tr13的阈值电压Vth的校正数据nth、及用于校正电流放大率β的校正数据Δβ的算出动作。
具体地,如图59所示,首先向控制器150中设置的校正数据取得功能电路157读出存储在数据存储电路MEM(检测数据存储电路)中的对应于各像素PIX的检测数据nmeas(t)。
之后,校正数据取得功能电路157按照使用上述自动归零法的特性参数取得动作,根据上述式(15)~(21),算出校正数据nth(具体地规定校正数据nth的检测数据nmeas(t0)及偏移电压(-Voffset=-1/ξ·t0))、及校正数据Δβ。
将算出的校正数据nth及Δβ对应于各像素PIX存储在数据存储电路MEM的校正数据存放电路152内的规定存储区域中。
接着,使用上述校正数据nth、Δβ,取得用于校正各像素PIX中的发光电流效率η的差异的校正数据Δη。
图60是表示涉及本具体例的显示装置中的特性参数取得动作的定时图(之2)。
图61是表示涉及本具体例的显示装置中的亮度测定用图像数据生成动作的功能框图。
图62是表示涉及本具体例的显示装置中的亮度测定用图像数据的写入动作的动作原理图。
图63是表示涉及本具体例的显示装置中的亮度测定用发光动作的动作原理图。
图64是表示涉及本具体例的校正数据算出动作的功能框图(之2)。
这里,在图62、图63中,作为数据驱动器140的构成,为了便于图示,省略表示移位寄存器电路141。
涉及本具体例的特性参数(校正数据Δη)取得动作如图60所示,包含生成对应于各行像素PIX的亮度测定用图像数据后写入的亮度测定用图像数据写入期间T201、以对应于亮度测定用图像数据的亮度灰度使各像素PIX发光动作的亮度测定用发光期间T202、以及测定各像素中的发光亮度的发光亮度测定期间T203。这里,发光亮度的测定动作在亮度测定用发光期间T202中执行。
在亮度测定用图像数据写入期间T201中,执行亮度测定用图像数据的生成动作与向各像素PIX写入亮度测定用图像数据的写入动作。
亮度测定用图像数据的生成动作由控制器150使用由上述特性参数取得动作取得的校正数据Δβ及nth对规定的亮度测定用数字数据nd进行校正,生成亮度测定用图像数据nd_brt。
具体地,如图61所示,首先经校正数据存储电路153读出存储在控制器150的数据存储电路MEM的校正数据存放电路152中的、对应于各像素的校正数据Δβ。
之后,乘法功能电路154c对从控制器150的外部提供的数字数据nd乘法处理读出的校正数据Δβ。
接着,经校正数据存储电路153读出根据上述式(18)、(19)来规定数据存储电路MEM的校正数据存放电路152中存储的校正数据nth的检测数据nmeas(t0)及偏移电压(-Voffset=-1/ξ·t0)。
接着,加法功能电路154d对上述乘法处理后的数字数据(nd×Δβ)加法处理读出的检测数据nmeas(t0)及偏移电压(-Voffset)。通过执行以上校正处理,生成亮度测定用图像数据nd_brt后提供给数据驱动器140。
向各像素PIX写入亮度测定用数字数据的写入动作与上述检测用电压施加动作(检测用电压施加期间T101)一样,在将构成写入对象的像素PIX设定为选择状态的状态下,经数据线Ld(j)写入对应于上述亮度测定用图像数据nd_brt的亮度测定用灰度电压Vbrt。
具体地,如图60、图62所示,首先对连接该图像(像素)PIX的选择线Ls,施加选择电平(例如高电平;Vgh)的选择信号Ssel,并且,对电源线La,施加非发光电平(低电平;DVSS=接地电位GND)的电源电压Vsa。
在该选择状态下,使开关SW1接通动作,将开关SW4及SW5连接设定于接点Nb,从而将从控制器150提供的亮度测定用图像数据nd_brt依次取入数据寄存器电路142中,保持在各列的数据锁存器41(j)中。
保持的图像数据nd_brt由DAC42(j)进行模拟变换,作为亮度测定用灰度电压Vbrt施加于各列的数据线Ld(j)上。
亮度测定用灰度电压Vbrt如上所述,被设定成满足上述式(22)的条件的电压值。
由此,在构成像素PIX的发光驱动电路DC中,向晶体管Tr13的栅极端子及电容器Cs的一端侧(接点N11)施加非发光电平的电源电压Vsa(=GND)。向晶体管Tr13的源极端子及电容器Cs的另一端侧(接点N12)施加上述亮度测定用灰度电压Vbrt。
因此,流过对应于晶体管Tr13的栅极源极端子间产生的电位差(栅极源极间电压Vhs)的漏极电流Id,在电容器Cs的两端充电对应于基于该漏极电流Id的电位差的电压
此时,因为向有机EL元件OEL的阳极(接点N12)施加比阴极(共同电极Ec)低的电压,所以有机EL元件OEL中不流过电流,不发光动作。
接着,在亮度测定用发光期间T202中,如图60所示,在将各行的像素PIX设定为非选择状态的状态下,使各像素PIX一齐发光动作。
具体地,如图63所示,对连接于显示面板110中排列的全部像素PIX的选择线Ls施加非选择电平(例如低电平;Vgl)的选择信号Ssel,并且,对电源线La施加发光电平(高电平;ELVDD>GND)的电源电压Vsa。
由此,各像素PIX的发光驱动电路DC中设置的晶体管Tr11、Tr12截止动作,保持充电到晶体管Tr13的栅极源极间连接的电容器Cs的电压。
因此,利用充电到电容器Cs的电压保持晶体管Tr13的栅极源极间电压Vgs,晶体管Tr13导通动作,流过漏极电流Id,晶体管Tr13的源极端子(接点N12)的电位上升。
之后,若晶体管Tr13的源极端子(接点N12)的电位比施加于有机EL元件OEL的阴极(共同电极Ec)的电压ELVSS(=GND)上升,向有机EL元件OEL施加正向偏压,则从电源线La经晶体管Tr13、接点N12、有机EL元件OEL向共同电极Ec方向流过发光驱动电流Iem。
该发光驱动电流Iem根据在上述亮度测定用图像数据的写入动作中写入像素PIX中、保持在晶体管Tr13的栅极源极间的电压的电压值来规定,所以有机EL元件OEL以对应于亮度测定用图像数据nd_brt的亮度灰度发光动作。
这里,亮度测定用图像数据nd_brt在上述特性参数取得动作中,根据对应于各像素取得的校正数据Δβ、nth,实施电流放大率β的差异校正及驱动晶体管的阈值电压Vth的变动校正。
因此,通过向各像素PIX写入相同亮度灰度值的亮度测定用图像数据nd_brt,从各像素PIX的发光驱动电路DC流向有机EL元件OEL的发光驱动电流Iem不受电流放大率β的差异或驱动晶体管的阈值电压Vth变动的影响地大致设定成恒定。
接着,在亮度测定用发光期间T202中设定的发光亮度测定期间T203中,执行各像素PIX的发光亮度的测定动作、以及用于校正各像素PIX的发光电流效率η的校正数据Δη的算出动作。
发光亮度的测定动作如图60、64所示,在显示面板110的各像素PIX中设定成大致相同的发光驱动电流Iem流过有机EL元件OEL来发光动作的状态下,利用显示面板110的视野侧设置的亮度计或CCD照相机160来测定各像素PIX的发光亮度Lv,作为数字数据。
将测定的发光亮度Lv送出到控制器150的校正数据取得功能电路157。
校正数据Δη的算出动作是首先在控制器150中设置的校正数据取得功能电路157中,根据上述式(23)、(24),算出校正数据Δη,再算出向上述校正数据Δβ加上校正数据Δη后的校正数据Δβη。
上述式(23)所示的校正数据Δη的运算处理通过与上述式(21)所示的校正数据Δβ相同的序列执行。
算出的校正数据Δβη与上述检测数据nmeas(t)或校正数据nth一样,对应于各像素PIX存储在数据存储电路MEM的校正数据存放电路152内的规定存储区域中。
(显示动作)
下面,在涉及本具体例的显示装置的显示动作(发光动作)中,使用上述校正数据nth、Δβη,校正图像数据,以期望的亮度灰度使各像素PIX发光动作。
图65是表示涉及本具体例的显示装置中的发光动作的定时图。
图66是表示涉及本具体例的显示装置中的图像数据校正动作的功能框图。
图67是表示涉及本具体例的显示装置中的校正后图像数据的写入动作的动作原理图。
图68是表示涉及本具体例的显示装置中的发光动作的动作原理图。
这里,在图67、图68中,作为数据驱动器140的构成,为了便于图示,省略图示移位寄存器电路141。
涉及本具体例的显示动作如图65所示,包含对应于各行像素PIX生成期望的图像数据后写入的图像数据写入期间T301和以对应于该图像数据的亮度灰度使各像素PIX发光动作的像素发光期间T302。
在图像数据写入期间T301中,执行校正图像数据的生成动作与向各像素PIX写入校正图像数据的写入动作。
校正图像数据的生成动作是在控制器150中对数字数据的规定图像数据nd、使用由上述特性参数取得动作取得的校正数据Δβ、Δη及nth进行校正,将校正处理后的图像数据(校正图像数据)nd_comp提供给数据驱动器140。
具体地,如图66所示,对从控制器150的外部提供的、包含RGB各色亮度灰度值的图像数据nd,电压振幅设定功能电路154b通过参照参照表格154a,设定对应于RGB各色分量的电压振幅。
接着,经校正数据存储电路153读出数据存储电路MEM的校正数据存放电路152中存储的、对应于各像素PIX的校正数据Δβη,乘法功能电路154c对电压设定后的图像数据nd,乘法处理读出的校正数据Δβη(nd×Δβη)。
接着,经校正数据存储电路153读出规定数据存储电路MEM的校正数据存放电路152中存储的校正数据nth的检测数据nmeas(t0)及偏移电压(-Voffset=-1/ξ·t0),加法功能电路154d对上述乘法处理后的数字数据(nd×Δβη)和读出的检测数据nmeas(t0)及偏移电压(-Voffset)进行加法处理,((nd×Δβ)+nmeas(t0)-Voffset=(nd×Δβ)+nth)。
通过执行以上一连串校正处理,生成校正图像数据nd_comp,经驱动器传送电路155(参照上述实施方式)提供给数据驱动器140。
向各像素PIX写入校正图像数据的写入动作在将构成写入对象的像素PIX设定为选择状态的状态下,经数据线Ld(j)写入对应于上述校正图像数据nd_comp的灰度电压Vdata。
具体地,如图65、图67所示,首先对连接图像像素PIX的选择线Ls施加选择电平(例如高电平;Vgh)的选择信号Ssel,并且,对电源线La施加非发光电平(低电平;DVSS=接地电位GND)的电源电压Vsa。
在该选择状态下,通过使开关SW2接通动作,将开关SW4及SW5连接设定于接点Nb,将从控制器150提供的校正图像数据nd_comp依次取入数据寄存器电路142,保持在各列的数据锁存器41(j)中。
保持的图像数据nd_comp由DAC42(j)进行模拟变换,作为灰度电压Vdata施加于各列的数据线Ld(j)。
这里,灰度电压Vdata根据上述式(14)所示的定义,如下式(25)所示定义。
V data=V1-ΔV(n d_comp-1)) …(25)
由此,构成像素PIX的发光驱动电路DC向晶体管Tr13的栅极端子及电容器Cs的一端侧(接点N11)施加非发光电平的电源电压Vsa(=GND)。向晶体管Tr13的源极端子及电容器Cs的另一端侧(接点N12)施加对应于上述校正图像数据nd_comp的灰度电压Vdata。
因此,流过对应于晶体管Tr13的栅极源极端子间产生的电位差(栅极源极间电压Vgs)的漏极电流Id,向电容器Cs的两端充电对应于基于该漏极电流Id的电位差的电压
此时,因为向有机EL元件OEL的阳极(接点N12)施加比阴极(共同电极Ec)低的电压,所以有机EL元件OEL不流过电流,不发光动作。
接着,在像素发光期间T302中,如图65所示,在将各行的像素PIX设定为非选择状态的状态下,使各像素PIX一齐发光动作。
具体地,如图68所示,对连接于显示面板110中排列的全部像素PIX的选择线Ls,施加非选择电平(例如低电平;Vgl)的选择信号Ssel,并且,对电源线La施加发光电平(高电平;ELVDD>GND)的电源电压Vsa。
由此,各像素PIX的发光驱动电路DC中设置的晶体管Tr11、Tr12导通动作,保持充电到晶体管Tr13的栅极源极间连接的电容器Cs的电压(栅极源极间电压Vgs)。
因此,若晶体管Tr13中流过漏极电流Id,晶体管Tr13的源极端子(接点N12)的电位比施加于有机EL元件OEL的阴极(共同电极Ec)的电压ELVSS(=GND)上升,则从发光驱动电路DC向有机EL元件OEL流过发光驱动电流Iem。
该发光驱动电流Iem根据在上述校正图像数据的写入动作中保持于晶体管Tr13的栅极源极间的电压的电压值来规定,所以有机EL元件OEL以对应于亮度测定用图像数据nd_comp的亮度灰度发光动作。
另外,在上述实施方式中,如图60、图65所示,在用于取得校正数据Δη的动作及显示动作中,在向特定行(例如第1行)的像素PIX写入亮度测定用图像数据或校正图像数据的写入动作终止之后,向其他行(第2行以后)的像素PIX写入图像数据的写入动作终止之前的期间中,将该行的像素PIX设定为保持状态。
在保持状态下,向该行的选择线Ls施加非选择电平的选择信号Ssel,将像素PIX变为非选择状态,并且,向电源线La施加非发光电平的电源电压Vsa,设定为非发光状态。
该保持状态如图60、图65所示,每行设定时间不同。另外,也可在向各行的像素PIX写入亮度测定用图像数据或校正图像数据的写入动作终止之后,立即执行使像素PIX发光动作的驱动控制的情况下,不设定上述保持状态。
这样,能适用于涉及本发明的显示装置(包含显示驱动装置)及其驱动控制方法的校正数据的取得动作具有以不同的定时(张弛时间)多次执行取入数据线电压、变换为数字数据的检测数据的一连串特性参数取得动作的手法(自动归零法)。
据此,能事先取得并存储能适当校正各像素的驱动晶体管的阈值电压变动及各像素间的电流放大率的差异的参数。
因此,根据本具体例,因为能对写入显示面板各像素的图像数据实施补偿各像素的阈值电压的变动及电流放大率的差异的校正处理,所以无论各像素的特性变化或特性差异的状态如何,均能以对应于图像数据的原来的亮度灰度使发光元件(有机EL元件)发光动作,能实现具有良好发光特性及均匀画质的有源有机EL驱动系统。
并且,在上述具体例中,具有在设定成各像素中流过均匀发光驱动电流的状态下测定各像素的发光亮度的手法。据此,能取得校正各像素间发光电流效率差异的参数,事先取得并存储向涉及上述各像素间电流放大率差异校正的参数加上涉及发光电流效率差异校正的参数的校正数据。
因此,根据本具体例,因为能对写入各像素的图像数据实施补偿各像素的阈值电压变动及电流放大率和发光电流效率差异的校正处理,所以无论各像素的特性变化或特性差异的状态如何,均能以对应于图像数据的原来的亮度灰度使发光元件(有机EL元件)发光动作。
由此,因为能由具备单一校正数据取得功能电路157的控制器150中的一连串序列来执行算出校正包含发光电流效率的电流放大率差异的校正数据的处理、以及算出补偿驱动晶体管的阈值电压变动的校正数据的处理,所以不必对应于校正数据的算出处理内容来设置单独的构成(功能电路),能简化显示装置的装置构成。
另外,在上述具体例中,说明用于使用自动归零法来校正各像素PIX中的发光特性(晶体管Tr13的阈值电压Vth、电流放大率β、有机EL元件OEL的发光电流效率η)的变动或差异的校正数据(nth、Δβ)的取得方法,但本发明不限于此。
例如,也可在显示面板110或各像素PIX的设计阶段,使用根据附加于驱动晶体管的寄生电容算出的参数K,执行包含上述特性参数取得动作或图像数据校正动作的显示动作。该参数K通过乘以关联于上述像素PIX的特性变化的检测数据或驱动晶体管的阈值电压Vth的补偿电压分量(偏移电压)来用于校正处理。
另外,在上述特性参数取得动作时,例如将参数K设定为1.0,另一方面,在包含图像数据校正动作的显示动作时,将参数K例如设定为1.1。由此,能校正附加于各像素PIX的晶体管Tr13(驱动晶体管)的寄生电容引起的发光电压Vel的变动。
<对电子设备的适用例>
下面,参照附图来说明适用上述实施方式及具体例所示的显示装置的电子设备。
具有上述实施方式及具体例所示的构成及手法的显示装置100能作为数码摄像机或个人电脑、便携电话机等各种电子设备的显示器件来良好适用。
图69是表示适用涉及本发明的显示装置的数码摄像机的构成例的立体图。
图70是表示适用涉及本发明的显示装置的电脑的构成例的立体图。
图71是表示适用涉及本发明的显示装置的便携电话机的构成例的立体图。
图69中,数码摄像机210具备本体部211、透镜部212、操作部213、适用具备上述实施方式及具体例所示的构成及手法的显示装置100的显示部214、铰链部215与录制开始/停止按钮216。
该数码摄像机210具备显示部214相对本体部211以铰链部215为支点旋转到任意角度的机构。
据此,能以简单的构成及手法,对应于显示部214相对本体部211的旋转角度,或根据操作部213中的图像切换操作,在显示部214中良好地执行包含动态图像的摄影图像的通常显示或各种反转显示,并且,各像素的发光元件以对应于图像数据的适当亮度灰度发光动作,能实现良好且均匀画质的图像显示。
图70中,个人电脑220具备本体部221、键盘222、适用具备上述实施方式及具体例所示的构成及手法的显示装置100的显示部223与铰链部224。
该个人电脑220具备显示部223相对本体部221以铰链部224为支点旋转到任意角度的机构。
在该情况下,也能以简单的构成及手法,对应于显示部223相对本体部221的旋转角度,或根据操作部222等中的图像切换操作,在显示部223中良好地执行包含动态图像的摄影图像的通常显示或各种反转显示,并且,各像素的发光元件以对应于图像数据的适当亮度灰度发光动作,能实现良好且均匀画质的图像显示。
图71中,便携电话机230具备本体部231、操作部232、受话口233、适用具备上述实施方式及具体例所示的构成及手法的显示装置100的显示部234、铰链部235与送话口236。
该便携电话机230具备显示部234相对本体部231以铰链部235为支点旋转到任意角度的机构。
在该情况下,也能以简单的构成及手法,对应于显示部234相对本体部231的旋转角度,或根据操作部233等中的图像切换操作,在显示部234中良好地执行包含动态图像的摄影图像的通常显示或各种反转显示,并且,各像素的发光元件以对应于图像数据的适当亮度灰度发光动作,能实现良好且均匀画质的图像显示。
上述涉及本发明的显示装置向电子设备的适用例中说明具有显示部相对设备本体具有所谓的旋转2轴铰链构造来自由旋转的构成的情况,但本发明不限于此。
例如,也能良好地适用于车载用监视器中显示车辆后方图像的情况等、将后方照相机拍摄的摄影图像作为左右反转图像显示于驾驶座周边设置的车载监视器的显示部中的情况等。
其他优点和变更对本领域技术人员而言是显而易见的。因此,本发明在其宽的方面不限于这里示出和描述的具体细节及代表性实施例。因此,在不脱离下面的权利要求及其等同描述定义的一般发明概念的精神或范围下,能进行各种变更。
Claims (20)
1.一种显示驱动装置,使与图像数据对应的图像信息显示于排列有多个像素的显示面板的显示区域中,其中,该多个像素沿着多个行和多个列二维排列,所述显示驱动装置具备:
至少一个校正数据存储电路,将与所述多个像素中的每个像素的特性相对应的多个校正数据与所述显示面板中的所述各像素的排列位置建立对应来存放;
数据读出控制电路,将所述校正数据存储电路中存放的所述多个校正数据的读出顺序设定成对应于由外部设定的显示方式的顺序,以所述设定的读出顺序从所述校正数据存储电路中读出所述多个校正数据,所述显示方式是所述图像信息相对于所述显示区域的朝向相互不同的多个显示方式中的任一种;
图像数据校正电路,将所述图像数据与通过所述数据读出控制电路读出的所述多个校正数据中的每个校正数据建立对应,生成对所述图像数据通过对应的各个所述校正数据执行了校正处理后得到的多个校正图像数据;
选择驱动器,将沿着所述显示面板的各行排列的所述各像素按照与所述显示方式对应的选择顺序依次设定为选择状态;和
至少一个数据驱动器,按照与所述显示方式对应的取入顺序取入与排列在所述显示面板上的所述多个像素对应的所述多个校正图像数据,生成与所述多个校正图像数据对应的多个灰度信号,将所述多个灰度信号提供给沿着所述各列排列的所述各像素,
所述显示方式被设定成在所述显示区域中显示正立图像的通常显示模式、在所述显示区域中显示上下反转所述正立图像后得到的倒立图像的上下反转显示模式、在所述显示区域中显示左右反转所述正立图像后得到的左右反转图像的左右反转显示模式、以及在所述显示区域中显示上下左右反转所述正立图像后得到的上下左右反转图像的上下左右反转显示模式中的任一种,
在所述显示方式被设定为所述通常显示模式或所述上下反转显示模式的情况下,所述数据驱动器的、与沿着所述显示面板的行方向排列的所述多个像素对应的所述多个校正图像数据的取入顺序被设定为第1顺序,
在所述显示方式被设定为所述左右反转显示模式或所述上下左右反转显示模式的情况下,所述数据驱动器的、与沿着所述显示面板的所述行方向排列的所述多个像素对应的所述多个校正图像数据的取入顺序被设定为与所述第1顺序相反的第2顺序,
在所述显示方式被设定为所述通常显示模式或所述左右反转显示模式的情况下,所述选择驱动器的、与沿着所述显示面板的列方向排列的所述多个像素的选择顺序被设定为第3顺序,
在所述显示方式被设定为所述上下反转显示模式或所述上下左右反转显示模式的情况下,所述选择驱动器的、与沿着所述显示面板的列方向排列的所述多个像素的选择顺序被设定为与所述第3顺序相反的第4顺序。
2.根据权利要求1所述的显示驱动装置,其特征在于,
具备至少一个图像数据保持电路,该图像数据保持电路取入与所述多个像素对应的所述图像数据,
所述数据读出控制电路将向所述图像数据保持电路取入所述图像数据的取入顺序以及已被取入所述图像数据保持电路的所述图像数据的读出顺序设定成与所述显示方式对应的顺序。
3.根据权利要求2所述的显示驱动装置,其特征在于,
所述图像数据保持电路具有并联连接的2组FIFO存储器,
所述各FIFO存储器具有与所述显示面板中排列的所述多个像素相对应的存储区域,
所述数据读出控制电路进行控制,以便并行执行下述动作:按所述设定的取入顺序将所述图像数据取入所述图像数据保持电路中的一个所述FIFO存储器的动作,以及按所述设定的读出顺序读出已被取入另一个所述FIFO存储器中的所述图像数据并提供给所述图像数据校正电路的动作。
4.根据权利要求2所述的显示驱动装置,其特征在于,
所述多个像素二维排列于所述显示面板的显示区域中,
所述显示区域被分割成多个分割显示区域,
与所述多个显示区域中的每个显示区域相对应地设置多个所述图像数据保持电路及多个所述校正数据存储电路,
所述数据读出控制电路与所述显示方式相对应地设定所述各图像数据保持电路各自的所述图像数据的所述取入顺序及所述读出顺序、所述各校正数据存储电路各自的所述各校正数据的所述读出顺序。
5.根据权利要求1所述的显示驱动装置,其特征在于,
所述数据读出控制电路对于从所述校正数据存储电路中读出的所述校正数据的读出顺序设定如下:
在所述显示方式被设定为所述通常显示模式或所述上下反转显示模式的情况下,将与排列在所述显示面板的行方向上的所述各像素相对应的所述校正数据的读出顺序设定为第1读出顺序,
在所述显示方式被设定为所述左右反转显示模式或所述上下左右反转显示模式的情况下,将与排列在所述显示面板的行方向上的所述各像素相对应的所述校正数据的读出顺序设定为顺序与所述第1顺序相反的第2读出顺序,
在所述显示方式被设定为所述通常显示模式或所述左右反转显示模式的情况下,将与排列在所述显示面板的列方向上的所述各像素相对应的所述校正数据的读出顺序设定为第3读出顺序,
在所述显示方式被设定为所述上下反转显示模式或所述上下左右反转显示模式的情况下,将与排列在所述显示面板的列方向上的所述各像素相对应的所述校正数据的读出顺序设定为顺序与所述第3顺序相反的第4读出顺序。
6.根据权利要求1所述的显示驱动装置,其特征在于,
所述校正数据存储电路具有规定数量的地址,在所述各地址中存放有与多个所述像素对应的多个所述校正数据,
所述数据读出控制电路进行控制,以便按基于所述设定的所述校正数据的读出顺序的顺序,指定所述校正数据存储电路的地址,按所述设定的读出顺序从所述校正数据存储电路中读出所述各校正数据。
7.根据权利要求6所述的显示驱动装置,其特征在于,
所述显示区域被分割成多个分割显示区域,
与所述多个显示区域中的每个显示区域相对应地设置多个所述校正数据存储电路,
所述各校正数据存储电路中与所述各分割显示区域中的所述各像素的排列建立了对应地存放有多个所述校正数据,
所述数据读出控制电路通过指定所述各校正数据存储电路中的同一地址,从所述各校正数据存储电路中并行读出与所述各分割显示区域的相同行中包含的多个所述像素相对应的多个所述校正数据。
8.根据权利要求1所述的显示驱动装置,其特征在于,
所述像素具有发光元件、以及对提供给该发光元件的电流进行控制的驱动晶体管,
所述校正数据具有用于校正所述各像素的所述驱动晶体管的阈值电压的变动的数据值、以及用于校正所述各像素中电流放大率及所述发光元件的发光电流效率的差异的数据值。
9.一种显示装置,显示与图像数据对应的图像信息,其中,具有:
显示面板,具有排列有多个像素的显示区域,该多个像素沿着多个行和多个列二维排列;和
显示驱动装置,使所述图像信息显示于所述显示面板的所述显示区域中,
所述显示驱动装置具备:
至少一个校正数据存储电路,将与所述多个像素中的每个像素的特性相对应的多个校正数据与所述显示面板中的所述各像素的排列位置建立对应来存放;
数据读出控制电路,将所述校正数据存储电路中存放的所述多个校正数据的读出顺序设定成对应于由外部设定的显示方式的顺序,以所述设定的读出顺序从所述校正数据存储电路中读出所述多个校正数据,所述显示方式是所述图像信息相对于所述显示区域的朝向相互不同的多个显示方式中的任一种;和
图像数据校正电路,将所述图像数据与通过所述数据读出控制电路读出的所述多个校正数据中的每个校正数据建立对应,生成对所述图像数据通过对应的各个所述校正数据执行了校正处理后得到的多个校正图像数据;
选择驱动器,将沿着所述显示面板的各行排列的所述各像素按照与所述显示方式对应的选择顺序依次设定为选择状态;和
至少一个数据驱动器,按照与所述显示方式对应的取入顺序取入与排列在所述显示面板上的所述多个像素对应的所述多个校正图像数据,生成与所述多个校正图像数据对应的多个灰度信号,将所述多个灰度信号提供给沿着所述各列排列的所述各像素,
所述显示方式被设定成在所述显示区域中显示正立图像的通常显示模式、在所述显示区域中显示上下反转所述正立图像后得到的倒立图像的上下反转显示模式、在所述显示区域中显示左右反转所述正立图像后得到的左右反转图像的左右反转显示模式、以及在所述显示区域中显示上下左右反转所述正立图像后得到的上下左右反转图像的上下左右反转显示模式中的任一种,
在所述显示方式被设定为所述通常显示模式或所述上下反转显示模式的情况下,所述数据驱动器的、与沿着所述显示面板的行方向排列的所述多个像素对应的所述多个校正图像数据的取入顺序被设定为第1顺序,
在所述显示方式被设定为所述左右反转显示模式或所述上下左右反转显示模式的情况下,所述数据驱动器的、与沿着所述显示面板的所述行方向排列的所述多个像素对应的所述多个校正图像数据的取入顺序被设定为与所述第1顺序相反的第2顺序,
在所述显示方式被设定为所述通常显示模式或所述左右反转显示模式的情况下,所述选择驱动器的、与沿着所述显示面板的列方向排列的所述多个像素的选择顺序被设定为第3顺序,
在所述显示方式被设定为所述上下反转显示模式或所述上下左右反转显示模式的情况下,所述选择驱动器的、与沿着所述显示面板的列方向排列的所述多个像素的选择顺序被设定为与所述第3顺序相反的第4顺序。
10.根据权利要求9所述的显示装置,其特征在于,
所述显示驱动装置具备至少一个图像数据保持电路,该图像数据保持电路取入与所述多个像素对应的所述图像数据,
所述数据读出控制电路将向所述图像数据保持电路取入所述图像数据的取入顺序以及已被取入所述图像数据保持电路的所述图像数据的读出顺序控制成与所述显示方式对应的顺序。
11.根据权利要求10所述的显示装置,其特征在于,
所述显示区域被分割成多个分割显示区域,
与所述多个显示区域中的每个显示区域相对应地设置多个所述图像数据保持电路及多个所述校正数据存储电路,
所述数据读出控制电路与所述显示方式相对应地设定所述各图像数据保持电路各自的所述图像数据的所述取入顺序及所述读出顺序、所述各校正数据存储电路各自的所述各校正数据的所述读出顺序。
12.根据权利要求9所述的显示装置,其特征在于,
所述数据读出控制电路对于从所述校正数据存储电路中读出的所述校正数据的读出顺序设定如下:
在所述显示方式被设定为所述通常显示模式或所述上下反转显示模式的情况下,将与排列在所述显示面板的行方向上的所述各像素相对应的所述校正数据的读出顺序设定为第1读出顺序,
在所述显示方式被设定为所述左右反转显示模式或所述上下左右反转显示模式的情况下,将与排列在所述显示面板的行方向上的所述各像素相对应的所述校正数据的读出顺序设定为顺序与所述第1顺序相反的第2读出顺序,
在所述显示方式被设定为所述通常显示模式或所述左右反转显示模式的情况下,将与排列在所述显示面板的列方向上的所述各像素相对应的所述校正数据的读出顺序设定为第3读出顺序,
在所述显示方式被设定为所述上下反转显示模式或所述上下左右反转显示模式的情况下,将与排列在所述显示面板的列方向上的所述各像素相对应的所述校正数据的读出顺序设定为顺序与所述第3顺序相反的第4读出顺序。
13.根据权利要求9所述的显示装置,其特征在于,
所述校正数据存储电路具有规定数量的地址,在所述各地址中存放有与多个所述像素对应的多个所述校正数据,
所述数据读出控制电路进行控制,以便按基于所述设定的所述校正数据的读出顺序的顺序,指定所述校正数据存储电路的地址,按设定的读出顺序从所述校正数据存储电路中读出所述各校正数据。
14.根据权利要求13所述的显示装置,其特征在于,
所述显示面板具有二维排列所述多个像素的显示区域,
所述显示区域被分割成多个分割显示区域,
与所述多个显示区域中的每个显示区域相对应地设置多个所述校正数据存储电路,
所述各校正数据存储电路中与所述各分割显示区域中的所述各像素的排列建立了对应地存放有多个所述校正数据,
所述数据读出控制电路通过指定所述各校正数据存储电路中的同一地址,从所述各校正数据存储电路中并行读出与所述各分割显示区域的相同行中包含的多个所述像素相对应的多个所述校正数据。
15.根据权利要求9所述的显示装置,其特征在于,
所述像素具有发光元件、以及对提供给该发光元件的电流进行控制的驱动晶体管,
所述校正数据具有用于校正所述各像素的所述驱动晶体管的阈值电压的变动的数据值、以及用于校正所述各像素中电流放大率及所述发光元件的发光电流效率的差异的数据值。
16.一种电子设备,在显示图像信息的显示部中安装有权利要求9~15中任一项所述的显示装置。
17.一种显示装置的驱动控制方法,使与图像数据对应的图像信息显示于排列有多个像素的显示面板的显示区域中,该多个像素沿着多个行和多个列二维排列,其中,所述驱动控制方法为,
将从存放有与所述多个像素中的每个像素的特性相对应的多个校正数据的至少一个校正数据存储电路中读出所述各校正数据的读出顺序设定成由外部设定的显示方式的顺序,所述显示方式是所述图像信息相对于所述显示区域的朝向相互不同的多个显示方式中的任一种,
以设定的所述读出顺序从所述校正数据存储电路中读出所述各校正数据,
将所述图像数据与读出的所述各校正数据建立对应,生成对所述图像数据通过对应的所述校正数据执行了校正处理后得到的多个校正图像数据,
按照与所述显示方式对应的顺序取入所述多个校正图像数据,生成与所述多个校正图像数据对应的多个灰度信号,将沿着所述显示面板的各行排列的所述各像素按照与所述显示方式对应的顺序依次设定为选择状态,将所述多个灰度信号提供给所述显示面板的所述多个像素中的各个像素,使所述图像信息以所述显示方式显示于所述显示面板中,
所述显示方式被设定成在所述显示区域中显示正立图像的通常显示模式、在所述显示区域中显示上下反转所述正立图像后得到的倒立图像的上下反转显示模式、在所述显示区域中显示左右反转所述正立图像后得到的左右反转图像的左右反转显示模式、以及在所述显示区域中显示上下左右反转所述正立图像后得到的上下左右反转图像的上下左右反转显示模式中的任一种,
在所述显示方式被设定为所述通常显示模式或所述上下反转显示模式的情况下,将与沿着所述显示面板的行方向排列的所述多个像素对应的所述多个校正图像数据的取入顺序设定为第1顺序,
在所述显示方式被设定为所述左右反转显示模式或所述上下左右反转显示模式的情况下,将与沿着所述显示面板的所述行方向排列的所述多个像素对应的所述多个校正图像数据的取入顺序设定为与所述第1顺序相反的第2顺序,
在所述显示方式被设定为所述通常显示模式或所述左右反转显示模式的情况下,将与沿着所述显示面板的列方向排列的所述多个像素的选择顺序设定为第3顺序,
在所述显示方式被设定为所述上下反转显示模式或所述上下左右反转显示模式的情况下,将与沿着所述显示面板的列方向排列的所述多个像素的选择顺序设定为与所述第3顺序相反的第4顺序。
18.根据权利要求17所述的显示装置的驱动控制方法,其特征在于,
从所述校正数据存储电路中读出的所述校正数据的读出顺序被设定如下:
在所述显示方式被设定为所述通常显示模式或所述上下反转显示模式的情况下,将与排列在所述显示面板的行方向上的所述各像素相对应的所述校正数据的读出顺序设定为第1读出顺序,
在所述显示方式被设定为所述左右反转显示模式或所述上下左右反转显示模式的情况下,将与排列在所述显示面板的行方向上的所述各像素相对应的所述校正数据的读出顺序设定为顺序与所述第1顺序相反的第2读出顺序,
在所述显示方式被设定为所述通常显示模式或所述左右反转显示模式的情况下,将与排列在所述显示面板的列方向上的所述各像素相对应的所述校正数据的读出顺序设定为第3读出顺序,
在所述显示方式被设定为所述上下反转显示模式或所述上下左右反转显示模式的情况下,将与排列在所述显示面板的列方向上的所述各像素相对应的所述校正数据的读出顺序设定为顺序与所述第3顺序相反的第4读出顺序。
19.根据权利要求17所述的显示装置的驱动控制方法,其特征在于,
包含在所述校正数据存储电路的各地址中存放与多个所述像素相对应的多个所述校正数据的动作,
所述各校正数据的读出动作包含如下动作,即,按基于所述设定的所述校正数据的读出顺序的顺序,指定所述校正数据存储电路的各地址,按设定的读出顺序从所述校正数据存储电路中读出所述各校正数据。
20.根据权利要求19所述的显示装置的驱动控制方法,其特征在于,
所述显示面板具有二维排列所述多个像素的显示区域,所述显示区域被分割成多个分割显示区域,与所述多个显示区域中的每个显示区域相对应地设置多个所述校正数据存储电路,与所述各分割显示区域中的所述各像素的排列相对应地在所述各校正数据存储电路中存放多个所述校正数据,
所述各校正数据的读出动作包含如下动作,即,指定所述各校正数据存储电路中的同一地址,从所述各校正数据存储电路中并行读出与所述各分割显示区域的相同行中包含的多个所述像素相对应的多个所述校正数据。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010220371A JP2012078372A (ja) | 2010-09-30 | 2010-09-30 | 表示駆動装置、発光装置及びその駆動制御方法、並びに、電子機器 |
JP2010220652A JP2012078386A (ja) | 2010-09-30 | 2010-09-30 | 表示駆動装置、発光装置及びその駆動制御方法、並びに、電子機器 |
JP220652/2010 | 2010-09-30 | ||
JP220371/2010 | 2010-09-30 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102592538A CN102592538A (zh) | 2012-07-18 |
CN102592538B true CN102592538B (zh) | 2015-03-11 |
Family
ID=45889380
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201110301891.0A Expired - Fee Related CN102592538B (zh) | 2010-09-30 | 2011-09-30 | 显示驱动装置、显示装置及其驱动控制方法、和电子设备 |
Country Status (4)
Country | Link |
---|---|
US (1) | US8803926B2 (zh) |
KR (1) | KR101327019B1 (zh) |
CN (1) | CN102592538B (zh) |
TW (1) | TWI447690B (zh) |
Families Citing this family (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012141334A (ja) * | 2010-12-28 | 2012-07-26 | Sony Corp | 信号処理装置、信号処理方法、表示装置及び電子機器 |
CN102800282B (zh) * | 2012-08-17 | 2014-10-22 | 苏州君嬴电子科技有限公司 | 一种led显示屏的识别方法及识别系统 |
KR102039024B1 (ko) * | 2012-12-12 | 2019-10-31 | 엘지디스플레이 주식회사 | 유기 발광 표시 장치 |
KR102071056B1 (ko) * | 2013-03-11 | 2020-01-30 | 삼성디스플레이 주식회사 | 표시 장치 및 그의 영상 보상 방법 |
KR102022696B1 (ko) | 2013-04-30 | 2019-11-05 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 |
KR102014853B1 (ko) | 2013-08-19 | 2019-08-28 | 엘지디스플레이 주식회사 | 유기전계발광표시장치와 이의 구동방법 |
CN104064141B (zh) * | 2014-06-12 | 2016-12-14 | 京东方科技集团股份有限公司 | 显示面板光学补偿装置、显示面板和光学补偿方法 |
TWI653619B (zh) | 2016-11-25 | 2019-03-11 | 瑞鼎科技股份有限公司 | 驅動電路及其運作方法 |
JPWO2019123064A1 (ja) * | 2017-12-21 | 2021-01-21 | 株式会社半導体エネルギー研究所 | 表示装置、及び電子機器 |
US10762843B2 (en) | 2018-03-28 | 2020-09-01 | Sharp Kabushiki Kaisha | Pixel circuit using direct charging and that performs light-emitting device compensation |
CN109063753B (zh) * | 2018-07-18 | 2021-09-14 | 北方民族大学 | 一种基于卷积神经网络的三维点云模型分类方法 |
CN108877666A (zh) * | 2018-07-25 | 2018-11-23 | 昆山国显光电有限公司 | 显示面板和补偿数据传输方法 |
CN110768879B (zh) * | 2018-07-26 | 2021-11-19 | 深圳市爱协生科技有限公司 | 通讯控制链路 |
CN110782828B (zh) * | 2018-07-26 | 2021-05-11 | 深圳市爱协生科技有限公司 | 显示装置 |
KR102661705B1 (ko) * | 2019-02-15 | 2024-05-02 | 삼성디스플레이 주식회사 | 표시 장치 및 표시 장치의 구동 방법 |
CN110767132B (zh) * | 2019-10-25 | 2021-02-02 | 深圳市华星光电半导体显示技术有限公司 | Tft电性侦测校正方法、装置、系统及显示装置 |
US11620968B2 (en) | 2020-07-31 | 2023-04-04 | Alphascale Technologies, Inc. | Apparatus and method for displaying images unto LED panels |
US11495195B2 (en) | 2020-07-31 | 2022-11-08 | Alphascale Technologies, Inc. | Apparatus and method for data transfer in display images unto LED panels |
US20220036807A1 (en) * | 2020-07-31 | 2022-02-03 | Alphascale Technologies, Inc. | Apparatus and method for refreshing process in displaying images unto led panels |
US12041395B2 (en) * | 2022-10-12 | 2024-07-16 | Microsoft Technology Licensing, Llc | Blinkless and markerless bi-phase display calibration |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1495616A (zh) * | 1998-09-15 | 2004-05-12 | 精工爱普生株式会社 | 图形系统 |
CN101551970A (zh) * | 2008-03-31 | 2009-10-07 | 卡西欧计算机株式会社 | 发光装置、显示装置以及发光装置的驱动控制方法 |
US7701472B2 (en) * | 2004-06-08 | 2010-04-20 | Seiko Epson Corporation | Display controller, electronic device, and method of supplying image data |
Family Cites Families (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04315195A (ja) | 1991-04-12 | 1992-11-06 | Toyo Commun Equip Co Ltd | 表示装置の表示データの格納・読出し方式 |
US5640067A (en) | 1995-03-24 | 1997-06-17 | Tdk Corporation | Thin film transistor, organic electroluminescence display device and manufacturing method of the same |
JP3472473B2 (ja) * | 1998-03-25 | 2003-12-02 | シャープ株式会社 | 液晶パネルの駆動方法および液晶表示装置 |
KR100598137B1 (ko) * | 1998-09-16 | 2006-07-07 | 소니 가부시끼 가이샤 | 디스플레이 장치 |
TW472277B (en) * | 1999-10-04 | 2002-01-11 | Matsushita Electric Ind Co Ltd | Driving method of display panel, luminance compensation device for display panel and driving device |
JP3681961B2 (ja) * | 2000-07-03 | 2005-08-10 | 三菱電機株式会社 | 表示ユニット、表示調整装置及び表示装置 |
JP3504240B2 (ja) * | 2000-07-24 | 2004-03-08 | 株式会社ソニー・コンピュータエンタテインメント | 画像処理システム、デバイス、方法及びコンピュータプログラム |
JP5210478B2 (ja) * | 2001-08-31 | 2013-06-12 | 株式会社半導体エネルギー研究所 | 表示装置 |
JP2003296095A (ja) | 2002-03-29 | 2003-10-17 | Rohm Co Ltd | 表示方法及び装置 |
JP4115763B2 (ja) * | 2002-07-10 | 2008-07-09 | パイオニア株式会社 | 表示装置及び表示方法 |
JP2004279482A (ja) * | 2003-03-12 | 2004-10-07 | Sharp Corp | 表示装置 |
JP4100383B2 (ja) * | 2003-10-31 | 2008-06-11 | セイコーエプソン株式会社 | 画像信号処理装置、画像信号処理方法、電気光学装置および電子機器 |
JP4855648B2 (ja) * | 2004-03-30 | 2012-01-18 | グローバル・オーエルイーディー・テクノロジー・リミテッド・ライアビリティ・カンパニー | 有機el表示装置 |
JP2006018226A (ja) * | 2004-05-31 | 2006-01-19 | Canon Inc | 画像表示装置及び画像表示装置の設定方法 |
JP4958466B2 (ja) | 2006-04-05 | 2012-06-20 | グローバル・オーエルイーディー・テクノロジー・リミテッド・ライアビリティ・カンパニー | 表示装置 |
JP4306753B2 (ja) * | 2007-03-22 | 2009-08-05 | ソニー株式会社 | 表示装置及びその駆動方法と電子機器 |
KR100902238B1 (ko) | 2008-01-18 | 2009-06-11 | 삼성모바일디스플레이주식회사 | 유기전계발광 표시장치 및 그의 구동방법 |
JP4816744B2 (ja) | 2008-03-31 | 2011-11-16 | カシオ計算機株式会社 | 発光装置、表示装置、及び発光装置の駆動制御方法 |
JP5386894B2 (ja) * | 2008-09-09 | 2014-01-15 | ソニー株式会社 | 画像位置認識装置、画像位置認識方法、プログラムおよび画像表示装置の補正データ設定装置 |
JP4957710B2 (ja) * | 2008-11-28 | 2012-06-20 | カシオ計算機株式会社 | 画素駆動装置及び発光装置 |
US20110007102A1 (en) * | 2009-07-10 | 2011-01-13 | Casio Computer Co., Ltd. | Pixel drive apparatus, light-emitting apparatus and drive control method for light-emitting apparatus |
-
2011
- 2011-09-29 TW TW100135141A patent/TWI447690B/zh not_active IP Right Cessation
- 2011-09-29 KR KR1020110099276A patent/KR101327019B1/ko active IP Right Grant
- 2011-09-30 US US13/249,993 patent/US8803926B2/en active Active
- 2011-09-30 CN CN201110301891.0A patent/CN102592538B/zh not_active Expired - Fee Related
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1495616A (zh) * | 1998-09-15 | 2004-05-12 | 精工爱普生株式会社 | 图形系统 |
US7701472B2 (en) * | 2004-06-08 | 2010-04-20 | Seiko Epson Corporation | Display controller, electronic device, and method of supplying image data |
CN101551970A (zh) * | 2008-03-31 | 2009-10-07 | 卡西欧计算机株式会社 | 发光装置、显示装置以及发光装置的驱动控制方法 |
Also Published As
Publication number | Publication date |
---|---|
TWI447690B (zh) | 2014-08-01 |
CN102592538A (zh) | 2012-07-18 |
KR101327019B1 (ko) | 2013-11-13 |
KR20120068682A (ko) | 2012-06-27 |
TW201218161A (en) | 2012-05-01 |
US8803926B2 (en) | 2014-08-12 |
US20120081381A1 (en) | 2012-04-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102592538B (zh) | 显示驱动装置、显示装置及其驱动控制方法、和电子设备 | |
CN101950533B (zh) | 像素驱动装置、发光装置及发光装置的驱动控制方法 | |
US11670231B2 (en) | Display driving circuit and a display device including the same | |
CN102110412B (zh) | 像素驱动装置、发光装置及其驱动控制方法以及电子设备 | |
CN100541567C (zh) | 显示装置及其驱动控制方法 | |
US9305492B2 (en) | Display device and method for driving the same | |
CN102110411B (zh) | 像素驱动装置、发光装置及其驱动控制方法以及电子设备 | |
CN101515434B (zh) | 有机发光二极管显示器 | |
CN101578648B (zh) | 显示装置及其驱动方法 | |
CN105830143B (zh) | 显示装置及其驱动方法 | |
CN101405785B (zh) | 电流驱动型显示装置 | |
CN102549646B (zh) | 显示装置及其驱动方法 | |
CN101802900B (zh) | 显示装置及其制造方法 | |
CN107710318A (zh) | 像素电路以及显示装置及其驱动方法 | |
CN101978411B (zh) | 一种像素驱动设备、发光设备和像素驱动设备中的特性参数获取方法 | |
KR20060041252A (ko) | 핑퐁 전류 구동 회로 및 라인의 동시 주사를 가진 oled표시 장치 | |
US11665941B2 (en) | Method of compensating for degradation of display device | |
CN101277561A (zh) | 发光显示装置 | |
CN101939776A (zh) | 有源矩阵型显示设备 | |
KR20150079003A (ko) | 유기 발광 표시 장치 및 그의 구동 방법 | |
GB2604024A (en) | Gate driver circuit and display device including the same | |
TW200532621A (en) | Driver apparatus, display device and drive control method | |
JP2010256783A (ja) | 有機elアクティブマトリックスの駆動方法、駆動回路および表示装置 | |
US11670228B2 (en) | Display device and method of driving the same | |
JP2012078372A (ja) | 表示駆動装置、発光装置及びその駆動制御方法、並びに、電子機器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C41 | Transfer of patent application or patent right or utility model | ||
TR01 | Transfer of patent right |
Effective date of registration: 20170203 Address after: Irish Ross Kang Wangjun Patentee after: Soras OLED Address before: Tokyo, Japan Patentee before: CASIO COMPUTER Co.,Ltd. |
|
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20150311 Termination date: 20210930 |
|
CF01 | Termination of patent right due to non-payment of annual fee |