CN102480300B - 无线通信装置 - Google Patents

无线通信装置 Download PDF

Info

Publication number
CN102480300B
CN102480300B CN201110277364.0A CN201110277364A CN102480300B CN 102480300 B CN102480300 B CN 102480300B CN 201110277364 A CN201110277364 A CN 201110277364A CN 102480300 B CN102480300 B CN 102480300B
Authority
CN
China
Prior art keywords
clock
signal
radio communication
pll
frequency
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201110277364.0A
Other languages
English (en)
Other versions
CN102480300A (zh
Inventor
佐藤一美
小笠原阳介
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Publication of CN102480300A publication Critical patent/CN102480300A/zh
Application granted granted Critical
Publication of CN102480300B publication Critical patent/CN102480300B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/089Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
    • H03L7/0891Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/093Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using special filtering or amplification characteristics in the loop
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Noise Elimination (AREA)

Abstract

无线通信装置。根据实施方式,模拟部进行接收信号的频率转换。数字部进行由所述模拟部进行了频率转换后的接收信号的解调处理。PLL电路产生所述数字部的时钟。PLL设定变更部,通过基于所述接收信号进行所述PLL电路的参数的设定变更,控制所述时钟的抖动。

Description

无线通信装置
相关申请的参照
本申请享有2010年11月29日申请的日本特许申请号2010-264889的优先权利益,在本申请中引用此日本专利申请的全部内容。
技术领域
本实施方式一般而言涉及无线通信装置。
背景技术
在M-WiMAX、WLAN以及LTE等无线系统中,为了确保宽广的通信区域,对无线终端要求高的接收灵敏度。另一方面,要求无线终端小型化,对混载了无线通信系统的模拟部和数字部的单片(1chip)LSI的要求变高。此单片LSI中,由于数字部中产生的时钟的N倍高次谐波产生的杂散向模拟部泄露,存在使接收特性降低的可能性,所以有时实施使杂散不进入模拟部的对策。
发明内容
本发明要解决的问题是提供能够抑制调制精度的降低并且抑制由于杂散导致的接收特性降低的无线通信装置。
实施方式的无线通信装置,其特征在于,包括:进行接收信号的频率转换的模拟部;进行由所述模拟部进行了频率转换后的接收信号的解调处理的数字部;产生所述数字部的时钟的PLL电路;以及通过基于所述接收信号进行所述PLL电路的参数的设定变更,控制所述时钟的抖动(jitter)的PLL设定变更部。
根据上述结构的无线通信装置,能够抑制调制精度的降低并且抑制由于杂散导致的接收特性的降低。
附图说明
图1是表示一个实施方式中无线通信装置的概略结构的框图。
图2是表示图1的PLL电路的概略结构的框图。
图3的(a)是表示杂散未与接收信道重合的情况的图,图3的(b)是表示杂散与接收信道重合的情况的图。
图4是表示图1的无线通信装置的接收电力和调制精度的关系的图。
图5是表示图1的无线通信装置的PLL设定变更方法的一个例子的图。
具体实施方式
根据实施方式的无线通信装置,设置了模拟部、数字部、PLL电路、和PLL设定变更部。模拟部进行接收信号的频率转换。数字部进行由所述模拟部进行了频率转换后的接收信号的解调处理。PLL电路产生所述数字部的时钟。PLL设定变更部通过基于所述接收信号进行所述PLL电路的参数的设定变更,控制所述时钟的抖动(jitter)。
以下,关于实施方式中的无线通信装置,参照附图进行说明。并且,并不是通过这些实施方式限定本发明。
图1是表示一个实施方式中无线通信装置的概略结构的框图。
图1中,在无线通信装置中设置有:进行接收信号以及发送信号的频率转换的模拟部1;进行接收信号的数字解调处理以及发送信号的数字调制处理的数字部2;将从模拟部1输出的模拟信号转换为数字信号的A/D转换部21以及将从数字部2输出的数字信号转换为模拟信号的D/A转换部22。并且,模拟部1、数字部2、A/D转换部21以及D/A转换部22能够混载在单片(1chip)上。
并且,无线通信装置中设置有:产生数字部的时钟CK的PLL电路25;通过进行所述PLL电路25的参数的设定变更,控制时钟CK的抖动的PLL设定变更部24;以及产生作为PLL电路25的基准频率的基准信号FB的基准频率振荡器23。并且,时钟CK的抖动是时钟CK的频率的时间上的摇摆。
模拟部1中设置有:接收无线频带的接收信号的RF接收部11、生成局部振荡信号的本地振荡器12、将无线频带的接收信号向基带进行下变频的正交调制部13、将接收信号或发送信号在基带中进行模拟处理的模拟BB部14、将基带的发送信号向无线频带进行上变频的正交解调部15、以及发送无线频带的发送信号的RF发送部16。
数字部2中设置有:进行接收信号的数字解调处理的数字解调部31、进行发送信号的数字调制处理的数字调制部32、进行数字部2的控制的数字控制部3。
数字控制部3中设置有:基于接收信号的信号电平,控制模拟部1的增益的ACG部4、设定能够接收接收信号的信道频率的信道频率设定部36、管理当前的通信状态是接收状态还是发送状态的通信状态管理部37。信号电平是A/D转换后的接收信号的振幅电平。
ACG部4中设置有:测定接收信号的信号电平的信号电平测定部33、基于接收信号的信号电平设定模拟部1的增益的增益设定部34、基于接收信号的信号电平测定接收电力的接收电力测定部35。
而且,由RF接收部11接收的接收信号输出到正交调制部13。然后,在正交调制部13中,通过和由本地振荡器12产生的局部振荡信号的混合,从无限频带向基带进行频率转换,向模拟BB部14输出。然后,由模拟BB部14进行模拟处理之后,由A/D转换部21转换为数字信号,通过数字解调部31进行数字解调处理。
另一方面,由数字调制部32进行了数字解调后的发送信号通过D/A转换部22转换为模拟信号之后,经过模拟BB部14进行模拟处理,输出到正交调制部15。然后,在正交转换部15中,通过和由本地振荡器12产生的局部振荡信号的混合,从基带向无线频带进行频率转换,经由RF发送部16发送。
并且,基准信号FB从基准频率振荡器23向PLL电路25输出。然后,PLL电路25中,生成以相位锁定为基准信号FB的方式进行了频率控制的时钟CK,输出到A/D转换部21、D/A转换部22以及数字部2。
并且,信号电平测定部33中,基于由A/D转换部21数字化的接收信号,测定接收信号的信号电平,输出到增益设定部34以及接收电力测定部35。然后,增益设定部34中,基于接收信号的信号电平,设定模拟部1的增益。
并且,接收电力测定部35中,基于接收信号的信号电平测定接收电力,输出到PLL设定变更部24。并且,接收电力,例如,能够通过A/D转换后的接收信号的振幅电平和增益设定值的相加求得。并且,信道频率设定信息从信道频率设定部36输出到模拟部1以及PLL设定变更部24。通信状态信息从通信状态管理部37向模拟部1、PLL设定变更部24、数字解调部31以及数字调制部32输出。
然后,模拟部1中,基于信道频率设定信息,控制局部振荡信号的频率,选择接收信道以及发送信道。并且,模拟部1中,基于通信状态信息,进行发送以及接收的切换。
并且,PLL设定变更部24中,基于接收电力,信道频率设定信息以及通信状态信息,生成进行PLL电路25的参数的设定变更的设定控制信号SB。然后,PLL电路25中,通过基于设定控制信号SB进行PLL电路25的参数的设定变更,控制时钟CK的抖动。
由此,在信号电平大、杂散对于接收信号的影响小的情况下,能够减小时钟CK的抖动,可以良好的维持调制精度。另一方面,在信号电平小,杂散对于接收信号的影响大的情况下,能够通过增加时钟CK的抖动,降低杂散,能够抑制调制精度的降低并且抑制由于杂散引起的接收特性的降低。
并且,作为在控制时钟CK的抖动的情况下设定变更的PLL电路25的参数,能够列举出PLL电路25的电荷泵电路的电流设定值或者环路滤波器的带宽设定值。
图2是表示图1的PLL电路的概略结构的框图。
图2中,在PLL电路25中设置有:控制时钟CK的振荡频率的电压控制振荡器44、对时钟CK分频的分频器45、比较时钟CK的相位和基准信号FB的相位的相位比较器41、产生与时钟CK和基准信号FB相应的相位误差的电压的电荷泵电路42、减低由电荷泵电路42产生的电压中包含的高频成分的环路滤波器43。
并且,在PLL电路25设置有:电荷泵电路42的电流设定值46、环路滤波器43的带宽设定值47、切换电流设定值46的选择器48以及切换带宽设定值47的选择器49。
而且,由电压控制振荡器44生成的时钟CK通过分频器45分频之后,输入相位比较器41。然后,相位比较器41中,将分频器45分频后的时钟CK的相位和基准信号FB的相位进行比较,向电荷泵电路42输出它们的相位误差。然后,电荷泵电路42中,生成与该相位误差对应的电压,通过环路滤波器43降低纹波之后,输出到电压控制振荡器44。然后,电压控制振荡器44中,以锁定相位为基准信号FB的方式控制时钟CK的频率。
此处,从图1的PLL设定变更部24向选择器48输出设定控制信号SB。然后,在选择器48中,基于设定控制信号SB切换电荷泵电路42的电流设定值46,变更电荷泵电路42的增益。此处,变更电荷泵电路42的增益时,增减对相位误差的灵敏度,能够增减时钟CK的抖动。
并且,从图1的PLL设定变更部24向选择器49输出设定控制信号SB。然后,在选择器49中,基于设定控制信号SB,切换环路滤波器43的带宽设定值47,增减环路滤波器43的带宽。此处,增减环路滤波器43的带宽时,增减对于相位误差的电压控制振荡器44的振荡频率的追随性,能够增减时钟CK的抖动。
或者,设定控制信号SB,可以在当前的通信状态是接收状态的情况下,以增加时钟的抖动的方式切换电流设定值46或者带宽设定值47,在当前的通信状态是发送状态的情况下,以减少时钟的抖动的方式切换电流设定值46或者带宽设定值47。
或者,设定控制信号SB,可以在当前的信道频率内存在杂散的情况下,以增加时钟的抖动的方式切换电流设定值46或者带宽设定值47,在当前的信道频率内不存在杂散的情况下,以减少时钟的抖动的方式切换电流设定值46或者带宽设定值47。
或者,设定控制信号SB,可以在接收电力小于阈值的情况下,以增加时钟的抖动的方式切换电流设定值46或者带宽设定值47,在接收电力大于等于阈值的情况下,以减少时钟的抖动的方式切换电流设定值46或者带宽设定值47。
图3的(a)是表示杂散未与接收信道重合的情况的图,图3的(b)是表示杂散与接收信道重合的情况的图。
图3的(a)中,设时钟CK的频率是fc,则杂散SP的频率是fc×N(N是2以上的整数)。此处,在当前的接收信道CF的频带和杂散SP的频率不重合的情况下,以减少时钟CK的抖动的方式切换电流设定值46或者带宽设定值47。
此情况下,虽然杂散SP的电平增大,但是由于当前的接收信道CF的频带未和杂散SP的频率重合,所以能够抑制杂散SP对于接收信号的影响。
另一方面,在图3的(b)中,在当前的接收信道CF的频带和杂散SP的频率重合的情况下,能够以增加时钟CK的抖动的方式切换电流设定值46或者带宽设定值47。
此情况下,因为杂散SP的电平减小,所以即使是当前的接收信道CF的频带和杂散SP的频率重合的情况下,也能够抑制杂散SP对于接收信号的影响。
图4是表示图1的无线通信装置的接收电力和调制精度的关系的图。
图4中,在当前的接收信道CF的频带和杂散SP的频率重合的情况下,接收电力变小时,调制精度显著的变低(L3)。
另一方面,为了减小杂散SP的电平,不管接收电力的大小,增大时钟CK的抖动,能够改善接收电力小的时候的调制精度,但是降低了接收电力大时的调制精度(L2)。
对应于此,通过在接收电力小于阈值VTH的情况下,增大时钟CK的抖动,在接收电力大于等于阈值VTH的情况下,减小时钟CK的抖动,由此能够改善接收电力小时的调制精度并且抑制接收电力大时的调制精度的降低。
图5是表示图1的无线通信装置的PLL设定变更方法的一个例子的图。
图5中,图1的PLL设定变更部24,当前的通信状态是接收状态时(步骤S1)、信道频率内存在杂散(步骤S2)、接收电力是小于阈值的情况(步骤S3)、增加时钟CK的抖动(步骤S4)。
另一方面,在当前的通信状态是发送状态(步骤S1)、或者信道频率内不存在杂散(步骤S2)、或者接收电力是大于等于阈值的情况(步骤S3)、对时钟CK的抖动进行通常设定(步骤S5)。
并且,图5的例子中,虽然对基于通信状态、信道频率以及接收电力的3个的条件控制时钟的抖动的方法进行了说明,但是,不需要使用这些所有的条件,可以基于任一个条件控制时钟CK的抖动。
并且,在PLL电路25的参数设定对接收特性以外的特性给予影响的情况下,可以追加对此特性给予影响的条件,进行PLL电路25的参数设定。
并且,上述的实施方式中,对为了控制时钟CK的抖动而使用通信状态、信道频率以及接收电力的三个条件的方法进行了说明,但是可以使用除此之外的条件。
例如,可以基于BPSK、QPSK、16QAM以及64QAM等的调制方式控制时钟CK的抖动。具体的,如果是BPSK以及QPSK等的调制度低的调制方式,认为接收信号电平低,所以增加时钟CK的抖动,如果是16QAM以及64QAM、BPSK以及QPSK等调制度高的调制方式,认为接收信号电平高,所以减少时钟CK的抖动。
并且,上述实施方式中,对基于接收电力控制时钟CK的抖动的方法进行了说明,但是代替接收电力可以使用调制指数或者编码率来进行。
并且,上述实施方式中,对基于接收电力控制时钟CK的抖动的方法进行了说明,但是可以基于接收电平、增益设定值以及接收电力中的任一个控制时钟CK的抖动。
虽然说明了本发明的几个实施方式,但是这些实施方式是作为示例进行提示,没有限定发明的范围的意图。这些新颖的实施方式,可以以其他的各种形式实施,在不脱离发明的主旨的范围中,能够进行各种省略、置换、变更。上述实施方式及其变形包含在发明的范围、主旨中,并且包含在与权利要求记载的发明均等的范围。

Claims (18)

1.一种无线通信装置,其特征在于,包括:
进行接收信号的频率转换的模拟部;
进行由所述模拟部进行了频率转换后的接收信号的解调处理的数字部;
产生所述数字部的时钟的PLL电路;以及
通过基于所述接收信号进行所述PLL电路的参数的设定变更,控制所述时钟的抖动的PLL设定变更部;
其中,所述PLL设定变更部,在信道频率内存在杂散且所述接收信号的接收电力小于阈值的情况下,进行所述时钟的抖动的增加设定,在所述信道频率内存在杂散且所述接收信号的接收电力大于等于阈值的情况下,进行所述时钟的抖动的通常设定。
2.如权利要求1所述的无线通信装置,其特征在于,
所述模拟部包括:
接收无线频带的接收信号的RF接收部;
生成局部振荡信号的本地振荡器;
将所述无线频带的接收信号向基带进行下变频的第一正交调制部;
将所述接收信号或发送信号在基带中进行模拟处理的模拟BB部;
将所述基带的发送信号向无线频带进行上变频的第二正交解调部;以及
发送所述无线频带的发送信号的RF发送部。
3.如权利要求2所述的无线通信装置,其特征在于,还包括:
按照由所述PLL电路产生的时钟,对所述基带的接收信号进行A/D转换,输出到所述数字部的A/D转换部;以及
按照由PLL电路产生的时钟,对所述基带的发送信号进行D/A转换,输出到所述模拟部的D/A转换部。
4.如权利要求3所述的无线通信装置,其特征在于,
所述数字部包括:
进行所述A/D转换后的接收信号的数字解调处理的数字解调部;以及
进行所述发送信号的数字调制处理的数字调制部。
5.如权利要求2所述的无线通信装置,其特征在于,
所述数字部还包括:基于所述接收信号的信号电平控制所述模拟部的增益的ACG部。
6.如权利要求5所述的无线通信装置,其特征在于,
所述ACG部包括:
测定所述接收信号的信号电平的信号电平测定部;以及
基于所述接收信号的信号电平测定接收电力的接收电力测定部,
所述PLL设定变更部,基于所述接收电力进行所述PLL电路的参数的设定变更。
7.如权利要求2所述的无线通信装置,其特征在于,
所述数字部包括:设定能够接收所述接收信号的信道频率的信道频率设定部,
所述PLL设定变更部,基于所述信道频率进行所述PLL电路的参数的设定变更。
8.如权利要求2所述的无线通信装置,其特征在于,
所述数字部包括:管理当前的通信状态是接收状态还是发送状态的通信状态管理部,
所述PLL设定变更部,基于当前的通信状态进行所述PLL电路的参数的设定变更。
9.如权利要求8所述的无线通信装置,其特征在于,
所述PLL设定变更部,在当前的通信状态是接收状态的情况下,相比于当前的通信状态是发送状态的情况增加所述时钟的抖动。
10.如权利要求2所述的无线通信装置,其特征在于,
所述PLL电路包括:
基于电压控制,控制时钟的振荡频率的电压控制振荡器;
对由所述电压控制振荡器产生的时钟分频的分频器;
比较由所述分频器分频后的时钟的相位和基准信号的相位的相位比较器;
产生与所述时钟和所述基准信号的相位误差相应的电压的电荷泵电路;以及
降低由所述电荷泵电路产生的电压中包含的高频成分的环路滤波器。
11.如权利要求10所述的无线通信装置,其特征在于,
所述PLL电路包括:
基于来自所述PLL设定变更部的设定控制信号,切换所述电荷泵电路的电流设定值的第一选择器;以及
基于来自所述PLL设定变更部的设定控制信号,切换所述环路滤波器的带宽设定值的第二选择器。
12.如权利要求11所述的无线通信装置,其特征在于,
所述PLL设定变更部,在所述接收电力小于阈值的情况下,切换所述电流设定值或者所述带宽设定值,使得相比于所述接收电力大于等于阈值的情况,增加所述时钟的抖动。
13.如权利要求11所述的无线通信装置,其特征在于,
所述PLL设定变更部,在所述信道频率内存在杂散的情况下,切换所述电流设定值或者所述带宽设定值,使得相比于在所述信道频率内不存在杂散的情况,增加所述时钟的抖动。
14.如权利要求11所述的无线通信装置,其特征在于,
所述PLL设定变更部,在当前的通信状态是接收状态的情况下,切换所述电流设定值或者所述带宽设定值,使得相比于当前的通信状态是发送状态的情况增加所述时钟的抖动。
15.如权利要求1所述的无线通信装置,其特征在于,
所述PLL设定变更部,在所述接收信号的A/D转换后的振幅电平、接收增益设定值以及接收电力的任一个小于阈值的情况下,相比于大于等于所述阈值的情况增加所述时钟的抖动。
16.如权利要求1所述的无线通信装置,其特征在于,
所述PLL设定变更部,在杂散与信道频率重合的情况下,相比于所述杂散未与所述信道频率重合的情况增加所述时钟的抖动。
17.如权利要求1所述的无线通信装置,其特征在于,
所述PLL电路包括:
基于电压控制,控制时钟的振荡频率的电压控制振荡器;
对由所述电压控制振荡器产生的时钟分频的分频器;
比较由所述分频器分频后的时钟的相位和基准信号的相位的相位比较器;
产生与所述时钟和所述基准信号的相位误差相应的电压的电荷泵电路;以及
降低由所述电荷泵电路产生的电压中包含的高频成分的环路滤波器,
所述PLL设定变更部,通过基于所述接收信号,进行所述电荷泵电路的电流设定值或者所述环路滤波器的带宽设定值的设定变更,控制所述时钟的抖动。
18.如权利要求1所述的无线通信装置,其特征在于,
所述数字部包括:
基于所述接收信号的A/D转换后的接收信号的振幅电平,测定接收电力的接收电力测定部;
设定能够接收所述接收信号的信道频率的信道频率设定部;以及
管理当前的通信状态是接收状态还是发送状态的通信状态管理部,
所述PLL设定变更部,在当前的通信状态是接收状态,在信道频率内存在杂散,接收电力小于阈值的情况下,相比于除此之外的情况增加所述时钟的抖动。
CN201110277364.0A 2010-11-29 2011-09-19 无线通信装置 Expired - Fee Related CN102480300B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP264889/2010 2010-11-29
JP2010264889A JP5595883B2 (ja) 2010-11-29 2010-11-29 無線通信装置

Publications (2)

Publication Number Publication Date
CN102480300A CN102480300A (zh) 2012-05-30
CN102480300B true CN102480300B (zh) 2014-11-12

Family

ID=46092803

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201110277364.0A Expired - Fee Related CN102480300B (zh) 2010-11-29 2011-09-19 无线通信装置

Country Status (3)

Country Link
US (1) US9071252B2 (zh)
JP (1) JP5595883B2 (zh)
CN (1) CN102480300B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6166032B2 (ja) * 2012-11-06 2017-07-19 浜松ホトニクス株式会社 半導体デバイス検査装置及び半導体デバイス検査方法
CN103490791B (zh) 2013-09-16 2016-05-25 华为技术有限公司 一种接收机
KR101610625B1 (ko) * 2015-03-24 2016-04-08 고려대학교 산학협력단 물리적 복제 방지 기능을 이용한 기기 인증 시스템 및 방법
JP6599184B2 (ja) 2015-09-11 2019-10-30 株式会社東芝 クロック生成回路及び無線受信機
JP2017054455A (ja) 2015-09-11 2017-03-16 株式会社東芝 クロック生成回路及び無線受信機
CN108270298B (zh) * 2017-01-04 2022-12-02 中兴通讯股份有限公司 充电方法及装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1140941A (zh) * 1995-04-13 1997-01-22 三星电子株式会社 有单个锁相环的收发机设备及其方法
US6744828B1 (en) * 1999-05-27 2004-06-01 Pioneer Corporation Receiving apparatus
CN101112000A (zh) * 2005-09-26 2008-01-23 株式会社东芝 接收器与无线通信设备
CN101262224A (zh) * 2007-03-08 2008-09-10 凹凸电子(武汉)有限公司 锁相环路电路以及运行锁相环路电路的方法和系统
CN101356735A (zh) * 2006-01-11 2009-01-28 松下电器产业株式会社 时钟生成电路

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5392460A (en) * 1993-04-23 1995-02-21 Nokia Mobile Phones Ltd. Dual mode radiotelephone terminal selectively operable for frequency modulated or phase modulated operation
JPH1093432A (ja) 1996-09-13 1998-04-10 Hitachi Denshi Ltd 周波数シンセサイザ
JPH11143572A (ja) 1997-11-11 1999-05-28 Nec Ic Microcomput Syst Ltd クロック生成方式
US6618458B1 (en) * 1999-01-29 2003-09-09 Nec Corporation Method and apparatus for signal receiving synchronization
JP2002269925A (ja) * 2001-03-09 2002-09-20 Matsushita Electric Ind Co Ltd 光ディスク再生装置
US7224756B2 (en) * 2001-08-01 2007-05-29 Cirrus Logic, Inc. Method and system for providing a codec clock signal at a desired operational rate
CN100456643C (zh) 2001-10-03 2009-01-28 富士通株式会社 双频带通信无线装置及其本机振荡信号生成方法
US7379522B2 (en) 2006-01-11 2008-05-27 Qualcomm Incorporated Configurable multi-modulus frequency divider for multi-mode mobile communication devices
JP2008311838A (ja) * 2007-06-13 2008-12-25 Funai Electric Co Ltd 受信装置
JP2010045443A (ja) 2008-08-08 2010-02-25 Japan Radio Co Ltd 搬送波生成回路
JP5494911B2 (ja) * 2009-02-16 2014-05-21 日本電気株式会社 リングオシレータ
US9344100B2 (en) * 2010-10-05 2016-05-17 Qualcomm Incorporated Reconfigurable local oscillator for optimal noise performance in a multi-standard transceiver

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1140941A (zh) * 1995-04-13 1997-01-22 三星电子株式会社 有单个锁相环的收发机设备及其方法
US6744828B1 (en) * 1999-05-27 2004-06-01 Pioneer Corporation Receiving apparatus
CN101112000A (zh) * 2005-09-26 2008-01-23 株式会社东芝 接收器与无线通信设备
CN101356735A (zh) * 2006-01-11 2009-01-28 松下电器产业株式会社 时钟生成电路
CN101262224A (zh) * 2007-03-08 2008-09-10 凹凸电子(武汉)有限公司 锁相环路电路以及运行锁相环路电路的方法和系统

Also Published As

Publication number Publication date
CN102480300A (zh) 2012-05-30
JP2012119737A (ja) 2012-06-21
JP5595883B2 (ja) 2014-09-24
US9071252B2 (en) 2015-06-30
US20120134447A1 (en) 2012-05-31

Similar Documents

Publication Publication Date Title
CN102480300B (zh) 无线通信装置
CN101958710B (zh) 锁相环电路和通信装置
US7457979B2 (en) Synchronous follow-up apparatus and synchronous follow-up method
US11563452B2 (en) Radio frequency transmitter and signal processing method
CN103716044A (zh) 使用dcxo和rf pll的混合afc
US8008979B2 (en) Frequency synthesizer and radio transmitting apparatus
US20200195262A1 (en) Frequency synthesizer and method thereof
CN103178840A (zh) 一种锁相环电路及其工作方法
US20090085622A1 (en) Phase-locked loop start-up techniques
CN208806784U (zh) 一种带压控振荡器增益检测功能的锁相环
US20030139162A1 (en) Method and apparatus for generating a self-correcting local oscillation
WO2020046503A1 (en) Apparatus and method for generating an oscillation signal, mobile communication systems, and mobile device
WO2016174805A1 (ja) 無線アクセスシステム及びその制御方法
CN201022190Y (zh) 一种锁相环电路
CN115173872B (zh) 多相信号生成
US7333554B2 (en) Communication system with frequency modulation and a single local oscillator
CN102710279B (zh) 60GHz接收机
US7825738B2 (en) Method and system for implementing a low power, high performance fractional-N PLL
US9391562B2 (en) Local oscillation generator, associated communication system and method for local oscillation generation
JP2010109831A (ja) Pll過渡応答制御システムおよびpll過渡応答制御方法
JP4571591B2 (ja) 無線通信回路
CN102064823B (zh) 用于自动频率控制的具有重叠阈值的迟滞非线性状态机
CN104242922A (zh) 无线通信设备及其频率合成装置
CN115833827A (zh) 锁相环的控制方法及装置、通信装置及存储介质
CN118659780A (zh) 一种基于国产fpga的本振模块的控制方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20141112

Termination date: 20180919