CN102299706A - 压控振荡器频率温度补偿系统及锁定锁相回路频率的方法 - Google Patents

压控振荡器频率温度补偿系统及锁定锁相回路频率的方法 Download PDF

Info

Publication number
CN102299706A
CN102299706A CN2010102776733A CN201010277673A CN102299706A CN 102299706 A CN102299706 A CN 102299706A CN 2010102776733 A CN2010102776733 A CN 2010102776733A CN 201010277673 A CN201010277673 A CN 201010277673A CN 102299706 A CN102299706 A CN 102299706A
Authority
CN
China
Prior art keywords
voltage
switch
analog tuner
controlled oscillator
tuner input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2010102776733A
Other languages
English (en)
Other versions
CN102299706B (zh
Inventor
艾瑞克·K·波顿
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
MStar France SAS
MediaTek Inc
MStar Semiconductor Inc Taiwan
Original Assignee
MStar Software R&D Shenzhen Ltd
MStar France SAS
MStar Semiconductor Inc Cayman Islands
MStar Semiconductor Inc Taiwan
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by MStar Software R&D Shenzhen Ltd, MStar France SAS, MStar Semiconductor Inc Cayman Islands, MStar Semiconductor Inc Taiwan filed Critical MStar Software R&D Shenzhen Ltd
Publication of CN102299706A publication Critical patent/CN102299706A/zh
Application granted granted Critical
Publication of CN102299706B publication Critical patent/CN102299706B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L1/00Stabilisation of generator output against variations of physical values, e.g. power supply
    • H03L1/02Stabilisation of generator output against variations of physical values, e.g. power supply against variations of temperature only
    • H03L1/022Stabilisation of generator output against variations of physical values, e.g. power supply against variations of temperature only by indirect stabilisation, i.e. by generating an electrical correction signal which is a function of the temperature
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L2207/00Indexing scheme relating to automatic control of frequency or phase and to synchronisation
    • H03L2207/06Phase locked loops with a controlled oscillator having at least two frequency control terminals

Abstract

本发明公开了一种压控振荡器频率温度补偿系统及藉由补偿压控振荡器控制电压以锁定锁相回路的频率的方法。该系统包括有一压控振荡器,该压控振荡器具有一数字粗调输入端、第一模拟调谐输入端以及第二模拟调谐输入端。该装置藉由该第二模拟调谐输入端补偿压控振荡器由于温度波动所引起的频率漂移。当PLL进入细调锁定模式时,该装置使用一差动放大器驱动该第二模拟调谐输入端。该差动放大器将第一模拟调谐输入端与一参考信号比较,并驱动第二模拟调谐输入端以补偿第一模拟调谐输入端。

Description

压控振荡器频率温度补偿系统及锁定锁相回路频率的方法
技术领域
本发明涉及一种应用于锁相回路(PLL)的持续压控振荡器(VCO)频率温度补偿装置及其方法,特别地,本发明可以使得PLL在巨大的温度变化期间保持细调锁定,这种温度变化通常会使得压控振荡器的自由振荡频率改变,偏离PLL可追踪的调谐范围。
背景技术
如图1所示的PLL,该PLL包括一相频检测器10、一电荷泵20、一回路滤波器30、一压控振荡器(VCO)40以及一分频器45。一参考振荡器(未图示)产生具有一参考频率Fret的参考信号,该参考信号与来自分频器45的除频信号同时输入至相频检测器10。该相频检测器10检测该参考信号与除频信号之间的相位和频率差,然后输出一相位差信号到电荷泵20。电荷泵20产生一输出电流给回路滤波器30,该输出电流的值与该相位差信号有关,产生一振幅与相位差信号相应的输出信号。回路滤波器30对该输出电流进行平滑处理,并转化成一控制电压Vctrl提供给压控振荡器40。压控振荡器40根据控制电压Vctrl产生一个具有压控频率Fvco的压控信号,随后,该压控频率Fvco被分频器45除以N倍以产生除频信号。N可为整数或非整数,其中Fvco=N*Fref
压控振荡器40一般有两种类型,分别是电感电容振荡器和环形振荡器。为了使压控振荡器40的操作能具有一个高的可调频率范围,压控振荡器40包括多个切换式电容器。该些切换式电容器或电容数字模拟转换器DAC由一数字控制指令所控制以切换压控振荡器频率,以便压控振荡器40能提供多个频率调谐曲线以调节压控振荡器40的压控频率Fvco。图2为传统压控振荡器的控制电压Vctrl与压控频率Fvco的关系图。
如图2所示,压控频率的控制电压Vctrl有一个线性的控制范围,即,VL-VH之间的范围。当压控振荡器按曲线1操作时,压控振荡器的压控频率Fvco在F1L到F1H范围之间变化。当压控振荡器按曲线2操作时,压控振荡器的压控频率Fvco在F2L到F2H范围之间变化。当压控振荡器按曲线3操作时,压控振荡器的压控频率Fvco在F3L到F3H范围之间变化。当压控振荡器按曲线4操作时,压控振荡器的压控频率Fvco在F4L到F4H范围之间变化。具体地说,图2中压控振荡器的压控频率Fvco可能覆盖一个从F1H到FNL的范围,在此电路中,N为数字控制切换式电容器的数目。因此,可以得出:压控频率FVCO的变化范围随着压控振荡器提供的曲线数目增加而增加。
当PLL于周围温度变化范围相对较大的环境下运作时,为了保持一个稳定的压控频率Fvco,控制电压Vctrl也需要随着温度的变化而变化。例如,图3A和图3B同一个PLL的压控振荡器于T1和T2不同温度下运作时,控制电压Vctrl和压控频率Fvco的关系图。假设压控振荡器选择曲线3作为其运作的频段(opertating band),VL=1V,VH=2V,压控频率被固定于4GHz,且T1<T2。图3A示出了温度T1时的关系图,当控制电压Vctrl在1.5V时,压控振荡器的压控频率Fvco可以运作在4GHz。请注意,伴随着温度的增加,压控振荡器的所有频段皆往下移。因此,如图3B所示,为了在新的温度T2下保持压控振荡器的频率,已锁定的PLL自动调节控制电压Vctrl到1.9V。如果温度继续上升到更高温度,控制电压Vctrl也将相应地上升,直到达到压控电容的最大范围(本例子中为2V)。一旦该控制电压超过了线性控制范围,这将导致PLL离开锁定状态。
如上所述,多数具有电感电容压控振荡器的PLL需要两个调谐输入端:一为数字粗调输入端,用来驱动多个切换式电容器;另一为模拟细调输入端,用来驱动一变容器。在粗调期间,模拟细调输入端上的电压藉由一DAC保持恒定,此时PLL仅使用压控振荡器的数字粗调输入端来锁定。调谐演算法最终将收敛于最可能的粗调曲线,此时PLL被认为已粗调锁定。接着PLL进入细调锁定模式,在该模式期间,PLL的数字粗调输入端被保持在前一个状态刚达成收敛时的值,而模拟细调输入端由PLL的回路滤波器驱动而非该DAC。在这种模式下,只要没有超过压控振荡器的细调范围,PLL将一直保持锁定,且只要在PLL的带宽之内,PLL也将一直追踪任何的压控振荡器频率转变。
如果温度改变引起压控振荡器频率上升,则PLL将不得不推动模拟细调输入端的电压升高以保持PLL锁定在同一频率。一些电子通讯的规范,例如宽带分码多工存取(WCDMA),需要PLL的锁定,且需保持锁定很长一段时间,而没有任何的中断。因此,本发明的目的之一是提供一个系统,其在巨大的温度改变或者其他外部影响期间允许PLL保持在细调锁定的状态。
美国专利第4,978,930号公开了一种低电压压控振荡器温度补偿电路。其公开了一变容器压控振荡器电路,该变容器压控振荡器电路计算与绝对温度成比例(proportional to absolute temperature,PTAT)的电流与温度稳定电流之间的偏移值,并利用该偏移值去控制压控振荡器变容器。该发明假设压控振荡器的整个温度变化必须得到变容器调谐范围的支持。
美国专利第5,831,482号公开了一种压控振荡器自调谐装置及其方法,包括一具有两个模拟调谐输入的压控振荡器。其使用一比较器藉由比较压控振荡器的控制电压与参考电压来进行粗调。比较器输出比较结果到一个驱动DAC的4位元暂存器。该DAC驱动一个驱动第二模拟调谐输入的回路滤波器。该发明的电路仅操作预设的几个时钟周期,而于初始调谐后即不再动作,且无法持续监测并补偿调谐信号。
美国专利第6,342,798号公开了一种具有温度补偿压控振荡器的PLL电路。其公开了一种开回路温度补偿电路,在相位比较器范围之内,提供一外部控制电压,作为压控振荡器的输入。藉由该外部控制电压,无论环境温度如何变化,该创作均能提供稳定的PLL操作。然而,其没有连接于随温度变化的电压源的回授回路。
美国专利第7,164,325号公开了一种类似上述第6,342,798号专利的温度稳定的压控振荡器。其藉由将一个随温度变化的电压源,例如,与绝对温度成比例的装置,应用至压控振荡器谐振电路的变容器,来补偿温度变化。然而,其没有揭示任何连接至随温度变化的电压源的回授回路。
美国专利第6,545,547号公开了在粗调期间保持主变容器于一个设定的电压。其公开了在不需要电荷泵的情况下,提供数字调谐方案的混合型数字粗调压控振荡器调谐以及压控振荡器温度变化补偿。藉由将N倍分频器的输出与一固定的时钟频率作比较,该发明设定和修正数字的压控振荡器粗调码。该发明还将粗调过程分为两个阶段:一开回路阶段以及一闭回路阶段。一旦一个新的通道透过PLL被选定后,一个控制信号将藉由第一开关断开回路,并藉由第二开关设定压控振荡器的模拟控制线至一参考电压。该发明假设压控振荡器的整个温度变化处于主变容器的范围内,而该发明没有揭示在粗调后任何的持续监测和补偿。
鉴于现有技术中的问题,有必要持续监测压控振荡器频率,同时从PLL之外并且基于监测的结果,来补偿压控振荡器控制电压,因此,PLL能保持细调锁定。本发明提供一新颖的设计,使得PLL在巨大的温度变化期间也能够保持细调锁定。而且,本发明提供了一种基于带隙参考电压,选择性地补偿温度变化或者调谐压控振荡器的装置及其方法。
发明内容
本发明公开一种应用于PLL的持续压控振荡器频率温度补偿装置及其方法。本发明的一目的,在于对主要的模拟调谐输入端进行持续的监测和补偿,以便PLL在操作温度或者其他环境因素产生巨大的变化时,PLL能避免主要的模拟调谐输入端的电压产生变化和保持细调锁定。
该装置使用一压控振荡器,该压控振荡器具有一数字粗调输入端、第一模拟调谐输入端以及第二模拟调谐输入端。其使用该第二模拟调谐输入端补偿压控振荡器由于温度波动而引起的频率漂移。当PLL进入细调锁定模式时,本发明藉由一差动放大器开始驱动该第二模拟调谐输入端。该差动放大器将第一模拟调谐输入端与一参考电压进行比较,并驱动第二模拟调谐输入端以补偿第一模拟调谐输入端。
本发明公开一种藉由持续补偿压控振荡器的控制电压以锁定PLL的方法。该方法包括:提供一压控振荡器,该压控振荡器具有第一、第二模拟调谐输入端;提供一藉由第一开关连接至该第一模拟调谐输入端的第一数字模拟转换器(DAC);利用该DAC产生第一控制信号;提供该第一控制信号至该第一模拟调谐输入端;提供一藉由第二开关连接至第二模拟调谐输入端的预载电压产生器;基于选定的通道频率,利用预载电压产生器藉由选择粗调频段(coarse band)来产生一第二控制信号;提供该第二控制信号至第二模拟调谐输入端;提供一藉由第三开关连接至第二模拟调谐输入端的差动放大器;提供一藉由第四开关连接至第一模拟调谐输入端的处理电路,该处理电路还连接至差动放大器;根据该压控振荡器的压控振荡器输出信号与第一参考信号,利用该处理电路产生该压控振荡器控制电压;提供该压控振荡器控制电压至该第一模拟调谐输入端;利用该差动放大器藉由比较该压控振荡器控制电压与第二参考信号进行比较,来产生第三控制信号;以及提供该第三控制信号至该第二模拟调谐输入端。
本发明另公开了一种藉由持续补偿一压控振荡器控制电压以锁定PLL频率的压控振荡器补偿系统。该装置包括:具有第一、第二模拟调谐输入端的压控振荡器;藉由第一开关连接到该第一模拟调谐输入端,以提供第一控制信号给该第一模拟调谐输入端的第一数字模拟转换器(DAC);一预载电压产生器,藉由第二开关连接该第二模拟调谐输入端,并基于一被选定的通道频率来选取一粗调频段以产生第二控制信号,并提供该第二控制信号至该第二模拟调谐输入端;藉由第三开关连接第二模拟调谐输入端,并产生第三控制信号的差动放大器;藉由第四开关连接第一模拟调谐输入端,且与该差动放大器连接的处理电路,该处理电路藉由比较该压控振荡器输出信号与第一参考信号,以产生压控振荡器控制电压,并提供该压控振荡器控制电压给差动放大器和该压控振荡器。其中,该差动放大器藉由比较该压控振荡器控制电压与第二参考信号,以产生第三控制信号,并藉由提供该第三控制信号给第二模拟调谐输入端,以补偿压控振荡器控制电压。
为让本发明的上述和其他目的、特征和优点能更明显易懂,下文特举若干较佳实施例,并配合附图,做详细说明如下:
附图说明
本发明将藉由下列附图及说明,得一更深入的了解:
图1是一锁相回路的电路图;
图2是传统压控振荡器的控制电压Vctrl与压控频率Fvco的关系图;
图3A、3B表示同一PLL的压控振荡器工作在不同温度T1和T2下的控制电压Vctrl与压控频率Fvco的关系图;
图4是本发明的一较佳实施例的图示;
图5是本发明另一实施例的图示;
图6是本发明用来作温度追踪的温度与控制电压Vctrl之间的各种电压与绝对温度无关的曲线图。
图7是本发明用来作温度追踪的温度与控制电压Vctrl之间的各种电压与绝对温度成比例的曲线图。
主要元件符号说明
本发明附图中所包含的各元件列示如下:
相频检测器(PFD)10           相位数字转换器11
带隙电路100                 电荷泵(CP)20
数字滤波器21                回路滤波器30
压控振荡器(压控振荡器)40    分频器45
锁相回路(PLL)50             参考时脉信号55
数字模拟转换器(DAC)31、60
差动放大器(AMP)70           预载电压产生器80
可编程带隙电压参考电路90
参考信号95
具体实施方式
本发明作利用一具有三个输入端的压控振荡器,除了数字粗调输入端(coarse_tune)和第一模拟调谐输入端之外,还包含一个用来补偿压控振荡器频率漂移的第二模拟调谐输入端。在粗调模式期间,第二模拟调谐输入端由一预载电压产生器来驱动,使维持在一个电压准位,该电压准位为一可编程的值或是与温度成比例的值。当回路转换进入细调锁定模式时,第二模拟调谐输入端由一差动放大器来驱动。
图4所示为本发明系统的详细电路图。如图4所示,该装置包括一PLL 50、一压控振荡器40、一分频器(divider)45、一数字模拟转换器60、一差动放大器(AMP)70、一预载电压产生器80、一可编程带隙电压参考电路90以及一带隙电路100。该系统进一步包括一处理电路,该处理电路包括有相频检测器(PFD)10、电荷泵(CP)20以及回路滤波器(loop filter)30的。该处理电路产生一压控振荡器控制电压。图5所示作为本发明的另一种实施方式,其中处理电路包括有分别取代相频检测器10、电荷泵20以及回路滤波器30的一相位数字转换器11、一数字滤波器21以及一数字模拟转换器31。预载电压产生器80可以使用电压与绝对温度成比例的电路或者电压带隙预载电压产生器来实现。
压控振荡器40包括数字粗调输入端(coarse_tune)、第一模拟调谐输入端(vtune),以及第二模拟调谐输入端(atune)。该atune输入端藉由开关SW2和开关SW3分别连接至预载电压产生器80和差动放大器70。该vtune输入端藉由开关SW1和开关SW4分别连接至数字模拟转换器(DAC)60和回路滤波器30。
压控振荡器40产生一压控振荡器输出信号至分频器45。分频器45对压控振荡器输出信号进行除频,然后将除频后的压控振荡器输出信号提供给相频检测器10。相频检测器10还接收一参考时脉信号55,并决定该参考时脉信号55与该除频后的压控振荡器输出信号之间的差值,然后输出该结果到电荷泵20。随后,电荷泵20产生一输出电流到回路滤波器30,该输出电流的值与上述信号的相位差有关。回路滤波器30对该输出电流进行平滑处理、将其转换为压控振荡器控制电压,并藉由开关SW4将该压控振荡器控制电压传输给压控振荡器40。
数字模拟转换器60产生第一控制信号,并藉由开关SW1将该第一控制信号传输给压控振荡器40。该数字模拟转换器60提供一电压以作为第一控制信号,该第一控制信号针对特定的压控振荡器架构,为获得一线性压控振荡器电压增益(Kv),及在相对低的电压增益下获得好的相位杂讯效果而预先决定。
预载电压产生器80产生第二控制信号,并藉由开关SW2将该第二控制信号传输给压控振荡器40。预载电压产生器80耦接至带隙电路100以接收带隙电压。预载电压产生器80还耦接至PLL 50。PLL 50提供一选定的通道频率给预载电压产生器80,另外,PLL 50还提供除数N给分频器45。
差动放大器70有一个正输入端和一个负输入端,正输入端连接回路滤波器30以接收压控振荡器控制电压,而负输入端连接可编程带隙电压参考电路90以接收参考信号95。可编程带隙电压参考电路90连接至带隙电路100以接收带隙电压。差动放大器70决定参考信号95与压控振荡器控制电压之间的差值、产生第三控制信号,并藉由开关SW3将该第三控制信号传输给压控振荡器的第二模拟调谐输入端。
由于带宽和杂讯的限制,于第二模拟调谐输入端设置一个大电容,该大电容在粗调期间被充电。为了降低变容器的范围要求,该变容器可以被预载至一个与温度成比例的电压。在低频率时,因为有较多的对温度敏感的电容,因此压控振荡器较容易随温度产生变化。根据这原理,预载电压产生器80产生第二控制信号,该第二控制信号有四个可能的粗调频段,如图7所示,这取决于PLL锁定在哪个通道频率。
图7绘示了控制电压与绝对温度之间的四个可能的粗调频段。纵座标为控制电压,横座标为温度。四个粗调频段中每个粗调频段的斜率都不同,表示每个粗调频段曲线的增益都不同。例如:如果PLL在-40℃时锁定在最低频率,预载电压产生器80在粗调期间将使变容器的输入维持在低电压,且当温度上升到125℃的时,将使第二变容器的整个范围足够加速压控振荡器。同样地,如果PLL在温度125℃时锁定在最高频率,预载电压产生器80将使变容器的输入维持在高电压,以使得当温度降低到-40℃的时候,变容器可变范围足以减慢压控振荡器。粗调频段的选择与PLL的锁定频率以及锁定时的温度有关。当选择的通道频率较低时,预载电压产生器80选择变化范围较大的曲线;而当选择的通道频率较高时,预载电压产生器80选择变化范围较小的曲线。
当没有选择温度追踪时,本发明将驱动变容器至一个可编程带隙参考恒定电压,随后预载电压产生器80的第二控制信号将保持恒定而不随着温度的变化而改变,如图6所示。这特征可以应用于不需要追踪温度以使得压控振荡器的调谐范围偏斜的模式中。
本发明提供了两个调谐阶段,即粗调阶段和细调锁定阶段。本发明创作亦提供PLL选择性地追踪温度的能力,且相应地补偿温度波动。
在温度追踪模式下,本发明创作于粗调阶段接通开关SW1和开关SW2并断开开关SW3和开关SW4;而在细调锁定阶段,断开开关SW1和开关SW2并接通开关SW3和开关SW4。在非温度追踪模式下,本发明于粗调阶段接通开关SW1和开关SW2并断开开关SW3和开关SW4;而在细调锁定阶段,断开开关SW1并接通开关SW4,而开关SW2和开关SW3保持其之前的状态不变。在温度追踪模式或者非温度追踪模式下的具体操作将在下面说明。
在温度追踪模式下,本发明装置或者方法在粗调阶段接通开关SW1和开关SW2并断开开关SW3和开关SW4。由于开关SW1接通,开关SW4断开,压控振荡器40的第一模拟调谐输入端接收来自DAC 60的第一控制信号,并由DAC 60驱动到一预设电压,该预设电压针对特定的压控振荡器架构,为了获得线性电压增益(Kv)而预先设定。由于开关SW2接通,开关SW3断开,压控振荡器40的第二模拟调谐输入端接收来自预载电压产生器80的第二控制信号,并且被驱动到一与温度和通道频率成比例的电压。预载电压产生器80根据PLL 50所选定的通道频率,从图7所示的四条VPTAT曲线中选择一条。如果被选的通道频率较低,则预载电压产生器80将选择一具有较大范围的曲线;如果被选的通道频率较高,则预载电压产生器80将选择一具有较小范围的曲线。一旦粗调完成,PLL 50就进入细调锁定。
在温度追踪模式下,本发明装置或者方法在细调锁定阶段断开开关SW1和开关SW2并接通开关SW3和开关SW4。由于开关SW1断开,开关SW4接通,压控振荡器40的第一模拟调谐输入端接收来自回路滤波器30的压控振荡器控制电压,并由回路滤波器30驱动,且也由闭回路PLL 50驱动。由于开关SW2断开,开关SW3接通,压控振荡器40的第二模拟调谐输入端接收来自差动放大器70的第三控制信号,且由差动放大器70驱动。差动放大器70的负输入端被设定成与DAC 60的输出电压匹配,且正输入端连接回路滤波器30,以接收压控振荡器控制电压。压控振荡器40中的任何缓慢频率变化都将被差动放大器70感测到;差动放大器70驱动第二模拟调谐输入端以使得压控振荡器40的第一模拟调谐输入端和差动放大器70的负输入端的电压相同。例如,如果温度变化引起压控振荡器频率下降,则PLL 50将促使压控振荡器控制电压升高,以保持PLL 50锁定在同样的频率。差动放大器70将感应到该差值并驱动第二细调变容器增加压控振荡器40的频率。这将引起PLL 50反应并降低压控振荡器控制电压到一般操作下的正常值。稳定性的条件是差动放大器70回路的带宽必须至少小于PLL 50回路带宽的十分之一,这样保证PLL 50主回路的稳定性不会受到干扰。本发明允许PLL 50在-40℃至125℃的温度变化范围内保持锁定,并且同时保持主回路具有相对低的压控振荡器电压增益(Kv),保持PLL 50锁定。该低Kv是为了帮助获得良好的相位杂讯效果。
非温度追踪模式下,在粗调阶段,本创作方法或装置接通开关SW1和开关SW2,断开开关SW3和开关SW4。由于开关SW1接通且开关SW4断开,压控振荡器40的第一模拟调谐输入端接收来自DAC 60的第一控制信号,并由DAC 60驱动到一预设电压,该预设电压针对特定的压控振荡器架构,为了获得线性电压增益(Kv)而预先设定。由于开关SW2接通,开关SW3断开,压控振荡器40的第二模拟调谐输入端接收来自预载电压产生器80的第二控制信号。由于是在非温度追踪模式下,预载电压产生器80将接收来自带隙电路100的一带隙电压,而非接收与温度和通道频率成比例的电压,预载电压产生器80并且提供一可编程带隙参考电压作为第二控制信号,并传输给压控振荡器40的第二模拟调谐输入端,该可编程带隙参考电压与温度无关。如果该可编程带隙参考电压是一低电压,则将使得变容器具有高电容;如果该可编程带隙参考电压是一高电压,则将使得变容器具有低电容。该可编程带隙参考电压基于所选的通道频率而选定,如此便不需追踪温度即可延长压控振荡器40的调谐范围。一旦粗调完成,PLL 50就转换进入细调锁定。
非温度追踪模式下,在细调锁定阶段,本创作方法或者装置断开开关SW1并接通开关SW4,且开关SW2和开关SW3保持之前的状态不予改变,即开关SW2接通,开关SW3断开。由于开关SW1断开且开关SW4接通,压控振荡器40的第一模拟调谐输入端接收来自回路滤波器30的压控振荡器控制电压,且由回路滤波器30驱动,也就是同时由闭回路PLL 50所驱动。由于开关SW2接通且开关SW3断开,压控振荡器40的第二模拟调谐输入端持续接收来自预载电压产生器80的第二控制信号。
虽然本发明已以若干较佳实施例揭示如上,然其并非用以限定本发明,任何熟悉本技术领域者,在不脱离本发明的精神和范围内,当可做更动与润饰,因此本发明的保护范围以权利要求书界定为准。

Claims (20)

1.一种藉由补偿压控振荡器控制电压以锁定锁相回路的频率的方法,包括以下步骤:
提供一压控振荡器,该压控振荡器具有第一模拟调谐输入端及第二模拟调谐输入端;
提供第一数字模拟转换器,该第一数字模拟转换器藉由第一开关耦接于该第一模拟调谐输入端;
利用该第一数字模拟转换器产生第一控制信号;
提供该第一控制信号至该第一模拟调谐输入端;
提供一预载电压产生器,该预载电压产生器藉由第二开关耦接于该第二模拟调谐输入端;
基于一选取的通道频率,利用该预载电压产生器来选取一粗调频段以产生第二控制信号;
提供该第二控制信号至该第二模拟调谐输入端;
提供一差动放大器,该差动放大器藉由第三开关耦接于该第二模拟调谐输入端;
提供一处理电路,该处理电路藉由第四开关耦接于该第一模拟调谐输入端,且该处理电路还耦接于该差动放大器;
该处理电路根据该压控振荡器的一压控振荡器输出信号和一第一参考信号产生该压控振荡器控制电压;
提供该压控振荡器控制电压至该第一模拟调谐输入端;
该差动放大器藉由比较该压控振荡器控制电压与一第二参考信号以产生一第三控制信号;及
提供该第三控制信号至该第二模拟调谐输入端。
2.如权利要求1所述的方法,其特征在于,锁定锁相回路的频率包括一粗调阶段和一细调锁定阶段,该细调锁定阶段位于该粗调阶段之后,该方法进一步包括:
在该粗调阶段,藉由接通该第一开关以提供该第一控制信号至该第一模拟调谐输入端;
在该粗调阶段,藉由接通该第二开关以提供该第二控制信号至该第二模拟调谐输入端;
在该粗调阶段,藉由断开该第三开关以禁止该第三控制信号进入该第二模拟调谐输入端;
在该粗调阶段,藉由断开该第四开关以禁止该压控振荡器控制电压进入该第一模拟调谐输入端;
在该细调锁定阶段,藉由断开该第一开关以禁止该第一控制信号进入该第一模拟调谐输入端;
在该细调锁定阶段,藉由断开该第二开关以禁止该第二控制信号进入该第二模拟调谐输入端;
在该细调锁定阶段,藉由接通该第三开关以提供该第三控制信号至该第二模拟调谐输入端;及
在该细调锁定阶段,藉由接通该第四开关以提供该压控振荡器控制电压至该第一模拟调谐输入端。
3.如权利要求1所述的方法,其特征在于,锁定锁相回路的频率包括一粗调阶段和一细调锁定阶段,该细调锁定阶段位于该粗调阶段之后,该方法进一步包括:
在该粗调阶段,藉由接通该第一开关以提供该第一控制信号至该第一模拟调谐输入端;
在该粗调阶段,藉由接通该第二开关以提供该第二控制信号至该第二模拟调谐输入端;
在该粗调阶段,藉由断开该第三开关以禁止该第三控制信号进入该第二模拟调谐输入端;
在该粗调阶段,藉由断开该第四开关以禁止该压控振荡器控制电压进入该第一模拟调谐输入端;
在该细调锁定阶段,藉由断开该第一开关以禁止该第一控制信号进入该第一模拟调谐输入端;
在该细调锁定阶段,藉由接通该第二开关以提供该第二控制信号至该第二模拟调谐输入端;
在该细调锁定阶段,藉由断开该第三开关以禁止该第三控制信号进入该第二模拟调谐输入端;及
在该细调锁定阶段,藉由接通该第四开关以提供该压控振荡器控制电压至该第一模拟调谐输入端。
4.如权利要求1所述的方法,其特征在于,进一步包括:
利用该预载电压产生器对该第二模拟调谐输入端进行预载以将频率范围最小化。
5.如权利要求1所述的方法,其特征在于,该压控振荡器为一环形压控振荡器或者一电感电容压控振荡器。
6.如权利要求1所述的方法,其特征在于,进一步包括:
将该第二参考信号设定成与该第一控制信号或者一可编程带隙电压参考信号相等。
7.如权利要求1所述的方法,其特征在于,该处理电路包括一回路滤波器或者第二数字模拟转换器。
8.如权利要求1所述的方法,其特征在于,该预载电压产生器为一电压与绝对温度成比例的预载电压产生器或者一电压带隙预载电压产生器。
9.如权利要求8所述的方法,其特征在于,进一步包括:
利用一带隙电路提供一带隙电压至该电压带隙预载电压产生器;及
将该第二参考信号设定成与该带隙电压相等。
10.如权利要求1所述的方法,其特征在于,该差动放大器包括一正输入端和一负输入端,该正输入端接收该压控振荡器控制电压,而该负输入端接收该第二参考信号。
11.一种压控振荡器频率温度补偿系统,藉由补偿压控振荡器控制电压以锁定锁相回路的频率,包括:
一压控振荡器,具有第一模拟调谐输入端及第二模拟调谐输入端;
第一数字模拟转换器,藉由第一开关耦接至该第一模拟调谐输入端,用以提供第一控制信号至该第一模拟调谐输入端;
一预载电压产生器,藉由第二开关耦接至该第二模拟调谐输入端,该预载电压产生器根据一选定的通道频率,藉由选取一粗调频段来产生第二控制信号,并将该第二控制信号提供至该第二模拟调谐输入端;
一差动放大器,藉由第三开关耦接至该第二模拟调谐输入端,以产生第三控制信号;及
一处理电路,藉由第四开关耦接至该第一模拟调谐输入端,并且更耦接至该差动放大器,该处理电路藉由将该压控振荡器的压控振荡器输出信号与第一参考信号进行比较,以产生一压控振荡器控制电压,并提供该压控振荡器控制电压至该差动放大器和该压控振荡器;
其中,该差动放大器藉由将该压控振荡器控制电压与第二参考信号进行比较,以产生该第三控制信号,并藉由提供该第三控制信号至该第二模拟调谐输入端以补偿该压控振荡器控制电压。
12.如权利要求11所述的压控振荡器频率温度补偿系统,其特征在于,锁定锁相回路的频率包括一粗调阶段和一细调锁定阶段,该细调锁定阶段发生在该粗调阶段之后,且
在该粗调阶段,该第一开关被接通,以提供该第一控制信号至该第一模拟调谐输入端;
在该粗调阶段,该第二开关被接通,以提供该第二控制信号至该第二模拟调谐输入端;
在该粗调阶段,该第三开关被断开,以禁止该第三控制信号进入该第二模拟调谐输入端;
在该粗调阶段,该第四开关被断开,以禁止该压控振荡器控制电压进入该第一模拟调谐输入端;
在该细调锁定阶段,该第一开关被断开,以禁止该第一控制信号进入该第一模拟调谐输入端;
在该细调锁定阶段,该第二开关被断开,以禁止该第二控制信号进入该第二模拟调谐输入端;
在该细调锁定阶段,该第三开关被接通,以提供该第三控制信号至该第二模拟调谐输入端;及
在该细调锁定阶段,该第四开关被接通,以提供该压控振荡器控制电压至该第一模拟调谐输入端。
13.如权利要求11所述的压控振荡器频率温度补偿系统,其特征在于,锁定锁相回路的频率包括一粗调阶段和一细调锁定阶段,该细调锁定阶段发生在该粗调阶段之后,且
在该粗调阶段,该第一开关被接通,以提供该第一控制信号至该第一模拟调谐输入端;
在该粗调阶段,该第二开关被接通,以提供该第二控制信号至该第二模拟调谐输入端;
在该粗调阶段,该第三开关被断开,以禁止该第三控制信号进入该第二模拟调谐输入端;
在该粗调阶段,该第四开关被断开,以禁止该压控振荡器控制电压进入该第一模拟调谐输入端;
在该细调锁定阶段,该第一开关被断开,以禁止该第一控制信号进入该第一模拟调谐输入端;
在该细调锁定阶段,该第二开关被接通,以提供该第二控制信号至该第二模拟调谐输入端;
在该细调锁定阶段,该第三开关被断开,以禁止该第三控制信号进入该第二模拟调谐输入端;及
在该细调锁定阶段,该第四开关被接通,以提供该压控振荡器控制电压至该第一模拟调谐输入端。
14.如权利要求11所述的压控振荡器频率温度补偿系统,其特征在于,该预载电压产生器对该第二模拟调谐输入端进行预载以最小化一频率范围。
15.如权利要求11所述的压控振荡器频率温度补偿系统,其特征在于,该压控振荡器为一环形压控振荡器或者一电感电容压控振荡器。
16.如权利要求11所述的压控振荡器频率温度补偿系统,其特征在于,该第二参考信号等于该第一控制信号或者一可编程带隙电压参考信号。
17.如权利要求11所述的压控振荡器频率温度补偿系统,其特征在于,该处理电路包括一回路滤波器或者第二数字模拟转换器。
18.如权利要求11所述的压控振荡器频率温度补偿系统,其特征在于,该预载电压产生器为一电压与绝对温度成比例的预载电压产生器,或者是一电压带隙预载电压产生器。
19.如权利要求18所述的压控振荡器频率温度补偿系统,其特征在于,进一步包括:
一带隙电路,耦接至该电压带隙预载电压产生器,用以提供一带隙电压至该电压带隙预载电压产生器;
其中,该第二参考信号设定成与该带隙电压相等。
20.如权利要求11所述的压控振荡器频率温度补偿系统,其特征在于,该差动放大器包括一正输入端和一负输入端,该正输入端接收该压控振荡器控制电压,而该负输入端接收该第二参考信号。
CN2010102776733A 2010-06-28 2010-09-03 压控振荡器频率温度补偿系统及锁定锁相回路频率的方法 Active CN102299706B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US12/824,982 US8248167B2 (en) 2010-06-28 2010-06-28 VCO frequency temperature compensation system for PLLs
US12/824,982 2010-06-28

Publications (2)

Publication Number Publication Date
CN102299706A true CN102299706A (zh) 2011-12-28
CN102299706B CN102299706B (zh) 2013-12-04

Family

ID=45351956

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2010102776733A Active CN102299706B (zh) 2010-06-28 2010-09-03 压控振荡器频率温度补偿系统及锁定锁相回路频率的方法

Country Status (3)

Country Link
US (1) US8248167B2 (zh)
CN (1) CN102299706B (zh)
TW (1) TWI462484B (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103647507A (zh) * 2013-12-11 2014-03-19 东北大学 一种高温压控振荡器
CN108474820A (zh) * 2016-01-08 2018-08-31 苹果公司 用于计量系统的参考电路
CN108988810A (zh) * 2017-06-02 2018-12-11 恩智浦有限公司 用于放大器校准的方法和系统
TWI760616B (zh) * 2018-06-06 2022-04-11 美商微晶片科技公司 補償晶體振盪器之頻率變化及相關系統、方法、及裝置
CN116961646A (zh) * 2023-09-19 2023-10-27 杭州联芯通半导体有限公司 一种低噪声具有温度补偿的锁相环

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101199780B1 (ko) * 2010-06-11 2012-11-12 (주)에프씨아이 주파수 합성기의 주파수 보정 장치 및 그 방법
US20120074998A1 (en) * 2010-09-27 2012-03-29 Stephen Jonathan Brett Integrated circuit device, electronic device and method for compensating frequency drift of a controllable oscillator
US8669816B2 (en) 2010-09-27 2014-03-11 Mediatek Singapore Pte. Ltd. Integrated circuit device, electronic device and method therefor
US8493114B2 (en) * 2011-07-06 2013-07-23 Mediatek Inc. Temperature compensation circuit and synthesizer using the temperature compensation circuit
JP5659104B2 (ja) * 2011-08-24 2015-01-28 株式会社東芝 周波数調整回路、位相同期回路、通信装置及び記憶装置
US8390347B1 (en) * 2012-02-22 2013-03-05 Freescale Semiconductor, Inc. Single period phase to digital converter
KR20140113216A (ko) * 2013-03-15 2014-09-24 삼성전자주식회사 위상-디지털 컨버터를 이용한 디지털 위상 동기 루프 회로, 그 동작 방법 및 이를 포함하는 장치
US9344094B2 (en) * 2013-03-15 2016-05-17 Intel Corporation Temperature compensated PLL calibration
US9705514B2 (en) * 2013-11-27 2017-07-11 Silicon Laboratories Inc. Hybrid analog and digital control of oscillator frequency
US9484935B2 (en) 2013-12-19 2016-11-01 Analog Devices Global Apparatus and methods for frequency lock enhancement of phase-locked loops
US9413366B2 (en) * 2013-12-19 2016-08-09 Analog Devices Global Apparatus and methods for phase-locked loops with temperature compensated calibration voltage
US9425736B2 (en) * 2014-01-02 2016-08-23 International Business Machines Corporation Variable capacitor structure
US9379662B2 (en) 2014-09-15 2016-06-28 Samsung Electronics Co., Ltd System and method using temperature tracking for a controlled oscillator
US9503107B1 (en) 2015-07-27 2016-11-22 Qualcomm Incorporated Closed loop bank selection for temperature compensation in wireless systems
US10128795B2 (en) * 2016-01-06 2018-11-13 Apple Inc. Polar loop modulation techniques for wireless communication
US10546647B2 (en) * 2017-06-26 2020-01-28 Sandisk Technologies Llc Wide range zero temperature coefficient oscillators and related devices and methods
EP3435547B1 (en) 2017-07-25 2020-02-19 Socionext Inc. Oscillating circuitry
KR102528561B1 (ko) * 2018-05-09 2023-05-04 삼성전자주식회사 클락 생성을 위한 장치 및 방법
CN109088634B (zh) * 2018-07-13 2022-03-29 东南大学 一种低相噪宽频带微波频率源电路
GB201820175D0 (en) * 2018-12-11 2019-01-23 Nordic Semiconductor Asa Frequency synthesiser circuits
US10516403B1 (en) 2019-02-27 2019-12-24 Ciena Corporation High-order phase tracking loop with segmented proportional and integral controls
US10749532B1 (en) * 2019-03-04 2020-08-18 Xilinx, Inc. Method and apparatus for a phase locked loop circuit
US11469761B1 (en) 2020-09-11 2022-10-11 Mixed-Signal Devices Inc. CMOS frequency reference circuit with temperature coefficient cancellation
US11356058B1 (en) 2020-12-17 2022-06-07 Cypress Semiconductor Corporation Oscillator with frequency variation compensation
CN115102541B (zh) * 2022-08-26 2022-10-28 广东大普通信技术股份有限公司 快速收敛的频率修调电路以及方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040183601A1 (en) * 2003-03-17 2004-09-23 Xiaopin Zhang Maximally digitized fractional-N frequency synthesizer and modulator with maximal fractional spurs removing
US20050219001A1 (en) * 2004-03-30 2005-10-06 Booth Richard V Loop filter for use in a phase-locked loop
CN1685614A (zh) * 2002-09-26 2005-10-19 皇家飞利浦电子股份有限公司 压控振荡器预设定电路
US7336134B1 (en) * 2004-06-25 2008-02-26 Rf Micro Devices, Inc. Digitally controlled oscillator
US20090289724A1 (en) * 2008-05-22 2009-11-26 Nec Electronics Corporation Frequency synthesizer and method for controlling same

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
IT1223524B (it) * 1987-12-18 1990-09-19 Honeywell Bull Spa Circuito ad aggancio di fase autotarante
US4978930A (en) 1989-07-18 1990-12-18 At&E Corporation Low voltage VCO temperature compensation
US5831482A (en) 1997-03-03 1998-11-03 Motorola, Inc. Method and apparatus for self-tuning a voltage controlled oscillator (VCO)
JP2000201072A (ja) 1999-01-06 2000-07-18 Nec Corp 温度補償vcoを用いたpll回路
JP4631120B2 (ja) * 2000-02-02 2011-02-16 日本テキサス・インスツルメンツ株式会社 周波数シンセサイザ、位相同期ループ周波数シンセサイザ
US6545547B2 (en) 2000-08-18 2003-04-08 Texas Instruments Incorporated Method for tuning a VCO using a phase lock loop
US7164325B2 (en) 2004-03-30 2007-01-16 Qualcomm Incorporated Temperature stabilized voltage controlled oscillator
JP2007027981A (ja) * 2005-07-13 2007-02-01 Futaba Corp 発振装置およびその制御方法
TWI312613B (en) * 2005-10-06 2009-07-21 Novatek Microelectronics Corp Calibration circuit and operation method for voltage-controlled oscillator
EP1976126B1 (en) * 2006-01-26 2010-04-21 Nihon Dempa Kogyo Co., Ltd. Vco driving circuit and frequency synthesizer
WO2007108534A1 (ja) * 2006-03-23 2007-09-27 Matsushita Electric Industrial Co., Ltd. 電圧制御発振回路
US8073416B2 (en) * 2007-10-25 2011-12-06 Qualcomm Incorporated Method and apparatus for controlling a bias current of a VCO in a phase-locked loop
JP4636106B2 (ja) * 2008-03-31 2011-02-23 ソニー株式会社 Pll回路およびそのic

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1685614A (zh) * 2002-09-26 2005-10-19 皇家飞利浦电子股份有限公司 压控振荡器预设定电路
US20040183601A1 (en) * 2003-03-17 2004-09-23 Xiaopin Zhang Maximally digitized fractional-N frequency synthesizer and modulator with maximal fractional spurs removing
US20050219001A1 (en) * 2004-03-30 2005-10-06 Booth Richard V Loop filter for use in a phase-locked loop
US7336134B1 (en) * 2004-06-25 2008-02-26 Rf Micro Devices, Inc. Digitally controlled oscillator
US20090289724A1 (en) * 2008-05-22 2009-11-26 Nec Electronics Corporation Frequency synthesizer and method for controlling same

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103647507A (zh) * 2013-12-11 2014-03-19 东北大学 一种高温压控振荡器
CN108474820A (zh) * 2016-01-08 2018-08-31 苹果公司 用于计量系统的参考电路
CN108474820B (zh) * 2016-01-08 2021-06-22 苹果公司 用于计量系统的参考电路
CN108988810A (zh) * 2017-06-02 2018-12-11 恩智浦有限公司 用于放大器校准的方法和系统
TWI760616B (zh) * 2018-06-06 2022-04-11 美商微晶片科技公司 補償晶體振盪器之頻率變化及相關系統、方法、及裝置
CN116961646A (zh) * 2023-09-19 2023-10-27 杭州联芯通半导体有限公司 一种低噪声具有温度补偿的锁相环
CN116961646B (zh) * 2023-09-19 2023-12-15 杭州联芯通半导体有限公司 一种低噪声具有温度补偿的锁相环

Also Published As

Publication number Publication date
TW201214978A (en) 2012-04-01
CN102299706B (zh) 2013-12-04
TWI462484B (zh) 2014-11-21
US20110316595A1 (en) 2011-12-29
US8248167B2 (en) 2012-08-21

Similar Documents

Publication Publication Date Title
CN102299706B (zh) 压控振荡器频率温度补偿系统及锁定锁相回路频率的方法
CN101405941B (zh) 电压控制振荡电路
US7263152B2 (en) Phase-locked loop structures with enhanced signal stability
US7902929B2 (en) Analogue self-calibration method and apparatus for low noise, fast and wide-locking range phase locked loop
JP5112699B2 (ja) 電圧制御デジタルアナログ発振器およびこれを用いた周波数シンセサイザ
US8421542B2 (en) Method and apparatus for drift compensation in PLL
US20080238495A1 (en) Frequency synthesizer and wireless communication device utilizing the same
CN102970031B (zh) 锁相环频率综合器
JP4471849B2 (ja) Pll周波数シンセサイザ回路及びその周波数チューニング方法
KR100847799B1 (ko) 위상 동기 루프 및 그 온도 보상 방법
US7292118B2 (en) Modulator
EP4078813A1 (en) Continuous tuning of digitally switched voltage-controlled oscillator frequency bands
US20140035632A1 (en) Phase-locked loop
US20120223750A1 (en) Transceiver, voltage control oscillator thereof and control method thereof
CN100486115C (zh) 自校准的恒定增益可调振荡器
JPH0993125A (ja) Pllシンセサイザ回路
US20110260760A1 (en) Voltage control oscillator and control method thereof
US9379662B2 (en) System and method using temperature tracking for a controlled oscillator
KR101419834B1 (ko) 전압 제어 발진기를 이용하는 주파수 합성 장치
CN114401001B (zh) 一种锁相环快速锁相方法
KR19980026771A (ko) 급속 동기 위상 동기 루프 회로
JP2001230670A (ja) Pll発振回路
JPH09307437A (ja) フェーズロックドループ回路
CN116846340A (zh) 一种锁相环的压控振荡器温度补偿电路
KR20210026680A (ko) 수정발진기 기반의 헤테로 멀티 아웃풋 발진 장치

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20201230

Address after: No. 1, Xingzhu Road, Hsinchu Science Park, Taiwan, China

Patentee after: MEDIATEK Inc.

Address before: No. 1, Xingzhu Road, Hsinchu Science Park, Taiwan, China

Patentee before: MEDIATEK Inc.

Patentee before: MSTAR FRANCE S.A.S.

Patentee before: Mstar Semiconductor,Inc.

Effective date of registration: 20201230

Address after: No. 1, Xingzhu Road, Hsinchu Science Park, Taiwan, China

Patentee after: MEDIATEK Inc.

Patentee after: MSTAR FRANCE S.A.S.

Patentee after: Mstar Semiconductor,Inc.

Address before: No. 1, Xingzhu Road, Hsinchu Science Park, Taiwan, China

Patentee before: MEDIATEK Inc.

Patentee before: MSTAR FRANCE S.A.S.

Patentee before: Mstar Semiconductor,Inc.

Patentee before: MSTAR SEMICONDUCTOR Inc.

Effective date of registration: 20201230

Address after: No. 1, Xingzhu Road, Hsinchu Science Park, Taiwan, China

Patentee after: MEDIATEK Inc.

Patentee after: MSTAR FRANCE S.A.S.

Patentee after: Mstar Semiconductor,Inc.

Patentee after: MSTAR SEMICONDUCTOR Inc.

Address before: Greater Cayman, British Cayman Islands

Patentee before: Cayman Morningstar Semiconductor

Patentee before: MSTAR FRANCE S.A.S.

Patentee before: Mstar Semiconductor,Inc.

Patentee before: MSTAR SEMICONDUCTOR Inc.

TR01 Transfer of patent right