CN102136427A - 有效的实现低阈值电压mos器件的方法 - Google Patents
有效的实现低阈值电压mos器件的方法 Download PDFInfo
- Publication number
- CN102136427A CN102136427A CN 201010603946 CN201010603946A CN102136427A CN 102136427 A CN102136427 A CN 102136427A CN 201010603946 CN201010603946 CN 201010603946 CN 201010603946 A CN201010603946 A CN 201010603946A CN 102136427 A CN102136427 A CN 102136427A
- Authority
- CN
- China
- Prior art keywords
- threshold voltage
- injection
- low threshold
- mos
- mos device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Abstract
本发明涉及一种有效的实现低阈值电压MOS器件的方法。该方法为:在形成MOS器件的过程中,令MOS器件只使用N阱或P阱的注入作为沟道的掺杂,降低沟道浓度,实现MOS管阈值电压Vt的降低。进一步的讲,该方法为:对于NMOS或PMOS器件,在需要低阈值电压Vt器件处,去除MOS管中gate区域的Nplus或Pplus,P注入和N+的注入或N注入和P+的注入均只在MOS器件源极和漏极进行,沟道区域只有P-或N-的注入。本发明具有下列优点:操作简单,容易实现,可降低低阈值电压MOS器件的制造成本,并缩短生产周期。
Description
技术领域
本发明特别涉及集成电路技术领域的一种有效实现低阈值电压MOS器件的方法。
背景技术
随着当今芯片功能的日益复杂,对工艺的要求也越来越高,往往需要在同一工艺中集成多种不同类型的器件。但是,器件的增多也往往意味着工艺的复杂,制版层次和光刻次数的增加。比如,现在需要一种工艺能提供两种不同阈值电压Vt的NMOS管,通常的做法是在工艺过程中对某一阈值电压Vt的MOS管的沟道区域进行一次额外离子注入,这样,就需多制一层版,多进行一次光刻,如还需要不同阈值电压Vt的PMOS,则还需额外的制版和光刻,所需成本和制造周期均增加了。
发明内容
本发明的目的在于针对现有技术中的不足提出一种有效的实现低阈值电压MOS器件的方法,其通过改变原有器件的层次和结构,可在不增加制版和光刻的前提下实现低阈值电压Vt MOS管的制作。
为实现上述发明目的,本发明采用了如下技术方案:
一种有效的实现低阈值电压MOS器件的方法,其特征在于,该方法为:在形成MOS器件的过程中,修改MOS管版图结构,令MOS器件只使用N阱或P阱的注入作为沟道的掺杂,降低沟道浓度,实现MOS管阈值电压Vt的降低。
进一步地讲,该方法具体为:
对于NMOS或PMOS器件,在需要低阈值电压Vt器件处,去除MOS管中gate区域的Nplus或Pplus,P注入和N+的注入或N注入和P+的注入均只在器件源极与漏极进行,沟道区域只有P-或N-的注入。
与现有技术相比,本发明具有下列优点:该实现低阈值电压MOS器件的方法操作简单,容易实现,可降低低阈值电压MOS器件的制造成本,并缩短生产周期。
附图说明
图1为现有技术中NMOS的结构示意图;
图2为现有技术NMOS剖面结构示意图;
图3为本发明一较佳实施例中低阈值电压MOS器件的结构示意图。
具体实施方式
以下结合附图及一较佳实施例对本发明的技术方案做进一步的说明。
在典型的CMOS工艺中,NMOS的结构如图1-2所示,在该器件中,主要的注入有3种:P-注入,P型注入以及N+注入;
P-注入用以形成P阱,同时也是MOS管B端。它使用版图中的Pwell层制版。P-决定了器件衬底的电荷浓度,亦是沟道浓度。
P型注入用以调节沟道电荷浓度,作调节器件阈值电压Vt用。使用版图中的Nplus版。该层增大了沟道的电荷浓度,使沟道形成反型更难,上调了阈值电压Vt。
N+注入用以形成MOS器件源漏。也使用版图中的Nplus版。由于此次注入在多晶硅栅之后,被硅栅所阻挡,沟道区域没有注入,因此它与器件的阈值电压Vt无关。
由上所知,在形成上述器件的过程中,Nplus版使用了2次,一次作为调节沟道离子浓度的注入,一次作为形成器件源极与漏极的注入。
本发明通过改变了该器件的结构,在改变沟道浓度的同时,保持了原有器件源端和漏端的离子浓度,实现了低阈值电压的器件,具体参阅图3,即:
在需要低阈值电压Vt器件的地方,去除了MOS管中gate区域的Nplus。P注入和N+的注入都只在器件源漏进行,沟道区域只有P-的注入,阈值电压Vt只由P-注入的电荷浓度决定,自然就减小了。而源极漏极区域仍和原有器件一样,没有影响。
对于PMOS器件同样只要除去相应的Pplus即可实现Vt的降低。
本发明可运用于所有需要低阈值电压Vt MOS器件电路中。比如,若某电路中需一电容,加在其两端电压在0.7V,如使用典型工艺低阈值电压Vt为0.7V左右的MOS管作为电容,则该MOS工作在耗尽区或弱反型区域,电容量将急剧减小,可能影响电路正常工作。在此只需使用由本发明所实现的低阈值电压VtMOS管,使该器件在0.7V时处在反型状态,即可保持MOS管有足够的电容量。
以上仅是本发明的具体应用范例,对本发明的保护范围不构成任何限制。凡采用等同变换或者等效替换而形成的技术方案,均落在本发明权利保护范围之。
Claims (2)
1.一种有效的实现低阈值电压MOS器件的方法,其特征在于,该方法为:在形成MOS器件的过程中,令MOS器件只使用N阱或P阱的注入作为沟道的掺杂,降低沟道浓度,实现MOS管阈值电压Vt的降低。
2.根据权利要求1所述的有效的实现低阈值电压MOS器件的方法,其特征在于,该方法具体为:
对于NMOS或PMOS器件,在需要低阈值电压Vt器件处,去除MOS管中gate区域的Nplus或Pplus,P注入和N+的注入或N注入和P+的注入均只在MOS器件源漏(源极与漏极)进行,沟道区域只有P-或N-的注入。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 201010603946 CN102136427A (zh) | 2010-12-24 | 2010-12-24 | 有效的实现低阈值电压mos器件的方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 201010603946 CN102136427A (zh) | 2010-12-24 | 2010-12-24 | 有效的实现低阈值电压mos器件的方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN102136427A true CN102136427A (zh) | 2011-07-27 |
Family
ID=44296168
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN 201010603946 Pending CN102136427A (zh) | 2010-12-24 | 2010-12-24 | 有效的实现低阈值电压mos器件的方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102136427A (zh) |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH11186549A (ja) * | 1997-12-18 | 1999-07-09 | Toyota Autom Loom Works Ltd | 半導体装置及びその製造方法 |
CN1477719A (zh) * | 2003-06-03 | 2004-02-25 | 北京大学 | 电学感应源漏扩展区mos晶体管及其制作方法 |
CN1655365A (zh) * | 2004-02-10 | 2005-08-17 | 三星电子株式会社 | 鳍型场效应晶体管结构 |
CN1848441A (zh) * | 2002-09-10 | 2006-10-18 | 日本电气株式会社 | 薄膜半导体装置及其制造方法 |
CN1893116A (zh) * | 2005-06-30 | 2007-01-10 | 三星电子株式会社 | 薄膜晶体管板及其制造方法 |
CN1910741A (zh) * | 2005-01-24 | 2007-02-07 | 住友电气工业株式会社 | 结型场效应晶体管 |
-
2010
- 2010-12-24 CN CN 201010603946 patent/CN102136427A/zh active Pending
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH11186549A (ja) * | 1997-12-18 | 1999-07-09 | Toyota Autom Loom Works Ltd | 半導体装置及びその製造方法 |
CN1848441A (zh) * | 2002-09-10 | 2006-10-18 | 日本电气株式会社 | 薄膜半导体装置及其制造方法 |
CN1477719A (zh) * | 2003-06-03 | 2004-02-25 | 北京大学 | 电学感应源漏扩展区mos晶体管及其制作方法 |
CN1655365A (zh) * | 2004-02-10 | 2005-08-17 | 三星电子株式会社 | 鳍型场效应晶体管结构 |
CN1910741A (zh) * | 2005-01-24 | 2007-02-07 | 住友电气工业株式会社 | 结型场效应晶体管 |
CN1893116A (zh) * | 2005-06-30 | 2007-01-10 | 三星电子株式会社 | 薄膜晶体管板及其制造方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20150035053A1 (en) | Device and method for a ldmos design for a finfet integrated circuit | |
CN106653752B (zh) | 半导体器件 | |
CN1773859B (zh) | 半导体集成电路器件、以及制造该器件的方法 | |
KR102117351B1 (ko) | 반도체 장치 | |
US9654095B2 (en) | Electronic switching device with reduction of leakage currents and corresponding control method | |
CN110729194B (zh) | 一种横向双扩散晶体管及其漂移区的制造方法 | |
CN102136427A (zh) | 有效的实现低阈值电压mos器件的方法 | |
US8836027B2 (en) | Switch circuit using LDMOS element | |
CN103367431A (zh) | Ldmos晶体管及其制造方法 | |
CN105790741A (zh) | 正偏压温度不稳定性的恢复装置和恢复方法 | |
US20140029354A1 (en) | Non-volatile memory cell with high bit density | |
CN103035647A (zh) | 具有 ldmos 结构的一次性可编程器件和相关方法 | |
CN103730419A (zh) | 一种阈值电压调节方法 | |
CN102254859B (zh) | 制造包括齐纳二极管的金属氧化物半导体集成电路的方法 | |
CN107611168B (zh) | 一种消除体效应中窄沟道效应影响的mos器件结构 | |
US8390063B2 (en) | Semiconductor device having a lightly doped semiconductor gate and method for fabricating same | |
CN103427827B (zh) | 正偏压温度不稳定性的恢复电路和恢复方法 | |
US20140264578A1 (en) | Switch circuit using ldmos device | |
US9859167B2 (en) | CMOS device with decreased leakage current and method making same | |
CN103000583B (zh) | 一种改善高压mos晶体管栅致漏电的方法 | |
CN103325834A (zh) | 晶体管及其沟道长度的形成方法 | |
CN103390587B (zh) | Cmos器件的制造方法 | |
KR100873813B1 (ko) | 로직부가 격리되는 고전압 트랜지스터 | |
CN102110652B (zh) | 嵌入式半导体器件的制作方法 | |
CN102437175B (zh) | 单一厚度栅氧层实现多级工作电压半导体器件及制备方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20110727 |