CN102013892B - 一种用于电流舵数模转换器电流源的动态校正电路 - Google Patents
一种用于电流舵数模转换器电流源的动态校正电路 Download PDFInfo
- Publication number
- CN102013892B CN102013892B CN201010609442.8A CN201010609442A CN102013892B CN 102013892 B CN102013892 B CN 102013892B CN 201010609442 A CN201010609442 A CN 201010609442A CN 102013892 B CN102013892 B CN 102013892B
- Authority
- CN
- China
- Prior art keywords
- oxide
- metal
- semiconductor
- grid
- drain electrode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 claims abstract description 246
- 239000003990 capacitor Substances 0.000 abstract description 4
- 229910044991 metal oxide Inorganic materials 0.000 abstract 1
- 150000004706 metal oxides Chemical class 0.000 abstract 1
- 102100036912 Desmin Human genes 0.000 description 11
- 101000928044 Homo sapiens Desmin Proteins 0.000 description 11
- 230000001915 proofreading effect Effects 0.000 description 5
- 238000005516 engineering process Methods 0.000 description 4
- 101001109689 Homo sapiens Nuclear receptor subfamily 4 group A member 3 Proteins 0.000 description 3
- 102100022673 Nuclear receptor subfamily 4 group A member 3 Human genes 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 230000004087 circulation Effects 0.000 description 2
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
Images
Landscapes
- Semiconductor Integrated Circuits (AREA)
Abstract
本发明涉及一种用于电流舵数模转换器电流源的动态校正电路,所述电流源包括若干组电流源模块,每组电流源模块包括串联的第一MOS管单元和第二MOS管单元,其中,所述第一MOS管单元包括若干个并联连接的第一MOS管,且它们源极和漏极分别相连,以构成该第一MOS管单元的源极和漏极,所述第一MOS管单元的源极与一外部电源连接,所述校正电路包括一反馈控制模块以及设置在所述每组电流源模块中的一校正MOS管子单元、一电容和一开关。本发明用于对电流源进行动态校正,使得电流源的大小基本上不变,从而得到性能比较好的数模转换器。
Description
技术领域
本发明涉及集成电路,尤其涉及一种用于流舵数模转换器电流源的动态校正电路。
背景技术
在模拟集成电路或者在接口电路中,数模转换模块是一种非常常见的用于把数字信号转换成模拟信号的功能模块,特别现在发展到GHz级别,精度达到14bit及以上的集成电路中,目前主要采用的结构都是电流舵形式的数模转换器来实现上述功能的。
在上述高速高精度电流舵结构的数模转换器(特别精度在14bit以上)中,高位电流源是较为关键的模块,特别是高位电流源的大小,或者偏差都将直接决定输出信号的幅度变化,也就是说在任何工作条件下高位电流源的值决定输出信号特性,若电流源的大小偏差比较小,则输出波形的台阶将是比较均匀变化,也就不会有失码,否则将造成输出信号的电位波动,并带来很大的输出信号的谐波失真。
以一个16位数模转换器为例,设其高位为5位,一般在高位都是温度计编码来实现高位的电流源控制,因此,5位的高位电流源通过编码产生31位编码,这样就需要31个相同的电流源模块被温度计编码控制工作状态;如图1所示,在数模转换器的高位为5位的时候,就需要31组电流源模块,把31组电流源模块分别编号为CSM1、CSM2…CSM30、CSM31,且每个电流源模块由第一、第二MOS管单元M1’、M2’构成;如图2所示,若这些电流源模块之间的偏差比较大,这样数模转换器的输出信号OUT的波形就会发生很大的偏差(假设理想输出波形应该为正弦),从而导致输出谐波失真比较严重,这种情况特别是在高速电路中会更加严重,这是影响高速数模转换器动态特性的主要非理想因素之一。
因此,目前业内人士通常会采用很多技术来提高高位电流源的匹配,或者采用各种后台校正技术来提高电流源值的精度,以改善数模转换器的动态特性;然而现有的这些方法一般都需要很大的花费。鉴于上述情况,在目前数模转换器向高速高精度方向飞速发展的今天,如何有效、经济地提高数模转换器动态特性是非常关键的点之一。
发明内容
为了解决上述现有技术存在的问题,本发明旨在提供一种结构简单的用于电流舵数模转换器电流源的动态校正电路,以对电流源进行动态校正,使得电流源的大小基本上不变,从而得到性能比较好的数模转换器。
本发明所述的一种用于电流舵数模转换器电流源的动态校正电路,所述电流源包括若干组电流源模块,每组电流源模块包括串联的第一MOS管单元和第二MOS管单元,其中,所述第一MOS管单元包括若干个并联连接的第一MOS管,且它们源极和漏极分别相连,以构成该第一MOS管单元的源极和漏极,所述第一MOS管单元的源极与一外部电源连接,所述第二MOS管单元包括若干个并联连接的第二MOS管,且它们源极、栅极和漏极分别相连,以构成该第二MOS管单元的源极、栅极和漏极,所述校正电路包括一反馈控制模块以及设置在所述每组电流源模块中的一校正MOS管子单元、一电容和一开关,
所述校正MOS管子单元由所述第一MOS管单元中n个并联连接的第一MOS管组成,且该n个第一MOS管的源极、栅极和漏极分别相连,构成该校正MOS管子单元的源极、栅极和漏极,其中,n为自然数,且n小于该第一MOS管单元中所有第一MOS管的个数;
所述电容的两端分别与所述外部电源以及所述校正MOS管子单元的栅极连接;
所述开关与所述校正MOS管子单元的栅极连接,并接收一校正偏置信号和一外部时钟信号;
所述反馈控制模块包括第三至第六MOS管以及并联连接的第一至第三支路,其中,
所述第三MOS管的源极和所述第四MOS管的漏极连接,其漏极和栅极以及该第四MOS管的栅极相连,并接收一外部参考电流信号,所述第四MOS管和第六MOS管的源极相连至地;
所述第五MOS管的漏极与所述第六MOS管的栅极相连,并接收所述外部参考电流信号,其栅极与所述第三MOS管的栅极连接,其源极与该第六MOS管的漏极连接;
所述第一支路包括第十七、第十八MOS管以及第七、第八MOS管,所述第十七MOS管的源极与所述外部电源连接,其漏极与所述第十八MOS管的源极连接,该第十八MOS管的漏极和栅极以及所述第十七MOS管的栅极相连,所述第七MOS管的漏极与所述第十八MOS管的漏极连接,其栅极与所述第五MOS管的栅极连接,其源极与所述第八MOS管的漏极连接,该第八MOS管的栅极与所述第六MOS管的栅极连接,其源极接地;
所述第二支路包括第十五、第十六MOS管以及第九、第十MOS管,所述第十五MOS管的源极与所述外部电源连接,其漏极与所述第十六MOS管的源极连接,该第十六MOS管的栅极与所述第十八MOS管的栅极相连,其漏极与所述第九MOS管的漏极连接,并向被校正的一组电流源模块中的开关输出所述校正偏置信号,该第九MOS管的栅极与所述第七MOS管的栅极连接,其源极与所述第十MOS管的漏极相连至被校正的一组电流源模块中的第二MOS管单元的漏极,该第十MOS管的栅极与所述第八MOS管的栅极连接,其源极接地;
所述第三支路包括第十一至第十四MOS管,所述第十三MOS管的源极与所述外部电源连接,其栅极与所述第十五MOS管的栅极连接,并向被校正的一组电流源模块中的第一MOS管单元输出一第一偏置信号,其漏极与所述第十四MOS管的源极连接,该第十四MOS管的栅极与所述第十六MOS管的栅极连接,并向被校正的一组电流源模块中的第二MOS管单元输出一第二偏置信号,其漏极分别与所述第十三MOS管的栅极以及所述第十一MOS管的漏极连接,该第十一MOS管的栅极与所述第九MOS管的栅极连接,其源极与所述第十二MOS管的漏极连接,该第十二MOS管的栅极与所述第十MOS管的栅极连接,其源极接地。
在上述的用于电流舵数模转换器电流源的动态校正电路中,所述每组电流源模块中的第一MOS管单元的漏极与所述第二MOS管单元的源极连接,所述第一MOS管单元中除了n个组成所述校正MOS管子单元的第一MOS管以外其余所有的第一MOS管的栅极相连,并接收所述第一偏置信号,所述校正MOS管子单元以外的,所述第二MOS管单元的栅极接收所述第二偏置信号。
由于采用了上述的技术解决方案,本发明利用每组电流源模块中第一MOS管单元中的n个第一MOS管组成校正MOS管子单元,并在每组电流源模块中增设开关和电容,与反馈控制模块构成闭环,通过数字控制信号与电流源工作状态交替运行,即通过对不参与工作的一组电流源中的校正MOS管子单元进行栅极电位的改变从而改变该校正MOS管子单元的电流大小以来达到对电流源的校正,而在工作中通过电容保持校正MOS管子单元的栅极电位稳定,从而等到其工作的时候能保持输出精度比较高的值,如此通过不停的循环校正,最终使所有的电流源模块都达到校正的效果;这样整个电流源的输出值都比较精确,从而使数模转换器的输出信号的精确度提高,使其输出特性提高,并最终达到提高数模转换器整体性能的目的。
附图说明
图1是现有技术中16位数模转换器中高位为5位时电流源的结构示意图;
图2是基于图1的电流源结构的数模转换器的输出波形图;
图3是采用本发明动态校正电路的数模转换器中电流源的较佳实施例的结构示意图;
图4是本发明一种用于电流舵数模转换器电流源的动态校正电路中反馈模块的结构示意图。
图5是采用本发明动态校正电路的数模转换器的输出波形图。
具体实施方式
下面结合附图,对本发明的具体实施例进行详细说明。
请参阅图3至图5,本实施例中,以16位的数模转换器为例,并设其高位为5位;5位的高位电流源通过编码产生31位编码,这样就需要31个相同的电流源模块被温度计编码控制工作状态,由于数模转换器正常工作的时候不能失码,因此正常工作的时候需要31个,那么由于每次工作时刻都要拿出一个电流源模块来进行校正,因此需要32个电流源模块;本实施例中把32组电流源模块分别编号为CSM1、CSM2…CSM31、CSM32。
每组电流源模块包括串联的第一MOS管单元1和第二MOS管单元2,其中,第一MOS管单元1包括若干个并联连接的第一MOS管M1(在本实施例中,假设每个第一MOS管单元1中第一MOS管M1的个数为128个),且它们源极和漏极分别相连,以构成该第一MOS管单元的源极和漏极,第一MOS管单元1的源极与一外部电源VDD连接;第二MOS管单元2包括若干个并联连接的第二MOS管M2,且它们源极、栅极和漏极分别相连,以构成该第二MOS管单元2的源极、栅极和漏极;第一MOS管单元1的漏极与第二MOS管单元2的源极连接。
本发明的用于电流舵数模转换器电流源的动态校正电路包括一反馈控制模块3以及设置在每组电流源模块中的一校正MOS管子单元11、一电容C和一开关,其中:
校正MOS管子单元11由该组电流源模块中第一MOS管单元1中的n个并联连接的第一MOS管M1组成,且该n个第一MOS管M1的源极、栅极和漏极分别相连,构成该校正MOS管子单元11的源极、栅极和漏极,其中,n为任意小于该第一MOS管单元1中所有第一MOS管M1的个数的自然数,在本实施例中,即n为小于128的自然数,现假设n=2,则剩下的126个第一MOS管M1仍用于正常工作;
电容C的两端分别与外部电源VDD以及校正MOS管子单元11的栅极连接;
开关与校正MOS管子单元11的栅极连接,并接收一校正偏置信号BIASC和一外部时钟信号,在本实施例中,由于有32个电流源模块,因此开关的个数也为32个,现将这32个开关分别编号为SW1、SW2…SW31、SW32;为了保证每次只有一组电流源模块接受校正,因此使32个开关接收的外部时钟信号互不相同,现将这32个外部时钟信号分别编号为CK1、CK2…CK31、CK32;
反馈控制模块3包括第三至第六MOS管M3至M6以及并联连接的第一至第三支路31至33,其中,
第三MOS管M3的源极和第四MOS管M4的漏极连接,其漏极和栅极以及第四MOS管M4的栅极相连,并接收一外部参考电流信号IREF,第四MOS管M4和第六MOS管M6的源极相连至地GND;
第五MOS管M5的漏极与第六MOS管M6的栅极相连,并接收外部参考电流信号IREF,其栅极与第三MOS管M3的栅极连接,其源极与第六MOS管M6的漏极连接;
第一支路31包括第十七、第十八MOS管M17、M18以及第七、第八MOS管M7、M8;第十七MOS管M17的源极与外部电源VDD连接,其漏极与第十八MOS管M18的源极连接;第十八MOS管M18的漏极和栅极以及第十七MOS管M17的栅极相连;第七MOS管M7的漏极与第十八MOS管M18的漏极连接,其栅极与第五MOS管M5的栅极连接,其源极与第八MOS管M8的漏极连接,第八MOS管M8的栅极与第六MOS管M6的栅极连接,其源极接地GND;
第二支路32包括第十五、第十六MOS管M15、M16以及第九、第十MOS管M9、M10;第十五MOS管M15的源极与外部电源VDD连接,其漏极与第十六MOS管M16的源极连接;第十六MOS管M16的栅极与第十八MOS管M18的栅极相连,其漏极与第九MOS管M9的漏极连接,并向被校正的一组电流源模块中的开关输出校正偏置信号BIASC;第九MOS管M9的栅极与第七MOS管M7的栅极连接,其源极与第十MOS管M10的漏极连接,即形成CSMF端,该CSMF端与被校正的一组电流源模块中的第二MOS管单元2的漏极连接;第十MOS管M10的栅极与第八MOS管M8的栅极连接,其源极接地GND;
第三支路33包括第十一至第十四MOS管M11至M14;第十三MOS管M13的源极与外部电源VDD连接,其栅极与第十五MOS管M15的栅极连接,并向被校正的一组电流源模块中的第一MOS管单元1中除了n个组成校正MOS管子单元11的第一MOS管M1以外其余所有的第一MOS管M1的栅极的相连端输出第一偏置信号BIAS1,其漏极与第十四MOS管M14的源极连接;第十四MOS管M14的栅极与第十六MOS管M16的栅极连接,并向被校正的一组电流源模块中的第二MOS管单元2的栅极输出第二偏置信号BIAS2,其漏极分别与第十三MOS管M13的栅极以及第十一MOS管M11的漏极连接;第十一MOS管M11的栅极与第九MOS管M9的栅极连接,其源极与第十二MOS管M12的漏极连接;第十二MOS管M12的栅极与第十MOS管M10的栅极连接,其源极接地GND。
本实施例中32个电流源模块的正常工作顺序为:一开始,电流源模块CSM1到电流源模块CSM31工作,此时对电流源模块CSM32进行校正;下个时刻,电流源模块CSM2到电流源模块CSM 32工作,此时对电流源模块CSM1进行校正;按照这样顺序不停的对32个电流源模块循环校正。
现以对电流源模块CSM1校正为例,对本发明的工作原理进行说明:
校正时,开关SW1在时钟信号CK1作用下合上,此时,校正偏置信号BIASC接到校正MOS管子单元11的栅极,电流源模块CSM1的输出端,即第二MOS管单元2的漏极接到反馈控制模块3的CSMF端,构成反馈回路,并把反馈回路中的第一偏置信号BIAS1和第二偏置信号BIAS2接到电流源模块CSM1中的第一MOS管单元1中其余第一MOS管M1的栅极相连端以及第二MOS管单元2的栅极上;
由于反馈控制模块3接收标准的参考电流信号IREF,因此,若反馈回来的电流偏大,则校正偏置信号BIASC的值就增加,从而使流过校正MOS管子单元11的电流减小,从而使得再次反馈回来的电流就减小,并最终使得电流源模块CSM1的输出电流和参考电流信号IREF的大小一致,从而达到了校正的目的;
当校正时刻完成后,开关SW1就断开,这样电荷就存在电容C上,从而保持校正MOS管子单元11的电压不变,供其正常工作时用。
本发明的校正电路可由制备在基片上的晶体管所组成。
综上所述,本发明通过动态校正技术把每一个电流源模块逐一进行校正,从而使得数模转换器的输出信号OUT的波形能够比较均匀的变化(如图5所示),达到比较理想的状态,使输出的谐波失真降低很多,从而使数模转换器的积分非线性和微分非线性取得比较理想的效果,提高整体数模转换器的性能。本发明电路简单,效果明显,可广泛应用到数模转换器中,并可以工作在1GHz以上,同时谐波失真降低率可以达到80dB以上。
以上结合附图实施例对本发明进行了详细说明,本领域中普通技术人员可根据上述说明对本发明做出种种变化例。因而,实施例中的某些细节不应构成对本发明的限定,本发明将以所附权利要求书界定的范围作为本发明的保护范围。
Claims (1)
1.一种用于电流舵数模转换器电流源的动态校正电路,所述电流源包括若干组电流源模块,每组电流源模块包括串联的第一MOS管单元和第二MOS管单元,其中,所述第一MOS管单元包括若干个并联连接的第一MOS管,且它们源极和漏极分别相连,以构成该第一MOS管单元的源极和漏极,所述第一MOS管单元的源极与一外部电源连接,所述第二MOS管单元包括若干个并联连接的第二MOS管,且它们源极、栅极和漏极分别相连,以构成该第二MOS管单元的源极、栅极和漏极,其特征在于,所述校正电路包括一反馈控制模块以及设置在所述每组电流源模块中的一校正MOS管子单元、一电容和一开关,
所述校正MOS管子单元由所述第一MOS管单元中n个并联连接的第一MOS管组成,且该n个第一MOS管的源极、栅极和漏极分别相连,构成该校正MOS管子单元的源极、栅极和漏极,其中,n为自然数,且n小于该第一MOS管单元中所有第一MOS管的个数;
所述电容的两端分别与所述外部电源以及所述校正MOS管子单元的栅极连接;
所述开关与所述校正MOS管子单元的栅极连接,并接收一校正偏置信号和一外部时钟信号;
所述反馈控制模块包括第三至第六MOS管以及并联连接的第一至第三支路,其中,
所述第三MOS管的源极和所述第四MOS管的漏极连接,其漏极和栅极以及该第四MOS管的栅极相连,并接收一外部参考电流信号,所述第四MOS管和第六MOS管的源极相连至地;
所述第五MOS管的漏极与所述第六MOS管的栅极相连,并接收所述外部参考电流信号,其栅极与所述第三MOS管的栅极连接,其源极与该第六MOS管的漏极连接;
所述第一支路包括第十七、第十八MOS管以及第七、第八MOS管,所述第十七MOS管的源极与所述外部电源连接,其漏极与所述第十八MOS管的源极连接,该第十八MOS管的漏极和栅极以及所述第十七MOS管的栅极相连,所述第七MOS管的漏极与所述第十八MOS管的漏极连接,其栅极与所述第五MOS管的栅极连接,其源极与所述第八MOS管的漏极连接,该第八MOS管的栅极与所述第六MOS管的栅极连接,其源极接地;
所述第二支路包括第十五、第十六MOS管以及第九、第十MOS管,所述第十五MOS管的源极与所述外部电源连接,其漏极与所述第十六MOS管的源极连接,该第十六MOS管的栅极与所述第十八MOS管的栅极相连,其漏极与所述第九MOS管的漏极连接,并向被校正的一组电流源模块中的开关输出所述校正偏置信号,该第九MOS管的栅极与所述第七MOS管的栅极连接,其源极与所述第十MOS管的漏极相连至被校正的一组电流源模块中的第二MOS管单元的漏极,该第十MOS管的栅极与所述第八MOS管的栅极连接,其源极接地;
所述第三支路包括第十一至第十四MOS管,所述第十三MOS管的源极与所述外部电源连接,其栅极与所述第十五MOS管的栅极连接,并向被校正的一组电流源模块中的第一MOS管单元输出一第一偏置信号,其漏极与所述第十四MOS管的源极连接,该第十四MOS管的栅极与所述第十六MOS管的栅极连接,并向被校正的一组电流源模块中的第二MOS管单元输出一第二偏置信号,其漏极分别与所述第十三MOS管的栅极以及所述第十一MOS管的漏极连接,该第十一MOS管的栅极与所述第九MOS管的栅极连接,其源极与所述第十二MOS管的漏极连接,该第十二MOS管的栅极与所述第十MOS管的栅极连接,其源极接地,
所述每组电流源模块中的第一MOS管单元的漏极与所述第二MOS管单元的源极连接,所述第一MOS管单元中除了n个组成所述校正MOS管子单元的第一MOS管以外其余所有的第一MOS管的栅极相连,并接收所述第一偏置信号,所述校正MOS管子单元以外的,所述第二MOS管单元的栅极接收所述第二偏置信号。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201010609442.8A CN102013892B (zh) | 2010-12-28 | 2010-12-28 | 一种用于电流舵数模转换器电流源的动态校正电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201010609442.8A CN102013892B (zh) | 2010-12-28 | 2010-12-28 | 一种用于电流舵数模转换器电流源的动态校正电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102013892A CN102013892A (zh) | 2011-04-13 |
CN102013892B true CN102013892B (zh) | 2014-03-19 |
Family
ID=43843940
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201010609442.8A Expired - Fee Related CN102013892B (zh) | 2010-12-28 | 2010-12-28 | 一种用于电流舵数模转换器电流源的动态校正电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102013892B (zh) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103297049B (zh) * | 2013-05-13 | 2016-06-29 | 西安电子科技大学 | 数模转换器动态校正装置 |
CN103414471B (zh) * | 2013-08-21 | 2016-09-07 | 中国电子科技集团公司第二十四研究所 | 提高d/a转换器积分非线性和微分非线性测量稳定度的方法 |
US9136864B1 (en) * | 2014-02-26 | 2015-09-15 | Maxim Integrated Products, Inc. | Method for trimming segment currents in current steering DAC based on most back gate voltage modulation |
CN105094205B (zh) * | 2014-05-21 | 2017-08-01 | 中芯国际集成电路制造(上海)有限公司 | 电流舵结构的补偿电路和电流镜像电路 |
US9548752B1 (en) * | 2015-08-06 | 2017-01-17 | Texas Instruments Incorporation | Calibration technique for current steering DAC |
CN107517058B (zh) * | 2017-08-25 | 2019-08-30 | 电子科技大学 | 一种具有校正功能的分段式电流舵型dac及其后台校正方法 |
CN109286398B (zh) * | 2018-09-19 | 2021-10-26 | 电子科技大学 | 一种用于电流舵数模转换器校正的电流比较器及比较方法 |
CN113726336B (zh) * | 2021-09-03 | 2022-05-17 | 龙骧鑫睿(厦门)科技有限公司 | 一种适用于电流舵型dac中的低功耗电流源阵列 |
CN114337664B (zh) * | 2022-03-09 | 2022-06-03 | 华南理工大学 | 一种可校准多档位的电流舵数模转换器 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2006034177A1 (en) * | 2004-09-17 | 2006-03-30 | Analog Devices, Inc. | Multi-bit continuous-time front-end sigma-delta adc using chopper stabilization |
CN101217279A (zh) * | 2008-01-11 | 2008-07-09 | 清华大学 | 一种具有失调校准的低功耗比较器 |
US7489261B1 (en) * | 2007-11-16 | 2009-02-10 | Infineon Technologies Ag | Compensation of nonlinearity of single ended digital to analog converters |
-
2010
- 2010-12-28 CN CN201010609442.8A patent/CN102013892B/zh not_active Expired - Fee Related
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2006034177A1 (en) * | 2004-09-17 | 2006-03-30 | Analog Devices, Inc. | Multi-bit continuous-time front-end sigma-delta adc using chopper stabilization |
US7489261B1 (en) * | 2007-11-16 | 2009-02-10 | Infineon Technologies Ag | Compensation of nonlinearity of single ended digital to analog converters |
CN101217279A (zh) * | 2008-01-11 | 2008-07-09 | 清华大学 | 一种具有失调校准的低功耗比较器 |
Also Published As
Publication number | Publication date |
---|---|
CN102013892A (zh) | 2011-04-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102013892B (zh) | 一种用于电流舵数模转换器电流源的动态校正电路 | |
CN101277112B (zh) | 采用运算放大器共享的低功耗流水线模数转换器 | |
CN102843136B (zh) | 一种高速高精度大范围低功耗动态比较器失调校正方法 | |
US7786917B2 (en) | Digital-to-analog converter | |
CN107517058B (zh) | 一种具有校正功能的分段式电流舵型dac及其后台校正方法 | |
CN104065382B (zh) | 用于分段式电流舵dac的数字校准电路 | |
CN110958021B (zh) | 一种高速高精度电流舵数模转换器自校准系统及方法 | |
CN103368575B (zh) | 数字校正电路及含有该电路的电流舵结构的数模转换器 | |
CN104113316A (zh) | 一种cmos栅压自举开关电路 | |
CN101888246B (zh) | 具有误差校准功能的电荷耦合流水线模数转换器 | |
CN103095303A (zh) | 一种电流型与电压型组合数模转换器 | |
CN109660254B (zh) | 一种用于数模转换器的电阻校准设备及方法 | |
CN106549669A (zh) | 一种基于单调性电容开关的模数转换器 | |
CN104038225A (zh) | 具有自适应误差校准功能的电荷耦合流水线模数转换器 | |
CN102394634B (zh) | 数模混合控制体偏置型c类反相器 | |
CN102075192A (zh) | 一种高速数字模拟转换电路及其工作方法 | |
CN108039887A (zh) | 可编程的电流控制振荡器 | |
WO2024016519A1 (zh) | 组合运算放大器电路、芯片和信号处理装置 | |
CN106953638B (zh) | 一种比较器输入寄生电容的校正电路 | |
CN101795136B (zh) | 一种数模转换电路 | |
CN102545907B (zh) | 数模转换器 | |
CN111181564B (zh) | 一种sar型adc的增益误差的校准装置及其校准方法 | |
CN212210975U (zh) | 一种自校准复合结构adc | |
CN107863964B (zh) | 可精确控制共模电荷量的全差分电荷传输电路 | |
CN101594148A (zh) | 一种电流内插结构的Flash ADC |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20140319 |