CN101980140A - 一种ssram访问控制系统 - Google Patents

一种ssram访问控制系统 Download PDF

Info

Publication number
CN101980140A
CN101980140A CN 201010546060 CN201010546060A CN101980140A CN 101980140 A CN101980140 A CN 101980140A CN 201010546060 CN201010546060 CN 201010546060 CN 201010546060 A CN201010546060 A CN 201010546060A CN 101980140 A CN101980140 A CN 101980140A
Authority
CN
China
Prior art keywords
port
ssram
access control
access
control unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN 201010546060
Other languages
English (en)
Other versions
CN101980140B (zh
Inventor
何梁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CICT Mobile Communication Technology Co Ltd
Original Assignee
Beijing Northern Fiberhome Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Northern Fiberhome Technologies Co Ltd filed Critical Beijing Northern Fiberhome Technologies Co Ltd
Priority to CN2010105460605A priority Critical patent/CN101980140B/zh
Publication of CN101980140A publication Critical patent/CN101980140A/zh
Application granted granted Critical
Publication of CN101980140B publication Critical patent/CN101980140B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Static Random-Access Memory (AREA)
  • Multi Processors (AREA)

Abstract

本发明实施例提供一种SSRAM访问控制系统,包括访问控制单元和多个端口,所述多个端口一端与访问控制单元相连,另一端与外界访问设备相连;访问控制单元通过分时仲裁方案为每个端口配置对SSRAM的访问权限,各端口在访问权限内通过访问控制单元对SSRAM进行访问;通过本发明可以有效解决外界多设备对SSRAM访问冲突的问题,同时提高了SSRAM访问的利用率。

Description

一种SSRAM访问控制系统
技术领域
本发明涉及无线通信系统领域,特别是涉及一种同步静态随机存取存储器(SSRAM Synchronized Static Random Access Memory)访问控制系统及SSRAM访问控制方法。
背景技术
在无线通信系统中,经常需要转发数字中频和数字信号处理器(DSPDigital Signal Processor)之间的天线数据,由于数字中频输出的天线数据是均匀连续的采样,因此数字中频输出数据的速度相对较慢,而DSP需要在尽可能短的时间内处理这些采样值,读取是猝发的,瞬间完成,因此DSP的读取速度是很快的,从而两个部分之间数据传输的速度存在巨大的差异,造成了在数据传输过程中,设备的读写访问的不连贯、数据传输效率低等问题。这就要求在数字中频和DSP之间增加存储器,这样就缓冲了两个部分之间巨大的速度差异,进而解决了上述问题。
现有技术中,通常是在场可编程门阵列(FPGA Field Programmable Gate Array)外部增加一个SSRAM作为数据存储器,数字中频和DSP等访问设备通过FPGA对SSRAM进行读写访问。但在具体应用中所采用的SSRAM只有一个端口,而在设备访问存储器时,会存在多个设备同时对SSRAM进行访问的情况,这样就会出现严重的读写访问冲突的问题。
在上述的应用场景中,解决单口SSRAM读写访问冲突的方法主要有两种:一种是增加SSRAM的个数,进而增加与访问设备连接端口的数量,从根本上解决多个主设备访问冲突的问题;另一种是使用双口RAM,甚至是四口RAM来增加与访问设备连接端口的数量,从而解决访问冲突的问题。
上述两种方法都能解决多个设备同时对一个存储器进行访问产生的读写冲突的问题,但带来的缺点也是十分明显的。增加存储器的数量,相应的存储器与FPGA相连的引脚数也会成倍增加,以SSRAM为例,4片SSRAM的引脚数就达到400个左右,这和其连接的FPGA的用户IO个数也同样增加,这就造成了FPGA与存储器的连接关系更加复杂,FPGA规模过大,成本也相应过高;对于双口RAM,因为增加一个端口同样会带来引脚数加倍,因此它的缺点同样是引脚数太多了,有200个左右,占用了中等规模的FPGA的引脚数的近一半,连接关系过于复杂,成本也相应过高。
发明内容
有鉴于此,本发明的目的在于提供一种SSRAM访问控制系统及其访问控制方法,能够在不增加存储器与FPGA之间连接关系复杂程度的基础上,使用一片单端口SSRAM来解决多个访问设备同时访问冲突的问题。
为实现上述目的,本发明的一个实施例提供一种SSRAM访问控制系统,包括FPGA和SSRAM,所述系统还包括多个端口,所述FPGA上还设置有访问控制单元;其中:
所述多个端口中的每个端口的一端通过访问控制单元与SSRAM的端口相连接,另一端分别与外界的访问设备相连接;
所述访问控制单元用于:采用每一定时钟周期只有一个端口有权限通过访问控制单元对SSRAM进行访问的分时仲裁方案,对每个与其相连接的端口配置访问权限。
优选地,所述多个端口的访问速度之和小于或等于SSRAM端口的访问速度。
优选地,所述访问控制单元包括:
顺序配置单元,用于:为每个与其相连的端口配置在一个时钟段内可以对SSRAM进行访问的许可权限顺序;
时钟周期比例配置单元,用于:配置每个端口在有权限通过访问控制单元对SSRAM进行访问时,在一个时钟段内所占用的时钟周期比例。
优选地,所述的访问控制单元与其相连接的每个端口之间还包括一个FIFO缓存,所述FIFO缓存用于:
接收与外界访问设备相连接的端口需要写入的数据,在该端口有权限对SSRAM访问时,再将FIFO缓存接收的数据写入SSRAM。
优选地,所述的访问控制单元还连接有一个配置寄存器,所述配置寄存器预先配置与外界访问设备相连接的每个端口的读取请求时刻;同时,在配置的读取请求时刻前一个时钟周期内,将每个端口有权限对SSRAM进行访问的时刻设置为该端口有所述读取请求的预读取时刻;
所述FIFO缓存还用于:
接收在预读取时刻从SSRAM提前读出的数据,所述数据为该端口在读取请求时刻需读取的数据,所述端口再将需要读取的数据从FIFO缓存读出。
一种使用前述系统的SSRAM访问控制方法,访问控制单元采用每一个时钟周期只有一个端口有权限通过访问控制单元对SSRAM单元进行访问的分时仲裁方案,对每个与其相连接的端口配置访问权限,包括以下步骤:
a、所述与外界访问设备相连接的端口向访问控制单元发送对SSRAM的访问请求;
b、访问控制单元接收到所述端口的访问请求后,检测该端口请求是否符合配置的访问权限,符合时,向该端口发出访问允许;
c、所述端口接收到访问许可后,在访问权限内通过访问控制单元对SSRAM进行访问。
优选地,所述各端口访问速度之和小于或等于SSRAM端口的访问速度。
优选地,所述访问控制单元为每个与其相连的端口配置访问权限具体为:
访问控制单元配置各端口在一个时钟段内可以对SSRAM进行访问的访问许可权限顺序,同时配置各端口在有权限通过访问控制单元对SSRAM进行访问时,在一个时钟段内所占用的时钟周期比例。
优选地,所述步骤c中,所述端口通过访问控制单元对SSRAM进行写入数据访问时,具体为:
位于该端口与访问控制单元之间的FIFO缓存,接收与外界访问设备相连接的端口需要写入的数据,在该端口有权限对SSRAM访问时,再将FIFO缓存接收的数据写入SSRAM。
优选地,所述步骤c中,所述端口通过访问控制单元对SSRAM进行读出数据访问时,具体为:
访问控制单元通过与其连接的配置寄存器,预先设置与外界访问设备相连接的每个端口的读取请求时刻,同时在前一个时钟周期内,将此端口有权限对SSRAM进行访问的时刻设置为该端口有所述读取请求的预读取时刻;
所述位于该端口与访问控制单元之间的FIFO缓存,接收在预读取时刻从SSRAM提前读出的数据,所述数据为该端口在读取请求时刻需读取的数据,所述端口再将需要读取的数据从FIFO缓存读出。
根据本发明实施例,通过访问控制单元对与其连接的多个端口预先配置访问权限,使得在一个时钟周期内,只有一个与外界访问设备相连接的端口有权限通过访问控制单元对SSRAM进行访问。本发明利用单端口SSRAM和与访问控制单元相连接的多个端口模拟出多端口SSRAM的存储器,在解决了单端口SSRAM带来的多设备同时访问冲突的问题的同时,没有加大存储器与FPGA的连接关系复杂程度,具有结构简单、FPGA占用资源少、SSRAM利用率高等优点。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例一提供的一种SSRAM访问控制系统的结构图;
图2是本发明实施例二提供的一种SSRAM访问控制系统的结构图;
图3是本发明实施例二提供的多端口对SSRAM访问时序举例图;
图4是本发明实施例三提供的一种SSRAM访问控制系统的结构图;
图5是本发明实施例四提供的一种SSRAM访问控制系统的结构图;
图6是本发明实施例四提供的一种SSRAM访问控制系统的时序举例图;
图7是本发明实施例五提供的一种SSRAM访问控制方法的流程图;
图8是本发明实施例六提供的一种SSRAM访问控制方法的流程图;
图9是本发明实施例七提供的一种SSRAM访问控制方法的流程图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
实施例一
如图1所示,是本发明实施例一提供的一种SSRAM访问控制系统,包括FPGA和SSRAM,所述系统还包括多个端口,所述FPGA上还设置有访问控制单元;其中:
所述多个端口中的每个端口的一端通过访问控制单元与SSRAM的端口相连接,另一端分别与外界的访问设备相连接;
所述访问控制单元用于:采用每一定时钟周期只有一个端口有权限通过访问控制单元对SSRAM进行访问的分时仲裁方案,对每个与其相连接的端口配置访问权限;
所述端口在配置的访问权限内,通过访问控制单元对SSRAM进行访问。
当与数字中频或DSP等外界设备相连接的端口对访问控制单元发出向SSRAM进行访问的请求时,访问控制单元检测此请求与配置的访问权限是否符合,当符合时,向该端口发出访问许可,该端口收到访问许可后,与外界设备相连接的端口通过访问控制单元对SSRAM进行访问。
此时在每一个时钟周期内,只有一个端口有权限对SSRAM进行访问,既避免了读写冲突的问题,又提高了对SSRAM访问利用率,同时SSRAM的单端口与FPGA的连接关系没有改变,成本较低。
实施例二
如图2所示,是本发明实施例二提供的一种SSRAM访问控制系统,包括FPGA和SSRAM,所述系统还包括多个端口,所述FPGA上还设置有访问控制单元;其中:
所述多个端口中的每个端口的一端通过访问控制单元与SSRAM的端口相连接,另一端分别与外界的访问设备相连接;
所述访问控制单元用于:采用每一定时钟周期只有一个端口有权限通过访问控制单元对SSRAM进行访问的分时仲裁方案,对每个与其相连接的端口配置访问权限;
所述访问控制单元包括:
顺序配置单元,用于:为每个与其相连的端口配置在一个时钟段内可以对SSRAM进行访问的许可权限顺序;
时钟周期比例配置单元,用于:配置每个端口在有权限通过访问控制单元对SSRAM进行访问时,在一个时钟段内所占用的时钟周期比例。
所述端口按照上述配置访问权限内的许可权限顺序和在一个时钟段内所占用的时钟周期比例内,通过访问控制单元对SSRAM进行访问。
进一步,所述多个端口的访问速度之和小于或等于SSRAM端口的访问速度。
实施例二和实施例一的相似之处就不再重复描述,二者的主要区别在于,实施例二的访问控制单元还包括:顺序配置单元和时钟周期比例配置单元,这样能根据每个端口的具体情况,为其配置访问顺序和在访问权限内所占用的时间比例,能更有效的提高访问效率。
下面举例对所述访问控制单元包括的顺序配置单元和时钟周期比例配置单元的功能进行描述。如图3所示,当访问控制单元连接有三个端口时,设每一个时钟段内包括4个时钟周期,通过顺序配置单元配置端口0为第一访问顺序,端口1为第二访问顺序,端口2为第三访问顺序,同时通过时钟周期比例配置单元配置端口0在此时钟段内占用1个时钟周期,端口1占用1个,端口2占用2个。
同时通过对访问控制单元连接的各端口访问速度进行配置,使得对SSRAM进行访问的端口数量和访问速度能在合理有效的范围内进行配置。在大多数场合,SSRAM的访问速度时钟频率可以设置的很高,比如122.88MHz,而每个端口的访问速度并不高,那就可以设置4个速度为30.72MHz的端口。
实施例三
如图4所示,是本发明实施例三提供的一种SSRAM访问控制系统,包括FPGA和SSRAM,所述系统还包括多个端口,所述FPGA上还设置有访问控制单元;其中:
所述多个端口中的每个端口的一端通过访问控制单元与SSRAM的端口相连接,另一端分别与外界的访问设备相连接;
所述访问控制单元用于:采用每一定时钟周期只有一个端口有权限通过访问控制单元对SSRAM进行访问的分时仲裁方案,对每个与其相连接的端口配置访问权限;
所述的访问控制单元与其相连接的每个端口之间还包括一个FIFO缓存,所述FIFO缓存用于:
接收与外界访问设备相连接的端口需要写入的数据,在该端口有权限对SSRAM访问时,再将FIFO缓存接收的数据写入SSRAM。
实施例三和实施例一的相似之处就不再重复描述,二者的主要区别在于,在访问控制单元与其所连接的每个端口之间增加FIFO缓存,用来接收与外界访问设备相连接的端口需要写入的数据,在该端口有权限对SSRAM访问时,再将FIFO缓存接收的数据写入SSRAM。
下面举例说明,比如A端口在t1时刻就要求向SSRAM写入数据,并发送请求给访问控制单元。但按照配置好的访问权限,A端口只能等到t2时刻才有访问权限,所以此时A端口只能等。但此时用一个很小的FIFO放在A端口与访问控制单元之间,A端口就能将需要写入SSRAM的数据先写入FIFO缓存,比如在t1时刻就开始向FIFO写入数据,等到有权限的t2时刻时,再将FIFO缓存接收的数据写入SSRAM。这就是预取FIFO(Cache)的作用。
实施例四
如图5所示,是本发明实施例四提供的一种SSRAM访问控制系统,包括FPGA和SSRAM,所述系统还包括多个端口,所述FPGA上还设置有访问控制单元;其中:
所述多个端口中的每个端口的一端通过访问控制单元与SSRAM的端口相连接,另一端分别与外界的访问设备相连接;
所述访问控制单元用于:采用每一定时钟周期只有一个端口有权限通过访问控制单元对SSRAM进行访问的分时仲裁方案,对每个与其相连接的端口配置访问权限;
所述的访问控制单元还连接有一个配置寄存器,所述配置寄存器预先配置与外界访问设备相连接的每个端口的读取请求时刻;同时,在配置的读取请求时刻前一个时钟周期内,将每个端口有权限对SSRAM进行访问的时刻设置为该端口有所述读取请求的预读取时刻;
所述的访问控制单元与其相连接的每个端口之间还包括一个FIFO缓存,所述FIFO缓存用于:
接收在预读取时刻从SSRAM提前读出的数据,所述数据为该端口在读取请求时刻需读取的数据,所述端口再将需要读取的数据从FIFO缓存读出。
实施例四和实施例一的相似之处就不再重复描述,二者的主要区别在于,所述的访问控制单元还连接有一个配置寄存器,所述的访问控制单元与其相连接的每个端口之间还包括一个FIFO缓存,所述FIFO缓存用于:接收在预读取时刻从SSRAM提前读出的数据,所述数据为该端口在读取请求时刻需读取的数据,所述端口再将需要读取的数据从FIFO缓存读出。
下面举例说明,如图6所示,比如A端口在t1时刻就要求从SSRAM读取数据,并发送请求给访问控制单元。但按照配置好的访问权限,A端口只能等到t2时刻才有访问权限,所以此时A端口只能等,并且如果在有权限进行访问的时钟周期内没有读完需要读取的数据,还要等待在下一个周期继续读取,但此时用一个很小的FIFO放在A端口与访问控制单元之间,访问控制单元通过配置寄存器配置A端口的读取请求时刻t1和预读取时刻t0,因此在t0时刻,A端口已经在有权限访问的时钟内把需要读取的数据提取读取出来并存储在FIFO缓存内,在t1时刻,A端口直接从FIFO缓存内将需读取的数据读出。
实施例五
如图7所示,是本发明实施例五提供的一种使用前述系统的SSRAM访问控制方法的流程图,访问控制单元采用每一定时钟周期只有一个端口有权限通过访问控制单元对SSRAM单元进行访问的分时仲裁方案,对每个与其相连接的端口配置访问权限;同时配置各端口的访问速度之和小于或等于SSRAM端口的访问速度,包括以下步骤:
步骤70、所述与外界访问设备相连接的端口向访问控制单元发送对SSRAM的访问请求;
步骤71、访问控制单元接收到所述端口的访问请求后,检测该端口请求是否符合配置的访问权限,符合时,向该端口发出访问允许;
步骤72、所述端口接收到访问许可后,在访问权限内通过访问控制单元对SSRAM进行访问。
按照上述方法,所述端口可以在配置的访问权限内通过访问控制单元对SSRAM进行分时访问,在解决了外接访问设备对SSRAM的访问读写冲突的问题,同时,提高了SSRAM端口的访问利用率。
实施例六
如图8所示,是本发明实施例六提供的一种使用前述系统的SSRAM访问控制方法的流程图,访问控制单元采用每一个时钟周期只有一个端口有权限通过访问控制单元对SSRAM单元进行访问的分时仲裁方案,对每个与其相连接的端口配置在一个时钟段内可以对SSRAM进行访问的访问许可权限顺序,同时配置各端口在有权限通过访问控制单元对SSRAM进行访问时,在一个时钟段内所占用的时钟周期比例,包括以下步骤:
步骤80、所述与外界访问设备相连接的端口向访问控制单元发送对SSRAM的访问请求;
步骤81、访问控制单元接收到所述端口的访问请求后,检测该端口请求是否符合配置的访问权限,符合时,向该端口发出访问允许;
步骤82、所述端口接收到访问许可后,在访问权限内通过访问控制单元对SSRAM进行写入数据访问时,具体为:
位于该端口与访问控制单元之间的FIFO缓存,接收与外界访问设备相连接的端口需要写入的数据,在该端口有权限对SSRAM访问时,再将FIFO缓存接收的数据写入SSRAM。
实施例六和实施例五的相似之处就不再重复描述,二者的主要区别在于,所述端口在配置的访问权限内通过访问控制单元对SSRAM进行写入访问时,通过增加的FIFO缓存,在避免了外界访问设备通过多端口对SSRAM访问冲突问题的同时,又解决了访问设备在配置的访问权限内向SSRAM写入数据时的等待问题,提高了SSRAM的访问效率。
实施例七
如图9所示,是本发明实施例七提供的一种使用前述系统的SSRAM访问控制方法的流程图,访问控制单元采用每一定时钟周期只有一个端口有权限通过访问控制单元对SSRAM单元进行访问的分时仲裁方案,对每个与其相连接的端口配置在一个时钟段内可以对SSRAM进行访问的访问许可权限顺序,同时配置各端口在有权限通过访问控制单元对SSRAM进行访问时,在一个时钟段内所占用的时钟周期比例,包括以下步骤:
步骤90、所述与外界访问设备相连接的端口向访问控制单元发送对SSRAM的访问请求;
步骤91、访问控制单元接收到所述端口的访问请求后,检测该端口请求是否符合配置的访问权限,符合时,向该端口发出访问允许;
步骤92、所述端口接收到访问许可后,在访问权限内通过访问控制单元对SSRAM进行读取数据访问时,具体为:
访问控制单元通过与其连接的配置寄存器,预先设置与外界访问设备相连接的每个端口的读取请求时刻,同时在前一个时钟周期内,将此端口有权限对SSRAM进行访问的时刻设置为该端口有所述读取请求的预读取时刻;
所述位于该端口与访问控制单元之间的FIFO缓存,接收在预读取时刻从SSRAM提前读出的数据,所述数据为该端口在读取请求时刻需读取的数据,所述端口再将需要读取的数据从FIFO缓存读出。
实施例七和实施例五的相似之处就不再重复描述,二者的主要区别在于,所述端口在配置的访问权限内通过访问控制单元对SSRAM进行读取访问时,通过与访问控制单元连接的配置寄存器配置的读取请求时刻和预读取时刻,和增加的FIFO缓存对SSRAM进行读取访问。在避免了外界访问设备通过多端口对SSRAM访问冲突问题的同时,又解决了访问设备在配置的访问权限内从SSRAM读取数据时的等待问题,提高了SSRAM的访问效率。
以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (10)

1.一种SSRAM访问控制系统,包括FPGA和SSRAM,其特征在于,所述系统包括多个端口,所述FPGA上还设置有访问控制单元;其中:
所述多个端口中的每个端口的一端通过访问控制单元与SSRAM的端口相连接,另一端分别与外界的访问设备相连接;
所述访问控制单元用于:采用每一定时钟周期只有一个端口有权限通过访问控制单元对SSRAM进行访问的分时仲裁方案,对每个与其相连接的端口配置访问权限。
2.根据权利要求1所述的SSRAM访问控制系统,其特征在于,所述多个端口的访问速度之和小于或等于SSRAM端口的访问速度。
3.根据权利要求1所述的SSRAM访问控制系统,其特征在于,所述访问控制单元包括:
顺序配置单元,用于:为每个与其相连的端口配置在一个时钟段内可以对SSRAM进行访问的许可权限顺序;
时钟周期比例配置单元,用于:配置每个端口在有权限通过访问控制单元对SSRAM进行访问时,在一个时钟段内所占用的时钟周期比例。
4.根据权利要求1所述的SSRAM访问控制系统,其特征在于,所述的访问控制单元与其相连接的每个端口之间还包括一个FIFO缓存,所述FIFO缓存用于:
接收与外界访问设备相连接的端口需要写入的数据,在该端口有权限对SSRAM访问时,再将FIFO缓存接收的数据写入SSRAM。
5.根据权利要求4所述的SSRAM访问控制系统,其特征在于,所述的访问控制单元还连接有一个配置寄存器,所述配置寄存器预先配置与外界访问设备相连接的每个端口的读取请求时刻;同时,在配置的读取请求时刻前一个时钟周期内,将每个端口有权限对SSRAM进行访问的时刻设置为该端口有所述读取请求的预读取时刻;
所述FIFO缓存还用于:
接收在预读取时刻从SSRAM提前读出的数据,所述数据为该端口在读取请求时刻需读取的数据,所述端口再将需要读取的数据从FIFO缓存读出。
6.一种使用权利要求1至5任一项系统的SSRAM访问控制方法,其特征在于,访问控制单元采用每一个时钟周期只有一个端口有权限通过访问控制单元对SSRAM单元进行访问的分时仲裁方案,对每个与其相连接的端口配置访问权限,包括以下步骤:
a、所述与外界访问设备相连接的端口向访问控制单元发送对SSRAM的访问请求;
b、访问控制单元接收到所述端口的访问请求后,检测该端口请求是否符合配置的访问权限,符合时,向该端口发出访问允许;
c、所述端口接收到访问许可后,在访问权限内通过访问控制单元对SSRAM进行访问。
7.根据权利要求6所述的SSRAM访问控制方法,其特征在于,所述各端口访问速度之和小于或等于SSRAM端口的访问速度。
8.根据权利要求6所述的SSRAM访问控制方法,其特征在于,所述访问控制单元为每个与其相连的端口配置访问权限具体为:
访问控制单元配置各端口在一个时钟段内可以对SSRAM进行访问的访问许可权限顺序,同时配置各端口在有权限通过访问控制单元对SSRAM进行访问时,在一个时钟段内所占用的时钟周期比例。
9.根据权利要求8所述的一种SSRAM访问控制方法,其特征在于,所述步骤c中,所述端口通过访问控制单元对SSRAM进行写入数据访问时,具体为:
位于该端口与访问控制单元之间的FIFO缓存,接收与外界访问设备相连接的端口需要写入的数据,在该端口有权限对SSRAM访问时,再将FIFO缓存接收的数据写入SSRAM。
10.根据权利要求8所述的一种SSRAM访问控制方法,其特征在于,所述步骤c中,所述端口通过访问控制单元对SSRAM进行读出数据访问时,具体为:
访问控制单元通过与其连接的配置寄存器,预先设置与外界访问设备相连接的每个端口的读取请求时刻,同时在前一个时钟周期内,将此端口有权限对SSRAM进行访问的时刻设置为该端口有所述读取请求的预读取时刻;
所述位于该端口与访问控制单元之间的FIFO缓存,接收在预读取时刻从SSRAM提前读出的数据,所述数据为该端口在读取请求时刻需读取的数据,所述端口再将需要读取的数据从FIFO缓存读出。
CN2010105460605A 2010-11-15 2010-11-15 一种ssram访问控制系统 Active CN101980140B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2010105460605A CN101980140B (zh) 2010-11-15 2010-11-15 一种ssram访问控制系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2010105460605A CN101980140B (zh) 2010-11-15 2010-11-15 一种ssram访问控制系统

Publications (2)

Publication Number Publication Date
CN101980140A true CN101980140A (zh) 2011-02-23
CN101980140B CN101980140B (zh) 2012-02-22

Family

ID=43600646

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2010105460605A Active CN101980140B (zh) 2010-11-15 2010-11-15 一种ssram访问控制系统

Country Status (1)

Country Link
CN (1) CN101980140B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103064802A (zh) * 2011-10-21 2013-04-24 拉碧斯半导体株式会社 Ram存储装置
WO2017071373A1 (zh) * 2015-10-28 2017-05-04 华为技术有限公司 操作存储设备的控制方法和存储设备
WO2022027196A1 (zh) * 2020-08-03 2022-02-10 Oppo广东移动通信有限公司 共享内存处理装置、调制解调器以及方法和存储介质

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101082891A (zh) * 2007-05-10 2007-12-05 忆正存储技术(深圳)有限公司 并行闪存控制器
US20080065801A1 (en) * 2004-03-12 2008-03-13 Matsushita Electric Industrial Co., Ltd. Resource management device
CN101196856A (zh) * 2008-01-04 2008-06-11 太原理工大学 双端口访问单一动态存储器的接口

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080065801A1 (en) * 2004-03-12 2008-03-13 Matsushita Electric Industrial Co., Ltd. Resource management device
CN101082891A (zh) * 2007-05-10 2007-12-05 忆正存储技术(深圳)有限公司 并行闪存控制器
CN101196856A (zh) * 2008-01-04 2008-06-11 太原理工大学 双端口访问单一动态存储器的接口

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103064802A (zh) * 2011-10-21 2013-04-24 拉碧斯半导体株式会社 Ram存储装置
CN103064802B (zh) * 2011-10-21 2018-09-07 拉碧斯半导体株式会社 Ram存储装置
WO2017071373A1 (zh) * 2015-10-28 2017-05-04 华为技术有限公司 操作存储设备的控制方法和存储设备
US10656874B2 (en) 2015-10-28 2020-05-19 Huawei Technologies Co., Ltd. Storage device operation control method, and storage device
WO2022027196A1 (zh) * 2020-08-03 2022-02-10 Oppo广东移动通信有限公司 共享内存处理装置、调制解调器以及方法和存储介质

Also Published As

Publication number Publication date
CN101980140B (zh) 2012-02-22

Similar Documents

Publication Publication Date Title
CN109271335B (zh) 一种多通道数据源ddr缓存的fpga实现方法
CN102981776B (zh) 双倍数据率虚拟静态随机存取存储器及其控制器、存取与操作方法、写入与读取方法
CN102023956B (zh) 集成电路芯片中串行外设从器件接口结构及数据读写方法
WO2021207919A1 (zh) 控制器、存储器件访问系统、电子设备和数据传输方法
CN103297055A (zh) 一种采用fpga实现多路串行adc同步的装置
CN102412808B (zh) 一种基于fpga的高性能多路fir数字抽取滤波器及其读写方法
CN105468547A (zh) 一种基于axi总线的便捷可配置帧数据存取控制系统
CN104242981B (zh) 一种基于软件无线电的嵌入式通讯装置
CN203812236U (zh) 一种基于处理器和现场可编程门阵列的数据交换系统
CN116841932B (zh) 一种可灵活连接的便携式高速数据存取设备及其工作方法
WO2016095435A1 (zh) 一种多芯片级联的方法、芯片和装置、存储介质
CN102801744A (zh) 一种通信总线协议及包括该协议的系统
CN109800193A (zh) 一种ahb总线访问片上sram的桥接装置
CN112306924A (zh) 一种数据交互方法、装置、系统及可读存储介质
CN105355229A (zh) 异步电路系统对同步随机存储器的写入电路和读取电路
CN101980140B (zh) 一种ssram访问控制系统
CN106843023B (zh) 一种基于fpga的电力数据采集系统
CN106502580A (zh) 一种深存储器以及测量仪器
CN110008162A (zh) 一种缓冲接口电路及基于该电路传输数据的方法和应用
US8463959B2 (en) High-speed interface for daisy-chained devices
CN201876872U (zh) 一种大容量数据采集装置
CN107066419B (zh) 可扩展的自适应n×n通道数据通信系统
CN103425434A (zh) 一种多通道读/写ram的电路和方法
CN102043590B (zh) 一种dpram访问控制系统
CN201918981U (zh) 双相哈佛码总线信号编解码电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20200119

Address after: 430073 Hubei province Wuhan Dongxin East Lake high tech Development Zone, Road No. 5

Patentee after: Wuhan Hongxin Communication Technology Co., ltd.

Address before: 100085, beacon building, building 1, building 5, East Road, Haidian District, Beijing

Patentee before: Beifang Fenghuo Tech Co., Ltd., Beijing

CP03 Change of name, title or address
CP03 Change of name, title or address

Address after: 430205 Hubei city of Wuhan province Jiangxia Hidden Dragon Island Tan lake two Road No. 1

Patentee after: CITIC Mobile Communication Technology Co., Ltd

Address before: 430073 Hubei province Wuhan Dongxin East Lake high tech Development Zone, Road No. 5

Patentee before: Wuhan Hongxin Telecommunication Technologies Co.,Ltd.

CP01 Change in the name or title of a patent holder
CP01 Change in the name or title of a patent holder

Address after: 430205 No.1 tanhu 2nd Road, Canglong Island, Jiangxia District, Wuhan City, Hubei Province

Patentee after: CITIC Mobile Communication Technology Co.,Ltd.

Address before: 430205 No.1 tanhu 2nd Road, Canglong Island, Jiangxia District, Wuhan City, Hubei Province

Patentee before: CITIC Mobile Communication Technology Co., Ltd