CN101975922A - 低功耗扫描测试电路及运行方法 - Google Patents

低功耗扫描测试电路及运行方法 Download PDF

Info

Publication number
CN101975922A
CN101975922A CN 201010502350 CN201010502350A CN101975922A CN 101975922 A CN101975922 A CN 101975922A CN 201010502350 CN201010502350 CN 201010502350 CN 201010502350 A CN201010502350 A CN 201010502350A CN 101975922 A CN101975922 A CN 101975922A
Authority
CN
China
Prior art keywords
scan
trigger
test
power consumption
low power
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN 201010502350
Other languages
English (en)
Inventor
叶波
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai University of Electric Power
University of Shanghai for Science and Technology
Original Assignee
Shanghai University of Electric Power
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai University of Electric Power filed Critical Shanghai University of Electric Power
Priority to CN 201010502350 priority Critical patent/CN101975922A/zh
Publication of CN101975922A publication Critical patent/CN101975922A/zh
Pending legal-status Critical Current

Links

Images

Abstract

本发明涉及一种低功耗扫描测试电路及运行方法,通过在传统的扫描触发器的基础上,加上一个简单的2输入或非逻辑门,并且对扫描链的结构稍加改进,每个低功耗扫描触发器的扫描输入端SD连接到前一个低功耗扫描触发器的SQ端,这样可实现在测试向量进行扫描移入和测试结果进行扫描移出过程中,组合逻辑部分没有动态跳变功耗产生,极大地降低了测试功耗,而且仅有很少的硬件开销。为集成电路工艺和设计技术的发展提供了支持,保证了系统芯片的正常工作。

Description

低功耗扫描测试电路及运行方法
技术领域
本发明涉及一种低功耗集成电路,特别涉及一种低功耗扫描测试电路。
背景技术
随着集成电路工艺和设计技术的发展,集成电路已经发展到系统芯片(SoC)和片上网络(NoC)时代,而且芯片工作频率越来越高, 芯片测试时的功耗问题越来越严重。由于芯片正常工作时的输入数据存在很大的相关性,而测试时各输入数据之间的相关性却很低,导致电路的活动性在测试模式下远高于正常工作模式,使得芯片在测试模式下的功耗比正常模式下高出1-2倍左右。测试时的高功耗会降低手持电子设备的电池使用寿命,增加芯片的测试成本,降低芯片的可靠性,甚至直接烧坏芯片,导致芯片成品率降低。
当前,CMOS集成电路仍然占据主导地位,在目前的工艺条件下,源于漏电流的CMOS电路静态功耗还比较小,功耗主要来自动态功耗,而动态功耗主要由电路的输出状态跳变时对负载电容的充放电以及短路电流引起,该功耗直接取决于电路节点的跳变次数。因而最大限度地降低测试向量的跳变次数就成了降低测试功耗的关键。
扫描测试技术作为当前集成电路产业界主流的可测性设计方法,在集成电路设计中得到了广泛的应用。对于基于扫描结构的集成电路,测试时的功耗主要集中在时序扫描元件和组合逻辑电路中。在测试向量扫描移入和测试结果移出扫描链的过程中,组合逻辑中会有大量的冗余跳变,研究表明,在测试向量移入和测试结果移出扫描链的过程中,组合逻辑的功耗占总功耗的78%左右。因而,降低扫描测试功耗的关键就变为如何有效降低组合逻辑的动态跳变功耗。
扫描设计中的扫描链有助于初始化电路节点和捕获测试结果,提高电路的可控性和可观察性,从而提高故障覆盖率。图1为传统扫描测试结构中的扫描链结构。SDFF1,SDFF2,…, SDFFn为扫描触发器,SI为扫描输入端,SE为扫描控制端(‘0’时为正常工作模式,‘1’时为扫描测试模式),CK为扫描测试时钟,D1,D2,…,Dn为组合逻辑的输出信号,Q1,Q2,…,Qn为扫描触发器输出到组合逻辑的信号。
扫描测试的工作步骤如下:
 (1)将电路置成测试模式(SE=‘1’),利用扫描时钟CK和扫描输入端SI使扫描触发器置成全‘0’和全‘1’两种状态, 以检查每个扫描触发器是否具有2种稳定状态, 然后检查每个扫描触发器所有可能的当前状态和次态。
(2)从原始输入端和扫描输入端SI施加测试向量至电路的组合部分和扫描链,n个时钟周期后测试向量到达扫描链中所有的扫描触发器。
(3)将电路置成正常工作模式(SE=‘0’)1个时钟周期。
(4)返回测试模式(SE=‘1’),从扫描链中移出测试结果,在扫描输出端SO和原始输出端进行观察(或把测试结果进行压缩,并传送到自动测试设备ATE中进行比较分析)。
(5)重复步骤(2)~(4),直至施加完所有测试向量。
图2为传统扫描测试结构中的扫描触发器结构。传统扫描触发器由一个D触发器和一个二路选通器MUX构成,扫描控制信号SE为逻辑‘0’时,D触发器的输入端D连接MUX的输入端D(即组合逻辑的输出数据D1,D2,…,Dn), 扫描控制信号SE为逻辑‘1’时,D触发器的输入端D连接MUX的输入端SD(即扫描输入端),扫描测试向量通过该端口移入至扫描链。Q为扫描触发器输出,该输出既连接相邻的下一个扫描触发器的扫描输入端,又输出至组合逻辑,Q端的输出数据仅仅在测试步骤(3)时对于组合逻辑来说有实际价值,在扫描向量移入和测试结果移出过程中,Q的数值对于组合逻辑没有任何意义。但由于Q值在不断跳变,所以组合逻辑产生大量无用的功耗。
发明内容
本发明是针对现在低功耗扫描测试结构中组合逻辑产生大量无用功耗的问题,提出了一种低功耗扫描测试电路结构及运行方法,可消除组合逻辑产生的无用功耗,从而降低整个集成电路芯片测试的功耗。
本发明的技术方案为:一种低功耗扫描测试电路,包括组合逻辑和扫描链,扫描链由n个低功耗扫描触发器串联而成,n为自然数,扫描输入端为SI,扫描控制端为SE,接每个低功耗扫描触发器控制端,扫描测试时钟为CK,接每个低功耗扫描触发器的时钟输入端,D1,D2,…,Dn为组合逻辑的输出到扫描链的各个低功耗扫描触发器的信号,Q1,Q2,…,Qn为各个低功耗扫描触发器输出到组合逻辑的信号,每个低功耗扫描触发器的扫描输入端SD连接到前一个低功耗扫描触发器 的SQ端。
所述低功耗扫描触发器由一个D触发器、一个二路选通器MUX和一个2输入或非门构成,组合逻辑的输出D与扫描输入端SD共同输入到二路选通器MUX,二路选通器MUX输出端接D触发器输入,扫描控制端SE与D触发器输出QN共同输入2输入或非门,2输入或非门的输出为低功耗扫描触发器输出到组合逻辑的信号,D触发器输出Q为低功耗扫描触发器的SQ端。
一种低功耗扫描测试电路的运行方法,包括低功耗扫描测试电路,方法具体运行步骤如下:
1)将低功耗扫描测试电路置成测试模式,即SE=‘1’,利用扫描时钟CK和扫描输入端SI使低功耗扫描触发器置成全‘0’和全‘1’两种状态,并检查每个扫描触发器是否具有2种稳定状态, 然后检查每个扫描触发器所有可能的当前状态和次态;
2)从原始输入端和扫描输入端SI施加测试向量至低功耗扫描测试电路的组合部分和扫描链,n个时钟周期后测试向量到达扫描链中所有的低功耗扫描触发器;
3)将电路置成正常工作模式,即SE=‘0’,1个时钟周期,扫描触发器的输出一组完整的测试向量Q1,Q2,…,Qn和原始输入信号被一起施加到组合逻辑,产生输出结果, 输出结果通过组合逻辑的输出D1,D2,…,Dn输入至各个低功耗扫描触发器;
4)返回测试模式,即SE=‘1’, 从扫描链中移出测试结果,在扫描输出端SO和原始输出端进行观察;
5)重复步骤(2)~(4), 直至施加完所有测试向量。
本发明的有益效果在于:本发明低功耗扫描测试电路及运行方法,对待测电路中扫描链结构的改进,大幅降低测试时的动态功耗,为集成电路工艺和设计技术的发展提供了支持,保证了系统芯片的正常工作。
附图说明
图1为传统扫描链结构图;
图2为传统扫描触发器结构图;
图3为本发明低功耗扫描测试电路结构框图;
图4为本发明低功耗扫描测试电路中低功耗扫描触发器结构图;
图5为本发明低功耗扫描触发器工作时的波形图;
图6为本发明扫描测试原理框图。
具体实施方式
图3为所示的低功耗扫描测试结构框图,在测试向量移入和测试结果移出扫描链的过程中扫描触发器输出至组合逻辑的数据保持为逻辑‘0’,从而大幅降低功耗。
图3中,SDFF1,SDFF2,…, SDFFn为低功耗扫描触发器,SI为扫描输入端,SE为扫描控制端(‘0’时为正常工作模式,‘1’时为扫描测试模式),CK为扫描时钟,D1,D2,…,Dn为组合逻辑的输出信号,Q1,Q2,…,Qn为扫描触发器输出至组合逻辑的信号。 与传统扫描结构不同的是,每个扫描触发器的扫描输入端(SD)连接到前一个扫描触发器的SQ端。在测试向量从SDFF1开始到SDFFn依次进行的扫描移位过程中以及测试结果移出扫描链的过程中,每个扫描触发器的输出Q端始终保持为数值‘0’,在此过程中,原始输入端也同样保持原有的数值不变,这样组合逻辑中各电路节点没有任何跳变,保证了该过程中组合逻辑的功耗能降到最低。
图3中扫描测试的工作原理如下:
(1)将电路置成测试模式(SE=‘1’),利用扫描时钟CK和扫描输入端SI使扫描触发器置成全‘0’和全‘1’两种状态以检查每个扫描触发器是否具有2种稳定状态, 然后检查每个扫描触发器所有可能的当前状态和次态。
(2)从原始输入端和扫描输入端SI施加测试向量至电路的组合部分和扫描链,n个时钟周期后测试向量到达扫描链中所有的扫描触发器。
(3)将电路置成正常工作模式(SE=‘0’)1个时钟周期,扫描触发器的输出Q1,Q2,…,Qn(完整的一组测试向量)和原始输入信号被一起施加到组合逻辑,产生输出结果, 输出结果通过组合逻辑的输出D1,D2,…,Dn输入至扫描触发器SDFF1,SDFF2,…,SDFFn。
(4)返回测试模式(SE=‘1’), 从扫描链中移出测试结果,在扫描输出端SO和原始输出端进行观察(或把测试结果进行压缩,并传送到自动测试设备ATE中进行比较分析)。
(5)重复步骤(2)~(4), 直至施加完所有测试向量。
以上测试步骤(1)~(4)中,过程(1),(2),(4)中扫描触发器的所有输出Q1,Q2,…,Qn始终保持逻辑‘0’,组合逻辑没有跳变功耗产生, 仅在步骤(3)中组合逻辑的输入可能有跳变,而且仅有一个时钟周期,该跳变产生的功耗较小。
图4为图3所示低功耗扫描触发器的实现结构,低功耗扫描触发器由一个D触发器、一个二路选通器MUX和一个2输入或非门NOR构成,扫描控制信号SE为逻辑‘0’时,D触发器的输入端D连接MUX的输入端D(即组合逻辑的输出数据D1,D2,…,Dn), 扫描控制信号SE为逻辑‘1’时,D触发器的输入端D连接MUX的输入端SD(即扫描输入端),扫描测试向量通过该端口移入至扫描链。或非门NOR的输出端Q为扫描触发器输出,该端口连接相邻的下一个扫描触发器的扫描输入端SD,扫描触发器的SQ端(即D触发器的Q端)连接组合逻辑。可以很明显看出,当扫描控制信号SE为逻辑‘1’时,无论D触发器的输出端QN为何值,或非门NOR的输出值一直保持逻辑‘0’;当SE为逻辑‘0’时,扫描触发器的输出端Q与D触发器的输出端Q的数值相同。从而实现在测试向量扫描移入和测试结果扫描移出过程中组合逻辑没有动态跳变功耗产生。
图5为扫描输入SI和扫描输出结果均为‘1’时低功耗扫描触发器工作时的波形图。CK为扫描时钟,SE为扫描控制信号,扫描输入和扫描输出时该信号均为逻辑‘1’,对组合逻辑进行测试时,该信号为逻辑‘0’,扫描触发器的Q输出端在SE为逻辑‘0’时其数值与SQ端信号相同,此时,Q端为扫描移入的测试向量。 
与传统扫描触发器相比,本发明仅仅需要增加一个2输入或非门(4个MOS晶体管),即可实现组合逻辑功耗的大幅降低。
本发明可应用在集成电路设计中,用来降低测试时的动态功耗。其典型的应用如图6所示。测试系统包括自动测试设备(ATE)和待测电路。待测电路中包括测试向量解压缩电路、测试响应压缩电路、扫描链、组合逻辑和其他电路(图中省略)。测试前首先使用软件工具按照一定的压缩算法对原始测试向量集进行压缩,并将压缩后的测试向量集存储到自动测试设备ATE中。在测试准备阶段,将压缩过的激励装载到待测电路中的测试激励解压缩电路,解压缩电路将测试数据解码后通过扫描链施加到待测芯核(组合逻辑、IP核等)上。在测试阶段,捕获到测试响应后,对响应信号进行压缩,把结果和ATE中存储的期望结果相比较,以确定芯片是否有故障。

Claims (3)

1.一种低功耗扫描测试电路,包括组合逻辑和扫描链,扫描链由n个低功耗扫描触发器串联而成,n为自然数,扫描输入端为SI,扫描控制端为SE,接每个低功耗扫描触发器控制端,扫描测试时钟为CK,接每个低功耗扫描触发器的时钟输入端,D1,D2,…,Dn为组合逻辑的输出到扫描链的各个低功耗扫描触发器的信号,Q1,Q2,…,Qn为各个低功耗扫描触发器输出到组合逻辑的信号,其特征在于,每个低功耗扫描触发器的扫描输入端SD连接到前一个低功耗扫描触发器的SQ端。
2.根据权利要求1所述低功耗扫描测试电路,其特征在于,所述低功耗扫描触发器由一个D触发器、一个二路选通器MUX和一个2输入或非门构成,组合逻辑的输出D与扫描输入端SD共同输入到二路选通器MUX,二路选通器MUX输出端接D触发器输入,扫描控制端SE与D触发器输出QN共同输入2输入或非门,2输入或非门的输出为低功耗扫描触发器输出到组合逻辑的信号,D触发器输出Q为低功耗扫描触发器的SQ端。
3.一种低功耗扫描测试电路的运行方法,包括低功耗扫描测试电路,其特征在于,方法具体运行步骤如下:
1)将低功耗扫描测试电路置成测试模式,即SE=‘1’,利用扫描时钟CK和扫描输入端SI使低功耗扫描触发器置成全‘0’和全‘1’两种状态,并检查每个扫描触发器是否具有2种稳定状态, 然后检查每个扫描触发器所有可能的当前状态和次态;
2)从原始输入端和扫描输入端SI施加测试向量至低功耗扫描测试电路的组合部分和扫描链,n个时钟周期后测试向量到达扫描链中所有的低功耗扫描触发器;
3)将电路置成正常工作模式,即SE=‘0’,1个时钟周期,扫描触发器的输出一组完整的测试向量Q1,Q2,…,Qn和原始输入信号被一起施加到组合逻辑,产生输出结果, 输出结果通过组合逻辑的输出D1,D2,…,Dn输入至各个低功耗扫描触发器;
4)返回测试模式,即SE=‘1’, 从扫描链中移出测试结果,在扫描输出端SO和原始输出端进行观察;
5)重复步骤(2)~(4), 直至施加完所有测试向量。
CN 201010502350 2010-10-11 2010-10-11 低功耗扫描测试电路及运行方法 Pending CN101975922A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 201010502350 CN101975922A (zh) 2010-10-11 2010-10-11 低功耗扫描测试电路及运行方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 201010502350 CN101975922A (zh) 2010-10-11 2010-10-11 低功耗扫描测试电路及运行方法

Publications (1)

Publication Number Publication Date
CN101975922A true CN101975922A (zh) 2011-02-16

Family

ID=43575824

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 201010502350 Pending CN101975922A (zh) 2010-10-11 2010-10-11 低功耗扫描测试电路及运行方法

Country Status (1)

Country Link
CN (1) CN101975922A (zh)

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102692599A (zh) * 2011-03-25 2012-09-26 Lsi公司 用于集成电路测试的低功率且面积优化的扫描单元
CN103983912A (zh) * 2014-05-05 2014-08-13 三星半导体(中国)研究开发有限公司 适用于片上系统的扫描测试控制电路
CN104321655A (zh) * 2012-05-14 2015-01-28 德克萨斯仪器股份有限公司 能够生成用于扫描测试的测试模式控制信号的集成电路
CN105807206A (zh) * 2016-03-11 2016-07-27 福州瑞芯微电子股份有限公司 一种芯片测试时钟电路及其测试方法
CN108169665A (zh) * 2017-11-28 2018-06-15 深圳市时代云海科技有限公司 一种芯片低功耗测试电路和方法
CN112597720A (zh) * 2020-12-28 2021-04-02 海光信息技术股份有限公司 一种功耗数据的收集方法、装置
CN112805577A (zh) * 2019-12-30 2021-05-14 成都海光集成电路设计有限公司 芯片、芯片测试方法及电子设备
CN114113989A (zh) * 2022-01-26 2022-03-01 成都爱旗科技有限公司 一种dft测试装置、测试系统以及测试方法
CN114217212A (zh) * 2021-12-15 2022-03-22 四川创安微电子有限公司 一种降低扫描链测试中移位阶段功耗的方法及电路
CN115469214A (zh) * 2022-10-31 2022-12-13 南京邮电大学 一种基于扫描链分段控制的低功耗扫描测试电路

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1122918A (zh) * 1994-08-29 1996-05-22 松下电器产业株式会社 具有可测试部件块的半导体集成电路
CN101216532A (zh) * 2008-01-16 2008-07-09 闫永志 一种时序电路中降低扫描功耗的方法
US20080195346A1 (en) * 2007-02-12 2008-08-14 Xijiang Lin Low power scan testing techniques and apparatus

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1122918A (zh) * 1994-08-29 1996-05-22 松下电器产业株式会社 具有可测试部件块的半导体集成电路
US20080195346A1 (en) * 2007-02-12 2008-08-14 Xijiang Lin Low power scan testing techniques and apparatus
CN101216532A (zh) * 2008-01-16 2008-07-09 闫永志 一种时序电路中降低扫描功耗的方法

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
《固体电子学研究与进展》 19950831 叶波等 部分并行扫描法可测性设计的一种新结构 第15卷, 第3期 *
《湖南大学学报》 20091231 张红南等 一种有效降低扫描结构测试功耗的方法 第36卷, 第12期 *

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102692599A (zh) * 2011-03-25 2012-09-26 Lsi公司 用于集成电路测试的低功率且面积优化的扫描单元
CN104321655A (zh) * 2012-05-14 2015-01-28 德克萨斯仪器股份有限公司 能够生成用于扫描测试的测试模式控制信号的集成电路
CN103983912A (zh) * 2014-05-05 2014-08-13 三星半导体(中国)研究开发有限公司 适用于片上系统的扫描测试控制电路
CN103983912B (zh) * 2014-05-05 2017-07-11 三星半导体(中国)研究开发有限公司 适用于片上系统的扫描测试控制电路
CN105807206A (zh) * 2016-03-11 2016-07-27 福州瑞芯微电子股份有限公司 一种芯片测试时钟电路及其测试方法
CN108169665A (zh) * 2017-11-28 2018-06-15 深圳市时代云海科技有限公司 一种芯片低功耗测试电路和方法
WO2021134220A1 (zh) * 2019-12-30 2021-07-08 成都海光集成电路设计有限公司 芯片、芯片测试方法及电子设备
CN112805577A (zh) * 2019-12-30 2021-05-14 成都海光集成电路设计有限公司 芯片、芯片测试方法及电子设备
US11686771B2 (en) 2019-12-30 2023-06-27 Chengdu Haiguang Integrated Circuit Design Co., Ltd. Chip, chip testing method and electronic device
CN112805577B (zh) * 2019-12-30 2023-09-15 成都海光集成电路设计有限公司 芯片、芯片测试方法及电子设备
CN112597720A (zh) * 2020-12-28 2021-04-02 海光信息技术股份有限公司 一种功耗数据的收集方法、装置
CN112597720B (zh) * 2020-12-28 2023-03-21 海光信息技术股份有限公司 一种功耗数据的收集方法、装置
CN114217212A (zh) * 2021-12-15 2022-03-22 四川创安微电子有限公司 一种降低扫描链测试中移位阶段功耗的方法及电路
CN114217212B (zh) * 2021-12-15 2023-09-01 四川创安微电子有限公司 一种降低扫描链测试中移位阶段功耗的方法及电路
CN114113989A (zh) * 2022-01-26 2022-03-01 成都爱旗科技有限公司 一种dft测试装置、测试系统以及测试方法
CN115469214A (zh) * 2022-10-31 2022-12-13 南京邮电大学 一种基于扫描链分段控制的低功耗扫描测试电路
CN115469214B (zh) * 2022-10-31 2023-02-14 南京邮电大学 一种基于扫描链分段控制的低功耗扫描测试电路

Similar Documents

Publication Publication Date Title
CN101975922A (zh) 低功耗扫描测试电路及运行方法
KR100790238B1 (ko) 스캔 회로
CN107064784B (zh) 存在较慢扫描输出时实现较高扫描量的非隔行扫描操作
US9222979B2 (en) On-chip controller and a system-on-chip
US9341674B2 (en) Scan test circuit, test pattern generation control circuit, and scan test control method
US8856601B2 (en) Scan compression architecture with bypassable scan chains for low test mode power
CN102043122B (zh) 一种改进扫描链单元及基于该单元的非并发测试方法
US8677201B2 (en) Semiconductor integrated circuit and method of retrieving signal to semiconductor integrated circuit
CN102323538B (zh) 基于改进测试向量集的部分扫描的扫描单元的设计方法
TWI403745B (zh) 非同步掃描鍊電路
CN103091620A (zh) 一种针对扫描测试中捕获功耗的优化方法
CN103576076A (zh) 用于执行扫描测试的系统和方法
CN110007217B (zh) 一种低功耗边界扫描测试方法
CN105445653A (zh) 具有低功耗扫描触发器的集成电路
Badereddine et al. Minimizing peak power consumption during scan testing: test pattern modification with X filling heuristics
CN102353893B (zh) 一种改进扫描链单元及基于该改进扫描链单元的在线测试方法
CN101216532A (zh) 一种时序电路中降低扫描功耗的方法
Wen et al. A capture-safe test generation scheme for at-speed scan testing
CN102749574B (zh) 扫描测试方法及电路
CN101533069B (zh) 集成电路的复合扫描单元
JP5311351B2 (ja) 生成装置、生成方法及びプログラム
CN1323298C (zh) 一种应用于系统级芯片测试中的芯核并行包装电路和方法
US7941715B2 (en) Asynchronous set-reset circuit device
Pon et al. Analysis of switching activity in various implementation of combinational circuit
CN104935324A (zh) 一种双硅通孔在线自容错结构

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20110216