CN101939662A - 同步多个测量信道组件和/或测量设备的方法及相应测量设备 - Google Patents

同步多个测量信道组件和/或测量设备的方法及相应测量设备 Download PDF

Info

Publication number
CN101939662A
CN101939662A CN200880100533XA CN200880100533A CN101939662A CN 101939662 A CN101939662 A CN 101939662A CN 200880100533X A CN200880100533X A CN 200880100533XA CN 200880100533 A CN200880100533 A CN 200880100533A CN 101939662 A CN101939662 A CN 101939662A
Authority
CN
China
Prior art keywords
signal
measuring equipment
clock signal
measured channel
phase
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN200880100533XA
Other languages
English (en)
Other versions
CN101939662B (zh
Inventor
戈特弗里德·霍尔茨曼
沃纳·米特迈尔
安东·斯坦格尔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rohde and Schwarz GmbH and Co KG
Original Assignee
Rohde and Schwarz GmbH and Co KG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rohde and Schwarz GmbH and Co KG filed Critical Rohde and Schwarz GmbH and Co KG
Publication of CN101939662A publication Critical patent/CN101939662A/zh
Application granted granted Critical
Publication of CN101939662B publication Critical patent/CN101939662B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/31725Timing aspects, e.g. clock distribution, skew, propagation delay
    • G01R31/31726Synchronization, e.g. of test, clock or strobe signals; Signals in different clock domains; Generation of Vernier signals; Comparison and adjustment of the signals
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/319Tester hardware, i.e. output processing circuits
    • G01R31/3193Tester hardware, i.e. output processing circuits with comparison between actual response and known fault free response
    • G01R31/31937Timing aspects, e.g. measuring propagation delay
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Measuring Phase Differences (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Position Fixing By Use Of Radio Waves (AREA)
  • Arrangements For Transmission Of Measured Signals (AREA)

Abstract

本发明涉及用于同步测量信道组件(2,3,4)的方法和测量设备。由参考信号源(5)产生参考信号。向测量设备(1)的各个测量信道组件(2,3,4)供应参考信号。时钟信号发生器(19)用于产生低频的时钟信号,时钟信号发生器(19)通过相同长度的相应连接线路(17,18)连接至每个测量信道组件(2,3,4)。为了将每个测量信道组件(2,3,4)中的参考信号的相位校正至时钟信号的相位,通过相位校正元件(11)供应时钟信号。

Description

同步多个测量信道组件和/或测量设备的方法及相应测量设备
技术领域
本发明涉及用于同步至少一个测量设备的多个测量信道组件、多个测量设备的方法,并且涉及相应测量设备。
背景技术
在例如现代移动无线系统中的测量迄今为止是由移动无线测量设备实施的,移动无线测量设备以单信道或者以相对未准确同步的多个信道操作。同步通过例如大约10MHz范围内的同步信号实现。然而,这种同步对于使用现代移动无线方法的测量来说是不够的。在此上下文中,需要具有小于10纳秒的准确度的同步。
发明内容
因此,本发明的目的在于提供用于同步测量设备的多个测量信道组件、多个测量设备的方法以及相应测量设备,与已知的测量设备相比,本发明的测量设备的同步得到了改善。
该目的由根据具有权利要求13和19的特征的发明的测量设备以及具有权利要求1和10的特征的方法实现。
根据本发明的用于同步多个测量信道组件的测量设备包括至少两个测量信道组件。在所述测量设备中,由时钟信号源产生时钟信号。产生时钟信号的时钟信号源在任何情况下均通过连接线路,以使时钟信号被供给测量信道组件的方式,被连接至测量设备的每个测量信道组件。这里,时钟发生器与测量信道组件之间的连接线路具有相同的延迟时间。这例如通过相同长度的同轴线缆实现。每个测量信道组件提供用于产生组件时钟信号的组件信号源以及相位校正元件,通过该相位校正元件,组件时钟信号关于其相位位置被校正在时钟信号上。
根据本发明方法的优点在于,多个测量信道组件以相同的频率操作。通过将时钟信号作为相位参考的基础,来校正测量设备的每个测量信道组件中的相对相位。被提供用于进一步的测量任务的经相位校正的组件时钟信号在测量设备的每个测量信道组件中具有相同的相位位置。因此,即使是在例如现代移动无线系统中的困难的测量任务,也可以使用这种多信道测量系统来实现。
根据本发明的进一步扩展的优点在从属权利要求中确定。
具体来说,每个测量信道的相位校正元件提供相位检测器是有利的。为了校正组件时钟信号的相位位置,在相位检测器内提供组件时钟信号,或根据组件时钟信号产生的输出时钟信号,以及测量设备的时钟信号。在这里,输出时钟信号是例如由分频器从每个测量信道组件中的组件时钟信号产生的信号。
此外,由相位检测器产生控制信号用于控制可控相移器是有利的。相移器也是相位校正元件的部件,并且连接至相位检测器。因此,组件时钟信号的相位位置的校正在每个测量信道组件内实施。相应地,由于可以独立于延迟时间偏移,例如该延迟时间偏移是作为测量信道组件在测量设备内的布置不同的结果而发生的,由相位校正元件中的相位检测器在本地环境中确定必需的相位校正,因此可以给测量信道组件供应参考信号作为组件时钟信号。作为组件时钟信号的参考信号可以说在测量信道组件内部关于其相位位置被校正,然后以同步方式可用于测量信道组件的测量任务。
可替换地,还可以提供在测量信道组件内部产生组件时钟信号的可控振荡器。
此外,在测量设备内针对各个测量信道组件以共有方式产生的时钟信号上添加标记是有利的。该标记提供例如与时钟信号相比相对较低的频率。作为该较低频率的结果,可以对不同处理步骤的共同时间点的控制进行同步。使用通过标记而印到或添加到时钟信号上的这种相对较低频的时间戳,可以对测量软件进行例如时序控制。这可以读出较低频的时间戳信号,以便实施测量任务,或可以将其转换为控制指令。
该时钟信号优选根据参考信号产生。例如,在测量设备中产生的或者供给测量设备的高频参考信号可以使用分频器被分频为较低的频率。然后,以此方式根据参考信号产生的测量设备的时钟信号形成各个测量信道组件的相位参考。出于此目的,时钟信号发生器被连接至参考信号源,作为测量设备的时钟信号源。
根据本发明,多个测量设备可以被彼此同步。出于此目的,本发明可以不仅同步一个测量设备内的多个测量信道,包括相位位置,并且还可以以在测量设备范围的方式进行多个测量设备的同步,其中每个测量设备可以提供多个测量信道或测量信道组件。还可以进行各自仅具有一个测量信道的多个测量设备的同步。出于此目的,系统同步信号源产生的系统同步信号从一个测量设备传输到整个测量系统中的每个另外的测量设备,并且传输到该测量设备本身。这里,该系统同步信号的延迟时间相同。在每个测量设备中,产生时钟信号的时钟信号源可用。然后,借助于第二相位校正元件可以将时钟信号校正至通过每个测量设备的测量设备输入端供应的系统同步信号的相位位置。
为了使各个测量设备彼此同步,可用的时钟信号或在每个测量设备内产生的时钟信号关于其相位位置被校正至所供应的系统同步信号的相位位置。为了校正时钟信号的相位位置,所供应的系统同步信号和时钟信号在第二相位校正元件中被供给第二相位校正元件的相位检测器。在根据测量设备的参考信号产生时钟信号的情况下,时钟信号所基于的参考信号关于其相位位置被校正,相应的,从该时钟信号得到的测量设备的时钟信号也关于其相位位置被校正。
应当记住的是,设备内测量信道组件的同步以及多个设备彼此同步的特征也可以被有利地结合在一起。设备彼此之间的同步以及测量信道组件的同步基于相同的原理。以下解释以测量设备为基础,这不仅允许系统的测量设备彼此之间的同步,也允许多个内部测量信道组件的同步。
附图说明
在附图中呈现并且在以下描述中更详细地解释本发明的优选实施例。附图如下:
图1示出根据本发明的具有多个测量信道组件的测量设备以及用于将多个测量设备彼此同步的设备的电路框图;
图2示出解释多个测量设备彼此之间的同步的图;以及
图3示出在系统内用于同步的信号的图。
具体实施方式
图1示意性地示出测量设备1的结构。测量设备1包括第一测量信道组件2和第二测量信道组件3。也可以在测量设备1中布置附加的测量信道组件,如由另外的测量信道组件4所示出的。测量信道组件2,3,...可以关于它们的配置而以相同的方式构建,用于对测量信道组件彼此同步。通过图1中所示的组件或结构元件,测量信道组件2,3,4,...还可以提供与它们各自的测量任务相对应的附加设备。例如,可以在每个测量信道组件中引入发射或接收设备,用于与图中未示出的移动无线设备通信。还可以在每个测量信道组件或单个测量信道组件中引入评估设备,例如用于确定测量设备1与所连接的移动无线设备之间的数据传输中的块误码率或比特误码率。
为了避免不必要的重复,仅参照测量信道组件2来解释用于在测量信道组件2,3,...中进行同步的每个例子中出现的部件。关于其它测量信道组件3,仅解释与第一测量信道组件2不同之处。
在测量设备1中提供参考信号源5。该参考信号源5输出参考信号,该参考信号用作测量信道组件2,3,4的同步和多个测量设备彼此之间的同步的基础。对于测量信道组件2,3,...的同步,参考信号被供给分配器6。分配器6部分地连接至各个测量信道组件2,4,...,并将参考信号供给这些测量信道组件2,4,...。在这里,参考信号到各个测量信道组件2,4,...的延迟时间可以不同。
参考信号源5基于例如内部信号发生器7在设备内部所产生的供应信号而产生参考信号。参考信号基于通过选择开关9供给参考信号源5的该信号例如以800MHz产生。该高频参考信号提供良好的谱纯度,这对进一步的应用,特别是对从参考信号产生另外的频率或信号来说是有利的。由于在根据本发明的测量设备1的情况下,参考信号不需要以同步方式供给测量信道组件2,4,...,因此测量信道组件2,4,...在测量设备内的布置是可随意调节的。因为在第一分配器6与测量信道组件2,4,...之间,参考信号不是必须要有相同的延迟时间,所以可以依据经济标准来实施测量设备的印刷电路板上的布置。
在如图1中所示的信号发生器7的信号通过选择开关9被供给参考信号源5的时候,还在测量设备1中附加提供信号输入端8。通过信号输入端8,还可以通过选择开关9向参考信号源5供应信号。这将在以下参考图2进行更详细的解释。信号发生器7优选是稳频信号发生器,例如OXCO(恒温控制振荡器)。
如果参考信号所基于的信号在测量设备1的这种OXCO中产生,则该信号同时可以被供给连接至测量设备1的另外的测量设备。出于此目的,该信号在选择开关9与参考信号源5之间被提取并被供应到测量设备1的信号输出端10。该信号输出端的使用将在以下对多个测量设备1的彼此同步的解释中进行更详细的解释。
为了使多个测量信道组件2,3,...彼此同步,在每个测量信道组件2,3,...中布置第一相位校正元件11。第一相位校正元件11提供相移器12,参考信号通过连接在其输入端处的分配器6被供给该相移器12。在供应参考信号的情况下,通过参考信号形成组件时钟信号。在测量信道组件2,4,...中进行进一步处理之前,进来的参考信号在相移器12中关于其相位被移位。经相位校正的参考信号在通过相移器12输出之后,可以直接被用于进一步的任务,或者被供给分频器13,如图1中以示例方式所示出的。
然而,如针对测量信道组件2所示,组件时钟信号也可以在测量信道组件内由可控振荡器12’产生。在所示的示例性实施例中,低频输出时钟信号在两种情况下均通过分频器13根据测量信道组件2,3的组件时钟信号产生。
输出时钟信号被供给第二分配器14。在第二分配器14内,具体来说,使用输出时钟信号作为时间基础从第二分配器14向外传输到其它部件,现在需要相同的信号路径长度,从而使通过第二分配器14分配的输出时钟信号以同相方式到达与测量有关的所有结构单元。第二分配器14的一分支通过连接线路16被供给相位校正元件11的相位检测器15。因此,最初从具有未知相位位置的参考信号产生的输出信号被供给相位校正元件11。测量设备1的时钟信号也被供给所有的测量信道组件2,3,4,...,如以示例方式所示出的,分别通过具有相同信号路径长度的线路17和18被供给第一测量信道组件2和第二测量信道组件3。相应地,该时钟信号还将到达测量信道组件2,3,...的具有相同相位位置的信号供给所有的测量信道组件2,3,4。该时钟信号还通过线路17被供给相位检测器15。相应地,相位检测器15根据通过线路17供应的时钟信号和通过连接线路16供应的输出时钟信号产生相位差。以该相位差为基础,相位检测器15产生控制信号,可控相移器12通过该控制信号被控制。在测量信道组件2和4的情况下,以该控制信号为基础,以使得组件时钟信号,进而最终的输出时钟信号,与测量设备1的时钟信号不具有相移的方式,由相移器12对进来的参考信号进行移位。在这里,时钟信号和输出时钟信号不是必须要具有相同的频率。例如,这些信号还可以相对彼此以整数比率来布置。
在测量信道组件3内由可控振荡器12’产生组件时钟信号的情况下,可控振荡器12’由相位检测器15控制。这里,同样可以由分频器进行分频。应当注意,可以提供分频,但组件时钟信号本身也可以被供给相位检测器15。
此外,如果例如在各个测量信道组件2,3,4,...内的时钟信号到相位检测器15的信号路径长度不同,则可以通过连接线路16来实施信号路径长度补偿。
在所示出的示例性实施例中,参考信号源5产生的参考信号还被用作产生时钟信号的基础。出于此目的,时钟信号发生器19通过线路20连接至参考信号源5,作为时钟信号源。在时钟信号源19中,时钟信号根据参考信号产生并被供给第二分配器23。在这里,以在第二分配器23的输出端处以相同的延迟时间输出时钟信号发生器19中产生的时钟信号的方式,来构建第二分配器23。此外,线路17、18的长度相同,从而使时钟信号以相同的相位位置被供给各个测量信道组件2,3,...。可以在测量设备1中布置例如同轴线缆作为线路17、18。
在连接线路20内提供第二分频器22,第二分频器22根据高频参考信号产生相对较低频的信号,然后该相对较低频的信号由时钟信号发生器19作进一步处理,以形成相对较低频的时钟信号。这种分频是可选的。通过使用例如100MHz的相对较低频的时钟信号,更容易控制测量设备内的延迟时间长度。因此,尽管对于每个测量信道组件2,3,...的测量任务的实施来说,高频参考信号被分别供应,或新的组件时钟信号被产生,但是根据参考信号产生的较低频的时钟信号为对测量信道组件2,3,...提供共同时间基础提供了可能。
可以由时钟信号发生器19在时钟信号上附加添加标记。这种标记可以借助于时间戳信号来实现。时间戳信号的添加可以是在例如被设计为方波信号的时钟信号中提供空白间隔。这将在以下参考图3进行更详细的解释。这种时间戳信号相对于时钟信号关于其频率再次被减小,使得时间戳信号以该频率被供给测量信道组件2,3,...,其可以由测量软件进行处理。为了在每个测量信道组件2,3,...中记录时间戳,提供时间戳检测器24。时间戳检测器24识别空白间隔,并将其供给诸如中央处理器之类的另外部件25。
标记还可以通过协议来传输。例如,可以通过编码调制来实施标记。
虽然到现在为止的描述已经解释了一个测量设备内多个测量信道组件2,3,...的同步,每个测量设备1也以多个测量设备1可以以共同时间基础彼此被同步的方式来配置。出于此目的,在连接线路20中提供第二相位校正元件21。使用第二相位校正元件21,在产生处于相同相位位置的时钟信号之前,用于在每一个测量设备1中产生时钟信号的参考信号被引入连接线路20中。出于此目的,第二相位校正元件21同样包括相位检测器27,相位检测器27的控制连接被连接至可控相移器28。连接线路20,在以此方式分叉的参考信号被供给分频器22或供给时钟信号发生器19之前,将参考信号引向可控相移器28。为了产生可控相移器28的控制信号,第二分配器23通过时钟信号回馈线路29连接至第二相位校正元件21的相位检测器27。时钟信号回馈线路29与线路17、18的长度相同。
通过系统同步信号发生器30产生的系统同步信号被相位检测器27用作比较基础。系统同步信号也基于参考信号源5所产生的参考信号而产生。出于此目的,连接线路20通过第二分频器31将参考信号源5直接产生的参考信号分叉,并导向系统信号发生器30。在这里,优选再次提供另一分频器31,以根据参考信号产生低频系统同步信号。由系统同步信号发生器30产生的系统同步信号被供给第三分路器32。来自系统同步信号发生器30的系统同步信号的延迟时间也是相同的。最初,对于第三分路器32的每个分支,提供从第三分路器32至测量设备输出连接端33的连接。这里,测量设备输出连接端33的数目对应于即将彼此连接的测量设备1的最大数目。通过回馈线路34,系统同步信号从外部被供给测量设备输入端35。对于多个测量设备1的彼此同步来说,这针对彼此连接的每一个测量设备实施,如以下在图2的解释中的描述。该回馈系统同步信号提供用于确定测量设备1的时钟信号的相位位置的基础。
在该示例中,提供了设备内部第三分配器。然而,不必说的是,系统同步信号源可以连接至单个测量设备输出端,并且可以提供另外的外部分配器。决定因素在于,系统同步信号从系统同步信号源直到所连接的测量设备的测量设备输入端或相应的相位检测器经过了相同的信号路径长度。
出于此目的,在相位检测器27中对回馈系统同步信号和内部回馈时钟信号彼此进行比较。如果这两个信号的相位位置彼此之间产生偏离,则由相位检测器27输出控制信号,如在第一相位检测器15的情况下已经描述的。该控制信号被供给第二相位校正元件21的相移器28。结果,供给相移器28的参考信号的相位被移位,直到回馈时钟信号与回馈系统同步信号具有可以忽略的相位差。
由于相同相位位置的系统同步信号,在任何情况下均通过系统同步信号回馈线路34供给待彼此同步的测量设备1,因此对系统同步信号进行的时钟信号关于其相位位置的相应的设备内部校准产生了同步的测量设备。而且,基于以此方式关于其相位位置被同步的各个测量设备的时钟信号,实现测量设备1中各个测量信道组件2,3,...的参考信号的相位校正。因此,最后,彼此连接的所有测量设备1的所有测量信道组件2,3,...在它们的相位位置上相同。因此,可以以相同时间方案来实施测量。在这里,对于复杂测量任务的控制来说,给相应的时钟信号提供空白脉冲是尤其有利的。同样,为了实现该测量设备范围,优选由系统同步信号发生器30将空白脉冲添加到系统同步信号上。这由相应设备36读出,其中结果被供给时钟信号发生器19。这以系统同步信号的空白脉冲为基础在每个测量设备1的时钟信号中产生空白脉冲。相应地,在每个测量设备1中,可以由各个测量信道组件2,3,...评估的空白脉冲在相同的时序点处出现。
测量设备连接端33可以连接至多个测量设备1’、1”、1”’,如进一步的虚线测量设备所示。测量设备1,1’,1”,...彼此之间的连接以图示说明的方式呈现于图2中。
图2的底部示出的测量设备1在其结构上对应于在图1中详细描述的测量设备,其它测量设备1’,1”也是如此。在这里,测量设备1充当“主设备”,而其它测量设备1’和1”操作为所谓的“从”测量设备。
一方面,参考信号源5所基于的信号通过测量设备1由多个测量设备的组合内的信号发生器7产生。相应地,测量设备1的参考信号源5通过选择开关9连接至信号源7。信号发生器7所产生的信号通过信号输出端10供给测量设备1’的信号输入端8,并通过其信号输出端10供给测量设备1”的信号输入端8。因此,测量设备1’,1”的选择开关9被置于它们各自的另一位置。从信号发生器7的信号出发,测量设备1,1’,1”的所有参考信号源5因而产生相同频率例如800MHz的参考信号。
对于每个测量设备1,1’,1”的各个测量信道组件2,3,...的同步来说,以参考测量设备1详细描述的方式在各个测量设备1,1’,1”内产生时钟信号。在设备内部产生的该时钟信号允许各个测量设备的所有测量信道组件2,3,...的内部同步。
比较而言,多个测量设备1,1’,1”的同步通过“主”测量设备1附加产生的系统同步信号来实施。该系统同步信号以参考测量设备1已经解释的方式产生,并且通过第三分配器32提供给多个输出连接端33。在任何情况下,这些输出连接端33之一通过系统同步信号回馈线缆34连接至测量设备1的测量设备输入端3,测量设备1’的测量设备输入端35,以及测量设备1”的测量设备输入端35。在这里,用于将输出连接端33连接至测量设备连接端35的线缆的长度相同。因此,系统同步信号到各个测量设备的延迟时间相同。相应地,可以通过系统同步信号,由相应的第二相位校正元件21进行测量设备中时钟信号的相位位置的校准。由于以相应的经相位校正的时钟信号为基础,在实现参考信号的相位校正,从而在内部实现测量设备1,1’,1”的测量信道组件2,3,...的内部同步,因此所有测量设备1,1’,1”的所有测量信道组件最终被彼此同步。
显而易见的是,测量设备的同步并不限于所示出的测量设备的测量信道组件的数目,也不限于所示出的测量设备的数目。
图3以示例方式示出如何根据共同参考信号产生使设备或相应测量信道组件2,3,...彼此同步所需的信号。开始点是例如800MHz的参考信号Fref。该信号具有高的谱纯度,并且被用作产生测量信道组件2,3,...的可选时间光栅和时钟信号Fsys的可选时间光栅的基础。时钟信号Fsys由时钟信号发生器19以分频后的参考信号Fref为基础产生,并且具有例如100MHz的频率。还在该时钟信号Fsys上添加时间戳信号Fts,现在该时钟信号Fsys具有例如仅1kHz的频率。一旦出现时间戳信号,时钟信号发生器19就在时钟信号发生器19最终输出修改后的时钟信号FsysCLK之前在时钟信号中产生空白脉冲。
以类似的方式,还从参考信号开始产生系统同步信号。在这里,也可以在系统同步信号上添加时间戳信号。以该添加了时间戳的信号为基础,可以以相同的时间定位各个测量设备1,1’,1”中的所有时间戳。
通过设备范围的系统同步到系统同步信号,各个测量设备的内部延迟时间差由同相系统同步信号的分配来补偿。由于这也可以针对去住测量信道组件2,4,...的参考信号的不同的内部延迟时间来实现,因此可以实现所有测量信道组件2,3,4,...的设备范围的系统同步。
本发明不限于所呈现的示例性实施例。具体而言,可以以有利的方式互相组合所示的示例的各个特征。

Claims (22)

1.一种用于同步至少一个测量设备(1,1′,1″)的多个测量信道组件(2,3,4)的方法,具有以下方法步骤:
产生时钟信号;
向所述测量信道组件(2,3,4)供应所述时钟信号,其中所述时钟信号到所述测量信道组件(2,3,4)的延迟时间具有相同的长度;
在每个所述测量信道组件(2,3,4)中产生组件时钟信号;以及
将每个测量信道组件(2,3,4)中的所述组件时钟信号的相位位置校正至所述时钟信号的相位位置。
2.如权利要求1所述的方法,其特征在于,
产生参考信号,并且至少在所述测量信道组件(2,3,4)的一部分中根据所述参考信号产生所述组件时钟信号。
3.如权利要求1或2所述的方法,其特征在于,
至少在所述测量信道组件(2,3,4)的一部分中,由可控振荡器产生所述组件时钟信号。
4.如权利要求1至3中任一项所述的方法,其特征在于,
为了校正所述相位位置,向相位检测器(15)供应所述时钟信号和相应的组件时钟信号或者根据所述组件时钟信号产生的测量信道组件(2,3,4)的输出时钟信号。
5.如权利要求4所述的方法,其特征在于,
通过所述相位检测器(15)产生用于控制可控相移器(12)的控制信号。
6.如权利要求4或5中任一项所述的方法,其特征在于,
向测量信道组件(2,3,4)的可控相移器(12)的输入端供应所述参考信号。
7.如权利要求4所述的方法,其特征在于,
由可控振荡器(12’)产生所述组件时钟信号,所述相位检测器(15)的控制信号被供给所述可控振荡器(12’)用于控制。
8.如权利要求1至7中任一项所述的方法,其特征在于,
在所述时钟信号上添加标记。
9.如权利要求1至8中任一项所述的方法,其特征在于,
所述时钟信号根据所述参考信号产生。
10.一种用于同步在任何情况下具有至少一个测量信道组件(2,3,4)的多个测量设备(1,1’,1”)的方法,具有以下方法步骤:
通过测量设备(1)产生系统同步信号;
向每个另外的测量设备(1’,1”)和用于产生的测量设备本身(1)供应所述系统同步信号,其中所述系统同步信号到所有测量设备(1,1’,1”)的延迟时间相同;
在每个所述测量设备(1,1’,1”)中产生时钟信号;以及
将每个测量设备(1,1’,1”)中的时钟信号的相位位置校正至所述系统同步信号的相位位置。
11.如权利要求10所述的方法,其特征在于,
每个测量设备(1,1’,1”)的时钟信号的相位位置被校正至所供应的系统同步信号的相位位置。
12.如权利要求10或11所述的方法,其特征在于,
对于所述测量设备(1,1’,1”)中的多个测量信道组件(2,3,4)的同步,实施根据权利要求1至9中任一项所述的方法。
13.一种测量设备,具有至少两个测量信道组件(2,3,4)和用于产生时钟信号的时钟信号源(19),该时钟信号源(19)在任何情况下均通过相同信号路径长度的连接线路(17,18)连接至每个测量信道组件(2,3,4),其中每个测量信道组件(2,3,4)提供用于产生组件时钟信号的组件信号源(12,12’),和用于将所述组件时钟信号的相位位置匹配至所述时钟信号的相位位置的相位校正元件(11)。
14.如权利要求13所述的测量设备,其特征在于,
每个测量信道组件(2,3,4)的相位校正元件(11)提供相位检测器(15)。
15.如权利要求14所述的测量设备,其特征在于,
所述相位校正元件(11)提供连接至所述相位检测器(15)的相移器(12)或可控振荡器(12’)。
16.如权利要求15所述的测量设备,其特征在于,
参考信号源(5)在任何情况下均连接至每个测量信道组件(2,3,4)的相移器(12)的输入连接端。
17.一种测量设备,具有用于产生时钟信号的时钟信号源(19)、连接至至少一个测量设备输出端的系统同步信号源,以及连接至测量设备输入端(35)、用于将所述时钟信号的相位位置匹配至通过所述测量设备输入端(35)供应的信号的相位位置的相位校正元件(21)。
18.如权利要求17所述的测量设备,其特征在于,
参考信号源(5)在任何情况下均连接至所述时钟信号源(19)和所述系统同步信号源(30)。
19.如权利要求17或18所述的测量设备,其特征在于,
所述测量设备提供至少两个测量信道组件(2,3,4),并且所述时钟信号源(19)在任何情况下均通过相同信号路径长度的连接线路(17,18)连接至每个测量信道组件(2,3,4),其中每个测量信道组件(2,3,4)提供用于产生组件时钟信号的组件信号源(12,12’)和用于将所述组件时钟信号的相位位置匹配至所述时钟信号的相位位置的相位校正元件(11)。
20.如权利要求19所述的测量设备,其特征在于,
每个测量信道组件(2,3,4)的相位校正元件(11)提供相位检测器(15)。
21.如权利要求20所述的测量设备,其特征在于,
所述相位校正元件(11)提供连接至所述相位检测器(15)的相移器(12)或可控振荡器(12’)。
22.如权利要求21所述的测量设备,其特征在于,
参考信号源(5)在任何情况下均连接至每个测量信道组件(2,3,4)的相移器(12)的输入连接端。
CN200880100533.XA 2007-07-26 2008-05-26 同步多个测量信道组件和/或测量设备的方法及相应测量设备 Expired - Fee Related CN101939662B (zh)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
DE102007034988.4 2007-07-26
DE102007034988 2007-07-26
DE102007046300A DE102007046300A1 (de) 2007-07-26 2007-09-27 Verfahren zur Synchronisation von mehreren Messkanalbaugruppen und/oder Messgeräten sowie entsprechendes Messgerät
DE102007046300.8 2007-09-27
PCT/EP2008/004178 WO2009012834A2 (de) 2007-07-26 2008-05-26 Verfahren zur synchronisation von mehreren messkanalbaugruppen und/oder messgeräten sowie entsprechendes messgerät

Publications (2)

Publication Number Publication Date
CN101939662A true CN101939662A (zh) 2011-01-05
CN101939662B CN101939662B (zh) 2014-03-19

Family

ID=40157447

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200880100533.XA Expired - Fee Related CN101939662B (zh) 2007-07-26 2008-05-26 同步多个测量信道组件和/或测量设备的方法及相应测量设备

Country Status (7)

Country Link
US (1) US8565293B2 (zh)
EP (1) EP2171490B1 (zh)
JP (1) JP5323826B2 (zh)
KR (1) KR101449615B1 (zh)
CN (1) CN101939662B (zh)
DE (1) DE102007046300A1 (zh)
WO (1) WO2009012834A2 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111510503A (zh) * 2020-04-28 2020-08-07 丁禹 一种采用通信联网平台的指定范围信号控制系统及方法

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102621376B (zh) * 2012-03-16 2014-06-11 国网电力科学研究院武汉南瑞有限责任公司 一种高低电位多电学参量高精度同步测量方法及装置
DE102014203968A1 (de) 2014-03-05 2015-09-10 Brose Fahrzeugteile Gmbh & Co. Kommanditgesellschaft, Hallstadt Steuergerät für ein Mehrspannungsbordnetz eines Fahrzeugs

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4928278A (en) * 1987-08-10 1990-05-22 Nippon Telegraph And Telephone Corporation IC test system
US20020048337A1 (en) * 1999-07-01 2002-04-25 Nokia Corporation Control of phase locked loop during change of synchronisation source
US20020073350A1 (en) * 2000-11-30 2002-06-13 Martin Ehlert Method and configuration for generating a clock pulse in a data processing system having a number of data channels
US20050245223A1 (en) * 2002-08-30 2005-11-03 Arild Wego Method and arrangement for reducing phase jumps when switching between synchronisation sources
US20070168766A1 (en) * 2005-08-03 2007-07-19 Advantest Corporation Providing precise timing control between multiple standardized test instrumentation chassis

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0814609B2 (ja) * 1987-09-22 1996-02-14 日本電信電話株式会社 Icテスト装置
JPH0778518B2 (ja) * 1987-08-10 1995-08-23 日本電信電話株式会社 Icテスト装置
US6356555B1 (en) 1995-08-25 2002-03-12 Terayon Communications Systems, Inc. Apparatus and method for digital data transmission using orthogonal codes
JP3648396B2 (ja) * 1998-12-02 2005-05-18 トヨタ自動車株式会社 車両用のドアハンドル
JP2000347764A (ja) * 1999-06-08 2000-12-15 Hitachi Ltd Pllを用いた回路ブロック接続方法および半導体集積回路接続方法
JP4445661B2 (ja) 2000-11-09 2010-04-07 株式会社 エニイワイヤ 制御・監視信号伝送システム
JP2002318638A (ja) * 2001-04-24 2002-10-31 Hitachi Ltd 情報処理システム及び半導体集積回路装置
DE10132925A1 (de) * 2001-06-12 2003-01-02 Bosch Gmbh Robert Türaussengriffanordnung
JP3539494B2 (ja) * 2001-06-13 2004-07-07 日本電気株式会社 クロック分配回路及び分配方法並びにクロック供給回路
JP4023598B2 (ja) * 2001-11-20 2007-12-19 株式会社日立製作所 半導体集積回路装置
JP4003453B2 (ja) * 2001-12-26 2007-11-07 アイシン精機株式会社 人体検出装置
JP2007158783A (ja) * 2005-12-06 2007-06-21 Samsung Electronics Co Ltd 入力クロックの位相補償装置
JP2008219216A (ja) * 2007-03-01 2008-09-18 Fujitsu Ltd クロック供給装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4928278A (en) * 1987-08-10 1990-05-22 Nippon Telegraph And Telephone Corporation IC test system
US20020048337A1 (en) * 1999-07-01 2002-04-25 Nokia Corporation Control of phase locked loop during change of synchronisation source
US20020073350A1 (en) * 2000-11-30 2002-06-13 Martin Ehlert Method and configuration for generating a clock pulse in a data processing system having a number of data channels
US20050245223A1 (en) * 2002-08-30 2005-11-03 Arild Wego Method and arrangement for reducing phase jumps when switching between synchronisation sources
US20070168766A1 (en) * 2005-08-03 2007-07-19 Advantest Corporation Providing precise timing control between multiple standardized test instrumentation chassis

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111510503A (zh) * 2020-04-28 2020-08-07 丁禹 一种采用通信联网平台的指定范围信号控制系统及方法
CN111510503B (zh) * 2020-04-28 2021-03-26 苏州鱼得水电气科技有限公司 一种采用通信联网平台的指定范围信号控制系统及方法

Also Published As

Publication number Publication date
US20100207674A1 (en) 2010-08-19
JP2010534962A (ja) 2010-11-11
JP5323826B2 (ja) 2013-10-23
US8565293B2 (en) 2013-10-22
WO2009012834A2 (de) 2009-01-29
DE102007046300A1 (de) 2009-01-29
EP2171490A2 (de) 2010-04-07
KR20100050487A (ko) 2010-05-13
WO2009012834A3 (de) 2009-07-30
EP2171490B1 (de) 2018-02-28
CN101939662B (zh) 2014-03-19
KR101449615B1 (ko) 2014-10-13

Similar Documents

Publication Publication Date Title
CN101150316B (zh) 一种多通道时钟同步方法及系统
EP3591435B1 (en) Communication unit, integrated circuit and method for clock distribution and synchronization
EP3591433B1 (en) Communication unit, integrated circuits and method for clock and data synchronization
CN102221816B (zh) 卫星授时一体机及其授时方法
US10868575B2 (en) Compensator, electronic circuit assembly for operating an antenna, and antenna device
CN101939662B (zh) 同步多个测量信道组件和/或测量设备的方法及相应测量设备
CN115603763A (zh) 多通道信号合成电路及多通道信号合成方法
CN106612151A (zh) 一种多通道dds间同步输出设备及同步方法
CN104183258A (zh) 用于不同类型的器件的数据接收的系统和方法
CN112312535A (zh) 基站多通道相位同步装置、方法及基站
JP6910564B2 (ja) レーダセンサシステムおよびレーダセンサシステムを動作させる方法
WO2018016056A1 (ja) 通信装置、通信システムおよび遅延補償方法
KR20040098078A (ko) 시스템간 망동기를 위한 클록 전송장치
KR20160053348A (ko) 멀티 칩 시스템에서 칩들 간의 클럭 신호의 위상차 보상방법 및 장치
JP2009128174A (ja) 時刻同期システム
CN107918070B (zh) 数字t/r组件测试系统及其发射、接收状态测试方法
CN113497660B (zh) 一种信号源同步系统、方法、设备及通道同步方法
KR20170073164A (ko) 광 전송 지연 보상 방법 및 장치
JP4738384B2 (ja) 位相補正装置、dvor装置および位相補正方法
US9742553B2 (en) Transmission apparatus and plug-in unit
JP4846481B2 (ja) レーダ装置
US20020018537A1 (en) Configuration and method for calibrating an interface for multichannel synchronized data transmission
CN117749342A (zh) 确定相位差的方法、系统和阵列天线系统
CN113497660A (zh) 一种信号源同步系统、方法、设备及通道同步方法
US9979502B2 (en) Apparatus and method for sample clock correction

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20140319

Termination date: 20200526