CN101847641A - 阵列基板及其制造方法和宽视角液晶显示器 - Google Patents

阵列基板及其制造方法和宽视角液晶显示器 Download PDF

Info

Publication number
CN101847641A
CN101847641A CN200910081001A CN200910081001A CN101847641A CN 101847641 A CN101847641 A CN 101847641A CN 200910081001 A CN200910081001 A CN 200910081001A CN 200910081001 A CN200910081001 A CN 200910081001A CN 101847641 A CN101847641 A CN 101847641A
Authority
CN
China
Prior art keywords
layer
passivation layer
pattern
public electrode
transparent insulating
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN200910081001A
Other languages
English (en)
Other versions
CN101847641B (zh
Inventor
邵喜斌
齐悦
张丽蕾
金哲雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN2009100810012A priority Critical patent/CN101847641B/zh
Publication of CN101847641A publication Critical patent/CN101847641A/zh
Application granted granted Critical
Publication of CN101847641B publication Critical patent/CN101847641B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Abstract

本发明涉及一种阵列基板及其制造方法和宽视角液晶显示器。该阵列基板包括衬底基板和多个像素区域,还包括有机透明绝缘层,形成在钝化层与像素电极之间。该制造方法包括:在衬底基板上形成公共电极、公共电极线和薄膜晶体管开关的图案;沉积钝化层;在钝化层上形成有机透明绝缘层,并形成有机层过孔和钝化层过孔;在有机透明绝缘层上形成像素电极的图案,像素电极的图案上具有多条缝隙,且像素电极通过有机层过孔和钝化层过孔与薄膜晶体管开关连接。本发明的液晶显示器包括本发明的阵列基板。本发明采用在像素电极和钝化层之间增添有机透明绝缘层的技术手段,增加了像素电极和公共电极之间的膜层厚度,能有效减小存储电容,减少残像。

Description

阵列基板及其制造方法和宽视角液晶显示器
技术领域
本发明涉及液晶显示技术,尤其涉及一种阵列基板及其制造方法和宽视角液晶显示器。
背景技术
液晶显示器的市场迅速成长,应用领域不断扩展,特别是大尺寸液晶电视的应用,要求液晶显示器具有宽阔的视角范围。液晶显示器的主要部件液晶面板包括对盒设置的阵列基板和彩膜基板,其间设置液晶层。液晶分子在电压作用下发生偏转,通过控制电压大小即可控制液晶分子的偏转程度,从而实现调整透过率,即调整显示灰度的目的。
由于液晶分子的光学各向异性,液晶显示器存在屏幕视角过窄的缺陷,为此现有技术提出了多种显示模式以克服视角过窄缺陷。常见的几种显示模式包括90°扭曲向列型液晶加补偿膜(Twisted Nematic+film;以下简称:TN+film)模式、多畴垂直排列(Multi-domain Vertical Alignment;以下简称:MVA)模式、像素电极图形化垂直排列(Patterned Vertical Alignment;以下简称:PVA)模式、平面驱动模式(In-Plane Switching;以下简称:IPS)模式以及利用边缘场的平面驱动(Fringe Field Switching;以下简称:FFS)模式等。
虽然上述显示模式先后被提出并逐渐实现产业化,但实际使用表明,上述显示模式仍存在相应缺陷。TN+film模式对视角的改善十分有限,视角改善限制在水平140°、垂直100°的范围内,一般只应用于笔记本电脑和台式机监视器,不适于大尺寸液晶电视的应用;MVA模式需要在彩膜基板的彩色滤光片一侧制造复杂的凸起结构,增加了制造成本;PVA模式需要将像素电极制作成复杂的狭缝结构,影响了光利用效率;而IPS模式要求工艺控制精度高,制造工艺难度大。FFS模式也因其结构特点存在着一定的缺陷。
图1为现有技术中一种FFS模式液晶显示器阵列基板的局部俯视结构示意图,图2为图1中的A-A向剖视结构示意图。如图1和图2所示,FFS模式的阵列基板包括:衬底基板1、栅电极4、栅线2、公共电极线20、公共电极5、栅绝缘层6、半导体层7、掺杂半导体层8、源电极9、漏电极10、数据线3、钝化层11和像素电极13,像素电极13通过钝化层11上的钝化层过孔12与漏电极10连接。其中,栅电极4、半导体层7、掺杂半导体层8、源电极9和漏电极10可以统称为薄膜晶体管(Thin Film Transistor;以下简称:TFT)开关,由栅绝缘层6隔离绝缘,源电极9和漏电极10之间形成TFT沟道。FFS模式阵列基板的特点在于每块像素电极13的图案上均具有多条缝隙,公共电极5的图案对应形成在像素电极13的下方,且通常占据像素区域中间的整块区域,具有较大面积,各块公共电极5通过公共电极线20相连。
在FFS模式液晶显示器工作时,可以在像素电极与公共电极之间形成水平电场。因为像素电极与公共电极之间较大的重叠区域,所以其间形成的存储电容过大,这种固有的电场形成方式,导致该液晶显示器易于出现残像现象。现有技术往往采用提高钝化层厚度的手段来减小存储电容以减少不利影响。但钝化层厚度的增加要求增加等离子增强化学气相沉积(Plasma Enhanced Chemical Vapour Deposition;以下简称:PECVD)设备和干法刻蚀设备的数量,以保证生产线的工艺匹配,因此导致设备投资大幅增加。
发明内容
本发明的目的是提供一种阵列基板及其制造方法和宽视角液晶显示器,以改善宽视角液晶显示器的显示特性。
为实现上述目的,本发明提供了一种阵列基板,包括衬底基板;所述衬底基板上形成横纵交叉的数据线和栅线,所述数据线和栅线限定出矩阵形式排列的多个像素区域;每个像素区域中包括公共电极线、公共电极、薄膜晶体管开关、钝化层和像素电极,且各所述像素区域中覆盖有公共电极,且各块公共电极通过所述公共电极线连通,所述像素电极的图案上具有多条缝隙,所述像素电极通过钝化层上的钝化层过孔与薄膜晶体管开关连接,其中,还包括:
有机透明绝缘层,形成在所述钝化层与所述像素电极之间。
为实现上述目的,本发明还提供了一种阵列基板的制造方法,包括:
在衬底基板上采用构图工艺分别形成公共电极、公共电极线和薄膜晶体管开关的图案;
在上述衬底基板上沉积钝化层;
在所述钝化层上形成有机透明绝缘层,并采用构图工艺在所述有机透明绝缘层上形成有机层过孔,在所述钝化层上形成钝化层过孔;
在所述有机透明绝缘层上沉积透明导电膜层,并采用构图工艺刻蚀形成像素电极的图案,所述像素电极的图案上具有多条缝隙,且所述像素电极通过所述有机层过孔和所述钝化层上的钝化层过孔与所述薄膜晶体管开关连接。
为实现上述目的,本发明还提供了一种包括本发明阵列基板的宽视角液晶显示器,其中:还包括彩膜基板,所述彩膜基板与所述阵列基板对盒设置,其间填充有液晶层形成液晶面板;所述液晶面板嵌设固定在框架之中。
由以上技术方案可知,本发明采用在像素电极和钝化层之间增添有机透明绝缘层的技术手段,增加了像素电极和公共电极之间的膜层厚度,能有效减小存储电容,可以减少图像残留现象的发生。由于无须增加制备较厚钝化层所需的PECVD设备和干法腐蚀设备,所以设备投资小,可以保持产品成本不变甚至降低成本。
附图说明
图1为现有技术中一种FFS模式液晶显示器阵列基板的局部俯视结构示意图;
图2为图1中的A-A向剖视结构示意图;
图3为本发明第一实施例所提供的阵列基板的剖视结构示意图;
图4为本发明第二实施例所提供的阵列基板的制造方法流程图;
图5为本发明第三实施例所提供的阵列基板的制造方法流程图;
图6为本发明第三实施例所提供的阵列基板的局部俯视结构示意图一;
图7为图6中的B-B向剖视结构示意图一;
图8为本发明第三实施例所提供的阵列基板的局部俯视结构示意图二;
图9为图8中的C-C向剖视结构示意图二;
图10为本发明第三实施例所提供的阵列基板的局部俯视结构示意图三;
图11为图10中的D-D向剖视结构示意图三;
图12为本发明第三实施例所提供的阵列基板的剖视结构示意图四;
图13为本发明第三实施例所提供的阵列基板的剖视结构示意图五;
图14为本发明第四实施例所提供的阵列基板的制造方法流程图;
图15为本发明第五实施例所提供的阵列基板的制造方法流程图。
具体实施方式
下面通过具体实施例并结合附图对本发明做进一步的详细描述。
第一实施例
图3为本发明第一实施例所提供的阵列基板的剖视结构示意图,其局部俯视结构示意图可参见图1所示(本文俯视图中未示出栅绝缘层、钝化层和有机透明绝缘层)。该阵列基板具体为FFS模式液晶显示器中的阵列基板,如图3所示,其具体结构包括:一衬底基板1,通常采用玻璃制成;该衬底基板1上形成横纵交叉的多条数据线3和栅线2,数据线3和栅线2限定出矩阵形式排列的多个像素区域;每个像素区域中包括公共电极线20、公共电极5、TFT开关、钝化层11和像素电极13,且每个像素区域中均覆盖有整块的公共电极5,与像素电极13对应,各块公共电极5通过公共电极线20相连通。公共电极线20可以采用金属材料制成,与栅线2平行,可以从公共电极5的边缘穿过以连通各块公共电极5。像素电极13的图案上具有多条缝隙,像素电极13通过钝化层11上的钝化层过孔12与TFT开关连接;还包括一有机透明绝缘层14,形成在钝化层11与像素电极13之间。
具体的,TFT开关可以包括栅电极4、半导体层7、掺杂半导体层8、源电极9和漏电极10,像素电极13通过钝化层过孔12连接到漏电极10上。
有机透明绝缘层14上可以形成有有机层过孔15,有机层过孔15与钝化层过孔12完全重叠,也可以是部分重叠,使像素电极13可以穿过有机层过孔15和钝化层过孔12连接到漏电极10上。
或者,有机透明绝缘层的图案也可以对应像素电极的图案形成,且露出钝化层过孔的位置。
在本实施例中,在像素电极和钝化层之间增添了有机透明绝缘层,相当于增加了像素电极和公共电极之间的膜层厚度,即增大了距离。根据电容的形成原理,两者之间的距离增大,则相应形成的电容减小,因此可以有效降低像素电极和公共电极间存储电容的值,因此可以降低对TFT开态电流的要求,进而可以设计较小的TFT,从而提高开口率。上述技术方案还可以减少图像残留现象的发生。FFS模式液晶显示器在具有周围多个方向的宽视角特性的同时,还可以克服残像和高存储电容的问题,改善了显示特性。
较佳的是形成0.5-2微米(μm)厚度的有机透明绝缘层,则钝化层的厚度可以相应减小,较佳的是形成0.05-0.2微米厚度的钝化层。增加了有机透明绝缘层,可以不必制备较厚的钝化层,也就可以减少价格昂贵的PECVD设备和干法腐蚀设备的使用,从而达到减少设备投资,保持成本不变甚至降低的目的。
在本实施例中,有机透明绝缘层较佳的是采用有机感光材料制成,则有机透明绝缘层可以代替用于刻蚀钝化层过孔的光刻胶来使用,在刻蚀钝化层过孔之后,光刻胶本应灰化去除,但是制造本发明阵列基板时可以保留有机感光材料作为有机透明绝缘层,一方面达到减小存储电容的效果,另一方面也简化了灰化去除的工序,提高了生产效率,能够进一步降低成本。
本发明还提供了一种阵列基板的制造方法,可以用于制造FFS模式液晶显示器中的阵列基板,也适用于制造本发明的阵列基板,该方法包括如下步骤:
在衬底基板上采用构图工艺分别形成公共电极、公共电极线和薄膜晶体管开关的图案;
在上述衬底基板上沉积钝化层;
在钝化层上形成有机透明绝缘层,并采用构图工艺在有机透明绝缘层上形成有机层过孔,在钝化层上形成钝化层过孔;
在有机透明绝缘层上沉积透明导电膜层,并采用构图工艺刻蚀形成像素电极的图案,像素电极的图案上具有多条缝隙,且像素电极通过有机层过孔和钝化层上的钝化层过孔与薄膜晶体管开关连接。
上述构图工艺通常包括涂覆光刻胶、曝光显影、刻蚀、灰化去除光刻胶的操作。上述具体流程按照构图工艺的顺序和数量可以有多种实现方式,下面通过具体实施例详细介绍。
第二实施例
图4为本发明第二实施例所提供的阵列基板的制造方法流程图,该方法具体包括如下步骤:
步骤100、在衬底基板上采用构图工艺分别形成公共电极、公共电极线和薄膜晶体管开关的图案;
步骤200、在上述衬底基板上可以采用PECVD法沉积钝化层;
步骤300、在钝化层上形成有机透明绝缘层,并采用构图工艺在有机透明绝缘层上刻蚀形成有机层过孔,同时在钝化层上刻蚀形成钝化层过孔,该有机层过孔与钝化层过孔完全重叠;
步骤400、在有机透明绝缘层上沉积透明导电膜层,并采用构图工艺刻蚀形成像素电极的图案,像素电极的图案上具有多条缝隙,且像素电极通过有机层过孔和钝化层上的钝化层过孔与薄膜晶体管开关连接。
采用本实施例的技术方案,在钝化层上增加有机透明绝缘层,可以增加像素电极与公共电极之间的膜层厚度,减小存储电容,减少残像现象发生,增加了有机透明绝缘层可以不必制备较厚的钝化层,因此可以减少PECVD和干法腐蚀等设备投资。
第三实施例
图5为本发明第三实施例所提供的阵列基板的制造方法流程图,该方法具体包括如下步骤:
步骤100、在衬底基板1上采用构图工艺分别形成公共电极5、公共电极线20和薄膜晶体管开关的图案;
步骤100的一种具体实现方式为:
步骤101a、在衬底基板1上沉积透明导电膜层,并采用构图工艺刻蚀形成公共电极5的图案,如图6和图7所示;
步骤102a、在上述衬底基板1上沉积栅金属层,并采用构图工艺刻蚀形成公共电极线20、栅线2和栅电极4的图案,如图8和图9所示;
步骤103a、在上述衬底基板1上沉积栅绝缘层6;
步骤104a、在栅绝缘层6上沉积半导体膜层、掺杂半导体膜层和源漏金属层,并采用构图工艺刻蚀形成半导体层7、掺杂半导体层8、数据线3、源电极9和漏电极10的图案,如图10和图11所示,具体可以采用半曝光方法来形成TFT沟道;
步骤200、在上述衬底基板1上沉积钝化层11;
步骤300、在钝化层11上形成有机透明绝缘层14,并采用构图工艺在有机透明绝缘层14上刻蚀形成有机层过孔15;
上述步骤300的一种具体实现形式为:
步骤301、在钝化层11上涂覆有机感光材料作为有机透明绝缘层14;
步骤302、采用掩模板对有机透明绝缘层14进行曝光显影操作,形成完全去除区域16和完全保留区域17,完全去除区域16对应待形成的钝化层过孔的位置,如图12所示;
步骤303、对钝化层11进行刻蚀操作,刻蚀形成钝化层过孔12,有机透明绝缘层14上的完全去除区域16作为有机层过孔15;
步骤400、在有机透明绝缘层14上沉积透明导电膜层,并采用构图工艺刻蚀形成像素电极13的图案,像素电极13的图案上具有多条缝隙,且像素电极13通过有机层过孔15和钝化层11上的钝化层过孔12与薄膜晶体管开关连接,具体与漏电极10相连,如图13所示。
在本实施例中,采用有机感光材料的有机透明绝缘层作为光刻胶,一方面完成了光刻胶本身的作用,即刻蚀钝化层过孔,另一方面增加了有机透明绝缘层,加大了像素电极和公共电极之间的膜层厚度,能够减小存储电容,减少残像现象。同时,在工艺方面,减少了将作为光刻胶的有机透明绝缘层灰化去除的步骤,因此可以简化工艺,降低成本。
在上述实施例的基础上,钝化层的厚度较佳的是为0.05~0.2微米,有机透明绝缘层的厚度较佳的是0.5~2微米,为使有机透明绝缘层的厚度达到优选值,也可以在有机透明绝缘层上沉积透明导电膜层之前执行下述操作:干法灰化去除设定厚度的有机透明绝缘层,进一步减薄有机透明绝缘层的厚度达到优选范围内,获得合适的存储电容值。
第四实施例
图14为本发明第四实施例所提供的阵列基板的制造方法流程图,该方法与上述实施例的区别在于,步骤100具体包括如下步骤:
步骤101b、在衬底基板上沉积栅金属层,并采用构图工艺刻蚀形成公共电极线、栅线和栅电极的图案;
步骤102b、在上述衬底基板上沉积透明导电膜层,并采用构图工艺刻蚀形成公共电极的图案;
步骤103b、在上述衬底基板上沉积栅绝缘层;
步骤104b、在栅绝缘层上沉积半导体膜层、掺杂半导体膜层和源漏金属层,并采用构图工艺刻蚀形成半导体层、掺杂半导体层、数据线、源电极和漏电极的图案。
本实施例具体采用了先制备公共电极线、栅线和栅电极的图案,再制备公共电极图案的工艺,后续仍形成有机透明绝缘层来降低存储电容,简化工艺流程。
第五实施例
图15为本发明第五实施例所提供的阵列基板的制造方法流程图,该方法与上述实施例的区别在于,步骤100具体包括如下步骤:
步骤101c、在衬底基板上沉积透明导电膜层,再沉积栅金属层;
步骤102c、在栅金属层上涂覆光刻胶;
步骤103c、采用灰色调掩模板或半色调掩模板对光刻胶进行曝光显影,形成完全去除区域、半保留区域和完全保留区域,半保留区域对应公共电极的图案,完全保留区域对应公共电极线、栅电极和栅线的图案,完全去除区域的光刻胶被完全去除,半保留区域的光刻胶保留部分厚度,完全保留区域的光刻胶完全保留;
步骤104c、进行第一次刻蚀,刻蚀掉完全去除区域的栅金属层和透明导电膜层,形成公共电极线、栅电极和栅线的图案;
步骤105c、灰化去除半保留区域的光刻胶,完全保留区域的光刻胶去除掉部分厚度;
步骤106c、进行第二次刻蚀,刻蚀掉半保留区域的栅金属层,形成公共电极的图案;
步骤107c、去除剩余的光刻胶;
步骤108c、在上述衬底基板上沉积栅绝缘层;
步骤109c、在栅绝缘层上沉积半导体膜层、掺杂半导体膜层和源漏金属层,并采用构图工艺刻蚀形成半导体层、掺杂半导体层、数据线、源电极和漏电极的图案。
本实施例具体采用了半曝光法进行一次曝光显影两次刻蚀来形成栅线、栅电极、公共电极线和公共电极的图案,进一步简化了工序,后续仍形成有机透明绝缘层来降低存储电容,改善显示特性。
本发明阵列基板的制造方法可以用于制造本发明的阵列基板,进一步可以采用有机感光材料代替刻蚀钝化层过孔的光刻胶,既增加了像素电极和公共电极之间的膜层厚度,又省略了一次灰化去除光刻胶的工序,减少了设备和工序成本,提高了生产效率,并且能够减小存储电容,减少残像现象发生,改善FFS模式液晶显示器的显示特性。
本发明实施例还提供了一种包括本发明任一实施例阵列基板的宽视角液晶显示器,还包括彩膜基板,彩膜基板与阵列基板对盒设置,其间填充有液晶层形成液晶面板;液晶面板嵌设固定在框架之中。在框架之中还可以设置其他液晶显示器所需配件,例如背光模组、控制电路等。
本发明的宽视角液晶显示器具有周围多个方向的宽视角,且存储电容小,克服了残像问题,适用于帧反转、行反转、列反转、点反转等各种驱动模式的液晶显示器,具有广泛的应用前景。由于该显示器的工序简化、设备投资小,所以生产效率提高,成本降低。
最后应说明的是:以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围。

Claims (12)

1.一种阵列基板,包括衬底基板;所述衬底基板上形成横纵交叉的数据线和栅线,所述数据线和栅线限定出矩阵形式排列的多个像素区域;每个像素区域中包括公共电极线、公共电极、薄膜晶体管开关、钝化层和像素电极,且各所述像素区域中覆盖有公共电极,且各块公共电极通过所述公共电极线连通,所述像素电极的图案上具有多条缝隙,所述像素电极通过钝化层上的钝化层过孔与薄膜晶体管开关连接,其特征在于,还包括:
有机透明绝缘层,形成在所述钝化层与所述像素电极之间。
2.根据权利要求1所述的阵列基板,其特征在于:所述有机透明绝缘层采用有机感光材料制成。
3.根据权利要求1或2所述的阵列基板,其特征在于:所述有机透明绝缘层上形成有有机层过孔,所述有机层过孔与所述钝化层过孔完全重叠。
4.根据权利要求1或2所述的阵列基板,其特征在于:所述有机透明绝缘层的厚度为0.5-2微米。
5.根据权利要求4所述的阵列基板,其特征在于:所述钝化层的厚度为0.05-0.2微米。
6.一种阵列基板的制造方法,其特征在于,包括:
在衬底基板上采用构图工艺分别形成公共电极、公共电极线和薄膜晶体管开关的图案;
在上述衬底基板上沉积钝化层;
在所述钝化层上形成有机透明绝缘层,并采用构图工艺在所述有机透明绝缘层上形成有机层过孔,在所述钝化层上形成钝化层过孔;
在所述有机透明绝缘层上沉积透明导电膜层,并采用构图工艺刻蚀形成像素电极的图案,所述像素电极的图案上具有多条缝隙,且所述像素电极通过所述有机层过孔和所述钝化层上的钝化层过孔与所述薄膜晶体管开关连接。
7.根据权利要求6所述的阵列基板的制造方法,其特征在于,在所述钝化层上形成有机透明绝缘层,并采用构图工艺在所述有机透明绝缘层上形成有机层过孔,在所述钝化层上形成钝化层过孔包括:
在所述钝化层上涂覆有机感光材料作为有机透明绝缘层;
采用掩模板对所述有机透明绝缘层进行曝光显影操作,形成完全去除区域和完全保留区域,完全去除区域对应钝化层过孔的位置;
对所述钝化层进行刻蚀操作,刻蚀形成所述钝化层过孔,有机透明绝缘层上的完全去除区域作为有机层过孔。
8.根据权利要求7所述的阵列基板的制造方法,其特征在于,在所述有机透明绝缘层上沉积透明导电膜层之前,还包括:
干法灰化去除设定厚度的有机透明绝缘层。
9.根据权利要求6或7所述的阵列基板的制造方法,其特征在于,在衬底基板上采用构图工艺分别形成公共电极、公共电极线和薄膜晶体管开关的图案包括:
在衬底基板上沉积透明导电膜层,并采用构图工艺刻蚀形成所述公共电极的图案;
在上述衬底基板上沉积栅金属层,并采用构图工艺刻蚀形成公共电极线、栅线和栅电极的图案;
在上述衬底基板上沉积栅绝缘层;
在所述栅绝缘层上沉积半导体膜层、掺杂半导体膜层和源漏金属层,并采用构图工艺刻蚀形成半导体层、掺杂半导体层、数据线、源电极和漏电极的图案。
10.根据权利要求6或7所述的阵列基板的制造方法,其特征在于,在衬底基板上采用构图工艺分别形成公共电极、公共电极线和薄膜晶体管开关的图案包括:
在衬底基板上沉积栅金属层,并采用构图工艺刻蚀形成公共电极线、栅线和栅电极的图案;
在上述衬底基板上沉积透明导电膜层,并采用构图工艺刻蚀形成所述公共电极的图案;
在上述衬底基板上沉积栅绝缘层;
在所述栅绝缘层上沉积半导体膜层、掺杂半导体膜层和源漏金属层,并采用构图工艺刻蚀形成半导体层、掺杂半导体层、数据线、源电极和漏电极的图案。
11.根据权利要求6或7所述的阵列基板的制造方法,其特征在于,在衬底基板上采用构图工艺分别形成公共电极、公共电极线和薄膜晶体管开关的图案包括:
在衬底基板上沉积透明导电膜层,再沉积栅金属层;
在所述栅金属层上涂覆光刻胶;
采用灰色调掩模板或半色调掩模板对所述光刻胶进行曝光显影,形成完全去除区域、半保留区域和完全保留区域,半保留区域对应公共电极的图案,完全保留区域对应公共电极线、栅电极和栅线的图案;
进行第一次刻蚀,刻蚀掉完全去除区域的栅金属层和透明导电膜层,形成公共电极线、栅电极和栅线的图案;
灰化去除半保留区域的光刻胶;
进行第二次刻蚀,刻蚀掉半保留区域的栅金属层,形成所述公共电极的图案;
去除剩余的光刻胶;
在上述衬底基板上沉积栅绝缘层;
在所述栅绝缘层上沉积半导体膜层、掺杂半导体膜层和源漏金属层,并采用构图工艺刻蚀形成半导体层、掺杂半导体层、数据线、源电极和漏电极的图案。
12.一种包括权利要求1~5任一所述的阵列基板的宽视角液晶显示器,其特征在于:还包括彩膜基板,所述彩膜基板与所述阵列基板对盒设置,其间填充有液晶层形成液晶面板;所述液晶面板嵌设固定在框架之中。
CN2009100810012A 2009-03-27 2009-03-27 阵列基板及其制造方法和宽视角液晶显示器 Active CN101847641B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2009100810012A CN101847641B (zh) 2009-03-27 2009-03-27 阵列基板及其制造方法和宽视角液晶显示器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2009100810012A CN101847641B (zh) 2009-03-27 2009-03-27 阵列基板及其制造方法和宽视角液晶显示器

Publications (2)

Publication Number Publication Date
CN101847641A true CN101847641A (zh) 2010-09-29
CN101847641B CN101847641B (zh) 2011-12-28

Family

ID=42772178

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2009100810012A Active CN101847641B (zh) 2009-03-27 2009-03-27 阵列基板及其制造方法和宽视角液晶显示器

Country Status (1)

Country Link
CN (1) CN101847641B (zh)

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102244036A (zh) * 2011-07-08 2011-11-16 信利半导体有限公司 一种广视角液晶显示器的电极绝缘层的制作方法
CN103325792A (zh) * 2013-05-23 2013-09-25 合肥京东方光电科技有限公司 一种阵列基板及制备方法、显示装置
WO2015006993A1 (zh) * 2013-07-19 2015-01-22 深圳市华星光电技术有限公司 一种阵列基板及显示面板
WO2015096340A1 (zh) * 2013-12-23 2015-07-02 京东方科技集团股份有限公司 阵列基板及其制备方法、显示装置
CN105633096A (zh) * 2016-01-05 2016-06-01 深圳市华星光电技术有限公司 液晶显示面板、tft基板及其制造方法
CN107134431A (zh) * 2016-02-25 2017-09-05 凌巨科技股份有限公司 改善光阻不均的薄膜晶体管电路结构及方法
CN107919321A (zh) * 2017-11-22 2018-04-17 深圳市华星光电半导体显示技术有限公司 Ffs型薄膜晶体管阵列基板及其制作方法
CN108700788A (zh) * 2016-02-05 2018-10-23 应用材料公司 用于液晶显示器的高电容电容器的界面工程
US10304866B1 (en) 2017-11-22 2019-05-28 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. FFS type TFT array substrate and the manufacturing method thereof
WO2020140294A1 (zh) * 2019-01-04 2020-07-09 京东方科技集团股份有限公司 阵列基板及其制作方法和电子装置
CN112859463A (zh) * 2021-01-19 2021-05-28 京东方科技集团股份有限公司 一种显示面板及显示装置
CN113380166A (zh) * 2021-06-15 2021-09-10 深圳市华星光电半导体显示技术有限公司 显示面板
CN113867043A (zh) * 2020-06-30 2021-12-31 京东方科技集团股份有限公司 发光基板及其制备方法、显示装置

Cited By (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102244036A (zh) * 2011-07-08 2011-11-16 信利半导体有限公司 一种广视角液晶显示器的电极绝缘层的制作方法
CN103325792A (zh) * 2013-05-23 2013-09-25 合肥京东方光电科技有限公司 一种阵列基板及制备方法、显示装置
WO2015006993A1 (zh) * 2013-07-19 2015-01-22 深圳市华星光电技术有限公司 一种阵列基板及显示面板
GB2529980A (en) * 2013-07-19 2016-03-09 Shenzhen China Star Optoelect Array substrate and display panel
GB2529980B (en) * 2013-07-19 2020-07-29 Shenzhen China Star Optoelect Array substrate and display panel
WO2015096340A1 (zh) * 2013-12-23 2015-07-02 京东方科技集团股份有限公司 阵列基板及其制备方法、显示装置
US9431432B2 (en) 2013-12-23 2016-08-30 Boe Technology Group Co., Ltd. Array substrate, method for manufacturing the same, display device
CN105633096A (zh) * 2016-01-05 2016-06-01 深圳市华星光电技术有限公司 液晶显示面板、tft基板及其制造方法
WO2017117827A1 (zh) * 2016-01-05 2017-07-13 深圳市华星光电技术有限公司 液晶显示面板、tft基板及其制造方法
CN108700788A (zh) * 2016-02-05 2018-10-23 应用材料公司 用于液晶显示器的高电容电容器的界面工程
CN108700788B (zh) * 2016-02-05 2022-09-30 应用材料公司 用于液晶显示器的高电容电容器的界面工程
CN107134431A (zh) * 2016-02-25 2017-09-05 凌巨科技股份有限公司 改善光阻不均的薄膜晶体管电路结构及方法
CN107919321A (zh) * 2017-11-22 2018-04-17 深圳市华星光电半导体显示技术有限公司 Ffs型薄膜晶体管阵列基板及其制作方法
US10304866B1 (en) 2017-11-22 2019-05-28 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. FFS type TFT array substrate and the manufacturing method thereof
WO2019100495A1 (zh) * 2017-11-22 2019-05-31 深圳市华星光电半导体显示技术有限公司 Ffs型薄膜晶体管阵列基板及其制作方法
WO2020140294A1 (zh) * 2019-01-04 2020-07-09 京东方科技集团股份有限公司 阵列基板及其制作方法和电子装置
CN113867043A (zh) * 2020-06-30 2021-12-31 京东方科技集团股份有限公司 发光基板及其制备方法、显示装置
CN112859463A (zh) * 2021-01-19 2021-05-28 京东方科技集团股份有限公司 一种显示面板及显示装置
US11609466B2 (en) 2021-01-19 2023-03-21 Wuhan Boe Optoelectronics Technology Co., Ltd. Display panel and display device
CN112859463B (zh) * 2021-01-19 2023-07-25 京东方科技集团股份有限公司 一种显示面板及显示装置
CN113380166A (zh) * 2021-06-15 2021-09-10 深圳市华星光电半导体显示技术有限公司 显示面板

Also Published As

Publication number Publication date
CN101847641B (zh) 2011-12-28

Similar Documents

Publication Publication Date Title
CN101847641B (zh) 阵列基板及其制造方法和宽视角液晶显示器
KR100934590B1 (ko) 하프톤 노광법을 사용한 액정표시장치의 제조법
CN107479287B (zh) 阵列基板及其制作方法
CN102881688B (zh) 一种阵列基板、显示面板及阵列基板的制造方法
US6506617B1 (en) In-plane switching liquid crystal display array
US8570473B2 (en) Display substrate, liquid crystal display panel having the same, and method of manufacturing the liquid crystal display panel
CN201788341U (zh) 阵列基板、液晶面板及液晶显示器
CN110174787A (zh) 阵列基板及其制作方法和显示装置
CN101017302B (zh) 液晶显示装置及其制造方法
CN100362414C (zh) 共平面开关模式液晶显示器件及其制造方法
CN202339463U (zh) 薄膜晶体管液晶显示器像素结构及液晶显示器
CN102629577A (zh) 一种tft阵列基板及其制造方法和显示装置
CN201886251U (zh) 薄膜晶体管阵列基板及已修复的薄膜晶体管阵列基板
CN102707528B (zh) 阵列基板及其制作方法、液晶显示面板及其工作方法
CN102148259A (zh) 薄膜晶体管、阵列基板及其制造方法和液晶显示器
JP6572388B2 (ja) Ips型tft−lcdアレイ基板の製造方法及びips型tft−lcdアレイ基板
CN103838044B (zh) 基板及其制造方法、显示装置
CN103235452A (zh) 一种阵列基板及显示装置
CN104216183A (zh) 一种阵列基板及其制备方法、显示装置
US20070153213A1 (en) Method of forming spacers and alignment protrusions simultaneously
US9281325B2 (en) Array substrate, manufacturing method thereof and display device
CN101308299B (zh) 液晶显示器件及其制造方法
US20080002136A1 (en) Liquid crystal display device and method for manufacturing the same
CN203232230U (zh) 一种阵列基板及显示装置
CN103489878A (zh) 一种阵列基板及其制备方法和显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant