CN101650928B - 计算机、双模式dp和hdmi传输装置及其使用方法 - Google Patents

计算机、双模式dp和hdmi传输装置及其使用方法 Download PDF

Info

Publication number
CN101650928B
CN101650928B CN2009101665622A CN200910166562A CN101650928B CN 101650928 B CN101650928 B CN 101650928B CN 2009101665622 A CN2009101665622 A CN 2009101665622A CN 200910166562 A CN200910166562 A CN 200910166562A CN 101650928 B CN101650928 B CN 101650928B
Authority
CN
China
Prior art keywords
mode
switch module
signal
dual
hdmi
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN2009101665622A
Other languages
English (en)
Other versions
CN101650928A (zh
Inventor
李永胜
邢恩皓
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Via Technologies Inc
Original Assignee
Via Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Via Technologies Inc filed Critical Via Technologies Inc
Publication of CN101650928A publication Critical patent/CN101650928A/zh
Application granted granted Critical
Publication of CN101650928B publication Critical patent/CN101650928B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/10Use of a protocol of communication by packets in interfaces along the display data pipeline
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/12Use of DVI or HDMI protocol in interfaces along the display data pipeline

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Dc Digital Transmission (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

本发明提供一种计算机、双模式DP和HDMI传输装置及其使用方法。该双模式DP和HDMI传输装置包括一驱动电路以及一控制电路。该驱动电路由一数据信号控制,该控制电路耦接于该驱动电路。该控制电路根据一模式信号而以DP模式或者HDMI模式传输该数据信号。该双模式DP和HDMI传输装置的使用方法包括接收一模式信号;根据该模式信号而决定配置双模式DP和HDMI传输装置以DP模式或者HDMI模式传输数据;以及依据已决定的模式配置该双模式DP和HDMI传输装置。本发明可减少计算装置中所需的硬件空间,并节省相应的费用。

Description

计算机、双模式DP和HDMI传输装置及其使用方法
技术领域
本发明涉及到数据传输,特别是一种根据Display Port(DP)标准或者高清晰多媒体接口(HDMI)标准来传输数据的双模式传输装置和方法。
背景技术
音频和视频信号均可以通过电缆由计算机主机传输到显示器。例如,图1为包括电缆130的个人计算机100的主视图,该电缆130耦接计算机主机110和显示器120(例如为液晶显示器(LCD)或等离子显示器(plasma screen))。不同的标准(例如DP标准或者HDMI标准)被应用到了从计算机主机到显示器的音频和视频数据传输。根据DP标准,传输协议是基于微数据包(micro packets),并且可以延伸到将来的附加特征,而HDMI传输协议是十倍的像素(pixel)时钟频率的连续数据流。并且,对于DP标准来说,数据传输是电压范围从400mV至1200mV的交流传输(AC),而HDMI标准的数据传输是电压范围从1000mV至1200mV的直流传输(DC)。
DP标准和HDMI标准均有其优点和缺点。DP标准支持外部(即,桌上计算机)和内部(即,膝上计算机)显示耦接,而HDMI标准并不支持。然而,不同于DP标准,HDMI标准支持xvYCC彩色空间(xvYCC color space)、杜比TrueHD(Dolby True HighDefinition),DTS-HD MA(Digital Theater Systems-HighDefinition Master Audio)比特流、CE(Consumer Electronics)控制信号以及可兼容于数字式可视界面(Digital Visual Interface)。由于DP标准和HDMI标准具有不同的特点,在一些特定应用中,将数据从一个标准转换到另一个标准是十分有用的。
图2为图1中的个人计算机100的架构图,其包括了使用电平转换器(level shifter)114来将DP传输转换为HDMI传输的传统架构。计算机主机110包括DP发射器112,而显示器120包括HDMI接口。因此,由DP发射器112输出的DP数据信号通过电平转换器114转换为HDMI数据信号,以便与显示器120的HDMI接口兼容。
请参照图2,计算机主机110包括系统主板115。系统主板115包括图形处理器芯片111、DP组件113和电平转换器114。图形处理器芯片111包括DP发射器112,而DP组件113耦接于DP发射器112。电平转换器114接收DP组件113的输出信号,改变其电压和电流,并且输出HDMI数据信号。由此,HDMI数据信号从计算机主机110传输到显示器120。
在图2中的传统架构中,电平转换器114并没有集成在图形处理器芯片111,而是位于系统主板115上的单独芯片。由于电平转换器114是位于图形处理器芯片111的外部,电平转换器114占据了计算机主机110中宝贵的硬件空间并且增加了额外的费用。同样,使用传统架构转换HDMI数据信号为DP数据信号时,也需要HDMI组件和位于图形处理器芯片外部的电平转换器。这些外部组件在系统主板115中占据了很大的空间,并且为了转换HDMI传输为DP传输而采用的传统架构是很庞大和昂贵的,反之亦然。
图3是图2中的传统架构的电路图。该电路图为传统架构中使用电平转换器114从DP传输转换到HDMI传输的电路图。开关组件SN2、SN3由数据信号D1控制,而开关组件SN1、SN4由数据信号D1的互补信号控制的。开关组件SN1和SN2耦接于一电流源的一端,该电流源的另一端接地。开关组件SN3和SN4耦接于另一电流源的一端,该另一电流源的另一端耦接于2V偏压。开关组件SN1和SN3相连,而开关组件SN2和SN4也是相连的。图3中的DP组件113包括二个电阻R31和R32,所述两个电阻的一端共同耦接于0.7V偏压,并且电阻R31的另一端耦接于开关组件SN2和SN4之间的一节点,电阻R32的另一端耦接于开关组件SN1和SN3之间的一节点。而图3中的DP组件113还包括二个电容C31和C32,电容C31的一端耦接于开关组件SN2和SN4之间的该节点,电容C32的一端耦接于开关组件SN1和SN3之间的该节点。电容C31、C32的另一端耦接于电平转换器114,电平转换器114的输出被传送到包括在图1的显示器120的接收器121。如上所述,图2与图3中的电平转换器114位于系统主板的外部,用于转换DP传输为HDMI传输。由于电平转换器114消耗了宝贵的硬件空间,因此此传统架构较庞大且昂贵。
发明内容
本发明提供了一种双模式DP和HDMI传输装置。该传输装置包括一驱动电路以及一控制电路。该驱动电路由一数据信号控制,该控制电路耦接于该驱动电路。该控制电路用于根据一模式信号而以DP模式或者HDMI模式传输该数据信号。
本发明提供了一包括一双模式DP和HDMI传输装置的计算机。该双模式DP和HDMI传输装置基于一模式信号而被配置为DP模式或HDMI模式以传输数据信号。该双模式DP和HDMI传输装置包括一驱动电路以及一控制电路。该驱动电路由该数据信号控制,该控制电路耦接于该驱动电路。
本发明还提供了一种双模式DP和HDMI传输装置的使用方法,其包括如下步骤:接收一模式信号;根据该模式信号而决定配置双模式DP和HDMI传输装置以DP模式或者HDMI模式传输数据;以及依据已决定的模式配置该双模式DP和HDMI传输装置。
本发明可减少计算装置中所需的硬件空间,并节省相应的费用。
附图说明
图1是包括电缆130的个人计算机100的主视图。
图2是图1中的个人计算机100的架构图。
图3是图2中的传统架构的电路图。
图4是一种双模式DP和HDMI传输装置417的具体实施例的电路图。
图5是双模式DP和HDMI传输装置417的使用方法的一具体实施例的流程图500。
图6为个人计算机600的一具体实施例的架构图。
图7是图6中的个人计算机600的一具体实施例的电路图。
图8为个人计算机800的一具体实施例的架构图。
图9是图8中的个人计算机800的一具体实施例的电路图。
具体实施方式
本发明的益处、特征和优点参照下面的描述和附图,将变得更好理解。
以下的实施例说明用以让本领域的普通技术人员得以制造和使用本发明公开的内容。较佳实施例的修改对于本领域的技术人员将是显而易见的,且此处描述的普遍原理可应用于其它实施例。因此,本发明并未局限于此处提出和说明的特定实施例,其应涵盖所有符合公开于此的原理和新颖特征的最大范围。
本发明揭露的为一种双模式DP和HDMI传输装置和方法。该双模式DP和HDMI传输装置被集成在了图形处理芯片的集成电路中。双模式DP和HDMI传输装置可以根据个人计算机耦接的显示器的接口类型来进行DP模式或者HDMI模式的传输。双模式DP和HDMI传输装置根据存储在芯片寄存器(register)中的一模式信号来确定使用哪种模式进行数据传输。在双模式DP和HDMI传输装置确定使用DP模式或者HDMI模式中的一个进行数据传输后,DP组件或者HDMI组件将耦接于双模式DP和HDMI传输装置。双模式DP和HDMI传输装置及其耦接的组件被包括在计算装置(例如个人计算机)中,该计算装置根据所选的模式(DP模式或者HDMI模式中的一个)传输音频或者视频信号给显示器。双模式DP和HDMI传输装置并不需要耦接一外部的电平转换器来转换电平,因此在计算装置中所需的硬件空间将会减少。另外,由于不需要外部的电平转换器,其相应的费用也会节省。
图4是一种双模式DP和HDMI传输装置417的具体实施例的电路图。图4中的双模式DP和HDMI传输装置417包括驱动电路419和控制电路418。驱动电路419包括开关组件SN41、SN42,该开关组件SN41、SN42分别由数据信号D1和数据信号D1的互补信号所控制。数据信号D1和数据信号D1的互补信号为差动信号,并且是音频或视频信号。在一实施例中,该开关组件SN41、SN42为NMOS晶体管,开关组件SN41的栅极接收数据信号D1,开关组件SN42的栅极接收数据信号D1的互补信号,开关组件SN41、SN42的第一端共同耦接至一电流源CS1的第一端,电流源CS1的第二端接地。
控制电路418包括电阻R1和R2,其分别耦接于开关组件SP41和SP42,开关组件SP41和SP42耦接于2V的偏压。在一实施例中,开关组件SP41和SP42的衬底(substrate)分别耦接于开关组件SN43和SN44,并且开关组件SN43和SN44分别接收一模式信号M作为输入。开关组件SN43和SN44耦接于2V的偏压。开关组件SP41和SP42分别由与非门电路N1的输出信号控制,与非门电路N1的输入信号为模式信号M和校准信号A。在一实施例中,图4中的双模式DP和HDMI传输装置417包括在图形处理芯片中的集成电路。在一实施例中,电阻R1的第一端耦接于开关组件SN41的第二端,电阻R2的第一端耦接于开关组件SN42的第二端;该开关组件SP41、SP42为PMOS晶体管,该开关组件SP41的第一端耦接于2V偏压,而第二端耦接于电阻R1的第二端,该开关组件SP42的第一端耦接于2V偏压,而第二端耦接于电阻R2的第二端;该开关组件SN43、SN44为NMOS晶体管,该开关组件SP41的衬底耦接于开关组件SN43的第一端;该开关组件SP42的衬底耦接于该开关组件SN44的第一端;该开关组件SN43、SN44的第二端共同耦接于2V偏压;该开关组件SN43和SN44的栅极共同接收模式信号M作为输入;该开关组件SP41、SP42的栅极共同耦接于与非门电路N1的输出。
如上所述,双模式DP和HDMI传输装置417由模式信号M来配置。举例来说,当模式信号M为逻辑值“1”时,表明其传输模式是DP模式,电流流经开关组件SN43、SN44、SP41和SP42,电阻R1和R2耦接于2V的偏压。因此,在DP模式下,IS0=I10+I20,Vswing=IR/2。此时,双模式DP和HDMI传输装置417在DP模式下传输数据。当模式信号M为逻辑值“0”时,表明其传输模式是HDMI模式,由于电流不再流经开关组件SN43、SN44、SP41和SP42,电阻R1和R2不耦接于2V的偏压。因此,在HDMI模式下,IS0=I10=~10mA;I20=0mA;而Vswing=IR。此时,双模式DP和HDMI传输装置417在HDMI模式下传输数据。
在一实施例中,控制电路418中的电阻R1和R2为多晶硅电阻(poly resistors),开关组件SP41、SP42是金属氧化物半导体场效应晶体管(MOSFET),在一实施例中,开关组件SP41、SP42为PMOS晶体管。在另一实施例中,控制电路418包括有多个串联(in series)的PMOS晶体管。而在其它的实施例中,控制电路418包括多个串联的多晶硅电阻。而在一实施例中,控制电路418包括多个PMOS晶体管与多个多晶硅电阻的组合。流经开关组件SP41和SP42的电流可利用由与非门电路N1的输出信号来校准的,该与非门电路N1将校准信号A作为输入信号之一。因此,包括MOSFET晶体管和多晶硅电阻的电路通道的总的有效电阻被校准,在一实施例中,被校准为50欧姆。在一实施例中,校准信号A为0时,表示校准控制电路418中的电阻值;校准信号A为1时,表示控制电路418中的电阻值已完成校准。依据此耦接关系,PMOS晶体管的寄生电容可以减小,并且整体的RC电路时间常数也将降低。换句话说,MOSFET晶体管和多晶硅电阻的组合降低了寄生电容,并且使得双模式DP和HDMI传输装置417可以高频运行。
图5为双模式DP和HDMI传输装置417的使用方法的一具体实施例的流程图500。流程图500包括步骤520、530、532、534和536。参见图4和图5,在步骤520,双模式DP和HDMI传输装置417接收一模式信号M。在一实施例中,模式信号M存储在芯片组的一寄存器上。芯片组包括图形处理芯片,并且图形处理芯片包括双模式DP和HDMI传输装置417。
在步骤530,决定配置双模式DP和HDMI传输装置417以DP模式或者HDMI模式传输数据。在一实施例中,以模式信号M作为输入的与非门N1的输出信号控制开关组件SP41、SP42,而开关组件SN43和SN44由模式信号M控制的。
在步骤532,依据步骤530中已决定的模式配置该双模式DP和HDMI传输装置417。例如,为了使双模式DP和HDMI传输装置417以DP模式传送数据,将一有源负载(active load)耦接到一源端(source)。上述的有源负载是指双模式DP和HDMI传输装置的控制电路中耦接到一源端的总的有效电阻。在一实施例中,上述总的有效电阻包括MOSFET晶体管和多晶硅电阻的电路通道的总的有效电阻。在一实施例中,上述的源端是指2V的偏压。在一实施例中,该有源负载是50欧姆。如图4所示,由于开关组件SP41、SP42、SN43和SN44的传导电流基于步骤530中判断的模式是导通的,因此电阻R1和R2耦接于2V的偏压。由此,在步骤532,双模式DP和HDMI传输装置417被配置在DP模式下传输。
在步骤534,有源负载根据校准信号A被校准。流经开关组件SP41,SP42的电流由与非门电路N1的输出信号来校准,该与非门电路N1接收校准信号A作为输入。由此,包括MOSFET晶体管和多晶硅电阻的电路通道的总的有效电阻被校准,在一实施例中,被校准为50欧姆。依据此耦接关系,PMOS晶体管的寄生电容可以减小,并且整体的RC电路时间常数也将降低。换句话说,MOSFET晶体管和多晶硅电阻的组合降低了寄生电容,并且使得双模式DP和HDMI传输装置417可以高频运行。当模式信号M被设定为DP模式时,步骤532和步骤534可以同时执行。
在步骤536,依据步骤530中已决定的模式配置该双模式DP和HDMI传输装置417。例如,为了使双模式DP和HDMI传输装置417以HDMI模式传送数据,将一有源负载不耦接到源端。如图4所示,由于流经开关组件SP41,SP42,SN43和SN44的电流基于步骤530中判断的模式是不导通的,因此电阻R1和R2以及开关组件SP41、SP42、SN43和SN44均不耦接于2V的偏压。由此,在步骤536,双模式DP和HDMI传输装置417被配置在HDMI模式下传输。以下将分别描述双模式DP和HDMI传输装置417被配置在DP模式下传输以及被配置在HDMI模式下传输的情况。
图6为个人计算机600的一具体实施例的架构图。个人计算机600包括一计算机主机610,显示器620和耦接计算机主机610与包括在显示器620内的接收器621的电缆632。显示器620包括一DP接口。计算机主机610包括图形处理芯片611,该图形处理芯片611为一包括了双模式DP和HDMI传输装置417A的集成电路。在一实施例中,图形处理芯片611位于芯片组中。图4中的双模式DP和HDMI传输装置417根据模式信号M被配置为一在DP模式下传输数据的双模式DP和HDMI传输装置417A。芯片组包括一寄存器存放模式信号M。双模式DP和HDMI传输装置417A耦接于DP组件618,该DP组件618也是包括在计算机主机610中的。图形处理芯片611和DP组件618耦接于计算机主机610中的一系统主板上。当个人计算机运行时,DP数据信号通过电缆632从计算机主机610被传送到了显示器620。
图7是图6中的个人计算机600的一具体实施例的电路图。双模式DP和HDMI传输装置417A被配置为在DP模式(M=1)下传送数据,如图4所述,双模式DP和HDMI传输装置417A包括了由数据信号D1和数据信号D1的互补信号控制的驱动电路419。而双模式DP和HDMI传输装置417A也包括一耦接于驱动电路419的控制电路418。由于双模式DP和HDMI传输装置417A被配置为以DP模式传输数据,有源负载耦接到一源端。在此实施例中,双模式DP和HDMI传输装置417A的控制电路418中耦接到一源端的包括MOSFET晶体管和多晶硅电阻的电路通道的总的有效电阻已被校准为50欧姆,但并不以此为限制。而电流流经了开关组件SN43,SN44,SP41和SP42,电阻R1和R2耦接于2V的偏压。因此,在DP模式下,IS0=I10+I20;而Vswing=IR/2。图7中控制电路418和驱动电路419的结构与图4相似,故不再赘述。
在计算机主机610中还包括了耦接于双模式DP和HDMI传输装置417A的DP组件618以便在DP模式下传送数据。如图7所示,DP组件618包括两个并联的电容和二个串联的电阻。在二个电阻之间的电压是0.7V,二个电阻为50欧姆的电阻。DP组件618的电容耦接于驱动电路419和控制电路418之间。DP组件618可以由使用者自主增加。DP组件618的输出通过电缆632传送到了包括DP接口的显示器620中的接收器621。
根据图6和图7中个人计算机的实施例可知,可被配置为DP模式传输数据的双模式DP和HDMI传输装置417A包括了一由数据信号D1和数据信号D1的互补信号控制的驱动电路419。可被配置为DP模式传输数据的双模式DP和HDMI传输装置417A通过控制电路418与DP组件为DP模式传输提供了适当的偏压和电阻。具体说来,控制电路418提供2V的偏压和50欧姆的电阻。本领域的技术人员可知,DP数据信号作为DP组件618的输出传送到了显示器620。
图8为个人计算机800的另一具体实施例的架构图。个人计算机800包括一计算机主机810,显示器820和耦接计算机主机810与包括在显示器820内的接收器821的电缆834。显示器820包括一HDMI接口。计算机主机810包括图形处理芯片811,该图形处理芯片811为一包括了双模式DP和HDMI传输装置417B的集成电路。在一实施例中,图形处理芯片811位于芯片组中。图4中的双模式DP和HDMI传输装置417根据模式信号M被配置为一在HDMI模式下传输数据的双模式DP和HDMI传输装置417B。芯片组包括一寄存器存放模式信号M。双模式DP和HDMI传输装置417B耦接于HDMI组件818,该HDMI组件818也是包括在计算机主机810中的。图形处理芯片811和DP组件818耦接于计算机主机810中的一系统主板上。当个人计算机运行时,HDMI数据信号通过电缆834从计算机主机810被传送到了显示器820。
图9是图8中的个人计算机800的一具体实施例的电路图。双模式DP和HDMI传输装置417B被配置为在HDMI模式(M=0)下传送数据,如图4所述,双模式DP和HDMI传输装置417B包括了由数据信号D1和数据信号D1的互补信号控制的驱动电路419。而双模式DP和HDMI传输装置417B也包括一耦接于驱动电路419的控制电路418。由于双模式DP和HDMI传输装置417B被配置为以HDMI模式传输数据,有源负载不耦接到一源端。由于电流不流经开关组件SN43、SN44、SP41和SP42,电阻R1和R2并不耦接于2V的偏压。2V偏压与电阻R1,R2之间分别形成一开路(open circuit)。因此,在HDMI模式下,IS0=I10=~10mA;I20=0mA;而Vswing=IR。图9中控制电路418和驱动电路419的结构与图4相似,故不再赘述。
在计算机主机810中还包括了耦接于双模式DP和HDMI传输装置417B的HDMI组件818以便在HDMI模式下传送数据。如图9所示,HDMI组件818包括两个耦接于3.3V偏压的电阻,这两个电阻均为50欧姆。HDMI组件818的输出通过电缆834传送到了包括HDMI接口的显示器820中的接收器821。
根据图8和图9中个人计算机的实施例可知,可被配置为HDMI模式传输数据的双模式DP和HDMI传输装置417B包括了一由数据信号D1和数据信号D1的互补信号控制的驱动电路419。可被配置为HDMI模式传输数据的双模式DP和HDMI传输装置417B通过HDMI组件为HDMI模式传输提供了适当的偏压和电阻。2V偏压与电阻R1,R2之间分别形成一开路。本领域的技术人员可知,HDMI数据信号作为HDMI组件818的输出传送到了显示器820。
在一实施例中,每一开关组件为一固体开关(solid switch),例如为MOSFET晶体管,也可以使用其余类型的开关组件,例如为一开关。开关组件在运行时由一个或多个控制输入信号来控制。
上述说明并非意图为穷举的或将本发明限制在所发明的精确形式。有鉴于上述的教示,可有明显的变更与变化。在这点上,讨论过的实施例是选择并描述以提供本发明的原理以及其实际应用的最佳解释,借此使本领域普通技术人员得利用于各种实施例中的本发明以及以适用于特定希望的用途的各种变更。所有此种变更与变化是在本发明的范围内,其是以权利要求书根据其应法律上与公平上应拥有的宽度加以解读为准。
以上所述仅为本发明较佳实施例,然其并非用以限定本发明的范围,任何熟悉本项技术的人员,在不脱离本发明的精神和范围内,可在此基础上做进一步的改进和变化,因此本发明的保护范围当以本申请的权利要求书所界定的范围为准。

Claims (10)

1.一种双模式DP和HDMI传输装置,其特征在于,包括:
一驱动电路,由一数据信号控制,该驱动电路包括一第一开关组件和一第二开关组件,该第一开关组件和该第二开关组件为NMOS晶体管,该第一开关组件的栅极耦接于该数据信号,该第二开关组件的栅极耦接于该数据信号的互补信号,该第一开关组件的源极和该第二开关组件的源极共同耦接至一电流源的第一端,该电流源的第二端接地;以及
一控制电路,耦接于该第一开关组件的漏极和该第二开关组件的漏极,该控制电路用于根据一模式信号而以DP模式或者HDMI模式传输该数据信号,该控制电路包括多个基于该模式信号而选择性地耦接对应的有源负载至对应的源端的开关组件和一与非门电路,该与非门电路接收该模式信号和一校准信号用以校准上述对应的有源负载,上述对应的有源负载为该控制电路耦接到对应的源端的总的有效电阻。
2.根据权利要求1所述的双模式DP和HDMI传输装置,其特征在于,该控制电路包括的多个开关组件包括一第三开关组件、一第四开关组件、一第五开关组件和一第六开关组件,该控制电路还包括耦接到该第五开关组件的一第一电阻和耦接到该第六开关组件的一第二电阻,该第三开关组件和该第四开关组件为NMOS晶体管,该第五开关组件和该第六开关组件为PMOS晶体管,该第三开关组件的栅极和该第四开关组件的栅极耦接于该模式信号,该第三开关组件的源极耦接于该第五开关组件的衬底,该第四开关组件的源极耦接于该第六开关组件的衬底,该第三开关组件的漏极和该第四开关组件的漏极耦接于对应的源端,该第五开关组件的栅极和该第六开关组件的栅极耦接于该与非门电路的输出信号,该第五开关组件的漏极耦接于该第一电阻的第二端,该第六开关组件的漏极耦接于该第二电阻的第二端,该第五开关组件的源极和该第六开关组件的源极耦接于对应的源端,该第一电阻的第一端和该第二电阻的第一端分别耦接到该驱动电路。
3.根据权利要求2所述的双模式DP和HDMI传输装置,其特征在于,当该模式信号表明该数据信号以DP模式传输时,电流流经该第三开关组件、该第四开关组件、该第五开关组件和该第六开关组件,该第一电阻和该第二电阻耦接于对应的源端,当该模式信号表明该数据信号以HDMI模式传输时,电流不流经该第三开关组件、该第四开关组件、该第五开关组件和该第六开关组件,该第一电阻和该第二电阻不耦接于对应的源端。
4.一种计算机,其特征在于,包括:
一双模式DP和HDMI传输装置,该双模式DP和HDMI传输装置基于一模式信号而被配置为DP模式或HDMI模式以传输一数据信号,该双模式DP和HDMI传输装置包括:
一驱动电路,由该数据信号控制,该驱动电路包括一第一开关组件和一第二开关组件,该第一开关组件和该第二开关组件为NMOS晶体管,该第一开关组件的栅极耦接于该数据信号,该第二开关组件的栅极耦接于该数据信号的互补信号,该第一开关组件的源极和该第二开关组件的源极共同耦接至一电流源的第一端,该电流源的第二端接地;以及
一控制电路,耦接于该第一开关组件的漏极和该第二开关组件的漏极,该控制电路包括多个基于该模式信号而选择性地耦接对应的有源负载至对应的源端的开关组件和一与非门电路,该与非门电路接收该模式信号和一校准信号用以校准上述对应的有源负载,上述对应的有源负载为该控制电路耦接到对应的源端的总的有效电阻。
5.根据权利要求4所述的计算机,其特征在于,该计算机还包括了一芯片组,该芯片组包括一图形处理芯片,该图形处理芯片中包括该双模式DP和HDMI传输装置,该芯片组中还包括一寄存器存放该模式信号。
6.根据权利要求4所述的计算机,其特征在于,该双模式DP和HDMI传输装置被配置为在DP模式下传输数据信号时,该双模式DP和HDMI传输装置根据接收到的该模式信号耦接上述对应的有源负载至对应的源端。
7.根据权利要求4所述的计算机,其特征在于,该双模式DP和HDMI传输装置被配置为在HDMI模式下传输数据信号时,该双模式DP和HDMI传输装置根据接收到的该模式信号不耦接上述对应的有源负载至对应的源端。
8.一种权利要求1所述的双模式DP和HDMI传输装置的使用方法,其特征在于,包括:
于该双模式DP和HDMI传输装置接收该模式信号;
根据接收到的该模式信号而决定配置该双模式DP和HDMI传输装置以DP模式或者HDMI模式传输数据;以及
依据已决定的模式配置该双模式DP和HDMI传输装置。
9.根据权利要求8所述的双模式DP和HDMI传输装置的使用方法,其特征在于,该已决定的模式为DP模式时,配置该双模式DP和HDMI传输装置的步骤包括耦接上述对应的有源负载到对应的源端。
10.根据权利要求8所述的双模式DP和HDMI传输装置的使用方法,其特征在于,该已决定的模式为HDMI模式时,配置该双模式DP和HDMI传输装置的步骤包括不耦接上述对应的有源负载到对应的源端。
CN2009101665622A 2009-02-04 2009-08-26 计算机、双模式dp和hdmi传输装置及其使用方法 Active CN101650928B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US12/365,259 2009-02-04
US12/365,259 US8019906B2 (en) 2009-02-04 2009-02-04 Dual mode displayport (DP) and high definition multimedia interface (HDMI) transmitter configured to transmit video and/or audio signals in DP or HDMI according to mode signal

Publications (2)

Publication Number Publication Date
CN101650928A CN101650928A (zh) 2010-02-17
CN101650928B true CN101650928B (zh) 2011-12-07

Family

ID=41673151

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2009101665622A Active CN101650928B (zh) 2009-02-04 2009-08-26 计算机、双模式dp和hdmi传输装置及其使用方法

Country Status (3)

Country Link
US (3) US8019906B2 (zh)
CN (1) CN101650928B (zh)
TW (1) TWI423118B (zh)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8019906B2 (en) * 2009-02-04 2011-09-13 Via Technologies, Inc. Dual mode displayport (DP) and high definition multimedia interface (HDMI) transmitter configured to transmit video and/or audio signals in DP or HDMI according to mode signal
KR101514782B1 (ko) * 2009-02-19 2015-04-24 삼성전자주식회사 전송장치 및 이를 포함하는 에이치엠디아이 송수신 장치
US8242707B2 (en) * 2010-07-26 2012-08-14 Apple Inc. Ambient light calibration for energy efficiency in display systems
US9232265B2 (en) * 2011-03-31 2016-01-05 Lattice Semiconductor Corporation Method, apparatus and system for transitioning an audio/video device between a source mode and a sink mode
TWI479894B (zh) * 2011-12-06 2015-04-01 Asmedia Technology Inc 高解析度多媒體介面的資料傳收裝置
KR101891147B1 (ko) 2011-12-12 2018-08-23 삼성전자주식회사 에이치디엠아이 신호로 방송 수신기의 듀얼 디스플레이를 위한 휴대용 단말기의 장치 및 방법
CN103177679A (zh) * 2011-12-20 2013-06-26 谱瑞科技股份有限公司 具有低电压损耗的电平移位器
TWI456401B (zh) * 2012-02-09 2014-10-11 Quanta Comp Inc 電腦系統
US8848008B2 (en) 2012-03-06 2014-09-30 Dell Products, Lp System and method for providing a multi-mode embedded display
EP2713266B1 (en) * 2012-09-26 2017-02-01 Nxp B.V. Driver circuit
US9407469B2 (en) 2013-03-14 2016-08-02 Lattice Semiconductor Corporation Driving data of multiple protocols through a single set of pins
TWI536820B (zh) * 2013-08-27 2016-06-01 瑞昱半導體股份有限公司 訊號轉接電路、訊號接收電路、訊號轉接方法與訊號接收方法
CN104636096A (zh) * 2013-11-07 2015-05-20 辉达公司 一种图形卡和电子设备
US9442875B2 (en) 2013-11-19 2016-09-13 Synaptics Incorporated Multi-protocol combined receiver for receiving and processing data of multiple protocols
CN104751822B (zh) * 2013-12-31 2017-11-14 纬创资通股份有限公司 显示系统及用于显示器操作最佳化的方法
CN104052953B (zh) * 2014-06-16 2017-04-12 苏州佳世达电通有限公司 显示器及其控制方法
US10430031B2 (en) * 2015-08-30 2019-10-01 EVA Automation, Inc. Displaying HDMI content in a tiled window
US20220180838A1 (en) * 2020-12-03 2022-06-09 Novatek Microelectronics Corp. Signal Processing Circuit and Link Initialization Method Thereof

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101094377A (zh) * 2006-05-31 2007-12-26 创世纪微芯片公司 连接ac-耦合系统和dc-耦合系统
CN201178465Y (zh) * 2008-02-26 2009-01-07 晨星半导体股份有限公司 通用型快速端口切换的检测装置
CN101437132A (zh) * 2007-11-16 2009-05-20 康佳集团股份有限公司 一种多媒体终端及其实现方法

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7584494B2 (en) * 2004-06-28 2009-09-01 Dow Iii Leo F Cable to wireless conversion system for in-home video distribution
TWI253555B (en) * 2004-11-30 2006-04-21 Aten Int Co Ltd A keyboard-mouse-video switch with digital visual interface
US20070143801A1 (en) * 2005-12-20 2007-06-21 Madonna Robert P System and method for a programmable multimedia controller
US7549000B2 (en) * 2006-01-09 2009-06-16 Realtek Semiconductor Corp. Apparatus and method for generating bitstream of S/PDIF data in HDMI
CN101444091A (zh) * 2006-05-14 2009-05-27 晟碟以色列有限公司 双模式数字多媒体连接器
TW200803487A (en) * 2006-06-08 2008-01-01 Good Mind Ind Co Ltd Switch integrating High Definition Multimedia Interface
WO2008086057A1 (en) * 2007-01-05 2008-07-17 Radiospire Networks, Inc. System, method and apparatus for connecting multiple audio/video sources to an audio/video sink
US8565337B2 (en) * 2007-02-07 2013-10-22 Valens Semiconductor Ltd. Devices for transmitting digital video and data over the same wires
US8462759B2 (en) * 2007-02-16 2013-06-11 Semtech Canada Corporation Multi-media digital interface systems and methods
US7937501B2 (en) * 2007-02-26 2011-05-03 Dell Products L.P. Displayport CE system control functionality
TWM332278U (en) * 2007-11-30 2008-05-11 yi-fang Zhuang Connector of flat cable
US8019906B2 (en) * 2009-02-04 2011-09-13 Via Technologies, Inc. Dual mode displayport (DP) and high definition multimedia interface (HDMI) transmitter configured to transmit video and/or audio signals in DP or HDMI according to mode signal

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101094377A (zh) * 2006-05-31 2007-12-26 创世纪微芯片公司 连接ac-耦合系统和dc-耦合系统
CN101437132A (zh) * 2007-11-16 2009-05-20 康佳集团股份有限公司 一种多媒体终端及其实现方法
CN201178465Y (zh) * 2008-02-26 2009-01-07 晨星半导体股份有限公司 通用型快速端口切换的检测装置

Also Published As

Publication number Publication date
CN101650928A (zh) 2010-02-17
US8019906B2 (en) 2011-09-13
TW201030600A (en) 2010-08-16
US8380887B2 (en) 2013-02-19
US20120151099A1 (en) 2012-06-14
US8122160B2 (en) 2012-02-21
US20110302331A1 (en) 2011-12-08
US20100194994A1 (en) 2010-08-05
TWI423118B (zh) 2014-01-11

Similar Documents

Publication Publication Date Title
CN101650928B (zh) 计算机、双模式dp和hdmi传输装置及其使用方法
JP4237219B2 (ja) データ受信回路とデータドライバ及び表示装置
JP4960833B2 (ja) シングルエンド伝送及び差動伝送の切替えが可能なインタフェース回路
JP4327504B2 (ja) トランスミッタ回路、伝送回路及び駆動装置
US20050088431A1 (en) Combined output driver
KR102095280B1 (ko) 입력 버퍼 및 상기 입력 버퍼를 갖는 게이트 드라이브 집적 회로
JP2001085990A (ja) レベルシフト回路および画像表示装置
WO2014124580A1 (en) Driving circuit and display device of using same
CN101739997A (zh) 多功能传输器与数据传输方法
JP2011048378A (ja) 平板ディスプレイ装置
US10366670B2 (en) Compensation circuit for common electrode voltage and display device
CN106782281A (zh) 移位寄存器电路
US20170169777A1 (en) Output circuit of display driving device
US20140210520A1 (en) Low power low voltage differential driver
US20180083628A1 (en) Signal processing devices and methods
CN107872218B (zh) 电流模式逻辑电路
CN101894526A (zh) 液晶显示面板上的驱动器以及相关控制方法
JP7051694B2 (ja) ドライバ回路およびその制御方法、並びに、送受信システム
US20130002299A1 (en) Logic level translator and electronic system
CN101510773A (zh) 用于驱动电路的电位偏移电路
EP2640023A1 (en) Transmission circuit for impedance matching
US20150204933A1 (en) Differential signal transmission system for detecting state of transmission lines
KR102611010B1 (ko) 소스 구동 회로
KR101430983B1 (ko) 입력 버퍼, 상기 입력 버퍼를 갖는 게이트 드라이버 집적 회로 및 액정표시장치 구동 회로
JP5385578B2 (ja) 送信装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant