CN101622607A - 半导体存储装置 - Google Patents

半导体存储装置 Download PDF

Info

Publication number
CN101622607A
CN101622607A CN200880006364A CN200880006364A CN101622607A CN 101622607 A CN101622607 A CN 101622607A CN 200880006364 A CN200880006364 A CN 200880006364A CN 200880006364 A CN200880006364 A CN 200880006364A CN 101622607 A CN101622607 A CN 101622607A
Authority
CN
China
Prior art keywords
piece
monitored
admin table
data
error count
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN200880006364A
Other languages
English (en)
Other versions
CN101622607B (zh
Inventor
檜田敏克
管野伸一
矢野浩邦
橘内和也
浅野滋博
矢野纯二
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Publication of CN101622607A publication Critical patent/CN101622607A/zh
Application granted granted Critical
Publication of CN101622607B publication Critical patent/CN101622607B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • G06F11/1008Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices
    • G06F11/1068Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices in sector programmable memories, e.g. flash disk
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/14Error detection or correction of the data by redundancy in operation
    • G06F11/1402Saving, restoring, recovering or retrying
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/16Protection against loss of memory contents
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3418Disturbance prevention or evaluation; Refreshing of disturbed memory data
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3418Disturbance prevention or evaluation; Refreshing of disturbed memory data
    • G11C16/3431Circuits or methods to detect disturbed nonvolatile memory cells, e.g. which still read as programmed but with threshold less than the program verify threshold or read as erased but with threshold greater than the erase verify threshold, and to reverse the disturbance via a refreshing programming or erasing step
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0483Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Read Only Memory (AREA)
  • Debugging And Monitoring (AREA)
  • Memory System (AREA)

Abstract

本发明提供一种半导体存储装置作为可以有效地执行刷新操作的半导体存储装置,其包括:非易失性半导体存储器,其按块来存储数据,所述块为数据擦除的单位;以及控制单元,其监控存储在选自所述块的受监控块中的数据的错误计数,并且刷新在其中所述错误计数等于或大于阈值的受监控块中的数据。

Description

半导体存储装置
技术领域
本发明涉及一种半导体存储装置。具体地,本发明涉及一种包括例如NAND闪速存储器的半导体存储装置。
背景技术
NAND闪速存储器是一种即使在停止供电时仍可保持信息的非易失性存储器。由于具有比其他类型的非易失性存储器更好的每位成本,NAND闪速存储器广泛流行。然而,随着日益增加的容量和更高的集成度,在写入的数据中的老化劣化和读取干扰的影响在NAND闪速存储器中已变成现实。所保持的数据变得衰退和所存储的数据不适当地再现的风险日益增加。读取干扰是指伴随读取处理的数据毁坏。
老化劣化是这样的现象,其中累积电荷的浮动栅极随着时间推移而逐渐失去电荷,从而引起数据错误。读取干扰是这样的现象,在该现象中,由于在与从其中读出数据的存储器单元邻近的存储器单元的浮动栅极中累积少量电荷,因此在所存储的数据中发生错误。
通过使用错误校正码恢复的正确数据,可以解决关于老化劣化和读取干扰的问题,其中该错误校正码校正已发生的数据错误。然而,由于NAND闪速存储器中的数据仍然不正确,因此当随着老化劣化和读取错误进一步进行而发生超过该错误校正码的校正能力的错误时,不能恢复正确数据。
可通过这样的刷新操作来防止存储在NAND闪速存储器中的数据的完全毁坏且可延长数据保持周期,在该刷新操作中,在读出所存储的数据且执行错误校正之后执行将数据重写入NAND闪速存储器中。
作为一种通过上述刷新操作来为存储在NAND闪速存储器中的数据延长数据保持周期的方法,例如,可以考虑这样的方法,其中对从NAND闪速存储器等中读出数据的次数进行计数。然后,当读出的次数达到指定数目时,执行刷新操作。或者,可以考虑这样的方法,其中当错误计数(错误的数目)增加时执行刷新操作(例如,参考专利文件1)。
然而,在NAND闪速存储器中,在其中重写的数目越小,存储器单元中的数据中发生错误的可能性越小。数据中的错误不会随着特定的、固定量的时间的流逝而均匀地增加。类似地,在NAND闪速存储器中,数据中的错误不会在多于指定次数读出数据时总是增加。因此,当基于读出数据的次数而不是基于对实际数据毁坏状态的反映来均匀地执行刷新操作时,虽然数据毁坏变得不太可能发生,但仍不必要地执行该刷新操作。
此外,由于NAND闪速存储器是重写数目有限的装置,因此通过不必要地执行刷新操作,NAND闪速存储器的寿命缩短。
另一方面,当通过监控数据毁坏状态来执行刷新操作时,例如,为监控数据毁坏状态而执行的存储器单元读出操作本身需要执行错误校正处理。因此,所执行的计算的数量和功率消耗增加。
[专利文件1]日本专利申请公开第2004-326867
本发明提供一种可有效地执行刷新操作的半导体存储装置。
发明内容
一种半导体存储装置,其包括:
非易失性半导体存储器,其按块(block)来存储数据,所述块为数据擦除的单位;以及
控制单元,其监控存储在选自所述块的受监控块中的数据的错误计数,并且刷新在其中所述错误计数等于或大于阈值的受监控块中的数据。
附图说明
图1是根据本发明的第一实施例的半导体存储装置的总体配置的框图;
图2是解释根据第一实施例的半导体存储装置中的第一管理表的配置的图;
图3是在根据第一实施例的半导体存储装置中所执行的受监控块选择处理的流程图;
图4是用于在根据第一实施例的半导体存储装置中将受监控块登记到第一管理表的受监控块登记处理的流程图;
图5是用于在根据第一实施例的半导体存储装置中将块登记到第一管理表的登记处理的流程图;
图6是在根据第一实施例的半导体存储装置中对登记到第一管理表的块执行的错误计数监控处理的流程图;
图7是用于在根据第一实施例的半导体存储装置中从第一管理表删除已对其执行了刷新操作的块的删除处理的流程图;
图8是解释根据第一实施例的半导体存储装置中的第二管理表的配置的图;
图9是在根据第一实施例的半导体存储装置中所执行的受监控块选择处理的流程图;
图10是解释根据第一实施例的半导体存储装置中的第三管理表的配置的图;
图11是在根据第一实施例的半导体存储装置中所执行的受监控块选择处理的流程图;
图12是解释根据第一实施例的半导体存储装置中的第四管理表的配置的图;
图13是在根据第一实施例的半导体存储装置中所执行的受监控块选择处理的流程图;
图14是解释根据第一实施例的半导体存储装置中的第五管理表的配置的图;
图15是用于在根据第一实施例的半导体存储装置中将块登记到第一管理表的登记处理的流程图;
图16是解释根据第一实施例的半导体存储装置中的第六管理表的配置的图;
图17是用于从根据第六实施例的半导体存储装置的第一管理表中删除从错误计数监控排除的块的删除处理的流程图;
图18是解释根据第一实施例的半导体存储装置中的第七管理表的配置的图;
图19是在根据第七实施例的半导体存储装置中对登记到第一管理表的受监控块执行的错误计数监控处理的流程图;
图20是在本发明的一个实例中的SSD的配置的框图;
图21是在该实例中的驱动控制电路的配置的框图;
图22是在本发明的实例中的处理器的配置的框图;
图23是在该实例中SSD安装于其上的便携式计算机的一个实例的透视图;以及
图24是在本发明的实例中SSD安装于其上的便携式计算机的系统配置的一个实例的图。
具体实施方式
下面参考附图详细解释根据本发明的半导体存储装置的示范性实施例。本发明其实不限于下列具体实施例,并且在实施阶段期间在本发明的范围内可以不同地修改构成要素且付诸于实践。
[第一实施例]
图1是根据第一实施例的半导体存储装置1的总体配置的框图。图1所示的半导体存储装置1是本发明的一个实施例。本发明并不限于该配置。
根据第一实施例的半导体存储装置1包括控制单元3和NAND闪速存储器10。控制单元3包括中央处理单元(CPU)4、随机存取存储器(RAM)5、主机接口(I/F)6、计时器7、NAND接口(I/F)8、以及总线9。CPU4运行程序。在RAM 5中存储数据、程序等。主机I/F 6与连接到半导体存储装置1的主机装置2通信。NAND I/F 8控制在控制单元3与NAND闪速存储器10之间执行的数据传送。总线9以允许通信的方式连接CPU 4、RAM 5、主机I/F 6、计时器7和NAND I/F 8。
通过将多个块排列成阵列,配置NAND闪速存储器10。块是擦除数据的单位。块包括多个页。页是写入和读取数据的单位。
半导体存储装置1通过主机I/F 6与主机装置2通信,从而响应于来自主机装置2的请求而执行在主机装置2与半导体存储装置1之间的数据传送。通过CPU 4解译在控制单元3内的RAM 5中所存储的程序,实现对来自主机装置2的请求的解译以及对半导体存储装置1自身的控制。由主机装置2提供的数据被存储在NAND闪速存储器10中。控制单元3调解在主机装置2与NAND闪速存储器10之间的数据传送。
在半导体存储装置1内的控制单元3通过主机I/F 6与主机装置2通信,从而执行在控制单元3内的RAM 5与主机装置2之间的数据传送。从主机装置2传送的数据暂时保持在控制单元3内的RAM 5中。以指定的时序,通过NAND I/F 8将该数据写入NAND闪速存储器10。当主机装置2产生读出请求时,在控制单元3中,响应于来自CPU 4的指令,从NAND闪速存储器10读取数据,并且将所读取的数据存储在控制单元3内的RAM5中。然后,控制单元3通过主机I/F 6将存储在RAM 5中的数据传送到主机装置2。
在将数据写入NAND闪速存储器10和从NAND闪速存储器10读取数据时所使用的NAND I/F 8包括错误校正单元21和错误计数检测单元22。错误校正单元21和错误计数检测单元22用作错误校正电路。错误校正单元21提供用于校正在从NAND闪速存储器10内的任意块读出的数据中的错误的功能。错误计数检测单元22提供用于检测由错误校正单元21校正的错误的错误计数的功能。错误校正单元21所附的错误校正码的校正能力为两个位以上。这里,在校正能力为八个位的前提下说明本实施例。然而,本发明并不限于该错误校正能力。
当将RAM 5中的数据写入NAND闪速存储器10时,错误校正单元21计算将要写入的数据的错误校正码,并将该错误校正码与该数据一起写入NAND闪速存储器中。当从NAND闪速存储器10中读出数据时,错误校正单元21使用从NAND闪速存储器10读出的数据以及与该数据一起存储在NAND闪速存储器10中的错误校正码,以校正在该读取的数据中的错误。当校正该错误时,错误计数检测单元22检测所校正的错误的错误计数,并将所校正的错误计数存储于其中。这里,所校正的错误的错误计数存储在错误计数检测单元22中。然而,在其中存储所校正的错误的错误计数的位置不限于此。
当错误校正单元21校正该错误时,NAND I/F 8产生向CPU 4的中断,从而发出这样的通知,即,在存储在NAND闪速存储器10中的数据中已发生错误。然后CPU 4存取NAND I/F 8中的错误计数检测单元22,并获得所校正的错误的计数。
然后,在设定任意的时间数量时,计时器7在内部测量时间。计时器7在所设定的时间数量流逝时产生向CPU 4的中断。由来自计时器7的该中断向CPU 4通知所设定的时间数量的流逝。
在NAND闪速存储器10中组合地存储由主机装置2提供的数据与由错误校正单元21从该数据计算出的错误校正码。
RAM 5包括第一管理表31。在第一管理表31中记录与要求在不久的将来执行刷新操作的块有关的信息。图2是解释第一管理表31的配置的图。第一管理表31包括多个条目(entry)。在NAND闪速存储器中的块号被登记到每一个条目。按条目号来存取第一管理表31。记录在每一个条目中的块被视为这样的块,在该块中将要监控存储数据的错误计数(下文中称为受监控块)。
RAM 5还可包括第二管理表32、第三管理表33、第四管理表34、第五管理表35、第六管理表36以及第七管理表37。以下将说明第二管理表32至第七管理表37。
根据第一实施例,当在响应于来自主机装置2的请求而从NAND闪速存储器10读出的数据中发生错误时,通过图3所示的流程来决定是否要监控其中存储有已发生错误的数据的块的错误计数。图3是根据第一实施例用于选择受监控块的处理的流程图。
首先,当CPU 4从NAND闪速存储器10中的一个块读取数据时,错误校正部分(section)21校正在读取的数据中的错误。错误计数检测单元22检测所校正的错误的计数,并将所检测的错误计数存储于其中。CPU 4存取错误计数检测单元22,获取在读取的数据中已发生的错误的错误计数,并检查该错误计数(步骤S101)。CPU 4接着检查该错误计数是否等于第一阈值或更高(步骤S102)。第一阈值是用于选择将要受监控的块的错误计数的阈值。这里,例如,该第一阈值是两位。
当在从NAND闪速存储器10中的块读出的数据中已发生的错误的错误计数等于第一阈值或更高(两位以上)(步骤S102处的是)时,该数据的错误计数有可能将由于老化劣化和读取干扰的影响而进一步增加。可能会发生超过错误校正码的校正能力的错误。因此,CPU 4选择已发生了错误的该块(其中存储有从NAND闪速存储器10读出的数据的块)作为受监控块,并且将该块登记到第一管理表31(步骤S103)。
当在从NAND闪速存储器10读出的数据中已发生的错误的错误计数小于第一阈值(小于两位)(步骤S102处的否)时,CPU 4完成该处理而不将该块登记到第一管理表31。
在被登记到第一管理表31的块中所存储的数据具有高的错误计数。该错误计数极有可能将由于老化劣化和读取干扰的影响而进一步增加。因此,CPU 4从NAND闪速存储器10中定期地读出在被登记到第一管理表31的块中的数据,检查错误计数,并监控该数据的错误计数的增加趋势。当存储在该块中的数据中已发生的错误的错误计数超过指定数目时,CPU 4对该块执行刷新操作。
如果仅从响应于主机装置2的读取请求而从NAND闪速存储器10读出的数据中检测该错误计数,则不能检测出在很少从NAND闪速存储器10读出的块中所存储的数据中发生的老化劣化。因此,优选以任意的时序读取在NAND闪速存储器10中在第一管理表31的所有区域内的数据,并且检查数据的错误计数。该任意时序可以是在电力开启时,每数个月一次的间隔等。因此,可以为存储在很少读出的块中的数据监控错误计数的增加趋势。
图4是用于检查最近被选择为受监控块的块是否已登记到第一管理表31的处理的流程图。首先,CPU 4检查在第一管理表中在第N条目(N是在第一管理表中的条目号)中所登记的内容(步骤S111)。CPU 4判断登记到该第N条目的块是否与最近被选择作为受监控块的块相同(步骤S112)。
当登记到该第N条目的块与最近被选择作为受监控块的块相同(步骤S112处的是)时,CPU 4完成该处理。当登记到该第N条目的块不与最近被选择作为受监控块的块相同(步骤S112处的否)时,CPU 4检查该第N条目是否是最后的条目(步骤S113)。当该第N条目不是最后的条目(步骤S113处的否)时,CPU 4返回至步骤S111,并且将条目号增加一。当该第N条目是最后的条目(步骤S113处的是)时,CPU 4完成该处理。
这里,当未将最近被选择作为受监控块的块登记到第一管理表31时,将该块登记到第一管理表31,如图5中的流程图所示。图5是用于将受监控块登记到第一管理表31的处理的流程图。
首先,CPU 4检查在第一管理表31中的第N条目(N是第一管理表31中的条目号)(步骤S121),并判断该第N条目是否是空白条目(步骤S122)。当该第N条目是空白条目(步骤S122处的是)时,CPU 4将受监控块登记到该空白条目(步骤S126),并完成该处理。
当该第N条目不是空白条目(步骤S122处的否)时,CPU 4检查该第N条目是否是最后的条目(步骤S123)。当该第N条目不是最后的条目(步骤S123处的否)时,CPU 4返回至步骤S121,并且将条目号增加一。当该第N条目是最后的条目(步骤S123处的是)时,CPU 4对登记到第一管理表31的一个块强制执行刷新操作,并在第一管理表31中创建空白条目(步骤S124)。由于在刷新的块中的数据的错误计数减少,因此CPU 4从第一管理表31中删除该块。CPU 4接着将新的受监控块登记到该空白条目(步骤S125),并完成该处理。
接下来,将说明监控在登记到第一管理表31的块中的数据的错误计数的方法。CPU 4在控制单元3内的计时器7中设定监控间隔周期。每当计时器7产生中断时,便通过图6的流程表中所示的方法监控错误计数。图6是用于监控登记到第一管理表31的块的错误计数的处理的流程图。
首先,CPU 4检查在第一管理表31中的第N条目(N为在第一管理表31中的条目号)(步骤S131)。CPU 4判断是否已将一个块登记到该第N条目(步骤S132)。当未登记一个块(步骤S132处的否)时,CPU4检查该第N条目是否是最后的条目(步骤S136)。当该第N条目不是最后的条目(步骤S136处的否)时,CPU 4返回至步骤S131,并且将条目号增加一。当该第N条目是最后的条目(步骤S136处的是)时,CPU 4完成该处理。
在步骤S132,当已登记一个块(步骤S132处的是)时,CPU 4将登记到该第N条目的块中的数据从NAND闪速存储器10读出至控制单元3内的RAM 5。接下来,错误校正单元21校正在该读取的数据中的错误。错误计数检测单元22检测所校正的错误的计数,并将该检测的错误计数存储在其中。CPU 4存取错误计数检测单元22,获得在该读取数据中已发生的错误的错误计数,并检查该错误计数(步骤S133)。CPU 4接着判断该读取的数据的错误计数是否等于第二阈值或更高(步骤S134)。第二阈值是用于通过预定方法来选择其中将要重写(刷新)数据的块的错误计数的阈值。这里,例如,第二阈值是四位。通过考虑错误校正码的校正能力来设定第二阈值。
当错误计数小于第二阈值(小于四位)(步骤S134处的否)时,CPU4检查该第N条目是否是最后的条目(步骤S136)。当该第N条目不是最后的条目(步骤S136处的否)时,CPU 4返回至步骤S131,并且将条目号增加一。当该第N条目是最后的条目(步骤S136处的是)时,CPU 4完成该处理。
在步骤S134,当错误计数等于第二阈值或更高(四位以上)(步骤S134处的是)时,CPU 4对登记到第N条目的块执行刷新操作(步骤S135)。CPU 4接着检查该第N条目是否是最后的条目(步骤S136)。当该第N条目不是最后的条目(步骤S136处的否)时,CPU 4返回至步骤S131,并且将条目号增加一。当该第N条目是最后的条目(步骤S136处的是)时,CPU 4完成该处理。
根据第一实施例,用于刷新登记在第一管理表31中的受监控块的错误计数阈值(第二阈值)被设定为大于用于将作为受监控块的块登记到第一管理表31的错误计数阈值(第一阈值)。由于存在不能恢复具有高错误计数的块中的数据的可能性,因此该设定允许监控具有低错误计数的块并刷新具有高错误计数的块。
为了对块执行刷新操作,首先,将在将要刷新的块中的所有数据从NAND闪速存储器10读出到控制单元3内的RAM 5。擦除在NAND闪速存储器10中的该块。然后,在擦除该块之后,将迁移到RAM 5的所有数据重写入该删除的块中。刷新后的块中的数据的错误计数减少。因此,通过图7所示的方法将从该块第一管理表31删除,并且从受监控块中排除该块。图7是用于将刷新后的块从第一管理表31中删除的处理的流程图。
首先,CPU 4检查第一管理表31中的第N条目(N是第一管理表31中的条目号)(步骤S141)。CPU 4判断该登记的块是否是目标块,即刷新后的块(步骤S142)。当该块不是目标块(步骤S142处的否)时,CPU4检查该条目是否是最后的条目(步骤S144)。当该条目不是最后的条目(步骤S144处的否)时,CPU 4返回至步骤S141,并且将条目号增加一。当该条目是最后的条目(步骤S144处的是)时,CPU 4完成该处理。
在步骤S142,当该登记的块是目标块(步骤S142处的是)时,CPU 4从第一管理表31中将登记在该第N条目中的块删除(步骤S143),并完成该处理。可将数据重写入另一空块而不重写入其中该数据最初被写入的块中。
如上所述,在根据第一实施例的半导体存储装置1中,由于老化劣化和读取干扰的影响,存储将要求在不久的将来执行刷新操作的数据的NAND闪速存储器10中的块是基于在存储于该块中的数据中所发生的错误的错误计数来进行选择的。所选择的块被登记在第一管理表31中,作为其数据的错误计数被监控的受监控块。然后,定期读取登记到第一管理表31的块中的数据,并检查错误计数。当该数据的错误计数超过指定数目时,执行刷新操作。以这种方式,对该块执行刷新操作的间隔可以在错误校正码的校正能力的范围内延长,从而减少所执行的刷新操作的数目。可以控制NAND闪速存储器10被重写的次数。结果,可以通过较不频繁地执行刷新操作来更确定地防止由老化劣化和读取干扰引起的数据毁坏。并且,可实现这样的半导体存储装置,其中抑制了在刷新操作期间的处理数量和功率消耗。
在根据第一实施例的半导体存储装置1中,用于刷新登记到第一管理表31中的受监控块的错误计数阈值(第二阈值)大于用于将作为受监控块的块登记到第一管理表31的错误计数阈值(第一阈值)。结果,可以刷新具有高错误计数的受监控块当中的块,从而防止不能恢复数据的情况。
[第二实施例]
根据第二实施例,说明了这样的情况,即基于在图1的半导体存储装置1中的NAND闪速存储器10中的块中存储的数据的读出量来选择受监控块。根据第二实施例的登记受监控块的方法不同于根据第一实施例的登记受监控块的方法。根据第二实施例的其他方面与根据第一实施例的其他方面相同。
图8是解释第二管理表32的配置的图。第二管理表32是在其中存储在NAND闪速存储器10中的块中的数据的读出量的管理表。第二管理表32被配置在RAM 5中。第二管理表32存储NAND闪速存储器10中的块号中的每一个以及从这些块中读取的数据的读出量。
每当CPU 4从NAND闪速存储器10中的块中读出数据时,CPU 4按页的数目对该数据的读出量进行计数。CPU 4将页计数存储在第二管理表中,并且更新该页计数。存储在第二管理表32中的读出量是在NAND闪速存储器10中的块中存储数据之后计数的读出量。每当擦除块中的数据时,清除该读出量的值。数据体(data volume)或读出频率的整合量(integrated quantity)可以用作数据的读出量。
根据第二实施例,当执行用于响应于来自主机装置2的请求而从NAND闪速存储器10中读出数据的读出处理时,通过图9所示的流程来决定是否要监控其中已发生错误的块。图9是根据第二实施例的受监控块选择处理的流程图。
首先,当执行用于响应于来自主机装置2的请求而从NAND闪速存储器10中的块读取数据的读出处理时,CPU 4更新该块中的数据的在第二管理表32中的读出量(步骤S151)。CPU 4接着检查该数据的更新后的读出量是否等于第三阈值或更高(步骤S152)。第三阈值是用于选择将要受监控的块的来自该块的数据的读出量的阈值。这里,例如,第三阈值为10^10页的读出量。
当来自该块的数据的读出量等于第三阈值或更高(步骤S152处的是)时,误差计数有可能将由于老化劣化和读取干扰的影响而进一步增加。可能会发生超过错误校正码的错误校正能力的错误。因此,CPU 4将从其中读出数据的该块登记到第一管理表31作为受监控块(步骤S153)。当来自该块的数据的读出量小于第三阈值(步骤S152处的否)时,CPU 4完成该处理而不将该块登记到第一管理表31。监控登记到第一管理表31的块中的数据的错误计数的方法与根据第一实施例中的类似。省略对其的详细说明。
如上所述,在根据第二实施例的半导体存储装置1中,由于老化劣化和读取干扰的影响,存储将要求在不久的将来执行刷新操作的数据的NAND闪速存储器10中的块是基于存储在该块中的数据的读出量来进行选择的。所选择的块被登记在第一管理表31中,作为其数据的错误计数被监控的受监控块。然后,定期读取登记到第一管理表31的块中的数据,并检查错误计数。当该数据的错误计数超过指定数目时,执行刷新操作。以这种方式,对该块执行刷新操作的间隔可以在错误校正码的校正能力的范围内延长,从而减少所执行的刷新操作的数目。可以控制NAND闪速存储器10被重写的次数。结果,可以通过较不频繁地执行刷新操作来更确定地防止由老化劣化和读取干扰引起的数据毁坏。并且,可实现这样的半导体存储装置,其中抑制了在刷新操作期间的处理数量和功率消耗。
(第三实施例)
根据第三实施例,说明这样的情况,即基于在图1的半导体存储装置1中的NAND闪速存储器10中的块中写入数据的写入时间来选择受监控块。根据第三实施例的登记受监控块的方法不同于根据第一实施例的登记受监控块的方法。根据第三实施例的其他方面与根据第一实施例的其他方面相同。
图10是解释第三管理表33的配置的图。第三管理表33是在其中存储在NAND闪速存储器10中的块中写入数据的写入时间的管理表。第三管理表33被配置在RAM 5中。第三管理表33存储NAND闪速存储器10中的块号中的每一个以及将数据写入这些块中的写入时间。
当CPU 4将数据写入NAND闪速存储器10中的块中时,CPU 4在第三管理表33中存储写入时间。每当擦除NAND闪速存储器中的块中的数据时,清除存储在第三管理表33中的该写入时间的值。除了半导体存储装置1的操作时间之外,通过使用NAND闪速存储器中的总擦除数目等,仅要求存储在第三管理表33中的该写入时间指示在写入数据的时间点与当前时间之间的时间差。
根据第三实施例,当执行用于响应于来自主机装置2的请求而从NAND闪速存储器10中读取数据的读出处理时,通过图11所示的流程来测量从将数据写入块中的时刻起流逝的时间的量。决定将要监控其错误计数的块。图11是根据第三实施例的受监控块选择处理的流程图。
首先,当执行用于响应于来自主机装置2的请求而从NAND闪速存储器10读取数据的读出处理时,CPU 4计算在存储于第三管理表33中的对将要从其中读取数据的块已执行最后写入操作的写入时间与当前时间之间的差异。换句话说,CPU 4计算将要从其中读取数据的块的写入时间起流逝的时间的量(步骤S161)。CPU 4接着检查从该块的写入时间起流逝的时间是否等于第四阈值或更高(步骤S162)。第四阈值是用于选择将要受监控的块的从该块的写入时间起流逝的时间的量的阈值。这里,例如,第四阈值为一个月。
当从该块的写入时间起流逝的时间等于第四阈值或更高(步骤S162处的是)时,误差计数有可能将由于老化劣化和读取干扰的影响而进一步增加。可能会发生超过错误校正码的错误校正能力的错误。因此,CPU 4将从其中读出数据的块登记到第一管理表31作为受监控块(步骤S163)。当从该块的写入时间起流逝的时间小于第四阈值(步骤S162处的否)时,CPU 4完成该处理而不将该块登记到第一管理表31。监控登记到第一管理表31的块中的数据的错误计数的方法与根据第一实施例中的类似。省略对其的详细说明。
如果仅针对响应于来自主机装置2的读取请求而从NAND闪速存储器10读出的数据检查从该块的写入时间起流逝的时间,则不能检测出在很少从NAND闪速存储器10读出的块中所存储的数据中发生的老化劣化。因此,优选以任意的时序读取在NAND闪速存储器10中在第一管理表31的所有区域内的数据,并且检查这些块的从写入时间起流逝的时间。该任意时序可以是在电力开启时、每数个月一次的间隔等。因此,可以为存储在很少读取的块中的数据监控错误计数的增加趋势。
如上所述,在根据第三实施例的半导体存储装置1中,由于老化劣化和读取干扰的影响,存储将要求在不久的将来执行刷新操作的数据的NAND闪速存储器10中的块是基于从该块的最后写入时间起流逝的时间来进行选择的。所选择的块被登记在第一管理表31中,作为其数据的错误计数被监控的受监控块。然后,定期读取登记到第一管理表31的块中的数据,并检查错误计数。当该数据的错误计数超过指定数目时,执行刷新操作。以这种方式,对该块执行刷新操作的间隔可以在错误校正码的校正能力的范围内延长,从而减少所执行的刷新操作的数目。可以控制NAND闪速存储器10被重写的次数。结果,可以通过较不频繁地执行刷新操作来更确定地防止由老化劣化和读取干扰引起的数据毁坏。并且,可实现这样的半导体存储装置,其中抑制了在刷新操作期间的处理数量和功率消耗。
(第四实施例)
根据第四实施例,说明这样的情况,即基于在图1的半导体存储装置1中的NAND闪速存储器10中的块中写入数据的序列来选择受监控块。根据第四实施例的登记受监控块的方法不同于根据第一实施例的登记受监控块的方法。根据第四实施例的其他方面与根据第一实施例的其他方面相同。
图12是解释第四管理表34的配置的图。第四管理表34是在其中存储在NAND闪速存储器10中的块中写入数据的序列的管理表。第四管理表34被配置在RAM 5中。第四管理表34存储NAND闪速存储器10中的块号中的每一个以及将数据写入NAND闪速存储器10中的对应序号。
当CPU 4将数据写入NAND闪速存储器10中的块中时,CPU 4在第四管理表34中存储将数据写入NAND闪速存储器10中的序号。优选通过链接结构等来实现第四管理表34,以便每当执行写入处理时即使在更新写入序号时,将要执行的处理也不会增加。由此,可减少置于CPU 4上的处理负载,并可缩短处理时间。
根据第四实施例,当执行用于响应于来自主机装置2的请求而将数据写入NAND闪速存储器10中的写入处理时,存储将数据写入NAND闪速存储器10中的这些块中的序号,并通过图13所示的流程来更新这些序号。基于写入序号来决定将要监控其错误计数的块。图13是根据第四实施例的受监控块选择处理的流程图。
首先,当执行用于响应于来自主机装置2的请求而将数据写入NAND闪速存储器10中的块中的写入处理时,CPU 4在第四管理表34中存储该写入序号,并且更新这些写入序号(步骤S171)。CPU 4接着检查与第四管理表34中的第N个写入序号(N是第四管理表34中的写入序号)对应的块(步骤S172)。CPU 4检查该写入序号是否等于第五阈值或更低,换句话说,该块是否比第五阈值旧(步骤S173)。第五阈值是用于选择将要受监控的块的写入序列的阈值。这里,例如,第五阈值是从具有最旧(最小)写入序号的块起的十个块。
当该写入序号等于第五阈值或更低,换句话说,该块比第五阈值旧(步骤S173处的是)时,误差计数有可能将由于老化劣化和读取干扰的影响而进一步增加。可能会发生超过错误校正码的错误校正能力的错误。因此,CPU 4检查该块是否登记到第一管理表31(步骤S174)。当该块未登记到第一管理表31(步骤S174处的否)时,CPU 4将该块登记到第一管理表31作为受监控块(步骤S175)。换句话说,CPU 4将比第五阈值进一步更晚写入的块登记在第一管理表31中作为受监控块,并检查该数据的错误计数。
在步骤S174,当该块已登记到第一管理表31(步骤S174处的是)时,CPU 4检查该第N个写入序号是否是最后的写入序号(步骤S176)。当该第N个写入序号不是最后的写入序号(步骤S176处的否)时,CPU 4返回至步骤S172,并且将写入序号增加一。当该第N个写入序号是最后的写入序号(步骤S176处的是)时,CPU 4完成该处理。
在步骤S173,当该写入序号不是等于第五阈值或更低,换句话说,是比第五阈值新的块(步骤S173处的否)时,CPU 4检查该第N个写入序号是否是最后的写入序号(步骤S176)。当该第N个写入序号不是最后的写入序号(步骤S176处的否)时,CPU 4返回至步骤S172,并且将写入序号增加一。当该第N个写入序号是最后的写入序号(步骤S176处的是)时,CPU 4完成该处理。监控登记到第一管理表31的块中的数据的错误计数的方法与根据第一实施例中的类似。省略对其的详细说明。
如上所述,在根据第四实施例的半导体存储装置1中,由于老化劣化和读取干扰的影响,存储将要求在不久的将来执行刷新操作的数据的NAND闪速存储器10中的块是基于将数据写入NAND闪速存储器10中的这些块中的序列来进行选择的。所选择的块被登记在第一管理表31中,作为其数据中的错误计数被监控的受监控块。然后,定期读取登记到第一管理表31的块中的数据,并检查错误计数。当该数据的错误计数超过指定数目时,执行刷新操作。以这种方式,对该块执行刷新操作的间隔可以在错误校正码的校正能力的范围内延长,从而减少所执行的刷新操作的数目。可以控制NAND闪速存储器10被重写的次数。结果,可以通过较不频繁地执行刷新操作来更确定地防止由老化劣化和读取干扰引起的数据毁坏。并且,可实现这样的半导体存储装置,其中抑制了在刷新操作期间的处理数量和功率消耗。
(第五实施例)
根据第五实施例,说明在根据第一至第四实施例的半导体存储装置1中将块登记到第一管理表31时空白条目不可用时所执行的处理。
图14是解释第五管理表35的配置的图。第五管理表35是在其中存储登记到第一管理表31的受监控块的登记序列的管理表。第五管理表35被配置在RAM 5中。第五管理表35存储登记到第一管理表31的受监控块的数目以及其中这些受监控块被登记到第一管理表31的序列的序号(登记序号)。
当将这些受监控块登记到第一管理表31时,这些受监控块被顺序地存储,以便较早登记的受监控块在第一管理表31中具有较低的条目号。根据第五实施例,每当CPU 4将受监控块登记到第一管理表31时,CPU 4将该受监控块的块号登记到第五管理表35。优选通过链接清单来实现第五管理表35,这是因为每当将受监控块登记到第一管理表31或者从第一管理表31删除受监控块时,CPU 4会更新这些登记序号。由此,可减少置于CPU 4上的处理负载,并可缩短处理时间。
下面将参考图15说明在将受监控块登记到第一管理表31时空白条目不可用时所执行的用于将受监控块登记到第一管理表31的登记处理。图15是根据第五实施例用于将受监控块登记到第一管理表31的登记处理的流程图。
首先,当执行用于将受监控块登记到第一管理表31的登记处理时,CPU 4检查登记到第五管理表35的块的登记块计数是否小于第六阈值(步骤S181)。这里,第六阈值是可登记到第一管理表31的块的最大数目和可登记到第五管理表35的块的最大数目。因此,登记到第五管理表35的块的登记块计数小于第六阈值指示空白条目在第一管理表31中可用。登记到第五管理表35的块的登记块计数不小于第六阈值指示空白条目在第一管理表31中不可用。
当登记到第五管理表35的块的登记块计数小于第六阈值,换句话说,空白条目在第一管理表31中可用(步骤S181处的是)时,CPU 4将该受监控块登记到第一管理表31中的该空白条目(步骤S184)。CPU 4进一步将该受监控块的块号登记到第五管理表35,并且完成该处理。
当登记到第五管理表35的块的登记块计数大于第六阈值时(当空白条目在第一管理表31中不可用时)(步骤S181处的否),CPU 4参考第五管理表35,并刷新在第五管理表35中的其登记序号最早的受监控块中的数据(步骤S182)。换句话说,CPU 4刷新在最早登记到第一管理表31和第五管理表35的块中的数据。
CPU 4接着从第一管理表31和第五管理表35删除该刷新后的块(步骤S183)。随后,CPU 4将新的受监控块登记到第一管理表31中的空白条目。CPU 4接着将登记到第一管理表31中的该空白条目的受监控块登记到第五管理表35(步骤S184)。
如上所述,在根据第五实施例的半导体存储装置1中,由于在第一管理表31中的空白条目受到管理,当将受监控块登记到第一管理表31时即使在空白条目不可用时,仍可以将新的受监控块登记到第一管理表31。可以管理这些存储其错误计数被监控的数据的受监控块。
[第六实施例]
根据第六实施例,说明在根据第一至第五实施例的半导体存储装置1中从第一管理表31删除已变得从数据错误计数监控排除的块时所执行的处理。
图16是解释第六管理表36的配置的图。第六管理表36是在其中存储在NAND闪速存储器10中的这样的块的管理表,在该块中不存储将要保持的数据。第六管理表36被配置在RAM 5中。在第六管理表36中,在每一个条目中登记在NAND闪速存储器10中的块的块号当中的这样的块的块号,在该块中不存储将要保持的数据。第六管理表36按条目号来进行存取。
CPU 4从第六管理表36获取关于这样的块的信息,在该块中不存储将要保持的数据,由此,CPU 4可将新数据写入该块中。CPU 4还将其中将要保持的数据不再存在的块登记到第六管理表36。其中将要保持的数据不再存在的状态主要在写入新数据时发生。例如,当将地址A的数据X存储在NAND闪速存储器10中的块1中时,在其中执行控制以在主机装置2请求将地址A的数据X重写至数据Y时将地址A的数据Y写入另一块(例如块100)的控制方法中,存储在块1中的地址A的先前数据X不再是将要保持的数据(无效数据)。
下面将参考图17说明在从第一管理表31删除已变得从数据错误计数监控排除的受监控块时所执行的处理。图17是根据第六实施例用于从第一管理表删除从错误计数监控排除的块的删除处理的流程图。
首先,当产生其中将要保持的数据不再存在的块时,CPU 4检查第一管理表31中的第N条目(N是第一管理表31中的条目号)(步骤S191)。CPU 4判断登记到该第N条目的块是否是目标块(从监控排除的其中将要保持的数据不再存在的块)(步骤S192)。当该块不是目标块(步骤S192处的否)时,CPU 4判断该条目是否是最后的条目(步骤S193)。
这里,当该条目不是最后的条目(步骤S193处的否)时,CPU 4返回至步骤S191,并且将条目号增加一。当该条目是最后的条目(步骤S193处的是)时,CPU 4完成该处理。
在步骤S192,当该块是目标块(步骤S192处的是)时,CPU 4执行删除处理以从第一管理表31删除该块。CPU 4将该块的块号登记到第六管理表36,并完成该处理(步骤S194)。登记到第六管理表36的块不要求更新,这是因为在该块中不存储将要保持的数据。
如上所述,在根据第六实施例的半导体存储装置1中,当例如将新数据写入在NAND闪速存储器中的其中存储数据的块中时产生从监控排除且其中将要保持的数据不再存在的块时,可确定地从第一管理表31删除从监控排除的该块,并且可以管理第一管理表31中的空白条目。
[第七实施例]
根据第七实施例,说明在根据第一实施例至第六实施例的半导体存储装置1中监控登记到第一管理表31的受监控块的方法。
图18是解释第七管理表37的配置的图。第七管理表37是在其中存储在NAND闪速存储器10中的登记到第一管理表31的块的错误计数的管理表。第七管理表37被配置在RAM 5中。第七管理表37包括多个条目。将登记到第一管理表31的块的块号和从存储在该块中的数据检测的错误计数登记到每一个条目。第七管理表37按条目号来进行存取。每当执行错误计数监控时,更新登记到第七管理表37的这些错误计数的值。
下面将参考图19说明监控登记到第一管理表31的受监控块的错误计数的方法。图19是对登记到第一管理表31的受监控块执行的错误计数监控处理的流程图。
CPU 4在控制单元3内的计时器7中设定监控间隔周期。每当由计时器7产生中断时,执行对登记到第一管理表31的受监控块的错误计数监控处理。计时器7在内部测量CPU设定该监控间隔周期的时间。在该设定周期流逝之后,计时器7产生向CPU 4的中断。
当计时器7产生该中断时,CPU 4检查第七管理表37的第N条目(N是第七管理表37中的条目号)(步骤201)。CPU 4判断是否已将块登记到该第N条目(步骤202)。当未登记块(步骤202处的否)时,CPU 4判断该第N条目是否是最后的条目(步骤S206)。当该第N条目不是最后的条目(步骤S206处的否)时,CPU 4返回至步骤S201,并且将条目号增加一。当该第N条目是最后的条目(步骤S206处的是)时,CPU 4完成该错误计数监控处理。
在步骤S202,当已登记块(步骤202处的是)时,CPU 4检查登记到第七管理表37的块的错误计数(位数目)(步骤S203)。CPU 4判断该错误计数是否等于第七阈值或更高(步骤S204)。第七阈值用于在这些受监控块当中选择将要对其执行错误计数监控处理的块。这里,第七阈值为例如四位的错误。
当该错误计数小于第七阈值(小于四位)(步骤S204处的否)时,CPU 4检查该第N条目是否是最后的条目(步骤S206)。当该第N条目不是最后的条目(步骤S206处的否)时,CPU 4返回至步骤S201,并且将条目号增加一。当该第N条目是最后的条目(步骤S206处的是)时,CPU 4完成该错误计数监控处理。
在步骤S204,当该错误计数是第七阈值或更高(四位以上)(步骤S204处的是)时,CPU 4将该块中的数据从NAND闪速存储器10读出到控制单元3内的RAM 5,并且对该数据执行错误计数检测处理(步骤S205)。CPU 4利用检测到的错误计数来更新第七管理表37。基于该检测到的错误计数,CPU 4执行参考图6所说明的根据第一实施例的刷新操作。
接下来,CPU 4检查该第N条目是否是最后的条目(步骤S206)。当该第N条目不是最后的条目(步骤S206处的否)时,CPU 4返回至步骤S201,并且将条目号增加一。当该第N条目是最后的条目(步骤S206处的是)时,CPU 4完成该错误计数监控处理。
每当执行错误计数检测处理时,设定为上述第七阈值的值会减少,从而逐渐促使对具有低错误计数的块执行错误计数检测。由此,在短循环内每次都对具有高错误计数的块执行错误计数检测。在长循环内对具有低错误计数的块执行错误计数检测。设定为该第七阈值的值在该值减少到预定的指定值之后返回至初始值。
如上所述,在根据第七实施例的半导体存储装置1中,对于登记到第一管理表31的受监控块,基于登记到第七管理表37的错误计数判断是否对受监控块重新执行错误计数检测处理。在短循环内对具有高错误计数的块执行错误计数检测。在长循环内对具有低错误计数的块执行错误计数检测。由此,可以基于登记到第七管理表37的错误计数来改变登记到第一管理表31的受监控块的监控间隔。可以确定地监控在登记到第一管理表31的受监控块当中的最可能在不久的将来要求更新的块中的数据的错误计数。同时,可以降低错误计数监控的频率。由此,可以抑制执行错误计数监控所要求的计算数量以及功率消耗。
[第八实施例]
根据第八实施例,将说明根据第七实施例的错误计数监控循环。根据第八实施例,关于对登记到第一管理表31的受监控块所执行的监控处理,对具有低错误计数的块的监控循环(在计时器7中设定的监控间隔周期)设定上限。
这里,该监控循环的上限被设定为短于从存储在块中的数据的错误计数超过第一阈值时直至存储在该块中的数据的错误计数达到错误校正部件21的校正能力的上限为止所要求的时间的量。可以将该监控循环预先设定为根据半导体存储装置1的错误发生状态和各种条件(例如环境温度的范围)预测的周期。
由于如上所述在具有低错误计数的块的监控循环上设置该上限,可以在登记到第一管理表31的块中防止这样的情况,在该情况下由于该块具有低错误计数,在该数据中的这些错误因为持续长时间不监控该数据的错误计数而超过错误校正部件21的错误校正能力,因此不能重建正确的数据。
可以以任意组合来任意地选择并使用根据上述第一实施例至第八实施例所提供的功能。
[实例]
将说明当根据上述实施例的每一者的半导体存储装置1是固态驱动器(SSD)的实例。图20是SSD 100的配置的框图。
SSD 100包括多个NAND闪速存储器(NAND存储器)10、动态随机存取存储器(DRAM)101、驱动控制电路102和电源电路103。NAND存储器10用于存储数据。DRAM 101用于数据传送且用作工作区。驱动控制电路102控制NAND存储器10和DRAM 101。驱动控制电路102输出控制信号,用于控制在SSD 100外部设置的发光二极管(LED)。LED用于指示状态。
SSD 100通过先进技术附件(ATA)接口(I/F)向主机装置(例如个人计算机)传输数据并接收来自该主机装置的数据。SSD 100通过RS-232C接口(I/F)向调试(debugging)装置传输数据并接收来自该调试装置的数据。
电源电路103接收外部电源,并使用该外部电源产生多个内部电源。内部电源被供应给SSD 100内的每个部件。电源电路103检测外部电源的上升或下降,并产生通电复位信号。该通电复位信号被传送至驱动控制电路102。
图21是驱动控制电路102的配置的框图。驱动控制电路102包括数据存取总线104、第一电路控制总线105以及第二电路控制总线106。
第一电路控制总线105连接到控制整个驱动控制电路102的处理器107。启动(boot)只读存储器(ROM)108通过ROM控制器109而连接到第一电路控制总线105。启动ROM 108存储每个管理程序(固件[FW])的启动程序。时钟控制器110也连接到第一电路控制总线105。时钟控制器110从电源电路103接收通电复位信号且向每个部件提供复位信号和时钟信号。
第二电路控制总线106连接到第一电路控制总线105。并行IO(PIO)电路111和串行IO(SIO)电路112连接到第二电路控制总线106。PIO电路111向用于指示状态的LED提供状态指示信号。SIO电路112控制RS-232C接口。
ATA接口控制器(ATA控制器)113、第一错误检查和校正(ECC)电路114、NAND控制器115以及DRAM控制器119连接到数据存取总线104与第一电路控制总线105两者。ATA控制器113通过ATA接口而将数据传输至主机设备和从主机设备接收数据。静态随机存取存储器(SRAM)120通过SRAM控制器121而连接到数据存取总线104。SRAM120用作数据工作区。
NAND控制器115包括NAND接口(I/F)118、第二ECC电路117、以及直接存储器存取(DMA)传送控制DMA控制器116。NAND接口(I/F)118执行用于与四个NAND存储器10接口的处理。DMA传送控制DMA控制器116执行NAND存储器10与DRAM 101之间的存取控制。
图22是处理器107的配置的框图。处理器107包括数据管理单元122、ATA命令处理单元123、安全管理单元124、启动加载器125、初始化管理单元126,以及调试支持单元127。
数据管理单元122通过NAND控制器115和第一ECC电路114而控制NAND存储器10与DRAM 101之间的数据传送以及关于NAND芯片的各种功能。
ATA命令处理单元123与数据管理单元122协作而通过ATA控制器113和DRAM控制器119来执行数据传送处理。安全管理单元124与数据管理单元122和ATA命令处理单元123协作而管理各种安全信息件。启动加载器125在接通电源时将每一个管理程序(FW)从NAND存储器10加载至SRAM 120。
初始化管理单元124执行驱动控制电路102内的每个控制器和电路的初始化。调试支持单元127处理通过RS-232C接口而从外部来源供应的调试数据。
图23是SSD 100安装于其上的便携式计算机200的一个实例的透视图。该便携式计算机200包括主体201和显示单元202。显示单元202包括显示外壳203和容纳在该显示外壳203内的显示装置204。
主体201包括壳体205、键盘(KB)206、以及用作指点装置的触控垫207。在壳体205中容纳主电路板、光盘驱动器(ODD)、卡插槽、SSD100等。
与壳体205的周边壁邻近地设置该卡插槽。在该周边壁上设置面向该卡插槽的开口208。用户可通过开口208将额外装置从壳体205外面插入该卡插槽中并从该卡插槽中移除该额外装置。
SSD 100可取代常规硬盘驱动器(HDD)来安装在便携式计算机200内。或者,SSD 100可通过插入在便携式计算机200中设置的卡插槽中而用作额外装置。
图24是SSD 100安装于其上的便携式计算机200的系统配置的一个实例的图。该便携式计算机200包括CPU 301、北桥302、主存储器303、视频控制器304、音频控制器305、南桥309、基本输入输出系统只读存储器(BIOS-ROM)310、SSD 100、ODD单元311、嵌入式控制器/键盘控制器集成芯片(IC)(EC/KBC)312、网络控制器313等。
CPU 301是为控制便携式计算机200的操作而设置的处理器。CPU 301运行从SSD 100加载到主存储器303上的操作系统(OS)。并且,当ODD单元311可执行在从载入的光盘读取和写入该载入的光盘之间的至少一个处理时,CPU 301执行这些处理。CPU 301还运行存储在BIOS-ROM 310中的系统BIOS。系统BIOS是用于在便携式计算机200内执行硬件控制的程序。
北桥302是连接CPU 301的局域总线和南桥309的桥接装置。存取控制主存储器303的存储器控制器也包括在北桥302中。北桥302还提供用于通过加速图形口(AGP)总线等来实现与视频控制器304和音频控制器305的通信的功能。
主存储器303暂时存储程序和数据,并充当工作区。主存储器303由例如DRAM配置。
视频控制器304是视频再现控制器,其控制用作便携式计算机200的显示监视器的显示单元202的液晶显示器(LCD)316。
音频控制器305是音频再现控制器,其控制在便携式计算机200上的扬声器306。
南桥309控制在低引脚计数总线314上的每一个装置以及在周边组件互连总线315上的每一个装置。南桥309还通过ATA接口控制SSD 100。SSD 100是存储各种软件和数据的存储器装置。
便携式计算机200以扇区为单位对SSD 100进行存取。便携式计算机200通过ATA接口将写入命令、读出命令、清理命令等输入SSD 100中。
南桥309还提供用于存取控制BIOS-ROM 310和ODD单元311的功能。
EC/KBC 312是单芯片微型计算机,其中集成有用于电力管理的嵌入式控制器和用于控制KB 206和触控垫207的键盘控制器。EC/KBC 312提供用于响应于用户的电源按钮操作而开启和关闭便携式计算机200的电源的功能。网络控制器313是与外部网络(例如因特网)通信的通信装置。
根据上述实施例的每一者的半导体存储装置1不限于该SSD。例如,可以将半导体存储装置1配置为由安全数码(SD)卡(注册商标)表示的存储卡。当半导体存储装置1为存储卡时,除了便携式计算机之外,可将该半导体存储装置1应用于各种电子装置,例如移动式电话、个人数码助理(PDA)、数码静物相机以及数码摄像机。

Claims (22)

1.一种半导体存储装置,其包括:
非易失性半导体存储器,其按块来存储数据,所述块为数据擦除的单位;以及
控制单元,其监控存储在选自所述块的受监控块中的数据的错误计数,并且刷新在其中所述错误计数等于或大于阈值的受监控块中的数据。
2.根据权利要求1的半导体存储装置,其中所述控制单元包括:
错误校正单元,其校正从所述块读出的数据中的错误;
错误计数检测单元,其检测由所述错误校正单元校正的数据中的所述错误计数;
监控单元,其将所述错误计数等于或大于第一阈值的块设定为所述受监控块,并且以预定间隔读出所述受监控块中的数据;以及
刷新单元,其对所述错误计数等于或大于第二阈值的所述受监控块执行刷新操作,所述第二阈值大于所述第一阈值。
3.根据权利要求2的半导体存储装置,其还包括:
第一管理表,与所述受监控块对应的块号被登记到所述第一管理表,其中
所述监控单元通过参考所述第一管理表检测所述错误计数来监控在所述受监控块中的数据的所述错误计数。
4.根据权利要求3的半导体存储装置,其中所述监控单元从所述第一管理表删除与对其执行所述刷新操作的所述受监控块对应的块号。
5.根据权利要求1的半导体存储装置,其中所述控制单元包括:
错误校正单元,其校正从所述块读出的数据中的错误;
错误计数检测单元,其检测由所述错误校正单元校正的数据中的所述错误计数;
读出量检测单元,其检测从所述块读出的数据的量;
监控单元,其将所述量等于或大于第三阈值的块设定为所述受监控块,并且以预定间隔读出所述受监控块中的数据;以及
刷新单元,其对所述错误计数等于或大于所述阈值的所述受监控块执行刷新操作。
6.根据权利要求5的半导体存储装置,其还包括:
第一管理表,与所述受监控块对应的块号被登记到所述第一管理表,其中
所述监控单元通过参考所述第一管理表检测所述错误计数来监控在所述受监控块中的数据的所述错误计数。
7.根据权利要求6的半导体存储装置,其中所述监控单元从所述第一管理表删除与对其执行所述刷新操作的所述受监控块对应的块号。
8.根据权利要求6的半导体存储装置,其还包括:
第二管理表,从所述块读出的数据的量被登记到所述第二管理表,其中
所述监控单元参考所述第二管理表将所述块登记到所述第一管理表作为所述受监控块。
9.根据权利要求1的半导体存储装置,其中所述控制单元包括:
错误校正单元,其校正从所述块读出的数据中的错误;
错误计数检测单元,其检测由所述错误校正单元校正的数据中的所述错误计数;
写入时间检测单元,其检测从将数据写入所述块中时起流逝的时间;
监控单元,其将所述流逝的时间等于或大于第四阈值的块设定为所述受监控块,并且以预定间隔读出所述受监控块中的数据;以及
刷新单元,其对所述错误计数等于或大于所述阈值的所述受监控块执行刷新操作。
10.根据权利要求9的半导体存储装置,其还包括:
第一管理表,与所述受监控块对应的块号被登记到所述第一管理表,其中
所述监控单元通过参考所述第一管理表检测所述错误计数来监控在所述受监控块中的数据的所述错误计数。
11.根据权利要求10的半导体存储装置,其中所述监控单元从所述第一管理表删除与对其执行所述刷新操作的所述受监控块对应的块号。
12.根据权利要求10的半导体存储装置,其还包括:
第三管理表,将数据写入这些块的写入时间被登记到所述第三管理表,其中
所述监控单元通过参考所述第三管理表获取所述流逝的时间来将所述块登记到所述第一管理表作为所述受监控块。
13.根据权利要求1的半导体存储装置,其中所述控制单元包括:
错误校正单元,其校正从所述块读出的数据中的错误;
错误计数检测单元,其检测由所述错误校正单元校正的数据中的所述错误计数;
写入序列检测单元,其检测将数据写入所述非易失性半导体存储器中的块中的写入序列;
监控单元,其将所述写入序号等于或小于第五阈值的块设定为所述受监控块,并且以预定间隔读出所述受监控块中的数据;以及
刷新单元,其对所述错误计数等于或大于所述阈值的所述受监控块执行刷新操作。
14.根据权利要求13的半导体存储装置,其还包括:
第一管理表,与所述受监控块对应的块号被登记到所述第一管理表,其中
所述监控单元通过参考所述第一管理表检测所述错误计数来监控在所述受监控块中的数据的所述错误计数。
15.根据权利要求14的半导体存储装置,其中所述监控单元从所述第一管理表删除与对其执行所述刷新操作的所述受监控块对应的块号。
16.根据权利要求14的半导体存储装置,其还包括:
第四管理表,所述写入序号被登记到所述第四管理表,其中
所述监控单元参考所述第四管理表将所述块登记到所述第一管理表作为所述受监控块。
17.根据权利要求3的半导体存储装置,其还包括:
第五管理表,登记到所述第一管理表的所述受监控块的登记序号被登记到所述第五管理表,其中
当登记到所述第五管理表的所述受监控块的数目达到第六阈值时,所述刷新单元对具有预先决定的登记序号的受监控块执行所述刷新操作。
18.根据权利要求17的半导体存储装置,其中首先刷新所述受监控块当中的具有较早登记序号的受监控块。
19.根据权利要求3的半导体存储装置,其还包括:
第六管理表,将与这样的块对应的块号登记到所述第六管理表,在这些块中不存储将要保持的数据,其中
所述监控单元从所述第一管理表删除与登记到所述第六管理表的所述块对应的块号。
20.根据权利要求3的半导体存储装置,其还包括:
第七管理表,将与登记到所述第一管理表的所述受监控块对应的块号以及从存储在所述受监控块中的数据中检测到的所述错误计数登记到所述第七管理表,其中
所述监控单元基于登记在所述第七管理表中的所述错误计数来改变用于登记到所述第一管理表的所述受监控块的所述预定间隔。
21.根据权利要求20的半导体存储装置,其中登记到所述第七管理表的所述受监控块当中的具有高错误计数的受监控块的预定间隔短于具有低错误计数的受监控块的预定间隔。
22.根据权利要求21的半导体存储装置,其中所述预定间隔短于这样的周期,所述周期从在存储于所述受监控块中的数据中发生超过所述第一阈值的错误时开始,直至存储于所述受监控块中的数据的错误达到所述错误校正单元的错误校正能力的上限为止。
CN2008800063643A 2008-02-29 2008-09-22 半导体存储装置 Expired - Fee Related CN101622607B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP049193/2008 2008-02-29
JP2008049193A JP4489127B2 (ja) 2008-02-29 2008-02-29 半導体記憶装置
PCT/JP2008/067597 WO2009107268A1 (en) 2008-02-29 2008-09-22 Semiconductor storage device

Publications (2)

Publication Number Publication Date
CN101622607A true CN101622607A (zh) 2010-01-06
CN101622607B CN101622607B (zh) 2012-10-31

Family

ID=41015678

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2008800063643A Expired - Fee Related CN101622607B (zh) 2008-02-29 2008-09-22 半导体存储装置

Country Status (7)

Country Link
US (5) US8060797B2 (zh)
EP (1) EP2245542B1 (zh)
JP (1) JP4489127B2 (zh)
KR (1) KR101012445B1 (zh)
CN (1) CN101622607B (zh)
TW (1) TWI397916B (zh)
WO (1) WO2009107268A1 (zh)

Cited By (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102750191A (zh) * 2011-03-21 2012-10-24 株式会社电装 用于启动固态非易失性存储设备内的刷新操作的方法
CN103392208A (zh) * 2011-04-28 2013-11-13 株式会社日立制作所 半导体存储装置和用于控制半导体存储装置的方法
CN103995756A (zh) * 2013-02-14 2014-08-20 索尼公司 存储控制器、存储设备、信息处理系统和存储控制方法
CN104050099A (zh) * 2013-03-15 2014-09-17 三星电子株式会社 非易失性存储器装置及其操作系统(os)图像处理方法
CN107077430A (zh) * 2014-10-24 2017-08-18 索尼公司 存储器控制器、存储器系统以及存储器控制器控制方法
CN107424646A (zh) * 2013-02-04 2017-12-01 美光科技公司 用于存储器的目标刷新的设备及方法
US20190267077A1 (en) 2016-03-31 2019-08-29 Micron Technology, Inc. Semiconductor device
US10770127B2 (en) 2019-02-06 2020-09-08 Micron Technology, Inc. Apparatuses and methods for managing row access counts
US10867660B2 (en) 2014-05-21 2020-12-15 Micron Technology, Inc. Apparatus and methods for controlling refresh operations
US10930335B2 (en) 2013-08-26 2021-02-23 Micron Technology, Inc. Apparatuses and methods for selective row refreshes
US10943636B1 (en) 2019-08-20 2021-03-09 Micron Technology, Inc. Apparatuses and methods for analog row access tracking
US10964378B2 (en) 2019-08-22 2021-03-30 Micron Technology, Inc. Apparatus and method including analog accumulator for determining row access rate and target row address used for refresh operation
US11043254B2 (en) 2019-03-19 2021-06-22 Micron Technology, Inc. Semiconductor device having cam that stores address signals
US11139015B2 (en) 2019-07-01 2021-10-05 Micron Technology, Inc. Apparatuses and methods for monitoring word line accesses
US11152050B2 (en) 2018-06-19 2021-10-19 Micron Technology, Inc. Apparatuses and methods for multiple row hammer refresh address sequences
US11158364B2 (en) 2019-05-31 2021-10-26 Micron Technology, Inc. Apparatuses and methods for tracking victim rows
US11158373B2 (en) 2019-06-11 2021-10-26 Micron Technology, Inc. Apparatuses, systems, and methods for determining extremum numerical values
US11200942B2 (en) 2019-08-23 2021-12-14 Micron Technology, Inc. Apparatuses and methods for lossy row access counting
US11222682B1 (en) 2020-08-31 2022-01-11 Micron Technology, Inc. Apparatuses and methods for providing refresh addresses
US11264096B2 (en) 2019-05-14 2022-03-01 Micron Technology, Inc. Apparatuses, systems, and methods for a content addressable memory cell with latch and comparator circuits
US11322192B2 (en) 2018-01-22 2022-05-03 Micron Technology, Inc. Apparatuses and methods for calculating row hammer refresh addresses in a semiconductor device
US11386946B2 (en) 2019-07-16 2022-07-12 Micron Technology, Inc. Apparatuses and methods for tracking row accesses
US11424005B2 (en) 2019-07-01 2022-08-23 Micron Technology, Inc. Apparatuses and methods for adjusting victim data
US11462291B2 (en) 2020-11-23 2022-10-04 Micron Technology, Inc. Apparatuses and methods for tracking word line accesses
US11482275B2 (en) 2021-01-20 2022-10-25 Micron Technology, Inc. Apparatuses and methods for dynamically allocated aggressor detection
US11600314B2 (en) 2021-03-15 2023-03-07 Micron Technology, Inc. Apparatuses and methods for sketch circuits for refresh binning
US11664063B2 (en) 2021-08-12 2023-05-30 Micron Technology, Inc. Apparatuses and methods for countering memory attacks
US11688451B2 (en) 2021-11-29 2023-06-27 Micron Technology, Inc. Apparatuses, systems, and methods for main sketch and slim sketch circuit for row address tracking

Families Citing this family (113)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090109755A1 (en) * 2007-10-24 2009-04-30 Mori Edan Neighbor block refresh for non-volatile memory
US7859932B2 (en) * 2008-12-18 2010-12-28 Sandisk Corporation Data refresh for non-volatile storage
JP5221332B2 (ja) * 2008-12-27 2013-06-26 株式会社東芝 メモリシステム
JP5317690B2 (ja) * 2008-12-27 2013-10-16 株式会社東芝 メモリシステム
EP2396729B1 (en) 2009-02-12 2019-05-22 Toshiba Memory Corporation Memory system and method of controlling memory system
US8683456B2 (en) 2009-07-13 2014-03-25 Apple Inc. Test partitioning for a non-volatile memory
US8243525B1 (en) * 2009-09-30 2012-08-14 Western Digital Technologies, Inc. Refreshing non-volatile semiconductor memory by reading without rewriting
JP5521488B2 (ja) * 2009-10-29 2014-06-11 アイシン・エィ・ダブリュ株式会社 記憶媒体に記憶される情報の管理方法及びプログラム
JP5349256B2 (ja) 2009-11-06 2013-11-20 株式会社東芝 メモリシステム
JP2011128998A (ja) 2009-12-18 2011-06-30 Toshiba Corp 半導体記憶装置
US8325531B2 (en) * 2010-01-07 2012-12-04 Spansion Llc Memory device
US8671265B2 (en) 2010-03-05 2014-03-11 Solidfire, Inc. Distributed data storage system providing de-duplication of data using block identifiers
US8650446B2 (en) * 2010-03-24 2014-02-11 Apple Inc. Management of a non-volatile memory based on test quality
US8645776B2 (en) * 2010-03-24 2014-02-04 Apple Inc. Run-time testing of memory locations in a non-volatile memory
JP2010160816A (ja) * 2010-03-29 2010-07-22 Toshiba Corp 半導体記憶装置の制御方法
US8412882B2 (en) * 2010-06-18 2013-04-02 Microsoft Corporation Leveraging chip variability
JP2012008651A (ja) 2010-06-22 2012-01-12 Toshiba Corp 半導体記憶装置、その制御方法および情報処理装置
US8751903B2 (en) * 2010-07-26 2014-06-10 Apple Inc. Methods and systems for monitoring write operations of non-volatile memory
JP2012128643A (ja) 2010-12-15 2012-07-05 Toshiba Corp メモリシステム
JP2012128645A (ja) 2010-12-15 2012-07-05 Toshiba Corp メモリシステム
JP5535128B2 (ja) 2010-12-16 2014-07-02 株式会社東芝 メモリシステム
JP2012199724A (ja) * 2011-03-19 2012-10-18 Fujitsu Ltd データ送信装置、データ受信装置、データ送受信装置及びデータ送受信装置の制御方法
US9762246B2 (en) * 2011-05-20 2017-09-12 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device with a storage circuit having an oxide semiconductor
JP5762139B2 (ja) * 2011-05-30 2015-08-12 株式会社メガチップス 情報処理端末及び管理サーバ
US8650353B2 (en) * 2011-07-01 2014-02-11 Intel Corporation Apparatus, system, and method for refreshing non-volatile memory
TWI471862B (zh) * 2011-08-19 2015-02-01 Silicon Motion Inc 快閃記憶體控制器
JP2013069183A (ja) * 2011-09-26 2013-04-18 Toshiba Corp コントローラおよびメモリシステム
KR101830808B1 (ko) * 2011-11-04 2018-02-22 삼성전자주식회사 메모리 시스템 및 그것의 데이터 저장 방법
JP5883284B2 (ja) * 2011-12-13 2016-03-09 ラピスセミコンダクタ株式会社 半導体メモリ制御装置及び制御方法
US9054992B2 (en) 2011-12-27 2015-06-09 Solidfire, Inc. Quality of service policy sets
US9838269B2 (en) 2011-12-27 2017-12-05 Netapp, Inc. Proportional quality of service based on client usage and system metrics
JP2013164888A (ja) 2012-02-10 2013-08-22 Toshiba Corp 半導体記憶装置
US9251055B2 (en) 2012-02-23 2016-02-02 Kabushiki Kaisha Toshiba Memory system and control method of memory system
US8924636B2 (en) 2012-02-23 2014-12-30 Kabushiki Kaisha Toshiba Management information generating method, logical block constructing method, and semiconductor memory device
US8739000B2 (en) * 2012-03-15 2014-05-27 Broadcom Corporation Multi-modal signal processing with linearization
US9235346B2 (en) 2012-05-04 2016-01-12 Avago Technologies General Ip (Singapore) Pte. Ltd. Dynamic map pre-fetching for improved sequential reads of a solid-state media
US9337865B2 (en) 2012-05-04 2016-05-10 Seagate Technology Llc Log-likelihood ratio (LLR) dampening in low-density parity-check (LDPC) decoders
TWI467376B (zh) * 2012-06-11 2015-01-01 Phison Electronics Corp 資料保護方法、記憶體控制器與記憶體儲存裝置
CN102765256B (zh) * 2012-06-21 2014-07-16 珠海艾派克微电子有限公司 记录芯片使用状态信息的方法、成像盒的芯片及成像盒
US20140013031A1 (en) * 2012-07-09 2014-01-09 Yoko Masuo Data storage apparatus, memory control method, and electronic apparatus having a data storage apparatus
US9064579B2 (en) * 2012-07-16 2015-06-23 Kabushiki Kaisha Toshiba Semiconductor memory apparatus, data transmission device, and recording method
CN103577342B (zh) 2012-07-25 2018-04-17 慧荣科技股份有限公司 管理闪存中所储存的数据的方法及相关记忆装置与控制器
US8873323B2 (en) * 2012-08-16 2014-10-28 Transcend Information, Inc. Method of executing wear leveling in a flash memory device according to ambient temperature information and related flash memory device
JP2014086062A (ja) * 2012-10-29 2014-05-12 Sony Corp 記憶制御装置、記憶装置、情報処理システム、および、記憶制御方法
JP5483378B1 (ja) * 2012-11-01 2014-05-07 東芝情報システム株式会社 フラッシュメモリの劣化検査装置、劣化検査方法及劣化検査用プログラム
US8930778B2 (en) 2012-11-15 2015-01-06 Seagate Technology Llc Read disturb effect determination
JP6044316B2 (ja) * 2012-12-12 2016-12-14 株式会社デンソー 車載電子制御装置
US9063879B2 (en) * 2012-12-13 2015-06-23 Sandisk Technologies Inc. Inspection of non-volatile memory for disturb effects
JP6184121B2 (ja) * 2013-02-08 2017-08-23 株式会社メガチップス 記憶装置検査システム、記憶装置検査方法および不揮発性半導体記憶装置
JP6062768B2 (ja) * 2013-03-01 2017-01-18 Necプラットフォームズ株式会社 メモリ検査装置、メモリ検査方法、およびメモリ検査プログラム
US9092310B2 (en) * 2013-03-15 2015-07-28 Seagate Technology Llc Host command based read disturb methodology
US10372551B2 (en) * 2013-03-15 2019-08-06 Netlist, Inc. Hybrid memory system with configurable error thresholds and failure analysis capability
US9330787B2 (en) * 2013-03-18 2016-05-03 Kabushiki Kaisha Toshiba Memory system and memory controller
JP6102515B2 (ja) * 2013-05-24 2017-03-29 富士通株式会社 情報処理装置、制御回路、制御プログラム、および制御方法
US9263158B2 (en) * 2013-08-16 2016-02-16 Seagate Technology Llc Determining data retention time in a solid-state non-volatile memory
JPWO2015037159A1 (ja) 2013-09-13 2017-03-02 株式会社東芝 半導体記憶装置及びメモリシステム
US9372750B2 (en) * 2013-11-01 2016-06-21 Qualcomm Incorporated Method and apparatus for non-volatile RAM error re-mapping
GB201322075D0 (en) 2013-12-13 2014-01-29 Ibm Device for selecting a level for at least one read voltage
US9785499B2 (en) 2014-02-12 2017-10-10 Seagate Technology Llc Hot-read data aggregation and code selection
US20150244795A1 (en) 2014-02-21 2015-08-27 Solidfire, Inc. Data syncing in a distributed system
KR20150104858A (ko) * 2014-03-06 2015-09-16 에스케이하이닉스 주식회사 반도체 장치 및 이의 동작 방법
US9495232B2 (en) * 2014-03-28 2016-11-15 Intel IP Corporation Error correcting (ECC) memory compatibility
DE102014104717B4 (de) * 2014-04-03 2019-08-01 Hyperstone Gmbh Verfahren und Vorrichtung zur Datenerneuerung für eine Erhöhung der Zuverlässigkeit von Flashspeichern
US20150331732A1 (en) * 2014-05-13 2015-11-19 Rambus Inc. Memory device having storage for an error code correction event count
US9478315B2 (en) * 2014-06-03 2016-10-25 Sandisk Technologies Llc Bit error rate mapping in a memory system
DE102014211111A1 (de) * 2014-06-11 2015-12-17 Robert Bosch Gmbh Refresh eines Speicherbereichs einer nichtflüchtigen Speichereinheit
US9798728B2 (en) 2014-07-24 2017-10-24 Netapp, Inc. System performing data deduplication using a dense tree data structure
JP6448254B2 (ja) * 2014-08-19 2019-01-09 ラピスセミコンダクタ株式会社 メモリ制御装置及びメモリ制御方法
US10133511B2 (en) 2014-09-12 2018-11-20 Netapp, Inc Optimized segment cleaning technique
US9671960B2 (en) 2014-09-12 2017-06-06 Netapp, Inc. Rate matching technique for balancing segment cleaning and I/O workload
US9583219B2 (en) * 2014-09-27 2017-02-28 Qualcomm Incorporated Method and apparatus for in-system repair of memory in burst refresh
US9251909B1 (en) 2014-09-29 2016-02-02 International Business Machines Corporation Background threshold voltage shifting using base and delta threshold voltage shift values in flash memory
US9690655B2 (en) * 2014-09-30 2017-06-27 EMC IP Holding Company LLC Method and system for improving flash storage utilization by predicting bad m-pages
US10365859B2 (en) 2014-10-21 2019-07-30 International Business Machines Corporation Storage array management employing a merged background management process
US9563373B2 (en) * 2014-10-21 2017-02-07 International Business Machines Corporation Detecting error count deviations for non-volatile memory blocks for advanced non-volatile memory block management
US9836229B2 (en) 2014-11-18 2017-12-05 Netapp, Inc. N-way merge technique for updating volume metadata in a storage I/O stack
JP2016118815A (ja) * 2014-12-18 2016-06-30 パナソニックIpマネジメント株式会社 不揮発性メモリ装置
US10339048B2 (en) 2014-12-23 2019-07-02 International Business Machines Corporation Endurance enhancement scheme using memory re-evaluation
US9990279B2 (en) 2014-12-23 2018-06-05 International Business Machines Corporation Page-level health equalization
JP5989156B2 (ja) * 2015-02-10 2016-09-07 株式会社日立製作所 フラッシュメモリモジュール
US9720601B2 (en) 2015-02-11 2017-08-01 Netapp, Inc. Load balancing technique for a storage array
CN104636674B (zh) * 2015-03-17 2017-06-09 浪潮集团有限公司 一种用于受损数据恢复的线性估计方法
US9762460B2 (en) 2015-03-24 2017-09-12 Netapp, Inc. Providing continuous context for operational information of a storage system
US9710317B2 (en) * 2015-03-30 2017-07-18 Netapp, Inc. Methods to identify, handle and recover from suspect SSDS in a clustered flash array
US9836349B2 (en) * 2015-05-29 2017-12-05 Winbond Electronics Corp. Methods and systems for detecting and correcting errors in nonvolatile memory
US9740566B2 (en) 2015-07-31 2017-08-22 Netapp, Inc. Snapshot creation workflow
DE102015215401B4 (de) 2015-08-12 2020-10-01 Infineon Technologies Ag Speichervorrichtung und Verfahren zum Korrigieren einer gespeicherten Bitfolge
JP6577302B2 (ja) * 2015-08-28 2019-09-18 東芝メモリ株式会社 メモリシステム
US9977615B2 (en) * 2015-09-28 2018-05-22 Qualcomm Incorporated Smart refresh of data on flash devices
KR20170076883A (ko) * 2015-12-24 2017-07-05 에스케이하이닉스 주식회사 메모리 시스템 및 그의 동작방법
US9847105B2 (en) * 2016-02-01 2017-12-19 Samsung Electric Co., Ltd. Memory package, memory module including the same, and operation method of memory package
KR102512448B1 (ko) * 2016-03-28 2023-03-22 에스케이하이닉스 주식회사 메모리 시스템 및 그의 동작 방법
US10929022B2 (en) 2016-04-25 2021-02-23 Netapp. Inc. Space savings reporting for storage system supporting snapshot and clones
JP2018041154A (ja) * 2016-09-05 2018-03-15 東芝メモリ株式会社 ストレージシステムおよび処理方法
JP2018041204A (ja) 2016-09-06 2018-03-15 東芝メモリ株式会社 メモリ装置及び情報処理システム
US10642763B2 (en) 2016-09-20 2020-05-05 Netapp, Inc. Quality of service policy sets
US10481798B2 (en) 2016-10-28 2019-11-19 Pure Storage, Inc. Efficient flash management for multiple controllers
US10482983B2 (en) * 2016-12-22 2019-11-19 Seagate Technology Llc Read disturb detection based on dynamic bit error rate estimation
US10885991B2 (en) * 2017-04-04 2021-01-05 Sandisk Technologies Llc Data rewrite during refresh window
CN108877858B (zh) * 2017-05-10 2021-02-19 慧荣科技股份有限公司 储存装置以及刷新方法
CN108877856B (zh) 2017-05-10 2021-02-19 慧荣科技股份有限公司 储存装置、记录方法以及预载方法
JP2019046530A (ja) 2017-09-07 2019-03-22 東芝メモリ株式会社 メモリシステム
US10297304B1 (en) * 2017-11-12 2019-05-21 Nanya Technology Corporation Memory device and operating method thereof
US11048581B2 (en) 2017-11-17 2021-06-29 Samsung Electronics Co., Ltd. Storage device telemetry for provisioning I/O
US10446243B2 (en) * 2017-12-18 2019-10-15 Macronix International Co., Ltd. Storage device and associated control method to determine target memory blocks for probe operation
KR102507302B1 (ko) 2018-01-22 2023-03-07 삼성전자주식회사 스토리지 장치 및 상기 스토리지 장치의 동작 방법
JP7074519B2 (ja) 2018-03-19 2022-05-24 キオクシア株式会社 メモリシステム、および、メモリ制御方法
US10839922B2 (en) * 2018-05-26 2020-11-17 Sandisk Technologies Llc Memory disturb detection
KR20200056732A (ko) * 2018-11-15 2020-05-25 에스케이하이닉스 주식회사 반도체장치 및 반도체시스템
JP7291640B2 (ja) * 2020-01-24 2023-06-15 ラピスセミコンダクタ株式会社 半導体記憶装置及び半導体記憶装置のリフレッシュ方法
KR20220096077A (ko) 2020-12-30 2022-07-07 삼성전자주식회사 Ecc 데이터를 이용하여 신뢰성 검사를 수행하는 스토리지 장치
US11928354B2 (en) * 2022-01-21 2024-03-12 Dell Products L.P. Read-disturb-based read temperature determination system
KR102537770B1 (ko) * 2022-06-08 2023-05-30 삼성전자주식회사 기입 스로틀링을 이용한 스토리지 장치의 데이터 기입 방법 및 이를 수행하는 스토리지 장치

Family Cites Families (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5475693A (en) * 1994-12-27 1995-12-12 Intel Corporation Error management processes for flash EEPROM memory arrays
JP3176019B2 (ja) 1995-04-05 2001-06-11 株式会社東芝 不揮発性半導体記憶部を含む記憶システム
JPH0932253A (ja) 1995-07-13 1997-02-04 Koichi Miura 二重床構造体および二重床式空調装置
JPH09204367A (ja) * 1996-01-25 1997-08-05 Mitsubishi Electric Corp フラッシュディスクカードにおけるフラッシュメモリデータのリフレッシュ方法
JP3614173B2 (ja) 1996-02-29 2005-01-26 株式会社ルネサステクノロジ 部分不良メモリを搭載した半導体記憶装置
US5715193A (en) * 1996-05-23 1998-02-03 Micron Quantum Devices, Inc. Flash memory system and method for monitoring the disturb effect on memory cell blocks due to high voltage conditions of other memory cell blocks
ATE225961T1 (de) 1996-08-16 2002-10-15 Tokyo Electron Device Ltd Halbleiterspeicheranordnung mit fehlerdetektion und -korrektur
US5909449A (en) 1997-09-08 1999-06-01 Invox Technology Multibit-per-cell non-volatile memory with error detection and correction
US6260156B1 (en) * 1998-12-04 2001-07-10 Datalight, Inc. Method and system for managing bad areas in flash memory
US6493270B2 (en) * 1999-07-01 2002-12-10 Micron Technology, Inc. Leakage detection in programming algorithm for a flash memory device
JP3937214B2 (ja) * 1999-09-17 2007-06-27 株式会社ルネサステクノロジ エラー訂正回数を記録する記憶装置
US6728913B1 (en) 2000-02-25 2004-04-27 Advanced Micro Devices, Inc. Data recycling in memory
KR100644602B1 (ko) * 2000-10-11 2006-11-10 삼성전자주식회사 플래시메모리를 위한 재사상 제어방법 및 그에 따른플래시 메모리의 구조
JP4059472B2 (ja) 2001-08-09 2008-03-12 株式会社ルネサステクノロジ メモリカード及びメモリコントローラ
US6829167B2 (en) * 2002-12-12 2004-12-07 Sandisk Corporation Error recovery for nonvolatile memory
US20040153902A1 (en) 2003-01-21 2004-08-05 Nexflash Technologies, Inc. Serial flash integrated circuit having error detection and correction
KR100526186B1 (ko) * 2003-04-04 2005-11-03 삼성전자주식회사 플래시 메모리의 오류블록 관리방법 및 장치
JP4256198B2 (ja) 2003-04-22 2009-04-22 株式会社東芝 データ記憶システム
US7509526B2 (en) * 2004-09-24 2009-03-24 Seiko Epson Corporation Method of correcting NAND memory blocks and to a printing device employing the method
JP2007058966A (ja) 2005-08-23 2007-03-08 Renesas Technology Corp 半導体装置
JP4413840B2 (ja) 2005-09-20 2010-02-10 株式会社東芝 記憶媒体再生装置、記憶媒体再生方法および記憶媒体再生プログラム
JP4575288B2 (ja) 2005-12-05 2010-11-04 株式会社東芝 記憶媒体、記憶媒体再生装置、記憶媒体再生方法および記憶媒体再生プログラム
JP2008090778A (ja) 2006-10-05 2008-04-17 Matsushita Electric Ind Co Ltd 不揮発性メモリ用メモリコントローラ、不揮発性記憶装置、不揮発性記憶システム、不揮発性メモリのメモリ制御方法
KR100824779B1 (ko) * 2007-01-11 2008-04-24 삼성전자주식회사 반도체 메모리 장치의 데이터 출력 경로 및 데이터 출력방법
JP2008217857A (ja) 2007-02-28 2008-09-18 Toshiba Corp メモリコントローラ及び半導体装置
US8060798B2 (en) * 2007-07-19 2011-11-15 Micron Technology, Inc. Refresh of non-volatile memory cells based on fatigue conditions
JP4564520B2 (ja) 2007-08-31 2010-10-20 株式会社東芝 半導体記憶装置およびその制御方法
JP4538034B2 (ja) 2007-09-26 2010-09-08 株式会社東芝 半導体記憶装置、及びその制御方法
TWI381390B (zh) * 2008-04-10 2013-01-01 Phison Electronics Corp 快閃記憶體的損壞區塊辨識方法、儲存系統及其控制器
US8411519B2 (en) * 2010-06-04 2013-04-02 Apple Inc. Selective retirement of blocks

Cited By (46)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102750191A (zh) * 2011-03-21 2012-10-24 株式会社电装 用于启动固态非易失性存储设备内的刷新操作的方法
CN102750191B (zh) * 2011-03-21 2015-08-05 株式会社电装 用于启动固态非易失性存储设备内的刷新操作的方法
CN103392208A (zh) * 2011-04-28 2013-11-13 株式会社日立制作所 半导体存储装置和用于控制半导体存储装置的方法
US10861519B2 (en) 2013-02-04 2020-12-08 Micron Technology, Inc. Apparatuses and methods for targeted refreshing of memory
CN107424646B (zh) * 2013-02-04 2020-11-03 美光科技公司 用于存储器的目标刷新的设备及方法
CN107424646A (zh) * 2013-02-04 2017-12-01 美光科技公司 用于存储器的目标刷新的设备及方法
US10811066B2 (en) 2013-02-04 2020-10-20 Micron Technology, Inc. Apparatuses and methods for targeted refreshing of memory
CN103995756A (zh) * 2013-02-14 2014-08-20 索尼公司 存储控制器、存储设备、信息处理系统和存储控制方法
CN103995756B (zh) * 2013-02-14 2018-05-11 索尼公司 存储控制器、存储设备、信息处理系统和存储控制方法
CN104050099A (zh) * 2013-03-15 2014-09-17 三星电子株式会社 非易失性存储器装置及其操作系统(os)图像处理方法
CN104050099B (zh) * 2013-03-15 2018-06-19 三星电子株式会社 非易失性存储器装置及其操作系统(os)图像处理方法
US10930335B2 (en) 2013-08-26 2021-02-23 Micron Technology, Inc. Apparatuses and methods for selective row refreshes
US11361808B2 (en) 2013-08-26 2022-06-14 Micron Technology, Inc. Apparatuses and methods for selective row refreshes
US10867660B2 (en) 2014-05-21 2020-12-15 Micron Technology, Inc. Apparatus and methods for controlling refresh operations
CN107077430A (zh) * 2014-10-24 2017-08-18 索尼公司 存储器控制器、存储器系统以及存储器控制器控制方法
CN107077430B (zh) * 2014-10-24 2020-06-30 索尼公司 存储器控制器、存储器系统以及存储器控制器控制方法
US20190267077A1 (en) 2016-03-31 2019-08-29 Micron Technology, Inc. Semiconductor device
US10950289B2 (en) 2016-03-31 2021-03-16 Micron Technology, Inc. Semiconductor device
US11322192B2 (en) 2018-01-22 2022-05-03 Micron Technology, Inc. Apparatuses and methods for calculating row hammer refresh addresses in a semiconductor device
US11694738B2 (en) 2018-06-19 2023-07-04 Micron Technology, Inc. Apparatuses and methods for multiple row hammer refresh address sequences
US11152050B2 (en) 2018-06-19 2021-10-19 Micron Technology, Inc. Apparatuses and methods for multiple row hammer refresh address sequences
US10770127B2 (en) 2019-02-06 2020-09-08 Micron Technology, Inc. Apparatuses and methods for managing row access counts
US11257535B2 (en) 2019-02-06 2022-02-22 Micron Technology, Inc. Apparatuses and methods for managing row access counts
US11043254B2 (en) 2019-03-19 2021-06-22 Micron Technology, Inc. Semiconductor device having cam that stores address signals
US11521669B2 (en) 2019-03-19 2022-12-06 Micron Technology, Inc. Semiconductor device having cam that stores address signals
US11600326B2 (en) 2019-05-14 2023-03-07 Micron Technology, Inc. Apparatuses, systems, and methods for a content addressable memory cell and associated comparison operation
US11264096B2 (en) 2019-05-14 2022-03-01 Micron Technology, Inc. Apparatuses, systems, and methods for a content addressable memory cell with latch and comparator circuits
US11984148B2 (en) 2019-05-31 2024-05-14 Micron Technology, Inc. Apparatuses and methods for tracking victim rows
US11158364B2 (en) 2019-05-31 2021-10-26 Micron Technology, Inc. Apparatuses and methods for tracking victim rows
US11158373B2 (en) 2019-06-11 2021-10-26 Micron Technology, Inc. Apparatuses, systems, and methods for determining extremum numerical values
US11854618B2 (en) 2019-06-11 2023-12-26 Micron Technology, Inc. Apparatuses, systems, and methods for determining extremum numerical values
US11699476B2 (en) 2019-07-01 2023-07-11 Micron Technology, Inc. Apparatuses and methods for monitoring word line accesses
US11424005B2 (en) 2019-07-01 2022-08-23 Micron Technology, Inc. Apparatuses and methods for adjusting victim data
US11139015B2 (en) 2019-07-01 2021-10-05 Micron Technology, Inc. Apparatuses and methods for monitoring word line accesses
US11386946B2 (en) 2019-07-16 2022-07-12 Micron Technology, Inc. Apparatuses and methods for tracking row accesses
US11398265B2 (en) 2019-08-20 2022-07-26 Micron Technology, Inc. Apparatuses and methods for analog row access tracking
US10943636B1 (en) 2019-08-20 2021-03-09 Micron Technology, Inc. Apparatuses and methods for analog row access tracking
US10964378B2 (en) 2019-08-22 2021-03-30 Micron Technology, Inc. Apparatus and method including analog accumulator for determining row access rate and target row address used for refresh operation
US11568918B2 (en) 2019-08-22 2023-01-31 Micron Technology, Inc. Apparatuses, systems, and methods for analog accumulator for determining row access rate and target row address used for refresh operation
US11200942B2 (en) 2019-08-23 2021-12-14 Micron Technology, Inc. Apparatuses and methods for lossy row access counting
US11222682B1 (en) 2020-08-31 2022-01-11 Micron Technology, Inc. Apparatuses and methods for providing refresh addresses
US11462291B2 (en) 2020-11-23 2022-10-04 Micron Technology, Inc. Apparatuses and methods for tracking word line accesses
US11482275B2 (en) 2021-01-20 2022-10-25 Micron Technology, Inc. Apparatuses and methods for dynamically allocated aggressor detection
US11600314B2 (en) 2021-03-15 2023-03-07 Micron Technology, Inc. Apparatuses and methods for sketch circuits for refresh binning
US11664063B2 (en) 2021-08-12 2023-05-30 Micron Technology, Inc. Apparatuses and methods for countering memory attacks
US11688451B2 (en) 2021-11-29 2023-06-27 Micron Technology, Inc. Apparatuses, systems, and methods for main sketch and slim sketch circuit for row address tracking

Also Published As

Publication number Publication date
EP2245542A1 (en) 2010-11-03
US20140040664A1 (en) 2014-02-06
JP2009205578A (ja) 2009-09-10
US8793555B2 (en) 2014-07-29
US20100313084A1 (en) 2010-12-09
TWI397916B (zh) 2013-06-01
JP4489127B2 (ja) 2010-06-23
US20140304567A1 (en) 2014-10-09
EP2245542A4 (en) 2011-04-13
US8219861B2 (en) 2012-07-10
US9037947B2 (en) 2015-05-19
US20120030528A1 (en) 2012-02-02
KR20090131285A (ko) 2009-12-28
EP2245542B1 (en) 2012-09-12
KR101012445B1 (ko) 2011-02-08
US8583972B2 (en) 2013-11-12
WO2009107268A1 (en) 2009-09-03
US8060797B2 (en) 2011-11-15
US20120239992A1 (en) 2012-09-20
CN101622607B (zh) 2012-10-31
TW200941488A (en) 2009-10-01

Similar Documents

Publication Publication Date Title
CN101622607B (zh) 半导体存储装置
US7321951B2 (en) Method for testing flash memory power loss recovery
US8370720B2 (en) Mass storage device and method for offline background scrubbing of solid-state memory devices
CN103403691B (zh) 信息处理装置、外部储存装置、主机装置、中继装置、信息处理装置的控制方法
US8458417B2 (en) Garbage collection in a storage device
US10048863B1 (en) Open block refresh management
US9858002B1 (en) Open block stability scanning
JP2010160816A (ja) 半導体記憶装置の制御方法
US9881682B1 (en) Fine grained data retention monitoring in solid state drives
US11984181B2 (en) Systems and methods for evaluating integrity of adjacent sub blocks of data storage apparatuses
US10089170B1 (en) Open block management
US20230004320A1 (en) Method of managing debugging log in storage device
CN112053733A (zh) 故障敏感存储器页面的选择性加速取样
KR20160007988A (ko) 런 타임 배드 셀을 관리하는 스토리지 시스템
CN113366576A (zh) 用于存储器系统上的功率损耗操作的保持自测试
US20240338139A1 (en) Wordline leakage test management
US20160011799A1 (en) Solid state disk device
TW201820114A (zh) 資料寫入方法以及儲存控制器
CN112394879B (zh) 操作存储设备的方法、存储设备及操作存储系统的方法
US11694017B2 (en) Temperature-based on board placement of memory devices

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20121031

Termination date: 20170922

CF01 Termination of patent right due to non-payment of annual fee