CN101593499B - 显示装置 - Google Patents
显示装置 Download PDFInfo
- Publication number
- CN101593499B CN101593499B CN200910141831XA CN200910141831A CN101593499B CN 101593499 B CN101593499 B CN 101593499B CN 200910141831X A CN200910141831X A CN 200910141831XA CN 200910141831 A CN200910141831 A CN 200910141831A CN 101593499 B CN101593499 B CN 101593499B
- Authority
- CN
- China
- Prior art keywords
- mentioned
- display pixel
- signal wire
- sweep trace
- tft
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0814—Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0202—Addressing of scan or signal lines
- G09G2310/0205—Simultaneous scanning of several lines in flat panels
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明提供一种显示装置,具有:多行扫描线;以及多列信号线,相对于上述扫描线正交配置。多个第1显示像素分别配置于上述多行扫描线之中相互相邻配置的第1扫描线和第2扫描线之间、且至少一部分上述信号线的附近。多个第2显示像素分别配置为与上述第1显示像素隔着上述第1显示像素附近的信号线。多个第1开关元件分别连接至上述第1显示像素、上述第1显示像素附近的信号线及上述第1扫描线。多个第2开关元件分别连接至上述第2显示像素及上述第1显示像素附近的信号线。多个第3开关元件分别连接至上述第2开关元件、上述第1扫描线及上述第2扫描线。
Description
本申请基于2008年5月30日提交的日本在先专利申请2008-142995,并要求享受其优先权,该在先专利申请的全部内容以引用方式并入本申请。
技术领域
本发明涉及一种有源矩阵方式的显示装置。
背景技术
有源矩阵方式的显示装置用于液晶显示装置等。在该有源矩阵方式的显示装置中,在相对于显示部的行方向配设的多条扫描线和相对于显示部的列方向配设的多条信号线之间的交点附近连接显示像素,通过对该显示像素施加规定的电压进行显示。在以往的显示装置中,需要与各显示像素的各自对应的信号线和扫描线。从而,驱动信号线的源极驱动器的输出数也需要信号线的根数量,并且驱动扫描线的栅极驱动器的输出数也需要扫描线的根数量。
减少信号线根数的方案之一例如记述在日本特开2006-201315号公报中。在日本特开2006-201315号公报中,在1根信号线的两侧设置2个TFT。而且,在该公报中,在这2个TFT的一个上连接第1扫描线,另外在另一个TFT上连接第2扫描线。再者,在该公报中,设置施加4个像素量的图像信号的图像输出电路,并且设置了对施加给这2根信号线的图像信号进行切换的第1开关元件和第2开关元件。在这种结构中,因为根据来自第1控制线和第2控制线的控制信号进行上述第1开关元件和第2开关元件的切换,所以可以由2个TFT、也就是2个显示像素共用1根信号线。
在上述日本特开2006-201315号公报中,虽然能够使信号线的根数减为以往的一半,但是扫描线需要以往的二倍的根数。
发明内容
本发明的目的为,提供一种不使扫描线根数增加就可以减少信号线根数的显示装置。
本发明1个方式的显示装置具备:
多行扫描线;
多列信号线,相对于上述扫描线正交配置;
多个第1显示像素,分别配置于上述多行扫描线之中相互相邻配置的第1扫描线和第2扫描线之间、且至少一部分上述信号线的附近;
多个第2显示像素,分别配置为与上述第1显示像素隔着上述第1显示像素附近的信号线;
多个第1开关元件,分别连接至上述第1显示像素、上述第1显示像素附近的信号线及上述第1扫描线;
多个第2开关元件,分别连接至上述第2显示像素及上述第1显示像素附近的信号线;
多个第3开关元件,分别连接至上述第2开关元件、上述第1扫描线及上述第2扫描线。
本发明另一个方式的显示装置具备:
第1显示像素及第2显示像素,相互之间隔着信号线相邻配置;
第1扫描线及第2扫描线,相互之间隔着上述第1显示像素及上述第2显示像素相邻配置;
第1薄膜晶体管,栅电极连接至上述第1扫描线,源电极及漏电极之中的一个连接至上述信号线并且另一个连接至上述第1显示像素;
第2薄膜晶体管,源电极及漏电极之中的一个连接至上述信号线并且另一个连接至上述第2显示像素;
第3薄膜晶体管,栅电极连接至上述第2扫描线,源电极及漏电极之中的一个连接至上述第1扫描线并且另一个连接至上述第2薄膜晶体管的栅电极。
本发明另一方式的显示装置具备:
多行扫描线;
多列信号线,相对于上述扫描线正交配置;
多个第1显示像素,分别配置于上述多行扫描线之中相互相邻配置的第1扫描线和第2扫描线之间、且至少一部分上述信号线的附近;
多个第2显示像素,分别配置为与上述第1显示像素隔着上述第1显示像素附近的信号线;
多个第1开关元件,分别连接至上述第1显示像素、上述第1显示像素附近的信号线及上述第1扫描线;
多个第2开关元件,分别连接至上述第2显示像素及上述第2扫描线;
多个第3开关元件,分别连接至上述第2开关元件、上述第1扫描线及上述第1显示像素附近的信号线。
本发明另一方式的显示装置具备:
第1显示像素及第2显示像素,相互之间隔着信号线相邻配置;
第1扫描线及第2扫描线,相互之间隔着上述第1显示像素及上述第2显示像素相邻配置;
第1薄膜晶体管,栅电极连接至上述第1扫描线,源电极及漏电极之中的一个连接至上述信号线并且另一个连接至上述第1显示像素;
第2薄膜晶体管,栅电极连接至上述第2扫描线,源电极及漏电极之中的一个连接至上述第2显示像素;
第3薄膜晶体管,栅电极连接至上述第1扫描线,源电极及漏电极之中的一个连接至上述信号线并且另一个连接至上述第2薄膜晶体管的源电极及漏电极之中的另一个。
本发明另一个方式的显示装置为:与绿色成分对应的多个像素列、与蓝色成分对应的多个像素列和与红色成分对应的多个像素列按绿色成分、蓝色成分、红色成分的顺序,或者按绿色成分、红色成分、蓝色成分的顺序,沿行方向进行排列,该显示装置具备:
第1信号线,在与上述绿色成分对应的每一像素列,与该像素列电连接;
第2信号线,在与上述红色成分对应的各像素列和与上述蓝色成分对应的各像素列之中,与相互相邻的2个像素列电连接。
根据本发明,可以提供一种不使扫描线的根数增加就能减少信号线根数的显示装置。
本发明的其它目的和优点将在下面的详细说明部分中列出,并且,它们根据说明部分也将是显而易见的,或者可以通过实施本发明来获悉。本发明的目的和优点可以借助于下面具体给出的手段和组合方式来实现和获得。
附图说明
附图是说明书的一部分,它们示出了本发明的实施例,并且,与上面给出的概要说明和下面给出的优选实施例详细说明一起,阐明本发明的原理。
图1是表示作为本发明第1实施方式所涉及的显示装置一例的液晶显示装置的整体结构的附图。
图2是表示本发明第1实施方式中的显示像素的连接结构的附图。
图3是表示设置于显示部的1个显示像素的等效电路的附图。
图4是对于本发明第1实施方式中的液晶显示装置的动作进行表示的时间图。
图5是表示本发明第1实施方式中变形例的显示像素的连接结构的附图。
图6是对于本发明第1实施方式中变形例的液晶显示装置的动作进行表示的时间图。
图7是表示本发明第2实施方式中的显示像素的连接结构的附图。
图8是对于本发明第2实施方式中的液晶显示装置的动作进行表示的时间图。
图9是表示本发明第2实施方式中变形例的显示像素的连接结构的附图。
图10是对于本发明第2实施方式中变形例的液晶显示装置的动作进行表示的时间图。
具体实施方式
下面,参照附图说明用来实施本发明的方式。
[第1实施方式]
首先,对于本发明的第1实施方式进行说明。图1是表示作为本发明第1实施方式所涉及的显示装置一例的液晶显示装置的整体结构的附图。图1所示的液晶显示装置具有显示部10、源极驱动器(信号侧驱动电路)20、栅极驱动器(扫描侧驱动电路)30、RGB产生电路40、共用电压产生电路50、定时控制电路60和电源产生电路70。
显示部10构成为具有多行扫描线、多列信号线和分别连接至扫描线和信号线的多个显示像素。
图2是表示本实施方式中的显示像素连接结构的附图。这里,图2表示出显示部10内仅仅9个像素的连接结构。但是,其他的显示像素也形成和图2所示的显示像素相同的连接结构。再者,图2表示出显示部10能进行彩色显示的例子。从而,在各显示像素上配置着红(Red)、绿(Green)、蓝(Blue)的某种颜色的滤色器。在图2中,将与绿显示有关的显示像素(配置绿色滤色器的显示像素)设为GreenN(N=1、2、3),将与红显示有关的显示像素(配置红色滤色器的显示像素)设为RedN(N=1、2、3),将与蓝显示有关的显示像素(配置蓝色滤色器的显示像素)设为Blue N(N=1、2、3)进行了表示。
在本实施方式中如图2所示,配设为扫描线Gate1、Gate2、Gate3和信号线SG1、SR1、SG2相互正交。
再者,在扫描线Gate1、Gate2、Gate3和信号线SG1之间的交点附近,配置显示像素Green1、Green2、Green3。
显示像素(第3显示像素)Green1、Green2、Green3通过薄膜晶体管(TFT)(第4开关元件)11a、11b、11c,连接到扫描线Gate1、Gate2、Gate3和信号线SG1上。更为详细而言,显示像素Green1、Green2、Green3分别连接到TFT11a、11b、11c的漏电极D(或者源电极S)上。另外,TFT11a、11b、11c的源电极S(或者漏电极D)分别连接到信号线SG1上。再者,TFT11a、11b、11c的栅电极G分别连接到扫描线Gate1、Gate2、Gate3上。
再者,在扫描线Gate1、Gate2、Gate3和信号线SR1之间的交点附近,配置有显示像素Red1、Red2、Red3。另外,还与显示像素Red1、Red2、Red3隔着信号线SR1配置有显示像素Blue1、Blue2、Blue3。
显示像素(第2显示像素)Blue1、Blue2、Blue3通过TFT(第2开关元件)12a、12b、12c及TFT(第3开关元件)13a、13b、13c,连接到扫描线Gate1、Gate2、Gate3和信号线SR1上。更为详细而言,显示像素Blue1、Blue2、Blue3连接到TFT12a、12b、12c的漏电极(或者源电极)上。另外,TFT12a、12b、12c的源电极(或者漏电极)连接到信号线SR1上。另外,TFT12a、12b、12c的栅电极连接到TFT13的漏电极(或者源电极)上。再者,TFT13a、13b、13c的源电极(或者漏电极)连接到隔着显示像素配设的2条扫描线之中上侧所配置的扫描线(第1扫描线)上。另外,TFT13a、13b、13c的栅电极连接到隔着显示像素配设的2条扫描线之中下方的扫描线(第2扫描线)上。
另外,显示像素(第1显示像素)Red1、Red2、Red3通过TFT14a、14b、14c,连接到扫描线Gate1、Gate2、Gate3和信号线SR1上。更为详细而言,显示像素Red1、Red2、Red3连接到TFT(第1开关元件)14a、14b、14c的漏电极(或者源电极)上。另外,TFT14a、14b、14c的源电极(或者漏电极)连接到信号线SR1上。再者,TFT14a、14b、14c的栅电极连接到扫描线Gate1、Gate2、Gate3上。
对于这种结构来说,对扫描线Gate1、Gate2、Gate3从栅极驱动器30施加扫描信号。另外,对信号线SG1从源极驱动器20施加与绿色显示有关的灰度信号。再者,对信号线SR1从源极驱动器20分时施加与红色显示有关的灰度信号和与蓝色显示有关的灰度信号。
也就是说,在显示部10,将滤色器配置为带状。该带状的配置是列方向(信号线的延伸方向)的各显示像素为同一颜色成分,且行方向(扫描线的延伸方向)的各显示像素例如按红(Red)、绿(Green)、蓝(Blue)的顺序进行重复的配置。另外,与红(Red)对应的显示像素和与蓝(Blue)对应的显示像素连接到共用的信号线上。而且,在同连接与红(Red)对应的显示像素及与蓝(Blue)对应的显示像素的信号线不同的信号线上,连接与绿(Green)对应的显示像素。
在图2所示的本实施方式的结构中,能够将信号线的根数设为(1行的显示像素数的2/3)根。
图3是表示设置于显示部10的1个显示像素等效电路的附图。如图3所示,各显示像素具有像素电容Clc和补偿电容Cs。像素电容Clc连接于TFT(TFT11、12、14)上,在平行配置的电极中填充液晶来构成。另外,像素电容Clc和补偿电容Cs连接于共用的信号线上被施加共用信号VCOM。在这种结构的显示像素中,若与像素电容Clc连接的TFT变为接通(ON)状态,则灰度信号Vsig经过TFT施加给像素电容Clc。若对像素电容Clc施加了灰度信号Vsig,则按照该灰度信号Vsig与共用信号VCOM之差的电压(像素电压)Vlcd,液晶的取向状态发生变化,液晶中的光的透射率变化。借此,来自下述光源的光的透射状态产生变化而进行图像显示,该光源配置于图3所示的显示像素的背面等,并且未图示。
源极驱动器20连接着图2的信号线。源极驱动器20根据从定时控制电路60输出的水平控制信号(时钟信号、启动信号、闩锁动作控制信号等),以1行为单位获取从RGB产生电路40供应的R、G、B各色的显示数据。然后,源极驱动器20将与该获取到的显示数据对应的灰度信号施加给信号线。
栅极驱动器30连接着图2的扫描线。栅极驱动器30接受来自定时控制电路60的垂直控制信号,将用来将扫描线上连接的TFT接通或断开的扫描信号施加给扫描线。
RGB产生电路40根据例如从液晶显示装置的外部供应的影像信号(模拟或数字),生成R、G、B各色的显示数据,输出给源极驱动器20。这里,对RGB产生电路40,按每一规定期间(例如,1帧或1场)从定时控制电路60输入反转信号(FRP)。RGB产生电路40每次输入反转信号,都使输出给源极驱动器20的显示数据的比特值反转。通过这样在每一规定期间使显示数据的位值反转,从而使施加给显示像素的灰度信号极性在每一规定期间进行反转。借此,能够对显示像素进行交流驱动。
共用电压产生电路50根据从定时控制电路60输出的反转信号,生成按每一规定期间(例如,1帧或1场)极性反转的共用信号VCOM,施加给显示像素。
定时控制电路60生成垂直控制信号、水平控制信号、反转信号等的各种控制信号。然后,定时控制电路60将反转信号输出给RGB产生电路40及共用电压产生电路50,将垂直控制信号输出给栅极驱动器30,将水平控制信号输出给源极驱动器20。
电源产生电路70生成为了生成扫描信号所需的电源电压VGH、VGL并供应给栅极驱动器30,并且生成为了生成灰度信号所需的电源电压VSH并供应给源极驱动器20。另外,电源产生电路70生成逻辑电源VCC,将其供应给源极驱动器20及栅极驱动器30。
下面,对于本实施方式所涉及的液晶显示装置的动作进行说明。图4是对于本实施方式中的液晶显示装置的显示动作进行表示的时间图。在图4中,从上开始表示:施加给信号线SG1的灰度信号、施加给信号线SR1的灰度信号、施加给Gate1的扫描信号、施加给Gate2的扫描信号、施加给Gate3的扫描信号、TFT12a的栅极电位G12、TFT12b的栅极电位G23、显示像素Red1的显示状态、显示像素Green1的显示状态、显示像素Blue1的显示状态、显示像素Red2的显示状态、显示像素Green2的显示状态及显示像素Blue2的显示状态。
在本实施方式中,将与绿显示有关的显示数据,比与红或蓝显示有关的显示数据提前1/2水平期间(H)量,输入源极驱动器20。再者,与红及蓝显示有关的显示数据以红、蓝的顺序按每1/2水平期间交替输入源极驱动器20。借此,如图4所示,在与绿显示有关的灰度信号G0、G1、G2、...被施加给信号线SG1之后,延迟1/2水平期间,与红或蓝显示有关的灰度信号R0、B0、R1、B1、R2、B2、...被施加给信号线SR1。
在下面的说明中,对于与扫描线Gate1所连接的显示像素Green1、Blue1、Red1及与扫描线Gate2连接的显示像素Green2、Blue2、Red2的显示进行说明。对于其他行的显示像素,也执行和下面说明的控制相同的控制。还有,图4所示的old、R0、G0、B0因为是与Gate1前面的行以前的显示有关的信号,所以省略其说明。
当进行显示像素Green1、Blue1、Red1的显示时,使扫描线Gate1的扫描信号和扫描线Gate2的扫描信号分别在规定期间成为高(High)。这里,使扫描线Gate1的扫描信号成为高的期间比使扫描线Gate2的扫描信号成为高的期间长。还有,在图4的例子中,将使扫描线Gate1的扫描信号成为高的期间设为1/2水平期间,将使扫描线Gate2的扫描信号成为高的期间比1/2水平期间短。
由于扫描线Gate1的扫描信号变为高,因而TFT11a和TFT14a全都变为接通状态。因此,对信号线SG1所施加的灰度信号G1被写入显示像素Green1,在显示像素Green1上开始与灰度信号G1对应的显示。另外,对信号线SR1所施加的灰度信号R1被写入显示像素Red1,在显示像素Red1上开始与灰度信号R1所对应的显示。
再者,由于扫描线Gate2的扫描信号变为高,因而TFT11b、TFT14b、TFT13a及TFT12a变为接通状态。因此,对信号线SG1所施加的灰度信号G1被写入显示像素Green2,在显示像素Green2上进行与灰度信号G1对应的显示。另外,对信号线SR1所施加的灰度信号R1被写入显示像素Red2,在显示像素Red2上进行与灰度信号R1对应的显示。
扫描线Gate2的扫描信号变为低(Low)之后,到扫描线Gate2的扫描信号再次变为高为止,显示像素Green2、Red2中产生的像素电压Vlcd在各个显示像素所具有的补偿电容Cs中进行保持。另外,由于在扫描线Gate1仍然为高的状态下扫描线Gate2的扫描信号仍为低,因而到扫描线Gate2的扫描信号再次变为高为止,TFT12a的栅极电位G21保持为扫描信号Gate1的高电平。由于在TFT12a仍然保持为接通的状态,因而对信号线SR1所施加的灰度信号B1被写入显示像素Blue1,在显示像素Blue1上开始与灰度信号B1对应的显示。
扫描线Gate1的扫描信号变为低之后,到扫描线Gate1的扫描信号再次变为高为止,显示像素Green1及Red1中产生的像素电压Vlcd在各个显示像素所具有的补偿电容Cs中进行保持。这样一来,就在显示像素R1、G1、B1上进行基于影像信号所要显示的适当的灰度显示。
在下一水平期间,当进行显示像素Green2、Blue2、Red2的显示时,使扫描线Gate2的扫描信号和扫描线Gate3的扫描信号分别在规定期间成为高。在图4的例子中,将使扫描线Gate2的扫描信号成为高的期间设为1/2水平期间,将使扫描线Gate3的扫描信号成为高的期间比1/2水平期间短。
扫描线Gate2的扫描信号变为高,因而如上所述,TFT11b、TFT14b及TFT12a变为接通状态。由此,对信号线SG1所施加的灰度信号G2被新写入显示像素Green2,在显示像素Green2上进行与灰度信号G2对应的显示。另外,对信号线SR1所施加的灰度信号R2被新写入显示像素Red2,在显示像素Red2上进行与灰度信号R2对应的显示。再者,由于在扫描线Gate1的扫描信号变成低的状态下,TFT12a变为高,因而显示像素Blue1中产生的像素电压Vlcd在补偿电容Cs中进行保持。
再者,扫描线Gate3的扫描信号变为高,因而TFT11c、TFT14c、TFT13b及TFT12b变为接通状态。因此,对信号线SG1所施加的灰度信号G2被写入显示像素Green3,在显示像素Green3上进行与灰度信号G2对应的显示。另外,对信号线SR1所施加的灰度信号R2被写入显示像素Red3,在显示像素Red3上进行与灰度信号R2对应的显示。
扫描线Gate3的扫描信号变为低之后,到扫描线Gate3的扫描信号再次变为高为止,显示像素Green3、Red3中产生的像素电压Vlcd在各个显示像素所具有的补偿电容Cs中进行保持。另外,到扫描线Gate3的扫描信号再次变为高为止,TFT12b的栅极电位G23被保持为扫描信号Gate2的高电平。TFT12b仍然被保持为接通的状态,因而对信号线SR1所施加的灰度信号B2被写入显示像素Blue2,在显示像素Blue2上开始与灰度信号B1对应的显示。
扫描线Gate2的扫描信号变为低之后,到扫描线Gate2的扫描信号再次变为高为止,显示像素Green2及Red2中产生的像素电压Vlcd在各个显示像素所具有的补偿电容Cs中进行保持。这样一来,就在显示像素R2、G2、B2上进行基于影像信号所要显示的适当的灰度显示。
对于扫描线Gate3以后的行也执行和上面相同的控制,在各显示像素上进行基于影像信号所要显示的适当灰度显示。
如同上面所说明的那样,在第1实施方式中,对于利用了TFT的显示像素所使用的信号线,和与该显示像素相邻的显示像素合并使用。因此,不使扫描线的根数增加,就能够减少信号线的根数及源极驱动器20的输出数。因此,在构成源极驱动器20的LSI的接合间距宽度增大,在显示部10上接合构成源极驱动器20的LSI时,能够容易地实施其接合。另外,由于可以减少源极驱动器20的输出数,因而还可以实现构成源极驱动器20的的LSI小型化。
这里,在图2的显示像素的连接结构中,对于显示像素BlueN和RedN能够进行替换。这种情况下,输入至源极驱动器20的红和蓝的显示数据的顺序也需要替换。
再者,在本实施方式中,对于与绿(Green)对应的显示像素GreenN,不将信号线和与其他颜色成分对应的显示像素合并使用。因此,对于显示像素GreenN,能够使灰度电压的写入时间成为1水平期间(1H),并且能够进行比与其他色成分对应的显示像素更加恰当的灰度显示。只有显示像素GreenN成为这种结构的原因是,人的视觉灵敏度为绿色的灵敏度最高。此时,即使红色成分或蓝色成分的灰度显示比较差,只要绿色成分的显示像素恰当,也可以将显示品质维持得比较高。
还有,如果不考虑颜色,则如图5所示,对于全部的信号线,还能够沿着扫描线延伸方向相邻的2个显示像素连接于共用的信号线。这种情况下,能够将信号线的根数减少到(1行量的显示像素数的1/2)。借此,可以进一步减少信号线的根数。还有,对于具有图5的显示像素配置的液晶显示装置的显示动作进行表示的时间图表示于图6中。图6是在图4中将Blue1、Blue2、Blue3替换为Pixel1、Pixel3、Pixel5并且将Red1、Red2、Red3替换为Pixel2、Pixel4、Pixel6的附图。有关Gate1、Gate2、Gate3的控制等基本构思方法在图6和图4中没有变化。
[第2实施方式]
下面,对于本发明的第2实施方式进行说明。第2实施方式中显示像素的连接结构及显示装置的动作和第1实施方式不同。由于显示装置的基本结构和图1所示的显示装置相同,因而省略其说明。
图7是表示本实施方式中的显示像素的连接结构的附图。这里,在图7中也和图2相同,表示出显示部10内仅9个像素的连接结构。
在本实施方式中如图7所示,配设为扫描线Gate1、Gate2、Gate3和信号线SG1、SR1、SG2相互正交。
再者,在扫描线Gate1、Gate2、Gate3和信号线SG1之间的交点附近,配置显示像素Green1、Green2、Green3。
显示像素(第3显示像素)Green1、Green2、Green3通过TFT(第4开关元件)11a、11b、11c,连接到扫描线Gate1、Gate2、Gate3和信号线SG1上。更为详细而言,显示像素Green1、Green2、Green3分别连接到TFT11a、11b、11c的漏电极(或者源电极)上。另外,TFT11a、11b、11c的源电极(或者漏电极)分别连接到信号线SG1上。再者,TFT11a、11b、11c的栅电极分别连接到扫描线Gate1、Gate2、Gate3上。
再者,在扫描线Gate1、Gate2、Gate3和信号线SR1之间的交点附近,配置有显示像素Red1、Red2、Red3。另外,还与显示像素Red1、Red2、Red3隔着信号线SR1配置有显示像素Blue1、Blue2、Blue3。
显示像素(第2显示像素)Blue1、Blue2、Blue3通过TFT(第2开关元件)15a、15b、15c及TFT(第3开关元件)16a、16b、16c,连接到扫描线Gate1、Gate2、Gate3和信号线SR1上。更为详细而言,显示像素Blue1、Blue2、Blue3连接到TFT15a、15b、15c的漏电极(或者源电极)上。另外,TFT15a、15b、15c的源电极(或者漏电极)连接到TFT16a、16b、16c的漏电极(或者源电极)上。另外,TFT15a、15b、15c的栅电极连接到隔着显示像素配设的2条扫描线之中下侧的扫描线(第2扫描线)上。再者,TFT16a、16b、16c的源电极(或者漏电极)连接到信号线SR1上。另外,TFT16a、16b、16c的栅电极连接到隔着显示像素配设的2条扫描线之中上侧的扫描线(第1扫描线)上。
另外,显示像素(第1显示像素)Red1、Red2、Red3通过TFT14a、14b、14c,连接到扫描线Gate1、Gate2、Gate3和信号线SR1上。更为详细而言,显示像素Red1、Red2、Red3连接到TFT(第1开关元件)14a、14b、14c的漏电极(或者源电极)上。另外,TFT14a、14b、14c的源电极(或者漏电极)连接到信号线SR1上。再者,TFT14a、14b、14c的栅电极连接到扫描线Gate1、Gate2、Gate3上。
对于这种结构,对扫描线Gate1、Gate2、Gate3从栅极驱动器30施加扫描信号。另外,对信号线SG1从源极驱动器20施加与绿色显示有关的灰度信号。再者,对信号线SR1从源极驱动器20分时施加与红色显示有关的灰度信号和与蓝色显示有关的灰度信号。
作为图7这样的本实施方式的结构,也能够使信号线的根数成为(1行的显示像素数的2/3)根。
下面,对于本实施方式所涉及的液晶显示装置的动作进行说明。图8是对于本实施方式中的液晶显示装置的显示动作进行表示的时间图。在图8中,从上开始表示:施加给信号线SG1的灰度信号、施加给信号线SR1的灰度信号、施加给Gate1的扫描信号、施加给Gate2的扫描信号、施加给Gate3的扫描信号、显示像素Red1的显示状态、显示像素Green1的显示状态、显示像素Blue1的显示状态、显示像素Red2的显示状态、显示像素Green2的显示状态及显示像素Blue2的显示状态。
在本实施方式中,将与绿显示有关的显示数据和与红或蓝显示有关的显示数据,按相同的定时输入源极驱动器20。再者,与红及蓝显示有关的显示数据按每1/2水平期间交替输入源极驱动器20。还有,在本实施方式中,将与红显示有关的显示数据和与蓝显示有关的显示数据的输入顺序设为和图4相反的顺序。因此,如图8所示,与下述定时同步,与红或蓝显示有关的灰度信号B0、R0、B1、R1、B2、R2、...被施加给信号线SR1,上述定时是与绿显示有关的灰度信号G0、G1、G2、...被施加给信号线SG1的定时。
在下面的说明中,也将对于与扫描线Gate1连接的显示像素Green1、Blue1、Red1及与扫描线Gate2连接的显示像素Green2、Blue2、Red2的显示进行说明。对于其他行的显示像素,也执行和下面说明的控制相同的控制。
首先,当进行显示像素Green1、Blue1、Red1的显示时,使扫描线Gate1的扫描信号和扫描线Gate2的扫描信号分别在规定期间成为高。这里,使扫描线Gate1的扫描信号成为高的期间比使扫描线Gate2的扫描信号成为高的期间长。还有,在图8的例子中,将使扫描线Gate1的扫描信号成为高的期间设为1水平期间,将使扫描线Gate2的扫描信号成为高设为1/2水平期间。
扫描线Gate1的扫描信号变为高,因而TFT11a、14a及16a变为接通状态。因此,对信号线SG1所施加的灰度信号G1被写入显示像素Green1,在显示像素Green1上开始与灰度信号G1对应的显示。另外,对信号线SR1所施加的灰度信号B1被写入显示像素Red1,在显示像素Red1上开始与灰度信号B1对应的显示。
再者,由于扫描线Gate2的扫描信号变为高,因而TFT11b、TFT14b及TFT15a变为接通状态。因此,对信号线SG1所施加的灰度信号G1被写入显示像素Green2,在显示像素Green2上进行与灰度信号G1对应的显示。另外,对信号线SR1所施加的灰度信号B1被写入显示像素Red2,在显示像素Red2上进行与灰度信号B1对应的显示。再者,对信号线SR1所施加的灰度信号B1被写入显示像素Blue1,在显示像素Blue1上开始与灰度信号B1对应的显示。
扫描线Gate2的扫描信号变为低之后,到扫描线Gate2的扫描信号再次变为高为止,显示像素Blue1及显示像素Green2、Red2中产生的像素电压Vlcd在各个显示像素所具有的补偿电容Cs中进行保持。另外,即便扫描线Gate2的扫描信号变为低,扫描线Gate1的扫描信号也仍然是高。因此,对信号线SR1所施加的灰度信号R1被新写入显示像素Red1,在显示像素Red1上开始与灰度信号R1对应的显示。
扫描线Gate1的扫描信号变为低之后,到扫描线Gate1的扫描信号再次变为高为止,显示像素Green1及Red1中产生的像素电压Vlcd在各个显示像素所具有的补偿电容Cs中进行保持。这样一来,就在显示像素R1、G1、B1上进行基于影像信号所要显示的适当灰度显示。
在下一水平期间,当进行显示像素Green2、Blue2、Red2的显示时,使扫描线Gate2的扫描信号和扫描线Gate3的扫描信号分别在规定期间成为高。在图8的例子中,将使扫描线Gate2的扫描信号成为高的期间设为1水平期间,将使扫描线Gate3的扫描信号成为高的期间设为1/2水平期间。
如上所述,由于扫描线Gate2的扫描信号变为高,因而TFT11b、TFT14b及TFT15a变为接通状态。因此,对信号线SG1所施加的灰度信号G2被写入显示像素Green2,在显示像素Green2上进行与灰度信号G1对应的显示。另外,对信号线SR1所施加的灰度信号B2被写入显示像素Red2中,在显示像素Red2上进行与灰度信号B2对应的显示。虽然TFT15a变为接通状态,但TFT16a是断开状态,因而不进行对显示像素Blue1的灰度电压写入。
再者,由于扫描线Gate3的扫描信号变为高,因而TFT11c、TFT14c及TFT15b变为接通状态。因此,对信号线SG1所施加的灰度信号G2被写入显示像素Green3,在显示像素Green3上进行与灰度信号G2对应的显示。另外,对信号线SR1所施加的灰度信号B2被写入显示像素Red3,在显示像素Red3上进行与灰度信号B2对应的显示。再者,对信号线SR1所施加的灰度信号B2被写入显示像素Blue2,在显示像素Blue2上开始与灰度信号B2对应的显示。
扫描线Gate3的扫描信号变为低之后,到扫描线Gate3的扫描信号再次变为高为止,显示像素Blue2及显示像素Green3、Red3中产生的像素电压Vlcd在各个显示像素所具有的补偿电容Cs中进行保持。另外,即便扫描线Gate3的扫描信号变为低,扫描线Gate2的扫描信号也仍然是高。因此,对信号线SR1所施加的灰度信号R2被新写入显示像素Red2,在显示像素Red2上开始与灰度信号R2对应的显示。
扫描线Gate2的扫描信号变为低之后,到扫描线Gate2的扫描信号再次变为高为止,显示像素Green2及Red2中产生的像素电压Vlcd在各个显示像素所具有的补偿电容Cs中进行保持。这样一来,在显示像素R2、G2、B2上进行基于影像信号所要显示的适当灰度显示。
对于扫描线Gate3以后的行也执行和上面相同的控制,在各显示像素上进行基于影像信号所要显示的适当灰度显示。
在如同上面所说明的第2实施方式中,也能得到和第1实施方式相同的效果。另外,在第1实施方式中,通过将TFT12a的栅极电位G12或TFT12b的栅极电位G23保持为高的状态,进行了对显示像素BlueN的灰度电压的写入。因此,可以想到根据TFT12a的栅极电位G12或TFT12b的栅极电位G23的保持状态,将发生写入不足等。对此,在第2实施方式中,可以对第1实施方式使各TFT可靠地成为接通状态,能够与第1实施方式相比更为可靠地进行灰度电压的写入。
这里,在图7的显示像素的连接结构中,对于显示像素BlueN和RedN来说能够进行替换。但是,这种情况下也需要替换输入至源极驱动器20的红和蓝显示数据的顺序。
再者,在本实施方式中,对于显示像素GreenN,不将信号线和其他的显示像素合并使用。这是因为和第1实施方式相同的原因。从而,如果不考虑颜色,则如图9所示,能够在全部的信号线上分别连接各2个显示像素。这种情况下,能够将信号线的根数减少到(1行的显示像素数的1/2)根。还有,对于具有图9的显示像素配置的液晶显示装置的显示动作进行表示的时间图表示于图10中。图10是在图8中将Blue1、Blue2、Blue3替换为Pixel1、Pixel3、Pixel5并且将Red1、Red2、Red3替换为Pixel2、Pixel4、Pixel6的附图。有关Gate1、Gate2、Gate3的控制等基本构思方法则在图10和图8中没有变化。
对于本领域技术人员来说,其他优点和变通是很容易联想得到的。因此,本发明就其较宽方面而言,并不限于本申请给出和描述的具体细节和说明性实施例。因此,在不偏离所附权利要求及其等同物定义的总发明构思精神或保护范围的前提下,可以做出各种修改。
Claims (3)
1.一种显示装置,其中,具备:
多行扫描线;
多列信号线,相对于上述扫描线正交配置;
多个第1显示像素,分别配置于上述多行扫描线之中相互相邻配置的第1扫描线和第2扫描线之间且第1信号线的附近;
多个第2显示像素,分别配置为与上述第1显示像素之间隔着上述第1信号线;
多个第3显示像素,分别配置于上述第1扫描线和上述第2扫描线之间且与上述第1信号线邻接的第2信号线的附近;
多个第1薄膜晶体管,具有第1源电极、第1漏电极和第1栅电极,上述第1栅电极连接至上述第1扫描线,上述第1源电极及上述第1漏电极之中的一方连接至上述第1信号线并且另一方连接至上述第1显示像素;
多个第2薄膜晶体管,具有第2源电极、第2漏电极和第2栅电极,上述第2源电极及上述第2漏电极之中的一方连接至上述第1信号线并且另一方连接至上述第2显示像素;
多个第3薄膜晶体管,具有第3源电极、第3漏电极和第3栅电极,上述第3栅电极连接至上述第2扫描线,上述第3源电极及上述第3漏电极之中的一方连接至上述第1扫描线并且另一方连接至上述第2薄膜晶体管的上述第2栅电极;以及
多个第4薄膜晶体管,具有第4源电极、第4漏电极和第4栅电极,上述第4栅电极连接至上述第1扫描线,上述第4源电极及上述第4漏电极之中的一方连接至上述第2信号线并且另一方连接至上述第3显示像素;
上述第1信号线经由上述多个第1薄膜晶体管与上述多个第1显示像素连接,且经由上述多个第2薄膜晶体管与上述多个第2显示像素连接;
上述第2信号线经由上述多个第4薄膜晶体管仅与上述多个第3显示像素连接,
上述第1显示像素是用于红色显示的显示像素和用于蓝色显示的显示像素中的某一方;
上述第2显示像素是用于红色显示的显示像素和用于蓝色显示的显示像素中的另一方;
上述第3显示像素是用于绿色显示的显示像素,
上述第1扫描线和上述第2扫描线被施加扫描信号,该扫描信号设定成将上述第1至第4薄膜晶体管设定为接通状态的接通电压,或者,将上述第1至第4薄膜晶体管设定为断开状态的断开电压;
按照每1/2水平期间,在对上述第1信号线施加与上述第1显示像素对应的第1灰度电压后,对上述第1信号线施加与上述第2显示像素对应的第2灰度电压,
比对上述第1信号线施加上述第1灰度电压提前1/2水平期间地,对上述第2信号线施加与上述第3显示像素对应的第3灰度电压,
对上述第2扫描线施加的上述扫描信号,在对上述第1信号线开始施加上述第1灰度电压的第1定时被设定成上述接通电压,在对上述第1信号线开始施加上述第2灰度电压之前的第2定时被设定成上述断开电压,
对上述第1扫描线施加的上述扫描信号,在上述第2定时之后,在对上述第1信号线开始施加上述第2灰度电压之前的第3定时被设定成上述断开电压,
在从上述第3定时开始直到对上述第2扫描线施加的上述扫描信号被设定为上述接通电压为止的期间,上述第2薄膜晶体管维持接通状态。
2.如权利要求1所述的显示装置,其中,还具备:
信号侧驱动电路,在使上述第1显示像素成为显示状态时,对上述第1信号线施加与上述第1显示像素对应的上述第1灰度电压,在使上述第2显示像素成为显示状态时,对上述第1信号线施加与上述第2显示像素对应的上述第2灰度电压;以及
扫描侧驱动电路,对上述第1扫描线和上述第2扫描线施加上述扫描信号;
上述第1薄膜晶体管在对上述第1扫描线施加上述接通电压的上述扫描信号时,使上述第1显示像素成为显示状态,
上述第3薄膜晶体管在对上述第2扫描线施加上述接通电压的上述扫描信号的期间,将对上述第1扫描线所施加的上述扫描信号输出给上述第2薄膜晶体管的上述第2栅电极,
上述第2薄膜晶体管在经由上述第3薄膜晶体管而上述第2栅电极被施加上述接通电压的上述扫描信号时,使上述第2显示像素成为显示状态。
3.一种显示装置,其中,具备:
第1显示像素及第2显示像素,以相互之间隔着第1信号线的方式相邻配置;
第3显示像素,以在该第3显示像素与上述第1显示像素之间隔着不同于上述第1信号线的第2信号线的方式,与上述第1显示像素相邻配置;
第1扫描线及第2扫描线,以相互之间隔着上述第1显示像素及上述第2显示像素的方式相邻配置;
第1薄膜晶体管,具有第1源电极、第1漏电极和第1栅电极,上述第1栅电极连接至上述第1扫描线,上述第1源电极及上述第1漏电极之中的一方连接至上述第1信号线并且另一方连接至上述第1显示像素;
第2薄膜晶体管,具有第2源电极、第2漏电极和第2栅电极,上述第2源电极及上述第2漏电极之中的一方连接至上述第1信号线并且另一方连接至上述第2显示像素;
第3薄膜晶体管,具有第3源电极、第3漏电极和第3栅电极,上述第3栅电极连接至上述第2扫描线,上述第3源电极及上述第3漏电极之中的一方连接至上述第1扫描线并且另一方连接至上述第2薄膜晶体管的上述第2栅电极;
第4薄膜晶体管,具有第4源电极、第4漏电极和第4栅电极,上述第4栅电极连接至上述第1扫描线,上述第4源电极及上述第4漏电极之中的一方连接至上述第2信号线并且另一方连接至上述第3显示像素;
信号侧驱动电路,向上述第1信号线及上述第2信号线施加使上述第1至第3显示像素保持的灰度电压;以及
扫描侧驱动电路,对上述第1扫描线和上述第2扫描线施加扫描信号,将上述扫描信号的电压设定成将上述第1至第4薄膜晶体管设定为接通状态的接通电压,或者,将上述第1至第4薄膜晶体管设定为断开状态的断开电压;
上述第1信号线经由上述第1薄膜晶体管与上述第1显示像素连接,并且经由上述第2薄膜晶体管与上述第2显示像素连接,
上述第2信号线经由上述第4薄膜晶体管仅与上述第3显示像素连接,
上述第1显示像素是用于红色显示的显示像素和用于蓝色显示的显示像素中的某一方;
上述第2显示像素是用于红色显示的显示像素和用于蓝色显示的显示像素中的另一方;
上述第3显示像素是用于绿色显示的显示像素,
上述信号侧驱动电路按照每1/2水平期间、在对上述第1信号线施加与上述第1显示像素对应的第1灰度电压后、对上述第1信号线施加与上述第2显示像素对应的第2灰度电压,并且,比对上述第1信号线施加上述第1灰度电压提前1/2水平期间地,对上述第2信号线施加与上述第3显示像素对应的第3灰度电压,
在所述信号侧驱动电路对上述第1信号线开始施加上述第1灰度电压的第1定时,上述扫描侧驱动电路将对上述第2扫描线施加的上述扫描信号设定成上述接通电压,在对上述第1信号线开始施加上述第2灰度电压之前的第2定时,上述扫描侧驱动电路将对上述第2扫描线施加的上述扫描信号设定成上述断开电压,在上述第2定时之后,在对上述第1信号线开始施加上述第2灰度电压之前的第3定时,上述扫描侧驱动电路将对上述第1扫描线施加的上述扫描信号设定成上述断开电压,
在从上述第3定时开始直到对上述第2扫描线施加的上述扫描信号被设定为上述接通电压为止的期间,上述第2薄膜晶体管维持接通状态。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP142995/2008 | 2008-05-30 | ||
JP2008142995A JP4775407B2 (ja) | 2008-05-30 | 2008-05-30 | 表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101593499A CN101593499A (zh) | 2009-12-02 |
CN101593499B true CN101593499B (zh) | 2013-03-20 |
Family
ID=41379158
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200910141831XA Expired - Fee Related CN101593499B (zh) | 2008-05-30 | 2009-05-26 | 显示装置 |
Country Status (5)
Country | Link |
---|---|
US (1) | US20090295698A1 (zh) |
JP (1) | JP4775407B2 (zh) |
KR (1) | KR101040790B1 (zh) |
CN (1) | CN101593499B (zh) |
TW (1) | TWI423231B (zh) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5370264B2 (ja) * | 2010-05-20 | 2013-12-18 | カシオ計算機株式会社 | 表示装置 |
JP5699456B2 (ja) * | 2010-06-10 | 2015-04-08 | カシオ計算機株式会社 | 表示装置 |
US8964474B2 (en) | 2012-06-15 | 2015-02-24 | Micron Technology, Inc. | Architecture for 3-D NAND memory |
CN103226933A (zh) * | 2013-03-18 | 2013-07-31 | 京东方科技集团股份有限公司 | 一种显示驱动电路、显示装置及其驱动方法 |
TWI536357B (zh) * | 2014-07-21 | 2016-06-01 | 友達光電股份有限公司 | 平面顯示面板 |
CN107077036B (zh) * | 2014-11-21 | 2020-12-15 | 夏普株式会社 | 有源矩阵基板及显示面板 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05188395A (ja) * | 1992-01-14 | 1993-07-30 | Toshiba Corp | 液晶表示素子 |
JP3091300B2 (ja) * | 1992-03-19 | 2000-09-25 | 富士通株式会社 | アクティブマトリクス型液晶表示装置及びその駆動回路 |
JPH05303114A (ja) * | 1992-04-27 | 1993-11-16 | Toshiba Corp | 液晶表示素子 |
KR100291770B1 (ko) * | 1999-06-04 | 2001-05-15 | 권오경 | 액정표시장치 |
TW523724B (en) * | 2001-08-09 | 2003-03-11 | Chi Mei Electronics Corp | Display panel with time domain multiplex driving circuit |
WO2003060868A1 (fr) * | 2002-01-17 | 2003-07-24 | International Business Machines Corporation | Dispositif d'affichage, circuit d'attaque a ligne de balayage |
KR100913303B1 (ko) * | 2003-05-06 | 2009-08-26 | 삼성전자주식회사 | 액정표시장치 |
US7679614B2 (en) * | 2003-05-06 | 2010-03-16 | Au Optronics Corporation | Matrix driven liquid crystal display module system, apparatus and method |
KR101211219B1 (ko) * | 2005-10-31 | 2012-12-11 | 엘지디스플레이 주식회사 | 액정표시장치와 그 구동방법 |
-
2008
- 2008-05-30 JP JP2008142995A patent/JP4775407B2/ja not_active Expired - Fee Related
-
2009
- 2009-05-13 US US12/465,019 patent/US20090295698A1/en not_active Abandoned
- 2009-05-15 KR KR1020090042327A patent/KR101040790B1/ko not_active IP Right Cessation
- 2009-05-26 CN CN200910141831XA patent/CN101593499B/zh not_active Expired - Fee Related
- 2009-05-27 TW TW098117584A patent/TWI423231B/zh not_active IP Right Cessation
Non-Patent Citations (1)
Title |
---|
JP特开平5-265045A 1993.10.15 |
Also Published As
Publication number | Publication date |
---|---|
KR101040790B1 (ko) | 2011-06-13 |
CN101593499A (zh) | 2009-12-02 |
TWI423231B (zh) | 2014-01-11 |
JP4775407B2 (ja) | 2011-09-21 |
JP2009288666A (ja) | 2009-12-10 |
TW201003629A (en) | 2010-01-16 |
KR20090124936A (ko) | 2009-12-03 |
US20090295698A1 (en) | 2009-12-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102306598B1 (ko) | 표시 장치 | |
CN101266767B (zh) | 液晶显示器 | |
CN100483501C (zh) | 液晶显示装置及其驱动方法 | |
KR101341906B1 (ko) | 액정 표시장치의 구동장치와 그 구동방법 | |
KR101385225B1 (ko) | 액정표시장치 및 그 구동방법 | |
KR100765676B1 (ko) | 표시 장치용 구동 장치 및 표시 장치용 구동 방법 | |
US9711098B2 (en) | Display apparatus with dummy pixel row and method of driving the display apparatus | |
CN101937142A (zh) | 液晶显示装置及其驱动方法 | |
TW200709145A (en) | Display device and driving method therefor | |
CN101593499B (zh) | 显示装置 | |
US20100156948A1 (en) | Timing controller and display device including the same | |
KR102113621B1 (ko) | 액정 표시 장치 | |
US20160118002A1 (en) | Electro-optic apparatus, control method for electro-optic apparatus, and electronic device | |
US20100123702A1 (en) | Liquid crystal display and method of driving the same | |
TW200614140A (en) | Liquid crystal display device and method for driving the same | |
CN102280082B (zh) | 显示装置 | |
CN101625494A (zh) | 显示装置以及显示装置的驱动方法 | |
CN103439809A (zh) | 显示面板及其驱动方法 | |
KR20090072784A (ko) | 액정표시장치와 그 구동방법 | |
KR101480002B1 (ko) | 표시 장치 및 그 구동 방법 | |
JP5370264B2 (ja) | 表示装置 | |
KR20170067402A (ko) | 액정표시장치 | |
KR101441389B1 (ko) | 액정표시장치 및 이의 구동방법 | |
KR20070071415A (ko) | 액정 표시 장치 | |
JP2010224564A (ja) | 表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20130320 Termination date: 20160526 |