KR101040790B1 - 표시장치 - Google Patents

표시장치 Download PDF

Info

Publication number
KR101040790B1
KR101040790B1 KR1020090042327A KR20090042327A KR101040790B1 KR 101040790 B1 KR101040790 B1 KR 101040790B1 KR 1020090042327 A KR1020090042327 A KR 1020090042327A KR 20090042327 A KR20090042327 A KR 20090042327A KR 101040790 B1 KR101040790 B1 KR 101040790B1
Authority
KR
South Korea
Prior art keywords
display
signal
display pixel
pixel
line
Prior art date
Application number
KR1020090042327A
Other languages
English (en)
Other versions
KR20090124936A (ko
Inventor
도모미 가미오
Original Assignee
가시오게산키 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가시오게산키 가부시키가이샤 filed Critical 가시오게산키 가부시키가이샤
Publication of KR20090124936A publication Critical patent/KR20090124936A/ko
Application granted granted Critical
Publication of KR101040790B1 publication Critical patent/KR101040790B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0814Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

표시장치는 복수행의 주사선과, 상기 주사선에 대해서 직교 배치된 복수열의 신호선을 갖고 있다. 복수의 제 1 표시화소는 상기 복수행의 주사선 중, 서로 인접해서 배치되는 제 1 주사선과 제 2 주사선의 사이이고 또한 적어도 일부의 상기 신호선의 근방에 각각 배치된다. 복수의 제 2 표시화소는 상기 제 1 표시화소와의 사이에 상기 제 1 표시화소 근방의 신호선을 두도록 각각 배치된다. 복수의 제 1 스위칭소자는 상기 제 1 표시화소와, 상기 제 1 표시화소 근방의 신호선과, 상기 제 1 주사선에 각각 접속된다. 복수의 제 2 스위칭소자는 상기 제 2 표시화소와, 상기 제 1 표시화소 근방의 신호선에 각각 접속된다. 복수의 제 3 스위칭소자는 상기 제 2 스위칭소자와, 상기 제 1 주사선과, 상기 제 2 주사선에 각각 접속된다.
표시장치, 주사선, 신호선, 박막드랜지스터, 표시화소, 접속구조, 등가회로

Description

표시장치{DISPLAY APPARATUS}
본 발명은 액티브 매트릭스 방식의 표시장치에 관한 것이다.
액티브 매트릭스 방식의 표시장치는 액정표시장치 등에 이용되고 있다. 이 액티브 매트릭스 방식의 표시장치에서는 표시부의 행방향에 대해서 배치 설치되는 복수의 주사선과 표시부의 열방향에 대해서 배치 설치되는 복수의 신호선의 교점 근방에 표시화소를 접속하고, 해당 표시화소에 소정의 전압을 인가하는 것으로 표시를 실행하고 있다. 종래의 표시장치에서는 각 표시화소의 각각에 대응하는 신호선과 주사선을 필요로 하고 있다. 따라서, 신호선을 구동하는 소스드라이버의 출력수도 신호선의 개수분 필요한 동시에, 주사선을 구동하는 게이트드라이버의 출력수도 주사선의 개수분 필요했다.
신호선의 개수를 줄이는 제안의 하나가, 예를 들면 일본국 특개 2006-201315호 공보에 기재되어 있다. 일본국 특개 2006-201315호 공보에서는 1개의 신호선의 양측에 2개의 TFT를 설치하고 있다. 그리고 이 공보에서는 이들 2개의 TFT의 한쪽에 제 1 주사선을 접속하고, 또, 다른 쪽의 TFT에 제 2 주사선을 접속하고 있다. 또한, 이 공보에서는 4화소분의 화상신호를 인가하는 화상출력회로를 설치하는 동 시에, 이 2개의 신호선에 인가하는 화상신호를 전환하는 제 1 스위칭소자와 제 2 스위칭소자를 설치하고 있다. 이와 같은 구성에 있어서, 제 1 제어선과 제 2 제어선으로부터의 제어신호에 의해서 상기 제 1 스위칭소자와 제 2 스위칭소자의 전환을 실행하는 것으로, 1개의 신호선을 2개의 TFT, 즉 2개의 표시화소에서 공용할 수 있도록 하고 있다.
상기의 일본국 특개 2006-201315호 공보에서는 신호선의 개수를 종래의 반으로 하는 것이 가능한데, 주사선이 종래의 배(倍)의 개수만큼 필요하게 된다.
본 발명은 주사선의 개수를 증대시키지 않고 신호선의 개수를 삭감할 수 있는 표시장치를 제공하는 것을 목적으로 한다.
이 발명의 하나의 형태의 표시장치는,
복수행의 주사선;
상기 주사선에 대해서 직교 배치된 복수열의 신호선;
상기 복수행의 주사선 중, 서로 인접해서 배치되는 제 1 주사선과 제 2 주사선의 사이이고 또한 적어도 일부의 상기 신호선의 근방에 각각 배치되는 복수의 제 1 표시화소;
상기 제 1 표시화소와의 사이에 상기 제 1 표시화소 근방의 신호선을 두도록 각각 배치되는 복수의 제 2 표시화소;
상기 제 1 표시화소와, 상기 제 1 표시화소 근방의 신호선과, 상기 제 1 주사선에 각각 접속되는 복수의 제 1 스위칭소자;
상기 제 2 표시화소와, 상기 제 1 표시화소 근방의 신호선에 각각 접속되는 복수의 제 2 스위칭소자;
상기 제 2 스위칭소자와, 상기 제 1 주사선과, 상기 제 2 주사선에 각각 접속되는 복수의 제 3 스위칭소자를 구비한다.
이 발명의 다른 형태의 표시장치는,
신호선을 서로의 사이에 두도록 해서 인접 배치된 제 1 표시화소 및 제 2 표시화소;
상기 제 1 표시화소 및 상기 제 2 표시화소를 서로의 사이에 두도록 해서 인접 배치된 제 1 주사선 및 제 2 주사선;
게이트전극이 상기 제 1 주사선에 접속되고, 소스전극 및 드레인전극 중의 한쪽이 상기 신호선에 접속되는 동시에 다른 쪽이 상기 제 1 표시화소에 접속된 제 1 박막트랜지스터;
소스전극 및 드레인전극 중의 한쪽이 상기 신호선에 접속되는 동시에 다른 쪽이 상기 제 2 표시화소에 접속된 제 2 박막트랜지스터;
게이트전극이 상기 제 2 주사선에 접속되고, 소스전극 및 드레인전극 중의 한쪽이 상기 제 1 주사선에 접속되는 동시에 다른 쪽이 상기 제 2 박막트랜지스터의 게이트전극에 접속된 제 3 박막트랜지스터를 구비한다.
이 발명의 다른 형태의 표시장치는,
복수행의 주사선;
상기 주사선에 대해서 직교 배치된 복수열의 신호선;
상기 복수행의 주사선 중, 서로 인접해서 배치되는 제 1 주사선과 제 2 주사선의 사이이고 또한 적어도 일부의 상기 신호선의 근방에 각각 배치되는 복수의 제 1 표시화소;
상기 제 1 표시화소와의 사이에 상기 제 1 표시화소 근방의 신호선을 두도록 각각 배치되는 복수의 제 2 표시화소;
상기 제 1 표시화소와, 상기 제 1 표시화소 근방의 신호선과, 상기 제 1 주사선에 각각 접속되는 복수의 제 1 스위칭소자;
상기 제 2 표시화소와, 상기 제 2 주사선에 각각 접속되는 복수의 제 2 스위칭소자;
상기 제 2 스위칭소자와, 상기 제 1 주사선과, 상기 제 1 표시화소 근방의 신호선에 각각 접속되는 복수의 제 3 스위칭소자를 구비한다.
이 발명의 다른 형태의 표시장치는,
신호선을 서로의 사이에 두도록 해서 인접 배치된 제 1 표시화소 및 제 2 표시화소;
상기 제 1 표시화소 및 상기 제 2 표시화소를 서로의 사이에 두도록 해서 인접 배치된 제 1 주사선 및 제 2 주사선;
게이트전극이 상기 제 1 주사선에 접속되고, 소스전극 및 드레인전극 중의 한쪽이 상기 신호선에 접속되는 동시에 다른 쪽이 상기 제 1 표시화소에 접속된 제 1 박막트랜지스터;
게이트전극이 상기 제 2 주사선에 접속되고, 소스전극 및 드레인전극 중의 한쪽이 상기 제 2 표시화소에 접속된 제 2 박막트랜지스터;
게이트전극이 상기 제 1 주사선에 접속되고, 소스전극 및 드레인전극 중의 한쪽이 상기 신호선에 접속되는 동시에 다른 쪽이 상기 제 2 박막트랜지스터의 소스전극 및 드레인전극 중의 다른 쪽에 접속된 제 3 박막트랜지스터를 구비한다.
이 발명의 다른 형태의 표시장치는,
녹색성분에 대응한 복수의 화소열과, 청색성분에 대응한 복수의 화소열과, 적색성분에 대응한 복수의 화소열이 녹색성분, 청색성분, 적색성분의 순으로, 또는, 녹색성분, 적색성분, 청색성분의 순으로 행방향에 배열된 표시장치로서,
상기 녹색성분에 대응한 화소열마다 해당 화소열에 전기적으로 접속된 제 1 신호선;
상기 적색성분에 대응하는 각 화소열과 상기 청색성분에 대응하는 각 화소열 중, 서로 인접하는 2개의 화소열에 전기적으로 접속된 제 2 신호선을 구비한다. 
본 발명에 따르면, 주사선의 개수를 증대시키지 않고 신호선의 개수를 삭감할 수 있는 표시장치를 제공할 수 있다.
이하, 본 발명을 실시하기 위한 형태를 도면을 참조해서 설명한다.
[제 1 실시형태]
우선, 본 발명의 제 1 실시형태에 대해서 설명한다. 도 1은 본 발명의 제 1 실시형태에 관련되는 표시장치의 일례로서의 액정표시장치의 전체 구성을 나타내는 도면이다. 도 1에 나타내는 액정표시장치는 표시부(10)와, 소스드라이버(신호측 구동회로, 20)와, 게이트드라이버(주사측 구동회로, 30)와, RGB발생회로(40)와, 공통전압발생회로(50)와, 타이밍제어회로(60)와, 전원발생회로(70)를 갖고 있다.
표시부(10)는 복수행의 주사선과, 복수열의 신호선과, 주사선과 신호선에 각각 접속된 복수의 표시화소를 갖고 구성되어 있다.
도 2는 본 실시형태에 있어서의 표시화소의 접속구조를 나타내는 도면이다. 여기에서, 도 2는 표시부(10) 내의 9화소만의 접속구조를 나타내고 있다. 그러나, 그 밖의 표시화소도 도 2에 나타내어져 있는 표시화소와 똑같은 접속구조를 하고 있다. 또한, 도 2는 표시부(10)가 컬러표시 가능한 예를 나타내고 있다. 따라서, 각 표시화소에는 적색(Red), 녹색(Green), 청색(blue)의 어느 하나의 색의 컬러필터가 배치되어 있다. 도 2에 있어서는, 녹색표시에 관련되는 표시화소(녹색의 컬러필터가 배치된 표시화소)를 GreenN(N=1, 2, 3), 적색표시에 관련되는 표시화소(적색의 컬러필터가 배치된 표시화소)를 RedN(N=1, 2, 3), 청색표시에 관련되는 표시화소(청색의 컬러필터가 배치된 표시화소)를 BlueN(N=1, 2, 3)으로서 나타내고 있다.
본 실시형태에 있어서는, 도 2에 나타내는 바와 같이, 주사선 Gate1, Gate2, Gate3과 신호선 SG1, SR1, SG2가 서로 직교하도록 배치 설치되어 있다.
또한, 주사선 Gate1, Gate2, Gate3과 신호선 SG1의 교점 근방에 표시화소 Green1, Green2, Green3이 배치되어 있다.
표시화소(제 3 표시화소) Green1, Green2, Green3은 박막트랜지스터(TFT)(제 4 스위칭소자) 11a, 11b, 11c를 통하여 주사선 Gate1, Gate2, Gate3과 신호선 SG1에 접속되어 있다. 더욱 상세하게는 표시화소 Green1, Green2, Green3은 각각 TFT11a, 11b, 11c의 드레인전극(D, 혹은 소스전극(S))에 접속되어 있다. 또, TFT11a, 11b, 11c의 소스전극(S, 혹은 드레인전극(D))은 각각 신호선 SG1에 접속되어 있다. 또한, TFT11a, 11b, 11c의 게이트전극(G)은 각각 주사선 Gate1, Gate2, Gate3에 접속되어 있다.
또한, 주사선 Gate1, Gate2, Gate3과 신호선 SR1의 교점 근방에는 표시화소 Red1, Red2, Red3이 배치되어 있다. 또, 표시화소 Red1, Red2, Red3과 함께 신호선 SR1을 사이에 두도록 해서 표시화소 Blue1, Blue2, Blue3이 배치되어 있다.
표시화소(제 2 표시화소) Blue1, Blue2, Blue3은 TFT(제 2 스위칭소자) 12a, 12b, 12c 및 TFT(제 3 스위칭소자) 13a, 13b, 13c를 통하여 주사선 Gate1, Gate2, Gate3과 신호선 SR1에 접속되어 있다. 더욱 상세하게는 표시화소 Blue1, Blue2, Blue3은 TFT12a, 12b, 12c의 드레인전극(혹은 소스전극)에 접속되어 있다. 또, TFT12a, 12b, 12c의 소스전극(혹은 드레인전극)은 신호선 SR1에 접속되어 있다. 또, TFT12a, 12b, 12c의 게이트전극은 TFT13의 드레인전극(혹은 소스전극)에 접속되어 있다. 또한, TFT13a, 13b, 13c의 소스전극(혹은 드레인전극)은 표시화소를 사이에 두고 배치 설치되는 2개의 주사선 중의 상측에 배치된 주사선(제 1 주사선)에 접속되어 있다. 또, TFT13a, 13b, 13c의 게이트전극은 표시화소를 사이에 두고 배치 설치되는 2개의 주사선 중의 하측의 주사선(제 2 주사선)에 접속되어 있다.
또, 표시화소(제 1 표시화소) Red1, Red2, Red3은 TFT14a, 14b, 14c를 통하여 주사선 Gate1, Gate2, Gate3과 신호선 SR1에 접속되어 있다. 더욱 상세하게는 표시화소 Red1, Red2, Red3은 TFT(제 1 스위칭소자) 14a, 14b, 14c의 드레인전극(혹은 소스전극)에 접속되어 있다. 또, TFT14a, 14b, 14c의 소스전극(혹은 드레인전극)은 신호선 SR1에 접속되어 있다. 또한, TFT14a, 14b, 14c의 게이트전극은 주사선 Gate1, Gate2, Gate3에 접속되어 있다.
이와 같은 구성에 대해, 주사선 Gate1, Gate2, Gate3에는 게이트드라이버 (30)로부터 주사신호가 인가된다. 또, 신호선 SG1에는 소스드라이버(20)로부터 녹색표시에 관련되는 계조신호가 인가된다. 또한, 신호선 SR1에는 소스드라이버(20)로부터 적색표시에 관련되는 계조신호와 청색표시에 관련되는 계조신호가 시분할로 인가된다.
즉, 표시부(10)는 컬러필터가 스트라이프 배치되어 있다. 이 스트라이프 배치는 열방향(신호선의 연신방향)의 각 표시화소가 동일한 색성분이 되도록, 또한 행방향(주사선의 연신방향)의 각 표시화소가 예를 들면 적색(Red), 녹색(Green), 청색(blue)의 순으로 반복하는 배치이다. 또, 적색(Red)에 대응하는 표시화소와 청색(blue)에 대응하는 표시화소가 공통의 신호선에 접속되어 있다. 그리고 적색(Red)에 대응하는 표시화소 및 청색(blue)에 대응하는 표시화소가 접속되는 신호선과는 다른 신호선에, 녹색(Green)에 대응하는 표시화소가 접속되어 있다.
도 2와 같은 본 실시형태의 구성에서는 신호선의 개수를 (1행분의 표시화소수의 2/3)개로 하는 것이 가능하다.
도 3은 표시부(10)에 설치되는 1개의 표시화소의 등가회로를 나타내는 도면이다. 도 3에 나타내는 바와 같이, 각 표시화소는 화소용량(Clc)과 보상용량(Cs)을 갖고 있다. 화소용량(Clc)은 TFT(TFT11, 12, 14)에 접속되고, 평행하게 배치된 전극 속에 액정이 충전되어 구성되어 있다. 또, 화소용량(Clc)과 보상용량(Cs)은 공통의 신호선에 접속되고, 공통신호(VCOM)가 인가되어 있다. 이와 같은 구성의 표시화소에 있어서, 화소용량(Clc)에 접속된 TFT가 ON상태로 되면, 계조신호 (Vsig)가 TFT를 통하여 화소용량(Clc)에 인가된다. 화소용량(Clc)에 계조신호 (Vsig)가 인가되면, 이 계조신호(Vsig)와 공통신호(VCOM)의 차의 전압(화소전압, Vlcd)에 따라 액정의 배향상태가 변화해서 액정 속의 빛의 투과율이 변화한다. 이에 따라, 도 3에 나타내는 표시화소의 배면 등에 배치된 도시하지 않는 광원으로부터의 빛의 투과상태가 변화해서 화상표시가 실행된다.
소스드라이버(20)는 도 2의 신호선이 접속되어 있다. 소스드라이버(20)는 타이밍제어회로(60)로부터 출력되는 수평제어신호(클록신호, 개시신호, 래치동작제어신호 등)에 의거하여 RGB발생회로(40)로부터 공급되는 R, G, B의 각 색의 표시데이터를 1행 단위로 수취한다. 그리고 소스드라이버(20)는 이 수취한 표시데이터에 대응하는 계조신호를 신호선에 인가한다.
게이트드라이버(30)는 도 2의 주사선이 접속되어 있다. 게이트드라이버(30)는 타이밍제어회로(60)로부터의 수직제어신호를 받고, 주사선에 접속된 TFT를 ON 또는 OFF하기 위한 주사신호를 주사선에 인가한다.
RGB발생회로(40)는, 예를 들면 액정표시장치의 외부로부터 공급되는 영상신호(아날로그 또는 디지털)로부터 R, G, B의 각 색의 표시데이터를 생성해서 소스드라이버(20)에 출력한다. 여기에서, RGB발생회로(40)에는 소정기간(예를 들면, 1프레임이나 1필드)마다 타이밍제어회로(60)로부터 반전신호(FRP)가 입력된다. RGB발생회로(40)는 반전신호가 입력될 때마다 소스드라이버(20)에 출력하는 표시데이터의 비트값을 반전한다. 이와 같이 해서 소정기간마다 표시데이터의 비트값을 반전시킴으로써, 표시화소에 인가되는 계조신호의 극성을 소정기간마다 반전시킨다. 이에 따라, 표시화소를 교류 구동하는 것이 가능하다.
공통전압발생회로(50)는 타이밍제어회로(60)로부터 출력되는 반전신호에 의거하여 소정기간(예를 들면, 1프레임이나 1필드)마다 극성이 반전되는 공통신호 (VCOM)를 생성해서 표시화소에 인가한다.
타이밍제어회로(60)는 수직제어신호, 수평제어신호, 반전신호 등의 각종의 제어신호를 생성한다. 그리고 타이밍제어회로(60)는 반전신호를 RGB발생회로(40) 및 공통전압발생회로(50)에, 수직제어신호를 게이트드라이버(30)에, 수평제어신호를 소스드라이버(20)에 출력한다.
전원발생회로(70)는 주사신호를 생성하기 위해 필요한 전원전압 VGH, VGL을 생성해서 게이트드라이버(30)에 공급하는 동시에, 계조신호를 생성하기 위해 필요한 전원전압 VSH를 생성해서 소스드라이버(20)에 공급한다. 또, 전원발생회로(70)는 논리전원 VCC을 생성해서 소스드라이버(20) 및 게이트드라이버(30)에 공급한다.
다음으로, 본 실시형태에 관련되는 액정표시장치의 동작에 대해서 설명한다. 도 4는 본 실시형태에 있어서의 액정표시장치의 표시동작에 대해서 나타내는 타이밍차트이다. 도 4에 있어서는, 위로부터, 신호선 SG1에 인가되는 계조신호, 신호선 SR1에 인가되는 계조신호, Gate1에 인가되는 주사신호, Gate2에 인가되는 주사신호, Gate3에 인가되는 주사신호, TFT12a의 게이트전위 G12, TFT12b의 게이트전위 G23, 표시화소 Red1의 표시상태, 표시화소 Green1의 표시상태, 표시화소 Blue1의 표시상태, 표시화소 Red2의 표시상태, 표시화소 Green2의 표시상태, 표시화소 Blue2의 표시상태를 나타내고 있다.
본 실시형태에 있어서는, 녹색표시에 관련되는 표시데이터를, 적색 또는 청색표시에 관련되는 표시데이터보다도 1/2수평기간(H)분만큼 먼저 소스드라이버(20)에 입력한다. 또한, 적색 및 청색표시에 관련되는 표시데이터는 적색, 청색의 순으로 1/2수평기간마다 교대로 소스드라이버(20)에 입력한다. 이에 따라, 도 4에 나타내는 바와 같이, 녹색표시에 관련되는 계조신호 G0, G1, G2,…가 신호선 SG1에 인가되고 나서 1/2수평기간만큼 늦게 적색 또는 청색표시에 관련되는 계조신호 R0, B0, R1, B1, R2, B2,…가 신호선 SR1에 인가된다.
이하의 설명에 있어서는, 주사선 Gate1에 접속된 표시화소 Green1, Blue1, Red1 및 주사선 Gate2에 접속된 표시화소 Green2, Blue2, Red2의 표시에 관해서 설명한다. 그 밖의 행의 표시화소에 대해서도 이하에 설명하는 제어와 똑같은 제어가 이루어지는 것이다. 또한, 도 4에 나타내는 old, R0, G0, B0는 Gate1의 전의 행 이전의 표시에 관련되는 것이기 때문에 설명을 생략한다.
표시화소 Green1, Blue1, Red1의 표시를 실행할 때에는, 주사선 Gate1의 주사신호와 주사선 Gate2의 주사신호를 각각 소정기간만큼 High로 한다. 여기에서, 주사선 Gate1의 주사신호를 High로 하는 기간은, 주사선 Gate2의 주사신호를 High로 하는 기간보다도 길게 한다. 또한, 도 4의 예에서는 주사선 Gate1의 주사신호를 High로 하는 기간을 1/2수평기간으로 하고, 주사선 Gate2의 주사신호를 High로 하는 기간을 1/2수평기간보다도 짧게 하고 있다.
주사선 Gate1의 주사신호가 High로 됨으로써, TFT11a와 TFT14a가 함께 ON상태로 된다. 이에 따라, 신호선 SG1에 인가되어 있던 계조신호 G1이 표시화소 Green1에 기입되고, 표시화소 Green1에 있어서 계조신호 G1에 대응한 표시가 개시된다. 또, 신호선 SR1에 인가되어 있던 계조신호 R1이 표시화소 Red1에 기입되고, 표시화소 Red1에 있어서 계조신호 R1에 대응한 표시가 개시된다.
또한, 주사선 Gate2의 주사신호가 High로 됨으로써, TFT11b, TFT14b, TFT13a 및 TFT12a가 ON상태로 된다. 이에 따라, 신호선 SG1에 인가되어 있던 계조신호 G1이 표시화소 Green2에 기입되고, 표시화소 Green2에 있어서 계조신호 G1에 대응한 표시가 실행된다. 또, 신호선 SR1에 인가되어 있던 계조신호 R1이 표시화소 Red2에 기입되고, 표시화소 Red2에 있어서 계조신호 R1에 대응한 표시가 실행된다.
주사선 Gate2의 주사신호가 Low로 된 후는, 주사선 Gate2의 주사신호가 재차 High로 될 때까지 표시화소 Green2, Red2에 발생한 화소전압(Vlcd)은 각각의 표시화소가 갖는 보상용량(Cs)에 있어서 유지된다. 또, 주사선 Gate1가 High상태인 채 주사선 Gate2의 주사신호가 Low로 되므로, 주사선 Gate2의 주사신호가 재차 High로 될 때까지 TFT12a의 게이트전위 G21은 주사신호 Gate1의 High레벨에 유지된다. TFT12a가 ON상태인 채 유지됨으로써 신호선 SR1에 인가되어 있던 계조신호 B1이 표시화소 Blue1에 기입되고, 표시화소 Blue1에 있어서 계조신호 B1에 대응한 표시가 개시된다.
주사선 Gate1의 주사신호가 Low로 된 후는, 주사선 Gate1의 주사신호가 재차 High로 될 때까지 표시화소 Green1 및 Red1에 발생한 화소전압(Vlcd)이 각각의 표시화소가 갖는 보상용량(Cs)에 있어서 유지된다. 이와 같이 하여 표시화소 R1, G1, B1에 있어서 영상신호에 의거한 표시해야 할 적정한 계조표시가 이루어지게 된 다.
다음의 수평기간에 있어서, 표시화소 Green2, Blue2, Red2의 표시를 실행할 때에는 주사선 Gate2의 주사신호와 주사선 Gate3의 주사신호를 각각 소정기간만큼 High로 한다. 도 4의 예에서는 주사선 Gate2의 주사신호를 High로 하는 기간을 1/2수평기간으로 하고, 주사선 Gate3의 주사신호를 High로 하는 기간을 1/2수평기간보다도 짧게 하고 있다.
주사선 Gate2의 주사신호가 High로 됨으로써, 상기한 바와 같이, TFT11b, TFT14b, 및 TFT12a가 ON상태로 된다. 이에 따라, 신호선 SG1에 인가되어 있던 계조신호 G2가 표시화소 Green2에 새롭게 기입되고, 표시화소 Green2에 있어서 계조신호 G2에 대응한 표시가 실행된다. 또, 신호선 SR1에 인가되어 있던 계조신호 R2가 표시화소 Red2에 새롭게 기입되고, 표시화소 Red2에 있어서 계조신호 R2에 대응한 표시가 실행된다. 또한, 주사선 Gate1의 주사신호가 Low로 되어 있는 상태에서 TFT12a가 High로 됨으로써, 표시화소 Blue1에 발생한 화소전압(Vlcd)이 보상용량 (Cs)에 있어서 유지된다.
또한, 주사선 Gate3의 주사신호가 High로 됨으로써, TFT11c, TFT14c, TFT13b 및 TFT12b가 ON상태로 된다. 이에 따라, 신호선 SG1에 인가되어 있던 계조신호 G2가 표시화소 Green3에 기입되고, 표시화소 Green3에 있어서 계조신호 G2에 대응한 표시가 실행된다. 또, 신호선 SR1에 인가되어 있던 계조신호 R2가 표시화소 Red3에 기입되고, 표시화소 Red3에 있어서 계조신호 R2에 대응한 표시가 실행된다.
주사선 Gate3의 주사신호가 Low로 된 후는, 주사선 Gate3의 주사신호가 재차 High로 될 때까지, 표시화소 Green3, Red3에 발생한 화소전압(Vlcd)은 각각의 표시화소가 갖는 보상용량(Cs)에 있어서 유지된다. 또, 주사선 Gate3의 주사신호가 재차 High로 될 때까지 TFT12b의 게이트전위 G23이 주사신호 Gate2의 High레벨에 유지된다. TFT12b가 ON상태인 채 유지됨으로써, 신호선 SR1에 인가되어 있던 계조신호 B2가 표시화소 Blue2에 기입되고, 표시화소 Blue2에 있어서 계조신호 B1에 대응한 표시가 개시된다.
주사선 Gate2의 주사신호가 Low로 된 후는, 주사선 Gate2의 주사신호가 재차 High로 될 때까지, 표시화소 Green2 및 Red2에 발생한 화소전압(Vlcd)가 각각의 표시화소가 갖는 보상용량(Cs)에 있어서 유지된다. 이와 같이 하여 표시화소 R2, G2, B2에 있어서 영상신호에 의거한 표시해야 할 적정한 계조표시가 이루어진다.
주사선 Gate3 이후의 행에 대해서도 상기과 똑같은 제어가 이루어지고, 각 표시화소에 있어서 영상신호에 의거한 표시해야 할 적정한 계조표시가 이루어진다.
이상 설명한 바와 같이, 제 1 실시형태에 있어서는, TFT를 이용하여 어떤 표시화소에 사용하는 신호선을 그 표시화소에 인접하는 표시화소와 겸용하고 있다. 이에 따라, 주사선의 개수를 증대시키는 일 없이, 신호선의 개수 및 소스드라이버 (20)의 출력수를 삭감하는 것이 가능하다. 이에 따라, 소스드라이버(20)를 구성하는 LSI의 접합피치폭이 커지고, 표시부(10) 상에 소스드라이버(20)를 구성하는 LSI를 접합할 경우에, 그 접합을 용이하게 실행하는 것이 가능하다. 또, 소스드라이버(20)의 출력수를 삭감할 수 있으므로 소스드라이버(20)를 구성하는 LSI의 소형화도 실현할 수 있다.
여기에서, 도 2의 표시화소의 접속구조에 있어서 표시화소 BlueN과 RedN에 대해서는 교체하는 것이 가능하다. 이 경우에는 소스드라이버(20)에 입력하는 적색과 청색의 표시데이터의 순번도 교체할 필요가 있다.
또한, 본 실시형태에 있어서는, 녹색(Green)에 대응하는 표시화소 GreenN에 대해서는 신호선을 다른 색성분에 대응하는 표시화소와 겸용하지 않도록 하고 있다. 이로 인해, 표시화소 GreenN에 대해서는 계조전압의 기입시간을 1수평기간 (1H)으로 하는 것이 가능하고, 다른 색성분에 대응하는 표시화소에 비해 더욱 적절한 계조표시를 실행하는 것이 가능하다. 표시화소 GreenN만 이와 같은 구성으로 하고 있는 것은, 인간의 시감도(視感度)가, 녹색의 감도가 가장 높기 때문이다. 이 경우, 비록 적색성분이나 청색성분의 계조표시가 비교적 뒤떨어지고 있다고 해도, 녹색성분의 계조표시가 적절하면, 표시품위를 비교적 높게 유지할 수 있다.
또한, 색을 고려하지 않는 것이면, 도 5에 나타내는 바와 같이 하여 모든 신호선에 대해서, 주사선 연신방향을 따르도록 인접한 2개의 표시화소를 공통의 신호선에 접속하는 것도 가능하다. 이 경우에는 신호선의 개수를 (1행분의 표시화소수의 1/2)개까지 삭감하는 것이 가능하다. 이에 따라, 더욱더 신호선의 개수를 삭감할 수 있다. 또한, 도 5의 표시화소의 배치를 갖는 액정표시장치의 표시동작에 대해서 나타내는 타이밍차트는 도 6에 나타내는 것으로 된다. 도 6은 도 4에 있어서 Blue1, Blue2, Blue3을 Pixel1, Pixel3, Pixel5로 치환하고, Red1, Red2, Red3을 Pixel2, Pixel4, Pixel6으로 치환한 것이다. Gate1, Gate2, Gate3의 제어 등의 기본적인 사고방식에 대해서는 도 6과 도 4에서 변하지 않다.
[제 2 실시형태]
다음으로 본 발명의 제 2 실시형태에 대해서 설명한다. 제 2 실시형태는 표시화소의 접속구조 및 표시장치의 동작이 제 1 실시형태와 다르다. 표시장치의 기본적인 구성은 도 1에서 나타낸 것과 똑같으므로 설명을 생략한다.
도 7은 본 실시형태에 있어서의 표시화소의 접속구조를 나타내는 도면이다. 여기에서, 도 7에 있어서도 도 2와 똑같이 표시부(10) 내의 9화소만의 접속구조를 나타내고 있다.
본 실시형태에 있어서는 도 7에 나타내는 바와 같이, 주사선 Gate1, Gate2, Gate3과 신호선 SG1, SR1, SG2가 서로 직교하도록 배치 설치되어 있다.
또한, 주사선 Gate1, Gate2, Gate3과 신호선 SG1의 교점 근방에 표시화소 Green1, Green2, Green3이 배치되어 있다.
표시화소(제 3 표시화소) Green1, Green2, Green3은, TFT(제 4 스위칭소자) 11a, 11b, 11c를 통하여 주사선 Gate1, Gate2, Gate3과 신호선 SG1에 접속되어 있다. 더욱 상세하게는 표시화소 Green1, Green2, Green3은 각각 TFT11a, 11b, 11c의 드레인전극(혹은 소스전극)에 접속되어 있다. 또, TFT11a, 11b, 11c의 소스전극(혹은 드레인전극)은 각각 신호선 SG1에 접속되어 있다. 또한, TFT11a, 11b, 11c의 게이트전극은 각각 주사선 Gate1, Gate2, Gate3에 접속되어 있다.
또한, 주사선 Gate1, Gate2, Gate3과 신호선 SR1의 교점 근방에는 표시화소 Red1, Red2, Red3이 배치되어 있다. 또, 표시화소 Red1, Red2, Red3과 함께 신호선 SR1을 사이에 두도록 해서 표시화소 Blue1, Blue2, Blue3이 배치되어 있다.
표시화소(제 2 표시화소) Blue1, Blue2, Blue3은 TFT(제 2 스위칭소자) 15a, 15b, 15c 및 TFT(제 3 스위칭소자) 16a, 16b, 16c를 통하여 주사선 Gate1, Gate2, Gate3과 신호선 SR1에 접속되어 있다. 더욱 상세하게는 표시화소 Blue1, Blue2, Blue3은 TFT15a, 15b, 15c의 드레인전극(혹은 소스전극)에 접속되어 있다. 또, TFT15a, 15b, 15c의 소스전극(혹은 드레인전극)은 TFT16a, 16b, 16c의 드레인전극(혹은 소스전극)에 접속되어 있다. 또, TFT15a, 15b, 15c의 게이트전극은 표시화소를 사이에 두고 배치 설치되는 2개의 주사선 중의 하측의 주사선(제 2 주사선)에 접속되어 있다. 또한, TFT16a, 16b, 16c의 소스전극(혹은 드레인전극)은 신호선 SR1에 접속되어 있다. 또, TFT16a, 16b, 16c의 게이트전극은 표시화소를 사이에 두고 배치 설치되는 2개의 주사선 중의 상측의 주사선(제 1 주사선)에 접속되어 있다.
또, 표시화소(제 1 표시화소) Red1, Red2, Red3은 TFT14a, 14b, 14c를 통하여 주사선 Gate1, Gate2, Gate3과 신호선 SR1에 접속되어 있다. 더욱 상세하게는 표시화소 Red1, Red2, Red3은 TFT(제 1 스위칭소자) 14a, 14b, 14c의 드레인전극(혹은 소스전극)에 접속되어 있다. 또, TFT14a, 14b, 14c의 소스전극(혹은 드레인전극)은 신호선 SR1에 접속되어 있다. 또한, TFT14a, 14b, 14c의 게이트전극은 주사선 Gate1, Gate2, Gate3에 접속되어 있다.
이와 같은 구성에 대해, 주사선 Gate1, Gate2, Gate3에는 게이트드라이버 (30)로부터 주사신호가 인가된다. 또, 신호선 SG1에는 소스드라이버(20)로부터 녹색표시에 관련되는 계조신호가 인가된다. 또한, 신호선 SR1에는 소스드라이버(20) 로부터 적색표시에 관련되는 계조신호와 청색표시에 관련되는 계조신호가 시분할로 인가된다.
도 7과 같은 본 실시형태의 구성으로 해도, 신호선의 개수를 (1행분의 표시화소수의 2/3)개로 하는 것이 가능하다.
다음으로, 본 실시형태에 관련되는 액정표시장치의 동작에 대해서 설명한다. 도 8은 본 실시형태에 있어서의 액정표시장치의 동작에 대해서 나타내는 타이밍차트이다. 도 8에 있어서는, 위로부터 신호선 SG1에 인가되는 계조신호, 신호선 SR1에 인가되는 계조신호, Gate1에 인가되는 주사신호, Gate2에 인가되는 주사신호, Gate3에 인가되는 주사신호, 표시화소 Red1의 표시상태, 표시화소 Green1의 표시상태, 표시화소 Blue1의 표시상태, 표시화소 Red2의 표시상태, 표시화소 Green2의 표시상태, 표시화소 Blue2의 표시상태를 나타내고 있다.
본 실시형태에 있어서는, 녹색표시에 관련되는 표시데이터와 적색 또는 청색표시에 관련되는 표시데이터를 같은 타이밍으로 소스드라이버(20)에 입력한다. 또한, 적색 및 청색표시에 관련되는 표시데이터는 1/2수평기간마다 교대로 소스드라이버(20)에 입력한다. 또한, 본 실시형태에서는 적색표시에 관련되는 표시데이터와 청색표시에 관련되는 표시데이터의 입력순을 도 4와 역순으로 하고 있다. 이에 따라, 도 8에 나타내는 바와 같이, 녹색표시에 관련되는 계조신호 G0, G1, G2,…가 신호선 SG1에 인가되는 타이밍에 동기하고, 적색 또는 청색표시에 관련되는 계조신호 B0, R0, B1, R1, B2, R2,…가 신호선 SR1에 인가된다.
이하의 설명에 있어서도, 주사선 Gate1에 접속된 표시화소 Green1, Blue1, Red1 및 주사선 Gate2에 접속된 표시화소 Green2, Blue2, Red2의 표시에 관해서 설명한다. 그 밖의 행의 표시화소에 대해서도 이하에 설명하는 제어와 똑같은 제어가 이루어지는 것이다.
우선, 표시화소 Green1, Blue1, Red1의 표시를 실행할 때에는 주사선 Gate1의 주사신호와 주사선 Gate2의 주사신호를 각각 소정기간만큼 High로 한다. 여기에서, 주사선 Gate1의 주사신호를 High로 하는 기간은 주사선 Gate2의 주사신호를 High로 하는 기간보다도 길게 한다. 도 8의 예에서는 주사선 Gate1의 주사신호를 High로 하는 기간을 1수평기간으로 하고, 주사선 Gate2의 주사신호를 High로 하는 기간을 1/2수평기간으로 하고 있다.
주사선 Gate1의 주사신호가 High로 됨으로써, TFT11a, 14a 및 16a가 ON상태로 된다. 이에 따라, 신호선 SG1에 인가되어 있던 계조신호 G1이 표시화소 Green1에 기입되고, 표시화소 Green1에 있어서 계조신호 G1에 대응한 표시가 개시된다. 또, 신호선 SR1에 인가되어 있던 계조신호 B1이 표시화소 Red1에 기입되고, 표시화소 Red1에 있어서 계조신호 B1에 대응한 표시가 개시된다.
또한, 주사선 Gate2의 주사신호가 High로 됨으로써, TFT11b, TFT14b, 및 TFT15a가 ON상태로 된다. 이에 따라, 신호선 SG1에 인가되어 있던 계조신호 G1이 표시화소 Green2에 기입되고, 표시화소 Green2에 있어서 계조신호 G1에 대응한 표시가 실행된다. 또, 신호선 SR1에 인가되어 있던 계조신호 B1이 표시화소 Red2에 기입되고, 표시화소 Red2에 있어서 계조신호 B1에 대응한 표시가 실행된다. 또한, 신호선 SR1에 인가되어 있던 계조신호 B1이 표시화소 Blue1에 기입되고, 표시화소 Blue1에 있어서 계조신호 B1에 대응한 표시가 개시된다.
주사선 Gate2의 주사신호가 Low로 된 후는, 주사선 Gate2의 주사신호가 재차 High로 될 때까지, 표시화소 Blue1, 및 표시화소 Green2, Red2에 발생한 화소전압 (Vlcd)은 각각의 표시화소가 갖는 보상용량(Cs)에 있어서 유지된다. 또, 주사선 Gate2의 주사신호가 Low로 되어도 주사선 Gate1의 주사신호는 High인 그대로이다. 이로 인해, 신호선 SR1에 인가되어 있던 계조신호 R1이 표시화소 Red1에 새롭게 기입되고, 표시화소 Red1에 있어서 계조신호 R1에 대응한 표시가 개시된다.
주사선 Gate1의 주사신호가 Low로 된 후는, 주사선 Gate1의 주사신호가 재차 High로 될 때까지, 표시화소 Green1 및 Red1에 발생한 화소전압(Vlcd)이 각각의 표시화소가 갖는 보상용량(Cs)에 있어서 유지된다. 이와 같이 하여 표시화소 R1, G1, B1에 있어서 영상신호에 의거한 표시해야 할 적정한 계조표시가 이루어진다.
다음의 수평기간에 있어서, 표시화소 Green2, Blue2, Red2의 표시를 실행할 때에는 주사선 Gate2의 주사신호와 주사선 Gate3의 주사신호를 각각 소정기간만큼 High로 한다. 도 8의 예에서는 주사선 Gate2의 주사신호를 High로 하는 기간을 1수평기간으로 하고, 주사선 Gate3의 주사신호를 High로 하는 기간을 1/2수평기간으로 하고 있다.
상기한 바와 같이, 주사선 Gate2의 주사신호가 High로 됨으로써, TFT11b, TFT14b, 및 TFT15a가 ON상태로 된다. 이에 따라, 신호선 SG1에 인가되어 있던 계조신호 G2가 표시화소 Green2에 기입되고, 표시화소 Green2에 있어서 계조신호 G1에 대응한 표시가 실행된다. 또, 신호선 SR1에 인가되어 있던 계조신호 B2가 표시 화소 Red2에 기입되고, 표시화소 Red2에 있어서 계조신호 B2에 대응한 표시가 실행된다. TFT15a는 ON상태로 되는데, TFT16a는 OFF상태이므로 표시화소 Blue1로의 계조전압의 기입은 실행되지 않는다.
또한, 주사선 Gate3의 주사신호가 High로 됨으로써, TFT11c, TFT14c, 및 TFT15b가 ON상태로 된다. 이에 따라, 신호선 SG1에 인가되어 있던 계조신호 G2가 표시화소 Green3에 기입되고, 표시화소 Green3에 있어서 계조신호 G2에 대응한 표시가 실행된다. 또, 신호선 SR1에 인가되어 있던 계조신호 B2가 표시화소 Red3에 기입되고, 표시화소 Red3에 있어서 계조신호 B2에 대응한 표시가 실행된다. 또한, 신호선 SR1에 인가되어 있던 계조신호 B2가 표시화소 Blue2에 기입되고, 표시화소 Blue2에 있어서 계조신호 B2에 대응한 표시가 개시된다.
주사선 Gate3의 주사신호가 Low로 된 후는, 주사선 Gate3의 주사신호가 재차 High로 될 때까지, 표시화소 Blue2, 및 표시화소 Green3, Red3에 발생한 화소전압 (Vlcd)은 각각의 표시화소가 갖는 보상용량(Cs)에 있어서 유지된다. 또, 주사선 Gate3의 주사신호가 Low로 되어도 주사선 Gate2의 주사신호는 High인 그대로이다. 이로 인해, 신호선 SR1에 인가되어 있던 계조신호 R2가 표시화소 Red2에 새롭게 기입되고, 표시화소 Red2에 있어서 계조신호 R2에 대응한 표시가 개시된다.
주사선 Gate2의 주사신호가 Low로 된 후는, 주사선 Gate2의 주사신호가 재차 High로 될 때까지, 표시화소 Green2 및 Red2에 발생한 화소전압(Vlcd)이 각각의 표시화소가 갖는 보상용량(Cs)에 있어서 유지된다. 이와 같이 하여 표시화소 R2, G2, B2에 있어서 영상신호에 의거한 표시해야 할 적정한 계조표시가 이루어진다.
주사선 Gate3 이후의 행에 대해서도 상기와 똑같은 제어가 이루어지고, 각 표시화소에 있어서 영상신호에 의거한 표시해야 할 적정한 계조표시가 이루어진다.
이상 설명한 바와 같은 제 2 실시형태에 있어서도 제 1 실시형태와 똑같은 효과가 얻어진다. 또, 제 1 실시형태에 있어서는 TFT12a의 게이트전위 G12나 TFT12b의 게이트전위 G23을 High상태인 그대로 유지시킴으로써 표시화소 BlueN으로의 계조전압의 기입을 실행하고 있다. 이로 인해, TFT12a의 게이트전위 G12나 TFT12b의 게이트전위 G23의 유지상태에 따라서는 기입부족 등이 발생하는 것을 생각할 수 있다. 이에 대해, 제 2 실시형태에 있어서는 제 1 실시형태에 각 TFT를 확실하게 ON상태로 할 수 있고, 계조전압의 기입을 제 1 실시형태보다도 확실하게 실행하는 것이 가능하게 된다.
여기에서, 도 7의 표시화소의 접속구조에 있어서 표시화소 BlueN과 RedN에 대해서는 교체하는 것이 가능하다. 단, 이 경우도 소스드라이버(20)에 입력하는 적색과 청색의 표시데이터의 순번을 교체할 필요가 있다.
또한, 본 실시형태에 있어서는 표시화소 GreenN에 대해서는, 신호선을 다른 표시화소와 겸용하지 않도록 하고 있다. 이것도 제 1 실시형태와 똑같은 이유에 의한 것이다. 따라서, 색을 고려하지 않는 것이면, 도 9에 나타내는 바와 같이 해서 모든 신호선에 2개씩 표시화소를 접속하는 것도 가능하다. 이 경우에는 신호선의 개수를 (1행분의 표시화소수의 1/2)개까지 삭감하는 것이 가능하다. 또한, 도 9의 표시화소의 배치를 갖는 액정표시장치의 표시동작에 대해서 나타내는 타이밍차트는 도 10에 나타내는 것으로 된다. 도 10은 도 8에 있어서 Blue1, Blue2, Blue3 을 Pixel1, Pixel3, Pixel5로 치환하고, Red1, Red2, Red3을 Pixel2, Pixel4, Pixel6으로 치환한 것이다. Gate1, Gate2, Gate3의 제어 등의 기본적인 사고방식에 대해서는 도 10과 도 8에서 변하지 않다.
이상 실시형태에 의거하여 본 발명을 설명했는데, 본 발명은 상기한 실시형태에 한정되는 것은 아니고, 본 발명의 요지의 범위 내에서 여러 종류의 변형이나 응용이 가능한 것은 물론이다.
또한, 상기한 실시형태에는 여러 종류 단계의 발명이 포함되어 있으며, 개시되는 복수의 구성요건의 적절한 조합에 의해 여러 종류의 발명이 추출될 수 있다. 예를 들면, 실시형태에 나타내어지는 전체 구성요건으로부터 몇 가지의 구성요건이 삭제되더라도 상기한 바와 같은 과제를 해결할 수 있으며, 상기한 바와 같은 효과가 얻어질 경우에는 이 구성요건이 삭제된 구성도 발명으로서 추출될 수 있다.
도 1은 본 발명의 제 1 실시형태에 관련되는 표시장치의 일례로서의 액정표시장치의 전체 구성을 나타내는 도면이다.
도 2는 본 발명의 제 1 실시형태에 있어서의 표시화소의 접속구조를 나타내는 도면이다.
도 3은 표시부에 설치되는 1개의 표시화소의 등가회로를 나타내는 도면이다.
도 4는 본 발명의 제 1 실시형태에 있어서의 액정표시장치의 동작에 대해서 나타내는 타이밍차트이다.
도 5는 본 발명의 제 1 실시형태에 있어서의 변형예의 표시화소의 접속구조를 나타내는 도면이다.
도 6은 본 발명의 제 1 실시형태에 있어서의 변형예의 액정표시장치의 동작에 대해서 나타내는 타이밍차트이다.
도 7은 본 발명의 제 2 실시형태에 있어서의 표시화소의 접속구조를 나타내는 도면이다.
도 8은 본 발명의 제 2 실시형태에 있어서의 액정표시장치의 동작에 대해서 나타내는 타이밍차트이다.
도 9는 본 발명의 제 2 실시형태에 있어서의 변형예의 표시화소의 접속구조를 나타내는 도면이다.
도 10은 본 발명의 제 2 실시형태에 있어서의 변형예의 액정표시장치의 동작에 대해서 나타내는 타이밍차트이다.
※도면의 주요부분에 대한 부호의 설명
10: 표시부
11a∼11c, 12a∼12c, 13a∼13c, 14a∼14c, 15a∼15c, 16a∼16c: 박막트랜지스터(TFT)
20: 소스드라이버
30: 게이트드라이버
40: RGB발생회로
50: 공통전압발생회로
60: 타이밍제어회로
70: 전원발생회로

Claims (19)

  1. 복수행의 주사선;
    상기 주사선에 대해서 직교 배치된 복수열의 신호선;
    상기 복수행의 주사선 중, 서로 인접해서 배치되는 제 1 주사선과 제 2 주사선의 사이이고 또한 적어도 일부의 상기 신호선의 근방에 각각 배치되는 복수의 제 1 표시화소;
    상기 제 1 표시화소와의 사이에 상기 제 1 표시화소 근방의 신호선을 두도록 각각 배치되는 복수의 제 2 표시화소;
    상기 제 1 표시화소와, 상기 제 1 표시화소 근방의 신호선과, 상기 제 1 주사선에 각각 접속되는 복수의 제 1 스위칭소자;
    상기 제 2 표시화소와, 상기 제 1 표시화소 근방의 신호선에 각각 접속되는 복수의 제 2 스위칭소자;
    상기 제 2 스위칭소자와, 상기 제 1 주사선과, 상기 제 2 주사선에 각각 접속되는 복수의 제 3 스위칭소자를 구비하는 것을 특징으로 하는 표시장치.
  2. 제 1 항에 있어서,
    상기 제 1 표시화소를 표시상태로 할 경우에, 상기 제 1 표시화소 근방의 신호선에 상기 제 1 표시화소에 대응한 계조신호를 인가하고, 상기 제 2 표시화소를 표시상태로 할 경우에, 상기 제 1 표시화소 근방의 신호선에 상기 제 2 표시화소에 대응한 계조신호를 인가하는 신호측 구동회로;
    상기 제 1 표시화소 근방의 신호선에 상기 제 1 표시화소에 대응한 계조신호가 인가되어 있는 기간만큼 상기 제 1 주사선에 주사신호를 인가하는 동시에, 상기 제 1 주사선으로의 주사신호의 인가가 종료되기 직전까지 상기 제 2 주사선에 주사신호를 인가하는 주사측 구동회로를 추가로 구비하고,
    상기 제 1 스위칭소자는 상기 제 1 주사선에 상기 주사신호가 인가된 경우에 상기 제 1 표시화소를 표시상태로 하며,
    상기 제 3 스위칭소자는 상기 제 1 주사선과 상기 제 2 주사선에 주사신호가 인가되고 있는 동안, 상기 제 1 주사선에 인가된 주사신호를 상기 제 2 스위칭소자에 출력하고, 상기 제 2 스위칭소자는 상기 제 3 스위칭소자로부터의 주사신호를 받아서 상기 제 2 표시화소를 표시상태로 하는 것을 특징으로 하는 표시장치.
  3. 제 1 항에 있어서,
    상기 제 1 주사선과 상기 제 2 주사선의 사이이고 또한 상기 제 1 표시화소 근방의 신호선과는 다른 신호선의 근방에 각각이 배치되는 복수의 제 3 표시화소;
    상기 제 3 표시화소와, 상기 제 3 표시화소 근방의 신호선과, 상기 제 1 주사선에 접속되는 복수의 제 4 스위칭소자를 추가로 구비하는 것을 특징으로 하는 표시장치.
  4. 제 3 항에 있어서,
    상기 제 1 표시화소는 적색표시를 위한 표시화소와 청색표시를 위한 표시화소의 어느 한쪽이며,
    상기 제 2 표시화소는 적색표시를 위한 표시화소와 청색표시를 위한 표시화소의 어느 다른 쪽이고,
    상기 제 3 표시화소는 녹색표시를 위한 표시화소인 것을 특징으로 하는 표시장치.
  5. 제 1 항에 있어서,
    상기 제 1 스위칭소자는 게이트전극이 상기 제 1 주사선에 접속되고, 소스전극 및 드레인전극 중의 한쪽이 상기 신호선에 접속되는 동시에 다른 쪽이 상기 제 1 표시화소에 접속된 박막트랜지스터이며,
    상기 제 2 스위칭소자는 소스전극 및 드레인전극 중의 한쪽이 상기 신호선에 접속되는 동시에 다른 쪽이 상기 제 2 표시화소에 접속된 박막트랜지스터이고,
    상기 제 3 스위칭소자는 게이트전극이 상기 제 2 주사선에 접속되고, 소스전극 및 드레인전극 중의 한쪽이 상기 제 1 주사선에 접속되는 동시에 다른 쪽이 상기 제 2 스위칭소자의 게이트전극에 접속된 박막트랜지스터인 것을 특징으로 하는 표시장치.
  6. 제 1 신호선을 서로의 사이에 두도록 해서 인접 배치된 제 1 표시화소 및 제 2 표시화소;
    상기 제 1 표시화소 및 상기 제 2 표시화소를 서로의 사이에 두도록 해서 인접 배치된 제 1 주사선 및 제 2 주사선;
    게이트전극이 상기 제 1 주사선에 접속되고, 소스전극 및 드레인전극 중의 한쪽이 상기 제 1 신호선에 접속되는 동시에 다른 쪽이 상기 제 1 표시화소에 접속된 제 1 박막트랜지스터;
    소스전극 및 드레인전극 중의 한쪽이 상기 제 1 신호선에 접속되는 동시에 다른 쪽이 상기 제 2 표시화소에 접속된 제 2 박막트랜지스터;
    게이트전극이 상기 제 2 주사선에 접속되고, 소스전극 및 드레인전극 중의 한쪽이 상기 제 1 주사선에 접속되는 동시에 다른 쪽이 상기 제 2 박막트랜지스터의 게이트전극에 접속된 제 3 박막트랜지스터를 구비하는 것을 특징으로 하는 표시장치.
  7. 제 6 항에 있어서,
    상기 제 1 표시화소에 유지시키는 전압과 상기 제 2 표시화소에 유지시키는 전압을 상기 제 1 신호선에 대해서 시분할적으로 출력하는 신호측 구동회로를 추가로 구비하는 것을 특징으로 하는 표시장치.
  8. 제 6 항에 있어서,
    상기 제 1 신호선과는 다른 제 2 신호선을 사이에 두도록 해서 상기 제 1 표시화소에 인접 배치된 제 3 표시화소;
    게이트전극이 상기 제 1 주사선에 접속되고, 소스전극 및 드레인전극 중의 한쪽이 상기 제 2 신호선에 접속되는 동시에 다른 쪽이 상기 제 3 표시화소에 접속된 제 4 박막트랜지스터를 추가로 구비하는 것을 특징으로 하는 표시장치.
  9. 제 8 항에 있어서,
    상기 제 1 표시화소 및 상기 제 2 표시화소의 한쪽이 적색성분에 대응하는 동시에 다른 쪽이 청색성분에 대응하고,
    상기 제 3 표시화소가 녹색성분에 대응하고 있는 것을 특징으로 하는 표시장치.
  10. 제 6 항에 있어서,
    상기 제 1 표시화소와는 다른 측에 상기 제 2 표시화소와 인접하도록 배치된 제 3 표시화소;
    상기 제 2 표시화소와는 다른 측에 상기 제 3 표시화소와 인접하도록 배치된 제 2 신호선;
    게이트전극이 상기 제 1 주사선에 접속되고, 소스전극 및 드레인전극 중의 한쪽이 상기 제 2 신호선에 접속되는 동시에 다른 쪽이 상기 제 3 표시화소에 접속된 제 4 박막트랜지스터를 추가로 구비하는 것을 특징으로 하는 표시장치.
  11. 제 10 항에 있어서,
    상기 제 1 표시화소 및 상기 제 2 표시화소의 한쪽이 적색성분에 대응하는 동시에 다른 쪽이 청색성분에 대응하고,
    상기 제 3 표시화소가 녹색성분에 대응하고 있는 것을 특징으로 하는 표시장치.
  12. 삭제
  13. 삭제
  14. 삭제
  15. 녹색성분에 대응한 복수의 화소열과, 청색성분에 대응한 복수의 화소열과, 적색성분에 대응한 복수의 화소열이 녹색성분, 청색성분, 적색성분의 순으로, 또는 녹색성분, 적색성분, 청색성분의 순으로 행방향에 배열된 표시장치로서,
    상기 녹색성분에 대응한 화소열마다 해당 화소열에 전기적으로 접속된 제 1 신호선;
    상기 적색성분에 대응하는 각 화소열과 상기 청색성분에 대응하는 각 화소열 중, 서로 인접하는 2개의 화소열에 전기적으로 접속된 제 2 신호선을 구비하는 것을 특징으로 하는 표시장치.
  16. 제 15 항에 있어서,
    상기 적색성분에 대응하는 화소열에 유지시키는 전압과 상기 청색성분에 대응하는 화소열에 유지시키는 전압을 상기 제 2 신호선에 대해서 시분할적으로 출력하는 신호측 구동회로를 추가로 구비하는 것을 특징으로 하는 표시장치.
  17. 제 15 항에 있어서,
    상기 제 1 신호선과 상기 제 2 신호선의 사이에, 상기 녹색성분에 대응한 화소열과 상기 청색성분에 대응한 화소열이, 또는 상기 녹색성분에 대응한 화소열과 상기 적색성분에 대응한 화소열이 배치되어 있는 것을 특징으로 하는 표시장치.
  18. 제 15 항에 있어서,
    상기 청색성분에 대응한 화소열과 상기 적색성분에 대응한 화소열이 상기 제 2 신호선을 사이에 두고 서로 다른 측에 배치되어 있는 것을 특징으로 하는 표시장치.
  19. 제 15 항에 있어서.
    상기 청색성분에 대응한 화소열과 상기 적색성분에 대응한 화소열의 사이에 있어서, 행방향에 인접하는 2개의 표시화소는 서로 다른 수의 박막트랜지스터를 통하여 동일한 주사선에 접속되어 있는 것을 특징으로 하는 표시장치.
KR1020090042327A 2008-05-30 2009-05-15 표시장치 KR101040790B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2008142995A JP4775407B2 (ja) 2008-05-30 2008-05-30 表示装置
JPJP-P-2008-142995 2008-05-30

Publications (2)

Publication Number Publication Date
KR20090124936A KR20090124936A (ko) 2009-12-03
KR101040790B1 true KR101040790B1 (ko) 2011-06-13

Family

ID=41379158

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090042327A KR101040790B1 (ko) 2008-05-30 2009-05-15 표시장치

Country Status (5)

Country Link
US (1) US20090295698A1 (ko)
JP (1) JP4775407B2 (ko)
KR (1) KR101040790B1 (ko)
CN (1) CN101593499B (ko)
TW (1) TWI423231B (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5370264B2 (ja) * 2010-05-20 2013-12-18 カシオ計算機株式会社 表示装置
JP5699456B2 (ja) * 2010-06-10 2015-04-08 カシオ計算機株式会社 表示装置
US8964474B2 (en) 2012-06-15 2015-02-24 Micron Technology, Inc. Architecture for 3-D NAND memory
CN103226933A (zh) * 2013-03-18 2013-07-31 京东方科技集团股份有限公司 一种显示驱动电路、显示装置及其驱动方法
TWI536357B (zh) * 2014-07-21 2016-06-01 友達光電股份有限公司 平面顯示面板
JPWO2016080541A1 (ja) * 2014-11-21 2017-08-31 シャープ株式会社 アクティブマトリクス基板及び表示パネル

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05188395A (ja) * 1992-01-14 1993-07-30 Toshiba Corp 液晶表示素子
JPH05265045A (ja) * 1992-03-19 1993-10-15 Fujitsu Ltd アクティブマトリクス型液晶表示装置及びその駆動回路
KR100291770B1 (ko) 1999-06-04 2001-05-15 권오경 액정표시장치

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05303114A (ja) * 1992-04-27 1993-11-16 Toshiba Corp 液晶表示素子
TW523724B (en) * 2001-08-09 2003-03-11 Chi Mei Electronics Corp Display panel with time domain multiplex driving circuit
CN100399400C (zh) * 2002-01-17 2008-07-02 联想(新加坡)私人有限公司 显示设备和扫描线驱动电路
US7679614B2 (en) * 2003-05-06 2010-03-16 Au Optronics Corporation Matrix driven liquid crystal display module system, apparatus and method
KR100913303B1 (ko) * 2003-05-06 2009-08-26 삼성전자주식회사 액정표시장치
KR101211219B1 (ko) * 2005-10-31 2012-12-11 엘지디스플레이 주식회사 액정표시장치와 그 구동방법

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05188395A (ja) * 1992-01-14 1993-07-30 Toshiba Corp 液晶表示素子
JPH05265045A (ja) * 1992-03-19 1993-10-15 Fujitsu Ltd アクティブマトリクス型液晶表示装置及びその駆動回路
KR100291770B1 (ko) 1999-06-04 2001-05-15 권오경 액정표시장치

Also Published As

Publication number Publication date
JP4775407B2 (ja) 2011-09-21
JP2009288666A (ja) 2009-12-10
TWI423231B (zh) 2014-01-11
CN101593499B (zh) 2013-03-20
US20090295698A1 (en) 2009-12-03
KR20090124936A (ko) 2009-12-03
TW201003629A (en) 2010-01-16
CN101593499A (zh) 2009-12-02

Similar Documents

Publication Publication Date Title
US8633884B2 (en) Liquid crystal display having data lines disposed in pairs at both sides of the pixels
KR101264721B1 (ko) 액정표시장치
US9711098B2 (en) Display apparatus with dummy pixel row and method of driving the display apparatus
US20070013631A1 (en) Liquid crystal display driving methodology with improved power consumption
JP4270310B2 (ja) アクティブマトリックス型表示装置の駆動回路、駆動方法及びアクティブマトリックス型表示装置
US20140055503A1 (en) Display apparatus
KR101040790B1 (ko) 표시장치
US20160232862A1 (en) Display apparatus
KR101095718B1 (ko) 표시장치
JP2010019914A (ja) 表示装置及び表示駆動方法
KR101257626B1 (ko) 표시장치
US9489910B2 (en) Display device
JP2010096793A (ja) 液晶表示装置
JP5370264B2 (ja) 表示装置
KR20110076086A (ko) 실리콘 액정 디스플레이
WO2010125716A1 (ja) 表示装置および表示装置の駆動方法
KR101662839B1 (ko) 액정표시장치
KR100855478B1 (ko) 액정표시패널과 그의 구동장치 및 구동방법
JP4923473B2 (ja) 表示装置及びその駆動方法
JP2010224564A (ja) 表示装置
JP2005309282A (ja) 表示装置
JP2007121934A (ja) 液晶表示装置及びその駆動方法
KR102344199B1 (ko) 액정패널
JP4591577B2 (ja) 表示装置
JP2010244060A (ja) 表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20140522

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20150526

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee