CN101356562B - 等离子显示面板驱动电路及等离子显示装置 - Google Patents

等离子显示面板驱动电路及等离子显示装置 Download PDF

Info

Publication number
CN101356562B
CN101356562B CN2007800013211A CN200780001321A CN101356562B CN 101356562 B CN101356562 B CN 101356562B CN 2007800013211 A CN2007800013211 A CN 2007800013211A CN 200780001321 A CN200780001321 A CN 200780001321A CN 101356562 B CN101356562 B CN 101356562B
Authority
CN
China
Prior art keywords
mentioned
potential
group
switch portion
scan
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2007800013211A
Other languages
English (en)
Other versions
CN101356562A (zh
Inventor
新井康弘
赤松庆治
若林俊一
村田充弘
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Publication of CN101356562A publication Critical patent/CN101356562A/zh
Application granted granted Critical
Publication of CN101356562B publication Critical patent/CN101356562B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0218Addressing of scan or signal lines with collection of electrodes in groups for n-dimensional addressing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0228Increasing the driving margin in plasma displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/041Temperature compensation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

提供一种即便周围温度高也能进行难以发生错误的寻址、而且能够减少电路量的PDP驱动电路。扫描电极的总数被分割为第1扫描电极组和第2扫描电极组。驱动第1扫描电极组的第1扫描电极组驱动部在扫描期间生成选择电位和非选择电位,在扫描周期的前半部,根据两电位提供扫描脉冲。在扫描周期的后半部,复合开关部向驱动第2扫描电极组的第2扫描电极组驱动部提供由第1扫描电极组驱动部生成的选择电位;另一方面,在维持期间,向第1扫描电极组驱动部及第2扫描电极组驱动部提供由维持脉冲生成部生成的维持脉冲。第2扫描电极组驱动部根据输入的选择电位提供扫描脉冲。

Description

等离子显示面板驱动电路及等离子显示装置 
技术领场 
本发明涉及一种用于壁挂电视机或大型监视器的等离子显示面板的驱动电路的技术,更详细地涉及等离子显示面板驱动电路及等离子显示装置。 
背景技术
作为AC型代表的交流面放电型等离子显示面板(以下称为“PDP”)由前面板和背面板构成,其中,前面板由排列进行面放电的扫描电极及维持电极形成的玻璃基板构成,背面板由通过排列数据电极而形成的玻璃基板构成。平行地相对配置扫描电极及维持电极与数据电极,以便组成矩阵,并在间隙处形成放电空间。其外周部被玻璃料等密封材料所密封。而且,在前面板和背面板的两基板间设置用隔壁区分的放电单元,在此隔壁间的单元空间形成荧光体层。在这种结构的PDP中,通过气体放电来产生紫外线,通过利用此紫外线激励红(R)、绿(G)及蓝(B)各色荧光体并使其发光,来进行彩色显示。 
在这样的等离子显示装置中,面板内部的带电特性取决于面板周围的温度,因显示图形不同而在单元间带电状态产生差异。基于此事实,在现有的驱动方法中,存在所谓在数据电极A和扫描电极Y的电极空间AY中因带电的过多或不足而容易引起的寻址错误(在地址单元不放电)的一个课题。 
图14中示出了某一子场的写入期间。此外,在图15A及图15B中分别示意地示出在图14的线L1、L2处的单元内的壁电荷的状态。图14的线L1处的放电单元内的壁电荷的分布为图15A所示。在图15A中,由于是初始化期间结束之后,所以成为分别在扫描电极SCN侧充分储存负的壁电荷、在维持电极SUS侧和数据电极DATA侧充分储存正的壁电荷的状态。相对与此,图14的线L2处的放电单元内的分布,如图15B所示,各电极的壁电荷的分布成为与图15A相比减少的状态。 
利用写入待机中的放电单元内的电场,使通过初始化或维持放电而浮游在放电单元空间中的起爆粒子和从通过维持放电而活性化的MgO中释放的电子等加速。由此,通过初始化而储存的壁电荷慢慢地被中和,如图15B所示,各电极的壁电荷减少。在图15A的状态下进行写入工作时,由于足 够的壁电荷及起爆粒子,放电延迟变小,能够进行良好的写入放电。但是,在图15B的状态下进行写入工作时,由于壁电荷及启动粒子是不充分的,所以放电延迟变大,多发写入错误,不能获得良好的画质。这是第二个课题。 
根据这样的两个课题等,为了抑制画质的下降,采取一种通过提高扫描脉冲电压Vscn的电压来减弱写入待机时的放电单元内的电场并抑制壁电荷的中和的方法。图16是表示写入待机时间和扫描脉冲电压Vscn的关系的一个实例的图(因驱动方法和面板而不同)。在此所谓的写入待机时间,是由扫描电极数n×一个扫描脉冲时间来表示。随着周围温度变高,或随着写入待机时间变长,扫描脉冲电压Vscn也变高。对于扫描脉冲电压Vscn,由于根据在扫描电极驱动电路中使用的驱动电路的耐电压来决定其上限,所以存在图16所示的可驱动范围。由于近年来的全高视觉(fullhigh vision)的对应或超高视觉(super high vision)(2k×4k)等高清晰度化,写入待机时间急增,在此可驱动范围内的驱动越来越困难。 
因此,公开了一种以不增加扫描电极驱动电路的耐电压、实现即使周围温度升高也难以发生错误的寻址、并获得稳定显示为目的的寻址驱动方法(例如,参照专利文献1)。专利文献1的PDP驱动装置包括扫描电极驱动电路及维持电极驱动电路,其中扫描电极驱动电路根据各个面板的分割数,包括维持脉冲产生电路、初始化波形产生电路及扫描脉冲产生电路。 
日本专利文献1:JP特开2001-255848号公报 
在专利文献1所示的结构中,需要多个维持脉冲产生电路和初始化波形产生电路,部件点数和安装面积增大,所需成本也上升。而且,此结构为将面板分割为2块来进行寻址的情况,如果假设是分割为n块的话,就会分别需要n个维持脉冲产生电路、初始化波形产生电路。 
发明内容
鉴于这些课题提出本发明,其具有如下的目的。即,本发明的目的在于,提供一种不增加扫描电极驱动电路的耐电压、即使周围温度升高也可以不容易发生错误的寻址、并且能够减少电路量的PDP驱动电路及等离子显示装置。 
为了实现上述目的,本发明的等离子显示面板驱动电路,其中将等离子显示面板中所包含的多个扫描电极至少分割为第1扫描电极组及第2扫描电极组,在扫描期间提供扫描脉冲,该驱动电路包括:A)扫描峰值电位生成部,用于生成表示扫描脉冲电位的扫描峰值电位;B)第1扫描部,在上述扫描期间内的第1副扫描期间,根据上述扫描峰值电位生成上述扫描脉冲,并提供给上述第1扫描电极组;C)第2扫描部,在上述扫描期 间的上述第1副扫描期间后的第2副扫描期间,根据来自上述扫描峰值电位生成部的上述扫描峰值电位生成上述扫描脉冲,提供给上述第2扫描电极组;以及D)组间开关部,通过在上述第2副扫描期间被接通,向上述第2扫描部提供来自上述扫描峰值电位生成部的上述扫描峰值电位,a)上述第1扫描部包括:a1)第1开关部组;和a2)第1扫描基准电压源,其是与上述扫描峰值电位生成部连接的电压源,用于生成预定的扫描基准电压,b)在上述第1副扫描期间,上述第1扫描基准电压源的一端被设定在来自上述扫描峰值电位生成部的上述扫描峰值电位,其他端被设定在扫描基准电位,该扫描基准电位表示比上述扫描峰值电位仅高上述扫描基准电压的扫描脉冲基极电位,c)上述第1开关部组,在上述第1副扫描期间,切换上述第1扫描基准电压源的一端和其他端,并且通过顺次输出上述扫描峰值电位和上述扫描基准电位,来生成上述扫描脉冲,d)上述第2扫描部包括:d1)第2开关部组;和d2)第2扫描基准电压源,其生成上述扫描基准电压,e)上述组间开关部,被连接在上述第1扫描基准电压源的一端和上述第2扫描基准电压源的一端之间,f)在上述第2副扫描期间,上述第2扫描基准电压源的一端被设定在来自上述组间开关部的上述扫描峰值电位,其他端被设定在上述扫描基准电位,g)上述第2开关部组,在上述第2副扫描期间,切换上述第2扫描基准电压源的一端和其他端,并且通过顺次输出上述扫描峰值电位和上述扫描基准电位,来生成上述扫描脉冲。 
此外,本发明的等离子显示装置,其特征在于,具有等离子显示面板,其包含扫描电极、维持电极及数据电极,在扫描电极、维持电极和数据电极的交差部分形成有放电单元;和等离子显示面板驱动电路,其驱动上述等离子显示面板。 
发明效果 
根据本发明的等离子显示面板驱动电路及等离子显示装置,不增加电路部件的耐电压,就能够实现工作环境的变化的影响小的寻址。在非选择寻址时对多个区域施加不同的电压的情况下,也能够由少的元件数构成。能够提供一种缩小其设置面积、并且取得所需信号数少的PDP驱动电路及等离子显示装置。 
附图说明
图1是表示本发明的实施方式1的PDP驱动电路结构的方框图。 
图2是表示PDP结构的斜视图。 
图3是表示PDP的电极排列的说明图。 
图4是表示对PDP的各电极施加的各驱动电压波形的波形图。 
图5是表示安装了本发明实施方式1的PDP驱动电路的等离子显示装置结构的方框图。 
图6是表示本发明的实施方式1的PDP驱动电路的各开关部的工作关系图。 
图7是表示本发明的实施方式1的PDP驱动电路的驱动电压波形的波形图。 
图8是表示本发明的实施方式2的PDP驱动电路结构的方框图。 
图9是表示本发明的实施方式2的PDP驱动电路的驱动电压波形的波形图。 
图10是表示本发明的实施方式3的PDP驱动电路结构的方框图。 
图11是表示本发明的实施方式3的PDP驱动电路的驱动电压波形的波形图。 
图12是表示本发明的实施方式4的PDP驱动电路结构的方框图。 
图13是表示本发明的实施方式4的PDP驱动电路的驱动电压波形的波形图。 
图14是表示现有例的PDP驱动电路的驱动波形的波形图。 
图15A是表示现有例的PDP的各电极的壁电荷的分布状态的示意图。 
图15B是表示现有例的PDP的各电极的壁电荷的分布状态的示意图。 
图16是表示现有例的PDP驱动电路的驱动电压和写入特性的关系图。 
符号说明 
1AD转换器,2图像信号处理电路,3子场处理电路,4数据电极驱动电路,5、5A  扫描电极驱动电路,6维持电极驱动电路,10等离子显示面板(PDP),22、SC1、SC2、…扫描电极,23、SU1、SU2、…维持电极,32、D1、D2、…数据电极,SCg1、SCg2扫描电极组,SUg1、SUg2维持电极组,Cg1、Cg2放电单元组,53维持脉冲生成电路,54正初始化波形生成电路,50、50A复合开关部,SW1、SW2、…、SWk组开关部,SWI2、SWI3、…、SWIk组间开关部,Bb1、Bb2、…、Bbk扫描电极组驱动部,51负初始化波形生成电路,52寻址电压施加电路,Ba1、Ba2…、Bak扫描部,55、56偏置电位生成部,SWa、SWb、SWc、 SWd、SWe、SWf、SWi、SWj、SWr、SWs开关部,SWg1、SWg2高电位侧开关部组,SWh1、SWh2低电位侧开关部组,Esu1、Esu2维持脉冲电压源,Est  正初始化脉冲电压源,Ead扫描脉冲电压源,Esc1、Esc2扫描基准电压源,Efs1、Efs2偏置电压源,R0共同放电路径,R1、R2、…、Rk放电路径 
具体实施方式
下面,参照附图,说明关于本发明的实施方式的几个例子。再有,同一图中,对于本质上表示相同的结构、工作及效果的要素,赋予相同的符号。此外,以下记述的数字全部用于具体说明本发明的例子,本发明不限于例示出的数字。关于用高、低、开及关表示的逻辑电平,同样也是用于具体说明本发明的例子,本发明不限于例示的逻辑电平。而且,构成要素间的连接关系是用于具体说明本发明的例子,实现本发明的功能的连接关系不限于此。 
(实施方式1) 
1-1PDP装置的概要 
图1是表示本发明的实施方式1的等离子显示面板(以下称为PDP)驱动电路结构的方框图。图1所示的PDP驱动电路是对PDP的电极施加驱动电压来驱动PDP的电路。在详细说明此PDP驱动电路的结构、工作之前,说明PDP的结构、工作。 
1-1-1PDP的结构 
图2是表示PDP结构的斜视图。在玻璃制的前面板20上,形成多个由条状的扫描电极22和条状的维持电极23形成对的显示电极。而且形成介质层24以便覆盖扫描电极22和维持电极23,在此介质层24上形成保护层25。 
在背面板30上,与扫描电极22及维持电极23立体交差地形成由介质层33覆盖的多个条状的数据电极32。在介质层33上与数据电极32平行地配置多个隔壁34,在此隔壁34间的介质层33上设置荧光体层35。此外,数据电极32被配置在相邻的隔壁34之间的位置。 
夹持微小的放电空间来相对配置这些前面板20和背面板30,以使扫 描电极22及维持电极23与数据电极32正交。用玻璃料等密封材料密封前面板20和背面板30的外周部。并且,在放电空间封入例如氖(Ne)和氙(Xe)的混合气体作为放电气体。放电气体中的氙的分压是7%以上。用隔壁34将放电空间隔出多个区间,在各区间顺序配置发红色(R)、绿色(G)及蓝色(B)各色光的荧光体层35。而且,在扫描电极22、维持电极23与数据电极32交差的部分形成放电单元,由发出各色光的荧光体层35形成的邻接的3个放电单元构成1个像素。构成此像素的放电单元形成的区域为图像显示区域,图像显示区域的周围与像玻璃粉料形成的区域等那样,成为不进行图像显示的非显示区域。 
1-1-2PDP的电极排列 
图3是表示PDP10的电极排列的说明图。行方向上交替排列n行的扫描电极SC1~SCn和n行的维持电极SU1~SUn,在列方向上排列m列的数据电极D1~Dm。在此,n行的扫描电极SC1~SCn对应图2的扫描电极22,以下简记为“扫描电极SCi”(i=1~n)。n行的维持电极SU1~SUn对应图2的维持电极23,以下简记为“维持电极SUi”(i=1~n)。并且,m列的数据电极D1~Dm对应图2的数据电极32,以下简记为“数据电极Dj”(j=1~m)。而且,在放电空间内形成总数(n×m)个包含一对扫描电极SCi及维持电极SUi、和1个数据电极Dj的放电单元Ci j。由发出红色、绿色及蓝色各种颜色的光的3个放电单元构成1个像素。实施方式1的PDP10在由100万个以上的像素构成的情况下,效果特别大。但是,即便是在由不到100万个像素构成的情况下,也能获得一定的效果。 
在这种结构的PDP10中,通过气体放电产生紫外线,通过用此紫外线激励R、G及B各色的荧光体并使其发光,来进行彩色显示。此外,在PDP10中,将1场期间分割为多个子场,通过利用发光的子场的组合进行驱动,来进行灰度显示。各子场由初始化期间、写入期间及维持期间组成,为了显示图像数据,在初始化期间、写入期间及维持期间分别对各电极施加不同的信号波形。 
1-1-3PDP的驱动电压波形 
图4是表示对PDP10的各电极施加的各驱动电压波形的波形图。如图4所示,各子场SF具有初始化期间TI、写入期间TW及维持期间TU。此外, 各个子场SF除为了改变发光期间的权重(weight)而使维持期间TU中的维持脉冲的数量不同外,进行基本上相同的工作。由于各子场SF中的工作原理也基本上是相同的,所以在此仅说明1个子场SF的工作。 
首先,在初始化期间TI,例如,对所有的扫描电极SCi施加使放电单元的放电状态初始化的正初始化脉冲。由此,在覆盖扫描电极SCi及维持电极SUi的介质层24上的保护层25及荧光体层35上,储存所需的壁电荷。此外,初始化脉冲,由于减小放电延迟,稳定地产生写入放电,所以具有所谓产生起爆粒子(プライミング)(用于放电的起爆剂、也称为激发粒子)的作用。 
具体地,在表示初始化期间TI的前半部分的副初始化期间TI1,分别将数据电极Dj及维持电极SUi保持在0(V)。相对于数据电极Dj,对扫描电极SCi施加倾斜波形电压,该倾斜波形电压从正的放电开始电位以下的正方向初始化开始电位Vst1向超过正的放电开始电位的初始化峰值电位Vst缓慢上升。在此倾斜波形电压上升期间,在扫描电极SCi与维持电极SUi及数据电极Dj之间,分别引起第1次微弱的初始化放电。而且,在负的壁电压被储存到扫描电极SCi上部的同时,正的壁电压被储存到数据电极Dj上部及维持电极SUi上部。在此,所谓电极上部的壁电压,表示由储存在用于覆盖电极的介质层上的壁电荷产生的电压。此外,初始化峰值电位Vst表示初始化脉冲的绝对值为最大时的初始化脉冲的电位,即初始化脉冲的电位和接地电位之间的电位差的绝对值为最大的时刻的初始化脉冲的电位。 
在表示初始化期间TI的后半部分的副初始化期间TI2,将维持电极SUi保持在规定的正的维持电极偏置电位Ve。与此同时,相对于维持电极SUi,对扫描电极SCi施加倾斜波形电压,该倾斜波形电压从成为正的放电开始电位以下的负方向初始化开始电位Vad1向超过负的放电开始电位的扫描峰值电位Vad缓慢下降。在此期间,在扫描电极SCi与维持电极SUi及数据电极Dj之间,分别引起第2次微弱的初始化放电。而且,减弱扫描电极SCi上部的负的壁电压及维持电极SUi上部的正的壁电压,将数据电极Dj上部的正的壁电压调整到适合写入工作的值。按上述结束初始化工作(以下,将在初始化期间TI对各电极施加的驱动电压波形简记为“初 始化波形”)。扫描峰值电位Vad与初始化峰值电位Vst相比,反极性且绝对值小。 
接着,在初始化期间TI之后的写入期间TW,在由n行×m列构成的(n×m)个放电单元Cij中,根据图像信号,在特定的放电单元Cpq中产生写入放电。在此,p是1~n中特定的第p行,q是1~m中特定的第q列,Cpq的个数是0~(n×m)个。因此,通过对所有的扫描电极SCi顺序施加具有负的扫描峰值电位Vad的扫描脉冲来进行扫描。 
具体地,在写入期间TW,首先作为提供扫描脉冲的准备,将所有的扫描电极SCi一度保持在规定的扫描基准电位Vnd。接着,在放电单元Cpq的写入工作中,对扫描电极SCp施加具有扫描峰值电位Vad的扫描脉冲。同时,对m列的数据电极Dj中、需要在第p行显示的数据电极Dq上施加具有正的数据峰值电位Vd的数据脉冲。这样,在与被施加了数据峰值电位Vd的数据电极Dq和被施加了扫描峰值电位Vad的扫描电极SCp的交差部对应的放电单元Cpq中,产生写入放电。通过此写入放电,在放电单元Cpq的扫描电极SCp上部储存正电压,在维持电极SUp上部储存负电压,结束写入工作。以下,进行相同的写入工作,直到第n行放电单元Cnq为止,结束写入工作。 
在写入期间TW之后的维持期间TU,施加在规定的期间、扫描电极SCi和维持电极SUi之间维持放电状态的、具有足够的维持峰值电位Vsu的维持脉冲。由此,在扫描电极SCi和维持电极SUi之间生成放电等离子,在规定的期间使荧光体层激发发光。此时,在写入期间TW,在产生写入放电的放电单元Cpq以外的放电空间,不产生发电,不引起荧光体层35的激发发光。 
具体地,在维持期间TU,最初,一度将扫描电极SCi恢复到0(V)后,将维持电极SUi恢复为0(V)。此后,对扫描电极SCi施加具有正的维持峰值电位Vsu的维持脉冲。此时,在引起了写入放电的放电单元Cpq中,在扫描电极SCp上部和维持电极SUp上部之间产生电压。此电压包含正的维持脉冲电压Vsu和在写入期间TW储存在扫描电极SCp上部及维持电极SUp上部的壁电压的相加值。其结果,此两电极的壁电压间的电压比放电开始电压变大,产生第1次维持放电。然后,在引起了维持放电的放 电单元Cpq中,为了消除维持放电发生时的扫描电极SCp和维持电极Sup之间的电位差,在扫描电极SCp上部储存负电压,在维持电极SUp上部储存正电压。这样,结束第1次维持放电。 
第1次维持放电后,将扫描电极SCi恢复为0(V),此后,对维持电极SUi施加正的维持脉冲电压Vsu。此时,在引起了第1次维持放电的放电单元Cpq中,在扫描电极SCp上部和维持电极SUp上部之间产生电压。此电压包含正的维持脉冲电压Vsu和在第1次维持放电中储存在扫描电极SCp上部及维持电极SUp上部的壁电压的相加值。其结果,两电极的壁电压间的电压比放电开始电压变大,产生第2次维持放电。以下同样,通过交替对扫描电极SCi和维持电极SUi施加维持脉冲,对引起了写入放电的放电单元Cpq,继续进行仅维持脉冲次数的维持放电。 
1-1-4等离子显示装置 
图5是表示装入了实施方式1的PDP驱动电路的等离子显示装置结构的方框图。图5所示的等离子显示装置包括AD转换器1、图像信号处理电路2、子场处理电路3、数据电极驱动电路4、扫描电极驱动电路5、维持电极驱动电路6及PDP10。 
AD转换器1将输入的模拟图像信号切换为数字图像信号S1。图像信号处理电路2通过将输入的数字图像信号S1与发光期间的权重不同的多个子场SF组合,在PDP10中进行发光显示。为此,图像信号处理电路2将1场的图像信号切换成进行各子场SF的控制的子场数据S2。 
子场处理电路3从用图像信号处理电路2作成的子场数据S2中,生成数据电极驱动电路用控制信号S3D、扫描电极驱动电路用控制信号S3C及维持电极驱动电路用控制信号S3U。将数据电极驱动电路用控制信号S3D提供给数据电极驱动电路4。并且,将扫描电极驱动电路用控制信号S3C提供给扫描电极驱动电路5,将维持电极驱动电路用控制信号S3U提供给维持电极驱动电路6及扫描电极驱动电路5。 
数据电极驱动电路4根据数据电极驱动电路用控制信号S3D,独立地驱动各数据电极Dj。扫描电极驱动电路5在内部具备用于在维持期间TU生成对扫描电极SCi施加的维持脉冲的维持脉冲生成电路53,根据维持电极驱动电路用控制信号S3U,能够集中地驱动各扫描电极SCi。并且,根 据扫描电极驱动电路用控制信号S3C,独立地驱动各扫描电极SCi。维持电极驱动电路6包括用于在维持期间TU生成对维持电极SUi施加的维持脉冲的电路,能够集中地驱动PDP10的所有的维持电极SUi。而且,根据维持电极驱动电路用控制信号S3U,驱动维持电极SUi。 
1-2PDP驱动电路的结构及工作 
使用图1、图4、图6及图7,说明PDP驱动电路的结构及工作。图6是表示图1的PDP驱动电路中所含有的各开关部的工作的关系图。图7是表示在初始化期间TI、写入期间TW及维持期间TU施加的驱动电压波形的波形图,与图4相关联。图6所示的各开关部的导通/断开状态,通过子场处理电路3来进行控制,但为了简化,在图1中省略了布线。子场处理电路3由逻辑电路、微机、或这两者的组合构成,按照参考图1、图4、图6及图7的以下说明来控制各开关部。 
1-2-1PDP驱动电路的概要 
图1示出了图5的实施方式1的等离子显示装置中的装置的一部分,包括子场处理电路3、扫描电极驱动电路5、维持电极驱动电路6及PDP10。实施放式1中的PDP驱动电路包括将扫描电极的总数分割为2个组,对它们分别进行驱动的2组分割驱动结构(2组结构)。总数为n个的扫描电极SCi,在写入期间TW,被分割为含有用于扫描前半期间的n1个扫描电极的扫描电极组SCg1、和含有用于扫描后半期间的n2个扫描电极的扫描电极组SCg2。在此,n1是1以上且比n小的整数,n2是1以上且比n小的整数。同样地,总数为n个的维持电极SUi,被分割为含有n1个维持电极的维持电极组SUg1、和含有n2个维持电极的维持电极组SUg2。维持电极组SUg1内的n1个维持电极分别与扫描电极组SCg1内的n1个扫描电极结成对。维持电极组SUg2内的n2个维持电极分别与扫描电极组SCg2内的n2个扫描电极结成对,再有,(n1+n2=n),通常,n被大致均等地分割为n1和n2,但也可以是不均等地。实施方式1的PDP驱动电路,驱动被分割为扫描电极组SCg1及扫描电极组SCg2的、总数为n个的扫描电极,提供初始化脉冲、扫描脉冲及维持脉冲。 
在此,放电单元Cij由扫描电极SCi、维持电极SUi及数据电极Dj形成,在以下的说明中,数据电极Dj被设定为具备特定的注脚“j”的数 据电极。因此,放电单元Ci j的个数为n个,从各放电单元中省略“j”的注脚。这样获得的结果,即便在特定的注脚“j”以外的数据电极及放电单元中,显然也成立。即,n个放电单元Cij包含由扫描电极组SCg1及维持电极组SUg1形成的放电单元组Cg1、和由扫描电极组SCg2及维持电极组SUg2形成的放电单元组Cg2。 
扫描电极驱动电路5及维持电极驱动电路6,如后所述,分别含有1个以上的开关部。例如,开关部含有MOS晶体管、双极晶体管、或IGBT(Insulated Gate Bipolar Transistor)等具备开关功能的半导体元件。这些各种类的开关元件,还存在根据情况含有多个开关元件、或通过各种类的组合含有各种开关元件的情形。特别地,为了满足所需要的输出电流量,可使用多个并列结构。 
扫描电极驱动电路5包含维持脉冲产生电路53、正初始化波形生成电路54、复合开关部50、扫描电极组驱动部Bb1及扫描电极组驱动部Bb2。维持脉冲产生电路53也称为维持脉冲生成电路。正初始化波形生成电路54也称为正初始化部。维持脉冲产生电路53、正初始化波形生成电路54及复合开关部50的一端连接到共同放电路径R0。复合开关部50的其它端的一个端子通过放电路径R1连接到扫描电极组驱动部Bb1,其它端的另一个端子通过放电路径R2连接到扫描电极组驱动部Bb2。扫描电极组驱动部Bb1的另一端通过不同的布线连接到扫描电极组SCg1内的n1个各扫描电极。扫描电极组驱动部Bb2的另一端通过不同的布线连接到扫描电极组SCg2内的n2个各扫描电极。另一方面,维持电极驱动电路6的一端通过1条布线连接到各维持电极组SUg1、SUg2内的总计n个的各维持电极。 
1-2-2维持脉冲产生电路53 
维持脉冲产生电路53包含维持脉冲电压源Esu1、高电位侧开关部SWa、低电位侧开关部SWb及开关部SWc。维持脉冲电压源Esu1提供规定的正的维持脉冲电压。高电位侧开关部SWa的一端连接到维持脉冲电压源Esu1。低电位侧开关部SWb插入高电位侧开关部SWa的另一端和接地端子GND1之间。开关部SWc插入高电位侧开关部SWa和低电位侧开关部SWb的连接点和共同放电路径R0之间。相对于接地电位的维持脉冲电压Vsu的电位电平表示维持脉冲的峰值电位,也称为维持峰值电位Vsu。在实施 方式1中,维持峰值电位Vsu是正电位。维持脉冲产生电路53,根据来自子场处理电路3的维持电极驱动电路用控制信号S3U,交替使高电位侧开关部SWa及低电位侧开关部SWb导通。由此,维持脉冲产生电路53生成由维持脉冲电位Vsu和接地电位特定的维持脉冲。 
1-2-3正初始化波形生成电路54 
正初始化波形生成电路54包含:提供规定的正初始化脉冲电压Vst的正初始化脉冲电压源Est;和一端连接到正初始化脉冲电压源Est、另一端连接到共同放电路径R0的开关部SWd。相对于接地电位的正初始化脉冲电压Vst的电位电平,表示初始化脉冲的峰值电位,也称为正初始化峰值电位Vst。在实施方式1中,正初始化峰值电位Vst是正电位。 
开关部SWd根据正初始化峰值电位Vst,生成正方向初始化开始电位Vst1。正初始化波形生成电路54,在开关部SWd导通时,首先将共同放电路径R0设定在正方向初始化开始电位Vst1。接着,如图7所示,正初始化波形生成电路54,生成从正方向初始化开始电位Vst1向正初始化峰值电位Vst单调增加地缓慢地上升的初始化脉冲。例如,通过提高开关部SWd的导通电阻来生成这种初始化脉冲的波形。在正方向初始化开始电位Vst1与维持电压Vsu相同的情况下,使维持脉冲产生电路53的开关部SWa导通,将共同放电路径R0的电位设定在维持峰值电位Vsu也是可以的。初始化期间TI内,正初始化波形生成电路54生成初始化脉冲的期间也被称为正副初始化期间TI1(图7中所示)。正副初始化期间TI1中的初始化脉冲也称为正副初始化脉冲。 
在正初始化波形生成电路54生成初始化脉冲的正副初始化期间TI1,开关部SWd导通,而开关部SWc断开,维持脉冲产生电路53与共同放电路径R0分离。另一方面,在维持脉冲产生电路53生成维持脉冲的维持期间TU,开关部SWc导通,而开关部SWd断开,正初始化波形生成电路54与共同放电路径R0分离。共同放电路径R0中的信号也被称为共同放电路径电位V0。共同放电路径电位V0在维持期间TU为维持脉冲,在正负初始化期间TI1为初始化脉冲。 
1-2-4复合开关部50 
复合开关部50包含组开关部SW1、组开关部SW2及组间开关部SWI2。 组开关部SW1,其漏极端子连接到共同放电路径R0,其源极端子通过放电路径R1连接到扫描电极组驱动部Bb1,使共同放电路径R0和扫描电极组驱动部Bb1之间的连接导通/断开。组开关部SW2,其漏极端子连接到共同放电路径R0,其源极端子通过放电路径R2连接到扫描电极组驱动部Bb2,使共同放电路径R0和扫描电极组驱动部Bb2之间的连接导通/断开。 
在实施方式1的2组结构中,组开关部SW1及扫描电极组驱动部Bb1构成第1组副扫描电极驱动电路,组开关部SW2、组间开关部SWI2及扫描电极组驱动部Bb2构成第2组副扫描电极驱动电路。扫描电极驱动电路5包含维持脉冲产生电路53、正初始化波形生成电路54、第1组副扫描电极驱动电路及第2组副扫描电极驱动电路。第1组副扫描电极驱动电路也称为第1组,第2组副扫描电极驱动电路也称为第2组。 
组间开关部SWI2的源极端子连接到放电路径R1,其漏极端子连接到放电路径R2,使放电路径R1和放电路径R2之间的连接导通/断开。放电路径R1的电位V1也称为放电路径电位V1。放电路径R2的电位V2也称为放电路径电位V2。组开关部SW1及组开关部SW2的主体二极管被配置在用于切断从维持脉冲产生电路53的接地端子GND1分别流向放电路径R1及放电路径R2的电流的方向上。此外,组间开关部SWI2的主体二极管被配置在用于切断从放电路径R2流向放电路径R1的电流的方向上。再有,与组开关部SW1及组开关部SW2一样,将用于切断从接地端子GND1流入各放电路径R1、R2的电流的开关称为Vad分离开关。 
1-2-5扫描电极组驱动部Bb1 
扫描电极组Bb1包含连接到放电路径R1的负初始化波形生成电路51、同样连接到放电路径R1的寻址电压施加电路52、插入在放电路径R1和扫描电极组SCg1之间的扫描部Ba1。负初始化波形生成电路51也称为负初始化部,寻址电压施加电路52也称为扫描峰值电位生成部。 
负初始化波形生成电路51包含:提供规定的负的扫描脉冲电压Vad的扫描脉冲电压源Ead;和一端连接到扫描脉冲电压源Ead、另一端连接到放电路径R1的开关部SWi。相对于接地电位的扫描脉冲电压Vad的电位电平表示扫描脉冲的峰值电位,也称为扫描峰值电位Vad或选择电位Vad。在实施方式1中,扫描峰值电位Vad是负电位。 
开关部SWi根据扫描峰值电位Vad生成负方向初始化开始电位Vad1。负初始化波形生成电路51,在开关部SWi导通时,首先将放电路径电位V1设定在负方向初始化开始电位Vad1,并且,如图7所示,负初始化波形生成电路51,生成从负方向初始化开始电位Vad1向扫描峰值电位Vad单调减少地缓慢地下降的初始化脉冲。例如,通过提高开关部SWi的导通电阻来生成这种初始化脉冲的波形。在负方向初始化开始电位Vad1与维持电压Vsu相同的情况下,使维持脉冲产生电路53的开关部SWa导通,将共同放电路径R0的电位设定在维持峰值电位Vsu也是可以的。初始化期间TI内,负初始化波形生成电路51生成初始化脉冲的期间也被称为负副初始化期间TI2(图7中所示)。负副初始化期间TI2中的初始化脉冲也称为负副初始化脉冲。 
寻址电压施加电路52包含:扫描脉冲电压源Ead;和源极端子连接到扫描脉冲电压源Ead、漏极端子连接到放电路径R1的开关部SWj。开关部SWj,其主体二极管被配置在用于切断从放电路径R1流向扫描脉冲电压源Ead的电流的方向上。寻址电压施加电路52通过在写入期间TW使开关部SWj导通,而将放电路径电位V1设定为扫描峰值电位Vad。 
扫描部Ba1包含扫描基准电压源Esc1、高电位侧开关部组SWg1及低电位侧开关部组SWh1。扫描基准电压源Esc1提供规定的正的扫描基准电压Vsc。高电位侧开关部组SWg1的一端连接到扫描基准电压源Esc1。低电位侧开关部组SWh1插入高电位侧开关部组SWg1的另一端和放电路径R1之间。高电位侧开关部组SWg1及低电位侧开关部组SWh1,对应于扫描电极组SCg1内的扫描电极的个数n1,分别包括n1个开关部,分别通过n1个连接点连接。n1个连接点分别连接到扫描电极组SCg1内的n1个扫描电极,将n1系统的扫描电极组驱动信号VCg1提供给扫描电极组SCg1。 
另一方面,扫描基准电压源Esc1的另一端与高电位侧开关部组SWg1和低电位侧开关部组SWh1的串联结构并列而连接到放电路径R1,对此串联结构施加扫描基准电压Vsc。扫描基准电压源Esc1和高电位侧开关部组SWg1的连接点的电位电平相对于放电路径电位V1,在正初始化峰值电位Vst的方向上具有相差扫描基准电压Vsc之电位差,也称为非选择电位。非选择电位,表示在写入期间Tw中表示扫描脉冲的扫描峰值电位Vad的 选择电位之外的电位。即,非选择电位表示为(V1+Vsc)。扫描部Ba1通过使高电位侧开关部组SWg1导通、低电位侧开关部组SWh1断开来将扫描电极组驱动信号VCg1设定为非选择电位。相反,扫描部Ba1通过使高电位侧开关部组SWg1断开、低电位侧开关部组SWh1导通来将扫描电极组驱动信号VCg1设定为放电路径电位V1。 
在写入期间Tw,由于放电路径电位V1被设定为扫描峰值电位Vad,所以非选择电位相比于扫描峰值电位Vad,在正初始化峰值电位Vst的方向上具有相差扫描基准电压Vsc之电位差。此情况下,非选择电位也称为扫描基准电位Vnd。即,扫描基准电位Vnd表示为(Vnd=Vad+Vsc)。如图4及图7所示,在实施方式1中,扫描峰值电位Vad是负电位,扫描基准电位Vnd有负电位的情形(图4)和正电位的情形(图7)。如图7所示,扫描部Ba1,在写入期间Tw内的副扫描期间TC1,通过使高电位侧开关部组SWg1导通、低电位侧开关部组SWh1断开来将扫描电极组驱动信号VCg1设定为扫描基准电位Vnd。相反,扫描部Ba1通过使高电位侧开关部组SWg1断开、低电位侧开关部组SWh1导通来将扫描电极组驱动信号VCg1设定为扫描峰值电位Vad。即,扫描部Ba1生成负的扫描脉冲。扫描基准电位Vnd,相比于扫描峰值电位Vad,在正初始化峰值电位Vst的方向上具有相差扫描基准电压Vsc之电位差。如此,实施方式1的扫描电极组驱动部Bb1驱动扫描电极组SCg1,提供初始化脉冲、扫描脉冲及维持脉冲。 
1-2-6扫描电极组驱动部Bb2 
扫描电极组驱动部Bb2包含被插入在放电路径R2和扫描电极组SCg2之间的扫描部Ba2。扫描电极组驱动部Bb2中不含有与扫描电极组驱动部Bb1中所包含的负初始化波形生成电路51及寻址电压施加电路52同等的功能。 
扫描部Ba2包含扫描基准电压源Esc2、高电位侧开关部组SWg2及低电位侧开关部组SWh2。扫描基准电压源Esc2提供规定的正的扫描基准电压Vsc。高电位侧开关部组SWg2的一端连接到扫描基准电压源Esc2。低电位侧开关部组SWh2被插入在高电位侧开关部组SWg2的另一端和放电路径R2之间。高电位侧开关部组SWg2及低电位侧开关部组SWh2,对应于扫描电极组SCg2内的扫描电极的个数n2,分别包括n2个开关部,分别通过 n2个连接点连接。n2个连接点分别连接到扫描电极组SCg2内的n2个扫描电极,将n2系统的扫描电极组驱动信号VCg2提供给扫描电极组SCg2。 
另一方面,扫描基准电压源Esc2的另一端与高电位侧开关部组SWg2和低电位侧开关部组SWh2的串联结构并列连接到放电路径R2,对此串联结构施加扫描基准电压Vsc。扫描基准电压源Esc2和高电位侧开关部组SWg2的连接点的电位电平相比于放电路径电位V2,在正初始化峰值电位Vst的方向上具有相差扫描基准电压Vsc之电位差,也称为非选择电位。即,非选择电位表示为(V2+Vsc)。扫描部Ba2通过使高电位侧开关部组SWg2导通、低电位侧开关部组SWh2断开来将扫描电极组驱动信号VCg2设定为非选择电位。相反,扫描部Ba2通过使高电位侧开关部组SWg2断开、低电位侧开关部组SWh2导通来将扫描电极组驱动信号VCg2设定为放电路径电位V2。 
在写入期间Tw内的副扫描期间TC2(图7所示),放电路径电位V1被设定为扫描峰值电位Vad。为了使组开关部SW1及组开关部SW2断开,并且使组间开关部SWI2导通,同样地将放电路径电位V2也设定在扫描峰值电位Vad。非选择电位相比于扫描峰值电位Vad,在正初始化峰值电位Vst的方向上具有相差扫描基准电压Vsc之电位差。此情况下,非选择电位也称为扫描基准电位Vnd。即,扫描基准电位Vnd表示为(Vnd=Vad+Vsc)。如图4及图7所示,在实施方式1中,扫描峰值电位Vad是负电位,扫描基准电位Vnd有负电位的情形(图4)和正电位的情形(图7)。与扫描部Ba1相同,扫描部Ba2在写入期间TW内的副扫描期间TC2,通过使高电位侧开关部组SWg2导通、低电位侧开关部组SWh2断开来将扫描电极组驱动信号VCg2设定为扫描基准电位Vnd。相反,扫描部Ba2通过使高电位侧开关部组SWg2断开、低电位侧开关部组SWh2导通来将扫描电极组驱动信号VCg2设定为扫描峰值电位Vad。即,扫描部Ba2生成负的扫描脉冲。如此,实施方式1的扫描电极组驱动部Bb2驱动扫描电极组SCg2,提供初始化脉冲、扫描脉冲及维持脉冲。 
1-2-7维持电极驱动电路6 
维持电极驱动电路6包含维持脉冲电压源Esu2、高电位侧开关部SWe及低电位侧开关部SWf。维持脉冲电压源Esu2在维持期间TU提供规定的正的维持脉冲电压Vsu,在副初始化期间TI2及写入期间Tw提供正的维持电极偏置电压Ve。高电位侧开关部SWe的一端连接到维持脉冲电压源Esu2。低电位侧开关部SWf被插入在高电位侧开关部SWe的另一端和接地端子GND2之间。高电位侧开关部SWe和低电位侧开关部SWf的1个连接点全部连接到维持电极组SUg1内的n1个维持电极及维持电极组SUg2内的n2个维持电极。由此,维持电极驱动电路6,对维持电极组SUg1及维持电极组SUg2两方提供1系统的维持电极驱动信号VU。
相对于接地电位的维持脉冲电压Vsu的电位电平表示维持脉冲的峰值电位,也称为维持峰值电位Vsu。相对于接地电位的维持电极偏置电压Ve的电位电平也称为维持电极偏置电位Ve。在实施方式1中,维持峰值电位Vsu及维持电极偏置电位Ve双方都是正电位。维持电极驱动电路6,在维持期间TU,根据来自子场处理电路3的维持电极驱动电路用控制信号S3U,交替使高电位侧开关部SWe及低电位侧开关部SWf导通。由此,维持电极驱动电路6生成由维持脉冲电位Vsu及接地电位特定的维持脉冲。如图1所示,与维持脉冲产生电路53的情形相比,维持电极驱动电路6的维持电极驱动电路用控制信号S3U反转。因此,维持电极驱动电路6,在维持期间TU,生成与维持脉冲产生电路53的维持脉冲同步并且反转的维持脉冲(图4所示),对各维持电极组SUg1、SUg2提供表示维持脉冲的维持电极驱动信号VU。并且,维持电极驱动电路6,在副初始化期间TI2及写入期间Tw,通过使高电位侧开关部SWe导通、低电位侧开关部SWf断开来生成维持电极偏置电位Ve(图4所示)。 
子场处理电路3向扫描部Ba1提供n1系统的扫描电极驱动电路用控制信号S3C,向扫描部Ba2提供n2系统的扫描电极驱动电路用控制信号S3C。由此,在初始化期间TI、写入期间Tw及维持期间TU中,控制各扫描部Ba1、Ba2内的开关部,向各扫描电极组SCg1、SCg2提供初始化脉冲、扫描脉冲、和维持脉冲。 
特别地,在副扫描期间TC1,仅在表示扫描脉冲的宽度的期间的扫描脉冲宽度期间Tpw(图7所示),顺序使低电位侧开关部组SWh1内的n1个的各开关部导通。接着在副扫描期间TC1后的副扫描期间TC2,仅扫描脉冲宽度期间Tpw,顺序使低电位侧开关部组SWh2内的n2个的各开关部导通。由此,就能够按照向各扫描电极顺序提供扫描脉冲的单扫描方式,分别向扫描电极组SCg1、SCg2提供表示扫描脉冲的扫描电极组驱动信号VCg1、VCg2。 
如上所述,实施方式1中的各扫描电极组驱动信号VCg1、VCg2,在副初始化期间TI2结束时,就有必要快速地从扫描峰值电位Vad上升到扫描基准电位Vnd(参照图4)。各扫描部Ba1、Ba2,由于成为用于选择扫描峰值电位Vad和扫描基准电位Vnd的结构,所以各扫描电极组驱动信号VCg1、VCg2快速在两电位间迁移。再有,在图4中,虽然扫描基准电位Vnd成为负电位,但由于将扫描基准电压Vsc设定得比扫描脉冲电压Vad大,所以如图7所示,也能够使扫描基准电位Vnd变为正电位。 
1-3PDP驱动电路的工作时序 
参照图1、图6及图7,按时间顺序说明PDP驱动电路的工作时序。图7按时间序列示出在图1的PDP驱动电路中各结构要素的工作波形。图6表示在图7中各期间的各结构要素的工作状态ST。工作状态ST表示各开关部的导通/断开状态,以及各信号的电位电平的状态。维持脉冲产生电路53、扫描电极组驱动部Bb1、扫描电极组驱动部Bb2及维持电极组驱动电路6中,成对构成高电位侧开关部及低电位侧开关部,采用彼此反转的逻辑状态。由此,在图6及图7中,特别关注低电位侧开关部,省略高电位侧开关部的说明。 
1-3-1副初始化期间TI1 
初始化期间TI包括副初始化期间TI1及副初始化期间TI2。副初始化期间TI 1是从时刻T1到时刻T2的期间,此期间的工作状态ST是工作状态ST1。使各开关部SWc、SWI2、SWi、SWj断开,使各开关部SWd、SW1、SW2及各开关部组SWh1、SWh2导通。由此,各放电路径R1、R2与维持脉冲产生电路53、组间开关部SWI2、负初始化波形生成电路51、及寻址电压施加电路52分离。此外,扫描部Ba1、Ba2,分别将扫描电极组驱动信号VCg1、VCg2设定为放电路径电位V1、V2。正初始化波形生成电路54,生成从正方向初始化开始电位Vst1向正初始化峰值电位Vst单调增加的上升的正副初始化脉冲。正初始化波形生成电路54,经过共同放电路径R0、组开关部SW1、放电路径R1及扫描部Ba1,向扫描电极组SCg1提供 正副初始化脉冲。同时,正初始化波形生成电路54,经过组开关部SW2、放电路径R2及扫描部Ba2,向扫描电极组SCg2提供正副初始化脉冲。正副初始化脉冲形成初始化脉冲的一部分。即,将各扫描电极组驱动信号VCg1、VCg2设定为相同波形的初始化脉冲。 
另一方面,为了使开关部SWf导通,维持电极驱动电路6将维持电极驱动信号VU设定为接地电位。 
1-3-2副初始化期间TI2 
副初始化期间TI2是从时刻T2到时刻T3的期间,此期间的工作状态ST是工作状态ST2。使各开关部SW1、SW2、SWj断开,使各开关部SWI2、SWi及各开关部组SWh1、SWh2导通。由此,各放电路径R1、R2与维持脉冲产生电路53、正初始化波形生成电路54、及寻址电压施加电路52分离。此外,扫描部Ba1、Ba2,分别将扫描电极组驱动信号VCg1、VCg2设定为放电路径电位V1、V2。负初始化波形生成电路51,生成从负方向初始化开始电位Vad1向扫描峰值电位Vad单调减少的下降的负副初始化脉冲。负初始化波形生成电路51,经过放电路径R1及扫描部Ba1,向扫描电极组SCg1提供负副初始化脉冲。同时,负初始化波形生成电路51,经过放电路经R1、开关部SWI2、放电路径R2及扫描部Ba2,向扫描电极组SCg2提供负副初始化脉冲。负副初始化脉冲形成初始化脉冲的一部分。即,将各扫描电极组驱动信号VCg1、VCg2设定为相同信号波形的初始化脉冲。 
另一方面,在使开关部SWf断开的同时,将维持脉冲电压源Esu2的供给电压设定为维持电极偏置电位Ve。由此,维持电极驱动电路6将维持电极驱动信号VU设定为维持电极偏置电位Ve。 
1-3-3写入先行期间Tw0 
写入期间Tw包含写入先行期间Tw0及扫描期间TC。写入先行期间Tw0是从时刻T3到时刻T4的期间,此期间的工作状态ST是工作状态ST5。使各开关部SW1、SW2、SWi及各开关部组SWh1、SWh2断开,使各开关部SWI2、SWj导通。由此,各放电路径R1、R2与维持脉冲产生电路53、正初始化波形生成电路54、及负初始化波形生成电路51分离。寻址电压施加电路52将放电路径电位V1设定为扫描峰值电位Vad,通过组间开关部SWI2,将放电路径电位V2设定为扫描峰值电位Vad。其结果,扫描部Ba1、Ba2 分别将扫描电极组驱动信号VCg1、VCg2设定为扫描基准电位Vnd。扫描基准电位Vnd表示非选择电位。 
另一方面,在使开关部SWf断开的同时,将维持脉冲电压源Esu2的供给电压设定为维持电极偏置电压Ve。由此,维持电极驱动电路6将维持电极驱动信号VU设定为维持电极偏置电位Ve。 
1-3-4副扫描期间TC1 
扫描期间TC包括副扫描期间TC1及副初始化期间TC2。副扫描期间TC1是从时刻T4到时刻T7的期间。此期间的工作状态ST,从时刻T4到时刻T5和从时刻F6到时刻T7是工作状态ST3,从时刻T5到时刻T6是工作状态ST4。在各工作状态ST3、ST4下,使各开关部SWd、SW1、SWI2、SWIi及开关部组SWh1断开,使各开关部SWb、SWc、SW2、SWj导通。由此,放电路径R1与维持脉冲产生电路53、正初始化波形生成电路54、及复合开关部50分离,将放电路径电位V1设定为扫描峰值电位Vad。此外,放电路径R2与正初始化波形生成电路54、组开关部SW1及组间开关部SWI2分离,连接到接地端子GND1,由此将放电路经电位V2设定为接地电位。其结果,扫描部Ba2将扫描电极组驱动信号VCg2设定为表示相对于接地电位在正初始化峰值电位Vst方向上具有相差扫描基准电压Vsc之电位差的电位的基准增加电位Vpa。 
并且,在工作状态ST3下断开开关部组SWh1,在工作状态ST4下导通开关部组SWh1。其结果,在工作状态ST3下,扫描部Ba1就将扫描电极组驱动信号VCg1设定为扫描基准电位Vnd,在工作状态ST4下,将扫描电极组驱动信号VCg1设定为扫描峰值电位Vad。如此,扫描部Ba1就通过副扫描期间TC1,切换扫描峰值电位Vad和扫描基准电位Vnd,由此生成扫描脉冲,并根据扫描电极驱动电路用控制信号S3C,顺序提供给扫描电极组SCg1内的n1个扫描电极。扫描基准电位Vnd表示非选择电位,扫描峰值电位Vad表示选择电位。此外,扫描部Ba2,通过副扫描期间TC1,将扫描电极组驱动信号VCg2设定为基准增加电位Vpa。基准增加电位Vpa表示非选择电位。基准增加电位Vpa处于初始化峰值电位Vst和扫描基准电位Vnd之间,是(Vnd=Vad+Vsc)且(Vpa=Vsc),所以,比扫描基准电位Vnd仅高扫描峰值电压Vad。 
另一方面,各工作状态ST3、ST4下,在使开关部SWf断开的同时,将维持脉冲电压源Esu2的供给电压设定为维持电极偏置电位Ve。由此,维持电极驱动电路6将维持电极驱动信号VU设定为维持电极偏置电位Ve。 
1-3-5副扫描期间TC2 
副扫描期间TC2是从时刻T7到时刻T10的期间。此期间的工作状态ST,从时刻T7到时刻T8和从时刻T9到时刻T10是工作状态ST5,从时刻T8到时刻T9是工作状态ST6。工作状态ST5中的工作由于与写入先行期间Tw0中的工作相同,所以省略说明。在工作状态ST6下,使各开关部SW1、SW2、SWi及开关部组SWh1断开,使各开关部SWI2、SWj及开关部组SWh2导通。由此,各放电路径R1、R2与维持脉冲产生电路53、正初始化波形生成电路54、及负初始化波形生成电路51分离。寻址电压施加电路52,将放电路径电位V1设定为扫描峰值电位Vad,组间开关部SWI2,将设定的扫描峰值电位Vad提供给扫描电极组驱动部Bb2。扫描电极组驱动部Bb2,将放电路经电位V2设定为扫描峰值电位Vad。其结果,扫描部Ba1将扫描电极组驱动信号VCg1设定为扫描基准电位Vnd,扫描部Ba2,将扫描电极组驱动信号VCg2设定为扫描峰值电位Vad。 
如此,扫描部Ba1就通过副扫描期间TC2,将扫描电极组驱动信号VCg1设定为扫描基准电位Vnd。扫描基准电位Vnd表示非选择电位。此外,扫描部Ba2通过副扫描期间TC2,切换扫描峰值电位Vad和扫描基准电位Vnd,由此生成扫描脉冲,并根据扫描电极驱动电路用控制信号S3C,顺序提供给扫描电极组SCg2内的n2个扫描电极。扫描基准电位Vnd表示非选择电位,扫描峰值电位Vad表示选择电位。 
另一方面,在各工作状态ST5、ST6下,在使开关部SWf断开的同时,将维持脉冲电压源Esu2的供给电压设定为维持电极偏置电位Ve。由此,维持电极驱动电路6将维持电极驱动信号VU设定为维持电极偏置电位Ve。 
1-3-6维持期间TU 
维持期间TU是重复从时刻T10到时刻T12的期间的规定次数的期间。此期间的工作状态ST,从时刻T10到时刻T11是工作状态ST7,从时刻T11到时刻T12是工作状态ST8。在各工作状态ST7、ST8下,使各开关部SWd、SWI2、SWi、SWj断开,使各开关部SWc、SW1、SW2及各开关部组SWh1、 SWh2导通。由此,各放电路径R1、R2与正初始化波形生成电路54、组间开关部SWI2、负初始化波形生成电路51及寻址电压施加电路52分离。此外,扫描部Ba1、Ba2将扫描电极组驱动信号VCg1、VCg2分别设定为放电路径电位V1、V2。 
并且,在工作状态ST7下导通开关部SWb,在工作状态ST8下断开开关部SWb。由此,维持脉冲产生电路53生成交替重复接地电位和维持脉冲电位Vsu的维持脉冲。维持脉冲产生电路53经过共同放电路径R0、组开关部SW1、放电路径R1及扫描部Ba1,将维持脉冲提供给扫描电极组SCg1。同时,维持脉冲产生电路53经过组开关部SW2、放电路径R2及扫描部Ba2,将维持脉冲提供给扫描电极组SCg2。即,将各扫描电极组驱动信号VCg1、VCg2通过维持期间TU设定为相同波形的维持脉冲。 
并且,在工作状态ST7下,在开关部SWb导通的情况下,使开关部SWf断开,在工作状态ST8下,在开关部SWb断开的情况下,使开关部SWf导通。由此,维持电极驱动电路6,通过维持期间TU,生成与维持脉冲产生电路53的维持脉冲同步并且反转的维持脉冲,对各维持电极组SUg1、SUg2提供表示维持脉冲的维持电极驱动信号VU。 
1-4总结及效果 
如上所述,在实施方式1中,说明了在向PDP的扫描电极顺序提供扫描脉冲的扫描方式中,将扫描电极的总数分割为2个组进行驱动的2组结构。此情况下,维持脉冲产生电路53、正初始化波形生成电路54、负初始化波形生成电路51及寻址电压施加电路52,与扫描电极的总数为1个的组进行驱动的1组结构相同,由1个完成。但是,组开关部及扫描部需要2个,组间开关部SWI2也追加1个。关于扫描部,例如由64输出的1芯片半导体集成电路(IC)构成,如果设扫描电极数n为1024个,则即使是1组结构,也需要16个。2组结构的情况下,由于每个扫描部Bb1、Bb2仅各使用8个,所以实质上没有增加。 
此外,关于组开关部,即使是1组结构,为了副初始化期间TI2中的正初始化波形生成电路54的分离、及扫描期间TC中的维持脉冲产生电路53的分离,也是必须的。由于组开关部串联插入放电路径,所以流过的电流的总量也达到100安培。为了确保此总电流量,组开关部,例如,由几 个至十几个开关元件并列构成。在2组结构的情形下,由于与电流量成比例将此多个开关元件仅分割为2组,所以实质上并没有增加。即使此多个开关元件在1芯片上IC化的情况下,也与电流量成比例将IC内的多个开关元件分割为2组,在每1组中分别使用即可。如此,即使是2组结构,实质上,仅通过追加1个组间开关部SWI2和1个组间开关部SWI2用控制线来实现,通过最低限度的电路量的追加,就能够实现2组结构。 
实施方式1的2组结构中,在副扫描期间TC2,通过导通组间开关部SWI2,扫描电极组驱动部Bb1内的寻址电压施加电路52,就通过组间开关部SWI2将扫描峰值电位Vad提供给扫描电极组驱动部Bb2。其结果,扫描电极组驱动部Bb2,根据扫描电极组驱动部Bb1的扫描峰值电位Vad而生成扫描脉冲,扫描电极组驱动部Bb1根据扫描峰值电位Vad生成扫描基准电位Vnd。由此,寻址电压施加电路52,虽然是1个结构,但也能与2组结构一样获得与具备2个时相同的效果。 
另一方面,在副扫描期间TC1,通过断开组间开关部SWI2,扫描电极组驱动部Bb1根据扫描峰值电位Vad生成扫描脉冲。扫描电极组驱动部Bb2,与扫描电极组驱动部Bb1的扫描峰值电位Vad无关系地生成基准增加电位Vpa。基准增加电位Vpa,如后所述,必须充分高于扫描基准电位Vnd。在副扫描期间TC1,假定导通组间开关部SWI2时,将放电路径电位V2设定为扫描峰值电位Vad。即使此情况下,为了提高基准增加电位Vpa,也必须将与断开组间开关部SWI2时的基准增加电位Vpa相同程度的电位赋予扫描电极组驱动信号VCg2。因此有必要相比于扫描基准电压Vsc,使例如扫描基准电压源Esc2提供的电压增大仅扫描峰值电位Vad的绝对值(参照图7)。即,会对扫描部Ba2内的各开关部组SWg2、SWh2同时施加仅扫描峰值电位Vad的绝对值大的电压。但是,通过断开组间开关部SWI2,使施加给各开关部组SWg1、SWg2的电压变小,提高扫描部Ba2的可靠性,降低成本。 
副初始化波形生成电路51的情形也相同,在副初始化期间TI2,导通组间开关部SWI2。由此,扫描电极组驱动部Bb1内的负初始化波形生成电路51,通过组间开关部SWI2,向扫描电极组驱动部Bb2提供负副初始化脉冲。其结果,扫描电极组驱动部Bb1、Bb2分别向各扫描电极组SCg1、 SCg2提供负副初始化脉冲。由此,负初始化波形生成电路51,虽然是1个,但也能与2组结构一样获得与具备2个时相同的效果。 
并且,在副初始化期间TI1,正初始化波形生成电路54能够对共通的2组提供正副初始化脉冲。在维持期间TU,维持脉冲产生电路53也能够同样地对共通的2组提供维持脉冲。由此,虽然正初始化波形生成电路54及维持脉冲产生电路53分别为1个,但也能与2组结构一样,获得与具备2个时相同的效果。 
而且,在副扫描期间TC1,第1组的非选择电位是扫描基准电位Vnd,第2组的非选择电位为基准增加电位Vpa。由此,与第1组相比,能够将第2组的非选择电位提高仅扫描峰值电压Vad。 
壁电荷在初始化期间ST被储存后,在写入期间Tw提供扫描脉冲之前的期间(也称为扫描待机期间),在单扫描方式的情况下,越是在写入期间Tw的后方,越是相对地变长。但是,在2组结构中,如上所述,由于在第2组能够充分使基准增加电位Vpa比扫描基准电位Vnd更高,所以就能使放电单元内的壁电荷的中和成为最低限度,也很难产生寻址错误。由此,能够进行稳定的驱动,能够较高的设定PDP的周围温度。此外,由于PDP驱动电路不需要高电压化,所以能够削减高耐电压的电路部件,由于电源电压的下降而减少了消耗电力。 
如上所述,即使是2组结构,由于电路量不需要为2组,就缩小了PDP驱动电路的设置面积。并且,通过这样的电路量的减少及耐电压部件的减少,就提高了成本下降的效果。 
(实施方式2) 
在实施方式2中,以与实施方式1的不同点为中心进行说明。由于其他的结构、工作及效果与实施方式1相同,所以省略说明。 
2-1PDP驱动电路的结构及工作(偏置电位生成部55) 
图8是表示实施方式2中的PDP驱动电路结构的方框图。图9是表示实施方式2中的PDP驱动电路的驱动电压波形的波形图。相比于图1的实施方式1,扫描电极组驱动部Bb2还包括连接到放电路径R2的偏置电位生成部55。偏置电位生成部55包括:提供规定的负的偏置电压Vfs1的偏置电压源Efs1;和源极端子连接到偏置电压源Efs1、漏极端子连接到放电 路径R2的开关部SWr。开关部SWr,其主体二极管配置在用于遮断从放电路径R2流向偏置电压源Efs1的电流的方向上。相对于接地电位的偏置电压Vfs1的电位电平也被称为偏置电位Vfs1。在实施方式2中,偏置电位Vfs1是负电位。偏置电位生成部55,在副扫描期间TC1,通过导通开关部SWr,来将放电路径电位V2设定为偏置电位Vfs1。 
2-2PDP驱动电路的工作时序(副扫描期间TC1) 
与实施方式1的不同点是:在从时刻T4到时刻T7的副扫描期间TC1,组开关部SW2从导通状态变更为断开状态的情况,以及使追加的开关部SWr导通、且在此之外的期间使其断开的情况。由此,在副扫描期间TC1,放电路径R2与维持脉冲产生电路53、正初始化波形生成电路54及复合开关50分离,将放电路径电位V2设定为偏置电位Vfs1。其结果,扫描部Ba2将扫描电极组驱动信号VCg2设定为基准增加电位Vpa,该基准增加电位Vpa表示相对于偏置电位Vfs1、在正初始化峰值电位Vst的方向上具有相差扫描基准电压Vsc之电位差的电位。 
在实施方式2中,基准增加电位Vpa处于相对于接地电位在正初始化峰值电位Vst方向上具有相差扫描基准电压Vsc之电位差的电位(实施方式1的基准增加电位Vpa)和扫描基准电位Vnd之间。由于(Vnd=Vad+Vsc)且(Vpa=Vsc+Vfs1),所以基准增加电位Vpa比扫描基准电位Vnd仅高(Vsf1-Vad)。换言之,偏置电位Vsf1会处于接地电位和扫描峰值电位Vad之间。 
2-3总结及效果 
如上所述,在实施方式2中,在扫描电极组驱动部Bb2设置偏置电位生成部55。由此,在副扫描期间TC1,就不会将基准增加电位Vpa限定在相对于扫描基准电位Vnd在正初始化峰值电位Vst方向上具有仅扫描峰值电压Vad电位差的电位电平(实施方式1)。即,能够将基准增加电位Vpa设定为所希望的电位电平。特别地,由于比实施方式1的情形更加降低基准增加电位Vpa的电位电平,所以就不需要组间开关部SWI2的高耐电压化,进一步降低了消耗电力。 
(实施方式3) 
在实施方式3中,以与实施方式1的不同点为中心进行说明。由于其 他的结构、工作及效果与实施方式1相同,所以省略说明。 
3-1PDP驱动电路的结构及工作(偏置电位生成部56) 
图10是表示实施方式3的PDP驱动电路结构的方框图。图11是表示实施方式3的PDP驱动电路的驱动电压波形的波形图。相比于图1的实施方式1,扫描电极驱动电路5还包括连接到共同放电路径R0的偏置电位生成部56。偏置电位生成部56包括:偏置电压源Efs2;开关部SWs及二极管部DIs。偏置电压源Efs2提供规定的正的偏置电压Vfs2。开关部SWs的漏极端子连接到偏置电压源Efs2。二极管部DIs的阳极端子连接到开关部SWs的源极端子,阴极连接到共同放电路径R0。开关部SWs的主体二极管被配置在用于切断从偏置电压源Efs2流向共同放电路径R0的电流的方向上。二极管部DIs被配置在用于遮断从放电路径R2流向偏置电压源Efs2的电流的方向上。相对于接地电位的偏置电压Vfs2的电位电平也被称为偏置电位Vfs2。在实施方式3中,偏置电位Vfs2是正电位。在副扫描期间TC1,偏置电位生成部56通过导通开关部SWs及开关部SW2,来将共同放电路径电位V0及放电路径电位V2设定为偏置电位Vfs2。 
3-2PDP驱动电路的工作时序(副扫描期间TC1) 
与实施方式1的不同点是:在从时刻T4到时刻T7的副扫描期间TC1,开关部SWc从导通状态变更为断开状态的情况,以及使追加的开关部SWs导通、在此之外的期间断开的情况。此时,代替开关部SWc,也可以使开关部SWb断开。由此,在副扫描期间TC1,由于共同放电路径R0与维持脉冲产生电路5及正初始化波形生成电路54分离,与放电路径R2连接,所以将共同放电路径电位V0及放电路径电位V2设定为偏置电位Vfs2。其结果,扫描部Ba2将扫描电极组驱动信号VCg2设定为表示相对于偏置电位Vfs2、在正初始化峰值电位Vst方向上具有相差扫描基准电压Vsc之电位差的电位的基准增加电位Vpa。 
在实施方式3中,基准增加电位Vpa处于初始化峰值电位Vst、和相比于接地电位在正初始化峰值电位Vst方向上具有相差扫描基准电压Vsc之电位差的电位(实施方式1的基准增加电位Vpa)之间。因此,基准增加电位Vpa比实施方式1的情形仅高偏置电位Vsf2。 
3-3总结及效果 
如上所述,在实施方式3中,在扫描电极组驱动部Bb2设置偏置电位生成部56。由此,在副扫描期间TC1,就不会将基准增加电位Vpa限定在相比于扫描基准电位Vnd在正初始化峰值电位Vst方向上具有仅扫描峰值电压Vad电位差的电位电平(实施方式1)。即,能够将基准增加电位Vpa设定为所希望的电位电平。特别地,由于比实施方式1的情形更加提高了基准增加电位Vpa的电位电平,所以与实施方式1相比,就能够进行更稳定地驱动,能够较高地设定PDP的周围温度。 
(实施方式4) 
在实施方式4中,以与实施方式1的不同点为中心进行说明。由于其他的结构、工作及效果与实施方式1相同,所以省略说明。 
4-1PDP驱动电路的结构及工作 
4-1-1PDP驱动电路的概要 
图12是表示实施方式4中的PDP驱动电路结构的方框图。图13是表示实施方式4中的PDP驱动电路的驱动电压波形的波形图。相比于图1的实施方式1,实施方式4中的PDP驱动电路包括将扫描电极的总数分割为k个(k是2以上n以下的整数)组、并分别进行驱动的k组结构。在PDP10A中,总数为n个的扫描电极SCi被分割为各扫描电极组SCg1、SCg2、…、SCgk。扫描电极组SCgw分别包括用于扫描副扫描周期TCw的nw个扫描电极(w=1、2、…、k)。同样地,总数为n个的维持电极SUi被分割为各维持电极组SUg1、SUg2、…、SUgk。维持电极组SUgw分别包括:与扫描电极组SCgw内的nw个扫描电极各自成对的nw个维持电极(w=1、2、…、k)。而且,为(n1+n2+…+nk=n),通常,n大致被均等分割为n1、n2、…、nk,但也可以是不等分。 
扫描电极驱动电路5A包含维持脉冲产生电路53、正初始化波形生成电路54、复合开关部50A、及k个各扫描电极组驱动部Bb1、Bb2、…、Bbk。复合开关部50A的一端连接到共同放电路径R0,k个的其他端通过放电路经Rw分别连接到扫描电极组驱动部Bbw(w=1、2、…、k)。扫描电极组驱动部Bbw的其他端由不同的布线分别连接到扫描电极组SCgw内的nw个的扫描电极(w=1、2、…、k)。另一方面,维持电极驱动电路6的一端,由1条布线分别连接到维持电极组SUg1、SUg2、…、SUgk内的总计n个 的维持电极。 
4-1-2复合开关部50A 
复合开关部50A分别包含k个组开关部SW1、SW2、…、SWk及(k-1)个组间开关部SWI2、SWI3、…、SWIk。组开关部SWw的漏极端子连接到共同放电路径R0,其源极端子通过放电路径Rw分别连接到扫描电极组驱动部Bbw,分别导通/断开共同放电路径R0和扫描电极组驱动部Bbw的连接(w=1、2、…、k)。 
在实施方式4的k组结构中,组开关部SW1及扫描电极组驱动部Bb1构成第1组副扫描电极驱动电路。同样地,组开关部SWw、组间开关部SWIw及扫描电极组驱动部Bbw分别构成第w组副扫描电极驱动电路(w=2、3、…、k)。扫描电极驱动电路5包含维持脉冲产生电路53、正初始化波形生成电路54、第1组副扫描电极驱动电路及(k-1)个第w组副扫描电极驱动电路(w=2、3、…、k)。第1组副扫描电极驱动电路也称为第1组,第w组副扫描电极驱动电路也称为第w组(w=2、3、…、k)。 
组间开关部SWIw的源极端子连接到放电路径R(w-1),其漏极端子连接到放电路径Rw,分别使放电路径R(w-1)和放电路径Rw之间的连接导通/断开(w=2、3、…、k)。在此,放电路径R(w-1)表示第(w-1)组的放电路径(w=2、3、…、k)。放电路径Rw的电位Vw也分别称为放电路径电位Vw(w=1、2、…、k)。组开关部SWw的主体二极管分别被配置在用于切断从维持脉冲产生电路53的接地端子GND1流向放电路径Rw的电流的方向上(w=1、2、…、k)。此外,组间开关部SWIw的主体二极管分别被配置在用于切断从放电路径Rw流向放电路径R(w-1)的电流的方向上(w=2、3、…、k)。 
4-1-3扫描电极组驱动部Bb1、Bbw(w=2、3、…、k) 
扫描电极组驱动部Bb1包含:连接到放电路径R1的负初始化波形生成电路51;同样连接到放电路径R1的寻址电压施加电路52;以及插入在放电路径R1和扫描电极组SCg1之间的扫描部Ba1。扫描电极组驱动部Bbw,包含插入在放电路径Rw和扫描电极组SCgw之间的扫描部Baw(w=2、3、…、k)。与扫描电极组驱动部Bb1中所包含的负初始化波形生成电路51及寻址电压施加电路52同等的功能,在各扫描电极组驱动部Bbw中不含有 (w=2、3、…、k)。 
4-2PDP驱动电路的工作时序 
4-2-1副初始化期间TI1 
在副初始化期间TI1,正初始化波形生成电路54生成用于形成初始化脉冲的一部分的正副初始化脉冲,通过组开关部SWw及扫描电极组驱动部Bbw,分别提供给扫描电极组SCgw(w=1、2、…、k)。 
4-2-2副初始化期间TI2 
在副初始化期间TI2,负初始化波形生成电路51生成用于形成初始化脉冲的一部分的负副初始化脉冲,通过扫描部Ba1,提供给扫描电极组SCg1。同时,负初始化波形生成电路51通过组间开关部SWIw及扫描电极组驱动部Bbw,分别向扫描电极组SCgw提供负副初始化脉冲(w=2、3、…、k)。 
4-2-3扫描期间TC 
扫描期间TC是从时刻T4到时刻T7Ck的期间(如图13所示)。将此期间的工作状态ST分为第1组和第w组来进行说明(w=2、3、…、k)。 
4-2-3-1第1组 
在第1组中,扫描期间TC被分为从时刻T4到时刻T7C1的副扫描期间TC1、和从时刻T7C1到时刻T7Ck的副扫描期间TCL1。副扫描期间TC1的工作状态ST与实施方式1中的第1组的副扫描期间TC1相同。副扫描期间TCL1的工作状态ST与实施方式1中的第1组的副扫描期间TC2相同。 
即,寻址电压施加电路52通过副扫描期间TC,将放电路径电位V1设定为扫描峰值电位Vad。在副扫描期间TC1,扫描部Ba1根据扫描峰值电位Vad及扫描基准电位Vnd而生成扫描脉冲,并按照扫描电极驱动电路用控制信号S3C,顺序提供给扫描电极组SCg1内的n1个扫描电极。扫描基准电位Vnd表示非选择电位,扫描峰值电位Vad表示选择电位。在副扫描期间TCL1,扫描部Ba1将扫描电极组驱动信号VCg1设定为扫描基准电位Vnd。扫描基准电位Vnd表示非选择电位。 
4-2-3-2第w组(w=2、3、…、k) 
在第w组中,扫描期间TC被分为副扫描期间TCFw、副扫描期间TCw及副扫描期间TCLw(w=2、3、…、k)。副扫描期间TCFw是从时刻T4到 时刻T7C(w-1)的期间(w=2、3、…、k)。副扫描期间TCw是从时刻T7C(w-1)到时刻T7Cw的期间(w=2、3、…、k)。副扫描期间TCLw是从时刻T7Cw到时刻T7Ck的期间(w=2、3、…、k)。但是,副扫描期间TCLk的长度实质上是零。副扫描期间TCFw的工作状态ST分别与实施方式1中的第2组的副扫描期间TC1相同(w=2、3、…、k)。副扫描期间TCw及副扫描期间TCLw的工作状态ST分别与实施方式1中的第2组的副扫描期间TC2相同(w=2、3、…、k)。 
即,在副扫描期间TCFw,将放电路径电位Vw分别设定为接地电位(w=2、3、…、k)。其结果,扫描部Baw将扫描电极组驱动信号VCgw分别设定为表示相比于接地电位、在正初始化峰值电位Vst方向上具有相差扫描基准电压Vsc之电位差的电位的基准增加电位Vpa(w=2、3、…、k)。基准增加电位Vpa表示非选择电位。基准增加单位Vpa,由于处于初始化峰值电位Vst和扫描基准电位Vnd之间,以及为(Vnd=Vad+Vsc)且(Vpa=Vsc),所以比扫描基准电位Vnd仅高扫描峰值电压Vad。 
此外,在副扫描期间TCw及副扫描期间TCLw,寻址电压施加电路52通过组间开关部SWIw,分别将放电路径电位Vw设定为扫描峰值电位Vad(w=2、3、…、k)。其结果,扫描部Baw将扫描电极组驱动信号VCgw分别设定为扫描峰值电位Vad或扫描基准电位Vnd(w=2、3、…、k)。在副扫描期间TCw,扫描部Baw根据扫描峰值电位Vad及扫描基准电位Vnd而生成扫描脉冲,并按照扫描电极驱动电路用控制信号S3C,分别按顺序提供给扫描电极组SCgw内的nw个扫描电极(w=2、3、…、k)。扫描基准电位Vnd表示非选择电位,扫描峰值电位Vad表示选择电位。在副扫描期间TCLw,扫描部Baw将扫描电极组驱动信号VCgw设定为扫描基准电位Vnd(w=2、3、…、k-1)。扫描基准电位Vnd表示非选择电位。 
4-3总结及效果 
如上所述,在实施方式4中,说明了在向PDP的扫描电极顺序提供扫描脉冲的单扫描方式中,将扫描电极的总数分割为k个组而进行驱动的k组结构。此情况下,维持脉冲产生电路53、正初始化波形生成电路54、负初始化波形生成电路51及寻址电压施加电路52,与扫描电极的总数为1个组而进行驱动的1组结构相同,由1个完成。但是,组开关部及扫描 部需要k个,组间开关部SWIw也追加(k-1)个(w=2、3、…、k)。关于扫描部,由于与实施方式1相同的理由,所以实质上没有增加。关于组开关部,由于与实施方式1相同的理由,所以实质上也没有增加。像这样,即使是k组结构,实质上,仅通过追加(k-1)个组间开关部和(k-1)个组间开关部用的控制线来实现,通过最低限度的电路量的追加,就能够实现k组结构。 
实施方式4的k组结构中,在副扫描期间TCw及TCLw,导通组间开关部SWIw。由此,扫描电极组驱动部Bb1内的寻址电压施加电路52,就通过组间开关部SWIw,将扫描峰值电位Vad分别提供给扫描电极组驱动部Bbw(w=2、3、…、k)。其结果,扫描电极组驱动部Bbw,根据扫描电极组驱动部Bb1的扫描峰值电位Vad而分别生成扫描脉冲,扫描电极组驱动部Bb1根据扫描峰值电位Vad而生成扫描基准电位Vnd(w=2、3、…、k)。由此,寻址电压施加电路52,虽然是1个,但也能与k组结构一样获得与具备k个时相同的效果。 
另一方面,在副扫描期间TCFw,扫描电极组驱动部Bb1通过分别断开组间开关部SWIw,根据扫描峰值电位Vad生成扫描脉冲。扫描电极组驱动部Bb2与扫描电极组驱动部Bb1的扫描峰值电位Vad无关系地生成基准增加电位Vpa(w=2、3、…、k)。如后所述,基准增加电位Vpa必须充分高于扫描基准电位Vnd。在副扫描期间TCFw,当假定组间开关部SWIw导通时,将放电路径电位Vw分别设定为扫描峰值电位Vad(w=2、3、…、k)。即使此情况下,为了提高基准增加电位Vpa,也必须将与断开组间开关部SWIw时的基准增加电位Vpa相同程度的电位赋予扫描电极组驱动信号VCgw。因此,有必要如图13所示,使例如扫描部Baw内的扫描基准电压源提供的电压相对于扫描基准电压Vsc分别增大仅扫描峰值电位Vad的绝对值(w=2、3、…、k)。即,会对扫描部Baw内的各开关部组同时施加仅扫描峰值电位Vad的绝对值大的电压(w=2、3、…、k)。但是,通过断开组间开关部SWIw,使施加给各个扫描部Baw内的各开关部组的电压变小,提高扫描部Baw的可靠性,降低成本(w=2、3、…、k)。 
副初始化波形生成电路51的情形也相同,在副初始化期间TI2,导通组间开关部SWIw。由此,扫描电极组驱动部Bb1内的负初始化波形生成电 路51,通过组间开关部SWIw,分别向扫描电极组驱动部Bbw提供负副初始化脉冲(w=2、3、…、k)。其结果,扫描电极组驱动部Bb1、Bbw分别向各扫描电极组SCg1、SCg2提供负副初始化脉冲(w=2、3、…、k)。由此,负初始化波形生成电路51,虽然是1个,但也能与k组结构一样获得与具备k个时相同的效果。 
并且,在副初始化期间TI1,正初始化波形生成电路54能够对共通的k组提供正副初始化脉冲。维持脉冲产生电路53也同样在维持期间TU,能够对共通的k组提供维持脉冲。由此,虽然正初始化波形生成电路54及维持脉冲产生电路53分别为1个,但也能与k组结构一样获得与分别具备k个时相同的效果。 
而且,在副扫描期间TC1,第1组的非选择电位是扫描基准电位Vnd,但在副扫描期间TCFw,各个第w组的非选择电位为基准增加电位Vpa(w=2、3、…、k)。由此,与第1组相比,能够将第w组的非选择电位提高仅扫描峰值电压Vad(w=2、3、…、k)。 
在k组结构中,如上所述,在第w组能够充分使基准增加电位Vpa比扫描电位Vnd高。所以根据与实施方式1相同的理由,就能使放电单元内的壁电荷的中和为最低限度,很难产生寻址错误(w=2、3、…、k)。由此,能够进行稳定的驱动,能够较高的设定PDP的周围温度。此外,由于PDP驱动电路不需要高电压化,所以能够削减高耐电压的电路部件,由于电源电压的下降而减少了消耗电力。 
在此,即使在实施方式1或实施方式4的任意一个实施方式中,在第1组都不能设定增加电位Vpa。因此,在扫描电极组SCg1内的各扫描电极当中,对于在副扫描期间TC1的最终附近被提供扫描脉冲的扫描电极而言,就不能忽略扫描待机期间。在此,扫描待机时间是当壁电荷在初始化期间ST被储存后、到在写入期间Tw扫描脉冲被提供之前的期间(w=2、3、…、k)。在实施方式4中,相比于实施方式1,由于能够将扫描电极的总数的分割数增加到3组以上,所以对于扫描电极组SCg1,就能够比实施方式1更加缩短扫描待机期间。由此,即使对于扫描电极组SCg1而言,也能够获得接近上述的扫描电极组SCgw(w=2、3、…、k)中的增加电位Vpa的效果。 
如上所述,即使是k组结构,由于电路量不需要为k组,就缩小了PDP驱动电路的设置面积。并且,通过这样的电路量的减少及耐电压部件的减少,提高了成本下降的效果。 
再有,即使在实施方式4中,由于能够实现实施方式2或3那样的结构,此时的工作及效果也与实施方式2或3相同,所以省略说明。 
在上文中,到此为止的实施方式的说明全部是将本发明具体化的例子,本发明不限于这些例子,本领域普通技术人员使用本发明的技术就能够容易地展开结构的各种例子。 
工业上的可利用性 
本发明可利用于等离子显示面板驱动电路及等离子显示装置中。 

Claims (19)

1.一种等离子显示面板驱动电路,其中将等离子显示面板中所包含的多个扫描电极至少分割为第1扫描电极组及第2扫描电极组,在扫描期间提供扫描脉冲,该驱动电路包括:
A)扫描峰值电位生成部,用于生成表示扫描脉冲电位的扫描峰值电位;
B)第1扫描部,在上述扫描期间内的第1副扫描期间,根据上述扫描峰值电位生成上述扫描脉冲,并提供给上述第1扫描电极组;
C)第2扫描部,在上述扫描期间的上述第1副扫描期间后的第2副扫描期间,根据来自上述扫描峰值电位生成部的上述扫描峰值电位生成上述扫描脉冲,提供给上述第2扫描电极组;以及
D)组间开关部,通过在上述第2副扫描期间被接通,向上述第2扫描部提供来自上述扫描峰值电位生成部的上述扫描峰值电位,
a)上述第1扫描部包括:
a1)第1开关部组;和
a2)第1扫描基准电压源,其是与上述扫描峰值电位生成部连接的电压源,用于生成预定的扫描基准电压,
b)在上述第1副扫描期间,上述第1扫描基准电压源的一端被设定在来自上述扫描峰值电位生成部的上述扫描峰值电位,其他端被设定在扫描基准电位,该扫描基准电位表示比上述扫描峰值电位仅高上述扫描基准电压的扫描脉冲基极电位,
c)上述第1开关部组,在上述第1副扫描期间,切换上述第1扫描基准电压源的一端和其他端,并且通过顺次输出上述扫描峰值电位和上述扫描基准电位,来生成上述扫描脉冲,
d)上述第2扫描部包括:
d1)第2开关部组;和
d2)第2扫描基准电压源,其生成上述扫描基准电压,
e)上述组间开关部,被连接在上述第1扫描基准电压源的一端和上述第2扫描基准电压源的一端之间,
f)在上述第2副扫描期间,上述第2扫描基准电压源的一端被设定在来自上述组间开关部的上述扫描峰值电位,其他端被设定在上述扫描基准电位,
g)上述第2开关部组,在上述第2副扫描期间,切换上述第2扫描基准电压源的一端和其他端,并且通过顺次输出上述扫描峰值电位和上述扫描基准电位,来生成上述扫描脉冲。
2.根据权利要求1所述的等离子显示面板驱动电路,其特征在于,上述组间开关部,在上述第1副扫描期间被断开。
3.根据权利要求1所述的等离子显示面板驱动电路,其特征在于,还具有:
维持脉冲生成部,生成维持脉冲;
第1组开关部,其是在上述维持脉冲生成部和上述第1扫描基准电压源的一端之间连接的开关部,用于通过在维持期间被接通,向上述第1扫描部提供来自上述维持脉冲生成部的上述维持脉冲;和
第2组开关部,其是在上述维持脉冲生成部和上述第2扫描基准电压源的一端之间连接的开关部,用于通过在上述维持期间被接通,向上述第2扫描部提供来自上述维持脉冲生成部的上述维持脉冲,
上述第1扫描部,在上述维持期间,向上述第1扫描电极组提供来自上述第1组开关部的上述维持脉冲,
上述第2扫描部,在上述维持期间,向上述第2扫描电极组提供来自上述第2组开关部的上述维持脉冲。
4.根据权利要求3所述的等离子显示面板驱动电路,其特征在于,
在上述扫描期间断开上述第1组开关部,
在上述第2副扫描期间断开上述第2组开关部。
5.根据权利要求3所述的等离子显示面板驱动电路,其特征在于,
在上述维持期间,断开上述组间开关部。
6.根据权利要求3所述的等离子显示面板驱动电路,其特征在于,
还具有第1初始化部,其是与所述第1组开关部的一端连接的初始化部,生成用于形成初始化脉冲的至少一部分的第1副初始化脉冲,
所述第1初始化部,在初始化期间内的第1副初始化期间,生成单调增加地上升到初始化峰值电位的上述第1副初始化脉冲,上述初始化峰值电位表示上述初始化脉冲的最高的电位,
上述第1组开关部,通过在上述第1副初始化期间被接通,向上述第1扫描部提供来自上述第1初始化部的上述第1副初始化脉冲,
上述第2组开关部,通过在上述第1副初始化期间被接通,向上述第2扫描部提供上述第1副初始化脉冲,
上述第1扫描部,在上述第1副初始化期间,向上述第1扫描电极组提供来自上述第1组开关部的上述第1副初始化脉冲,
上述第2扫描部,在上述第1副初始化期间,向上述第2扫描电极组提供来自上述第2组开关部的上述第1副初始化脉冲。
7.根据权利要求6所述的等离子显示面板驱动电路,其特征在于,
上述扫描峰值电位,相对于上述初始化峰值电位,其反极性且绝对值小。
8.根据权利要求6所述的等离子显示面板驱动电路,其特征在于,
上述组间开关部,在上述第1副初始化期间被断开。
9.根据权利要求6所述的等离子显示面板驱动电路,其特征在于,
还具有第2初始化部,其是与所述第1扫描基准电压源的一端连接的初始化部,生成用于形成上述初始化脉冲的至少一部分的第2副初始化脉冲,
所述第2初始化部,在上述初始化期间的上述第1副初始化期间后的第2副初始化期间,生成单调减少地下降到上述扫描峰值电位的第2副初始化脉冲,
上述第1扫描部,在上述第2副初始化期间,向上述第1扫描电极组提供上述第2副初始化脉冲,
上述组间开关部,通过在上述第2副初始化期间被接通,向上述第2扫描部提供来自上述第2初始化部的上述第2副初始化脉冲,
上述第2扫描部,在上述第2副初始化期间,向上述第2扫描电极组提供来自上述组间开关部的上述第2副初始化脉冲。
10.根据权利要求9所述的等离子显示面板驱动电路,其特征在于,
上述第1组开关部和上述第2组开关部,在上述第2副初始化期间被断开。
11.根据权利要求3所述的等离子显示面板驱动电路,其特征在于,
还具有偏置电位生成部,其是与上述第2组开关部和上述第2扫描部之间的放电路径连接的生成部,用于生成预定的偏置电位,
上述偏置电位生成部,通过在上述第1副扫描期间使上述第2组开关部断开且接通该偏置电位生成部,向上述第2扫描部提供来自上述偏置电位生成部的上述偏置电位,
在上述第1副扫描期间,上述第2扫描基准电压源的一端被设定在来自上述偏置电位生成部的上述偏置电位,其他端被设定在基准增加电位,该基准增加电位表示比上述偏置电位仅高上述扫描基准电压的电位,
上述第2扫描部,在上述第1副扫描期间,输出来自上述第2扫描基准电压源的上述基准增加电位。
12.根据权利要求3所述的等离子显示面板驱动电路,其特征在于,
上述维持脉冲生成部,在上述第1副扫描期间,生成用于表示上述维持脉冲的基极电位的接地电位,
上述第2组开关部,通过在上述第1副扫描期间被接通,向上述第2扫描部提供来自上述维持脉冲生成部的上述接地电位,
在上述第1副扫描期间,上述第2扫描基准电压源的一端被设定在上述接地电位,其他端被设定在基准增加电位,该基准增加电位表示比上述接地电位仅高上述扫描基准电压的电位,
上述第2扫描部,在上述第1副扫描期间,输出来自上述第2扫描基准电压源的上述基准增加电位。
13.根据权利要求1所述的等离子显示面板驱动电路,其特征在于,
还具有偏置电位生成部,其是与上述第2扫描基准电压源的一端连接的生成部,用于生成预定的偏置电位,
在上述第1副扫描期间,上述第2扫描基准电压源的一端被设定在来自上述偏置电位生成部的上述偏置电位,其他端被设定在基准增加电位,该基准增加电位表示比上述偏置电位仅高上述扫描基准电压的电位,
上述第2开关部组,在上述第1副扫描期间,输出来自上述第2扫描基准电压源的上述基准增加电位。
14.根据权利要求1所述的等离子显示面板驱动电路,其特征在于,
上述第1开关部组包括第1高电位侧开关部组和第1低电位侧开关部组,
上述第2开关部组包括第2高电位侧开关部组和第2低电位侧开关部组。
15.根据权利要求14所述的等离子显示面板驱动电路,其特征在于,
上述第1开关部组,在上述第1副扫描期间,通过使上述第1高电位侧开关部组接通和使上述第1低电位侧开关部组断开,输出来自上述第1扫描基准电压源的上述扫描基准电位;在上述第1副扫描期间,通过使上述第1高电位侧开关部组断开和使上述第1低电位侧开关部组接通,输出来自上述第1扫描基准电压源的上述扫描峰值电位,
上述第2开关部组,在上述第2副扫描期间,通过使上述第2高电位侧开关部组接通和使上述第2低电位侧开关部组断开,输出来自上述第2扫描基准电压源的上述扫描基准电位;在上述第2副扫描期间,通过使上述第2高电位侧开关部组断开和使上述第2低电位侧开关部组接通,输出来自上述第2扫描基准电压源的上述扫描峰值电位。
16.一种等离子显示装置,包括:
等离子显示面板,其包含扫描电极、维持电极及数据电极,在扫描电极、维持电极和数据电极的交差部分形成有放电单元;以及
权利要求1记载的等离子显示面板驱动电路,其驱动上述等离子显示面板。
17.根据权利要求16所述的等离子显示装置,其特征在于,上述等离子显示面板在上述放电单元内填充含有氙的放电气体,上述放电气体中的氙分压是7%以上。
18.根据权利要求16所述的等离子显示装置,其特征在于,在上述扫描期间,上述等离子显示面板驱动电路根据对各扫描电极依次提供扫描脉冲的单扫描方式进行驱动。
19.根据权利要求16所述的等离子显示装置,其特征在于,上述等离子显示面板由100万个以上的像素构成。
CN2007800013211A 2007-01-24 2007-12-20 等离子显示面板驱动电路及等离子显示装置 Expired - Fee Related CN101356562B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2007013605 2007-01-24
JP013605/2007 2007-01-24
PCT/JP2007/074493 WO2008090700A1 (ja) 2007-01-24 2007-12-20 プラズマディスプレイパネル駆動回路およびプラズマディスプレイ装置

Publications (2)

Publication Number Publication Date
CN101356562A CN101356562A (zh) 2009-01-28
CN101356562B true CN101356562B (zh) 2010-12-01

Family

ID=39644276

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2007800013211A Expired - Fee Related CN101356562B (zh) 2007-01-24 2007-12-20 等离子显示面板驱动电路及等离子显示装置

Country Status (5)

Country Link
US (1) US8384622B2 (zh)
JP (1) JP4226648B2 (zh)
KR (1) KR100942877B1 (zh)
CN (1) CN101356562B (zh)
WO (1) WO2008090700A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5023791B2 (ja) * 2007-04-25 2012-09-12 パナソニック株式会社 プラズマディスプレイ装置
JPWO2009157180A1 (ja) * 2008-06-26 2011-12-08 パナソニック株式会社 プラズマディスプレイパネルの駆動回路およびプラズマディスプレイ装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1750078A (zh) * 2004-04-15 2006-03-22 松下电器产业株式会社 等离子显示面板驱动器及等离子显示器

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3087840B2 (ja) 1997-09-22 2000-09-11 日本電気株式会社 プラズマディスプレイの駆動方法
KR100277300B1 (ko) * 1997-12-31 2001-01-15 황기웅 교류형플라즈마방전표시기의전력회수구동회로
JP3640527B2 (ja) * 1998-05-19 2005-04-20 富士通株式会社 プラズマディスプレイ装置
JP3353822B2 (ja) * 1999-04-07 2002-12-03 日本電気株式会社 プラズマディスプレイパネルの駆動方法及び駆動装置
JP3511495B2 (ja) * 2000-03-13 2004-03-29 富士通株式会社 Ac型pdpの駆動方法および駆動装置
JP5109216B2 (ja) * 2001-07-31 2012-12-26 パナソニック株式会社 プラズマディスプレイ装置
KR100509609B1 (ko) * 2004-03-30 2005-08-22 삼성에스디아이 주식회사 디스플레이 패널구동방법 및 장치
WO2005119637A1 (ja) 2004-06-02 2005-12-15 Matsushita Electric Industrial Co., Ltd. プラズマディスプレイパネル駆動装置及びプラズマディスプレイ
US20070115219A1 (en) 2005-11-22 2007-05-24 Matsushita Electric Industrial Co., Ltd. Apparatus for driving plasma display panel and plasma display
US7583033B2 (en) 2006-02-06 2009-09-01 Panasonic Corporation Plasma display panel driving circuit and plasma display apparatus
US20070188416A1 (en) 2006-02-16 2007-08-16 Matsushita Electric Industrial Co., Ltd. Apparatus for driving plasma display panel and plasma display
US20070188415A1 (en) 2006-02-16 2007-08-16 Matsushita Electric Industrial Co., Ltd. Apparatus for driving plasma display panel and plasma display
JP4937635B2 (ja) 2006-05-16 2012-05-23 パナソニック株式会社 プラズマディスプレイパネル駆動回路およびプラズマディスプレイ装置
KR20080034051A (ko) * 2006-10-12 2008-04-18 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1750078A (zh) * 2004-04-15 2006-03-22 松下电器产业株式会社 等离子显示面板驱动器及等离子显示器

Non-Patent Citations (7)

* Cited by examiner, † Cited by third party
Title
JP特开2000-047636A 2000.02.18
JP特开2000-293136A 2000.10.20
JP特开2001-255848A 2001.09.21
JP特开2003-043989A 2003.02.14
JP特开2004-029412A 2004.01.29
JP特开平11-327503A 1999.11.26
JP特开平11-95717A 1999.04.09

Also Published As

Publication number Publication date
JPWO2008090700A1 (ja) 2010-05-13
KR20080083260A (ko) 2008-09-17
US20100149220A1 (en) 2010-06-17
WO2008090700A1 (ja) 2008-07-31
CN101356562A (zh) 2009-01-28
KR100942877B1 (ko) 2010-02-19
JP4226648B2 (ja) 2009-02-18
US8384622B2 (en) 2013-02-26

Similar Documents

Publication Publication Date Title
JP2976923B2 (ja) 容量性負荷の駆動装置
KR100303925B1 (ko) 플라즈마디스플레이장치
US6072447A (en) Plasma display panel drive circuit provided with series resonant circuits
US20030197696A1 (en) Predrive circuit, drive circuit and display device
KR20030089415A (ko) 용량성 부하 구동 회로 및 플라즈마 디스플레이 장치
KR20080015141A (ko) 플라즈마 디스플레이 장치
CN100458894C (zh) 等离子体显示装置
JPH08278765A (ja) プラズマディスプレイパネルの駆動回路
US6211865B1 (en) Driving apparatus of plasma display panel
EP1755101B1 (en) Plasma display apparatus
US7642994B2 (en) Plasma display
CN101356562B (zh) 等离子显示面板驱动电路及等离子显示装置
EP1801771A1 (en) Apparatus and method for driving display panel
KR19980064635A (ko) 표면 방전형 플라즈마 디스플레이 장치
TW200931368A (en) Plasma display panel driving device, driving method thereof and plasma display device
JP2005234305A (ja) 容量性負荷駆動回路,その駆動方法及びプラズマディスプレイ装置
EP2282305A1 (en) Method for driving plasma display panel and plasma display device
US20070013615A1 (en) Plasma display apparatus and method of driving the same
KR20030046026A (ko) 플라즈마 디스플레이 패널의 구동장치
KR101046815B1 (ko) 플라즈마 디스플레이 장치
US20080278413A1 (en) Plasma display apparatus
US20060192731A1 (en) Plasma display device
KR100681034B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동방법
KR100710269B1 (ko) 플라즈마 디스플레이 장치
KR100760289B1 (ko) 에너지 회수부를 포함하는 플라즈마 디스플레이 구동장치및 그 방법

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20101201

Termination date: 20141220

EXPY Termination of patent right or utility model