CN101232009B - 用于集成电路模块的安装结构 - Google Patents

用于集成电路模块的安装结构 Download PDF

Info

Publication number
CN101232009B
CN101232009B CN2008100045878A CN200810004587A CN101232009B CN 101232009 B CN101232009 B CN 101232009B CN 2008100045878 A CN2008100045878 A CN 2008100045878A CN 200810004587 A CN200810004587 A CN 200810004587A CN 101232009 B CN101232009 B CN 101232009B
Authority
CN
China
Prior art keywords
integrated circuit
die block
block structure
wiring plate
integrated circuits
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2008100045878A
Other languages
English (en)
Other versions
CN101232009A (zh
Inventor
朴星柱
高基显
尹永
金秀暻
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of CN101232009A publication Critical patent/CN101232009A/zh
Application granted granted Critical
Publication of CN101232009B publication Critical patent/CN101232009B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0237High frequency adaptations
    • H05K1/0246Termination of transmission lines
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/181Printed circuits structurally associated with non-printed electric components associated with surface mounted components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10022Non-printed resistor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10159Memory
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10431Details of mounted components
    • H05K2201/10507Involving several components
    • H05K2201/10522Adjacent components

Abstract

本发明公开一种集成电路模块的安装结构。该结构包括布线板、多个集成电路和至少一个终端电阻电路。布线板具有在至少一个表面上的安装区域。多个集成电路安装在布线板的安装区域中并在第一方向上彼此分开。至少一个终端电阻电路布置在至少两个相邻的集成电路之间,并耦接至多个集成电路中最后一个的输出。

Description

用于集成电路模块的安装结构
技术领域
本发明涉及用于集成电路模块的安装结构,特别是涉及用于安装在布线板上的集成电路模块的安装结构。
背景技术
先进的移动终端或个人电脑可能需要较高速度和/或高容量主存储器,比如,动态随机存取存储器。能够用作个人电脑的主存储器的存储模块可以基于安装在比如印刷电路板(PCB)的布线板上的多个封装存储器芯片。
现有技术存储模块中的工作速度可以由输入/输出数据及命令和地址信号的工作频率来决定。存储装置中的命令和地址信号与输入/输出数据相比可以处理更大的负载,因此,最大工作频率可以由采用的信号线的结构决定。
随着现有技术存储器的工作速度增加,信号线布局已经改变以适应较高的速度。相对更高级的改变是菊花链(daisy-chain)型信道结构。菊花链型信道结构是通过短截线(short-stub)与每个负载耦接的飞越(fly-by)型信道。在该实例中,可以通过使用终端电阻器进行阻抗匹配改进信号线的电特性。
图1示出飞越结构中具有命令/地址线的常规连接结构。在图1中,可以相继地连接单元信号线L1至L3,且单元信号线L3和单元信号线L4可以彼此连接。单元信号线L5可以耦接至DRAM插脚20a。用于阻抗匹配的终端电阻单元Rtt可以连接至存储装置最后的插脚。
如图1所示,在常规飞越(菊花链)结构中,DRAM可以串联连接且终端电阻器位于信号线上。在该实例中,终端电阻器位于存储模块的外部上。在存储模块的这种外部上设置几个无源器件,存储模块可能对抵抗外部冲击较弱。
图2和3示出利用图1的飞越结构的常规双列直插式存储模块(DIMM),其中终端电阻单元30安装在存储模块的侧端口的边缘部分上。参照图2和3,多个DRAM封装20至28和终端电阻单元30可以安装在布线板10上。在图3中,箭头的方向指示图1的信道连接结构。图3描绘从最左的DRAM封装20到最右的DRAM封装28的顺序电连接。终端电阻单元30可以耦接至DRAM封装28的插脚。布线板10可以由具有矩形形状的玻璃态环氧树脂片组成。用于与电系统的母板连接的连接器插脚可以如图2的下部所示地形成。每个都封装有DRAM芯片的DRAM封装20至28可以通过排列在其下部的多个引线或通过球栅格阵列(ball grid array)BGA的连接球分别电连接至布线板10。DRAM封装20至28中的每个可以具有给定的宽度和长度,如图所示。终端电阻单元30所处的部分12的细节如图4所示。
如图1至4所示,当终端电阻单元设置在布线板上时,比如无源器件32或终端电阻单元30的器件可以位于模块的最外部分。结果,终端电阻单元可能物理上相对不牢固。而且,当终端电阻单元开路或短路时,模块和/或采用该模块的电系统可能发生故障。结果,现有技术集成电路模块基于的结构包括与位于存储模块的边缘部分的存储器件一起提供的终端电阻单元。这种集成电路模块可能由于损坏而具有较低的保真度(fidelity)和/或准确性。
发明内容
示例性实施例涉及安装在布线板上的集成电路模块,比如动态随机存取存储器等。例如,示例性实施例涉及集成电路模块中与半导体器件安装在一起的终端电阻器布局。
至少一个示例性实施例提供能够显著减少基于无源器件中的错误的损坏。至少一个其它示例性实施例提供一种终端电阻器布局方法和能够减少或显著减少对安装在集成电路模块上的终端电阻器的损坏的集成电路模块结构。
至少一个其它示例性实施例提供一种终端电阻器布局结构及相应的终端电阻器布局方法,可以抑制和/或防止由处理错误引起的损坏。
根据至少一个示例性实施例,集成电路模块结构可以包括在至少一个表面上具有安装区域的布线板。安装区域可以形成为具有在第一方向的安装长度和在第二方向的安装宽度。多个集成电路封装可以安装在布线板的安装区域中并且可以在第一方向上彼此分开。终端电阻电路可以设置在任何两个相邻的集成电路封装之间并可以耦接至集成电路封装中最后的集成电路封装的输出。
至少一个其它示例性实施例提供一种集成电路模块的结构。在至少该示例性实施例中,电路板可以在至少一个表面上具有安装区域。安装区域可以具有在第一方向的第一安装长度和在第二方向的第一安装宽度。多个集成电路可以安装在布线板的安装区域中。多个集成电路可以在第一方向彼此分开。终端电阻电路可以布置在两个相邻的集成电路之间的空间。终端电阻电路可以耦接至多个集成电路中最后的集成电路的输出。
根据至少一些示例性实施例,集成电路封装可以是易失性存储器件(例如DRAM等)并可以在第一和第二方向具有相同或基本相同的尺寸。布线板可以是多层印刷电路板(PCB),集成电路模块可以具有飞越型电连接结构。
至少一个其它示例性实施例提供在通过在布线板上安装多个存储器件配置存储模块的过程中,设置用于存储模块的终端电阻电路的方法。在该方法的示例性实施例中,终端电阻电路可以设置在除了布线板的边缘区域之外,多个存储器件之间的多个区域中的任何一个上。终端电阻电路可以电耦接至多个存储器件中末端器件的输出。
根据至少一些示例性实施例,根据至少一些示例性实施例的集成电路模块结构和/或布局方法可以减少或显著减少可能施加到模块的终端电阻单元的外部物理冲击和/或处理损坏,从而增加模块的准确性和/或保真度。
附图说明
从附图中所示的示例性实施例的更具体的描述,示例性实施例将变得清楚,附图中相同的附图标记在所有不同的图中代表相同的部分,其中:
图1至4示出常规集成电路模块的结构;
图5至7示出根据示例性实施例的集成电路模块的结构;以及
图8和9示出根据示例性实施例的终端电阻电路的布局。
具体实施方式
现在将参照附图更加充分地描述本发明的各个示例性实施例,在附图中示出本发明的一些示例性实施例。在附图中,为了清楚而放大层的厚度和区域。
这里公开本发明详细的说明性实施例。然而,这里公开的具体结构和功能细节仅仅是出于描述本发明的示例性实施例的目的而代表性的。然而,本发明可以以许多替换的形式实施且不应该认为是仅限于这里阐述的实施例。
因此,虽然本发明的示例性实施例能够有各种修改和替换形式,其实施例以举例的方式在附图中示出并且这里将详细描述。然而,应该理解没有意在将本发明的示例性实施例限制为公开的具体形式,而相反地,本发明的示例性实施例包括落在本发明的范围内的所有修改、等同特征和替换。在所有图的描述中相同的附图标记指代相同的元件。
应该理解尽管这里可能使用术语第一、第二等来描述各种元件,但是这些元件不应被这些术语限制。这些术语仅用于将一个元件与另一个元件区别开。例如,只要不偏离本发明示例性实施例的范围,第一元件可以称为第二元件,并且,类似地,第二元件可以称为第一元件。如在这里使用的,术语“和/或”包括相关列出的项目中一个或多个的任何和所有组合。
应该理解当元件被称为“连接”或“耦接”至另一个元件时,其可以是直接连接或耦接至该另一元件或可以存在中间元件。相反,当元件被称为“直接连接”或“直接耦接”至另一个元件时,不存在中间元件。用于描述元件之间的关系的其它词语应以相似的方式解释(例如,“之间”对“直接之间”,“相邻”对“直接相邻”等)。
这里使用的术语仅为说明具体实施例的目的而不意在限制本发明的示例性实施例。如在这里使用的,单数形式“一”、“一个”和“该”也意在包括复数形式,除非文中清楚地指示。还应被理解的是当术语“包含”、“包含着”、“包括”和/或“包括着”在这里使用时,指定陈述的特征、整数、步骤、操作、元件和/或部件的存在,但不排除一个或多个其它特征、整数、步骤、操作、元件、部件和/或其组合的存在或添加。
也应该注意的是在一些替换实施中,提到的功能/动作可以不以图中提到的顺序发生。例如,顺序示出的两个图可以实际上基本同时执行或有时可以以相反的顺序执行,这依赖于涉及的功能性/动作。图5到7示出根据示例性实施例的集成电路模块的结构。图8和9示出根据示例性实施例的终端电阻的布局。
示例性实施例可以包括设置在内部区域(例如,在存储器件之间)中的终端电阻单元或电路,以减少或显著减少例如源于对于集成电路模块的终端电阻单元的处理错误的损坏。
参照图5和6,集成电路模块可以包括在至少一个表面上具有安装区域的布线板10。安装区域可以具有在第一方向(也称为长度方向)的第一安装长度和在第二方向(也称为宽度方向)的第一安装宽度。长度和宽度方向可以彼此垂直。集成电路模块还可以包括多个集成电路封装20-28和终端电阻单元或电路33。终端电阻电路可以包括多个无源器件,比如电阻器等。
如图6所示,在至少一个表面上具有安装区域的布线板10中,多个集成电路封装20-28可以在第一方向上以彼此间的第一距离设置。在这个示例性配置中,终端电阻电路33可以设置在任何两个相邻的集成电路封装20-28之间。例如,终端电阻电路33可以布置在电路封装27和28之间,并可以连接至最后或末端集成电路封装(例如图6的28)的输出。根据至少这个示例性实施例,终端电阻电路33可以设置在两个相邻的集成电路封装(例如DRAM等)之间,但可以电耦接至末端集成电路封装(例如图6的28)。
集成电路封装20-28中的每个可以是易失性存储器件(例如双数据速率(DDR)动态随机存取存储器(DDR DRAM)等),且可以在第一和/或第二方向上具有相同或基本相同的尺寸。布线板10可以是多层印刷电路板,且集成电路模块可以具有飞越型结构。
参照图5和6,在将比如终端电阻器的无源器件布置于存储器件之间的情况下,可以更好地保护无源器件免受外部、外侧冲击和/或处理损坏。终端电阻可以具有比存储器件封装的台阶更低的台阶,于是,可以被更好地保护而免受物理冲击和/或静电损伤。根据至少一些示例性实施例,集成电路模块可以具有“DRAM→...→DRAM→终端电阻器”的连接结构,且更加物理地耐用。为了补偿常规、顺序的连接,可以增加用于布线的更多导电层,但在示例性实施例中,图7中示出没有增加的导电层的布线结构。
图7示出多层基板的实例,其可以具有类似于或基本类似于图6所示的电连接的电连接,而没有增加的导电层。参照图7,单面模块可以具有包括多个(例如六个)层的PCB结构,其包括多个(例如四个)信号层和两个参考电源/地层。根据图7,可以将往返配线添加到现有的两个内层的布线,且可以将配线添加到其中没有设置存储器件的第六层。常规技术提供在内层内的通孔-至-通孔(Via-to-Via)连接中的单向方案。图7中相反,在通孔-至-通孔连接中提供往返方案。结果,多层印刷电路板的内层具有往返方案通孔-至-通孔连接,且外层具有通孔-至-存储器件(Via-to-Memory Device)的插脚连接。因此,终端电阻电路可以布置在内部区域中而没有增加的导电层。
在于安装板的两面,模块的侧面或表面上布置存储器件(例如,双面)的情况下,外层可以用于往返信号线的布线,且可以提供对于现有内层信号线的附加布局以形成图6所示的布线。根据至少一些示例性实施例的布线方法可以应用于不同于这里讨论的那些的结构。另外,当改变模块的插脚引线和/或布线方向时(例如,左到右,右到左),可以应用示例性实施例。
图8和9示出基于模块的插脚引线、布线方向和/或模块类型的各种布局示例。存储模块可以具有不同的尺寸和/或插脚引线,且可以具有可配置的选项,比如使用缓冲存储器件。在图8和9中,箭头LW1到LW4和LW10到LW13代表信号线的信道连接结构。
图8的布线板10和11可以具有中心进入类型,其中图的箭头LW1通过模块的中心或基本中心的部分进入并顺序地穿过存储器件20至28和终端电阻电路33。箭头LW2可以通过模块的中心或基本中心的部分开始并顺序地穿过存储器件28至20和终端电阻电路33。在布线板12中,图的箭头LW3通过模块的左边部分开始并顺序地穿过存储器件20至28和终端电阻电路33。在布线板13中,箭头LW4在模块的右边部分开始并顺序地穿过存储器件28至20和终端电阻电路33。
图9示出的布线板14、15和16可以应用于具有类似或基本类似的布线结构的任何或所有类型的DIMM结构,比如,其中没有设置缓冲器件的非缓冲结构(UDIMM),具有寄存器/锁相环(PLL)集成电路(IC)的寄存模块(RDIMM),和/或使用AMB(高级存储缓冲器)的全面缓冲DIMM(FBDIMM),小尺寸存储模块(SoDIMM:小外型DIMM)等。示例性实施例可以应用于具有相同或基本相同的信号线结构的所有类型的模块布局和/或布线。
参照图9,在布线板14中,箭头LW10通过模块的中心偏右部分进入并顺序地经过存储器件20至28和终端电阻电路33。在布线板15中,箭头LW11和LW12通过两个相邻的存储器件25和26之间的部分40进入。箭头LW11顺序地经过存储器件24至20和终端电阻电路34。箭头LW12顺序地经过存储器件25至28和终端电阻电路33。如图所示,布线板15的结构可以包括多个终端电阻电路33和34,每个都布置在两个相邻的存储器件之间。虽然示出的为布置在存储器件20和21之间,以及27和28之间,但是终端电阻电路可以布置在任何两个相邻的存储器件之间。
在布线板16中,箭头LW13可以通过中心部分进入并顺序地经过存储器件20至23和终端电阻电路33。
如上所述,在布线板上安装多个存储器件来配置存储模块时,终端电阻可以位于相邻的存储器件之间,并可以电耦接至存储器件中最后的器件的输出。因此,可以减少或显著减少施加到模块的终端电阻电路的外部物理冲击和/或处理损坏以增强模块的保真度。
示例性实施例可以应用到通过使用支撑引脚以给定倾斜将载带式封装(tape carrier package)TCP安装到布线板的安装表面上,来获得更高密度的安装和/或减小布线板的厚度的技术。在终端电阻布局的示例性实施例中,终端电阻可以位于模块的内部区域中。示例性实施例可以通过适当的调整应用到常规技术中。
使用集成电路模块的结构和/或终端电阻器布局方法的示例性实施例,可以减少或显著减少外部物理冲击和/或处理损坏。工作可靠性也可以增加。
对本领域技术人员清晰的是只要不偏离本发明的精神和范围,可以在本发明中进行修改和变化。因此,意图是只要它们在所附权利要求及其等同体的范围内,本发明覆盖本发明的任何这种修改和变化。例如,不仅是终端电阻的位置,而且其它模块器件的位置都可以不同地改变。因此,这些和其它改变和修改视为在由所附权利要求限定的本发明的真正精神和范围内。
在附图和说明书中,已经公开了示例性实施例,并且,虽然采用了特定的术语,它们仅以普通和描述的意义使用而并不是为了限定的目的,本发明的范围在权利要求中阐述。
本专利申请要求2007年1月25日申请的韩国专利申请No.10-2007-0007720的优先权,将其全部内容引用结合于此。

Claims (20)

1.一种集成电路模块结构,包括:
布线板,在至少一个表面具有安装区域,所述安装区域具有在第一方向的第一安装长度和在第二方向的第一安装宽度;
安装在所述布线板的安装区域内的多个集成电路,所述多个集成电路在所述第一方向彼此分开;以及
终端电阻电路,布置在两个相邻的集成电路之间的空间中,所述终端电阻电路耦合至每个信道连接结构中的所述多个集成电路中最后的集成电路的输出,其中在每个信道连接结构中的所述集成电路串联连接。
2.如权利要求1所述的集成电路模块结构,其中所述多个集成电路是集成电路封装。
3.如权利要求2所述的集成电路模块结构,其中所述多个集成电路封装中的每个都是易失性存储器件。
4.如权利要求3所述的集成电路模块结构,其中所述易失性存储器件是双数据速率动态随机存取存储器。
5.如权利要求1所述的集成电路模块结构,其中所述多个集成电路在所述第一方向和所述第二方向的至少之一上具有相同的尺寸。
6.如权利要求1所述的集成电路模块结构,其中所述布线板是多层印刷电路板。
7.如权利要求1所述的集成电路模块结构,其中所述集成电路模块具有飞越型结构。
8.如权利要求1所述的集成电路模块结构,还包括:
布置在另外两个相邻的集成电路之间的间隔的第二终端电阻电路。
9.如权利要求1所述的集成电路模块结构,其中所述多个集成电路是存储器件。
10.如权利要求1所述的集成电路模块结构,其中所述多个集成电路中最后的一个安装在所述布线板在所述第一方向的最左或最右侧。
11.如权利要求9所述的集成电路模块结构,其中所述存储器件是双数据速率存储器。
12.如权利要求9所述的集成电路模块结构,其中所述存储模块具有菊花链型电连接结构。
13.一种为集成电路模块布置终端电阻电路的方法,所述集成电路模块
包括安装在布线板上的多个集成电路,该方法包括:
在至少两个相邻的集成电路之间布置终端电阻电路;以及
将所述终端电阻电路电耦接至每个信道连接结构中的所述多个集成电路中最后一个的输出,,其中在每个信道连接结构中的所述集成电路串联连接。
14.如权利要求13所述的方法,其中所述多个集成电路中的每个是存储器件。
15.如权利要求13所述的方法,其中所述多个集成电路中的所述最后一个安装在所述布线板在第一方向的最左或最右侧。
16.如权利要求14所述的方法,其中所述存储器件是双数据速率存储器。
17.如权利要求14所述的方法,其中所述多个存储器件具有相同的存储容量和封装尺寸。
18.如权利要求13所述的方法,其中所述布线板是多层印刷电路板。
19.如权利要求13所述的方法,其中所述布线板的内层具有往返通孔至通孔连接,并且所述布线板的外层具有通孔-至-存储器件插脚连接。
20.如权利要求13所述的方法,其中所述集成电路模块是UDIMM、RDIMM、FBDIMM和SoDIMM之一。
CN2008100045878A 2007-01-25 2008-01-25 用于集成电路模块的安装结构 Expired - Fee Related CN101232009B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020070007720A KR100834826B1 (ko) 2007-01-25 2007-01-25 취급손상을 줄인 집적회로 모듈의 구조 및 모듈의 종단저항 배치방법
KR7720/07 2007-01-25

Publications (2)

Publication Number Publication Date
CN101232009A CN101232009A (zh) 2008-07-30
CN101232009B true CN101232009B (zh) 2012-01-18

Family

ID=39666969

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2008100045878A Expired - Fee Related CN101232009B (zh) 2007-01-25 2008-01-25 用于集成电路模块的安装结构

Country Status (4)

Country Link
US (3) US7919841B2 (zh)
JP (1) JP2008182246A (zh)
KR (1) KR100834826B1 (zh)
CN (1) CN101232009B (zh)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100834826B1 (ko) * 2007-01-25 2008-06-03 삼성전자주식회사 취급손상을 줄인 집적회로 모듈의 구조 및 모듈의 종단저항 배치방법
US20130335909A1 (en) * 2012-06-18 2013-12-19 Samsung Electronics Co., Ltd. Memory apparatus and electronic apparatus
JP2014054718A (ja) 2012-09-14 2014-03-27 Seiko Epson Corp 電子装置
KR101984734B1 (ko) * 2012-11-16 2019-06-03 삼성디스플레이 주식회사 신축성 베이스 플레이트와 그것을 사용한 신축성 유기 발광 표시 장치 및 그 제조방법
KR20150031963A (ko) 2013-09-17 2015-03-25 삼성전자주식회사 메모리 모듈 및 그것의 제조 방법
USD733145S1 (en) * 2014-03-14 2015-06-30 Kingston Digital, Inc. Memory module
USD735201S1 (en) * 2014-07-30 2015-07-28 Kingston Digital, Inc. Memory module
JP2016051784A (ja) * 2014-08-29 2016-04-11 マイクロン テクノロジー, インク. 半導体モジュール
KR102433013B1 (ko) 2015-08-11 2022-08-17 삼성전자주식회사 메모리 모듈 및 이를 갖는 솔리드 스테이트 디스크
CA169446S (en) * 2016-01-22 2017-02-21 Shenzhen Longsys Electronics Co Ltd Ssd storage module
USD868069S1 (en) * 2017-06-29 2019-11-26 V-Color Technology Inc. Memory device
USD897345S1 (en) * 2018-12-07 2020-09-29 Sung-Yu Chen Double-data-rate SDRAM card
USD954061S1 (en) * 2018-12-07 2022-06-07 Sung-Yu Chen Double-data-rate SDRAM card
TWI795644B (zh) * 2020-06-02 2023-03-11 大陸商上海兆芯集成電路有限公司 電子總成

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000208905A (ja) * 1999-01-14 2000-07-28 Nec Corp プリント基板
CN1271248A (zh) * 1999-04-21 2000-10-25 日本电气株式会社 印刷线路板
US6556413B1 (en) * 1999-12-30 2003-04-29 Square D Company Method of providing electrical current to a contactor circuit
JP2005150154A (ja) * 2003-11-11 2005-06-09 Sharp Corp 半導体モジュールとその実装方法

Family Cites Families (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5164916A (en) * 1992-03-31 1992-11-17 Digital Equipment Corporation High-density double-sided multi-string memory module with resistor for insertion detection
US5270964A (en) * 1992-05-19 1993-12-14 Sun Microsystems, Inc. Single in-line memory module
US5687330A (en) * 1993-06-18 1997-11-11 Digital Equipment Corporation Semiconductor process, power supply and temperature compensated system bus integrated interface architecture with precision receiver
US5654653A (en) * 1993-06-18 1997-08-05 Digital Equipment Corporation Reduced system bus receiver setup time by latching unamplified bus voltage
US5657456A (en) * 1993-06-18 1997-08-12 Digital Equipment Corporation Semiconductor process power supply voltage and temperature compensated integrated system bus driver rise and fall time
US6130475A (en) 1993-12-07 2000-10-10 International Business Machines Corporation Clock distribution system for synchronous circuit assemblies
JP3438375B2 (ja) * 1994-02-15 2003-08-18 株式会社日立製作所 信号伝送装置及び信号受信モジュール
US5513135A (en) * 1994-12-02 1996-04-30 International Business Machines Corporation Synchronous memory packaged in single/dual in-line memory module and method of fabrication
IN188196B (zh) * 1995-05-15 2002-08-31 Silicon Graphics Inc
US5768173A (en) * 1995-11-11 1998-06-16 Samsung Electronics Co., Ltd. Memory modules, circuit substrates and methods of fabrication therefor using partially defective memory devices
JP3718008B2 (ja) * 1996-02-26 2005-11-16 株式会社日立製作所 メモリモジュールおよびその製造方法
US5896346A (en) * 1997-08-21 1999-04-20 International Business Machines Corporation High speed and low cost SDRAM memory subsystem
US6067594A (en) * 1997-09-26 2000-05-23 Rambus, Inc. High frequency bus system
US6144576A (en) * 1998-08-19 2000-11-07 Intel Corporation Method and apparatus for implementing a serial memory architecture
JP2000122761A (ja) 1998-10-14 2000-04-28 Hitachi Ltd バスシステム及びそれを用いたメモリシステム
US7269765B1 (en) * 2000-04-13 2007-09-11 Micron Technology, Inc. Method and apparatus for storing failing part locations in a module
KR100351053B1 (ko) * 2000-05-19 2002-09-05 삼성전자 주식회사 종단저항을 내장하는 메모리 모듈 및 이를 포함하여 다중채널구조를 갖는 메모리 모듈
US6715014B1 (en) 2000-05-25 2004-03-30 Hewlett-Packard Development Company, L.P. Module array
US6522011B1 (en) 2000-08-15 2003-02-18 Micron Technology, Inc. Low capacitance wiring layout and method for making same
JP2002132402A (ja) * 2000-10-20 2002-05-10 Mitsubishi Electric Corp 負荷調整ボード及び情報処理装置
KR100391990B1 (ko) 2001-06-14 2003-07-22 삼성전자주식회사 직렬 버스 구조의 메모리 모듈들을 구비한 정보 처리 시스템
JP2003044189A (ja) 2001-07-30 2003-02-14 Fujitsu Ltd 情報処理装置及び回路基板並びにモジュール接続方法
US6751113B2 (en) 2002-03-07 2004-06-15 Netlist, Inc. Arrangement of integrated circuits in a memory module
KR100513422B1 (ko) * 2003-11-13 2005-09-09 삼성전자주식회사 집적회로 모듈의 구조
US20050166330A1 (en) * 2004-01-31 2005-08-04 Williams Carla M. Particulate filler mattress
JP4454388B2 (ja) 2004-05-20 2010-04-21 日本電気株式会社 半導体モジュール
US7579687B2 (en) * 2004-09-03 2009-08-25 Entorian Technologies, Lp Circuit module turbulence enhancement systems and methods
DE102005051998B3 (de) * 2005-10-31 2007-01-11 Infineon Technologies Ag Halbleiterspeichermodul
KR100834826B1 (ko) * 2007-01-25 2008-06-03 삼성전자주식회사 취급손상을 줄인 집적회로 모듈의 구조 및 모듈의 종단저항 배치방법
KR20090045773A (ko) * 2007-11-02 2009-05-08 주식회사 하이닉스반도체 고속으로 동작하는 반도체 장치의 지연 고정 회로
KR100948079B1 (ko) * 2008-09-10 2010-03-16 주식회사 하이닉스반도체 반도체 메모리 장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000208905A (ja) * 1999-01-14 2000-07-28 Nec Corp プリント基板
CN1271248A (zh) * 1999-04-21 2000-10-25 日本电气株式会社 印刷线路板
US6556413B1 (en) * 1999-12-30 2003-04-29 Square D Company Method of providing electrical current to a contactor circuit
JP2005150154A (ja) * 2003-11-11 2005-06-09 Sharp Corp 半導体モジュールとその実装方法

Also Published As

Publication number Publication date
US8399301B2 (en) 2013-03-19
KR100834826B1 (ko) 2008-06-03
US20110165736A1 (en) 2011-07-07
US7919841B2 (en) 2011-04-05
US20080179649A1 (en) 2008-07-31
CN101232009A (zh) 2008-07-30
US20110163418A1 (en) 2011-07-07
JP2008182246A (ja) 2008-08-07

Similar Documents

Publication Publication Date Title
CN101232009B (zh) 用于集成电路模块的安装结构
US7468893B2 (en) Thin module system and method
US7511968B2 (en) Buffered thin module system and method
US7324352B2 (en) High capacity thin module system and method
US6891729B2 (en) Memory module
US7616452B2 (en) Flex circuit constructions for high capacity circuit module systems and methods
US7768796B2 (en) Die module system
US7606040B2 (en) Memory module system and method
US20110127671A1 (en) Semiconductor device
US20030090879A1 (en) Dual inline memory module
JP2008541424A (ja) 大容量の薄型モジュールシステム及び方法
KR20080006016A (ko) 메모리 모듈 시스템 및 방법
US20080032446A1 (en) combination heat dissipation device with termination and a method of making the same
US20080045052A1 (en) Planar Array Contact Memory Cards
US8520422B2 (en) Semiconductor modules and signal line layout methods thereof
US20040201968A1 (en) Multi-bank memory module
KR100810613B1 (ko) 개별소자들의 개선된 배치 구조를 갖는 메모리 모듈
US20090180260A1 (en) Memory module, method for manufacturing a memory module and computer system
US20070224854A1 (en) Memory module, method of manufacturing a memory module and computer system
US20080225503A1 (en) Electronic system with integrated circuit device and passive component

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20120118

Termination date: 20150125

EXPY Termination of patent right or utility model