CN101213501A - 存储卡用输入输出装置及其控制方法 - Google Patents

存储卡用输入输出装置及其控制方法 Download PDF

Info

Publication number
CN101213501A
CN101213501A CNA2006800149645A CN200680014964A CN101213501A CN 101213501 A CN101213501 A CN 101213501A CN A2006800149645 A CNA2006800149645 A CN A2006800149645A CN 200680014964 A CN200680014964 A CN 200680014964A CN 101213501 A CN101213501 A CN 101213501A
Authority
CN
China
Prior art keywords
signal
data
input
transfer
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2006800149645A
Other languages
English (en)
Other versions
CN100568159C (zh
Inventor
黑田尚志
田边弘树
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Publication of CN101213501A publication Critical patent/CN101213501A/zh
Application granted granted Critical
Publication of CN100568159C publication Critical patent/CN100568159C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/08Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers from or to individual record carriers, e.g. punched card, memory card, integrated circuit [IC] card or smart card
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K17/00Methods or arrangements for effecting co-operative working between equipments covered by two or more of main groups G06K1/00 - G06K15/00, e.g. automatic card files incorporating conveying and reading operations

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Information Transfer Systems (AREA)

Abstract

本发明的目的在于提供一种可以将方向信号的结构简化的存储卡用输入输出装置,该方向信号为主机控制器对各数据信号控制传送方向时而产生的。具有:将从主机控制器(1)输入的数据信号向存储卡(3)输出的驱动器电路(24);将从存储卡(3)输入的数据信号向主机控制器(1)输出的驱动器电路(25);传送方向控制部(27),对于通过共通使用于针对驱动器电路(24)的数据信号的输入以及来自驱动器电路(25)的数据信号的输出的两个以上的输入输出端子而分别传送的数据信号,切换各数据信号的传送方向;模式寄存器(29),可改写地传送方向信息。传送方向控制部(27)根据来自主机控制器(1)的方向信号及传送方向信息切换数据信号的传送方向。

Description

存储卡用输入输出装置及其控制方法
技术领域
本发明涉及存储卡用电平转换器及其控制方法,特别涉及进行在具有存储卡型接口的输入输出装置与主机控制器之间所传送的信号的输入输出的电平转换器等存储卡用输入输出装置的改良。
背景技术
近年来,对于控制LCD控制器或对存储卡进行读写的主机控制器来说,由于处理速度的高速化或降低功耗的要求而谋求工作电压的低电压化。另一方面,对于SD(Secure Digital:注册商标)卡等存储卡或其外围设备用的输入输出卡来说,从确保与各种设备的互换性的观点来看,以使用比主机控制器的工作电压高的信号电压进行工作的方式进行标准化的情况很普遍。因此,以往一直使用对信号电压进行变换的电平转换器。通常,存储卡及输入输出卡根据从主机控制器提供的时钟信号进行工作,在电平转换器中,进行对从主机控制器输入的时钟信号进行电压变换并向存储卡或输入输出卡输出的工作。
在主机控制器向存储卡写入数据时,与时钟信号一起,来自主机控制器的控制信号及数据信号利用电平转换器进行电压变换(升压)并向存储卡输出。此外,主机控制器读取存储在存储卡内的数据时,利用电平转换器对来自存储卡的控制信号及数据信号进行电压变换(降压)并向主机控制器输出。这样,在存储卡及主机控制器之间的电平转换器中,必须在双向传送数据信号,因而进行切换数据信号的传送方向的控制。
具体地说,根据传送方向设置对传送数据信号的信号线进行驱动的驱动器电路,根据来自规定以数据为单位的传送方向的主机控制器的方向信号切换各驱动器电路。
而且,专利文献1中描述了一种LSI,该LSI不需要来自外部的指示,能够读取设定工作模式的工作模式设定信号。该专利文献1描述的LSI中公示了根据来自存储控制部的控制信号切换双向缓冲器的输入输出方向的技术。
专利文献1:特开平11-273380号公报
一般地说,在SD卡等存储卡中,可以根据其规格规定按照每个数据信号的输入输出端子的输入输出方向控制不同的多个工作模式。例如,在SD卡中有以1位输入输出数据的模式或以4位输入输出数据的模式,SDIO卡(外围设备用的输入输出卡)中还有读取等待(Read Wait)功能对应模式或非对应模式。该读取等待功能是主机控制器从输入输出卡中读取数据时使输入输出卡中暂时停止数据的输出的功能,将用于指示输出停止的控制信号从主机控制器向输出输出卡传送。使用一条用于传送数据信号的信号线,与其他信号线中的数据信号的传送方向无关地传送该控制信号。因此,在如上所述的现有的电平转换器等的存储卡用输入输出装置中,需要对应于存储卡或输入输出卡中的多个工作模式的任意一个,因而存在必须按照每个数据信号准备方向信号的问题。即,存在主机控制器必须对于按每位的各数据信号生成根据针对存储卡的数据的读写进行变化的方向信号这一问题。还存在向存储卡用输入输出装置输入按每个数据信号的方向信号时,存储卡用输入输出装置的端子数增加的问题。
发明内容
本发明是鉴于上述原因而进行的,其目的在于提供一种存储卡用输入输出装置及其控制方法,可以将主机控制器对于按照每位的各数据信号在控制传送方向时产生的控制信号的结构简化。
本发明的存储卡用输入输出装置是进行在具有存储卡型接口的输入输出装置与主机控制器之间所传送的信号的输入输出的装置,具有:第1驱动器电路,将从主机控制器输入的数据信号向输入输出装置输出;第2驱动器电路,将从所述输入输出装置输入的数据信号向所述主机控制器输出;传送方向控制单元,对于通过两个以上的输入输出端子分别进行传送的所述数据信号,切换各数据信号的传送方向,该两个以上的输入输出端子共同使用于针对所述第一驱动器电路的数据信号的输入以及来自所述第二驱动器电路的数据信号的输出;传送方向信息存储单元,可改写地存储传送方向信息,其中所述传送方向控制单元根据来自所述主机控制器的方向信号以及所述传送方向信息,切换数据信号的传送方向。此处,所谓存储卡型接口是利用与存储卡相同结构或相同协议进行工作的接口。作为具有这样接口的的输入输出装置,例如,可以使用SDIO卡(Secure Digital Input/Output Card:安全数字输入输出卡)等外围设备用的输入输出卡或HDD(Hard Disk Drive:硬盘驱动器)等大容量存储器装置。
在该存储卡用输入输出装置中,利用第1驱动器电路将从主机控制器输入的数据信号向输入输出装置输出,利用第2驱动器电路将从输入输出装置输入的数据信号向主机控制器输出。此时,对于通过被使用于针对各驱动器电路的数据信号的输入输出的多个输入输出端子分别被传送的数据信号,根据来自主机控制器的方向信号与可改写地存储的传送方向信息,对各数据信号的传送方向进行切换。利用这样的结构,预先存储对应于存储卡或输入输出卡的工作模式的传送方向信息存储,由此,对于每位的各数据信号,根据传送方向信息指定不需要在特定的工作模式中根据数据切换传送方向的数据信号的传送方向,所以,因而不需要每个数据信号的方向信号,可切换传送方向。因而,可将主机控制器对于每位的各数据信号在控制传送方向时生成的方向信号的结构简化。此外,即使在主机控制器准备每个数据信号的方向信号的情况下,也可以减少向存储卡用输入输出装置输入的方向信号的数量。
对于本发明的存储卡用输入输出装置来说,除了上述结构,上述第1驱动器电路由使信号电压升压的电压变换电路构成,上述第2驱动器电路由使信号电压降压的电压变换电路构成。
对于本发明的存储卡用输入输出装置来说,除了上述结构,具有传送方向信息改写单元,根据从上述主机控制器输入的传送方向信息更新数据,对上述传送方向信息进行改写。此处,上述传送方向信息更新数据例如通过串行接口从主机控制器输入。或者,代替串行接口,也可以通过并行总线进行输入。
在本发明的存储卡用输入输出装置的控制方法中,该存储卡用输入输出装置由将从主机控制器输入的数据信号向存储卡输出的第1驱动器电路和将从所述存储卡输入的数据信号向所述主机控制器输出的第2驱动器电路构成,其特征在于,该方法由以下两个步骤构成:传送方向信息写入步骤,根据从所述主机控制器输入的传送方向信息更新数据,向寄存器写入传送方向信息;传送方向切换步骤,对于通过两个以上的输入输出端子分别进行传送的所述数据信号,根据来自所述主机控制器的方向信号以及所述传送方向信息,切换各数据信号的传送方向,该两个以上的输入输出端子共同使用于针对所述第一驱动器电路的数据信号的输入以及来自所述第二驱动器电路的数据信号的输出。
根据本发明的存储卡用输入输出装置及其控制方法,不需要每个数据信号的方向信号就可切换传送方向,因而可以将主机控制器在对于每位各数据信号控制传送方向时生成的方向信号的结构简化。此外,即使在主机控制器准备每个数据信号的方向信号的情况下,也可以减少向存储卡用输入输出装置输入的方向信号的数量。
附图说明
图1是示出包括本发明的实施方式的存储卡用输入输出装置的数据传送系统的概略结构的一例的方框图。
图2是示出图1的数据传送系统的主要部分的结构例的电路图,示出电平转换器2。
图3是示出图2的电平转换器的工作的一例的图,示出与数据信号DAT0~DAT3相关的传送方向的控制模式的一例。
图4示出与图2的电平转换器连接的存储卡的各模式的DAT0~DAT3的端子状态的一例。
图5是示出图2的电平转换器的工作的一例的图,示出每个存储卡的工作模式的传送方向的控制方法的一例。
图6是示出图2的电平转换器的工作的其他例子的图,示出4位(有RW)模式省略时的信号状态。
图7是示出图1的数据传送系统的工作的一例的流程图。
具体实施方式
图1是示出包括本发明实施方式的存储卡用输入输出装置的数据传送系统的概略结构的一例的方框图。在该图中,示出由作为存储卡用输入输出装置的一例的电平转换器2与通过该电平转换器2彼此进行通信的主机控制器1以及存储卡2构成的系统整体。本实施方式的电平转换器2设置在LCD(Liquid Crystal Display:液晶显示器)控制器等应用芯片内,进行在存储卡3及主机控制器1之间所传送的信号的输入输出。
主机控制器1是对存储卡3进行数据的读取及写入的控制装置,进行时钟信号CLK、指令信号CMD、数据信号DAT0~DAT3、指令方向信号CMDDIR、数据方向信号DATDIR及传送方向信息更新数据的生成。
由主机控制器1所生成的时钟信号CLK是为了在存储卡3与主机控制器1之间进行指令信号CMD、数据信号DAT0~DAT3的收发而从主机控制器1提供的同步信号。此外,作为在主机控制器1与存储卡3之间进行收发的指令信号CMD,能够从主机控制器1向存储卡3发送指示工作模式的切换、数据的写入及读取等的控制信号,能够从存储卡3向主机控制器1发送针对来自主机控制器1的指示的响应信号及存储卡信息。指令方向信号CMDDIR是指示指令信号CMD的传送方向的控制信号。
各数据信号DAT0~DAT3是对写入到存储卡3或从存储卡3所读取的数据进行传送的信号,按照每位进行设置。数据方向信号DATDIR是用于指示各数据信号的传送方向的控制信号,规定以数据为单位的传送方向。生成传送方向信息更新数据,作为在设置有电平转换器2的应用芯片内的寄存器例如存储LCD显示的控制信息的寄存器中设定数据用的信号。生成该传送方向信息更新数据,例如作为串行数据,通过串行接口从主机控制器1向电平转换器2输入。而且,也可以通过并行总线代替串行接口将传送方向信息更新数据向电平转换器2传输。
存储卡3是可装卸的小型的非易失性存储装置,根据由主机控制器1提供的时钟信号CLK及指令信号CMD进行工作。例如,可以将SD(Secure Digital:注册商标)卡等半导体存储器内置的卡用作存储卡3,根据需要可以安装在电平转换器2内。此处,说明对存储卡3进行数据的读取及写入的情况下的例子,但若是具有存储卡型接口的输入输出装置,则不特别需要存储卡。此处所谓存储卡型接口是利用与存储卡相同的结构或协议进行工作的接口。作为具有这样的接口的输入输出装置,除存储卡以外,例如可使用SDIO卡等外围设备用的输入输出卡、或HDD(Hard Disk Drive:硬盘驱动器)等大容量存储器装置。对这样的输入输出装置进行数据的读取及写入时也是相同的。
电平转换器2是将在主机控制器1及存储卡3间所传送的信号的信号电压进行变换的电压变换装置,由多个驱动器电路21~25、传送方向控制部26、27、传送方向信息改写部28及模式寄存器29构成。主机控制器1例如在1.8V的工作电压下进行工作。另一方面,对存储卡3进行标准化,以例如在3.0V的信号电压下进行工作。因此,在主机控制器1及存储卡3之间设置进行信号电压的变换的电平转换器2,由此,可在主机控制器1以及存储卡3间进行通信。
驱动器电路21由使信号电压升压的电压变换电路构成,进行使从主机控制器1输入的时钟信号CLK升压并向存储卡3输出的工作。驱动器电路22使从主机控制器1输入的指令信号CMD升压并向存储卡3输出。驱动器电路23进行使从存储卡3输入的指令信号降压并向主机控制器1输入的工作。驱动器电路24使从主机控制器1输入的数据信号升压并向存储卡3输出。驱动器电路25进行使从存储卡3输入的数据信号降压并向主机控制器1输出的动作。驱动器电路24及25按照数据信号DAT0~DAT3的每一个而设置并分别驱动按每位的数据信号。
模式寄存器29是可改写地存储传送方向信息的存储单元。该传送方向信息由指定存储卡3或输入输出卡的工作模式的模式指定信息构成,此处,利用传送方向信息改写部28根据需要进行改写。传送方向信息改写部28根据从主机控制器1输入的传送方向信息更新数据进行改写模式寄存器29的传送方向信息的工作。
传送方向控制部27根据模式寄存器29的传送方向信息与从主机控制器1输入的数据方向信号DATDIR,进行切换各数据信号DAT0~DAT3的传送方向的控制。此处,作为存储卡3或输入输出卡的工作模式,是以1位对数据进行输入输出的模式与以4位对数据进行输入输出的模式。以1位对数据进行输入输出时,仅DAT0以数据为单位切换传送方向,对于其他数据信号DAT1~DAT3,指定传送方向。此外,以4位对数据进行输入输出时,也存在以数据为单位一齐切换各数据信号DAT0~DAT3的传送方向的情况。此时,以每个数据信号的传送方向全部为同一方向的方式进行切换。此外,传送方向控制部26根据从主机控制器1输入的指令方向信号CMDDIR,进行切换指令信号CMD的传送方向的控制。
此处,在存储卡3或输入输出卡安装时或主机控制器1启动时,根据从该卡读取的卡信息,生成用于改写传送方向信息的传送方向信息更新数据,根据预先决定的控制程序进行更新。
图2是表示图1的数据传送系统的主要部分的结构例的电路图,示出电平转换器2。该电平转换器2由按照每个信号的传送方向而设置的输入缓冲器及输出缓冲器、传送方向信息改写部28、按照每个数据信号DAT1~DAT3的传送路径而设置的传送方向切换部27a~27c及模式寄存器29a~29c、输入输出端子101~109及201~206构成。各缓冲器是根据输入信号对输出信号线进行驱动的驱动器电路。
从主机控制器输入到时钟信号的输入端子101中的时钟信号H-CLK通过输入缓冲器21a及输出缓冲器21b传送到输出端子201,并向存储卡输出。从主机控制器输入到指令信号的输入输出端子103中的指令信号H-CMD通过输入缓冲器22a及输出缓冲器22b传送到输出端子202,并向存储卡输出。另一方面,从存储卡输入到输入输出端子202的指令信号C-CMD通过输入缓冲器23b及输出缓冲器23a向输入输出端子103传送,并向主机控制器输出。根据通过输入端子102从主机控制器输入的指令方向信号CMDDIR切换该指令信号的传送方向。该指令方向信号CMDDIR是用于指示指令信号的传送方向的控制信号。此处,根据指令信号的传送方向切换信号电平的高(high)及低(low),将指令方向信号输入到输出缓冲器22b中,并且将该方向信号的反转信号输入到输出缓冲器23a中。根据方向信号的高或低,使各输出缓冲器22b及23a接通、断开,由此,切换指令信号CMD的传送方向。
从主机控制器输入到数据信号H-DAT0的输入输出端子105中的数据信号通过输入缓冲器24a及输出缓冲器24b向输入输出端子203传送,并向存储卡输出。另一方面,从存储卡输入到输入输出端子203的数据信号C-DAT0通过输入缓冲器25b及输出缓冲器25a向输入输出端子105传送,并向主机控制器输出。根据通过输入端子104从主机控制器输入的数据方向信号DATDIR0切换该数据信号DAT0的传送方向。此处,根据数据信号的传送方向切换信号电平的高(high)及低(low),向输出缓冲器24b输入数据方向信号,并且,将该方向信号的反转信号向输出缓冲器25a输入。根据方向信号的高或低使各输出缓冲器24b及25a接通、断开,由此,切换数据信号DAT0的传送方向。
从主机控制器输入到数据信号H-DAT1的输入输出端子106中的数据信号通过输入缓冲器24a及输出缓冲器24b向输入输出端子204传送,并向存储卡输出。从存储卡输入到输入输出端子204的数据信号C-DAT1通过输入缓冲器25b及输出缓冲器25a向输入输出端子106传送,并向主机控制器输出。根据从传送方向切换部27a输出的控制信号切换该数据信号DAT1的传送方向。此处,根据数据信号的传送方向切换信号电平的高(high)及低(low),向输出缓冲器24b输入上述控制信号,并且,将该控制信号的反转信号向输出缓冲器25a输入。
传送方向切换部27a是根据数据方向信号DATDIR0与被设定于模式寄存器29a中的传送方向信息切换数据信号DAT1的传送方向的传送方向控制部。
从主机控制器输入到数据信号H-DAT2的输入输出端子108中的数据信号通过输入缓冲器24a及输出缓冲器24b向输入输出端子205传送,并向存储卡输出。从存储卡输入到输入输出端子205的数据信号C-DAT2通过输入缓冲器25b及输出缓冲器25a向输入输出端子108传送,并向主机控制器输出。根据从传送方向切换部27b输出的控制信号切换该数据信号DAT2的传送方向。
传送方向切换部27b是根据通过输入端子107从主机控制器输入的数据方向信号DATDIR2与数据方向信号DATDIR0及被设定于模式寄存器29b中的传送方向信息切换数据信号DAT2的传送方向的传送方向控制部。
从主机控制器输入到数据信号H-DAT3的输入输出端子109中的数据信号通过输入缓冲器24a及输出缓冲器24b向输入输出端子206传送,并向存储卡输出。从存储卡输入到输入输出端子206的数据信号C-DAT3通过输入缓冲器25b及输出缓冲器25a向输入输出端子109传送,并向主机控制器输出。根据从传送方向切换部27c输出的控制信号切换该数据信号DAT3的传送方向。
传送方向切换部27c是根据方向信号DATDIR0与被设定于模式寄存器29c中的传送方向信息切换数据信号DAT3的传送方向的传送方向控制部。
传送方向信息改写部28根据通过输入端子110从主机控制器输入的传送方向信息更新数据,进行向各模式寄存器29a~29c写入传送方向信息或改写已经设定的传送方向信息的工作。
图3是示出图2的电平转换器的工作的一例的图,示出与每个输入输出端子的数据信号DAT0~DAT3相关的传送方向的控制模式的一例。与以数据为单位的切换不同,根据存储卡的工作模式切换各数据信号DAT0~DAT3的传送方向。关于数据信号DAT0的传送方向,仅进行根据数据方向信号DATDIR0的以数据为单位的切换。
“案例1”中示出利用数据方向信号DATDIR0控制数据信号DAT0~DAT3的传送方向的情况,“案例2”中示出利用数据方向信号DATDIR0控制数据信号DAT0、DAT1及DAT3的传送方向、利用数据方向信号DATDIR2控制数据信号DAT2的传送方向的情况。
此外,“案例3”中示出如下情况:利用数据方向信号DATDIR0控制数据信号DAT0的传送方向,并且,利用数据方向信号DATDIR2控制数据信号DAT2的传送路径的传送方向,关于数据信号DAT1及DAT3的传送方向,将传送方向固定为根据各自的模式寄存器所指定的方向。此外,“案例4”中示出利用数据方向信号DATDIR0控制数据信号DAT0的传送方向、并且将数据信号DAT1~DAT3的传送方向固定为由各自的模式寄存器所指定的方向的情况。
若这样构成,利用两个数据方向信号DATDIR0及DATDIR2适当地切换对应于由于存储卡的规格而要求的多个工作模式的各数据信号DAT0~DAT3的传送方向。
图4示出SD卡及SDIO卡的各模式的DAT0~DAT3的端子状态的一例。该例子中示出了SD卡的两个工作模式与SDIO卡的四个工作模式。此外,在图5中,示出由图4所示的SD卡及SDIO卡的各模式时的电平转换器2内的DAT0~DAT3的传送方向的控制方法的一例。
SD卡的工作模式是“1位模式”及“4位模式”,在“1位模式”中,存储卡的接口中的数据信号DAT0的信号线被使用于数据的双向通信,其他数据信号DAT1~DAT3的信号线为高阻抗状态。在该工作模式下,利用数据方向信号DATDIR0切换数据信号DAT0的传送方向,关于其他数据信号DAT1~DAT3,传送方向为输入固定。此处,将固定为信号始终从存储卡向主机控制器传送的方向的情况称为输入固定,将固定为信号始终从主机控制器向存储卡传送的方向的情况称为输出固定。
另一方面,在SD卡的“4位模式”中,存储卡的接口中的数据信号DAT0~DAT3的信号线被使用于数据的双向通信。在该工作模式中,各数据信号的传送方向都利用数据方向信号DATDIR0来切换。
SDIO卡的工作模式是“1位模式”及“4位模式”,分别还具有“具有读取等待功能”及“无读取等待功能”的工作模式。此处所说的读取等待(RW)功能是以SDIO的规格(Specification:标准)规定的功能。在“1位模式”的“具有读取等待功能”中,将卡侧接口中的数据信号DAT0的信号线使用于数据的双向通信,数据信号DAT1的信号线被使用于中断信号的输出。此外,数据信号DAT2的信号线被使用于读取等待信号的输入,数据信号DAT3的信号线为高阻抗状态。在该工作模式中,利用数据方向信号DATDIR0切换数据信号DAT0的传送方向,并且,利用数据方向信号DATDIR2切换数据信号DAT2的传送方向。对于其他数据信号DAT1及DAT3,传送方向为输入固定。
中断(interrupt)信号是搭载于SDIO卡上的“Bluetooth(注册商标)”等的功能部对主机控制器输出的控制信号(嵌入信号)。读取等待(ReadWait)信号是主机控制器从输入输出卡读取数据时为使向输入输出卡输出数据暂时停止而生成的控制信号。这些控制信号在数据输出后以预定的定时输出。
在“1位模式”的“无读取等待功能”中,将卡侧接口中的数据信号DAT0的信号线使用于数据的双向通信,数据信号DAT1的信号线被使用于中断信号的输出。此外,数据信号DAT2的信号线及数据信号DAT3的信号线为高阻抗状态。在该工作模式中,利用数据方向信号DATDIR0切换数据信号DAT0的传送方向,并且,利用数据方向信号DATDIR2切换数据信号DAT2的传送方向。对于其他数据信号DAT1及DAT3,传送方向为输入固定。
另一方面,在“4位模式”的“具有读取等待功能”中,将卡侧接口中的数据信号DAT0的信号线及数据信号DAT3的信号线使用于数据的双向通信,数据信号DAT1的信号线被使用于中断信号的输出及数据的双向通信。此外,数据信号DAT2的信号线被使用于读取等待信号的输入及数据的双向通信。在该工作模式中,利用数据方向信号DATDIR0切换数据信号DAT0、DAT1及DAT3的传送方向,并且,利用数据方向信号DATDIR2切换数据信号DAT2的传送方向。
在“4位模式”的“无读取等待功能”中,将卡侧接口中的数据信号DAT0的信号线、数据信号DAT2的信号线及数据信号DAT3的信号线使用于数据的双向通信,数据信号DAT1的信号线被使用于中断信号的输出及数据的双向通信。在该工作模式中,利用数据方向信号DATDIR0切换数据信号DAT0、DAT1及DAT3的传送方向,并且,利用数据方向信号DATDIR2切换数据信号DAT2的传送方向。
这样,切换各数据信号的传送方向,由此,与按照每条信号线需要数据方向信号的现有的电平转换器相比较,能够将数据方向信号的结构简化。在该例中,利用两个数据方向信号适当地切换传送方向。由此,可以减少主机控制器的数据方向信号的输出端子或电平转换器的数据方向信号的输入端子。
图6是表示图2的电平转换器的工作的其他例的图,示出不需要SDIO卡的4位(具有读取等待功能)模式的情况的每个工作模式的DAT0~DAT3的传送方向的控制方法的一例。在该例中,示出SDIO卡的“1位模式”的“具有读取等待功能”及“无读取等待功能”的工作模式和“4位模式”的“无读取等待功能”的工作模式。而且,SD卡的两种工作模式与图5的情况相同。
在该例中,即使SDIO卡的“1位模式”的各工作模式,利用数据方向信号的DATDIR0切换数据信号DAT0的传送方向,其他的数据信号为输入或输出固定。具体地说,对于“1位模式”的“具有读取等待功能”,数据信号DAT1及DAT3的传送方向为输入固定,数据信号DAT2的传送方向为输出固定。此外,对于“1位模式”的“无读取等待功能”,数据信号DAT1~DAT3的传送方向为输入固定。
此外,关于“4位模式”的“无读取等待功能”,利用数据方向信号DATDIR0切换数据信号DAT0~DAT3的传送方向。在这种情况下,利用一个数据方向信号适当地切换各数据信号的传送方向。
图7的步骤S101~S109是表示图1的数据传送系统的工作的一例的流程图。首先,确认主机控制器1连接存储卡3、输入输出卡或具有与存储卡相同的接口的输入输出装置(步骤S101)。主机控制器1为与被确认连接后的卡或装置之间开始数据传输而生成按照各装置预先决定的传送方向信息,并作为串行或并行数据向电平转换器2输出(步骤S102)。电平转换器2的传送方向信息改写部28根据从主机控制器1输入的数据改写模式寄存器29的传送方向信息(步骤S103)。传送方向控制部27根据更新后的传送方向信息进行各数据信号的传送方向的切换(步骤S104)。
其次,主机控制器1通过电平转换器2读取卡或装置信息,根据所读取的信息辨别该卡或装置应该变化的工作模式,判断是否改写电平转换器2的传送方向信息(步骤S105、S106)。
主机控制器1变更存储卡、输入输出卡或具有与存储卡相同的接口的输入输出装置的工作模式,若需要更新电平转换器2的传送方向信息,则生成传送方向信息的更新用数据并作为串行或并行数据向电平转换器2输出(步骤S107)。若电平转换器2的传送方向信息改写部28从主机控制器1输入更新用数据,则根据更新用数据改写模式寄存器29的传送方向信息(步骤S108)。
传送方向控制部27根据更新后的传送方向信息进行各数据信号的传送方向的切换(步骤S109)。
根据本实施方式,预先对与存储卡或输入输出卡、或者具有与存储卡相同的接口的输入输出装置的工作模式相对应的传送方向信息进行存储,由此,对于每位的各数据信号,能够利用传送方向信息指定不需要在特定的工作模式中根据数据切换传送方向的数据信号的传送方向,所以,不需要每个数据信号的数据方向信号而能够始终适当地切换传送方向。因而,能够简化主机控制器对每位的数据信号控制传送方向时所生成的数据方向信号的结构。
本申请主张基于日本的2005年9月12日的专利申请(特愿2005-263211)的巴黎条约的优先权,参照该专利申请的全部内容并在此引用。

Claims (5)

1.一种存储卡用输入输出装置,进行在具有存储卡型接口的输入输出装置与主机控制器之间所传送的信号的输入输出,其特征在于,
具有:第1驱动器电路,将从主机控制器输入的数据信号向输入输出装置输出;第2驱动器电路,将从所述输入输出装置输入的数据信号向所述主机控制器输出;传送方向控制单元,对于通过两个以上的输入输出端子分别进行传送的所述数据信号,切换各数据信号的传送方向,该两个以上的输入输出端子共同使用于针对所述第一驱动器电路的数据信号的输入以及来自所述第二驱动器电路的数据信号的输出;传送方向信息存储单元,可改写地存储传送方向信息,
所述传送方向控制单元根据来自所述主机控制器的方向信号以及所述传送方向信息,切换数据信号的传送方向。
2.如权利要求1的存储卡用输入输出装置,其特征在于,
所述第1驱动器电路由使信号电压升压的电压变换电路构成,所述第2驱动器电路由使信号电压降压的电压变换电路构成。
3.如权利要求1的存储卡用输入输出装置,其特征在于,
具有传送方向信息改写单元,根据从所述主机控制器输入的传送方向信息更新数据改写所述传送方向信息。
4.如权利要求3的存储卡用输入输出装置,其特征在于,
所述传送方向信息更新数据通过串行接口进行输入。
5.一种存储卡用输入输出装置的控制方法,该存储卡用输入输出装置由将从主机控制器输入的数据信号向存储卡输出的第1驱动器电路和将从所述存储卡输入的数据信号向所述主机控制器输出的第2驱动器电路构成,其特征在于,该方法由以下两个步骤构成:
传送方向信息写入步骤,根据从所述主机控制器输入的传送方向信息更新数据,向寄存器写入传送方向信息;
传送方向切换步骤,对于通过两个以上的输入输出端子分别进行传送的所述数据信号,根据来自所述主机控制器的方向信号以及所述传送方向信息,切换各数据信号的传送方向,该两个以上的输入输出端子共同使用于针对所述第一驱动器电路的数据信号的输入以及来自所述第二驱动器电路的数据信号的输出。
CNB2006800149645A 2005-09-12 2006-08-24 存储卡用输入输出装置及其控制方法 Expired - Fee Related CN100568159C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2005263211A JP4158935B2 (ja) 2005-09-12 2005-09-12 メモリカード用入出力装置及びその制御方法
JP263211/2005 2005-09-12

Publications (2)

Publication Number Publication Date
CN101213501A true CN101213501A (zh) 2008-07-02
CN100568159C CN100568159C (zh) 2009-12-09

Family

ID=37864787

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2006800149645A Expired - Fee Related CN100568159C (zh) 2005-09-12 2006-08-24 存储卡用输入输出装置及其控制方法

Country Status (7)

Country Link
US (1) US20080250167A1 (zh)
EP (1) EP1936473A1 (zh)
JP (1) JP4158935B2 (zh)
KR (1) KR100951991B1 (zh)
CN (1) CN100568159C (zh)
HK (1) HK1122881A1 (zh)
WO (1) WO2007032189A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113868159A (zh) * 2020-06-30 2021-12-31 中车株洲电力机车研究所有限公司 Io模块、模块内主控装置和模块内接口装置的识别方法
CN115956236A (zh) * 2020-09-17 2023-04-11 铠侠股份有限公司 主机装置及存储器系统

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5753656B2 (ja) * 2009-12-21 2015-07-22 ザインエレクトロニクス株式会社 送受信システムおよび画像表示システム
JP6045924B2 (ja) * 2013-01-28 2016-12-14 シナプティクス・ジャパン合同会社 タッチパネル表示装置及びタッチパネルコントローラ
JP2015215841A (ja) 2014-05-13 2015-12-03 株式会社東芝 メモリシステム
US10396799B1 (en) * 2017-12-12 2019-08-27 Xilinx, Inc. Circuit for and method of accessing memory elements in an integrated circuit device

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4145751A (en) * 1974-10-30 1979-03-20 Motorola, Inc. Data direction register for interface adaptor chip
JPS61175845A (ja) * 1985-01-31 1986-08-07 Toshiba Corp マイクロプロセツサシステム
JPH0324609A (ja) * 1989-06-21 1991-02-01 Mitsuba Electric Mfg Co Ltd I/o用バッファic
WO1993009504A1 (en) * 1991-10-30 1993-05-13 I-Cube Design Systems Inc. Field programmable circuit board
JPH05197463A (ja) * 1992-01-23 1993-08-06 Canon Inc 接続インタフェイス装置
JPH05241698A (ja) * 1992-03-03 1993-09-21 Mitsubishi Electric Corp 入出力ポートの制御方式
JPH07319592A (ja) * 1994-05-25 1995-12-08 Mitsubishi Electric Corp データ入出力制御方式
DE19636381C1 (de) * 1996-09-09 1998-03-12 Ibm Bus mit anforderungsabhängiger Anpassung der in beiden Richtungen zur Verfügung stehenden Bandbreite
US6108730A (en) * 1998-02-27 2000-08-22 International Business Machines Corporation Memory card adapter insertable into a motherboard memory card socket comprising a memory card receiving socket having the same configuration as the motherboard memory card socket

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113868159A (zh) * 2020-06-30 2021-12-31 中车株洲电力机车研究所有限公司 Io模块、模块内主控装置和模块内接口装置的识别方法
CN115956236A (zh) * 2020-09-17 2023-04-11 铠侠股份有限公司 主机装置及存储器系统

Also Published As

Publication number Publication date
JP4158935B2 (ja) 2008-10-01
JP2007079660A (ja) 2007-03-29
KR100951991B1 (ko) 2010-04-08
WO2007032189A1 (ja) 2007-03-22
HK1122881A1 (en) 2009-05-29
KR20080009702A (ko) 2008-01-29
EP1936473A1 (en) 2008-06-25
US20080250167A1 (en) 2008-10-09
CN100568159C (zh) 2009-12-09

Similar Documents

Publication Publication Date Title
US11922022B2 (en) Method for transferring data on a memory card in synchronism with a rise edge and a fall edge of a clock signal
JP4799417B2 (ja) ホストコントローラ
US8176215B2 (en) Semiconductor memory device and control method for semiconductor memory device
CN100568159C (zh) 存储卡用输入输出装置及其控制方法
WO2010043032A1 (en) A composite memory having a bridging device for connecting discrete memory devices to a system
CN109359073B (zh) 一种基于spi总线的设备间通信方法及装置
CN108205393A (zh) 用于半导体设备中的通信的系统和方法
EP1820110B1 (en) Multimedia card interface method, computer program product and apparatus
CN101882466A (zh) 非易失性半导体存储装置
JP2008521080A5 (zh)
CN101436119A (zh) 一种与存储卡通讯的系统和方法
CN115294702B (zh) 一种支持多个sam卡连接到微控制器的连接电路
KR100910944B1 (ko) 제어 신호를 공유하는 플래시 메모리 제어 장치 및 방법
EP2401707B1 (en) An rfid tag with an improved communication between an external logic element conductively connected thereto and an interrogator as well as a method for such communication
CN102136462B (zh) 通用输出入单元及相关装置与方法
CN118447902A (zh) 一种驱动芯片与快闪存储器的信号传输方法及驱动芯片

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
REG Reference to a national code

Ref country code: HK

Ref legal event code: DE

Ref document number: 1122881

Country of ref document: HK

C14 Grant of patent or utility model
GR01 Patent grant
REG Reference to a national code

Ref country code: HK

Ref legal event code: GR

Ref document number: 1122881

Country of ref document: HK

CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20091209

Termination date: 20140824

EXPY Termination of patent right or utility model