CN101197117A - 显示装置、数据驱动器及驱动显示面板的方法 - Google Patents

显示装置、数据驱动器及驱动显示面板的方法 Download PDF

Info

Publication number
CN101197117A
CN101197117A CNA2007101678286A CN200710167828A CN101197117A CN 101197117 A CN101197117 A CN 101197117A CN A2007101678286 A CNA2007101678286 A CN A2007101678286A CN 200710167828 A CN200710167828 A CN 200710167828A CN 101197117 A CN101197117 A CN 101197117A
Authority
CN
China
Prior art keywords
output
demultplexer
output node
pixel
amplifier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2007101678286A
Other languages
English (en)
Other versions
CN101197117B (zh
Inventor
白井宏明
桥本义春
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Electronics Corp
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Publication of CN101197117A publication Critical patent/CN101197117A/zh
Application granted granted Critical
Publication of CN101197117B publication Critical patent/CN101197117B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Abstract

一种显示装置,包括显示面板和数据驱动器,该数据驱动器构造成从多个输出节点输出驱动电压,从而驱动显示面板。数据驱动器包括多个输出放大器,每个输出放大器都构造成接收对应于像素数据的灰度电压,并响应于所述灰度电压输出所述驱动电压;以及驱动器侧的多路分配器,其构造成将所述多个输出放大器连接到从所述多个输出节点中选出的选定输出节点。显示面板包括多个数据线;和面板侧多路分配器,其构造成将从所述多个数据线中选出的选定数据线与所述多个输出节点连接。

Description

显示装置、数据驱动器及驱动显示面板的方法
发明背景
技术领域
本发明涉及一种显示装置,尤其涉及一种其中显示面板数据线以时分方式驱动的显示装置。
背景技术
在液晶显示面板和其他显示面板中,在用于驱动器数据线的数据驱动器中一般集成有输出放大器。这是因为数据线的负载,如寄生电容、配线电阻和TFT的开电阻较大。输出放大器必须将具有较大负载的数据线快速驱动到理想的电压。
一个问题在于,当数据线的数量增加时,输出放大器的数量也需要增加。在近年来的显示面板中,像素数增加的越来越多。因而,数据线的数量也增加,从而设置用来驱动数据线的输出放大器也趋于增加。然而,输出放大器数量的增加导致下述问题。第一个问题在于当输出放大器数量增加时,数据驱动器IC的芯片面积增加。数据驱动器芯片面积的增加不是优选的,因为这导致数据驱动器IC成本的增加。第二个问题在于,数据驱动器IC的静态消耗功率的增加。因为静态电流根据电源电压电压流过输出放大器,所以输出放大器在静态时消耗了一定的功率。因而,作为整个数据驱动器IC,输出放大器数量的增加导致消耗功率的增加,在显示装置用于需要较小消耗功率的场合,如移动终端中的情形中这尤其不可取。
应对该问题的一个方案是使用时分驱动方法。时分驱动方法是下述一种技术,即通过多路分配器连续选择利用输出放大器驱动的数据线。在时分驱动方法中,使用一个输出放大器驱动数据线。因而,减小了集成在数据驱动器中的输出放大器的数量。
获得时分驱动方法的硬件结构主要分为两种。在一种硬件结构中,如日本待审专利申请(JP-A-Heisei 11-327518)和日本待审专利申请(JP-P2005-43418A)中公开的,在显示面板中集成多路分配器(开关),用来选择数据线。在另一种硬件结构中,如日本待审专利申请(JP-A-Heisei 5-173506)和日本待审专利申请(JP-P2002-318566A以及JP-P20060154808A)中公开的,在数据驱动器IC中集成开关,用来选择数据线。
图1是显示其中在显示面板中集成有用来选择数据线的多路分配器的液晶显示装置的结构的概念图。在图1中,液晶显示装置100包括液晶显示面板101。在液晶显示面板101的有效显示区域102,即在液晶显示面板101中实际用来显示图像的区域中,集成有扫描线G、数据线D和像素103。扫描线G在x轴方向上延伸,数据线D在y轴方向上延伸。像素103设置在扫描线G和数据线D的交点处。
在有效显示区域102的周围设置有用于驱动像素103的电路组。具体地说,在液晶显示面板101中集成有扫描线驱动器电路104和多路分配器105。此外,数据驱动器IC106以触发方式连接到液晶显示面板101。应当对图1中的液晶显示装置100的描述引起注意,其中使用COG(玻璃上芯片)技术安装数据驱动器IC106。多路分配器105由设置在数据线D与数据驱动器IC106的输出节点之间的开关105a构成。图1中的液晶显示装置100以下述方式构造,即6条数据线D选择性地与数据驱动器IC106的输出节点连接。当驱动像素103时,通过多路分配器105连续选择6条数据线D,并通过选定的数据线D将驱动电压从数据驱动器IC106的输出节点供给到期望的像素103。
数据驱动器IC106的芯片宽度小于有效显示区域102的宽度。因而,与数据驱动器IC106的输出节点和多路分配器105连接的配线107放射状排列。其中排列有该配线107的区域称作节流区域(throttlingregion)108。由于在液晶显示面板101中实际上没有用来显示图像的区域增加,所以节流区域108的存在是不优选的。
另一方面,图2和3是显示其中在数据驱动器IC中集成用来选择数据线的多路分配器的结构的概念图。在图2的液晶显示装置100A中,多路分配器集成在数据驱动器IC106A中,而不是集成在液晶显示面板101A中。数据线D通过位于节流区域108中的配线107直接与数据驱动器IC106A的输出节点相连。
图3是显示数据驱动器IC106A的输出级的一般结构的方块图。给数字-模拟(D/A)转换器(DAC)111发送图像数据,即用于指定每个像素灰度的像素数据,D/A转换器111将对应于像素数据的灰度电压供给到输出放大器112。输出放大器112的输出端与多路分配器113连接。多路分配器113连续选择数据线D,并将选定的数据线D连接到输出放大器112的输出端。通过选定的数据线D将驱动电压从数据驱动器IC106A的输出节点供给到期望的像素103。
日本待审专利申请(JP-P2005-165102A)进一步公开了一种改进的结构,其中在数据驱动器IC中集成用来选择数据线的多路分配器。在该现有技术公开的数据驱动器IC中,多路分配器集成在数据驱动器IC中,用来将输出放大器连接到输出节点,并设置信号线,该信号线用于将没有与输出放大器相连的输出节点连接到D/A转换器输出端。
近年来对于显示装置的一个要求是增加由一个数据驱动器IC驱动的数据线的数量。为了应对该要求,需要增加由一个输出放大器以时分方式驱动的数据线的数量。具体地说,在下一代液晶显示装置中,需要使用一个输出放大器并驱动六条或更多数据线。
另一个要求是减小在显示面板中除有效显示区域之外的区域(之后称作非有效显示区域)。通过减小非有效显示区域,可减小当安装显示面板时显示装置的尺寸,这对于降低显示面板的成本来说是有利的。
然而,上面两种硬件结构具有一个问题,即当根据增加由一个数据驱动器IC驱动的数据线的数量,增加由一个输出放大器以时分方式驱动的数据线的数量时,增加了显示面板的非有效显示区域。
首先,在多路分配器集成在显示面板中的结构中,由一个输出放大器以时分方式驱动的数据线的数量增加导致了多路分配器105的面积增加。这导致显示面板中非有效显示区域的面积增加。非有效显示区域为什么增加有两个原因。首先,由输出放大器以时分方式驱动的数据线的数量增加要求设置在显示面板上的多路分配器的TFT的栅极宽度增加。由输出放大器以时分方式驱动的数据线的数量增加降低了一个数据线的驱动周期。为了在较短驱动周期内充分驱动数据线,要求多路分配器的TFT的开电阻要较低。为了降低TFT的开电阻,必须增加TFT的栅极宽度。然而,多路分配器的TFT的栅极宽度增加导致非有效显示区域的增加。其次,由输出放大器以时分方式驱动的数据线的增加要求增加用于给开关发送控制信号的控制信号线的数量。这增加了非有效显示区域的面积。用于向开关发送控制信号的控制信号线是从显示面板有效显示区域的一端到达另一端的长配线,由此占据的面积非常大。
另一方面,在其中用于选择数据线的多路分配器集成在数据驱动器IC中的结构中,数据驱动器IC的输出节点的数量没有减小,且由数据驱动器IC驱动的数据线数量增加。这增加了节流区域108的高度(在y轴方向上的尺寸),还增加了显示面板的非有效显示区域。原因如下。为了阻止与数据线D和数据驱动器IC的输出端连接的配线107之间的短路,需要在配线107之间留有特定间隔。因而,配线107与其中排列有数据驱动器的输出端的直线之间的角度θ具有预定的下限。因而,为了将配线107连接到端部的数据线D,要求保留预定量的节流区域108的高度。这导致非有限显示区域的增加。此外,为了抑制节流区域108的高度,如果配线107之间的间隔变窄为不产生短路的量,则配线之间的寄生电容增加。因此,由于由电容耦合导致的电压波动的影响,电压误差变大。尤其是,位于配线107较长的有效显示区域102的左端和右端处的像素的电压误差变大,这导致显示不规则。
发明内容
在本发明的第一个实施方案中,显示装置包括显示面板和数据驱动器,该数据驱动器构造成从多个输出节点输出驱动电压,从而驱动显示面板。数据驱动器包括多个输出放大器,每个输出放大器都构造成接收对应于像素数据的灰度电压,并响应于所述灰度电压输出所述驱动电压;以及驱动器侧的多路分配器,其构造成将所述多个输出放大器连接到从所述多个输出节点中选出的选定输出节点。显示面板包括多个数据线;以及面板侧多路分配器,其构造成将从所述多个数据线中选出的选定数据线与所述多个输出节点连接。
在本发明的第二个实施方案中,提供了一种驱动显示面板的数据驱动器,所述显示面板包括多个数据线和面板侧的多路分配器,该面板侧的多路分配器从所述多个数据线中选出要被驱动的数据线。数据驱动器包括多个输出节点,其与所述面板侧的多路分配器的输入端连接;多个输出放大器,其构造成接收对应于像素数据的灰度电压,并响应于所述灰度电压输出所述驱动电压;多路分配器,其构造成将所述多个输出放大器与从所述多个输出节点中选出的选定输出节点连接;和控制电路,其构造成产生控制信号,从而控制所述面板侧的多路分配器。
在本发明的第三个实施方案中,提供了一种驱动显示面板的面板驱动方法,所述显示面板包括多个数据线和面板侧的多路分配器,该面板侧的多路分配器从所述多个数据线中选出要被驱动的数据线。显示面板驱动方法通过下述步骤实现:通过设置在数据驱动器中的驱动器侧的多路分配器,将输出放大器的输出端与从多个输出节点中选出的选定输出节点连接;通过设置在所述显示面板中的面板侧的多路分配器,将从所述多个数据线中选出的选定数据线与所述选定输出节点连接;以及通过所述选定输出节点从所述输出放大器给所述选定数据线供给驱动电压,从而向与所述选定数据线连接的像素写入所述驱动电压。
附图的简要描述
本发明上面和其他的目的、优点和特征将从下面结合附图的特定实施方案的描述而变得更加显而易见,其中:
图1是显示常规液晶显示装置的结构的视图;
图2是显示常规液晶显示装置的另一个结构的视图;
图3是显示在图2的液晶显示装置中的数据驱动器的输出级结构的方块图;
图4是显示本发明第一个实施方案中的液晶显示装置的结构的方块图;
图5是显示图4的液晶显示装置中的像素结构的电路图;
图6是显示第一个实施方案中的液晶显示装置的详细结构的方块图;
图7是显示图6中的数据驱动器的详细结构的方块图;
图8是显示第一个实施方案中的液晶显示装置的操作的时序图;
图9A是显示第一个实施方案中的液晶显示装置的优选操作的时序图;
图9B是显示第一个实施方案中的液晶显示装置的优选操作的时序图;
图9C是显示第一个实施方案中的液晶显示装置的优选操作的时序图;
图9D是显示第一个实施方案中的液晶显示装置的优选操作的时序图;
图10是显示依照本发明第二个实施方案的液晶显示装置的详细结构的方块图;
图11A是显示第二个实施方案中的液晶显示装置的操作的时序图;
图11B是显示第二个实施方案中的液晶显示装置的操作的时序图;
图12是显示依照本发明第三个实施方案的液晶显示装置的详细结构的方块图;
图13是显示第三个实施方案中的液晶显示装置的操作的时序图;
图14是显示第三个实施方案中的液晶显示装置的优选操作的时序图;
图15A是显示第三个实施方案中的液晶显示装置的修改结构的方块图;
图15B是显示第三个实施方案中的液晶显示装置的另一个修改结构的方块图;
图16是显示图15A,15B中所示的液晶显示装置的操作过程的视图;
图17A是显示15A,15B中所示的液晶显示装置的操作的时序图;和
图17B是显示15A,15B中所示的液晶显示装置的优选操作的时序图。
优选实施方案的详细描述
之后,将参照附图详细描述具有本发明的数据驱动器的显示。使用相同或相似的参考数字表示相同的组件。此外,需要的话,通过使用下脚标彼此区分相同的组件。然而,如果不需要区分的话,可省略下脚标。
[第一个实施方案]
图4是显示依照本发明第一个实施方案的液晶显示装置的结构的视图。液晶显示装置10具有液晶显示面板1。在液晶显示面板1上的有效显示区域2中集成有扫描线G、数据线D和像素3。像素3设置在扫描线G和数据线D的交点处。
如图5中所示,每个像素3都包括TFT(薄膜晶体管)3a和像素电极3b。TFT3a的漏极与任意的数据线D相连,其栅极与扫描线G相连,以及其源极与像素电极3b相连。像素电极3b与公共电极(对向电极3c)相对设置,在像素电极3b和公共电极3c之间填充有液晶。当给像素3施加驱动电压时,驱动电压施加在像素电极3b和公共电极3c之间。因而,每个像素3都表示期望的灰度。
再次参照图4,像素3具有三种像素,如表示红色(R)的像素、表示绿色(G)的像素、和表示蓝色(B)的像素。之后,存在表示红色的像素3称作R像素3的情形。类似地,存在表示绿色和蓝色的像素3分别称作G像素3和B像素3的情形。
用于显示相同颜色的像素3连接到每个数据线D。就是说,每行像素3都由显示相同颜色的像素组成。之后,与R像素连接的数据线D称作数据线DR。类似地,存在与G像素和B像素连接的数据线D分别称作数据线DG和DB的情形。
在液晶显示面板1上的有效显示区域2周围集成有扫描线驱动器电路4和多路分配器5。此外,数据驱动器IC6以触发方式连接到液晶显示面板1。扫描线驱动器电路4是用于驱动扫描线G的电路。多路分配器5从多个数据线D中选择一个要被驱动的数据线,并将该选定的数据线连接到数据驱动器IC6的输出节点。如后面所述,该实施方案中的液晶显示装置10的一个主旨是减小多路分配器5和节流区域8的面积。
图6是显示液晶显示面板1和数据驱动器IC6的电路结构的方块图。图6仅显示了与数据驱动器IC6的输出节点S1到S4相关的部分。然而,本领域熟练技术人员应当理解,液晶显示装置10中重复设置有图6的结构。
液晶显示面板1中的多路分配器5由TFT形成的时分开关5R,5G和5B组成。时分开关5Ri连接在数据线DR1与数据驱动器IC6的输出节点Si之间,并响应于从数据驱动器IC6发送的控制信号RSW接通或断开。类似地,时分开关5Gi和5Bi分别连接在数据线DGi和DBi与输出节点Si之间,并分别响应于从数据驱动器IC6发送的控制信号GSW和BSW接通或断开。
数据驱动器IC6包括锁存器11、寄存器12、多路分配器13、灰度电压产生电路14、D/A转换器15、多路分配器16、输出放大器17、直接开关(direct switch)18、多路分配器19和定时控制电路20。
锁存器11i锁定并存储来自外部的像素数据XRi,XGi和XBi。这里,像素数据XRi是用于确定与数据线DRi连接的R像素3的灰度的数据。类似地,像素数据XGi和XBi分别是用于确定与数据线DGi和DBi连接的G像素3和B像素3的灰度的数据。通过锁存器11i响应于起始脉冲信号STA来进行像素数据XRi,XGi和XBi的锁存操作。当激活起始脉冲信号STAi(该实施方案中为设定到高电平)时,锁存器11i锁存像素数据XRi,XGi和XBi
寄存器12i响应于公共锁存信号STB,接收并存储来自锁存器11i的像素数据XRi,XGi和XBi。寄存器12用于保持在当前水平周期过程中驱动的一条线的像素3,即与选定的扫描线G连接的像素3的像素数据。
多路分配器13i响应于选择信号RSEL,GSEL和BSEL,选择存储于寄存器12i中的任意一个像素数据XRi,XGi和XBi。详细地说,当激活选择信号RSEL时,多路分配器13i选择像素数据XRi。类似地,当激活选择信号GSEL和BSEL时,多路分配器13i分别选择像素数据XGi和XBi。选定的像素数据被发送到D/A转换器15i
灰度电压产生电路14将对应于像素3的每个灰度的灰度电压Vg供给到每个D/A转换器15。当每个像素数据XRi,XGi和XBi都是k位数据时,像素3可获得的灰度数为2k个。在该情形中,将具有2k个不同电压电平的灰度电压Vg供给到D/A转换器15。
D/A转换器15i从来自由灰度电压产生电路14供给的灰度电压Vg中选择与由多路分配器13i发送的像素数据相对应的灰度电压,并将选定的灰度电压输出。应当注意,D/A转换器15自身不具有驱动性能。参照图7,通过其由灰度电压产生电路14供给灰度电压Vg1到VgN的N个灰度电压线14a与D/A转换器15相连。D/A转换器15i用作选择器,用于响应于由多路分配器13i发送的像素数据,将N个灰度电压线14a之一连接到其输出端。
再次参照图6,输出放大器17产生用于驱动数据线D的驱动电压。由输出放大器17产生的驱动电压的电压电平等于由D/A转换器15i供给的灰度电压的电压电平。驱动电压通过输出节点S输出到液晶显示面板1,并供给到由多路分配器5选定的数据线D。向输出放大器17发送控制信号AMPON。当激活控制信号AMPON时,输出放大器17工作。应当注意,对于每两个输出节点S设置一个输出放大器17。在该实施方案中,对于3个数据线D设置一个输出节点S。结果,一个输出放大器17用于驱动6个数据线D。具体地说,输出放大器171用于驱动与输出节点S1连接的数据线DR1,DG1和DB1以及与输出节点S2连接的数据线DR2,DG2和DB2,并且输出放大器172用于驱动与输出节点S3连接的数据线DR3,DG3和DB3以及与输出节点S4连接的数据线DR4,DG4和DB4
多路分配器16具有下述功能,即用于响应于控制信号DACSW1、DACSW2,切换D/A转换器15与输出放大器17之间的连接。详细地说,多路分配器161,162具有响应于控制信号DACSW1而接通或断开的开关16a;和响应于控制信号DACSW2而接通或断开的开关16b。当控制信号DACSW1被激活(在该实施方案中为设定为高电平)时,多路分配器161,162的开关16a接通,D/A转换器151和152的输出端分别电性连接到输出放大器171和172的输入端。另一方面,当控制信号DACSW2激活时,多路分配器161和162的开关16b断开,D/A转换器152和154的输出端分别电性连接到输出放大器171和172的输入端。
多路分配器19具有下述功能,即用于响应于控制信号AMPOUTSW1、AMPOUTSW2,切换输出放大器17与输出节点S之间的连接。详细地说,多路分配器191和192包括响应于控制信号AMPOUTSW1而接通或断开的开关19a;和响应于控制信号AMPOUTSW2而接通或断开的开关19b。当控制信号AMPOUTSW1激活(在该实施方案中为设定到高电平)时,多路分配器191和192的开关19a接通,并且输出放大器171和172的输出端分别电性连接到输出节点S1,S3。另一方面,当控制信号AMPOUTSW2激活时,多路分配器191和192的开关19b接通,并且输出放大器171和172的输出端分别电性连接到输出节点S2,S4
直接开关18具有下述功能,即用于响应于控制信号DIRECTSW1和DIRECTSW2,切换D/A转换器15与输出节点S之间的连接。在该实施方案的液晶显示装置中,应当注意,D/A转换器15和输出节点S通过直接开关18直接连接(没有介入任何输出放大器17)。详细地说,直接开关181和182包括响应于控制信号DIRECTSW1而接通或断开的开关18a;和响应于控制信号DIRECTSW2而接通或断开的开关18b。当控制信号DIRECTSW1激活(在该实施方案中为设定到高电平)时,直接开关181和182的开关18a接通,并且D/A转换器151和153的输出端分别电性连接到输出节点S1和S3。另一方面,当控制信号DIRECTSW2激活时,直接开关181和182的开关18b接通,并且D/A转换器152和154的输出端分别电性连接到输出节点S2和S4
定时控制电路20产生各种控制信号,并控制集成在液晶显示面板1中的多路分配器5和集成在数据驱动器IC6中的电路组的操作定时。定时控制电路20产生控制信号RSW,GSW,BSW,AMPOUTSW1,AMPOUTSW2,DIRECTSW1,DIRECTSW2,AMPON,DACSW1,DACSW2,RSEL,GSEL,BSEL和SATB。一般地,形成在液晶显示面板1上的元件的操作电压比数据驱动器IC6的操作电压高。因而,发送到液晶显示面板1的操作电压通过与高电压相对应的电平移位器电路(没有示出)而被供给到液晶显示面板1。
该实施方案中的液晶显示装置10的一个特征在于下述结构,即通过两级的多路分配器,即集成在液晶显示面板1中的多路分配器5和集成在数据驱动器IC6中的多路分配器19,来选择被驱动的数据线D。依照这种结构,多路分配器5和节流区域8的高度(y轴方向上的尺寸)可设得较低,可减小液晶显示面板1中除有效显示区域2之外的其他一部分区域。
再次参照图4,在该实施方案的液晶显示装置10中,因为多路分配器5集成在液晶显示面板1中,所以可减小数据驱动器IC6的输出节点S的数量。在其中仅在数据驱动器IC中集成有多路分配器的结构中,应当注意,数据驱动器IC6的输出节点S的数量等于数据线D的数量。因而,可减小与输出节点S和多路分配器5连接的配线7的数量,由此可使节流区域8的高度变低。
另一方面,为了选择数据线D,除集成在液晶显示面板1中的多路分配器5之外,该实施方案的液晶显示装置10还使用集成在数据驱动器IC6中的多路分配器19。因而,可减小发送到多路分配器5的控制信号的数量。具体地说,在该实施方案的液晶显示装置10中,尽管通过单个输出放大器17驱动6个数据线D,但仅向多路分配器5发送3个控制信号。这对于减小设置在液晶显示面板1中的多路分配器5的区域来说是有效的。
结果,在该实施方案的液晶显示装置10中,与其中选择数据线的多路分配器仅在显示面板上的结构,以及其中选择数据线的开关仅集成在数据驱动器IC中的结构相比,多路分配器5和节流区域8的总高度较低。因而,可减小液晶显示面板1中除有效显示区域2之外的其他部分。
其中在数据驱动器IC6中集成多路分配器19的结构对于减小液晶显示面板1中的多路分配器5消耗的功率来说也是有效的。在其中用于选择数据线D的多路分配器仅集成在液晶显示面板1中的结构中,必须增加用于发送控制多路分配器的控制信号的控制线的数量。因为控制信号线延伸与液晶显示面板1交叉,所以电容较大。此外,为了驱动由多路分配器5的TFT形成的时分开关5R,5G和5B,要求以高电压驱动控制信号线。因而,为了驱动许多控制信号线,需要更多的功率。
例如,考虑了图1中所示的其中用于选择6个数据线D的多路分配器105集成在液晶显示面板1中的结构,和图6中该实施方案的液晶显示装置10的结构。在图1的结构中,存在6个控制信号线,在一个水平周期中同时激活6个控制信号线。因而,在一个水平周期中操作多路分配器105所需的功率P1表示为:
P1=(6Cline+M·CSW)V2·f        (1a)
这里,Cline表示每个控制信号线的配线电容,CSW表示每个开关10a的栅极电容,M表示开关105a的数量,即数据线D的数量,V表示驱动开关105a的电压,以及f表示在一个水平周期中控制信号线中信号变化的数量。另一方面,在图6中所示的液晶显示装置10的结构中,在一个水平周期中操作多路分配器5所需的功率P2表示为:
P2=(3Cline+M·CSW)v2·f    (1b)
这比图1中的多路分配器105消耗的功率P1小。
在其中多路分配器19集成在数据驱动器IC6中的该实施方案的结构中,尽管在多路分配器19中消耗了功率,但由多路分配器19消耗的功率的增加相对较小。第一个因素在于,数据驱动器IC的操作电压低于液晶显示面板中的元件的操作电压。数据驱动器IC中的多路分配器的控制信号的信号电平大约为5V。另一方面,液晶显示面板中的多路分配器的控制信号的信号电平为15V或更大。如方程(1a)和(1b)所述,多路分配器中消耗的功率与电压的平方成比例。因而,操作电压较低的数据驱动器IC中的多路分配器的操作所消耗的功率比液晶显示面板中的多路分配器的操作所消耗的功率相对较小。第二个因素在于,对于多路分配器的各个开关元件的电容来说,集成在数据驱动器IC中的多路分配器小于集成在液晶显示面板中的多路分配器。如方程(1a)和(1b)所述,如果多路分配器开关的电容较小,也可减小消耗的功率。当不仅在液晶显示面板中而且还在数据驱动器IC6中设置多路分配器,且进行时分驱动方法时,可整体减小多路分配器的操作所消耗的功率。
参照图6,该实施方案的液晶显示装置10的另一个特征在于,在被输出放大器17驱动之后,每个数据线D通过直接开关18直接连接到D/A转换器15。根据该操作,可抑制输出放大器17的偏移的影响。因为输出放大器17一般具有偏移,所以从输出放大器17供给到数据线D的驱动电压与根据像素数据选择的灰度电压具有特定的差值。这里存在一种情形,即对于每个输出放大器17来说,偏移的值不同。因而,输出放大器17的偏移导致在显示屏幕上产生沿数据线D方向的不规则性。在该实施方案的液晶显示装置10中,为了抑制输出放大器17的偏移的影响,每个数据线D在被输出放大器17驱动之后都直接连接到D/A转换器15。因此,移除了由输出放大器17产生的偏移,并可将数据线D的电压电平返回到最初目标的电压电平。然后,可使数据线D的电压电平与根据像素数据选择的灰度电压相一致。
下面将详细描述该实施方案的液晶显示装置10的操作。
图8是显示在第一和第二水平周期中该实施方案的液晶显示装置10的操作的时序图。这里,第i个水平周期意味着其中驱动与扫描线Gi连接的像素3的周期。在该实施方案中,应当注意,因为水平同步信号HSYNC被激活(在该实施方案中,因为水平同步信号HSYNC下降到低电平),所以每个水平周期都定义为起始。之后,将描述对应于输出节点S1和S2的像素3,即与数据线DR1,DG1,DB1,DR2,DG2和DB2连接的像素3的驱动。然而本领域技术人员应当理解,可类似地驱动对应于其他输出节点S的像素3。
在紧随第一水平周期开始之后,输出节点S1和S2都设为高阻抗状态。就是说,控制信号DACSW1,DACSW2,AMPOUTSW1,AMPOUTSW2,DIRECTSW1和DIRECTSW2没有激活,输出节点S1和S2与所有输出放大器171和D/A转换器151和152都电性断开。在附图中,应当注意,由标记[H]表示其中输出节点S设为高阻抗状态的情形。
与扫描线G1的激活一起,开始与扫描线G1连接的像素3的驱动。当扫描线G1激活时,与扫描线G1连接的像素3中的像素3b与相应的数据线D电性连接。
接着,驱动与扫描线G1和数据线DR1和DR2连接的R像素3。具体地说,激活控制信号RSEL。因而,像素数据XR1和XR2分别从多路分配器131和132发送到D/A转换器151和152。应当注意,像素数据XR1和XR2分别与连接到数据线DR1和DR2的R像素3相关。此外,激活控制信号RSW,并且数据线DR1和DR2分别与输出节点S1和S2连接。
在R像素3中,首先驱动与数据线DR1连接的R像素3。详细地说,首先,激活控制信号DACSW1和AMPOUTSW1。随着控制信号DACSW1和AMPOUTSW1的激活,D/A转换器151的输出端连接到输出放大器171的输入端,并且输出放大器171的输出端进一步连接到输出节点S1。在附图中,应当注意,由标记[A]表示输出节点S连接到输出放大器17。结果,数据线DR1通过多路分配器5的时分开关5R1和多路分配器191的开关19a而连接到输出放大器171,与像素数据XR1对应的驱动电压供给到数据线DR1。所供给的驱动电压写入到与数据线DR1连接的R像素3。
接着,首先驱动与数据线DR2连接的R像素3。详细地说,不激活控制信号DACSW1和AMPOUTSW1。代替它们,激活控制信号DACSW2和AMPOUTSW2。随着控制信号DACSW2和AMPOUTSW2的激活,D/A转换器152的输出端连接到输出放大器171的输入端,而输出放大器171的输出端进一步连接到输出节点S2。因而,数据线DR2通过时分开关5R2和多路分配器191的开关19b连接到输出放大器171,并且与像素数据XR2对应的驱动电压供给到数据线DR2。所供给的驱动电压写入到与数据线DR2连接的R像素3。
当驱动与数据线DR2连接的R像素3时,数据线DR1电性连接到D/A转换器151的输出端。详细地说,激活控制信号DIRECTSW1,输出节点S1通过直接开关18的开关18a直接连接到D/A转换器151的输出端。在附图中,应当注意,由标记[C]表示输出节点S到D/A转换器15的连接。因而,数据线DR1的电压电平保持为由灰度电压产生电路14产生的理想的灰度电压。如上所述,其中数据线DR1与D/A转换器151的输出端电性连接的机构提供了抑制输出放大器171的偏移影响的效果。
在由输出放大器171完成了与数据线DR2连接的R像素3的驱动之后,数据线DR2与输出放大器171的输出端断开,并电性连接到D/A转换器152的输出端。同时,数据线DR1继续与D/A转换器151的输出端电性连接。详细地说,控制信号DIRECTSW1继续有效。此外,新激活控制信号DIRECTSW2。因而,输出节点S1和S2通过直接开关18的开关18a和18b分别直接连接到D/A转换器151和152的输出端。
从与数据线DR2连接的R像素3的驱动的观点看,在由输出放大器171完成了与数据线DR2连接的R像素3的驱动之后,数据线DR2不需要电性连接到D/A转换器152的输出端。然而,在由输出放大器171完成了该驱动后,鉴于抑制输出放大器171的偏移影响,优选将数据线DR2电性连接到D/A转换器152的输出端的机构。
接着,驱动与扫描线G1和数据线DG1和DG2连接的G像素3。依照与驱动R像素3类似的过程,进行G像素3的驱动。首先,激活控制信号GSW,数据线DG1和DG2分别连接到输出节点S1和S2。此外,激活控制信号GSEL。因而,像素数据XG1和XG2分别发送到D/A转换器151和152。此外,激活控制信号DACSW1和AMPOUTSW1,并且数据线DG1电性连接到输出放大器171的输出端。因而,通过输出放大器171驱动与数据线DG1连接的G像素3。接着,代替控制信号DACSW1和AMPOUTSW1,激活控制信号DACSW2和AMPOUTSW2,数据线DG2电性连接到输出放大器172的输出端。因而,通过输出放大器172驱动与数据线DG2连接的G像素3。当通过输出放大器171驱动与数据线DG2连接的G像素3时,数据线DG1直接连接到D/A转换器151的输出端。因此,数据线DG1的电压电平保持为理想的灰度电压。最后,数据线DG2直接连接到D/A转换器152的输出端。如上所述,完成了与数据线DG1和DG2连接的两个G像素3的驱动。
接着,驱动与扫描线G1和数据线DB1和DB2连接的B像素3。依照与驱动R像素3类似的过程,进行B像素3的驱动。激活控制信号BSW,数据线DB1和DB2分别连接到输出节点S1和S2。此外,激活控制信号BSEL。因而,像素数据XB1和XB2分别被发送到D/A转换器151和152。此外,激活控制信号DACSW1和AMPOUTSW1,数据线DB1电性连接到输出放大器171的输出端。因而,通过输出放大器171驱动与数据线DB1连接的B像素3。接着,代替控制信号DACSW1和AMPOUTSW1,激活控制信号DACSW2和AMPOUTSW2,并且数据线DB2电性连接到输出放大器172的输出端。因而,通过输出放大器172驱动与数据线DB2连接的B像素3。当通过输出放大器171驱动与数据线DB2连接的B像素3时,数据线DB1直接连接到D/A转换器151的输出端。因此,数据线DB1的电压电平保持在理想的灰度电压。最后,数据线DB2直接连接到D/A转换器152的输出端。如上所述,完成了与数据线DB1和DB2连接的两个B像素3的驱动。
除切换要被激活的扫描线之外,在第二水平周期之后,依照类似的过程也驱动像素3。在第j个水平周期中,激活扫描线Gj,以时分方式驱动与扫描线Gj连接的像素3。
如图9A中所示,输出节点S1和S2连接到输出放大器171的顺序优选为对于每个水平周期都改变。依照前述的操作,驱动电压写入到相同颜色像素的时间被均匀变为平均时间,可抑制闪烁产生。这对于提高图像质量是理想的。
在图9A的例子中,在第一水平周期的R像素3的驱动中,首先激活控制信号AMPOUTSW1,然后激活控制信号AMPOUTSW2。结果,在输出节点S1连接到输出放大器171之后,代替输出节点S1,输出节点S2连接到输出放大器171。另一方面,在第二水平周期的R像素3的驱动中,首先激活控制信号AMPOUTSW2,然后激活控制信号AMPOUTSW1。结果,在输出节点S2连接到输出放大器171之后,代替输出节点S2,输出节点S1连接到输出放大器171。类似地,在G像素3和B像素3的驱动中,在第一和第二水平周期之间切换控制信号AMPOUTSW1和AMPOUTSW2的激活顺序。类似地,在之后的水平周期中,对于每个水平周期对改变控制信号AMPOUTSW1和AMPOUTSW2的激活顺序。依照前述操作,驱动电压写入到相同颜色像素的时间被均匀变为平均时间,可抑制闪烁产生。
由于类似的原因,对每个帧周期来说,优选切换其中输出节点S1和S2连接到输出放大器171的顺序。在第一个实施方案中,当液晶显示装置10在如图9A中所示的奇数帧周期中操作时,液晶显示装置10在偶数帧周期中如图9B中所示操作。在图9A和9B中所示的例子中,当驱动奇数帧周期中的第一水平周期中的R像素3时,如图9A中所示,首先激活控制信号AMPOUTSW1,然后激活控制信号AMPOUTSW2。结果,在输出节点S1连接到输出放大器171之后,代替输出节点S1,输出节点S2连接到输出放大器171。另一方面,当驱动偶数帧周期中的第一水平周期中的R像素3时,首先激活控制信号AMPOUTSW2,然后激活控制信号AMPOUTSW1。结果,在输出节点S2连接到输出放大器171之后,代替输出节点S2,输出节点S1连接到输出放大器171。在G像素3和B像素3的驱动中类似,在奇数帧周期和偶数帧周期之间切换控制信号AMPOUTSW1和AMPOUTSW2的激活顺序。类似地,在其他水平周期中,在奇数帧周期和偶数帧周期之间切换控制信号AMPOUTSW1和AMPOUTSW2的激活顺序。依照前述操作,驱动电压写入到相同颜色像素的时间被均匀变为平均时间,可抑制闪烁产生。这对于提高图像质量是理想的。
此外,如图9C中所示,对于通过输出节点S1和S2每次完成从输出放大器171输出驱动电压来说,都优选改变输出节点S1和S2连接到输出放大器171的顺序。依照前述操作,可减小用于控制D/A转换器151和152与输出放大器171的输入端之间的连接的控制信号DACSW1和DACSW2的切换数量。
在图9C的例子中,当驱动R像素3时,首先激活控制信号AMPOUTSW1,然后激活控制信号AMPOUTSW2。结果,在输出节点S1连接到输出放大器171之后,代替输出节点S1,输出节点S2连接到输出放大器171。在前述操作中,在驱动与数据线DR1连接的R像素3之后,驱动与数据线DR2连接的R像素3。接着,当驱动G像素3时,首先激活控制信号AMPOUTSW2,然后激活控制信号AMPOUTSW1。结果,在输出节点S2连接到输出放大器171之后,代替输出节点S2,输出节点S1连接到输出放大器171。就是说,在驱动与数据线DR2连接的G像素3之后,驱动与数据线DR1连接的G像素3。接着,当驱动B像素3时,与R像素3的驱动类似,首先激活控制信号AMPOUTSW1,然后激活控制信号AMPOUTSW2。
在图9C的操作中,当驱动与数据线DR2连接的R像素3时,在与控制信号AMPOUTSW2的激活一起激活控制信号DACSW2之后,直到完成与数据线DR2连接的G像素3的驱动之后控制信号AMPOUTSW2失效为止,不要求使控制信号DACSW2失效。类似地,当驱动与数据线DG1连接的G像素3时,在与控制信号AMPOUTSW1的激活一起激活控制信号DACSW1之后,直到完成与数据线DB2连接的B像素3的驱动之后控制信号AMPOUTSW1失效为止,不要求使控制信号DACSW1失效。在图9A的操作中,控制信号DACSW1和DACSW2的切换次数总共为6次。然而,在图9C的操作中,控制信号DACSW1和DACSW2的切换次数总共为3次。鉴于要降低在切换控制信号DACSW1和DACSW2时消耗的功率,优选减小控制信号DACSW1和DACSW2的切换次数。
此外,在该情形中,优选对于每个帧周期都切换输出节点S1和S2连接到输出放大器171的顺序。在该实施方案中,当液晶显示装置10在如图9C中所示的奇数帧周期中操作时,液晶显示装置10在偶数帧周期中如图9D中所示操作。在图9C和9D中所示的例子中,在奇数帧周期中的第一水平周期中驱动R像素3时,如图9C中所示,首先激活控制信号AMPOUTSW1,然后激活控制信号AMPOUTSW2。结果,在输出节点S1连接到输出放大器171之后,代替输出节点S1,输出节点S2连接到输出放大器171。另一方面,在偶数帧周期中的第一水平周期中驱动R像素3时,首先激活控制信号AMPOUTSW2,然后激活控制信号AMPOUTSW1。结果,在输出节点S2连接到输出放大器171之后,代替输出节点S2,输出节点S1连接到输出放大器171。类似低,在G像素3和B像素3的驱动中,在奇数帧周期和偶数帧周期之间切换控制信号AMPOUTSW1和AMPOUTSW2的激活顺序。类似地,在奇数帧周期和偶数帧周期之间切换控制信号AMPOUTSW1和AMPOUTSW2的激活顺序。依照前述操作,可减小用于控制D/A转换器151和152与输出放大器171输入端之间的连接的控制信号DACSW1和DACSW2的切换次数,驱动电压写入到相同颜色像素的时间被均匀变为平均时间,可抑制闪烁产生。
[第二个实施方案]
参照图6,第一个实施方案的液晶显示装置10的一个问题在于,除非最后进行γ直接连接驱动,否则在相邻的输出节点S1和连接到其的配线7之间耦合的电容就会导致输出节点S的电压电平的变化,从而引起其他输出节点S的电压电平的变化。例如,当通过输出放大器171驱动输出节点S1,然后其与输出放大器171断开时,存在一种情形,即当输出节点S2开始由输出放大器171驱动时,输出节点S1的电压电平发生较大变化。这不是优选的,因为这会导致数据线D的电压电平的变化,并进一步导致写入到像素3的驱动电压的变化,最后导致图像质量下降。第二个实施方案提供了一种液晶显示装置的结构和操作,其中每个输出节点S都几乎不受相邻输出节点S的电压电平变化的影响。
图10是显示第二个实施方案中的液晶显示装置10A的结构的方块图。图10仅显示了与输出节点S1到S2有关的部分的结构。然而,本领域熟练技术人员应当理解液晶显示装置10A中实际上重复设置有图10的结构。
第二个实施方案中的液晶显示装置10A如此设计,即相邻的输出节点S由不同的输出放大器17驱动。这就意味着当特定的输出节点S由特定的输出放大器17驱动时,相邻的输出节点由不同的输出放大器17驱动。在该实施方案的显示装置10A的结构中,例如,当输出节点S1由输出放大器171驱动时,输出节点S2由不同的输出放大器172驱动。依照前述操作,当输出节点S2由输出放大器172驱动以致输出节点S2的电压电平变化时,即使相邻的输出节点S1的电压电平受串扰影响而变化,输出节点S1的电压电平也可通过输出放大器171立即返回到理想的电压电平。因而,输出节点S1的电压电平不会受相邻的输出节点S2的电压电平变化的影响。类似地驱动其他输出节点S。
为了获得这种功能,在第二个实施方案中,D/A转换器15和输出放大器17与输出节点S之间的连接关系与第一个实施方案有变化。第二个实施方案中的液晶显示装置10A如此设计,即位于奇数位置的输出节点S1和S3由输出放大器171驱动,位于偶数位置的输出节点S2和S4由输出放大器172驱动。与此相关,在第二个实施方案中,对应于输出节点S3的锁存器113、寄存器123、多路分配器133和D/A转换器153的位置被对应于输出节点S2的锁存器112、寄存器122、多路分配器132和D/A转换器152的位置取代。
此外,还改变了多路分配器16、直接开关18和多路分配器19的结构。
多路分配器161构造成响应于控制信号DACSW1和DACSW3来切换输出放大器171与D/A转换器151和153之间的连接关系。详细地说,多路分配器161包括根据控制信号DACSW1接通或断开的开关16a;和根据控制信号DACSW3接通或断开的开关16b。当激活控制信号DACSW1时,D/A转换器151的输出端连接到输出放大器171的输入端。当激活控制信号DACSW3时,D/A转换器153的输出端连接到输出放大器171的输入端。
另一方面,多路分配器162构造成响应于控制信号DACSW2和DACSW4来切换输出放大器172与D/A转换器152和154之间的连接关系。详细地说,多路分配器162包括根据控制信号DACSW2接通或断开的开关16c;和根据控制信号DACSW4接通或断开的开关16d。当激活控制信号DACSW2时,D/A转换器152的输出端连接到输出放大器172的输入端。当激活控制信号DACSW4时,D/A转换器154的输出端连接到输出放大器172的输入端。
多路分配器19切换输出放大器171与输出节点S1和S3之间的连接关系,并进一步切换输出放大器172与输出节点S2和S4之间的连接关系。详细地说,在多路分配器19中设置有响应于控制信号AMPOUTSW1,AMPOUTSW2,AMPOUTSW3和AMPOUTSW4分别接通或断开的开关19a,19b,19c和19d。当激活控制信号AMPOUTSW1时,输出放大器171的输出端连接到输出节点S1,并且当激活控制信号AMPOUTSW3时,输出放大器171的输出端连接到输出节点S3。另一方面,当激活控制信号AMPOUTSW2时,输出放大器172的输出端连接到输出节点S2,并且当激活控制信号AMPOUTSW4时,输出放大器172的输出端连接到输出节点S4
直接开关18构造成切换D/A转换器151和153与输出节点S1和S3之间的连接关系,并进一步切换D/A转换器152和154与输出节点S2和S4之间的连接关系。详细地说,在直接开关18中设置有响应于控制信号DIRECTSW1、DIRECTSW2、DIRECTSW3和DIRECTSW4分别接通或断开的开关18a,18b,18c和18d。当激活控制信号DIRECTSW1时,输出节点S1直接连接到D/A转换器151的输出端,并且当激活控制信号DIRECTSW2时,输出节点S2直接连接到D/A转换器152的输出端。类似地,当激活控制信号DIRECTSW3时,输出节点S3直接连接到D/A转换器153的输出端,当激活控制信号DIRECTSW4时,输出节点S4直接连接到D/A转换器154的输出端。
接着,将描述第二个实施方案的液晶显示装置10A的操作。
图11A是显示该实施方案的液晶显示装置10A的操作的时序图。之后,将描述对应于输出节点S1到S4的像素3,即与数据线DR1到DR4,DG1到DG4以及DB1到DB4连接的像素3的驱动。然而,本领域熟练技术人员很容易理解,可类似地驱动对应于其他输出节点S的像素3。
在紧随第一水平周期启动之后,输出节点S1到S4都设为高阻抗状态。就是说,不激活DACSW1到DACSW4、AMPOUTSW1到AMPOUTSW4和DIRECTSW1到DIRECTSW4。然后,输出节点S1到S4与所有的输出放大器171和172以及D/A转换器151到154电性断开。
在该实施方案中,当第一水平周期开始之后,激活控制信号RSW,数据线DR1到DR4通过多路分配器5的时分开关5R1到5R4分别连接到输出节点S1到S4。此外,控制信号RSEL也被激活。因而,像素数据XR1到XR4分别被发送到D/A转换器151到154
与扫描线G1的激活一起开始与扫描线G1连接的像素3的驱动。当激活扫描线G1时,与扫描线G1连接的像素3的像素电极3b电性连接到相应的数据线D。
接着,驱动与扫描线G和数据线DR1到DR4连接的R像素3。如下进行R像素3的驱动。
首先,驱动与数据线DR1连接的R像素3。详细地说,激活控制信号DACSW1和AMPOUTSW1,D/A转换器151的输出端连接到输出放大器171的输入端,并且输出放大器171的输出端进一步连接到输出节点S1。结果,数据线DR1通过多路分配器5的时分开关5R1和多路分配器19的开关19a连接到输出放大器171,并且对应于像素数据XR1的驱动电压供给到数据线DR1。供给的驱动电压写入与数据线DR1连接的R像素3。
接着,驱动与数据线DR2连接的R像素3。详细地说,激活控制信号DACSW2和AMPOUTSW2,并且D/A转换器152的输出端连接到输出放大器172的输入端,以及输出放大器172的输出端进一步连接到输出节点S2。结果,数据线DR2通过多路分配器5的时分开关5R2和多路分配器19的开关19b连接到输出放大器172,并且对应于像素数据XR2的驱动电压供给到数据线DR2。供给的驱动电压写入与数据线DR2连接的R像素3。
应当注意,与第一个实施方案不同,在与数据线DR2连接的R像素3的驱动开始时,输出节点S1继续与输出放大器171的输出端连接。这是为了阻止写入到与数据线DR1连接的R像素3的驱动电压由于耦合于输出节点S1和S2连接的配线之间的电容而引起的变化。即使输出节点S2的电压电平变化,输出节点S1的电压电平也可由输出放大器171保持为恒定,这不会受电容耦合的影响。因而,可阻止与输出节点S1连接的数据线DR1的电压电平,即写入到R像素3的驱动电压的变化。
接着,驱动与数据线DR3连接的R像素3。详细地说,激活控制信号DACSW3和AMPOUTSW3。因而,D/A转换器153的输出端连接到输出放大器171的输入端,并且输出放大器171的输出端连接到输出节点S3。结果,数据线DR3通过多路分配器5的时分开关5R3和多路分配器19的开关19c连接到输出放大器171,对应于像素数据XR3的驱动电压供给到数据线DR3。供给的驱动电压写入与数据线DR3连接的R像素3。
应当注意,与启动和数据线DR2连接的R像素3的驱动的情形类似,在与数据线DR3连接的R像素3的驱动开始时,输出节点S2继续与输出放大器172的输出端连接。因而,这阻止了写入到与数据线DR2连接的R像素3的驱动电压由于耦合于输出节点S2和S3的配线7之间的电容而引起的变化。
当与数据线DR3连接的R像素3开始被输出放大器171驱动时,数据线DR1与输出放大器171电性断开,并代替断开而直接连接到D/A转换器151的输出端。因而,数据线DR1的电压电平保持为由灰度电压产生电路14产生的理想的灰度电压。详细地说,与控制信号DACSW1和AMPOUTSW1的无效一起,激活控制信号DIRECTSW1,并且输出节点S1通过直接开关18的开关18a直接连接到D/A转换器151的输出端。如上所述,数据线DR1电性连接到D/A转换器151的输出端,该电性连接提供了抑制输出放大器171的偏移影响的效果。
接着,驱动与数据线DR4连接的R像素3。详细地说,激活控制信号DACSW4和AMPOUTSW4,D/A转换器154的输出端连接到输出放大器172的输入端,以及输出放大器172的输出端连接到输出节点S4。结果,数据线DR4通过多路分配器5的时分开关5R4和多路分配器19的开关19d连接到输出放大器172的输出端,以及对应于像素数据XR4的驱动电压供给到数据线DR4。供给的驱动电压写入与数据线DR4连接的R像素3。应当注意,当与数据线DR4连接的R像素3的驱动开始时,输出节点S3继续与输出放大器171的输出端连接。
当与数据线DR4连接的R像素3开始被输出放大器172驱动时,控制信号DACSW2和AMPOUTSW2无效,且控制信号DIRECTSW2无效。因而,数据线DR2与输出放大器172电性断开,并代替断开直接连接到D/A转换器152的输出端。因为数据线DR2与D/A转换器152的输出端直接连接,所以数据线DR2的电压电平保持在由灰度电压产生电路14产生的理想的灰度电压。
接着,完成了由输出放大器171驱动与数据线DR3连接的R像素3。在完成了该驱动之后,数据线DR3与输出放大器171电性断开,并代替断开而直接连接到D/A转换器153的输出端。详细地说,与控制信号DACSW3和AMPOUTSW3的无效一起,激活控制信号DIRECTSW3。因而,数据线DR3的电压电平保持在由灰度电压产生电路14产生的理想的灰度电压。
接着,完成了由输出放大器171驱动与数据线DR4连接的R像素3。在完成了该驱动之后,数据线DR4与输出放大器172电性断开,并代替断开而直接连接到D/A转换器154的输出端。详细地说,与控制信号DACSW4和AMPOUTSW4的无效一起,激活控制信号DIRECTSW4。因而,数据线DR4的电压电平保持为由灰度电压产生电路14产生的理想的灰度电压。因而,最后,所有的数据线DR1到DR4直接与D/A转换器151到154连接,消除了输出放大器171和172的偏移影响,这提高了图像质量。通过前述过程完成了R像素3的驱动。
在完成了R像素3的驱动之后,驱动与扫描线G1和数据线DG1到DG4连接的G像素3。除了代替激活控制信号RSW而激活控制信号GSW,和驱动G像素3时顺序不同之外,驱动G像素3的过程与驱动R像素3的过程类似。按照与数据线DG3连接的G像素3、与数据线DG2的G像素3和与数据线DG1连接的G像素3的顺序进行由输出放大器17驱动G像素3的过程。就是说,在激活控制信号GSW之后,按照该序连续激活控制信号DACSW4、DACSW3、DACSW2和DACSW1,并按照该顺序连续激活控制信号AMPOUTSW4、AMPOUTSW3、AMPOUTSW2和AMPOUTSW1。
因而,与数据线DG1到DG4连接的G像素3由相应的输出放大器17驱动,并向每个G像素3写入理想的驱动电压。当完成了由输出放大器17驱动各个G像素3的过程之后,激活与其相对应的控制信号DIRECTSWj(j=4,3,2,1)。因而,数据线DG4,DG3,DG2和DG1分别与D/A转换器154,153,152和151相连。然后,数据线DG4,DG3,DG2和DG1的电压电平保持为由灰度电压产生电路14产生的理想的灰度电压。
最后,驱动与扫描线G1和数据线DB1到DB4连接的B像素3。除了代替激活控制信号RSW而激活控制信号BSW之外,驱动B像素3的过程与驱动R像素3的过程类似。在激活控制信号BSW之后,按照该序连续激活控制信号DACSW1,DACSW2,DACSW3和DACSW4,并按照该顺序连续激活控制信号AMPOUTSW1,AMPOUTSW2,AMPOUTSW3和AMPOUTSW4。因而,与数据线DB1到DB4连接的B像素3由相应的输出放大器17驱动,并向每个B像素3写入理想的驱动电压。当完成了由输出放大器17驱动各个B像素3的过程之后,激活与其相对应的控制信号DIRECTSWj(j=1,2,3,4)。因而,数据线DB1,DB2,DB3和DB4分别与D/A转换器151,152,153和154相连。然后,数据线数据线DB1,DB2,DB3和DB4的电压电平保持为由灰度电压产生电路14产生的理想的灰度电压。
甚至在第二水平周期中,也根据类似的过程驱动与扫描线G2连接的像素3。然而,在第二水平周期中,与扫描线G2连接的像素3按照B像素、G像素和R像素的顺序驱动。当驱动B像素3时,控制信号BSW继续从第一水平周期连续激活,并且液晶显示面板1中的多路分配器5的时分开关5B1到5B4没有断开。即使在完成了第一水平周期之后,数据线DB1到DB4继续与源极线S1到S4连接。依照前述操作,可减小多路分配器5的时分开关5B1到5B4的切换次数,还可降低液晶显示面板1消耗的功率。
详细地说,当开始第二水平周期时,首先,驱动与扫描线G2和数据线DB1到DB4连接的B像素3。按照与数据线DB4连接的B像素3、与数据线DB3的B像素3、与数据线DB2的B像素3和与数据线DB1连接的B像素3的顺序进行由输出放大器17驱动B像素3的过程。就是说,在激活控制信号BSW之后,按照该序连续激活控制信号DACSW4,DACSW3,DACSW2和DACSW1,并按照该顺序连续激活控制信号AMPOUTSW4,AMPOUTSW3,AMPOUTSW2和AMPOUTSW1。
因而,与数据线DB1到DB4连接的B像素3由相应的输出放大器17驱动,并向每个B像素3写入理想的驱动电压。当完成了由输出放大器17驱动各个B像素3的过程时,激活与其相对应的控制信号DIRECTSWj(j=4,3,2,1)。因而,数据线DB4,DB3,DB2和DB1分别与D/A转换器154,153,152和151相连。然后,数据线DB4,DB3,DB2和DB1的电压电平保持为由灰度电压产生电路14产生的理想的灰度电压。
接着,驱动与扫描线G2和数据线DG1到DG4连接的G像素3。详细地说,在激活控制信号GSW之后,按照该顺序连续激活控制信号DACSW1,DACSW2,DACSW3和DACSW4,并按照该顺序连续激活控制信号AMPOUTSW1,AMPOUTSW2,AMPOUTSW3和AMPOUTSW4。因而,与数据线DG1到DG4连接的G像素3由相应的输出放大器17驱动,并向每个G像素3写入理想的驱动电压。当完成了由输出放大器17驱动各个G像素3的过程时,激活与其相对应的控制信号DIRECTSWj(j=1,2,3,4)。因而,数据线DG1,DG2,DG3和DG4分别与D/A转换器151,152,153和154相连。然后,数据线DG1,DG2,DG3和DG4的电压电平保持为由灰度电压产生电路14产生的理想的灰度电压。
最后,驱动与扫描线G2和数据线DR1到DR4连接的R像素3。详细地说,在激活控制信号RSW之后,按照该顺序连续激活控制信号DACSW4,DACSW3,DACSW2和DACSW1,并按照该顺序连续激活控制信号AMPOUTSW4,AMPOUTSW3,AMPOUTSW2和AMPOUTSW1。因而,与数据线DR1到DR4连接的R像素3由相应的输出放大器17驱动,并向每个R像素3写入理想的驱动电压。当完成了由输出放大器17驱动各个R像素3的过程之后,激活与其相对应的控制信号DIRECTSWj(j=4,3,1,1)。因而,数据线DR4,DR3,DR2和DR1分别与D/A转换器154,153,152和151相连。然后,数据线DR4,DR3,DR2和DR1的电压电平保持为由灰度电压产生电路14产生的理想的灰度电压。
之后,在奇数水平周期中,与第一水平周期类似地驱动像素3,并且在偶数水平周期中,与第二水平周期类似地驱动像素3。
如上所述,在该实施方案中,当通过输出放大器171驱动输出节点S1时,通过另一个输出放大器172驱动输出节点S2。类似地,当通过输出放大器172驱动输出节点S2时,通过输出放大器171驱动输出节点S3。当通过输出放大器171驱动输出节点S3时,通过输出放大器172驱动输出节点S4。依照前述操作,即使当相邻输出节点S2的电压电平变化时,由串扰影响而使得每个输出节点S的电压电平变化,也可通过输出放大器17立即使每个输出节点S的电压电平返回到理想的电压电平。因而,每个输出节点S的电压电平不受相邻输出节点S的电压电平变化的影响。
此外,在该实施方案的操作中,最后,所有数据线D直接与D/A转换器15连接。因而,可消除输出放大器17的偏移影响,这可提高图像质量。
顺便说一句,在该实施方案中,控制信号DACSW1到DACSW4的波形在满足下面条件的范围中变化:
(1)控制信号DACSW1,DACSW3不同时激活;
(2)控制信号DACSW2,DACSW4不同时激活;和
(3)至少当控制信号AMPOUTSWj有效时,每个控制信号DACSWj(j=1,2,3,4)都有效。
图11B是显示满足前述条件的控制信号DACSW1到DACSW4的不同波形的时序图。在图11B的操作中,当开始第一水平周期时,控制信号DACSW1,DACSW2有效,控制信号DACSW3,DACSW4和AMPOUTSW1到4无效。
首先,驱动R像素3。具体地说,首先,为了驱动与数据线DR1和DR2连接的R像素3,连续激活控制信号AMPOUTSW1和AMPOUTSW2。当完成与数据线DR1和DR2的R像素3的驱动时,控制信号AMPOUTSW1,AMPOUTSW2无效。与控制信号AMPOUTSW1和AMPOUTSW2的无效一起,使控制信号DACSW1和DACSW2无效。
此外,为了驱动与数据线DR3和DR4连接的R像素3,与控制信号AMPOUTSW1的无效一起,激活控制信号AMPOUTSW3,并且与控制信号AMPOUTSW2的无效一起,激活控制信号AMPOUTSW4。与控制信号AMPOUTSW3和AMPOUTSW4的激活一起,激活控制信号DACSW3和DACSW4。之后,当完成与数据线DR3和DR4连接的R像素3的驱动时,即使控制信号AMPOUTSW3和AMPOUTSW4无效,控制信号DACSW3和DACSW4也继续有效。
接着,驱动G像素3。具体地说,首先,为了驱动与数据线DG4和DGG3连接的G像素3,连续激活控制信号AMPOUTSW4和AMPOUTSW3。应当注意,因为在完成R像素3的驱动之后,控制信号DACSW3和DACSW4继续连续有效,所以不要求切换控制信号DACSW3和DACSW4。当完成与数据线DG4和DGG3的G像素3的驱动时,控制信号AMPOUTSW4和AMPOUTSW3无效。与控制信号AMPOUTSW4和AMPOUTSW3的无效一起,使控制信号DACSW4和DACSW3无效。
此外,为了驱动与数据线DG2和DGG1连接的G像素3,与控制信号AMPOUTSW4的无效一起,激活控制信号AMPOUTSW2,并且与控制信号3的无效一起,激活控制信号AMPOUTSW1。与控制信号AMPOUTSW2和AMPOUTSW1的激活一起,激活控制信号DACS21和DACSW1。之后,当完成与数据线DG2和DG1连接的G像素3的驱动时,即使控制信号AMPOUTSW2和AMPOUTSW1无效,控制信号DACSW2和DACSW1也继续有效。
接着,驱动B像素3。具体地说,首先,为了驱动与数据线DB1和DB2连接的B像素3,连续激活控制信号AMPOUTSW1和AMPOUTSW2。当完成与数据线DB1和DB2连接的B像素3的驱动时,控制信号AMPOUTSW1和AMPOUTSW2无效。与控制信号AMPOUTSW1和AMPOUTSW2的无效一起,使控制信号DACSW1和DACSW2无效。
此外,为了驱动与数据线DB3和DB4连接的B像素3,与控制信号AMPOUTSW1的无效一起,激活控制信号AMPOUTSW3,并且与控制信号AMPOUTSW2的无效一起,激活控制信号AMPOUTSW4。与控制信号AMPOUTSW3和AMPOUTSW4的激活一起,激活控制信号DACSW3和DACSW4。之后,当完成与数据线DB3和DB4连接的B像素3的驱动时,即使控制信号AMPOUTSW3和AMPOUTSW4无效,控制信号DACSW3和DACSW4也可继续有效。
甚至在第二水平周期中,除了驱动像素3的顺序变化之外,类似地驱动像素3。
图11B中所示的操作优点在于减小控制信号DACSW1到DACSW4的切换次数。在图11A的操作中,要求控制信号DACSW1到DACSW4在一个水平周期中升起总共12次,以及下降总共12次。另一方面,在图11B的操作中,仅要求控制信号DACSW1到DACSW4在一个水平周期中升起总共6次,并下降总共6次。优选减小控制信号DACSW1到DACSW4的切换次数,从而降低功率消耗。
[第三个实施方案]
图12是显示本发明第三个实施方案的液晶显示装置10B的结构的方块图。图12仅显示了与输出节点S1到S4相关的部分的结构。然而,应当理解,在液晶显示装置10B中重复设置有图12的结构。
第三个实施方案中的液晶显示装置10B的结构类似于第二个实施方案中的液晶显示装置10A的结构。类似于第二个实施方案中的液晶显示装置10A,第三个实施方案中的液晶显示装置10B以下述方式设计,即相邻的输出节点S由不同的输出放大器17驱动。为了减小相邻输出节点S的电压电平的变化的影响,这种设计是很重要的。
此外,在第三个实施方案中,为了减小设置在数据驱动器IC6B中的电路的尺寸,将D/A转换器15的数量减半。就是说,在第三个实施方案中,一个D/A转换器15通过输出放大器17连接到两个输出节点S,并用于驱动与该两个输出节点连接的数据线D。具体地说,D/A转换器151用于驱动与输出节点S1和S3连接的数据线D,并且D/A转换器152用于驱动与输出节点S2和S4连接的数据线D。与此相关,多路分配器13、D/A转换器15、输出放大器17、多路分配器19和输出节点S之间的连接关系发生变化。
详细地说,在第三个实施方案中,响应于控制信号MUXSW1和MUXSW3而操作的多路分配器211与多路分配器131和133的输出端连接,以及多路分配器212与响应于控制信号MUXSW2和MUXSW4而操作的多路分配器132和134的输出端连接。当激活控制信号MUXSW1时,多路分配器211将多路分配器131的输出端连接到D/A转换器151的输入端,并且当激活控制信号MUXSW3时,将多路分配器132的输出端连接到D/A转换器151的输入端。另一方面,当激活控制信号MUXSW2时,多路分配器212将多路分配器132的输出端连接到D/A转换器152的输入端,并当激活控制信号MUXSW4时,将多路分配器134的输出端连接到D/A转换器152的输入端。
应当注意,多路分配器131和133以及多路分配器211整体用作用于选择性地将像素数据XR1,XG1,XB1,XR3,XG3和XB3发送到D/A转换器151的多路分配器。就是说,在控制信号MUXSW1有效的情形中,当控制信号RSEL,GSEL和BSEL激活时,分别选择像素数据XR1,XG1和XB1,并发送到D/A转换器151。另一方面,在控制信号MUXSW3有效的情形中,当控制信号RSEL,GSEL和BSEL激活时,分别选择像素数据XR3,XG3和XB3,并将其发送到D/A转换器151
类似地,多路分配器132和134以及多路分配器212整体用作用于选择性地将像素数据XR2,XG2,XB2,XR4,XG4和XB4发送到D/A转换器152的多路分配器。在控制信号MUXSW2有效的情形中,当控制信号RSEL,GSEL和BSEL激活时,分别选择像素数据XR2,XG2和XB2,并将其发送到D/A转换器152。另一方面,在控制信号MUXSW4有效的情形中,当控制信号RSEL,GSEL和BSEL激活时,分别选择像素数据XR4,XG4和XB4,并将其发送到D/A转换器151
与第二个实施方案类似,多路分配器19设置在输出放大器171和172处,从而切换输出放大器171与输出节点S1和S3之间的连接关系,并进一步切换输出放大器172与输出节点S2和S4之间的连接关系。多路分配器19包括响应于控制信号AMPOUTSW1,AMPOUTSW2,AMPOUTSW3和AMPOUTSW4而分别接通或断开的开关19a,19b,19c和19d。当激活控制信号AMPOUTSW1时,输出放大器171的输出端连接到输出节点S1,并且当激活控制信号AMPOUTSW3时,输出放大器171的输出端连接到输出节点S3。另一方面,当激活控制信号AMPOUTSW2时,输出放大器172的输出端连接到输出节点S2,当激活控制信号AMPOUTSW4时,输出放大器172的输出端连接到输出节点S4
应当注意,与第一和第二个实施方案不同,该实施方案的数据驱动器IC6B包括不需要介入任何输出放大器17而将D/A转换器15直接连接到输出节点S的线路。
图13是显示第三个实施方案的液晶显示装置10B的操作的时序图。之后,将描述对应于输出节点S1到S4的像素3,即与数据线DR1到DR4,DG1到DG4以及DB1到DB4连接的像素3的驱动。然而,本领域熟练技术人员应当理解,可类似地驱动对应于其他输出节点S的像素3。
当开始第一水平周期时,控制信号RSW,RSEL,MUXSW1和AMPOUTSW1有效。就是说,输出节点S1处于下述状态,即其与输出放大器171连接。另一方面,所有的扫描线G无效,并且像素3的像素电极3b与数据线D断开。因而,尽管输出节点S2与输出放大器171相连,但不驱动任何像素3。
当开始第一水平周期时,首先,驱动与扫描线G1和数据线DR1到DR4连接的R像素3。如下进行R像素3的驱动。与水平同步信号HSYNC的无效(升起)同步,激活锁存信号STB。应当注意,根据数据驱动器IC6B的规格,适当地选择激活锁存信号STB的定时。随着锁存信号STB的激活,通过寄存器12锁存用于确定与扫描线G1连接的像素3的灰度的像素数据。此时,因为控制信号RSEL,MUXSW1和AMPOUTSW1有效,所以与数据线DR1连接的R像素3对应的像素数据XR1被发送到D/A转换器151。此外,与像素数据XR1对应的灰度电压相同的驱动电压通过输出节点S1从输出放大器171的输出端供给到数据线DR1
接着,激活扫描线G1。因而,对应于像素数据XR1的驱动电压写入到与数据线DR1连接的R像素3。
接着,驱动与数据线DR2连接的R像素3。详细地说,激活控制信号MUXSW2和AMPOUTSW2,输出放大器172的输出端连接到输出节点S2。因而,数据线DR2通过多路分配器5的时分开关5R2和多路分配器19的开关19b连接到输出放大器172的输出端。对应于像素数据XR2的驱动电压写入到数据线DR2。供给的驱动电压写入到与数据线DR2连接的R像素3。
与第二个实施方案相似,应当注意,在与数据线DR2连接的R像素3的驱动开始的时刻,输出节点S1继续与输出放大器171的输出端连接。因而,即使输出节点S2的电压电平变化,输出节点S1的电压电平也可通过输出放大器171保持为恒定,这不受配线7的耦合电容的影响。因此,可阻止与输出节点S1连接的数据线DR1的电压电平,即写入到R像素3的电压的变化。
接着,驱动与数据线DR3连接的R像素3。详细地说,与控制信号MUXSW1和AMPOUTSW1的无效一起,激活控制信号MUXSW3和AMPOUTSW3。与控制信号MUXSW3和AMPOUTSW3的激活一起,输出放大器171的输出端连接到输出节点S3。因而,数据线DR3通过多路分配器5的时分开关5R3和多路分配器19的开关19c连接到输出放大器171的输出端,并且对应于像素数据XR3的驱动电压供给到数据线DR3。供给的驱动电压写入到与数据线DR3连接的R像素3。和与数据线DR2连接的R像素3的驱动开始的时刻类似,应当注意,输出节点S2继续与输出放大器172的输出端连接。
接着,驱动与数据线DR4连接的R像素3。详细地说,与控制信号MUXSW2和AMPOUTSW2的无效一起,激活控制信号MUXSW4和AMPOUTSW4。利用控制信号MUXSW4和AMPOUTSW4的激活,输出放大器172的输出端连接到输出节点S4。因而,数据线DR4通过多路分配器5的时分开关5R4和多路分配器19的开关19d而连接到输出放大器172的输出端。然后,对应于像素数据XR4的驱动电压供给到数据线DR4。供给的驱动电压写入到与数据线DR4连接的R像素3。和与数据线DR3连接的R像素3的驱动开始的时刻类似,应当注意,在与数据线DR4连接的R像素3的驱动开始的时刻,输出节点S3继续与输出放大器171的输出端连接。
完成了R像素3的驱动之后,驱动与扫描线G1和数据线DG1到DG4连接的G像素3。详细地说,在激活控制信号GSW之后,按照该顺序连续激活控制信号MUXSW4,MUXSW3,MUXSW2和MUXSW1。此外,按照该顺序连续激活控制信号AMPOUTSW4,AMPOUTSW3,AMPOUTSW2和AMPOUTSW1。因而,通过相应的输出放大器17,驱动与数据线DG1到DG4连接的G像素3。然后,将理想的驱动电压写入到每个G像素3。与R像素3的驱动类似,应当注意,在与数据线DG3连接的G像素3的驱动开始的时刻,输出节点S4与输出放大器172的输出端连接,以及在与数据线DG2连接的G像素3的驱动开始的时刻,输出节点S3与输出放大器171的输出端连接,并且在与数据线DG1连接的G像素3的驱动开始的时刻,输出节点S2与输出放大器172的输出端连接。
最后,驱动与扫描线G1和数据线DB1到DB4连接的B像素3。详细地说,在激活控制信号BSW之后,按照该顺序连续激活控制信号MUXSW1,MUXSW2,MUXSW3和MUXSW4。此外,按照该顺序连续激活控制信号AMPOUTSW1,AMPOUTSW2,AMPOUTSW3和AMPOUTSW4。因而,通过相应的输出放大器17,驱动与数据线DB1到DB4连接的B像素3。然后,将理想的驱动电压写入到每个B像素3。与R像素3的驱动类似,应当注意,在与数据线DB2连接的B像素3的驱动开始的时刻,输出节点S1与输出放大器171的输出端连接,并且在与数据线DB3连接的B像素3的驱动开始的时刻,输出节点S2与输出放大器172的输出端连接,以及在与数据线DB4连接的B像素3的驱动开始的时刻,输出节点S3与输出放大器171的输出端连接。
甚至在第二水平周期中,与扫描线G2连接的像素3也根据类似的过程驱动。然而,在第二水平周期中,与扫描线G2连接的像素3按照B像素、G像素和R像素的顺序驱动。当驱动B像素3时,控制信号BSW继续从第一水平周期连续激活。液晶显示面板1中的多路分配器5的时分开关5B1到5B4没有断开。即使在第一水平周期之后,数据线DB1到DB4仍继续与源极线S1到S4连接。依照前述操作,可减小多路分配器5的时分开关5B1到5B4的切换次数,还可降低液晶显示面板1消耗的功率。
详细地说,当开始第二水平周期时,控制信号BSW,BSEL,MUXSW4和AMPOUTSW4有效。首先,与水平同步信号HSYNC的无效(升起)同步,激活锁存信号STB。因而,通过寄存器12来锁存用于确定与扫描线G2连接的像素3的灰度的像素数据。此时,控制信号RSEL,MUXSW4和AMPOUTSW4有效。与数据线DB4连接的B像素3对应的像素数据XB4发送到D/A转换器152。此外,与像素数据XB4对应的灰度电压相同的驱动电压通过输出节点S1从输出放大器172的输出端供给到数据线DB4
接着,激活扫描线G2。因而,对应于像素数据XB4的驱动电压写入到与数据线DB4连接的B像素3。
接着,按照该顺序连续激活控制信号MUXSW3,MUXSW2和MUXSW1。此外,按照该顺序连续激活控制信号AMPOUTSW3,AMPOUTSW2和AMPOUTSW1。因而,通过相应的输出放大器17驱动与数据线DB3,DB2和DB1连接的B像素3,并且将理想的驱动电压写入到每个B像素3。应当注意,在与数据线DB3连接的B像素3的驱动开始的时刻,输出节点S4与输出放大器172的输出端连接,并且在与数据线DB2连接的B像素3的驱动开始的时刻,输出节点S3与输出放大器171的输出端连接,以及在与数据线DB1连接的B像素3的驱动开始的时刻,输出节点S2与输出放大器172的输出端连接。
在完成了B像素3的驱动之后,驱动与数据线DG1到DG4连接的G像素3。详细地说,按照该顺序连续激活控制信号MUXSW1,MUXSW2,MUXSW3和MUXSW4。此外,按照该顺序连续激活控制信号AMPOUTSW1,AMPOUTSW2,AMPOUTSW3和AMPOUTSW4。因而,通过相应的输出放大器17驱动与数据线DG1到DG4连接的G像素3,将理想的驱动电压写入到每个G像素3。应当注意,在与数据线DG2连接的G像素3的驱动开始的时刻,输出节点S1与输出放大器171的输出端连接,在与数据线DG3连接的G像素3的驱动开始的时刻,输出节点S2与输出放大器172的输出端连接,在与数据线DG4连接的G像素3的驱动开始的时刻,输出节点S3与输出放大器171的输出端连接。
在完成了G像素3的驱动之后,驱动与数据线DR1到DR4连接的R像素3。详细地说,按照该顺序连续激活控制信号MUXSW4,MUXSW3,MUXSW2和MUXSW1。此外,按照该顺序连续激活控制信号AMPOUTSW4,AMPOUTSW3,AMPOUTSW2和AMPOUTSW1。因而,通过相应的输出放大器17驱动与数据线DR1到DR4连接的R像素3,并且将理想的驱动电压写入到每个R像素3。应当注意,在与数据线DR3连接的R像素3的驱动开始的时刻,输出节点S4与输出放大器172的输出端连接,并且在与数据线DR2连接的R像素3的驱动开始的时刻,输出节点S3与输出放大器171的输出端连接,以及在与数据线DR1连接的R像素3的驱动开始的时刻,输出节点S2与输出放大器172的输出端连接。
之后,在奇数水平周期中,与第一水平周期类似地驱动像素3,以及在偶数水平周期中,与第二水平周期类似地驱动像素3。
图13中操作的一个问题在于,因为简单重复设置输出节点S1到S4,且最早驱动的输出节点S(例如输出节点S1)和最晚驱动的输出节点(例如输出节点S4)彼此相邻,所以耦合在它们之间的电容会导致最晚驱动的输出节点S的电压电平的变化,从而引起最早驱动输出节点S的电压电平的变化。例如,在图13的操作中,当在第一水平周期中驱动R像素3时,按照该顺序连续驱动输出节点S1,S2,S3和S4。图12仅显示了四个输出节点S1到S4。然而,在实际的液晶显示装置中,输出节点S1靠近输出节点S4设置。因而,驱动输出节点S4时的电压电平的变化会引起输出节点S1的电压电平的变化。
图14显示了如上所述优选用于抑制输出节点的电压电平变化的液晶显示装置10B的操作。在图14的操作中,当按照该顺序连续驱动输出节点S1,S2,S3和S4时,输出节点S4在输出节点S1的驱动时预充电。图14的时序图中的标记“P”表示输出节点S1,S4预充电。预充的电压(预充电压)等于之后驱动像素3时的驱动电压。因为输出节点S4预充电,所以驱动输出节点S4时电压电平的变化变小,这抑制了相邻输出节点S1的电压电平的变化。类似地,当按照该顺序连续驱动输出节点S4,S3,S2和S1时,输出节点S1在输出节点S4的驱动时预充电。因为输出节点S1预充电,所以驱动输出节点S1时电压电平的变化变小,这抑制了相邻输出节点S4的电压电平的变化。下面将详细描述图14中的液晶显示装置10B的操作。
当开始第一水平周期时,控制信号RSW,RSEL,MUXSW1和AMPOUTSW1有效。就是说,输出节点S1处于下述状态,即其被输出放大器171驱动。另一方面,所有的扫描线G无效,像素3的像素电极3b与数据线D断开。因而,尽管输出节点S1被输出放大器171驱动,但不驱动任何像素3。
首先,驱动连接到预扫描线G1和数据线DR1到DR4的R像素3。如下进行R像素3的驱动。与水平同步信号HSYNC的无效(升起)同步,激活锁存信号STB。这样,通过寄存器12锁存用于确定与扫描线G1连接的像素3的灰度的像素数据。此时,因为控制信号RSEL,MUXSW1和AMPOUTSW1有效,所以与数据线DR1连接的R像素3对应的像素数据XR1发送到D/A转换器151。此外,输出节点S1的输出通过输出放大器171驱动到与像素数据XR1对应的灰度电压相同的驱动电压。
当通过输出放大器171驱动输出节点S1时,同时对输出节点S4预充电。在图14中,应当注意,对输出节点S进行预充电的情形由标记[P]表示。详细地说,激活控制信号MUXSW4和AMPOUTSW4。因而,与数据线DR4连接的R像素3对应的像素数据XR4发送到D/A转换器152,并且输出节点S4通过输出放大器171预充电到与像素数据XR4对应的灰度电压相同的预充电压。当完成了预充电时,使控制信号MUXSW4和AMPOUTSW4无效。
接着,激活扫描线G1。因而,与像素数据XR1对应的驱动电压写入到与数据线DR1连接的R像素3。然后,完成了与数据线DR1连接的R像素3的驱动。与此同时,输出节点S4被预充电到对应于像素数据XR4的电压电平,并且对应于像素数据XR4的驱动电压写入到与数据线DR4连接的R像素3。
接着,按照该顺序连续激活控制信号MUXSW2,MUXSW3和MUXSW4。此外,按照该顺序连续激活控制信号AMPOUTSW2,AMPOUTSW3和AMPOUTSW4。因而,通过相应的输出放大器17驱动与数据线DR2,DR3和DR4连接的R像素3,并将理想的驱动电压写入到每个R像素3。当完成了R像素3的驱动时,使控制信号RSW无效。应当注意,即使完成了R像素3的驱动,仍继续控制信号MUXSW4和AMPOUTSW4的激活。
提前对输出节点S4预充电。因而,当驱动与数据线DR4连接的R像素3时,输出节点S4的电压电平的变化较小。因此,与输出节点S4相邻的输出节点S1的电压电平的变化也较小。
在完成了R像素3的驱动之后,驱动与扫描线G1和数据线DG1到DG4相连的G像素3的驱动。具体地说,首先,与控制信号RSEL的无效一起激活控制信号GSEL。控制信号MUXSW4和AMPOUTSW4继续有效。因而,随着控制信号GSEL的激活,输出节点S4通过输出放大器172驱动到与对应于像素数据XR4的灰度电压相同的驱动电压。
当通过输出放大器172驱动输出节点S4时,同时对输出节点S1预充电。详细地说,激活控制信号MUXSW1和AMPOUTSW1。因而,与数据线DG1连接的G像素3对应的像素数据XG1发送到D/A转换器151。然后,输出节点S1通过输出放大器171预充电到与像素数据XG1对应的灰度电压相同的预充电压。当完成了预充电时,使控制信号MUXSW1和AMPOUTSW1无效。
接着,激活控制信号GSW。数据线DG1到DG4分别电性连接到输出节点S1到S4。因而,对应于像素数据XG4的驱动电压写入到与数据线DG4连接的G像素3。同时,将输出节点S1预充电到对应于像素数据XG1的电压电平。然后,对应于像素数据XG1的驱动电压写入到与数据线DG1连接的G像素3。
接着,按照该顺序连续激活控制信号MUXSW3,MUXSW2和MUXSW1。此外,按照该顺序连续激活控制信号AMPOUTSW3,AMPOUTSW2和AMPOUTSW1。因而,通过相应的输出放大器17驱动与数据线DG3,DG2和DG1连接的G像素3,并将理想的驱动电压写入到每个G像素3。当完成了G像素3的驱动时,使控制信号GSW无效。应当注意,即使完成了G像素3的驱动,仍继续控制信号MUXSW1和AMPOUTSW1的有效状态。
因为提前对输出节点S1预充电,所以当驱动与数据线DG1连接的G像素3时,输出节点S1的电压电平的变化较小。因而,与输出节点S1相邻的输出节点S4的电压电平的变化也较小。
在完成了G像素3的驱动之后,驱动与扫描线G1和数据线DB1到DB4连接的B像素3的驱动。具体地说,首先,使控制信号GSEL无效,并激活控制信号BSEL。控制信号MUXSW1和AMPOUTSW1继续有效。因而,随着控制信号BSEL的激活,输出节点S1通过输出放大器171驱动到与对应于像素数据XB1的灰度电压相同的驱动电压。
当通过输出放大器171驱动输出节点S1时,同时对输出节点S4预充电。详细地说,激活控制信号MUXSW4和AMPOUTSW4。因而,与数据线DB4连接的B像素3对应的像素数据XB4发送到D/A转换器152。然后,输出节点S4通过输出放大器172预充电到与像素数据XB4对应的灰度电压相同的预充电压。当完成了预充电时,使控制信号MUXSW4和AMPOUTSW4无效。
接着,激活控制信号BSW。数据线DB1到DB4分别电性连接到输出节点S1到S4。因而,对应于像素数据XB1的驱动电压写入到与数据线DB1连接的B像素3。同时,将输出节点S4预充电到对应于像素数据XB4的电压电平。然后,对应于像素数据XB4的驱动电压写入到与数据线DB4连接的B像素3。
接着,按照该顺序连续激活控制信号MUXSW2,MUXSW3和MUXSW4。此外,按照该顺序连续激活控制信号AMPOUTSW2,AMPOUTSW3和AMPOUTSW4。因而,通过相应的输出放大器17驱动与数据线DB2,DB3和DB4连接的B像素3,并将理想的驱动电压写入到每个B像素3。
在第二水平周期中,驱动与扫描线G2连接的像素3。除了按照B像素3、G像素3和R像素3的顺序驱动之外,依照和驱动与扫描线G1连接的像素3相同的过程驱动与扫描线G2连接的像素3。之后,在奇数水平周期中,依照与第一水平周期类似的过程驱动像素3,并且在偶数水平周期中,依照与第二水平周期类似的过程驱动像素3。
与第一个实施方案类似,甚至在第三个实施方案中,对于每个帧周期都希望切换驱动输出节点S的顺序。在该实施方案中,当在奇数帧周期的第一水平周期中驱动R像素3时,如图14中所示,按该顺序激活控制信号AMPOUTSW1,AMPOUTSW2,AMPOUTSW3和AMPOUTSW4。结果,按照输出节点S1,S2,S3和S4的顺序驱动输出节点S1到S4。另一方面,当在偶数帧周期的第一水平周期中驱动R像素3时,按控制信号AMPOUTSW4,AMPOUTSW3,AMPOUTSW2和AMPOUTSW1的顺序激活控制信号AMPOUTSW1到4。结果,按照输出节点S4,S3,S2和S1的顺序驱动输出节点S1到S4。当驱动G像素3和B像素3时,类似地,在奇数帧周期和偶数帧周期之间切换控制信号AMPOUTSW1到4的激活顺序。甚至在其他水平周期中,类似地,在奇数帧周期和偶数帧周期之间切换控制信号AMPOUTSW1到4的激活顺序。依照前述操作,驱动电压写入到相同颜色的像素的时间被平均,由此抑制了闪烁发生。
依照图14中所示的操作,当输出节点S1的驱动开始时,对输出节点S4预充电。或者,当输出节点S4的驱动开始时,对输出节点S1预充电。因而,可抑制在输出节点S1到S4中最早被驱动的输出节点S的电压电平的变化,由此可阻止图像质量的下降。
抑制在输出节点S中最早被驱动的输出节点S的电压电平变化的另一个方法是,阻止最早被驱动的输出节点S靠近最晚被驱动的输出节点S设置。图15A和15B是显示基于前述方法的液晶显示装置10C的结构的方块图。应当注意,在图15A和15B中,使用两个附图表示一个液晶显示装置。
图16是显示用于在特定水平周期中驱动图15A和15B中的液晶显示装置10C的输出节点S1到S8的过程的视图。在图15A和15B的液晶显示装置10C中,当按照输出节点S1,S2,S3和S4的顺序驱动输出节点S1到S4时(例如当在图16中驱动R像素时),按照输出节点S8,S7,S6和S5的顺序驱动输出节点S5到S8。就是说,最早被驱动的输出节点S1和S8彼此靠近设置,并与最晚被驱动的输出节点S4和S5分离。另一方面,液晶显示装置10C以下述方式设计,即当按照输出节点S4,S3,S2和S1的顺序驱动输出节点S1到S4时(例如当在图16中驱动G像素时),按照输出节点S5,S6,S7和S8的顺序驱动输出节点S5到S8。依照这种过程,不使最早被驱动的输出节点S靠近最晚被驱动的输出节点S,可以驱动输出节点S。下面将详细描述图15A和15B中所示的液晶显示装置10C的结构和操作。
在图15A和15B的液晶显示装置10C中,尽管用于驱动输出节点S1到S4的电路组与图12构造类似,但相对于镜平面,用于驱动输出节点S5到S8的电路组具有与用于驱动输出节点S1到S4的电路组对称的结构。具体地说,响应于控制信号MUXSW2和MUXSW4而操作的多路分配器213与多路分配器135和137的输出端连接,响应于控制信号MUXSW1和MUXSW3而操作的多路分配器214与多路分配器132和134的输出端连接。当激活控制信号MUXSW4时,多路分配器213将多路分配器135的输出端连接到D/A转换器153的输入端,并且当激活控制信号MUXSW2时,多路分配器213将多路分配器137的输出端连接到D/A转换器153的输入端。另一方面,当激活控制信号MUXSW3时,多路分配器214将多路分配器136的输出端连接到D/A转换器154的输入端,并且当激活控制信号MUXSW1时,多路分配器214将多路分配器138的输出端连接到D/A转换器154的输入端。
对于输出放大器173和174,设置用于切换输出放大器173与输出节点S5和S7之间的连接关系,并进一步切换输出放大器174与输出节点S6和S8之间的连接关系的多路分配器192。多路分配器192包括分别响应于控制信号AMPOUTSW4,AMPOUTSW3,AMPOUTSW2和AMPOUTSW1接通或断开的开关19e,19f,19g和19h。当激活控制信号AMPOUTSW4时,输出放大器173的输出端连接到输出节点S5,并且当激活控制信号AMPOUTSW2时,输出放大器173的输出端连接到输出节点S7。另一方面,当激活控制信号AMPOUTSW3时,输出放大器174的输出端连接到输出节点S6,并且当激活控制信号AMPOUTSW1时,输出放大器174的输出端连接到输出节点S8
在图15A和15B的结构中,应当注意,当激活控制信号MUXSW4和AMPOUTSW4时,同时驱动彼此相邻设置的输出节点S4和S5。当激活控制信号MUXSW4时,多路分配器134的输出端连接到D/A转换器152的输入端,并且多路分配器135的输出端连接到D/A转换器153的输入端。此外,当激活控制信号AMPOUTSW4时,输出放大器172的输出端连接到输出节点S4并被驱动,并且输出放大器173的输出端连接到输出节点S5并被驱动。
类似地,应当注意,当激活控制信号MUXSW1和AMPOUTSW1时,同时驱动输出节点S1和S8,并且当激活控制信号MUXSW2和AMPOUTSW2时,同时驱动输出节点S2和S7,以及当激活控制信号MUXSW3和AMPOUTSW3时,同时驱动输出节点S3和S6
图17A是显示图15A和15B中的液晶显示装置10C的操作的时序图。在图17A的操作中,尽管对应于输出节点S1到S4的电路组的操作类似于图12,但对应于输出节点S5,S6,S7和S8的电路组与对应于输出节点S4,S3,S2到S1的电路组类似地操作。下面将具体描述图15B中的液晶显示装置10C的操作。
当开始第一水平周期时,控制信号RSW,RSEL,MUXSW1和AMPOUTSW1有效。就是说,输出节点S1和S8处于下述状态,即它们分别被输出放大器171和174驱动。另一方面,所有的扫描线G无效,并且像素3的像素电极3b与数据线D断开。因而,尽管输出节点S1和S8与输出放大器171和174相连,且数据线DR1到DR8分别与输出节点S1到S8电性连接,但不驱动任何像素3。
当开始第一水平周期时,首先,驱动与扫描线G1和数据线DR1到DR8连接的R像素3。如下进行R像素3的驱动。与水平同步信号HSYNC的无效(升起)同步,激活锁存信号STB。此时,因为控制信号RSEL,MUXSW1和AMPOUTSW1有效,所以与数据线DR1连接的R像素3对应的像素数据XR1发送到D/A转换器151,并且与数据线DR8连接的R像素3对应的像素数据XR8发送到D/A转换器154。因而,输出节点S1被驱动到与像素数据XR1对应的灰度电压相同的驱动电压,并且输出节点S8被驱动到与像素数据XR8对应的灰度电压相同的驱动电压。
接着,激活扫描线G1。因而,对应于像素数据XR1和XR8的驱动电压写入到与数据线DR1和DR8连接的R像素3。
接着,驱动与数据线DR2和DR7连接的R像素3。详细地说,激活控制信号MUXSW2和AMPOUTSW2,输出放大器172的输出端连接到输出节点S2,并且输出放大器173的输出端连接到输出节点S7。因而,数据线DR2通过多路分配器5的时分开关5R2和多路分配器19的开关19b连接到输出放大器172的输出端,并且数据线DR7通过多路分配器5的时分开关5R7和多路分配器19的开关19g连接到输出放大器173的输出端。因而,对应于像素数据XR2的驱动电压被施加到数据线DR2,并且对应于像素数据XR7的驱动电压被施加到数据线DR7。施加的电压分别写入到与数据线DR2和DR7连接的R像素3。应当注意,在与数据线DR2和DR7连接的R像素3的驱动开始的时刻,输出节点S1和S8分别与输出放大器171和174的输出端连接。依照前述操作,当通过输出放大器172和173驱动输出节点S2和S7,并且输出节点S2和S7的电压电平变化时,即使相邻的输出节点S1和S8的电压电平受串扰影响而变化,也可通过输出放大器171和174将输出节点S1和S8的电压电平立即返回到理想的电压电平。因此,输出节点S1和S8的电压电平不会受相邻的输出节点S2和S7的电压电平变化的影响。
接着,驱动与数据线DR3和DR6连接的R像素3。详细地说,与控制信号MUXSW1和AMPOUTSW1的无效一起,激活控制信号MUXSW3和AMPOUTSW3。随着控制信号MUXSW3和AMPOUTSW3的激活,输出放大器171的输出端连接到输出节点S3,并且输出放大器174的输出端连接到输出节点S6。因而,数据线DR3通过多路分配器5的时分开关5R3和多路分配器19的开关19c连接到输出放大器171的输出端,以及数据线DR6通过多路分配器5的时分开关5R6和多路分配器19的开关19f连接到输出放大器174的输出端。因此,对应于像素数据XR3的驱动电压供给到数据线DR3,并且对应于像素数据XR6的驱动电压供给到数据线DR6。供给的电压分别写入到与数据线DR3和DR6连接的R像素3。
最后,驱动与数据线DR4和DR5连接的R像素3。详细地说,与控制信号MUXSW2和AMPOUTSW2的无效一起,激活控制信号MUXSW4和AMPOUTSW4。随着控制信号MUXSW4和AMPOUTSW4的激活,输出放大器172的输出端连接到输出节点S4,并且输出放大器173的输出端连接到输出节点S5。因而,数据线DR4通过多路分配器5的时分开关5R4和多路分配器19的开关19d连接到输出放大器172的输出端,并且数据线DR5通过多路分配器5的时分开关5R5和多路分配器19的开关19e连接到输出放大器173的输出端。因此,对应于像素数据XR4的驱动电压供给到数据线DR4,并且对应于像素数据XR5的驱动电压供给到数据线DR5。供给的电压分别写入到与数据线DR4和DR5连接的R像素3。
当驱动与数据线DR4和DR5连接的R像素3时,输出节点S4和S5的电压电平发生变化。然而,输出节点S4和S5的电压电平的变化对其他输出节点的电压电平没有影响。输出节点S4和S5通过输出放大器172和173同时驱动。因而,即使它们受到由电容耦合产生的串扰的影响,它们也可通过输出放大器172和173立即返回到理想的电压电平。因而,输出节点S4和S5不会相互受到电压电平的影响。对于相邻的输出节点S3和S6,当开始驱动与数据线DR4和DR5连接的R像素3时,通过输出放大器171和174驱动输出节点S3和S6。因而,它们不会受输出节点S4和S5的电压电平变化的影响。此外,其他输出节点S1,S2,S7和S8不会受由电容耦合而导致的影响,因为它们远离输出节点S4和S5。这样,输出节点S4和S5的电压电平的变化对其他输出节点S的电压电平不具有影响。
当完成了R像素3的驱动时,驱动与扫描线G1和数据线DG1到DG8连接的G像素3。详细地说,在激活控制信号GSW之后,按照该顺序连续激活控制信号MUXSW4,MUXSW3,MUXSW2和MUXSW1。此外,按照该顺序连续激活控制信号AMPOUTSW4,AMPOUTSW3,AMPOUTSW2和AMPOUTSW1。因而,按照与数据线DG4和DG5连接的G像素3、与数据线DG3和DG6连接的G像素3、与数据线DG2和DG7连接的G像素3、与数据线DG1和DG8连接的G像素3的顺序驱动G像素3。与R像素3的驱动类似,最先驱动的输出节点S4和S5远离最后驱动的输出节点S1和S8。因而,输出节点S4和S5不受输出节点S1和S8的电压电平变化的影响。
最后,驱动与扫描线G1和数据线DB1到DB8连接的B像素3。详细地说,在激活控制信号BSW之后,按照该顺序连续激活控制信号MUXSW1,MUXSW2,MUXSW3和MUXSW4。此外,按照该顺序连续激活控制信号AMPOUTSW1,AMPOUTSW2,AMPOUTSW3和AMPOUTSW4。因而,按照与数据线DB1和DB8连接的B像素3、与数据线DB2和DB7连接的B像素3、与数据线DB3和DB6连接的B像素3、与数据线DB4和DB5连接的B像素3的顺序驱动B像素3。与R像素3的驱动类似,最先驱动的输出节点S1和S8远离最后驱动的输出节点S4和S5。因而,输出节点S1和S8不受输出节点S4和S5的电压电平变化的影响。
在第二水平周期中,驱动与扫描线G2连接的像素3。除了按照B像素3、G像素3和R像素3的顺序驱动之外,依照和驱动与扫描线G1连接的像素3类似的过程驱动与扫描线G2连接的像素3。之后,在奇数水平周期中,依照与第一水平周期类似的过程驱动像素3,在偶数水平周期中,依照与第二水平周期类似的过程驱动像素3。
此外,在图17A的操作中,对于每个帧周期都希望切换输出节点S的驱动顺序。在实施方案中,当在奇数帧周期的第一水平周期中驱动R像素3时,如图17A中所示,按该顺序激活控制信号AMPOUTSW1,AMPOUTSW2,AMPOUTSW3和AMPOUTSW4。结果,按照输出节点S1,S2,S3和S4的顺序驱动输出节点S1到S4,并且按照输出节点S8,S7,S6和S5的顺序驱动输出节点S5到S8。另一方面,当在偶数帧周期的第一水平周期中驱动R像素3时,按控制信号AMPOUTSW4,AMPOUTSW3,AMPOUTSW2和AMPOUTSW1的顺序激活控制信号AMPOUTSW1到4。结果,按照输出节点S4,S3,S2和S1的顺序驱动输出节点S1到S4,并且按照输出节点S5,S6,S7和S8的顺序驱动输出节点S5到S8。当驱动G像素3和B像素3时,在奇数帧周期和偶数帧周期之间切换控制信号AMPOUTSW1到4的激活顺序。甚至在其他水平周期中,类似地,在奇数帧周期和偶数帧周期之间切换控制信号AMPOUTSW1到4的激活顺序。依照前述操作,驱动电压写入到相同颜色的像素的时间被平均,从而变得均匀,由此抑制了闪烁发生。
这样,在图17A的操作中,最早驱动的输出节点S不靠近最晚驱动的输出节点S设置。因而,可抑制最早驱动的输出节点S的电压电平的变化。
在图17A的操作中,控制信号MUXSW1到MUXSW4的波形在满足下面条件的范围中变化:
(1)控制信号MUXSW1和MUXSW3不同时激活;
(2)控制信号MUXSW2和MUXSW4不同时激活;和
(3)至少当控制信号AMPOUTSWj有效时,每个控制信号MUXSWj(j=1,2,3,4)都有效。
图17B是显示满足前述条件的控制信号MUXSW1到MUXSW4的不同波形的时序图。在图17B的操作中,当开始第一水平周期时,控制信号MUXSW1,MUXSW2,和AMPOUTSW1有效,而控制信号MUXSW3,MUXSW4和AMPOUTSW2到4无效。
首先,驱动R像素3。具体地说,首先,在控制信号RSW,AMPOUTSW1有效的情形中,激活锁存信号STB,并且对应于像素数据XR1的驱动电压输出到数据线DR1。因而,驱动与数据线DR1连接的R像素3。
接下来,为了驱动与数据线DR2连接的R像素3,激活控制信号AMPOUTSW2。当完成与数据线DR1和DR2连接的R像素3的驱动时,连续使控制信号AMPOUTSW1,AMPOUTSW2无效。与控制信号AMPOUTSW1和MPOUTSW2的无效一起,使控制信号MUXSW1和MUXSW2无效。
为了驱动与数据线DR3连接的R像素3,与控制信号AMOUTSW1的无效一起激活控制信号AMPOUTSW3。与控制信号AMPOUTSW3的激活一起,激活控制信号MUXSW3。当完成了与数据线DR3连接的R像素3的驱动时,使控制信号AMPOUTSW3无效。即使AMPOUTSW3无效,控制信号MUXSW3继续有效。
此外,为了驱动与数据线DR4连接的R像素3,与控制信号AMPOUTSW2的无效一起,激活控制信号AMPOUTSW4。与控制信号AMPOUTSW4的激活一起,激活控制信号MUXSW4。之后,即使完成了与数据线DR4连接的R像素3的驱动,控制信号AMPOUTSW4和MUXSW4继续有效。
接着,驱动G像素3。具体地说,首先,在控制信号AMPOUTSW4连续有效的情形中,使控制信号RSEL无效,并激活控制信号GSEL。因而,驱动与数据线DG4连接的G像素3。接着,为了驱动与数据线DG3连接的G像素3,激活控制信号AMPOUTSW3。应当注意,因为在完成了R像素3的驱动之后,控制信号MUXSW3和MUXSW4继续连续有效,所以不需要切换控制信号MUXSW3和MUXSW4。当完成与数据线DG4和DG3连接的G像素3的驱动时,使控制信号AMPOUTSW4和AMPOUTSW3无效。与控制信号AMPOUTSW4和AMPOUTSW3的无效一起,使控制信号MUXSW4和MUXSW3无效。
接着,为了驱动与数据线DG2连接的G像素3,激活控制信号AMPOUTSW2。与控制信号AMPOUTSW2的激活一起,激活控制信号MUXSW2。之后,当完成与数据线DG2连接的G像素3的驱动时,即使控制信号AMPOUTSW2无效,控制信号MUXSW2仍继续有效。
此外,为了驱动与数据线DG1连接的G像素3,激活控制信号AMPOUTSW1。与控制信号AMOUTSW1的激活一起,激活控制信号MUXSW1。之后,即使完成了与数据线DG1连接的G像素3的驱动,控制信号AMPOUTSW1和MUXSW1仍继续有效。
接着,驱动B像素3。具体地说,在控制信号AMPOUTSW1连续有效的情形中,使控制信号GSEL无效,并激活控制信号BSEL。因而,驱动与数据线DB1连接的B像素3。接着,为了驱动与数据线DB2连接的B像素3,激活控制信号AMPOUTSW2。当完成与数据线DB1和DB2连接的B像素3的驱动时,使控制信号AMPOUTSW1和AMPOUTSW2无效。与控制信号AMPOUTSW1和AMPOUTSW2的无效一起,使控制信号MUXSW1和MUXSW2无效。
接着,为了驱动与数据线DB3连接的B像素3,激活控制信号AMPOUTSW3。与控制信号AMPOUTSW3的激活一起激活控制信号MUXSW3。之后,当完成与数据线DB3连接的B像素3的驱动时,即使控制信号AMPOUTSW2无效,控制信号MUXSW3仍继续有效。
接着,为了驱动与数据线DB4连接的B像素3,激活控制信号AMPOUTSW4。与控制信号AMOUTSW4的激活一起激活控制信号MUXSW4。之后,即使完成了与数据线DB4连接的B像素3的驱动且控制信号AMPOUTSW4无效,控制信号MUXSW4仍继续有效。
此外,在第二水平周期中,除了改变像素3的驱动顺序之外,类似地驱动像素3。
图17B中所示操作的优点在于减小控制信号MUXSW1到MUXSW4的切换次数。在图11A的操作中,要求控制信号MUXSW1到MUXSW4在一个水平周期中升起总共12次,并且下降总共12次。另一方面,在图11B的操作中,仅要求控制信号MUXSW1到MUXSW4在一个水平周期中升起总共6次,并且下降总共6次。优选减小控制信号MUXSW1到MUXSW4的切换次数,从而降低功率消耗。
如上所述,在第一,第二和第三个实施方案的任一个中,因为对于液晶显示面板和数据驱动器IC都设置了数据线和多路分配器,所以可使节流区域8的高度较小。此外,在第一,第二和第三个实施方案的任一个中,可抑制配线7的电容耦合的影响,这可使配线间隔变窄,使节流区域8的高度变短。
尽管已经描述了各个实施方案,但本发明的范围不应当限制于上述实施方案。本领域熟练技术人员应当理解,本发明可用于除液晶显示装置之外的其他显示装置。此外,在上述实施方案中,通过设置在数据驱动器IC中的多路分配器,每个输出放大器都与两个输出节点S相关,且通过设置在液晶显示面板上的多路分配器,每个输出节点S都与3个数据线D相关。然而,应当注意,与每个输出放大器相关的输出节点的数量以及与每个输出节点S相关的数据线D的数量可适当改变。
此外,应当注意,作为驱动液晶显示面板的方法,可使用各种驱动方法,本发明可用于例如线反转驱动和点反转驱动中的任一个。
此外,对于每个线或帧来说,切换输出节点的驱动顺序是为了通过将相同颜色像素的写入次数平均来抑制闪烁发生。然而,在前面的描述中,描述了针对每一个线或一帧进行写入顺序之间的切换。然而,对于实际驱动顺序的切换操作必须考虑极性反转。因而,要求通过考虑极性反转操作来选择驱动顺序的最佳切换方法。相对于驱动顺序的切换操作,不仅对于每一个线和一帧,而且还对于每两个线和一帧、对于每一个线和两帧、以及对于每两个线和两个帧来说考虑四种驱动方法。
依照本发明,当由一个输出放大器以时分方式驱动的数据线的数量增加时,可抑制显示面板上除有效显示区域之外的其他部分的增加。
尽管结合几个实施方案描述了本发明,但本领域熟练技术人员应当理解,这些实施方案仅仅是为了图解本发明,不应以限制的理解来解释所附的权利要求。

Claims (20)

1.一种显示装置,包括:
显示面板;和
数据驱动器,其构造成从多个输出节点输出驱动电压,从而驱动所述显示面板,
其中所述数据驱动器包括:
多个输出放大器,每个输出放大器都构造成接收对应于像素数据的灰度电压,并响应于所述灰度电压输出所述驱动电压;和
驱动器侧的多路分配器,其构造成将所述多个输出放大器连接到从所述多个输出节点中选出的选定输出节点,且
所述显示面板包括:
多个数据线;和
面板侧的多路分配器,其构造成将从所述多个数据线中选出的选定数据线与所述多个输出节点连接。
2.根据权利要求1所述的显示装置,其中所述数据驱动器进一步包括:
多个数字-模拟(D/A)转换器,其构造成接收多个灰度电压并输出所述多个灰度电压中的对应于所述像素数据的所述灰度电压;
多路分配器,其构造成将从所述多个D/A转换器中选出的选定D/A转换器的输出端与所述多个输出放大器连接;和
直接开关,其构造成将所述多个D/A转换器的输出端与所述多个输出节点连接。
3.根据权利要求2所述的显示装置,其中所述多个输出节点包括第一和第二输出节点,
所述多个输出放大器包括第一输出放大器,
所述多个D/A转换器包括第一D/A转换器和第二D/A转换器,
所述多路分配器将所述第一D/A转换器和第二D/A转换器中的一个的输出端与所述第一输出放大器的输入端连接,
所述驱动器侧的多路分配器将所述第一输出放大器的输出端与所述第一和第二输出节点中的一个连接,和
所述直接开关分别将所述第一和第二D/A转换器与所述第一和第二输出节点连接。
4.根据权利要求3所述的显示装置,其中在水平周期的第一周期中,所述驱动器侧的多路分配器将所述第一输出放大器的输出端与所述第一输出节点连接,
在所述水平周期的所述第一周期之后的第二周期中,所述驱动器侧的多路分配器将所述第一输出放大器的输出端与所述第二输出节点连接,且
所述直接开关将所述第一D/A转换器的输出端与所述第一输出节点连接。
5.根据权利要求4所述的显示装置,其中在所述水平周期中的所述第二周期之后的第三周期中,所述驱动器侧的多路分配器将所述第一输出放大器的输出端与所述第二输出节点断开,且
所述直接开关将所述第二D/A转换器的输出端与所述第二输出节点连接。
6.根据权利要求3所述的显示装置,其中在水平周期的第一周期中,所述驱动器侧的多路分配器将所述第一输出放大器的输出端与所述第一输出节点连接,
在所述水平周期的所述第一周期之后的第二周期中,所述驱动器侧的多路分配器将所述第一输出放大器的输出端与所述第二输出节点连接,
在所述水平周期的下一个水平周期的第三周期中,所述驱动器侧的多路分配器将所述第一输出放大器的输出端与所述第二输出节点连接,且
在所述下一个水平周期的所述第三周期之后的第四周期中,所述驱动器侧的多路分配器将所述第一输出放大器的输出端与所述第一输出节点连接。
7.根据权利要求3所述的显示装置,其中在一个帧周期的第m个水平周期的第一周期中,所述驱动器侧的多路分配器将所述第一输出放大器的输出端与所述第一输出节点连接,
在所述帧周期的所述第m个水平周期的所述第一周期之后的第二周期中,所述驱动器侧的多路分配器将所述第一输出放大器的输出端与所述第二输出节点连接,
在所述帧周期的下一个帧周期的所述第m个水平周期的第三周期中,所述驱动器侧的多路分配器将所述第一输出放大器的输出端与所述第二输出节点连接,且
在所述下一个帧周期的所述第m个水平周期的所述第三周期之后的第四周期中,所述驱动器侧的多路分配器将所述第一输出放大器的输出端与所述第一输出节点连接。
8.根据权利要求1所述的显示装置,其中所述多个输出节点包括第一和第二输出节点,
所述多个输出放大器包括第一和第二输出放大器,
在第一时间处,所述驱动器侧的多路分配器将所述第一输出放大器的输出端与所述第一输出节点连接,并且在所述第一时间之后的第二时间处,所述驱动器侧的多路分配器将所述第二输出放大器的输出端与所述第二输出节点连接,同时所述第一输出放大器的输出端与所述第一输出节点连接。
9.根据权利要求2所述的显示装置,其中所述多个输出节点包括按照第一到第四的顺序设置的第一到第四输出节点,
所述多个输出放大器包括第一和第二输出放大器,
所述多个D/A转换器包括第一到第四D/A转换器,
所述多路分配器将所述第一和第三D/A转换器中的一个的输出端与所述第一输出放大器的输入端连接,并将所述第二和第四D/A转换器中的一个的输出端与所述第二输出放大器的输入端连接,
所述驱动器侧的多路分配器将所述第一输出放大器的输出端与所述第一和第二输出节点中的一个连接,并将所述第二输出放大器的输出端与所述第二和第四输出节点中的一个连接,且
所述直接开关分别将所述第一到第四D/A转换器与所述第一到第四输出节点连接。
10.根据权利要求9所述的显示装置,其中在第一时间处,所述驱动器侧的多路分配器将所述第一输出放大器的输出端与所述第一输出节点连接,在所述第一时间之后的第二时间处,所述驱动器侧的多路分配器将所述第二输出放大器的输出端与所述第二输出节点连接,同时将所述第一输出放大器的输出端与所述第一输出节点连接,且在第二时间之后的第三时间处,将所述第一输出放大器的输出端与所述第一输出节点断开,且
在第三时间处,所述直接开关将所述第一D/A转换器的输出端与所述第一输出节点连接。
11.根据权利要求1所述的显示装置,其中所述数据驱动器进一步包括:
第一D/A转换器,其构造成接收多个灰度电压,并输出从所述多个灰度电压中选出的对应于第一像素数据的第一灰度电压;和
第二D/A转换器,其构造成输出从所述多个灰度电压中选出的对应于第二像素数据的第二灰度电压;
所述多个输出节点包括按按照第一到第四的顺序设置的第一到第四输出节点,
所述多个输出放大器包括:
第一输出放大器,其构造成从所述第一D/A转换器接收所述第一灰度电压并响应于所述第一灰度电压输出第一驱动电压;和
第二输出放大器,其构造成从所述第二D/A转换器接收所述第二灰度电压并响应于所述第二灰度电压输出第二驱动电压,
所述驱动器侧的多路分配器将所述第一输出放大器的输出端与所述第一和第三输出节点中的一个连接,并将所述第二输出放大器的输出端与所述第二和第四输出节点中的一个连接。
12.根据权利要求11所述的显示装置,其中在第一时间处,所述驱动器侧的多路分配器将所述第一输出放大器的输出端与所述第一输出节点连接,并且在所述第一时间之后的第二时间处,将所述第二输出放大器的输出端与所述第二输出节点连接,同时所述第一输出放大器的输出端与所述第一输出节点连接。
13.根据权利要求12所述的显示装置,其中在所述第二时间之后的第三时间处,所述驱动器侧的多路分配器将所述第一输出放大器的输出端与所述第三输出节点连接,同时将所述第二输出放大器的输出端与所述第二输出节点连接,并且在所述第三时间之后的第四时间处,将所述第二输出放大器的输出端与所述第四输出节点连接,同时将所述第一输出放大器的输出端与所述第三输出节点连接,且
在所述第一时间处,所述驱动器侧的多路分配器将所述第二输出放大器的输出端与所述第四输出节点连接。
14.根据权利要求1所述的显示装置,其中所述数据驱动器进一步包括:
第一到第四D/A转换器,其构造成接收多个灰度电压并分别输出从所述多个灰度电压中选出的第一到第四灰度电压,
所述多个输出节点包括按照第一到第八顺序设置的第一到第八输出节点,
所述多个输出放大器包括第一到第四输出放大器,其构造成从所述第一到第四D/A转换器接收所述第一到第四灰度电压,并响应于所述第一到第四灰度电压分别输出第一到第四驱动电压,
所述驱动器侧的多路分配器将所述第一输出放大器的输出端与所述第一和第三输出节点中的一个连接、将所述第二输出放大器的输出端与所述第二和第四输出节点中的一个连接、将所述第三输出放大器的输出端与所述第五和第七输出节点中的一个连接、将所述第四输出放大器的输出端与所述第六和第八输出节点中的一个连接,且
在将所述第一输出放大器的输出端与所述第一输出节点连接的同时,所述驱动器侧的多路分配器将所述第四输出放大器的输出端与所述第八输出节点连接,且在将所述第二输出放大器的输出端与所述第四输出节点连接的同时,将所述第三输出放大器的输出端与所述第五输出节点连接。
15.根据权利要求14所述的显示装置,其中在第一时间处,所述驱动器侧的多路分配器将所述第一输出放大器的输出端与所述第一输出节点连接,并将所述第四输出放大器的输出端与所述第八输出节点连接,在所述第一时间之后的第二时间处,所述驱动器侧的多路分配器将所述第二输出放大器的输出端与所述第二输出节点连接,并将所述第三输出放大器的输出端与所述第七输出节点连接,在所述第二时间之后的第三时间处,所述驱动器侧的多路分配器将所述第一输出放大器的输出端与所述第三输出节点连接,并将所述第四输出放大器的输出端与所述第六输出节点连接,以及在所述第三时间之后的第四时间处,所述驱动器侧的多路分配器将所述第二输出放大器的输出端与所述第四输出节点连接,并将所述第三输出放大器的输出端与所述第五输出节点连接。
16.根据权利要求14所述的显示装置,其中在第一时间处,所述驱动器侧的多路分配器将所述第二输出放大器的输出端与所述第四输出节点连接,并将所述第三输出放大器的输出端与所述第五输出节点连接,在所述第一时间之后的第二时间处,所述驱动器侧的多路分配器将所述第一输出放大器的输出端与所述第三输出节点连接,并将所述第四输出放大器的输出端与所述第六输出节点连接,在所述第二时间之后的第三时间处,所述驱动器侧的多路分配器将所述第二输出放大器的输出端与所述第二输出节点连接,并将所述第三输出放大器的输出端与所述第七输出节点连接,并且在所述第三时间之后的第四时间处,所述驱动器侧的多路分配器将所述第一输出放大器的输出端与所述第一输出节点连接,将所述第四输出放大器的输出端与所述第八输出节点连接。
17.一种驱动显示面板的数据驱动器,所述数据驱动器包括多个数据线和面板侧的多路分配器,该多路分配器从所述多个数据线中选出要被驱动的数据线,所述数据驱动器包括:
多个输出节点,其与所述面板侧的多路分配器的输入端连接;
多个输出放大器,其构造成接收对应于像素数据的灰度电压,并响应于所述灰度电压输出所述驱动电压;和
多路分配器,其构造成将所述多个输出放大器与从所述多个输出节点中选出的选定输出节点连接;和
控制电路,其构造成产生控制信号,从而控制所述面板侧的多路分配器。
18.根据权利要求17所述的数据驱动器,进一步包括:
多个D/A转换器,其构造成接收多个灰度电压并输出所述多个灰度电压中的对应于所述像素数据的所述灰度电压;
多路分配器,其构造成将从所述多个D/A转换器中选出的D/A转换器的输出端与所述输出放大器连接;和
直接开关,其构造成将所述多个D/A转换器的输出端与所述多个输出节点连接。
19.根据权利要求17所述的显示装置,其中所述多个输出节点包括第一和第二输出节点,
所述多个输出放大器包括第一和第二输出放大器,
在第一时间处,所述驱动器侧的多路分配器将所述第一输出放大器的输出端与所述第一输出节点连接,并且在所述第一时间之后的第二时间处,在所述第一输出放大器的输出端与所述第一输出节点连接的状态中,所述驱动器侧的多路分配器将所述第二输出放大器的输出端与所述第二输出节点连接。
20.一种驱动显示面板的显示面板驱动方法,所述显示面板包括多个数据线和面板侧的多路分配器,该多路分配器从所述多个数据线中选出要被驱动的数据线,所述显示面板驱动方法包括:
通过设置在数据驱动器中的驱动器侧的多路分配器,将输出放大器的输出端与从多个输出节点中选出的选定输出节点连接;
通过设置在所述显示面板中的面板侧的多路分配器,将从所述多个数据线中选出的选定数据线与所述选定输出节点连接;和
通过所述选定输出节点,从所述输出放大器向所述选定数据线供给驱动电压,从而将所述驱动电压写入与所述选定数据线连接的像素。
CN2007101678286A 2006-10-26 2007-10-26 显示装置、数据驱动器及驱动显示面板的方法 Expired - Fee Related CN101197117B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2006291709A JP5182781B2 (ja) 2006-10-26 2006-10-26 表示装置及びデータドライバ
JP2006291709 2006-10-26
JP2006-291709 2006-10-26

Publications (2)

Publication Number Publication Date
CN101197117A true CN101197117A (zh) 2008-06-11
CN101197117B CN101197117B (zh) 2012-01-11

Family

ID=39329547

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2007101678286A Expired - Fee Related CN101197117B (zh) 2006-10-26 2007-10-26 显示装置、数据驱动器及驱动显示面板的方法

Country Status (3)

Country Link
US (1) US8068083B2 (zh)
JP (1) JP5182781B2 (zh)
CN (1) CN101197117B (zh)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101630476A (zh) * 2008-07-16 2010-01-20 精工爱普生株式会社 电光学装置的驱动装置及方法、电光学装置及电子设备
CN101873106A (zh) * 2009-04-21 2010-10-27 瑞萨电子株式会社 运算放大器、驱动器以及显示器
CN103794167A (zh) * 2012-10-26 2014-05-14 拉碧斯半导体株式会社 显示面板驱动器及其驱动方法
CN106157903A (zh) * 2014-09-23 2016-11-23 元太科技工业股份有限公司 显示器
CN107608147A (zh) * 2017-10-11 2018-01-19 深圳市华星光电半导体显示技术有限公司 一种玻璃基板的布线结构、玻璃基板及显示装置
TWI663694B (zh) * 2017-07-27 2019-06-21 大陸商昆山維信諾科技有限公司 一種封裝片以及封裝方法
CN113781948A (zh) * 2021-09-24 2021-12-10 武汉华星光电技术有限公司 显示面板及显示装置
CN113994417A (zh) * 2019-04-12 2022-01-28 拉碧斯半导体株式会社 显示驱动器和显示装置

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010224220A (ja) * 2009-03-24 2010-10-07 Seiko Epson Corp 駆動回路及び駆動方法、並びに電気光学装置及び電子機器
KR101178887B1 (ko) 2010-06-07 2012-09-03 주식회사 실리콘웍스 Amoled 디스플레이 장치
US9047832B2 (en) * 2012-03-14 2015-06-02 Apple Inc. Systems and methods for liquid crystal display column inversion using 2-column demultiplexers
US9047826B2 (en) * 2012-03-14 2015-06-02 Apple Inc. Systems and methods for liquid crystal display column inversion using reordered image data
US20130328882A1 (en) * 2012-06-08 2013-12-12 Apple Inc. Named Area Generation
JP2017167424A (ja) * 2016-03-17 2017-09-21 セイコーエプソン株式会社 電気光学装置、電気光学装置の制御方法および電子機器
US20200118506A1 (en) * 2017-04-13 2020-04-16 Sharp Kabushiki Kaisha Active matrix substrate and demultiplexer circuit
US11182018B2 (en) * 2018-03-01 2021-11-23 Novatek Microelectronics Corp. Touch display driving device and driving method in the same
JP7110853B2 (ja) * 2018-09-11 2022-08-02 セイコーエプソン株式会社 表示ドライバー、電気光学装置、電子機器及び移動体
JP6737323B2 (ja) * 2018-11-21 2020-08-05 セイコーエプソン株式会社 表示ドライバー、電気光学装置及び電子機器
US11005492B2 (en) * 2018-12-31 2021-05-11 Tektronix, Inc. Dual output signal paths for signal source channels to optimize for bandwidth and amplitude range

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05173506A (ja) 1991-12-24 1993-07-13 Fujitsu Ltd 液晶表示装置
KR100430091B1 (ko) * 1997-07-10 2004-07-15 엘지.필립스 엘시디 주식회사 액정표시장치
JPH11167373A (ja) * 1997-10-01 1999-06-22 Semiconductor Energy Lab Co Ltd 半導体表示装置およびその駆動方法
JPH11327518A (ja) * 1998-03-19 1999-11-26 Sony Corp 液晶表示装置
JP2001034237A (ja) * 1999-07-21 2001-02-09 Fujitsu Ltd 液晶表示装置
US6756962B1 (en) * 2000-02-10 2004-06-29 Hitachi, Ltd. Image display
JP2002318566A (ja) 2001-04-23 2002-10-31 Hitachi Ltd 液晶駆動回路及び液晶表示装置
KR100815898B1 (ko) * 2001-10-13 2008-03-21 엘지.필립스 엘시디 주식회사 액정표시장치의 데이터 구동 장치 및 방법
KR100864917B1 (ko) * 2001-11-03 2008-10-22 엘지디스플레이 주식회사 액정표시장치의 데이터 구동 장치 및 방법
US7006072B2 (en) * 2001-11-10 2006-02-28 Lg.Philips Lcd Co., Ltd. Apparatus and method for data-driving liquid crystal display
DE10259326B4 (de) * 2001-12-19 2018-11-29 Lg Display Co., Ltd. Flüssigkristallanzeige
JP2003208132A (ja) * 2002-01-17 2003-07-25 Seiko Epson Corp 液晶駆動回路
JP4516280B2 (ja) * 2003-03-10 2010-08-04 ルネサスエレクトロニクス株式会社 表示装置の駆動回路
JP4425556B2 (ja) * 2003-03-28 2010-03-03 シャープ株式会社 駆動装置およびそれを備えた表示モジュール
KR100566605B1 (ko) * 2003-06-23 2006-03-31 엘지.필립스 엘시디 주식회사 액정표시장치의 데이터 구동회로 및 그 구동방법
JP3882796B2 (ja) 2003-07-22 2007-02-21 セイコーエプソン株式会社 電気光学装置、電気光学装置の駆動方法および電子機器
JP4744075B2 (ja) * 2003-12-04 2011-08-10 ルネサスエレクトロニクス株式会社 表示装置、その駆動回路およびその駆動方法
JP2005266346A (ja) * 2004-03-18 2005-09-29 Seiko Epson Corp 基準電圧発生回路、データドライバ、表示装置及び電子機器
JP5055744B2 (ja) 2004-11-05 2012-10-24 日本電気株式会社 液晶表示装置、プロジェクタ装置、携帯端末装置、液晶表示装置の駆動方法
US7158065B2 (en) 2005-02-04 2007-01-02 Tpo Displays Corp. Signal driving circuits
JP2006301166A (ja) * 2005-04-19 2006-11-02 Hitachi Displays Ltd 表示装置及びその駆動方法
KR101192769B1 (ko) * 2005-06-03 2012-10-18 엘지디스플레이 주식회사 액정표시장치
KR101169052B1 (ko) * 2005-06-30 2012-07-27 엘지디스플레이 주식회사 액정표시장치의 아날로그 샘플링 장치

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101630476A (zh) * 2008-07-16 2010-01-20 精工爱普生株式会社 电光学装置的驱动装置及方法、电光学装置及电子设备
CN101873106A (zh) * 2009-04-21 2010-10-27 瑞萨电子株式会社 运算放大器、驱动器以及显示器
CN101873106B (zh) * 2009-04-21 2013-11-06 瑞萨电子株式会社 运算放大器、驱动器以及显示器
CN103794167A (zh) * 2012-10-26 2014-05-14 拉碧斯半导体株式会社 显示面板驱动器及其驱动方法
CN106157903A (zh) * 2014-09-23 2016-11-23 元太科技工业股份有限公司 显示器
TWI663694B (zh) * 2017-07-27 2019-06-21 大陸商昆山維信諾科技有限公司 一種封裝片以及封裝方法
CN107608147A (zh) * 2017-10-11 2018-01-19 深圳市华星光电半导体显示技术有限公司 一种玻璃基板的布线结构、玻璃基板及显示装置
US10566306B2 (en) 2017-10-11 2020-02-18 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Wiring structure of glass substrate, glass substrate and display device
CN113994417A (zh) * 2019-04-12 2022-01-28 拉碧斯半导体株式会社 显示驱动器和显示装置
CN113781948A (zh) * 2021-09-24 2021-12-10 武汉华星光电技术有限公司 显示面板及显示装置

Also Published As

Publication number Publication date
JP5182781B2 (ja) 2013-04-17
US8068083B2 (en) 2011-11-29
CN101197117B (zh) 2012-01-11
JP2008107655A (ja) 2008-05-08
US20080100605A1 (en) 2008-05-01

Similar Documents

Publication Publication Date Title
CN101197117B (zh) 显示装置、数据驱动器及驱动显示面板的方法
US8411027B2 (en) Image display apparatus
CN109817138B (zh) 显示屏、显示驱动装置及驱动显示屏上子像素的方法
US7804473B2 (en) LCD panel drive adopting time-division and inversion drive
CN101149895B (zh) 显示装置操作方法和显示面板驱动器
US6396469B1 (en) Method of displaying an image on liquid crystal display and a liquid crystal display
US6262704B1 (en) Method of driving display device, display device and electronic apparatus
US9646552B2 (en) Display device with a source signal generating circuit
US7133013B2 (en) Display device driving circuit, driving method of display device, and image display device
JP4806481B2 (ja) Lcdパネル駆動回路
CN101055705B (zh) 驱动电路、显示装置及其驱动方法
US20120327137A1 (en) Display device and display driving method
US20090102777A1 (en) Method for driving liquid crystal display panel with triple gate arrangement
US20090207118A1 (en) Data driving unit and liquid crystal display
US9030376B2 (en) Display device to drive a plurality of display modules for dividing data signals
US7760176B2 (en) Method and apparatus for time-divisional display panel drive
US11501730B2 (en) Display driving apparatus and method capable of supplying flexible porch signal in blank period
US7505020B2 (en) Display device driving circuit, display device, and driving method of the display device
KR20210136531A (ko) 저전력 모드를 지원하는 디스플레이 구동장치 및 디스플레이 구동방법
KR20070016356A (ko) 표시 장치
CN101144922A (zh) 液晶显示器件及其使用的控制方法
JP2003131630A (ja) 液晶表示装置
US20230063249A1 (en) Display driver and display device
KR20220096664A (ko) 표시 장치 및 구동 방법
JP4367211B2 (ja) 電気光学装置、電気光学装置の駆動方法および電子機器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20120111

Termination date: 20131026