CN101154504B - 叠层电容器 - Google Patents
叠层电容器 Download PDFInfo
- Publication number
- CN101154504B CN101154504B CN2007101806509A CN200710180650A CN101154504B CN 101154504 B CN101154504 B CN 101154504B CN 2007101806509 A CN2007101806509 A CN 2007101806509A CN 200710180650 A CN200710180650 A CN 200710180650A CN 101154504 B CN101154504 B CN 101154504B
- Authority
- CN
- China
- Prior art keywords
- conductor layer
- internal conductor
- base body
- dielectric base
- gap
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000003990 capacitor Substances 0.000 title claims abstract description 61
- 239000004020 conductor Substances 0.000 claims abstract description 111
- 230000015572 biosynthetic process Effects 0.000 claims description 6
- 239000010410 layer Substances 0.000 description 134
- 230000000694 effects Effects 0.000 description 12
- 239000003985 ceramic capacitor Substances 0.000 description 6
- 238000009413 insulation Methods 0.000 description 6
- 101100439208 Caenorhabditis elegans cex-1 gene Proteins 0.000 description 3
- 239000000463 material Substances 0.000 description 3
- 230000003252 repetitive effect Effects 0.000 description 3
- 230000001052 transient effect Effects 0.000 description 3
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 238000004904 shortening Methods 0.000 description 2
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 229910000881 Cu alloy Inorganic materials 0.000 description 1
- 229910000990 Ni alloy Inorganic materials 0.000 description 1
- 239000010953 base metal Substances 0.000 description 1
- 239000000919 ceramic Substances 0.000 description 1
- 230000000052 comparative effect Effects 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- 238000000354 decomposition reaction Methods 0.000 description 1
- 239000011229 interlayer Substances 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 238000006386 neutralization reaction Methods 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- 230000006641 stabilisation Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01G—CAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
- H01G4/00—Fixed capacitors; Processes of their manufacture
- H01G4/30—Stacked capacitors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01G—CAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
- H01G4/00—Fixed capacitors; Processes of their manufacture
- H01G4/002—Details
- H01G4/005—Electrodes
- H01G4/012—Form of non-self-supporting electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01G—CAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
- H01G4/00—Fixed capacitors; Processes of their manufacture
- H01G4/002—Details
- H01G4/228—Terminals
- H01G4/232—Terminals electrically connecting two or more layers of a stacked or rolled capacitor
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Fixed Capacitors And Capacitor Manufacturing Machines (AREA)
- Ceramic Capacitors (AREA)
Abstract
一种叠层电容器,包括:由多个电介质层(12a)层叠而形成的大致长方体形状的电介质基体(12);跨越在电介质基体(12)的第1纵向侧面12A和两个横向侧面(12C、12D)上而引出的第1内部导体层(21);隔着电介质层(12a)相对于第1内部导体层(21)层叠在电介质基体(12)内,跨越在第2纵向侧面(12B)和两个横向侧面(12C、12D)上而引出的第2内部导体层(22);在电介质基体(12)的外面,跨越在第1纵向侧面(12A)和两个横向侧面(12C、12D)上而形成的第1端子电极(31);在电介质基体(12)的外面,跨越在第2纵向侧面(12B)和两个横向侧面(12C、12D)上而形成的第2端子电极(32)。在第1引出部上沿第1纵向侧面(12A)的位置,形成不与第1端子电极(31)连接的第1间隙图形(41)。
Description
技术领域
本发明涉及大幅度降低等效串联电感(ESL)的叠层电容器,特别是涉及作为去耦电容器等所使用的叠层电容器。
背景技术
近年,在供给LSI等的集成电路用的电源中,由于越来越向低电压化发展,负荷电流在不断增大。
因而,对于负荷电流的急剧变化,将电源电压的变动控制在容许值内变得非常困难。因此,如图2所示,就在电源102上连接被称为去耦电容器的例如双端子结构的层叠陶瓷电容器100。而且,在负荷电流瞬态变动时,从该层叠陶瓷电容器100向CPU等的LSI104供给电流,做到抑制电源电压的变动。
但是,伴随今天的CPU的工作频率的更加高频化,负荷电流的变动变得更高速且更大,图2所示的层叠陶瓷电容器100自身具有的等效串联电感(ESL)已对电源电压的变动带来了大的影响。
也就是说,在现在的层叠陶瓷电容器100中,由于ESL高,伴随负荷电流i的变动,与上述一样,电源电压V的变动很容易增大。
这里,在负荷电流瞬态的电压变动用下式1近似表示,所以,ESL的高低关系到电源电压的变动的大小。而且,从该式1也可以说ESL的降低关联到将电源电压稳定化。
dV=ESL·di/dt...式1
式中,dV是瞬态的电压变动(V),di是电流变动量(A),dt是变动时间(秒)。
作为谋求ESL降低的叠层电容器,已知的有特开2003-51423号公报所示的叠层电容器。依据该叠层电容器,可以谋求寄生电感的降低,从而可降低ESL。但是,人们要求ESL的进一步降低。
作为使ESL进一步降低的叠层电容器,已知的有多端子叠层电容器。在该多端子叠层电容器中,由于增多外部端子电极,可以实现在一个内部导体层中方向不同的电流的流动。其结果,可以再降低ESL。
但是,在多端子电容器中,必需准备多个内部导体层的图形,外部端子电极的数目增多,存在着所谓其制造成本增高的课题。
发明内容
本发明是鉴于这样的实际情况所作的发明,其目的在于,提供无需多端子电极,以低制造成本可以大幅度降低ESL的叠层电容器。
为达到上述目的,本发明的叠层电容器的特征在于,
设有:多个电介质层层叠而形成的大致长方体形状的电介质基体;
夹在上述电介质层间而配置在电介质基体内的、具有跨越在上述电介质基体的第1纵向侧面和两个横向侧面上而引出的第1引出部的第1内部导体层;
隔着上述电介质层与上述第1内部导体层相对而层叠在上述电介质基体内的、具有跨越在上述电介质基体的第2纵向侧面和两个横向侧面上而引出的第2引出部的第2内部导体层;
在上述电介质基体的外面跨越在上述第1纵向侧面和两个横向侧面上而形成的、连接于上述第1引出部的第1端子电极;以及
在上述电介质基体的外面跨越在上述第2纵向侧面和两个横向侧面上而形成的、连接于上述第2引出部的第2端子电极,
在上述第1引出部上,在沿上述第1纵向侧面的位置上形成不与上述第1端子电极连接的第1间隙图形。
在本发明的叠层电容器中,对第1内部导体层的第1引出部形成第1间隙图形。因此,第1引出部就具有从第1内部导体层的本体部分向在电介质基体中的第1纵向侧面与横向侧面交叉的两个角部引出的一对分岔引出图形。因而,在各第1内部导体层中,从各自的分岔引出图形的角部向各自的对角线的角部形成电流的流动,这些流动在第1内部导体层的本体部分、同一面内交叉。
其结果,在电流交叉的部位,产生将磁场抵消的作用,从而,可以减小叠层电容器自身的寄生电感,产生降低等效串联电感的效果。
另外,在本发明中,由于第1端子电极与第2端子电极在横向彼此面对,端子间距离变短,在这点上也可以谋求低ESL化。另外,由于沿第1和第2纵向侧面的各自侧面形成第1端子电极和第2端子电极,即使在第1引出部上形成了第1间隙图形,也可以充分确保各引出部与各端子电极的连接长度。
再者,在本发明中,由于在每个电介质基体内配置多个两个种类的第1和第2内部导体层,不仅静电电容提高,还增大了抵消磁场的作用,电感更大幅度地减小,进一步降低ESL。
亦即,依据本发明的叠层电容器,可以谋求叠层电容器的大幅度降低的ESL化,可以抑制电源电压的振动,可以作为去耦电容器等被合适地使用。
上述第1间隙图形最好形成在上述第1纵向侧面的中央位置。通过这样构成,在第1引出部中的一对分岔引出图形成为对称形状,交叉的电流也容易构成对称形状,增大抵消磁场的效果。
若设上述第1间隙图形的纵向宽度为L1、上述电介质基体的纵向宽度为L0,则L1/L0之比最好在0.2~0.5的范围。该比值不管过小或过大,都有减少同一面内电流的交叉现象的倾向。
若设上述电介质基体的横向侧面上引出的第1引出部的宽度为W1、上述电介质基体的横向宽度为W0,则W1/W0之比最好在0.15~0.45的范围内。如果该比值过小,则第1引出部与第1端子电极的接触面积变小,并且还有同一面内电流的交叉现象变少的倾向。另外,如果该比值过大,则有第1引出部对第2端子电极短路的可能性。
若设上述电介质基体的纵向宽度作为L0、上述电介质基体的横向宽度为W0,则L0/W0之比最好处于1~5的范围,更优选处于1.6~3的范围。设成这样之比值时,将第1端子电极与第2端子电极在横向彼此面对变得容易。再者,如果这个比值过大,则有同一面内电流的交叉现象成为难以产生的倾向。
上述第1引出部中,除了上述第1间隙图形以外,也可在沿上述第1纵向侧面的位置形成另一间隙图形。
最好,具有上述第1间隙图形的上述第1内部导体层的平面图形是相对于通过上述电介质基体的纵向中间位置的中心线的线对称图形。通过采用这样的结构,同一面内电流的交叉现象也成为对称,可提高磁场的抵消效果。
最好,上述第2引出部中,在沿上述第2纵向侧面的位置形成不与上述第2端子电极连接的第2间隙图形。通过在第2引出部上也形成第2间隙图形,可与第1引出部一样,在第2引出部也形成一对分岔的引出图形,在第2内部导体层上也产生同一面内电流的交叉现象。其结果,可以进一步降低ESL。
最好,上述第2间隙图形与上述第1间隙图形具有相同的形状和相同的尺寸。并且,上述第1内部导体层和上述第2内部导体层最好具有经180°旋转而相同的平面图形。通过这样的结构,在第1内部导体层和第2内部导体层中,各面内的电流的交叉图形大体上相同,可以进一步降低ESL。
再者,本发明中,第1内部导体层和第2内部导体层是相对的概念,第1内部导体层和第2内部导体层也可以是相反的。另外,至于其它的「第1...」和「第2...」也一样。
附图说明
下面,根据示于附图的实施方式,说明本发明。
图1是本发明一实施方式的叠层电容器的透视图。
图2是插入有层叠陶瓷电容器的电路图。
图3是示于图1的叠层电容器的分解透视图。
图4A和图4B各为示于图3的第1内部导体层和第2内部导体层的平面图。
图5A和图5B各为本发明另一实施方式的叠层电容器中的第1内部导体层和第2内部导体层的平面图。
图6A和图6B各为本发明再一实施方式的叠层电容器中的第1内部导体层和第2内部导体层的平面图。
图7A~图7D各为本发明又一实施方式的叠层电容器中的第1~第4内部导体层的平面图。
图8是表示本发明实施例和比较例的阻抗特性的曲线图。
具体实施方式
第1实施方式
如图1所示,本发明一实施方式的层叠陶瓷电容器(以下仅称为叠层电容器)10具有作为采用烧成多枚层叠电介质层的陶瓷生片后的叠层体所得到的长方体状的烧结体的电介质基体12。
电介质基体12具有:第1纵向侧面12A;与它相对的第2纵向侧面12B;连接这些纵向侧面12A及12B的相对的横向侧面12C及12D。在电介质基体12的外面,跨越在第1纵向侧面12A与两个横向侧面12C及12D上而形成第1端子电极31。另外,跨越在第2纵向侧面12B和两个横向侧面12C及12D上,形成第2端子电极32。
该叠层电容器10连接在例如图2所示的电路中,作为去耦电容器等使用。
如图3所示,在电介质基体12内,配置沿电介质基体12的纵向X细长延伸的第1内部导体层21,同样,配置沿电介质基体12的纵向X细长延伸的第2内部导体层22。而且,如图3所示,这些内部导体层21及内部导体层22配置多枚(在图中合计8枚),在相邻的层间交互地配置,并在各自的内部导体层21和内部导体层22之间配置电介质层12a。
亦即,在本实施方式中,以被夹在电介质层12a之间的形式,在电介质基体12内交互配置各4枚的第1和第2内部导电层21、22。再者,作为这些内部导电层21、22的材质不仅考虑采用贱金属材料的镍、镍合金、铜或铜合金,也可考虑采用以这些金属为主要成分的材料。
如图3所示,一方的第1内部导电层21具有与电介质层12a的外形相配的形状,具有从电介质层12a的周边部用预定的绝缘间隙图形43隔开的内部导体层本体部分21a。该内部导体层本体部分21a是构成电容器的一端的电极的部分。内部导体层21还具有与该内部导体层本体部分21a一体地在同一平面内形成的、跨越在电介质基体12的彼此相邻的三个侧面12A、12C、12D而引出的第1引出部。
如图4A所示,在本实施方式的第1引出部中,在沿第1纵向侧面12A的中央位置,形成不与第1端子电极31连接的第1间隙图形41。因而,第1引出部具有从第1内部导体层21的本体部分21a向电介质基体12中的第1纵向侧面12A和横向侧面12C、12D交叉的两个角部所引出的一对分岔引出图形21b。
若设电介质基体12的横向Y的宽度为W0,则在第1引出部的分岔引出图形21b中的横向Y的宽度W1确定为使W1/W0在0.15~0.45的范围,优选在0.25~0.40的范围。
另外,若设电介质基体12的纵向X的宽度为L0,则第1间隙图形41的纵向宽度L1确定为使L1/L0之比在0.2~0.5的范围,优选在0.3~0.45的范围。
在本实施方式中,第1间隙图形41形成在电介质基体12中的第1纵向侧面12A的纵向X的中央位置。绝缘间隙图形43连续跨越在电介质基体12中的第2纵向侧面12B和横向侧面12C、12D上而形成,该间隙图形43的纵向的两端部与第1引出部的分岔引出图形21b接触。本实施方式中,第1内部导体层21的平面图形是关于通过电介质基体12的纵向X的中间位置的中心线成线对称的图形。
第1端子电极31跨越在第1纵向侧面12A和横向侧面12C、12D的三侧面上而形成,第1端子电极31中的各横向侧面12C、12D的两端部延伸至比分岔引出图形21b中的横向Y的宽度W1稍长的位置。
第1间隙图形41的间隙宽度W2与绝缘间隙图形43的间隙宽度W3相当,其理想值是100~200μm的范围。这些宽度W2、W3如果过小,则各端子电极31或32的绝缘性有变得不充分的可能性,如果过大,则会缩小本体部分21a的面积,有使作为电容器的能力降低的可能性。
如图3所示,另一方的第2内部导体层22具有与电介质层12a的外形相配的形状,具有从电介质层12a的周边部用预定的绝缘间隙图形44隔开的内部导体层本体部分22a。该内部导体层本体部分22a是构成电容器的另一端电极的部分。内部导体层22还具有与该内部导体层本体部分22a在同一平面上一体地形成的、跨越在电介质基体12的彼此相邻的三个侧面12B、12C、12D上而引出的第2引出部。
如图4B所示,在本实施方式的第2引出部中,在沿第2纵向侧面12B的中央位置,形成不与第2端子电极32连接的第2间隙图形42。因而,第2引出部具有从第2内部导体层22的本体部分22a向电介质基体12中的第2纵向侧面12B和横向侧面12C、12D交叉的两个角部所引出的一对分岔引出图形22b。
本实施方式中,第2内部导体层22a的图形形状是使第1内部导体层21a旋转180度后的图形,具有同样的尺寸关系(L0、L1、W1、W0、W2、W3)。
从上述的尺寸关系,分别形成在2个种类的第1和第2内部导体层21及22上的分岔引出图形21b及22b,彼此构成投影在电介质层12a的层叠方向Z而相互不重叠的位置关系。各自的本体部分21a、22a彼此投影在电介质层12a的层叠方向Z而相互重叠,隔着电介质层12a而构成电容器。
如图1所示,一对端子电极31和32相互绝缘,在基体12的相对的横向侧面12C及12D中,沿Y方向以宽度W4隔开。该宽度W4的理想值是0.3~0.5mm。
本实施方式的叠层电容器10构成为:在被做成六面体形状(长方体)的电介质基体12的四个侧面12A~12D的全部侧面,分别配置端子电极31、32的双端子结构的叠层电容器。
下面,说明本实施方式的叠层电容器10的作用。
依据本实施方式的叠层电容器10,在层叠多个电介质层而形成为长方体形状的电介质基体12内,以被夹在各自电介质层间的形式,交互地配置两个种类的内部导体层21、22。这两个种类的内部导体层21、22,以在电介质层的层叠方向投影成相互不重叠的位置关系,构成分别跨越在电介质基体12的三个侧面上而被引出的结构。另外,两个端子电极31、32各自跨越电介质基体12的三个侧面而配置在电介质基体12的外侧上,在两个种类的内部导体层21、22的任何一方上,各自连接这两个端子电极31、32。
而且,在本实施方式的叠层电容器10中,对第1内部导体层21的第1引出部形成第1间隙图形41。因而,第1引出部就有从内部导体层21的本体部分21a向电介质基体12中的第1纵向侧面12A和横向侧面12C、12D交叉的两个角部所引出的一对分岔引出图形21b。因而,在各第1内部导体层21中,从各自的分岔引出图形21b的角部向各自的对角线的角部形成电流的流动,这些流动就在第1内部导体层21的本体部分21a的同一面内交叉。
同样地,在各第2内部导体层22中,从各自的分岔引出图形22b的角部向各自的对角线的角部形成电流的流动,这些流动在第2内部导体层22的本体部分22a的同一面内交叉。
其结果,在电流交叉的部位产生抵消磁场的作用,与此同时,可以减小叠层电容器10自身具有的寄生电感,产生降低等效串联电感的效果。
另外,在本实施方式中,由于第1端子电极31和第2端子电极32在横向Y相互面对,端子间距离变短,就这一点也可以谋求低ESL化。另外,由于沿第1和第2纵向侧面12A、12B的每个侧面形成第1端子电极31和第2端子电极32,即使在各引出部上形成间隙图形41、42,也可以充分确保各引出部的分岔引出图形21b、22b与各端子电极31、32的连接长度。
再者,在本实施方式中,由于在每个电介质基体12内配置多个两个种类的第1和第2内部导体层21、22,不仅提高静电电容,也进一步增大抵消磁场的作用,更大幅度减小电感,进一步降低ESL。
亦即,依据本实施方式的叠层电容器10,可以谋求叠层电容器10的大幅度的低ESL化,可以抑制电源电压的振动,可以作为图2所示的去耦电容器等被合适地使用。
第2实施方式
下面,根据图5A和图5B,说明本发明的第2实施方式。再者,在第1实施方式中说明过的构件和在相同构件上,带有相同标记,省略重复的说明。
在本实施方式中,除了将第1实施方式中的第1内部导体层21代换成图5A所示的第1内部导电层121以外,其余与第1实施方式相同,构成叠层电容器。在本实施方式中,仅在第2内部导体层22上形成第2间隙图形42,在第1内部导体层121上不形成第1间隙图形。
在本实施方式中,第1内部导体层121设有:对应于第1实施方式中的第1内部导体层本体部分21a的内部导体层本体部分121a;对应于第1引出部中的一对的分岔引出图形21b的连续引出图形121b。第1引出部的连续引出图形121b,连续连接在第1端子电极31的整个内表面上。
在本实施方式的叠层电容器中,在第1内部导体层121中,使电介质层12a介于中间,也可以期待对应于层叠的第2内部导体层22中的电流的流动而流过与第1实施方式同样的交叉电流。其结果,比第1实施方式稍差,但可以期待大致同样的作用效果。
第3实施方式
下面,根据图6A和图6B说明本发明的第3实施方式。再者,在第1实施方式中说明过的构件和相同构件上,带有相同的标记,省略重复的说明。
在本实施方式中,除了将第1实施方式中的第1内部导电层21和第2内部导电层22代换成分别示于图6A中的第1内部导电层221及示于图6B中的第2内部导电层222之外,与第1实施方式同样地构成叠层电容器。
在本实施方式中,第1内部导电层221与第1内部导电层21一样设有:对应于第1实施方式中的第1内部导体层本体部分21a的内部导体层本体部分221a;对应于分岔引出图形21b的分岔引出图形221b;以及对应于第1间隙图形41的第1间隙图形241。但是,该第1内部导体层221在以下方面与第1实施方式的第1内部导体层21不同:在第1间隙图形241的两侧,还形成有小间隙图形243。
另外,在本实施方式中,第2内部导体层222与第2内部导体层22一样设有:对应于第1实施方式中的第2内部导体层本体部分22a的内部导体层本体部分222a;对应于分岔引出图形22b的分岔引出图形222b;以及对应于第2间隙图形42的第2间隙图形242。但是,该第2内部导体层222在以下方面与第1实施方式的第2内部导体层22不同:在第2间隙图形242的两侧,还形成有小间隙图形243。
在本实施方式的叠层电容器中,也可以期待在内部导体层221、222中流过与第1实施方式同样的交叉电流。其结果,比第1实施方式稍差,但可以期待大致同样的作用效果。
第4实施方式
下面,根据图7A~图7D说明本发明的第4实施方式。再者,在第1实施方式中说明过的构件和相同的构件上带有相同的标记,省略重复的说明。
在本实施方式中,除了将第1实施方式中的第2内部导体层22代换成图7B所示的第2内部导体层322和图7D所示的第2内部导体层323的两个种类以外,与第1实施方式相同地构成叠层电容器。
在本实施方式中,在与示于图7A的第1实施方式相同的第1内部导体层21之下,隔着电介质层12a层叠图7B所示的第2内部导体层322,在第2内部导体层322之下,隔着电介质层12a层叠与图7C所示的第1实施方式相同的第1内部导体层21。而且,在该第1内部导体层21之下,隔着电介质层12a层叠图7D所示的内部导体层323。在其下方重复上述的图7A~图7D所示的导体层21、322、21、323的层叠。
在本实施方式中,一方的第2内部导体层322设有:对应于第1实施方式中的第2内部导体层本体部分22a的内部导体层本体部分322a;对应于分岔引出图形22b的单个引出图形322b。单个引出图形322b仅连接在位于第2纵向侧面12B与横向侧面12C交叉的角部的第2端子电极32上。
由于仅形成单个引出图形322b,在内部导体层本体部分322a的周围,在引出图形322b以外的部分形成连续的绝缘间隙图形344。
并且,另一方的第2内部导体层323设有:对应于第1实施方式中的第2内部导体层本体部分22a的内部导体层本体部分323a;对应于分岔引出图形22b的单个引出图形323b。单个引出图形323b仅连接在位于第2纵向侧面12B与横向侧面12D交叉的角部的第2端子电极32上。
由于仅形成单个引出图形323b,在内部导体层本体部分323a的周围,在引出图形323b以外的部分形成连续的绝缘间隙图形345。
本实施方式的叠层电容器中,在第1内部导体层321中,可以期待与第1实施方式一样地流过交叉电流。另外,在两个种类的第2内部导体层322和323中,可以实现分别通过每个单个引出图形322b或323b的对角线上的电流的流动。在两个种类的第2内部导体层322和323相互之间,电流的流动交叉。
因而,与第1实施方式比较,在第2内部导体层322或323的各同一面内,不形成交叉的电流,但在第1内部导体层321中,可以期待流过与第1实施方式同样的交叉电流。其结果,比第1实施方式稍差,但可以期待大致同样的作用效果。
再者,本发明不受上述实施方式限定,在本发明的范围内可以有种种改变。
例如,在本发明的叠层电容器中,内部导体层的层叠数无特别限定,也可以是数十或数百层。另外,在本发明中,第1间隙图形和第2间隙图形不一定要沿纵向连续形成,也可以断续地形成。
实施例
下面,根据再一个具体的实施例说明本发明,而本发明不受限于该实施例。在该实施例中,使用网络分析器,从S参数换算成阻抗,分别求出以下的各电容器样品的ESL。
首先,说明各电容器样品的内容。将有关图1~图4所示的实施例的2端子型叠层电容器作为样品Ex1,除了没有第1间隙图形41和第2间隙图形42以外,将与样品Ex1同样制造的电容器作为样品Cex1,分别求ESL。
然后,测量了各样品的阻抗作为结果。该结果示于图8。如图8的曲线所示,在高频侧,确认了阻抗值是样品Ex1比样品Cex1更低。另外,在求ESL时,在样品Ex1中,ESL是119pH,在样品Cex1中,ESL是140pH。也就是,在由本发明的实施例制成的样品Ex1中,确认了ESL被大幅降低。
再者,该ESL是由2πf0=1/√(ESL·C)的公式所求得的值,f0是自身的谐振频率,C是静电电容。
这里,作为使用的各样品的尺寸,在图4所示的尺寸中,L0=1.6mm,L1是0.8mm,W0是0.8mm,W1是0.25mm,W2=W3是0.15mm。内部导体层的层叠数合计为25层,静电电容是0.1μF。
Claims (8)
1.一种叠层电容器,其特征在于,
设有:层叠多个电介质层而形成的大致长方体形状的电介质基体;
夹在所述电介质层间地配置在所述电介质基体内的、具有跨越所述电介质基体的第1纵向侧面和两个横向侧面而向角部引出的第1引出部的第1内部导体层;
相对于所述第1内部导体层,隔着所述电介质层而层叠在所述电介质基体内的、具有跨越所述电介质基体的第2纵向侧面和两个横向侧面而向角部引出的第2引出部的第2内部导体层;
跨越在所述第1纵向侧面和两个横向侧面上而形成在所述电介质基体外表面,连接在所述第1引出部上的第1端子电极;以及
跨越在所述第2纵向侧面和两个横向侧面上而形成在所述电介质基体的外表面,连接在所述第2引出部上的第2端子电极,
在所述第1引出部上,在沿所述第1纵向侧面的位置上形成不与所述第1端子电极连接的第1间隙图形,
所述第1间隙图形在所述第1纵向侧面的中央位置上形成,
若设所述第1间隙图形的纵向宽度为L1,所述电介质基体的纵向宽度为L0,则L1/L0之比在0.2~0.5的范围,
在所述电介质基体的外表面仅形成所述第1端子电极和所述第2端子电极。
2.如权利要求1所述的叠层电容器,其中,若设在所述电介质基体的横向侧面上引出的第1引出部的宽度为W1,所述电介质基体的横向宽度为W0,则W1/W0之比在0.15~0.45的范围。
3.如权利要求1所述的叠层电容器,其中,若设所述电介质基体的纵向宽度为L0,所述电介质基体的横向宽度为W0,则L0/W0之比在1~5的范围。
4.如权利要求1所述的叠层电容器,其中,除了所述第1间隙图形以外,在所述第1引出部上沿所述第1纵向侧面的位置上形成另一间隙图形。
5.如权利要求1所述的叠层电容器,其中,具有所述第1间隙图形的所述第1内部导体层的平面图形,是对于通过所述电介质基体的纵向中间位置的中心线成线对称的图形。
6.如权利要求1所述的叠层电容器,其中,在所述第2引出部上,在沿所述第2纵向侧面的位置上形成不与所述第2端子电极连接的第2间隙图形。
7.如权利要求6所述的叠层电容器,其中,所述第2间隙图形和所述第1间隙图形具有相同的形状和相同的尺寸。
8.如权利要求7所述的叠层电容器,其中,所述第1内部导体层和所述第2内部导体层之间具有旋转180度而相同的平面图形。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006259798A JP4378370B2 (ja) | 2006-09-25 | 2006-09-25 | 積層コンデンサ |
JP2006-259798 | 2006-09-25 | ||
JP2006259798 | 2006-09-25 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101154504A CN101154504A (zh) | 2008-04-02 |
CN101154504B true CN101154504B (zh) | 2011-10-05 |
Family
ID=39224696
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2007101806509A Active CN101154504B (zh) | 2006-09-25 | 2007-09-25 | 叠层电容器 |
Country Status (4)
Country | Link |
---|---|
US (1) | US7974071B2 (zh) |
JP (1) | JP4378370B2 (zh) |
KR (1) | KR101386540B1 (zh) |
CN (1) | CN101154504B (zh) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4424355B2 (ja) * | 2007-01-23 | 2010-03-03 | Tdk株式会社 | 積層コンデンサ |
JP4835686B2 (ja) * | 2008-12-22 | 2011-12-14 | Tdk株式会社 | 積層コンデンサ |
WO2012082748A2 (en) | 2010-12-14 | 2012-06-21 | Halliburton Energy Services, Inc. | Data transmission in drilling operation environments |
KR101862422B1 (ko) * | 2013-06-14 | 2018-05-29 | 삼성전기주식회사 | 적층 세라믹 커패시터 및 그 실장 기판 |
US9609753B2 (en) | 2013-07-11 | 2017-03-28 | Samsung Electro-Mechanics Co., Ltd. | Multilayer ceramic capacitor and board for mounting of the same |
KR101477426B1 (ko) * | 2013-11-04 | 2014-12-29 | 삼성전기주식회사 | 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판 |
JP6503758B2 (ja) * | 2015-01-23 | 2019-04-24 | Tdk株式会社 | 積層コンデンサ |
JP7494436B2 (ja) * | 2020-01-21 | 2024-06-04 | 太陽誘電株式会社 | 積層セラミック電子部品及びその製造方法 |
JP2022018664A (ja) * | 2020-07-16 | 2022-01-27 | 太陽誘電株式会社 | セラミック電子部品およびその製造方法 |
JP2023073705A (ja) * | 2021-11-16 | 2023-05-26 | 株式会社村田製作所 | 積層セラミックコンデンサ |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4658328A (en) * | 1985-04-11 | 1987-04-14 | Murata Manufacturing Co., Ltd. | Monolithic ceramic capacitor |
US20010002873A1 (en) * | 1999-12-03 | 2001-06-07 | Ryuichi Tanaka | Semiconductor electronic part |
CN1402274A (zh) * | 2001-08-03 | 2003-03-12 | Tdk株式会社 | 多层陶瓷电子器件 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
SU500547A1 (ru) * | 1973-02-26 | 1976-01-25 | Предприятие П/Я Х-5425 | Конденсатор посто нной емкости |
JPS6016411A (ja) * | 1983-07-08 | 1985-01-28 | 株式会社村田製作所 | 積層磁器コンデンサ |
JPH06260364A (ja) | 1993-03-08 | 1994-09-16 | Masusaku Okumura | チップ部品 |
US5583738A (en) * | 1993-03-29 | 1996-12-10 | Murata Manufacturing Co., Ltd. | Capacitor array |
JP3363335B2 (ja) | 1996-12-27 | 2003-01-08 | 京セラ株式会社 | 積層型薄膜コンデンサ |
JPH10275736A (ja) * | 1997-03-28 | 1998-10-13 | Tdk Corp | 積層基板の切断位置の良否判定方法と積層セラミック電子部品 |
JP3309813B2 (ja) | 1998-10-06 | 2002-07-29 | 株式会社村田製作所 | 積層コンデンサ |
JP4813007B2 (ja) | 2003-01-10 | 2011-11-09 | 株式会社村田製作所 | 積層型電子部品アレイ |
-
2006
- 2006-09-25 JP JP2006259798A patent/JP4378370B2/ja active Active
-
2007
- 2007-09-13 US US11/898,594 patent/US7974071B2/en active Active
- 2007-09-20 KR KR1020070095935A patent/KR101386540B1/ko active IP Right Grant
- 2007-09-25 CN CN2007101806509A patent/CN101154504B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4658328A (en) * | 1985-04-11 | 1987-04-14 | Murata Manufacturing Co., Ltd. | Monolithic ceramic capacitor |
US20010002873A1 (en) * | 1999-12-03 | 2001-06-07 | Ryuichi Tanaka | Semiconductor electronic part |
CN1402274A (zh) * | 2001-08-03 | 2003-03-12 | Tdk株式会社 | 多层陶瓷电子器件 |
Also Published As
Publication number | Publication date |
---|---|
JP2008084894A (ja) | 2008-04-10 |
KR20080027736A (ko) | 2008-03-28 |
US20080074825A1 (en) | 2008-03-27 |
KR101386540B1 (ko) | 2014-04-17 |
US7974071B2 (en) | 2011-07-05 |
JP4378370B2 (ja) | 2009-12-02 |
CN101154504A (zh) | 2008-04-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101154504B (zh) | 叠层电容器 | |
US6661640B2 (en) | Multilayer ceramic electronic device | |
CN101154503B (zh) | 叠层电容器 | |
US6914767B2 (en) | Multilayer capacitor | |
US7180723B2 (en) | Multilayer capacitor | |
US10076036B2 (en) | Multilayer capacitor with via electrodes interconnecting internal electrodes and board having the same | |
KR100899299B1 (ko) | 적층 콘덴서 | |
KR101983128B1 (ko) | 적층 세라믹 전자 부품 | |
KR101010875B1 (ko) | 적층 콘덴서 | |
KR20150029225A (ko) | 적층 세라믹 커패시터 및 적층 세라믹 커패시터 내장형 기판 | |
JP4911036B2 (ja) | 積層コンデンサおよびその実装構造 | |
KR101051620B1 (ko) | 적층 콘덴서 | |
JP2003168621A (ja) | 積層コンデンサ | |
KR102662852B1 (ko) | 적층형 커패시터 및 그 실장 기판 | |
CN101471177B (zh) | 层叠电容器 | |
JP2004296940A (ja) | 積層コンデンサ | |
CN114551096A (zh) | 多层电容器和具有该多层电容器的板 | |
JP4255084B2 (ja) | 電子部品の実装構造 | |
KR100835051B1 (ko) | 저esl 적층형 커패시터와 배선기판 | |
KR20150018206A (ko) | 적층형 인덕터 | |
CN114551095A (zh) | 多层陶瓷电容器和其上安装有多层陶瓷电容器的板组件 | |
KR20060008204A (ko) | 적층형 세라믹 캐패시터 | |
JP2019004070A (ja) | コンデンサユニット及び電子部品 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |