CN101052933A - 基准电路 - Google Patents
基准电路 Download PDFInfo
- Publication number
- CN101052933A CN101052933A CNA2004800441812A CN200480044181A CN101052933A CN 101052933 A CN101052933 A CN 101052933A CN A2004800441812 A CNA2004800441812 A CN A2004800441812A CN 200480044181 A CN200480044181 A CN 200480044181A CN 101052933 A CN101052933 A CN 101052933A
- Authority
- CN
- China
- Prior art keywords
- current
- circuit
- reference circuit
- pmos transistor
- pmos
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000000295 complement effect Effects 0.000 claims description 2
- 230000001419 dependent effect Effects 0.000 claims description 2
- 238000005516 engineering process Methods 0.000 description 7
- 238000000034 method Methods 0.000 description 7
- 239000002421 finishing Substances 0.000 description 6
- 238000010586 diagram Methods 0.000 description 5
- 238000007493 shaping process Methods 0.000 description 5
- 239000004065 semiconductor Substances 0.000 description 4
- 230000008878 coupling Effects 0.000 description 3
- 238000010168 coupling process Methods 0.000 description 3
- 238000005859 coupling reaction Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 229910052710 silicon Inorganic materials 0.000 description 3
- 239000010703 silicon Substances 0.000 description 3
- 238000007792 addition Methods 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 238000004891 communication Methods 0.000 description 2
- 230000002950 deficient Effects 0.000 description 2
- 238000013461 design Methods 0.000 description 2
- 230000002708 enhancing effect Effects 0.000 description 2
- 229910044991 metal oxide Inorganic materials 0.000 description 2
- 150000004706 metal oxides Chemical class 0.000 description 2
- 238000009966 trimming Methods 0.000 description 2
- 230000008901 benefit Effects 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000000284 extract Substances 0.000 description 1
- 238000012886 linear function Methods 0.000 description 1
- 230000013011 mating Effects 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 230000004044 response Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F3/00—Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
- G05F3/02—Regulating voltage or current
- G05F3/08—Regulating voltage or current wherein the variable is dc
- G05F3/10—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
- G05F3/16—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
- G05F3/20—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
- G05F3/26—Current mirrors
- G05F3/267—Current mirrors using both bipolar and field-effect technology
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F3/00—Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
- G05F3/02—Regulating voltage or current
- G05F3/08—Regulating voltage or current wherein the variable is dc
- G05F3/10—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
- G05F3/16—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
- G05F3/20—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
- G05F3/30—Regulators using the difference between the base-emitter voltages of two bipolar transistors operating at different current densities
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S323/00—Electricity: power supply or regulation systems
- Y10S323/907—Temperature compensation of semiconductor
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Nonlinear Science (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Power Engineering (AREA)
- Control Of Electrical Variables (AREA)
Abstract
一种基准电路(200,300)包括:第一电流发生器,其包括可操作地连接到第二晶体管(Q2,222)的第一晶体管(Q1,220),并具有与该基准电路的正温度相关性对应的各基极电流(IbQ1,IbQ2)。电阻(r3 228)可操作地连接于该第一电流发生器并被布置来提供与该基准电路的负温度相关性对应的第二电流(Ir3)。第二电流发生器(m4224)可操作地连接于该电阻和该第一电流发生器,其产生作为该第二电流(Ir3)和基极电流(IbQ1,IbQ2)的总和的组合电流(I2)。以这种方式,曲率补偿的电压和/或电流基准电路的输出电压基本是线性的,并基本与该电路的工作温度无关。
Description
技术领域
本发明涉及电压和电流基准电路。本发明可应用于,但不限于,提供独立于温度的、曲率补偿子带隙电压和电流基准的基准电路和布置。
背景技术
在多种电子电路中需要电压基准电路,以提供可靠的电压值。特别地,这种电路通常被设计为确保使得可靠的电压值基本独立于电子电路中的任何温度变化或对电子电路中元件的温度变化作用。值得注意的是,电压基准的温度稳定性因此成为关键因素。在某些电子电路中这是特别关键的,例如对于未来通信产品和技术,例如芯片上系统技术,其中要求所有数据获取函数的精确度。
在本发明的领域中,已知带隙电压基准用于产生非常接近于半导体带隙电压的输出电压。对于硅,该值约为1.2V。因此,可以理解对于硅的子带隙电压低于1.2V。
一般地,存在两个公知的基本要件(component)用于产生带隙电压基准输出。这种电子电路的第一要件通常是具有负温度系数的直接偏置二极管,例如双极型结型晶体管(BJT)装置的基极-发射极电压。这种电子电路的第二要件是直接偏置二极管的电压差,用于提供与绝对温度电压成比例的输出。这样,通过以合适的比例布置这些元件的输出,这些输出的总和能够提供几乎与温度无关的电压差。值得注意的,在当前的电子电路中,这种情况下的带隙电压基准的输出电压约为1.2V。
不幸的是,双极型晶体管的基极-发射极电压不随晶体管温度线性地改变。因此,以上述方式仅将两个元件相加的简单的带隙电路具有输出抛物线曲率响应和二阶温度相关性是公知的。因此,为了增加电压基准的温度稳定性,通常应用二阶补偿电路。
在正向偏置(forward-biased)的双极型晶体管的基极-发射极电压的温度相关性中可以看到电压基准的温度相关性,如方程式(1)所示:
其中:
Vg0:是硅的带隙电压,外推至开氏“0”度,
VbeR:是温度Tr下的基极-发射极电压,
T:是工作温度,
TR:是基准温度,
n:是取决于过程但不取决于温度的参数,
x:如果偏置电流为PTAT且在该电流与温度无关时变为“0”,则x等于1,即,如果流经二极管的电流与温度无关,则Vbe根据其自身的温度参数而改变。在流经二极管的电流取决于温度的情况下,则Vbe根据其自身以及电流温度参数而改变。这样,如果偏置电流与温度成线性比例,则x=1,如果偏置电流与温度无关,则x=0。
k:玻尔兹曼(Boltzmann)常数,
q:电子电荷。
可以看到,(1)中的第一项是常量,第二项是温度的线性函数,最后一项是非线性函数。在一阶带隙基准电路中,通常仅(1)中的线性(第二)项得以补偿。(1)中的非线性项不被补偿,从而产生输出抛物线曲率。
图1示出常规的一阶带隙基准电路的示意图100,其中假定输出电压Vref 125具有准确的一阶温度补偿。该电路由基于Q1 120、Q2 122、m4 124、r1 126和电流镜110、112的具有正和负温度相关性的电流发生器组成。该电路进一步包括基于电阻器r2和作为二极管的Q3的输出级130。Q1 120产生具有负温度相关性的电流。Q1 120和Q2 122间的Vbe的差施加于电阻器r1 126。结果Q2的发射极电流与delta Vbe成比例,除以r1 126,并具有正温度相关性。
电流镜m1 110、m2 112和晶体管Q1 120、Q2 122以及m4 124产生负反馈,以补偿Q1 120的集电极电流和m1 110的漏极电流。电流镜m2 112和m3 114产生与Q2 122的集电极电流成比例的m3漏极电流。晶体管m4 124和电流镜m5 116、m6 118形成与Q1 120和Q2 122的基极电流成比例的m6漏极电流。m3 114和m6 118的漏极电流流经输出级,从而在具有负的温度相关性的二极管Q3和具有正的温度相关性的电阻器r2上产生电压降。在其温度系数彼此相等的情况下,则对输出电压(125)进行温度补偿。
准确的一阶温度补偿由下式表示:
其中:
VrefBG:是带隙基准的输出电压。
因此,常规带隙基准输出电压125约为Vgo,Vgo约为1.2V,具有式(2)中的非线性项引起的几毫伏(mV)的抛物线曲率。
但是,高性能电子设备特别是便携式通信设备的趋势是,需要使用1.5V或更低的电源电压。这样,在本发明的内容中,对于使用电池供电的便携式设备,例如音频播放器或照相机,1.5V是用于电池电压源(例如“A”型)的初始电压。如果电池是不能充电的,则该电压降至1V以下。
美国专利6157245描述了一种一起使用具有不同温度相关性的三电流的产生并使用准确曲率补偿方法的电路。美国专利6157245指出了该电路的显著缺陷,即它提出了五个“精确(critically)匹配”kohm电阻器-22.35,244.0,319.08,937.1和99.9。大电阻比率(达1∶42)和大范围的比率(从1∶4.5直到1∶42)是会有问题的,且预期会发生电阻器的过度误匹配。
此外,试图准确并精确匹配五个电阻器的修整(trimming)处理对于要实际使用的电路而言变得过于昂贵。因此,这种电路对批量生产的装置是非常不实用的。
P.Malcovati等人的题为“Curvature-Compensated BiCMOSBandgap with 1-V Supply Voltage(具有1V电源电压的曲率补偿的BiCMOS带隙)”的论文,载于IEEE Solid-State Circuits(固态电路)期刊第36卷第7期,2001年7月出版,第1076-1081页,也提出了一种复杂的电路,该电路包括运算放大器、五个精确匹配的电阻器以及三个精确匹配的双极型晶体管组。
这样,在本发明的领域中,需要这样的子带隙电压基准,其能够产生1.2V的若干分之几带隙,特别是与目前的子带隙电压基准相比具有温度稳定性。
发明内容
因此,本发明的优选实施例意图以单独的或任意组合的方式更好地减轻、缓和或消除一个或多个上述缺陷。
根据本发明,提供了一种如所附权利要求书所述的基准电路。
附图说明
图1示出了常规的一阶带隙电压基准电路的公知的示意图。
下面将参照附图详细描述本发明的典型实施例,其中:
图2示出采用根据本发明实施例的发明概念的一阶子带隙电压基准电路的示意图;
图3示出采用根据本发明的增强实施例的发明概念的二阶(准确曲率补偿的)子带隙电压基准电路的示意图;
图4示出一阶子带隙电压基准对准确曲率补偿的子带隙电压基准的典型曲线图;
图5示出使用本发明的电路的基准电压分布图;
图6示出对于利用本发明的电路测量的两个不同样本的基准电压对温度的图;以及
图7示出对于利用本发明的电路测量的两个不同样本的修整的基准电压对温度的图。
具体实施方式
参照改进子带隙电压基准电路的设计和操作描述本发明的优选实施例。但是,这里描述的发明点同样适用于子带隙电流基准电路,这也在本发明的考虑范围内。
特别地,在图1的现有技术的电路中,输出电压受二极管Q3上的电压降的限制,该输出电压不能减小到由二极管尺寸和流经的电流确定的值(通常为0.6V-0.8V)。但是,本发明的优选实施例提出了一种电路,该电路提供与电阻器r2和电流值I1、I2成比例的输出电压。以这种方式,通过对r2、I1和I2选择合适的值,可调整输出电压低于0.6V。
本发明的优选实施例由双极型和CMOS晶体管电路组成,以获得子带隙基准的直接(straightforward)曲率补偿。特别地,这些子电路以这样的方式组合,即基准的输出电压变成基本线性并与工作温度无关。可以设想这里描述的发明概念可同样应用于纯双极型电路配置,因为其基本上基于双极型二极管的指数温度相关性Vbe。
本发明的优选实施例提出了产生三电流的各个子电路。第一电流与绝对温度成比例。第二电流与双极型晶体管的基极-发射极电压成比例。第三电流与基极-发射极电压中的非线性项成比例并取决于温度。特别地,以这样的比率提供这些电流,即其总和在一阶方式和二阶方式两者中皆与温度无关。三电流的总和用于通过输出电阻器提供与温度无关的输出电压。
图2示出所提出的子带隙电压基准电路200的简化布局图。图2所示的电路包括PTAT电流发生器和Vbe/R电流发生器220、222,电流镜210-218以及具有接地的电阻器r2 230的输出级。PTAT电流发生器包括NPN晶体管Q1 220和Q2 222,电阻器r1 226,NMOS晶体管m4 224和有源电流镜电路CM1 210、212和214。
电阻器r3 228产生与Q1 220的Vbe除以电阻器r3 228的值成比例的电流。结果m4 224的漏极电流I2为Q1 220、Q2 222和电阻器r3 228的基极的总和。因此电流I1和I2具有正和负的温度相关性。流经电阻器r2 230的电流I1和I2均产生在带隙范围内成比例的输出电压225。
电流镜电路CM1迫使晶体管Q1和Q2的集电极电流相等(通常,Q1和Q2的集电极电流的关系为M∶K)。PTAT电流的表达式是从基极-发射极电压对集电极电流的相关性得出的。
特别地,图2的电流布局图比图1的公知电路相比提供了一些新的和增强的特征:
(i)通过改变电阻器r2的值而不影响电路的温度稳定性,基准电压可自由调整至从零(地电位)直到Vcc(电源电压电位)的任意方便的值。
(ii)可容易地获得简单的温度补偿电流基准。如果移除电阻器r2,则可以在该电路的输出端获得源电流。有利的是,利用NPN或NMOS电流镜可产生灌电流(sink current)。
(iii)图2的子带隙电压基准可通过准确的曲率补偿网络容易地“升级”,如下所述。这样可基本改善电路的温度稳定性。
下面提出应用于本发明优选实施例的准确的曲率补偿的描述。
常规的一阶带隙基准的输出电压可表示如下:
其中:
Ics是集电极饱和电流,
“m”是非理想因子,
Vt是热电压,Vt=kT/q,并可表示为(假定Icqi=IcQ2=I1):
其中:
I1是PTAT电流,
N是Q2和Q1的发射极面积比。
根据图2,Vbe/R电流发生器包括带有电阻器r1 226、电阻器r3228、NMOS晶体管m4 224和电流镜电路CM2 216、218的NPN晶体管Q1 220和Q2 222。这样,Vbe/R电流发生器产生如下输出电流:
其中:
I2为Vbe/R电流,
VbeQ1为晶体管Q1 220的基极-发射极电压,
IbQ1和IbQ2分别为为晶体管Q1 220和Q2 222的基极电流。
比较图1和图2的电路,可以看到图1的晶体管m4 124仅用作“betahelper(电流增益辅助)”,向Q1 120和Q2 122提供基极驱动。但是,有利的是,图2电路中的晶体管m4 224提供了附加的功能,即Vbe/R电流产生。这样,图2的晶体管m4 224执行两个功能:
(i)产生负温度电流;
(ii)提供Q1、Q2基极电流以同时补偿非线性。
因此,功能集成,即优选实施例中m4增加的功能性,是产生该装置性能的新性质的关键因素,且不会使电路设计过于复杂。特别地,图2中的电流I1和I2以这样的比例相加,即在一阶中其总和与温度无关。假定:
(VbeQ1/r3)>>(IbQ1+IbQ2),
则温度无关性的条件由方程式(1)、(4)、(5)得出,如方程式(6)所示:
其中:
“e”是基极-发射极电压的线性化温度系数,
VbeQ1R是温度TR下晶体管Q1的基极-发射极电压。
电流I1和I2的总和流经输出电阻器r2,产生与温度无关的电压降(一阶):
其中:
VrefsBG是子带隙基准的输出电压。
这样,所提出的一阶子带隙基准的输出电压为VrefsBG*r2/r3,具有类似的由方程式(7)的非线性项引起的抛物线曲率。一阶子带隙基准的输出电压的典型的温度相关性如图4所示。
下面参考图3,图中示出了本发明的二阶补偿电路的增强实施例的简化示意图。总的来说,图3所示的电路类似于图2所示的电路,但具有附加的补偿网络。附加的网络包括PMOS晶体管m7和m8 340,二极管连接的双极型晶体管Q3 330和电阻器r4 350。为了实现准确的曲率补偿,所有这些附加的元件以图3所示的方式组合,如前面所述。
根据方程式(1),被方程式(4)的PTAT电流I1偏置的图2的晶体管Q1的基极-发射极电压,如下式给出:
其中:
由于偏置电流是PTAT,故“x”等于“1”。
在该增强实施例中,二极管连接的双极型晶体管Q3被三电流I1、I2、I3的总和偏置。I1和I2的总和在一阶与温度无关(如方程式(4)、(5)、(6)所示)。如下所述,电流I3增加了三电流I1、I2、I3的总和的温度相关性。这样,晶体管Q3的基极-发射极电压以下式给出:
其中:
由于偏置电流与温度无关,故“x”等于“0”。
Q1和Q3的基极-发射极电压之差可由方程式(8)、(9)得出:
其中:
VbeQ1R是温度TR下晶体管Q1的基极-发射极电压,
VbeQ3R是温度TR下晶体管Q3的基极-发射极电压。
如果方程式(10)的第一项等于零,Q1和Q3的基极-发射极电压之差仅与必须补偿的曲率电压成比例。
为了使VbeQ1R和VbeQ3R的值相等,Q1和Q3在基准温度下的发射极电流密度必须相等。流经Q1的电流为I1。流经Q3的电流为I1+I2(一阶)。但是,T=TR时I2=I1。这样,使VbeQ1R和VbeQ3R的值相等的最简单的方式是将Q3用作两个并联的Q1晶体管,如图3所示。
这样,
方程式(11)所示的电压差施加于电阻器r4管脚,从而产生非线性电流I3:
在图2中,由于电流镜电路CM2,非线性电流I3和Vbe/R电流I2的总和流经晶体管m4和输出电阻器r2。这样,由于晶体管m4也参与非线性电流的产生,因此产生新的附加功能。
利用方程式(1)、(4)、(5)、(6)、(12),现在可以得出基准电压的表达式:
特别地,在方程式(13)中存在两个非线性项。根据本发明的优选实施例,当方程式(13)中的两个非线性项被消去时,可得到准确的曲率补偿:
方程式(14)的表达式描述了对图3所示的子带隙电压基准的准确直接的曲率补偿的条件。如前面所述,“n”为与温度无关的过程参数,典型地具有“3.6”至“4.0”的范围内的值。
在方程式(14)中定义的条件下,基准电压的表达式因此变为:
其中:
Vref为曲率补偿的子带隙基准的输出电压。
因此,从方程式(15)可以看到准确的曲率补偿技术,如本发明所提议的,在理论水平上基本消除了所有温度相关项和对数项。基准电压通过电阻器比率确定,有利地最低限度地受到该电阻实际值的影响。
下面参照图4至图7,从实现所述准确曲率补偿的方法的电路获得实验结果。该结果从以亚微米BiCMOS技术(SmartMOS 5HV+)实现的电路中获得。有利地,所提出的电路的实际实现达到2.9ppm/K的温度系数和-76dB的电源拒绝率(power supply rejection ratio),而不需要用于曲率补偿的运算放大器或复杂电路。为了获得这样的低温度系数,使用4位线性和2位对数(非线性)修整电路。
下面参照图4,曲线图400示出一阶子带隙电压基准410的基准电压对采用根据本发明优选实施例的发明概念的准确曲率补偿的子带隙电压基准420。
在图4中,准确曲率补偿的子带隙电压基准的曲线图400示出曲率补偿的电压基准420的温度稳定性显著超出了未补偿的电压基准410的稳定性。
特别地,非预测的曲率410具有非抛物线特性,这可能是由热泄漏电流引起的(本领域技术人员可以理解这可包括在实际晶体管模型中)。因此,本领域技术人员还可以理解不同的误差和非理想情况,例如在电流镜中或在晶体管发射极区域中电压或面积不匹配,或者电阻器不匹配或温度系数也可引起其它不可预知的曲率误差。
下面参照图5,分布图500示出利用根据本发明的准确的曲率补偿方法的电路的基准电压的量。图5的分布图500示出对于默认修整状态在室温下测量的20个样本,其中该样本从相同的晶片中提取。实际上,分布图500示出发明概念起作用且可以产生精确的子带隙基准电压。然后估算该基准分布的平均值和标准偏差。
下面参照图6,图600示出在修整前基准电压对温度的实验结果。该图示出在温度范围上测量的三修整选择。第一个图包括在默认数目之上的附加四修整步骤610,第二个图包括默认数目的修整步骤620,第三个图包括比默认数目少四的修整步骤630。
从图6可以看到,在默认的非线性修整条件620下,该曲率仍未完全补偿。因此,优选实施非线性修整步骤,以获得基准电压的最小的温度系数。在采用根据前面所述的发明概念的准确的修整方法之后,该图说明对于基准电压的非线性和线性元件,可获得最小的温度系数。
下面参照图7,利用根据本发明的电路示出了对于两个不同的测量样本,修整了的基准电压对温度的图700。示出了三组样本710、720、730,其分别代表最小温度补偿(TC)点附近的线性修整步骤“N+1”、“N”、“N-1”。从图7可以看到,基准电压的抛物线曲率被完全消除。
本领域技术人员可以理解,尽管以上描述已经参照正金属氧化物半导体(PMOS)晶体管技术进行说明,但是可以用具有合适特性的PNP双极型晶体管技术代替PMOS器件。类似地,本领域技术人员可以理解NPN双极型晶体管(或实际上的HBT NPN晶体管)可代替上述负金属氧化物半导体(NMOS)晶体管。
因此,总的来说,公知的现有技术的基准电路包括产生具有正温度相关性并流经输出级的单一电流。相反地,本发明的优选实施例提出了产生两个电流(一个具有正的温度相关性,一个具有负的温度相关性,如图2)或产生三电流(具有附加的曲率补偿的电流)以产生与温度无关的(优选是曲率补偿的)输出电压。
将理解,上述基准电路及其操作目的是提供以下优点中的一个或多个:
(i)由于实现了某些功能集成,优选的电路仅使用三个精确匹配(critically matched)的电阻器,其比例优选为1∶3∶10;
(ii)优选的电路不使用运算放大器或其它复杂电路来获得直接的曲率补偿;
(iii)用于产生第一电流发生器的第二电流和基极电流(IbQ1,IbQ2)的总和的优选电路,提供基本与该电路的工作温度无关的该基准电路的输出电压;
(iv)可将该输出电压自由调节至从接地电位至电源电压电位的任意方便的值,而不改变该电路的温度稳定性;
(v)曲率补偿网络的提供使基准电路的输出电压补偿输出电压的非线性,并基本与该电路的工作温度无关;
(vi)由于最小电源电压可低于1.2V,因此其不限于输出电压值。
上面描述了本发明实施例的特定的和优选的实施方式,很清楚,本领域技术人员能够容易地应用发明概念的变化和修改。
特别地,可以理解,为了清楚起见,以上描述已经参照处理系统的不同的功能单元说明了本发明的实施例。但是,很明显,可以利用在不同功能单元之间的任何合适的功能分布而不偏离本发明。因此,参照特定功能单元仅被视为对提供所述功能的合适方法的参考,而不代表严格的逻辑或物理结构、组织或分割。
(按照条约第19条的修改)
1.一种采用曲率补偿的基准电路(200,300),包括:
第一电流发生器,其包括操作连接到第二晶体管(Q2,222)的第一晶体管(Q1,220),并具有与该基准电路的正温度相关性对应的各基极电流(IbQ1,IbQ2);
该基准电路特征在于:
电阻(r3 228),其操作连接到该第一电流发生器并被布置来提供与该基准电路的负温度相关性对应的第二电流(Ir3);以及
第二电流发生器(m4 224),其操作连接到该电阻和该第一电流发生器,其产生作为该第二电流(Ir3)和基极电流(IbQ1,IbQ2)的总和的组合电流(I2),其中该基极电流(IbQ1,IbQ2)和第二电流的总和被输入到曲率补偿网络(Q3 330、r4 350),该曲率补偿网络产生与发射极电压中的非线性项成比例的第三电流(Ir4),从而补偿输出电压(225,325)中的非线性。
2.根据权利要求1的基准电路(200,300),其特征进一步在于:该基极电流(IbQ1,IbQ2)、第二电流(I2)和第三电流(Ir4)的总和被输入到输出电阻器(r2),从而对电流进行转换,以形成曲率补偿的与温度无关的输出电压。
3.根据权利要求1或2的基准电路(200,300),其特征进一步在于:该基极电流(IbQ1,IbQ2)、第二和第三电流的总和在一阶方式和二阶方式下均与温度无关。
4.根据前述任一权利要求的基准电路(200,300),其特征进一步在于:电流镜电路操作连接到该第一电流发生器和第二电流发生器,并被布置来迫使这些晶体管的集电极电流基本相等。
5.根据前述任一权利要求的基准电路(200,300),其特征进一步在于:该电流镜电路为BJT或MOS电流镜。
6.根据前述任一权利要求的基准电路(200,300),其特征进一步在于:温度无关性由下式所示:
7.根据前述任一权利要求的基准电路(200,300),其特征进一步在于:该基准电路(200,300)被配置来提供二阶补偿,该二阶补偿包括具有至少两个PMOS晶体管(m7、m8)的附加网络,该PMOS晶体管操作连接到二极管连接的双极型晶体管(Q3 330)和电阻器(r4350)。
8.根据权利要求7的基准电路(200,300),其特征进一步在于:具有第三PMOS晶体管的第二电流镜电路;其中:
该第三PMOS晶体管的栅极端连接到该第一电流镜的第二二极管连接的PMOS晶体管的漏极和栅极端;
该第三PMOS晶体管的源极连接到电源电压总线;以及
该第三PMOS晶体管的漏极连接到输出节点。
9.根据权利要求8的基准电路(200,300),其特征进一步在于:该第二电流镜电路具有第四PMOS晶体管,其中该第四PMOS晶体管的漏极和栅极连接到该第一PMOS晶体管的漏极。
10.根据权利要求9的基准电路(200,300),其特征进一步在于:该第二电流镜电路具有第五PMOS晶体管,其栅极连接到该第四PMOS晶体管的漏极和栅极端。
11.根据权利要求10的基准电路(200,300),其特征进一步在于:该第四PMOS晶体管和第五PMOS晶体管的源极连接到电源电压总线。
12.根据权利要求10或11的基准电路(200,300),其特征进一步在于:该第五PMOS晶体管的漏极在输出节点处与第三PMOS晶体管的漏极连接。
13.根据权利要求7-12中任一项的基准电路(200,300),其中该基准电路产生第二温度相关电压,并包括第六PMOS晶体管、第七PMOS晶体管和NPN晶体管;使得该第六和第七PMOS晶体管的栅极分别连接到该第二PMOS晶体管和第四二极管连接的PMOS晶体管的漏极和栅极端。
14.根据权利要求13的基准电路(200,300),其特征进一步在于:该第六和第七PMOS晶体管的源极连接到该电源电压总线。
15.根据权利要求14的基准电路(200,300),其特征进一步在于:该第六PMOS晶体管和第七PMOS晶体管的漏极连接到其发射极接地的NPN晶体管的基极和集电极。
Freescale半导体公司的专利申请PCT/IB2004/003282
修改和对该修改的支持:
权利要求1已经修改为包括以下技术特征:仅单电流,即第三电流,被输入到曲率补偿网络,如修改前的权利要求2所述的。
已经删除权利要求2和5且不违反规定。后续的权利要求据此重新编号。
Claims (17)
1.一种基准电路(200,300),包括:
第一电流发生器,其包括操作连接到第二晶体管(Q2,222)的第一晶体管(Q1,220),并具有与该基准电路的正温度相关性对应的各基极电流(IbQ1,IbQ2);
该基准电路特征在于:
电阻(r3 228),可操作地连接到该第一电流发生器并被布置来提供与该基准电路的负温度相关性对应的第二电流(Ir3);以及
第二电流发生器(m4 224),其操作地连接到该电阻和该第一电流发生器,其产生作为该第二电流(Ir3)和基极电流(IbQ1,IbQ2)的总和的组合电流(I2)。
2.根据权利要求1的基准电路(200,300),其被进一步布置来采用曲率补偿,该基准电路(200,300)特征在于:该基极电流(IbQ1,IbQ2)和第二电流的总和被输入到曲率补偿网络(Q3 330、r4 350),该曲率补偿网络产生与发射极电压中的非线性项成比例的第三电流(Ir4),从而补偿输出电压(225,325)中的非线性。
3.根据权利要求2的基准电路(200,300),其特征进一步在于:该基极电流(IbQ1,IbQ2)、第二电流(I2)和第三电流(Ir4)的总和被输入到输出电阻器(r2),从而对电流进行转换,以形成曲率补偿的与温度无关的输出电压。
4.根据权利要求2或3的基准电路(200,300),其特征进一步在于:该基极电流(IbQ1,IbQ2)、第二和第三电流(Ir4)的总和在一阶方式和二阶方式下均与温度无关。
5.根据前述任一权利要求的基准电路(200,300),其特征进一步在于:该基准电路为子带隙基准电路。
6.根据前述任一权利要求的基准电路(200,300),其特征进一步在于:电流镜电路,其操作连接到该第一电流发生器和第二电流发生器,并被布置成迫使这些晶体管的集电极电流基本相等。
7.根据前述任一权利要求的基准电路(200,300),其特征进一步在于:该电流镜电路为BJT或MOS电流镜。
8.根据前述任一权利要求的基准电路(200,300),其特征进一步在于:温度无关性由下式所示:
9.根据前述任一权利要求的基准电路(200,300),其特征进一步在于:该基准电路(200,300)被配置来提供二阶补偿,该二阶补偿包括具有至少两个PMOS晶体管(m7、m8)的附加网络,该PMOS晶体管操作连接到二极管连接的双极型晶体管(Q3 330)和电阻器(r4350)。
10.根据权利要求9的基准电路(200,300),其特征进一步在于:具有第三PMOS晶体管的第二电流镜电路;其中:
该第三PMOS晶体管的栅极端连接到该第一电流镜的第二二极管连接的PMOS晶体管的漏极和栅极端;
该第三PMOS晶体管的源极连接到电源电压总线;
该第三PMOS晶体管的漏极连接到输出节点。
11.根据权利要求10的基准电路(200,300),其特征进一步在于:该第二电流镜电路具有第四PMOS晶体管,其中该第四PMOS晶体管的漏极和栅极连接到该第一PMOS晶体管的漏极。
12.根据权利要求11的基准电路(200,300),其特征进一步在于:该第二电流镜电路具有第五PMOS晶体管,其栅极连接到该第四PMOS晶体管的漏极和栅极端。
13.根据权利要求12的基准电路(200,300),其特征进一步在于:该第四PMOS晶体管和第五PMOS晶体管的源极连接到电源电压总线。
14.根据权利要求12或13的基准电路(200,300),其特征进一步在于:该第五PMOS晶体管的漏极在输出节点处与第三PMOS晶体管的漏极连接。
15.根据权利要求9至14中任一项的基准电路(200,300),其中该基准电路产生第二温度相关电压,并且其包括第六PMOS晶体管、第七PMOS晶体管和NPN晶体管;使得该第六和第七PMOS晶体管的栅极分别连接到该第二PMOS晶体管和第四二极管连接的PMOS晶体管的漏极和栅极端。
16.根据权利要求15的基准电路(200,300),其特征进一步在于:该第六和第七PMOS晶体管的源极连接到该电源电压总线。
17.根据权利要求16的基准电路(200,300),其特征进一步在于:该第六PMOS晶体管和第七PMOS晶体管的漏极连接到其发射极接地的NPN晶体管的基极端和集电极端。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/IB2004/003282 WO2006038057A1 (en) | 2004-10-08 | 2004-10-08 | Reference circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101052933A true CN101052933A (zh) | 2007-10-10 |
CN101052933B CN101052933B (zh) | 2011-02-16 |
Family
ID=34959777
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2004800441812A Active CN101052933B (zh) | 2004-10-08 | 2004-10-08 | 基准电路 |
Country Status (5)
Country | Link |
---|---|
US (1) | US7710096B2 (zh) |
EP (1) | EP1810108A1 (zh) |
JP (1) | JP2008516328A (zh) |
CN (1) | CN101052933B (zh) |
WO (1) | WO2006038057A1 (zh) |
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101800037B (zh) * | 2009-02-09 | 2012-07-25 | 奇景光电股份有限公司 | 参考电压/电流产生系统的布局 |
CN103677055A (zh) * | 2012-09-24 | 2014-03-26 | 联咏科技股份有限公司 | 能带隙参考电路及其双输出自我参考稳压器 |
US9213349B2 (en) | 2012-09-20 | 2015-12-15 | Novatek Microelectronics Corp. | Bandgap reference circuit and self-referenced regulator |
CN110262606A (zh) * | 2019-06-21 | 2019-09-20 | 芯创智(北京)微电子有限公司 | 带隙基准电压源电路 |
CN110377091A (zh) * | 2019-08-16 | 2019-10-25 | 电子科技大学 | 一种高阶补偿带隙基准源 |
CN111427406A (zh) * | 2019-01-10 | 2020-07-17 | 中芯国际集成电路制造(上海)有限公司 | 带隙基准电路 |
CN112230703A (zh) * | 2020-10-30 | 2021-01-15 | 电子科技大学 | 一种基于钳位技术的高精度带隙基准电流源 |
CN112327986A (zh) * | 2020-10-29 | 2021-02-05 | 电子科技大学 | 一种基于钳位的带隙基准电压源 |
TWI789671B (zh) * | 2021-01-04 | 2023-01-11 | 紘康科技股份有限公司 | 具有溫度補償功能之參考電路 |
Families Citing this family (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN100428104C (zh) * | 2006-11-03 | 2008-10-22 | 清华大学 | 多点曲率补偿的带隙基准电压源 |
JP4852435B2 (ja) * | 2007-01-22 | 2012-01-11 | パナソニック株式会社 | 定電流源 |
JP4990028B2 (ja) * | 2007-05-23 | 2012-08-01 | ラピスセミコンダクタ株式会社 | 半導体集積回路装置 |
EP2172828B1 (en) * | 2007-07-23 | 2013-09-11 | National University Corporation Hokkaido University | Reference voltage generation circuit |
US7612613B2 (en) * | 2008-02-05 | 2009-11-03 | Freescale Semiconductor, Inc. | Self regulating biasing circuit |
US9218015B2 (en) | 2009-03-31 | 2015-12-22 | Analog Devices, Inc. | Method and circuit for low power voltage reference and bias current generator |
IT1397432B1 (it) * | 2009-12-11 | 2013-01-10 | St Microelectronics Rousset | Circuito generatore di una grandezza elettrica di riferimento. |
JP5554134B2 (ja) * | 2010-04-27 | 2014-07-23 | ローム株式会社 | 電流生成回路およびそれを用いた基準電圧回路 |
FR2969328A1 (fr) * | 2010-12-17 | 2012-06-22 | St Microelectronics Sa | Circuit de generation d'une tension de reference sous une faible tension d'alimentation |
US8278995B1 (en) * | 2011-01-12 | 2012-10-02 | National Semiconductor Corporation | Bandgap in CMOS DGO process |
CN102495249B (zh) * | 2011-12-06 | 2013-11-13 | 中建三局第三建设工程有限责任公司 | 小型电流发生器 |
US9442508B2 (en) | 2012-03-05 | 2016-09-13 | Freescale Semiconductor, Inc. | Reference voltage source and method for providing a curvature-compensated reference voltage |
DE102013111083B4 (de) * | 2012-10-10 | 2023-06-01 | Analog Devices, Inc. | Basis-Emitter-Spannung-Differenzschaltung und Kaskadenschaltung damit |
CN102981545B (zh) * | 2012-12-03 | 2014-08-13 | 东南大学 | 一种高阶曲率补偿的带隙基准电压电路 |
FR3019660A1 (fr) * | 2014-04-04 | 2015-10-09 | St Microelectronics Sa | Circuit de generation d'une tension de reference |
CN104216457B (zh) * | 2014-08-27 | 2016-01-20 | 电子科技大学 | 一种非带隙基准源的高阶温度补偿电路 |
KR102391518B1 (ko) | 2015-09-15 | 2022-04-27 | 삼성전자주식회사 | 기준 전류 발생 회로와 이를 구비하는 반도체 집적 회로 |
US10379566B2 (en) | 2015-11-11 | 2019-08-13 | Apple Inc. | Apparatus and method for high voltage bandgap type reference circuit with flexible output setting |
TWI605325B (zh) * | 2016-11-21 | 2017-11-11 | 新唐科技股份有限公司 | 電流源電路 |
US9983614B1 (en) | 2016-11-29 | 2018-05-29 | Nxp Usa, Inc. | Voltage reference circuit |
CN108196614B (zh) * | 2018-01-03 | 2019-06-04 | 广州市以蓝电子实业有限公司 | 一种带有温度补偿的带隙基准源及电源装置 |
EP3683649A1 (en) * | 2019-01-21 | 2020-07-22 | NXP USA, Inc. | Bandgap current architecture optimized for size and accuracy |
US11068011B2 (en) * | 2019-10-30 | 2021-07-20 | Taiwan Semiconductor Manufacturing Company Ltd. | Signal generating device and method of generating temperature-dependent signal |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4443753A (en) | 1981-08-24 | 1984-04-17 | Advanced Micro Devices, Inc. | Second order temperature compensated band cap voltage reference |
US5307007A (en) | 1992-10-19 | 1994-04-26 | National Science Council | CMOS bandgap voltage and current references |
US5349286A (en) | 1993-06-18 | 1994-09-20 | Texas Instruments Incorporated | Compensation for low gain bipolar transistors in voltage and current reference circuits |
US5768563A (en) * | 1993-07-20 | 1998-06-16 | Dell Usa, L.P. | System and method for ROM program development |
US5684394A (en) | 1994-06-28 | 1997-11-04 | Texas Instruments Incorporated | Beta helper for voltage and current reference circuits |
US5726563A (en) | 1996-11-12 | 1998-03-10 | Motorola, Inc. | Supply tracking temperature independent reference voltage generator |
US5952873A (en) * | 1997-04-07 | 1999-09-14 | Texas Instruments Incorporated | Low voltage, current-mode, piecewise-linear curvature corrected bandgap reference |
US6002243A (en) | 1998-09-02 | 1999-12-14 | Texas Instruments Incorporated | MOS circuit stabilization of bipolar current mirror collector voltages |
US6137341A (en) * | 1998-09-03 | 2000-10-24 | National Semiconductor Corporation | Temperature sensor to run from power supply, 0.9 to 12 volts |
US6016051A (en) | 1998-09-30 | 2000-01-18 | National Semiconductor Corporation | Bandgap reference voltage circuit with PTAT current source |
US6181121B1 (en) * | 1999-03-04 | 2001-01-30 | Cypress Semiconductor Corp. | Low supply voltage BICMOS self-biased bandgap reference using a current summing architecture |
US6157245A (en) | 1999-03-29 | 2000-12-05 | Texas Instruments Incorporated | Exact curvature-correcting method for bandgap circuits |
US6791307B2 (en) * | 2002-10-04 | 2004-09-14 | Intersil Americas Inc. | Non-linear current generator for high-order temperature-compensated references |
US7253597B2 (en) * | 2004-03-04 | 2007-08-07 | Analog Devices, Inc. | Curvature corrected bandgap reference circuit and method |
-
2004
- 2004-10-08 WO PCT/IB2004/003282 patent/WO2006038057A1/en active Application Filing
- 2004-10-08 EP EP04769588A patent/EP1810108A1/en not_active Withdrawn
- 2004-10-08 JP JP2007535254A patent/JP2008516328A/ja active Pending
- 2004-10-08 CN CN2004800441812A patent/CN101052933B/zh active Active
- 2004-10-08 US US11/576,789 patent/US7710096B2/en active Active
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101800037B (zh) * | 2009-02-09 | 2012-07-25 | 奇景光电股份有限公司 | 参考电压/电流产生系统的布局 |
US9213349B2 (en) | 2012-09-20 | 2015-12-15 | Novatek Microelectronics Corp. | Bandgap reference circuit and self-referenced regulator |
CN103677055A (zh) * | 2012-09-24 | 2014-03-26 | 联咏科技股份有限公司 | 能带隙参考电路及其双输出自我参考稳压器 |
CN103677055B (zh) * | 2012-09-24 | 2015-11-18 | 联咏科技股份有限公司 | 能带隙参考电路及其双输出自我参考稳压器 |
CN111427406A (zh) * | 2019-01-10 | 2020-07-17 | 中芯国际集成电路制造(上海)有限公司 | 带隙基准电路 |
CN110262606A (zh) * | 2019-06-21 | 2019-09-20 | 芯创智(北京)微电子有限公司 | 带隙基准电压源电路 |
CN110377091A (zh) * | 2019-08-16 | 2019-10-25 | 电子科技大学 | 一种高阶补偿带隙基准源 |
CN112327986A (zh) * | 2020-10-29 | 2021-02-05 | 电子科技大学 | 一种基于钳位的带隙基准电压源 |
CN112327986B (zh) * | 2020-10-29 | 2021-07-02 | 电子科技大学 | 一种基于钳位的带隙基准电压源 |
CN112230703A (zh) * | 2020-10-30 | 2021-01-15 | 电子科技大学 | 一种基于钳位技术的高精度带隙基准电流源 |
TWI789671B (zh) * | 2021-01-04 | 2023-01-11 | 紘康科技股份有限公司 | 具有溫度補償功能之參考電路 |
Also Published As
Publication number | Publication date |
---|---|
US7710096B2 (en) | 2010-05-04 |
US20080048634A1 (en) | 2008-02-28 |
EP1810108A1 (en) | 2007-07-25 |
WO2006038057A1 (en) | 2006-04-13 |
CN101052933B (zh) | 2011-02-16 |
JP2008516328A (ja) | 2008-05-15 |
WO2006038057A8 (en) | 2007-05-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101052933A (zh) | 基准电路 | |
Mok et al. | Design considerations of recent advanced low-voltage low-temperature-coefficient CMOS bandgap voltage reference | |
US7495505B2 (en) | Low supply voltage band-gap reference circuit and negative temperature coefficient current generation unit thereof and method for supplying band-gap reference current | |
US8159206B2 (en) | Voltage reference circuit based on 3-transistor bandgap cell | |
US8441309B2 (en) | Temperature independent reference circuit | |
CN1085438C (zh) | 参考电压生成电路 | |
CN1758176A (zh) | 温度稳定的参考电压电路 | |
CN1596474A (zh) | 用于产生具有低温度相关性的基准电压的电路 | |
CN1890617A (zh) | 改进的带隙电压基准 | |
CN112859996B (zh) | 一种低压高精度带隙基准电路 | |
CN103853228A (zh) | 基准电压产生电路 | |
CN1928766A (zh) | 参考电压产生电路、半导体集成电路及其装置 | |
CN114237339A (zh) | 带隙基准电压电路及带隙基准电压的补偿方法 | |
CN111045470B (zh) | 一种低失调电压高电源抑制比的带隙基准电路 | |
US7714640B2 (en) | No-trim low-dropout (LDO) and switch-mode voltage regulator circuit and technique | |
US20040008080A1 (en) | Reference voltage generator | |
CN100337329C (zh) | 跨导基本上恒定的电路及包含其的装置 | |
US9448575B2 (en) | Bipolar transistor adjustable shunt regulator circuit | |
JP2008271503A (ja) | 参照電流回路 | |
CN115840486A (zh) | 一种曲率补偿带隙基准电路 | |
CN113296569B (zh) | 带隙基准电路 | |
JP2007200234A (ja) | 非線形カレントミラー回路で駆動する基準電圧回路 | |
CN112947668A (zh) | 具有高阶温度补偿的带隙基准电压生成电路 | |
CN112731998A (zh) | 基于mosfet的ztc工作点的电压基准电路 | |
US20030076157A1 (en) | Circuit of bias-current sourcec with a band-gap design |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CP01 | Change in the name or title of a patent holder |
Address after: Texas in the United States Patentee after: NXP America Co Ltd Address before: Texas in the United States Patentee before: Fisical Semiconductor Inc. |
|
CP01 | Change in the name or title of a patent holder |