CN101035191B - 固态成像设备、驱动固态成像设备的方法、以及摄像机 - Google Patents

固态成像设备、驱动固态成像设备的方法、以及摄像机 Download PDF

Info

Publication number
CN101035191B
CN101035191B CN2007100856727A CN200710085672A CN101035191B CN 101035191 B CN101035191 B CN 101035191B CN 2007100856727 A CN2007100856727 A CN 2007100856727A CN 200710085672 A CN200710085672 A CN 200710085672A CN 101035191 B CN101035191 B CN 101035191B
Authority
CN
China
Prior art keywords
signal
column
row
switch circuit
circuit units
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2007100856727A
Other languages
English (en)
Other versions
CN101035191A (zh
Inventor
村松良德
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of CN101035191A publication Critical patent/CN101035191A/zh
Application granted granted Critical
Publication of CN101035191B publication Critical patent/CN101035191B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/40Extracting pixel data from image sensors by controlling scanning circuits, e.g. by modifying the number of pixels sampled or to be sampled
    • H04N25/46Extracting pixel data from image sensors by controlling scanning circuits, e.g. by modifying the number of pixels sampled or to be sampled by combining or binning pixels
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/77Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/77Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
    • H04N25/772Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components comprising A/D, V/T, V/F, I/T or I/F converters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/78Readout circuits for addressed sensors, e.g. output amplifiers or A/D converters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/14Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by means of electrically scanned solid-state devices
    • H04N3/15Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by means of electrically scanned solid-state devices for picture signal generation
    • H04N3/155Control of the image-sensor operation, e.g. image processing within the image-sensor

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Computer Vision & Pattern Recognition (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Solid State Image Pick-Up Elements (AREA)

Abstract

一种固态成像设备包括:多个像素,各自将入射光量转换为电信号,并被布置在多个列中,以在行方向上或在列方向上偏离相邻像素;多个模数转换单元,各自将从对应像素获得的模拟信号转换为数字信号,并沿列并行布置;多个列信号线,输出多个像素列的每一个中的像素的模拟信号,沿像素列布置,并形成对;以及多个切换电路单元,各自选择对应列信号线对中的一个列信号线。在该固态成像设备中,所述模数转换单元连接到所述切换电路单元的输出侧。

Description

固态成像设备、驱动固态成像设备的方法、以及摄像机
相关申请的交叉引用
本发明包含与2006年3月6日向日本专利局提交的日本专利申请JP2006-059022相关的主题,通过引用在此合并其全部内容。
技术领域
本发明涉及固态成像设备、驱动该固态成像设备的方法、以及摄像机。
背景技术
已经公开了在MOS型固态成像设备中安排多个A/D转换单元的方法,其中该MOS型固态成像设备包括被安排为交错排列(staggered)的多个光电转换元件、和多个A/D转换单元(例如参见,JP-A-2001-223350)。
将参考图10的框图来描述根据相关技术的第一示例的MOS型固态成像设备。
如图10所示,在MOS型固态成像设备100中,在半导体衬底101的一个表面上布置各自包括光电二极管的多个光电转换元件110,使得每个光电转换元件在行方向或列方向上偏离相邻的光电转换元件,也就是说,将光电转换元件安排为交错排列。将多个输出信号线130布置为与光电转换元件列111一一对应。如图10所示,每个输出信号线130沿着对应的光电转换元件列111而在对应的光电转换元件列111的左侧延伸。每个输出信号线130通过切换电路单元而与对应光电转换元件列111中的光电转换元件110电连接。包括在每个切换电路单元中的输出晶体管可根据对应光电转换元件110中存储的信号电荷量,而在对应的输出信号线130上生成电检测信号。
在半导体衬底101上为每两个输出信号线130提供多个A/D转换单元140中的每一个。A/D转换单元140中的每一个都电连接到两个对应的输出信号线130。此外,A/D转换单元140中的每一个都配置为具有A/D转换器145。例如,多个采样/保持电路单元141各自被布置在每个A/D转换器145和对应于该A/D转换器145的两条输出信号线130之间。A/D转换器145的每一个顺序地生成与在两条对应的信号线130上生成的电检测信号对应的数字信号,并输出该数字信号。由于所述多个光电转换元件110被安排为交错排列,所以没有在与一个A/D转换单元140对应的两条输出信号线130上同时生成电检测信号。仅在与一个A/D转换单元140对应的两条输出信号线130之一上生成电检测信号。
图11是用于说明相关技术的第二示例的框图。
如图11所示,根据相关技术第二示例的MOS型固态成像设备200的基本配置和操作与相关技术的第一示例中的那些基本配置和操作相同。然而,在第二示例中,多个输出信号线130在平面图中各自被布置为曲折穿过(meander)对应的光电转换元件列110。因此,可以将输出信号线130的数目减少为第一示例中的一半。
在根据相关技术的第一和第二示例的任一个的MOS型固态成像设备中,多个光电转换元件110被布置为交错排列。当采取上述的配置时,也就是说,当多个光电转换元件110被安排为交错排列时,一个光电转换元件行包括位于偶数编号列中的光电转换元件110或者位于奇数编号列中的光电转换元件110。因此,通过为每两个光电转换元件列111提供一个A/D转换单元140,每个A/D转换单元可以单独地接收由对应的输出晶体管生成的电信号,并生成与所接收的电信号对应的数字信号。在这个情况下,如上面涉及第一和第二示例描述的,可以将A/D转换单元140的总数减少为光电转换元件111的总数的一半。也就是说,在相关技术中可以将A/D转换单元140的总数减少一半。结果,即使当光电转换元件的集成度变高时,也可以形成A/D转换单元140,而不需要使用非常复杂的微制造技术。因此,可以降低制造成本。
然而,在这些示例中,已经使得A/D转换单元140的总数成为光电转换元件列111的总数的一半。因此,在第一示例中,由于列信号线130被两个两个地连接到每一A/D转换单元140,所以与一个A/D转换单元140连接的列信号线130的总长度变成相关技术中的总长度的两倍。在第二示例中,由于列信号线130各自曲折穿过两个光电转换元件列,所以与一个A/D转换单元140连接的列信号线130的长度变成相关技术中的长度的两倍,或者一个列信号线130上的光电转换元件110的数目变成相关技术中的数目的两倍。结果,由于布线或者元件的负载电容,使得将光电转换元件110的信号读取到列信号线130所花费的时间变得更长。
具体地,在CMOS图像传感器中,通常,在像素中提供放大器。该放大器执行放大和读取。放大器的放大单元执行源极跟随器读取。在源极-漏极读取模式中,由于放大是通过将电流源布置在列信号线的上游或下游并将电流施加到像素的放大晶体管来执行的,所以当放大晶体管的负载电容增加时,读取时间变长。
发明内容
在这些示例中,由于与每个A/D转换单元连接的列信号线的长度大约为相关技术中的两倍,所以布线电容或者像素电容变成相关技术中的两倍。因此,光电转换元件的信号到达列信号线所花费的时间量增加。结果,固态成像设备的高速操作性能降级。
因此,期望提供能够通过减少从像素到A/D转换单元的每个列信号线的实质长度而高速工作的固态成像设备。
根据本发明的实施例,提供了一种固态成像设备,包括:多个像素,各自用于将入射光量转换为电信号,并被布置在沿行方向或列方向从相邻像素偏离的多个列中;多个模数转换单元,各自用于将从对应像素获得的模拟信号转换为数字信号,并被沿着列并行布置;多个列信号线,用于输出多个像素列的每一个中的像素的模拟信号,沿着像素列布置,并形成对;以及多个切换电路单元,各自用于选择对应的列信号线对中的一个列信号线。在固态成像设备中,模数转换单元被连接到切换电路单元的输出侧。
在根据本发明的实施例中的固态成像设备中,为了输出多个像素列的模拟信号,沿着各个像素列排列的列信号线形成对,为每一对提供切换电路单元以选择对应对的列信号线之一,并且所述模数转换单元连接到切换电路单元的输出侧。因此,模数转换单元的总数变成像素列总数的一半,并且同时,由于切换电路单元,使得连接到每个模数转换单元的列信号线的数目变成相关技术中的一半。结果,从每个像素到与其对应的模数转换单元的列信号线的实质长度变得更短。
根据本发明实施例的固态成像设备,提供了切换电路单元,以选择每对中的两条列信号线之一,并且提供模数转换单元,以便与切换电路单元的输出一一对应。因此,与相关技术相比,可以减少将像素的信号读取到列信号线所花费的时间。结果,固态成像设备可以以更高的速度工作。
附图说明
图1是图示了本发明的实施例(第一实施例)的框图;
图2是图示了像素的电路配置示例的电路图;
图3是图示了电流源的电路配置示例的电路图;
图4是图示了切换电路单元的电路配置示例的电路图;
图5是用于说明第一实施例的操作的框图;
图6是展示了根据本发明实施例的关于读取时间的效果的图;
图7是图示了本发明的另一个实施例(第二实施例)的框图;
图8是图示了切换电路单元的电路配置示例的电路图;
图9是用于说明第二实施例的操作的框图;
图10是图示了根据相关技术的第一示例的框图;
图11是图示了根据相关技术的第二示例的框图;以及
图12是图示了根据本发明第三实施例的摄像机的横截面图。
具体实施方式
将结合图1的框图描述本发明的实施例(第一实施例)。图1示出了MOS型固态成像设备,其包括被安排为交错排列的多个光电转换元件、以及多个模数转换器。
如图1所示,固态成像设备1包括多个光电转换元件、以及各自具有放大器的多个像素12。所述像素12以矩阵形式布置,也就是说,被安排为交错排列从而形成了像素阵列11。光电转换元件中的每一个都例如包括光电二极管。“多个光电转换元件被布置为交错排列”指的是:构成偶数编号光电转换元件列的光电转换元件在列方向上从构成奇数编号光电转换元件列的光电转换元件偏离了每个光电转换元件列中的两个相邻光电转换元件之间的节距(pitch)P1的一半;以及构成偶数编号光电转换元件行的光电转换元件在行方向上从构成奇数编号光电转换元件行的光电转换元件偏离了每个光电转换元件行中的两个相邻光电转换元件之间的节距P2的一半,使得每一个光电转换元件行仅包括偶数编号列或者奇数编号列中的光电转换元件。
当如上所述两个相邻的像素被排列为之字形时,由于可能减少像素之间的节距,所以可以增加行方向(水平方向)上的可见分辨率和列方向(垂直方向)上的可见分辨率。然而,在CMOS图像传感器中,像素之间的节距变得越小,则越难以布置电路。
为此,在本发明中,从像素12获得的模拟信号所输出到的多个列信号线形成对,并且连接到用于选择所述每一对中的两条列信号线之一的多个切换电路单元21。也就是说,为每一对列信号线提供一个切换电路单元21。每个切换电路单元21的输出被连接到电流源22和在模数转换器中提供的比较器13。布置了多个模数转换器,并且所述模数转换器构成了列并行ADC块15。这里,ADC是模数转换器的简称。
列并行ADC块15的每一个模数转换器包括一个比较器13和用于对比较次数进行计数的计数器14,并具有n位数字信号转换功能(n是自然数)。比较器13比较由数模转换器19(下文中,简称为DAC)生成并通过参考线23输入的信号RAMP(斜坡)、和通过列信号线V0、V1、……而从行信号线H0、H1、……中的像素12获得的模拟信号。
水平输出线16包括n位宽的水平输出线、以及与该水平输出线对应的n个传感器电路和n个输出电路。
此外,用于生成内部时钟的定时控制电路20、用于控制行寻址或行扫描的行扫描电路18、以及用于控制列寻址或列扫描的列扫描电路17被布置为起用于顺序地读取像素阵列11的信号的控制电路的作用。
可提供计数器14,作为单独的计数器,以便从像素12读取两次复位分量和信号分量,并计算读取结果。此外,为了保持简单的结构,优选使用升降计数器配置。更优选的是,提供用于存储计数结果的存储单元,使得可并行地执行列并行ADC块15进行的输出操作和比较/计数操作。
在这个实施例中,水平输出线16的数目、传感器电路的数目、以及输出电路的数目都各自为n。然而,可以并行化n×m(m是自然数)个水平输出线、n×m个传感器电路、以及n×m个输出电路,从而增加其输出速度。在某些情况下,可使用n×m个水平输出线16、n×m个传感器电路、和n×1个输出电路(m≠1,并且1是自然数),并且可在传感器电路和输出电路之间布置并串转换器电路或者串并转换器电路。
图2示出了每个像素12的电路配置的示例。一个像素(单位像素)12包括:光电二极管31;转移晶体管32,用于向浮置扩散层36转移光电晶体管31的电荷;放大晶体管34,由读取浮置扩散层36的电荷的源极跟随器与在终端Vx处提供的电流源协作来执行信号放大;复位晶体管33,用于复位例如浮置扩散层36的电荷;以及选择晶体管35,用于读取信号并将所读取的信号输出到终端Vx。在这个配置示例中,所有晶体管都是N沟道晶体管。然而,即使部分或者所有晶体管可以是P沟道晶体管,也获得相同的配置。另外,可省略转移晶体管32。此外,可以省略选择晶体管35,并利用电源执行选择控制。而且,多个单位像素可共享任意部件。
图3示出了电流源22的电路配置示例。电流源22包括作为恒流源操作的N沟道晶体管51。N沟道晶体管51的源极接地,其漏极连接到切换电路21的输出,并其栅极被任意偏置,在这个配置示例中,电流源包括一个N沟道晶体管。然而,电流源的配置不限于此。电流源可包括能够稳定地操作为恒流源的任何电路。例如,为了改善操作稳定性,电流源可包括级联晶体管。
图4示出了一个切换电路单元21的电路配置的示例。每一个切换电路单元21包括切换N沟道晶体管41和42以及反相器。所述切换N沟道晶体管41具有连接到列信号线V2x(x是0或者自然数)的漏极、向其输入切换控制信号a0的栅极、和源极,而所述切换N沟道晶体管42具有连接到列信号线V2x+1(x是0或者自然数)的漏极、向其输入由反相器对切换控制信号a0反相得到的反相信号的栅极、和源极。切换N沟道晶体管41和42的源极连接到电流源22(见图1)和列并行ADC块15的比较器13(见图1),作为公共输出。当将切换控制信号a0(例如,地址信号)直接输入到切换电路单元21中时,与该切换控制信号a0对应地,切换N沟道晶体管41和42被各自导通或截止,从而切换切换电路单元21。由于提供了反相器,所以与一个控制信号对应地,必需是,切换N沟道晶体管41和42之一导通,而另一个截止。更具体地,根据控制信号,必需是,切换N沟道晶体管41导通而切换N沟道晶体管42截止,或者切换N沟道晶体管41截止而切换N沟道晶体管42导通。
也就是说,需要配置切换电路单元21,从而输出从与所选择的像素行对应的来自读取像素的列信号线V2x和V2x+1中的仅一个的信号,并因此电路配置不限于上述配置。例如,除了N沟道晶体管之外,切换电路单元21可包括多个P沟道晶体管、或者并行连接以互补操作的N沟道晶体管和P沟道晶体管。
图5示出了当地址解码之前的行地址信号的最小有效位被设置为切换电路单元21的切换控制信号时的电路配置的示例。在图5中,仅示出了从图1中提取的主要部件。
如图5所示,当地址解码之前的行地址信号a0、a1、……的最小有效位被用作切换电路单元21的切换控制信号时,其中所述行地址信号a0、a1、……被供应到在行扫描电路18中包括的行地址解码电路,选择与所选择的行信号线(行信号线H0、H1、H2、和H3中的任一个)对应的列信号线V2x或者V2x+1,并因此不需要提供单独的切换控制信号。
在根据第一实施例的固态成像设备1中,用于输出多个像素列的模拟信号并被沿着各个像素列布置的列信号线形成对,提供一个切换电路单元21,其用于选择形成一对的两条列信号线V2x和V2x+1中的一条列信号线,并且列并行ADC块15的模数转换单元被连接到切换电路单元21的输出,以便与切换电路单元21一一对应。因此,模数转换单元的总数被减少为像素列数目的一半,并且与此同时,由于所述切换电路单元21,而使与模数转换单元连接的列信号线的数目减少到相关技术中的一半。因此,可以减少从每个像素12到列并行ADC块15的模数转换单元的实质列信号线的长度。以这个方式,解决了由于列信号线V0、V1、……沿像素列的两侧以交错排列的方式布置而增加了布线长度的问题。因此,由于减少了将单位像素12的信号读取到列信号线V0、V1、……所花费的时间,所以固态成像设备1的优点在于它高速操作。此外,由于列并行ADC块15的列电路(即模数转换单元)可以按照像素12之间的节距两倍大的节距来布置,所以其布局简化。另外,由于模数转换单元的数目比相关技术中减少一半,所以可以减少电路面积。
现在将参考图1和5的框图以及图2至4的电路图来描述根据这个实施例的MOS型固态成像设备的操作。
当选择了偶数编号行信号线H2x(x是0或者自然数)时,将信号从单位像素12输出到偶数编号行信号线V2x(x是0或者自然数)。此时,基于切换控制信号a0,切换电路单元21选择偶数编号列信号线V0、V2、……,以便从偶数编号行信号线输出信号,并且断开奇数编号列信号线V1、V3、……。类似地,当选择了奇数编号信号线H2x+1(x是0或者自然数)时,将信号从单位像素12输出到奇数编号列信号线V2x+1(x是0或者自然数)。此时,基于切换控制信号a0,切换电路单元21选择奇数编号列信号线V1、V3、……,以便从该奇数编号列信号线输出所述信号,并且断开偶数编号列信号线V0、V2、……。在这个实施例中,偶数编号行信号线对应于奇数编号列信号线,并且奇数编号行信号线对应于奇数编号列信号线。即使当偶数编号行信号线对应于奇数编号列信号线并且奇数编号行信号线对应于偶数编号列信号线时,也可以通过仅改变切换控制逻辑来简单地处置该情况。
在上述的操作中,利用切换电路单元21,而将仅对应于所选择的行信号线的列信号线连接到输出,并且将对应于未选择行信号线的列信号线与输出断开,并然后读取单位像素12的信号。因此,在信号读取期间的布线或者元件的负载电容比相关技术的示例减少了大约一半。从而,可以减少读取信号所花费的时间量。
图6是示出了根据本发明实施例的代表效果的电路仿真结果。更具体地,图6是示出了当将单位像素12的信号读取到列信号线时、测量稳定该读取所花费的时间的电路仿真结果的图。图6中的垂直轴所代表的读取时间是由各种参数确定的,诸如信号线的长度、信号线的厚度、信号线的特征、元件数目、元件尺寸、和读取电流。在这个图中,读取时间是任意条件下的相对值,并以任意单位来表示。根据这个图,可以看出,与相关技术的第一和第二比较示例相比,在根据本发明实施例的固态成像设备中的读取时间几乎减少一半。当可以减少将单位像素的信号读取到列信号线所花费的时间量时,固态成像设备可以以更高的速度操作。因此,可以增加本发明的操作速度。
图7是图示了根据本发明的第二实施例的MOS型固态成像设备的框图,其中,该MOS型固态成像设备包括被布置为交错排列的多个光电转换元件和多个模数转换单元(下文中,称为ADC),并从该MOS型固态成像设备输出模拟信号。
如图7所示,除了切换电路单元24的内部配置之外,根据第二实施例的固态成像设备2与根据第一实施例的固态成像设备1具有相同的结构。也就是说,固态成像设备2具有多个像素12,每个都包括光电转换元件和在其中形成的放大器。像素12以矩阵形式布置,更具体地,被布置为交错排列,从而形成像素阵列11。
向其输出从像素12获得的模拟信号的多个列信号线形成对,并且为每对提供切换电路单元24,以选择形成对应对的两个列信号线之一。也就是说,为每两条列信号线提供一个切换电路单元24。每个切换电路单元24的输出被连接到电流源22和在模数转换单元中提供的比较器13。所述多个模数转换单元形成了列并行ADC块15。
列并行ADC块15的每个模数转换器包括一个比较器13和用于对比较次数进行计数的计数器14,并具有n位数字信号转换功能(n是自然数)。比较器13比较由数模转换器19(下文中,简称为DAC)生成并通过参考线23输入的信号RAMP、和通过列信号线V0、V1、……而从行信号线H0、H1、……中的像素12获得的模拟信号。
水平输出线16包括n位宽的水平输出线、和与该水平输出线对应的n个传感器电路和n个输出电路。
此外,用于生成内部时钟的定时控制电路20、用于控制行寻址或者行扫描的行扫描电路18、和用于控制列寻址或列扫描的列扫描电路17被布置为用于顺序读取像素阵列11的信号的控制电路。
可将计数器14提供为分离的计数器,以便从像素12读取两次复位分量和信号分量,并计算读取结果。此外,为了保持简化的结构,优选使用升降计数器配置。更优选的是,提供用于存储计数结果的存储单元,使得可并行执行由列并行ADC块15进行的输出操作和比较/计数操作。
在这个实施例中,水平输出线16的数目、传感器电路的数目、和输出电路的数目分别为n。然而,可以并行化n×m(m是自然数)个水平输出线、n×m个传感器电路、和n×m个输出电路,以便增加其输出速度。在某些情况中,可以使用n×m个水平输出线16、n×m个传感器电路、和n×1个输出电路(m≠1并且1是自然数),并且可以将并串转换器电路或者串并转换器电路布置在传感器电路和输出电路之间。
图8是图示了在根据第二实施例中的固态成像设备2中的切换电路单元24的配置示例的电路图。
如图8所示,除了切换电路单元24比图4所示的第一实施例的切换电路单元21具有更简单的配置、并且在切换电路24外部执行切换控制信号的互补控制之外,切换电路单元24的基本配置、操作、和效果与第一实施例的切换电路单元21相同。
也就是说,切换电路单元24的每一个都包括切换N沟道晶体管41和42。该切换N沟道晶体管41具有与列信号线V2x(x为0或自然数)连接的漏极、向其输入切换控制信号a0的栅极、和源极,而切换N沟道晶体管42具有与列信号线V2x+1(x为0或自然数)连接的漏极、向其输入切换控制信号a0的反相信号的栅极、和源极。切换N沟道晶体管41和42的源极连接到电流源22(见图7)和列并行ADC块15的比较器13(见图7),作为公共输出。当将切换控制信号a0(例如,地址信号)直接输入到切换电路单元24时,与该切换控制信号a0相对应,该切换N沟道晶体管41和42中的每一个都导通或截止,从而切换该切换电路单元24。对应于一个控制信号,必需是,切换N沟道晶体管41和42之一导通而另一个截止。更具体地,根据控制信号,必需是,切换N沟道晶体管41导通而切换N沟道晶体管42截止,或者切换N沟道晶体管41截止而切换N沟道晶体管42导通。
图9是图示了当提供到行地址解码电路的、地址解码之前的行地址信号的最小有效位被设置为切换电路单元24的切换控制信号时的电路配置示例的框图。在图9中,仅示出了从图7取出的主要部件。
如图9所示,在地址解码期间,由于生成了行地址信号的反相信号,所以用作两个控制信号的行地址信号及其反相信号分别控制N沟道晶体管41和N沟道晶体管42,使得N沟道晶体管41和42之一导通而另一个截止。更具体地,根据行地址信号及其反相信号,N沟道晶体管41导通而N沟道晶体管42截止,或者N沟道晶体管41截止而N沟道晶体管42导通。因此,切换电路单元24不需要用于在切换电路单元24中进行互补控制切换的电路(第一实施例中的反相器)。
根据第二实施例的固态成像设备2获得与根据第一实施例的固态成像设备1相同的效果。此外,除了切换电路单元24的配置比第一实施例中的切换电路单元21更简单之外,切换电路单元24的基本配置、操作和效果与所述切换电路单元21相同。
此外,由于根据第一和第二实施例的两个切换电路单元21和24都使用最小有效位,所以在电路配置中,根据所选择的行来自动确定所必需的列。
图12是图示了根据第三实施例的摄像机的横截面图,其中该摄像机包括根据第一或第二实施例的固态成像设备。根据第三实施例的摄像机是能够拍摄视频的视频摄像机示例。
根据这个实施例的摄像机包括固态成像设备1或2、光学系统210、快门设备211、驱动电路212、和信号处理电路213。
光学系统210将来自摄影对象的图像光(入射光)聚焦到固态成像设备1或2。结果,在预定的时间段期间,将对应的信号电荷存储在固态成像设备1或2中。
快门设备211控制在固态成像设备1或2上辐射光的时间段、和为固态成像设备遮蔽光的时间段。
驱动电路212供应驱动信号,来控制固态成像设备1或2的转移操作和快门装置211的快门操作。根据从驱动电路212供应的驱动信号(定时信号),固态成像设备1或2执行电荷转移。信号处理电路213执行各种信号处理。将已经经受信号处理的视频信号存储在诸如存储器的存储介质中,或者将其输出到监视器。
本领域的技术人员应该理解,根据设计需求和其它因素,可进行各种修改、组合、子组合、和变更,只要它们处于所附权利要求或其等效的范围内即可。

Claims (10)

1.一种固态成像设备,包括:
多个像素,各自将入射光量转换为电信号,并被布置在多个列中,以在行方向上或在列方向上偏离相邻像素;
多个模数转换单元,各自将从对应像素获得的模拟信号转换为数字信号,并沿列并行布置;
多个列信号线,输出多个像素列的每一个中的像素的模拟信号,沿像素列布置,并通过两个相邻的列信号线而形成对;以及
多个切换电路单元,各自选择对应列信号线对中的一个列信号线,
其中所述模数转换单元连接到所述切换电路单元的输出侧。
2.根据权利要求1的固态成像设备,
其中每个切换电路单元选择对应列信号线对中的一个列信号线,并且不选择另一个列信号线。
3.根据权利要求1的固态成像设备,还包括:
与连接到切换电路单元的信号线对应的多个电流源,
并且,其中,所述模数转换单元与切换电路单元对应。
4.根据权利要求1的固态成像设备,
其中被供应到用于控制行寻址和行扫描的行扫描电路的、解码之前的行地址信号的最小有效位被用作切换电路单元的切换控制信号。
5.根据权利要求1的固态成像设备,
其中每一切换电路单元都包括选择或没有选择对应列信号线对的切换电路。
6.根据权利要求5的固态成像设备,
其中为对应于该切换电路单元的模数转换单元交替地选择所述选择或者没有选择对应列信号线对的切换电路。
7.根据权利要求5的固态成像设备,
其中被供应到用于控制行寻址或行扫描的行扫描电路的、解码之前的行地址信号的最小有效位被用作所述选择或者没有选择对应列信号线对的切换电路之一的切换控制信号,并且所述最小有效位信号的反相信号被用作另一个切换电路的切换控制信号。
8.根据权利要求5的固态成像设备,还包括:
与连接到切换电路单元的信号线对应的多个电流源电路,
并且,其中,所述模数转换单元与切换电路单元对应。
9.一种驱动固态成像设备的方法,该固态成像设备包括:多个像素,各自将入射光量转换为电信号,并被布置在多个列中,以在行方向上或在列方向上偏离相邻像素;多个模数转换单元,各自将从对应像素获得的模拟信号转换为数字信号,并沿列并行布置;多个列信号线,输出多个像素列的每一个中的像素的模拟信号,沿像素列布置,并通过两个相邻的列信号线而形成对;以及多个切换电路单元,各自选择对应列信号线对中的一个列信号线,
其中所述模数转换单元连接到所述切换电路单元的输出侧,以及
被供应到用于控制行寻址或行扫描的行扫描电路的、解码之前的行地址信号的最小有效位被用作所述切换电路单元的切换控制信号。
10.一种摄像机,包括:
固态成像设备,其包括:
多个像素,各自将入射光量转换为电信号,并被布置在多个列中,以在行方向上或在列方向上偏离相邻像素;
多个模数转换单元,各自将从对应像素获得的模拟信号转换为数字信号,并沿列并行布置;
多个列信号线,输出多个像素列的每一个中的像素的模拟信号,沿该像素列布置,并通过两个相邻的列信号线而形成对;以及
多个切换电路单元,各自选择对应列信号线对中的一个列信号线,并且
其中所述模数转换单元连接到所述切换电路单元的输出侧。
CN2007100856727A 2006-03-06 2007-03-06 固态成像设备、驱动固态成像设备的方法、以及摄像机 Expired - Fee Related CN101035191B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP059022/06 2006-03-06
JP2006059022A JP4959207B2 (ja) 2006-03-06 2006-03-06 固体撮像装置

Publications (2)

Publication Number Publication Date
CN101035191A CN101035191A (zh) 2007-09-12
CN101035191B true CN101035191B (zh) 2013-03-20

Family

ID=38588405

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2007100856727A Expired - Fee Related CN101035191B (zh) 2006-03-06 2007-03-06 固态成像设备、驱动固态成像设备的方法、以及摄像机

Country Status (5)

Country Link
US (1) US7864237B2 (zh)
JP (1) JP4959207B2 (zh)
KR (1) KR101331365B1 (zh)
CN (1) CN101035191B (zh)
TW (1) TWI350102B (zh)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4107269B2 (ja) * 2004-02-23 2008-06-25 ソニー株式会社 固体撮像装置
US8237808B2 (en) * 2007-01-17 2012-08-07 Sony Corporation Solid state imaging device and imaging apparatus adjusting the spatial positions of pixels after addition by controlling the ratio of weight values during addition
JP4386118B2 (ja) 2007-08-31 2009-12-16 ソニー株式会社 撮像回路
TWI504256B (zh) * 2008-04-07 2015-10-11 Sony Corp 固態成像裝置,其訊號處理方法,及電子設備
JP5178458B2 (ja) * 2008-10-31 2013-04-10 キヤノン株式会社 固体撮像装置、撮像システム、および、固体撮像装置の駆動方法
FR2939919A1 (fr) * 2008-12-16 2010-06-18 New Imaging Technologies Sas Capteur matriciel
JP5272860B2 (ja) * 2009-04-08 2013-08-28 ソニー株式会社 固体撮像素子およびカメラシステム
JP5417055B2 (ja) 2009-06-15 2014-02-12 シャープ株式会社 A/d変換器、固体撮像装置、及び電子情報機器
JP5429547B2 (ja) 2009-10-02 2014-02-26 ソニー株式会社 固体撮像装置、撮像装置、ad変換方法
US8817153B2 (en) * 2011-07-25 2014-08-26 Aptina Imaging Corporation Column parallel readout image sensors with shared column analog-to-digital converter circuitry
JP6041500B2 (ja) * 2012-03-01 2016-12-07 キヤノン株式会社 撮像装置、撮像システム、撮像装置の駆動方法、撮像システムの駆動方法
JP6083137B2 (ja) * 2012-06-26 2017-02-22 ソニー株式会社 制御装置および制御方法
US9294703B2 (en) 2012-12-03 2016-03-22 Samsung Electronics Co., Ltd. Image sensor including data transmission circuit having split bus segments
JP6045379B2 (ja) * 2013-02-08 2016-12-14 オリンパス株式会社 撮像装置
CN107948553B (zh) * 2016-10-12 2020-05-01 原相科技股份有限公司 影像传感器、使用于其的模拟数字讯号处理方法和装置
WO2019092994A1 (en) * 2017-11-10 2019-05-16 Sony Semiconductor Solutions Corporation Solid-state imaging apparatus
JP2019092143A (ja) * 2017-11-10 2019-06-13 ソニーセミコンダクタソリューションズ株式会社 固体撮像素子、撮像装置、および、固体撮像素子の制御方法
WO2020137129A1 (ja) 2018-12-28 2020-07-02 株式会社ジャパンディスプレイ 検出装置
US10951840B1 (en) * 2019-08-29 2021-03-16 Omnivision Technologies, Inc. Versatile image sensor circuit
US11368639B2 (en) * 2019-09-30 2022-06-21 Canon Kabushiki Kaisha Photoelectric conversion apparatus, image capturing system, method for driving photoelectric conversion apparatus, and moving object

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4516154A (en) * 1981-08-19 1985-05-07 Hitachi, Ltd. Solid state color imaging system
US4658287A (en) * 1984-02-29 1987-04-14 Fairchild Camera And Instrument Corp. MOS imaging device with monochrome-color compatibility and signal readout versatility
CN1734778A (zh) * 2004-02-23 2006-02-15 索尼株式会社 固态图像拾取设备及其驱动的方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5841126A (en) * 1994-01-28 1998-11-24 California Institute Of Technology CMOS active pixel sensor type imaging system on a chip
US6563540B2 (en) * 1999-02-26 2003-05-13 Intel Corporation Light sensor with increased dynamic range
JP4777496B2 (ja) * 2000-02-10 2011-09-21 富士フイルム株式会社 固体撮像素子
JP3990857B2 (ja) * 2000-07-03 2007-10-17 キヤノン株式会社 撮像装置及び撮像システム
JP3507800B2 (ja) * 2001-02-02 2004-03-15 有限会社リニアセル・デザイン アナログ−デジタル変換器及びこれを用いたイメージセンサ
US7084912B2 (en) * 2001-09-20 2006-08-01 Yuen-Shung Chieh Method for reducing coherent row-wise and column-wise fixed pattern noise in CMOS image sensors
JP4164263B2 (ja) * 2002-01-29 2008-10-15 キヤノン株式会社 固体撮像装置、カメラ及び情報処理装置
JP4192510B2 (ja) * 2002-06-14 2008-12-10 日本電気株式会社 半導体装置
JP2004274578A (ja) * 2003-03-11 2004-09-30 Toshiba Corp 固体撮像装置
DE102004023855B4 (de) * 2004-05-13 2006-11-30 Infineon Technologies Ag Schaltkreis-Anordnung
JP4380439B2 (ja) * 2004-07-16 2009-12-09 ソニー株式会社 データ処理方法およびデータ処理装置並びに物理量分布検知の半導体装置および電子機器

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4516154A (en) * 1981-08-19 1985-05-07 Hitachi, Ltd. Solid state color imaging system
US4658287A (en) * 1984-02-29 1987-04-14 Fairchild Camera And Instrument Corp. MOS imaging device with monochrome-color compatibility and signal readout versatility
CN1734778A (zh) * 2004-02-23 2006-02-15 索尼株式会社 固态图像拾取设备及其驱动的方法

Also Published As

Publication number Publication date
JP4959207B2 (ja) 2012-06-20
US20080117321A1 (en) 2008-05-22
KR20070091553A (ko) 2007-09-11
US7864237B2 (en) 2011-01-04
CN101035191A (zh) 2007-09-12
TWI350102B (en) 2011-10-01
TW200746807A (en) 2007-12-16
KR101331365B1 (ko) 2013-11-19
JP2007243265A (ja) 2007-09-20

Similar Documents

Publication Publication Date Title
CN101035191B (zh) 固态成像设备、驱动固态成像设备的方法、以及摄像机
US10554920B2 (en) Image processing apparatus, image processing method and manufacturing apparatus
JP5885403B2 (ja) 撮像装置
US8451355B2 (en) Image sensor, electronic apparatus, and driving method of electronic apparatus
US8023025B2 (en) Photoelectric conversion apparatus and image pickup system using the same
US8605182B2 (en) Driving method of solid-state imaging apparatus with successive clamping
US8149312B2 (en) CMOS image sensor with shared sensing node
CN102780859B (zh) 固态成像设备、驱动固态成像设备的方法和固态成像系统
CN101715039A (zh) 固态图像拍摄装置及其驱动方法和电子设备
USRE49928E1 (en) Solid state imaging device
CN104956663A (zh) 固态成像元件和成像装置
JP2009213012A (ja) 固体撮像装置、固体撮像装置の駆動方法および撮像装置
US8094220B2 (en) Solid-state imaging apparatus and driving method of solid-state imaging apparatus
US7777798B2 (en) Physical quantity detecting device, method of driving the physical quantity detecting device and imaging apparatus
JP2008017011A (ja) 固体撮像装置
JP2005167958A (ja) 固体撮像装置、その駆動方法及びそれを用いたカメラ
US9912866B2 (en) Solid-state image pickup apparatus and method of driving solid-state image pickup apparatus
JP4347820B2 (ja) 撮像装置
JP2007089231A (ja) 固体撮像装置、その駆動方法及びそれを用いたカメラ

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20130320

Termination date: 20190306

CF01 Termination of patent right due to non-payment of annual fee