CN101031805A - 相位差测定电路 - Google Patents

相位差测定电路 Download PDF

Info

Publication number
CN101031805A
CN101031805A CNA200580033394XA CN200580033394A CN101031805A CN 101031805 A CN101031805 A CN 101031805A CN A200580033394X A CNA200580033394X A CN A200580033394XA CN 200580033394 A CN200580033394 A CN 200580033394A CN 101031805 A CN101031805 A CN 101031805A
Authority
CN
China
Prior art keywords
circuit
phase
signal
pulse
phase difference
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CNA200580033394XA
Other languages
English (en)
Inventor
中平博幸
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Publication of CN101031805A publication Critical patent/CN101031805A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R25/00Arrangements for measuring phase angle between a voltage and a current or between voltages or currents

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Measuring Phase Differences (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

本发明的目的在于提供一种相位差测定电路,不需要在希望高精度地测定2个信号的相位差时所需的、宽度与作为对象的脉冲宽度相比足够窄、即非常高速的脉冲信号,无论什么样的相位差都可高精度地测定。具备:波形控制电路(103),在每个固定周期中输出2个输入信号中的输入信号(102);比较脉冲产生电路(104),在每个规定定时将在每个固定周期中输出的输入信号(102)和输入信号(101)的相位差转换成作为脉冲宽度的相位差脉冲(1042);周期信号产生电路(105),通过累积所述相位差脉冲(1042),生成周期信号(1051);和测量周期信号(1051)的周期的测量电路(106)。由此,即使在相位差小时,也不需高速的脉冲信号,不必使电路本身高速化、高精度化,因此电路构成变得容易。

Description

相位差测定电路
技术领域
本发明涉及一种测定2个信号的相位差的相位差测定电路。
背景技术
在测定2个相位差的现有电路中,在测定相位差时,生成具有该2个信号的相位差宽度的脉冲波形,利用比所述脉冲波形更高速的脉冲信号对其宽度进行计数(例如,参照专利文献1)。
使用图19及图20说明作为用高速脉冲信号测定相位差的现有电路的相位差判别电路。
图19是表示使用高速脉冲信号的相位差判别电路的结构的图,图20是从各电路输出的信号的波形图。
在图中,相位差判别电路由如下部分构成:波形整形电路152a、152b,进行输入信号151a及151b的波形整形;异或电路153,生成表示各输入信号的相位差的脉冲波形S5;第1计数器154,仅在规定期间t1内对表示所述相位差的脉冲波形进行计数;用于对信号进行计数的高速脉冲信号产生器155;用于切换规定期间t1的开关156;第2计数器157,仅在规定期间t2内对来自第1计数器154的输出S9进行计数;和RS触发器158,输出相位差的检测结果。
另外,第1计数器的输出Q1~Q4各自的t1期间不同,另外,第2计数器的输出Q4~Q6各自的t2期间不同,分别选择期望的期间。
如图20所示,波形整形电路152a及152b分别输入作为2个输入信号151a及151b的信号S1及S2,生成矩形波信号S3、S4,该波形整形后的输入信号S3、S4通过异或电路153生成对应于两者的相位差的脉冲波形。然后,第1计数器154测量该相位差脉冲,如果该相位差脉冲超过规定计数值t1,则输出到第2计数器157及RS触发电路158的输出信号S9为“1”。第2计数器157由信号S9复位,对高速脉冲信号S8进行计数,如果超过规定的计数值t2,则输出到RS触发器158的输出信号S10为“1”。若输入到设置端子S的S9为“1”,则输出信号S11为“1”,从而RS触发器158被置位,若输入到复位端子R的信号S10为“1”,则输出信号S11为“0”,从而RS触发器158被复位。
这样,在用高速脉冲对表示相位差的脉冲宽度S5进行计数后得到的值超过规定计数值t1时,判断为产生相位差。
专利文献:特许第2783543号公报(第4页、图1、图2)
发明内容
发明所要解决的技术问题
但是,所述现有的结构存在如下问题,即在表示相位差的脉冲宽度小时,若要高精度地测定脉冲宽度,则需要宽度与作为对象的脉冲宽度相比足够窄、即非常高速的脉冲信号。这不取决于作为测定对象的信号的频率,而仅依赖于所要求的相位差的分辨率。结果,如果要提高分辨率,则自然要求高速脉冲信号更高速。
本发明鉴于上述现有问题作出,其目的在于提供一种相位差测定电路,无论什么样的相位差,都不需要高速脉冲信号,就可高精度地测定。
解决技术问题的技术手段
为了解决上述现有问题,本发明权利要求1的相位差测定电路是一种测定2个输入信号的相位差的相位差测定电路,具备:波形控制电路,在每个固定周期中输出所述2个输入信号中的一个输入信号;比较脉冲产生电路,在每个规定定时将由所述波形控制电路在每个固定周期中输出的一个输入信号与另一个输入信号的相位差转换成脉冲宽度,并输出该转换后的脉冲宽度;周期信号产生电路,累积被转换成所述脉冲宽度的相位差,并根据该累积的相位差,生成周期信号;和测量电路,测定所述周期信号的周期。
另外,本发明权利要求2的相位差测定电路是一种测定2个输入信号的相位差的相位差测定电路,具备:相移电路,将所述2个输入信号中的一个输入信号的相位移动nπ(n为自然数);比较脉冲产生电路,在每个规定定时将由所述相移电路移动了nπ后的一个输入信号与另一个输入信号的相位差转换成脉冲宽度,并输出该转换后的脉冲宽度;周期信号产生电路,累积被转换成所述脉冲宽度的相位差,并根据该累积的相位差,生成周期信号;和测量电路,测定所述周期信号的周期。
另外,本发明权利要求3的相位差测定电路是根据权利要求1或2所述的相位差测定电路,所述周期信号产生电路具备:电荷泵电路,由来自所述比较脉冲产生电路的输出驱动,并输出电荷;电容,积蓄所述电荷泵电路的输出电荷;和复位脉冲生成部,生成表示所述电容的积蓄电压超过了任意参照电压的复位脉冲。
另外,本发明权利要求4的相位差测定电路是根据权利要求3所述的相位差测定电路,所述电荷泵电路根据从所述比较脉冲产生电路输出的脉冲宽度,来控制输出电荷量。
另外,本发明权利要求5的相位差测定电路是根据权利要求3所述的相位差测定电路,所述测量电路利用任意时钟对所述复位脉冲的周期进行计数,并将该复位脉冲的周期转换成数字数值后输出。
另外,本发明权利要求6的相位差测定电路测定具有规定周期的输入信号与使该输入信号延迟了规定延迟量后的信号的相位差,具备:延迟电路,使所述输入信号延迟规定延迟量;波形控制电路,在每个固定周期中输出所述延迟后的信号;比较脉冲产生电路,在每个规定定时将所述输入信号与由所述波形控制电路在每个固定周期中输出的信号的相位差转换成脉冲宽度,并输出该转换后的脉冲宽度;周期信号产生电路,累积被转换成所述脉冲宽度的相位差,并根据该累积的相位差,生成周期信号;和测量电路,测定所述周期信号的周期。
另外,本发明权利要求7的相位差测定电路测定具有规定周期的输入信号与使该输入信号延迟了规定延迟量后的信号的相位差,具备:延迟电路,使所述输入信号延迟规定延迟量;相移电路,将由所述延迟电路延迟后的信号的相位移动nπ(n为自然数);比较脉冲产生电路,在每个规定定时将所述输入信号与由所述相移电路移动了nπ后的信号的相位差转换成脉冲宽度,并输出该转换后的脉冲宽度;周期信号产生电路,累积被转换成所述脉冲宽度的相位差,并根据该累积的相位差,生成周期信号;和测量电路,测定所述周期信号的周期。
另外,本发明权利要求8的相位差测定电路测定具有规定周期的输入信号与使该输入信号延迟了规定延迟量后的信号的相位差,具备:延迟电路,使所述输入信号延迟规定延迟量,并使该延迟后的信号的相位再延迟nπ(n为自然数);比较脉冲产生电路,在每个规定定时将所述输入信号与从所述延迟电路输出的信号的相位差转换成脉冲宽度,并输出该转换后的脉冲宽度;周期信号产生电路,累积被转换成所述脉冲宽度的相位差,并根据该累积的相位差,生成周期信号;和测量电路,测定所述周期信号的周期。
另外,本发明权利要求9的相位差测定电路是根据权利要求6~8中任意一项所述的相位差测定电路,具备控制所述延迟电路的延迟量的延迟控制电路,所述延迟电路根据所述延迟控制电路的控制,从所述输入信号生成延迟量不同的2个以上的信号。
另外,本发明权利要求10的相位差测定电路是根据权利要求9所述的相位差测定电路,所述延迟控制电路按每个规定的时间间隔变更所述延迟电路的延迟量。
另外,本发明权利要求11的相位差测定电路是根据权利要求9所述的相位差测定电路,所述延迟控制电路进行控制,以使所述延迟电路的延迟量按每个规定的时间间隔单调增加或单调减少。
另外,本发明权利要求12的相位差测定电路是根据权利要求6~8中任意一项所述的相位差测定电路,所述周期信号产生电路具备:电荷泵电路,响应来自所述比较脉冲产生电路的输出而驱动,并输出电荷;电容,积蓄所述电荷泵电路的输出电荷;和复位脉冲生成部,生成表示所述电容的积蓄电压超过了任意参照电压的复位脉冲。
另外,本发明权利要求13的相位差测定电路是根据权利要求12所述的相位差测定电路,所述电荷泵电路根据从所述比较脉冲产生电路输出的脉冲宽度,来控制输出电荷量。
另外,本发明权利要求14的相位差测定电路是根据权利要求12所述的相位差测定电路,所述测量电路利用任意时钟对所述复位脉冲的周期进行计数,并将该复位脉冲的周期转换成数字数值后输出。
另外,本发明权利要求15的相位差测定电路测定具有规定周期的输入信号与使该输入信号延迟了规定延迟量后的信号的相位差,具备:延迟电路,使所述输入信号延迟规定延迟量;波形控制电路,在每个固定周期中输出所述延迟后的信号;比较脉冲产生电路,在每个规定定时将所述输入信号与由所述波形控制电路在每个固定周期中输出的信号的相位差转换成脉冲宽度,并输出该转换后的脉冲宽度;周期信号产生电路,累积被转换成所述脉冲宽度的相位差,并根据该累积的相位差,生成周期信号;测量电路,测定所述周期信号的周期;和统计电路,根据所述测量电路的测量结果,生成规定期间内的相位差的统计信息。
另外,本发明权利要求16的相位差测定电路测定具有规定周期的输入信号与使该输入信号延迟了规定延迟量后的信号的相位差,具备:延迟电路,使所述输入信号延迟规定延迟量;相移电路,将由所述延迟电路延迟后的信号的相位移动nπ(n为自然数);比较脉冲产生电路,在每个规定定时将所述输入信号与由所述相移电路移动了nπ后的信号的相位差转换成脉冲宽度,并输出该转换后的脉冲宽度;周期信号产生电路,累积被转换成所述脉冲宽度的相位差,并根据该累积的相位差,生成周期信号;测量电路,测定所述周期信号的周期;和统计电路,根据所述测量电路的测量结果,生成规定期间内的相位差的统计信息。
另外,本发明权利要求17的相位差测定电路测定具有规定周期的输入信号与使该输入信号延迟了规定延迟量后的信号的相位差,具备:延迟电路,使所述输入信号延迟规定延迟量,并使该延迟后的信号的相位再延迟nπ(n为自然数);比较脉冲产生电路,在每个规定定时将所述输入信号与从所述延迟电路输出的信号的相位差转换成脉冲宽度,并输出该转换后的脉冲宽度;周期信号产生电路,累积被转换成所述脉冲宽度的相位差,并根据该累积的相位差,生成周期信号;测量电路,测定所述周期信号的周期;和统计电路,根据所述测量电路的测量结果,生成规定期间内的相位差的统计信息。
另外,本发明权利要求18的相位差测定电路是根据权利要求15~17中任意一项所述的相位差测定电路,所述测量电路至少具有2个保持测定值的寄存器,所述统计电路根据存储在所述寄存器中的信息,生成统计信息。
另外,本发明权利要求19的相位差测定电路是根据权利要求15~17中任意一项所述的相位差测定电路,具备控制所述延迟电路的延迟量的延迟控制电路,所述延迟电路根据所述延迟控制电路的控制,从所述输入信号生成延迟量不同的2个以上的信号。
另外,本发明权利要求20的相位差测定电路是根据权利要求19所述的相位差测定电路,所述延迟控制电路按每个规定的时间间隔变更所述延迟电路的延迟量。
另外,本发明权利要求21的相位差测定电路是根据权利要求19所述的相位差测定电路,所述延迟控制电路进行控制,以使所述延迟电路的延迟量按每个规定的时间间隔单调增加或单调减少。
另外,本发明权利要求22的相位差测定电路是根据权利要求15~17中任意一项所述的相位差测定电路,所述周期信号产生电路具备:电荷泵电路,响应来自所述比较脉冲产生电路的输出而驱动,并输出电荷;电容,积蓄所述电荷泵电路的输出电荷;和复位脉冲生成部,生成表示所述电容的积蓄电压超过了任意参照电压的复位脉冲。
另外,本发明权利要求23的相位差测定电路是根据权利要求22所述的相位差测定电路,所述电荷泵电路根据从所述比较脉冲产生电路输出的脉冲宽度来控制输出电荷量。
另外,本发明权利要求24的相位差测定电路是根据权利要求22所述的相位差测定电路,所述测量电路利用任意时钟对所述复位脉冲的周期进行计数,并将该复位脉冲的周期转换成数字数值后输出。
发明效果
根据本发明权利要求1的相位差测定电路,测定2个输入信号的相位差,具备:波形控制电路,在每个固定周期中输出所述2个输入信号中的一个输入信号;比较脉冲产生电路,在每个规定定时将由所述波形控制电路在每个固定周期中输出的一个输入信号与另一个输入信号的相位差转换成脉冲宽度,并输出该转换后的脉冲宽度;周期信号产生电路,累积被转换成所述脉冲宽度的相位差,并根据该累积的相位差,生成周期信号;和测量电路,测定所述周期信号的周期,所以具有如下效果:即使在相位差小时,也无需使用高速脉冲即可高精度地测定,不必使电路本身高速化、高精度化,因此可使电路构成变得容易。
另外,根据本发明权利要求2的相位差测定电路,测定2个输入信号的相位差,具备:相移电路,将所述2个输入信号中的一个输入信号的相位移动nπ(n为自然数);比较脉冲产生电路,在每个规定定时将由所述相移电路移动了nπ后的一个输入信号与另一个输入信号的相位差转换成脉冲宽度,并输出该转换后的脉冲宽度;周期信号产生电路,累积被转换成所述脉冲宽度的相位差,并根据该累积的相位差,生成周期信号;和测量电路,测定所述周期信号的周期,所以具有如下效果:即使在相位差小时,也无需使用高速脉冲即可高精度地测定,不必使电路本身高速化、高精度化,因此可使电路构成变得容易。
另外,根据本发明权利要求3的相位差测定电路,在权利要求1或2所述的相位差测定电路中,所述周期信号产生电路具备:电荷泵电路,由来自所述比较脉冲产生电路的输出驱动,并输出电荷;电容,积蓄所述电荷泵电路的输出电荷;和复位脉冲生成部,生成表示所述电容的积蓄电压超过了任意参照电压的复位脉冲,所以具有如下效果:即使在微小的相位差中,通过将相位差转换成电荷量并积蓄,无需高速的脉冲信号就可高精度地测量相位差。
另外,根据本发明权利要求4的相位差测定电路,在权利要求3所述的相位差测定电路中,所述电荷泵电路根据从所述比较脉冲产生电路输出的脉冲宽度,来控制输出电荷量,所以具有如下效果:即使在微小的相位差中,也可输出对应于相位差的电荷量,无需高速的脉冲信号就可高精度地测量相位差。
另外,根据本发明权利要求5的相位差测定电路,在权利要求3所述的相位差测定电路中,所述测量电路利用任意时钟对所述复位脉冲的周期进行计数,并将该复位脉冲的周期转换成数字数值后输出,所以具有如下效果:可作为数字数值得到模拟的2个输入信号的微小相位差,无需高速的脉冲信号就可高精度地测量相位差。
另外,根据本发明权利要求6的相位差测定电路,测定具有规定周期的输入信号与使该输入信号延迟了规定延迟量后的信号的相位差,具备:延迟电路,使所述输入信号延迟规定延迟量;波形控制电路,在每个固定周期中输出所述延迟后的信号;比较脉冲产生电路,在每个规定定时将所述输入信号与由所述波形控制电路在每个固定周期中输出的信号的相位差转换成脉冲宽度,并输出该转换后的脉冲宽度;周期信号产生电路,累积被转换成所述脉冲宽度的相位差,并根据该累积的相位差,生成周期信号;和测量电路,测定所述周期信号的周期,所以具有如下效果:通过确认由延迟电路产生的相位差,可以确认是否正常地延迟了所设定的延迟量,从而可判定可设定规定的延迟量的延迟电路是否正常动作。
另外,根据本发明权利要求7的相位差测定电路,测定具有规定周期的输入信号与使该输入信号延迟了规定延迟量后的信号的相位差,具备:延迟电路,使所述输入信号延迟规定延迟量;相移电路,将由所述延迟电路延迟后的信号的相位移动nπ(n为自然数);比较脉冲产生电路,在每个规定定时将所述输入信号与由所述相移电路移动了nπ后的信号的相位差转换成脉冲宽度,并输出该转换后的脉冲宽度;周期信号产生电路,累积被转换成所述脉冲宽度的相位差,并根据该累积的相位差,生成周期信号;和测量电路,测定所述周期信号的周期,所以具有如下效果:通过确认由延迟电路产生的相位差,可以确认是否正常地延迟了所设定的延迟量,从而可判定可设定规定的延迟量的延迟电路是否正常动作。
另外,根据本发明权利要求8的相位差测定电路,测定具有规定周期的输入信号与使该输入信号延迟了规定延迟量后的信号的相位差,具备:延迟电路,使所述输入信号延迟规定延迟量,并使该延迟后的信号的相位再延迟nπ(n为自然数);比较脉冲产生电路,在每个规定定时将所述输入信号与从所述延迟电路输出的信号的相位差转换成脉冲宽度,并输出该转换后的脉冲宽度;周期信号产生电路,累积被转换成所述脉冲宽度的相位差,并根据该累积的相位差,生成周期信号;和测量电路,测定所述周期信号的周期,所以具有如下效果:通过确认由延迟电路产生的相位差,可确认是否正常地延迟了所设定的延迟量,从而可判定可设定规定延迟量的延迟电路是否正常动作。
另外,根据本发明权利要求9的相位差测定电路,在权利要求6~8中任意一项所述的相位差测定电路中,具备控制所述延迟电路的延迟量的延迟控制电路,所述延迟电路根据所述延迟控制电路的控制,从所述输入信号生成延迟量不同的2个以上的信号,所以具有如下效果:可确认是否正常地延迟了所设定的2个以上的延迟量,从而可判定可设定2个以上的不同延迟量的延迟电路是否正常动作。
另外,根据本发明权利要求10的相位差测定电路,在权利要求9所述的相位差测定电路中,所述延迟控制电路按每个规定的时间间隔变更所述延迟电路的延迟量,所以具有如下效果:可按每个时间间隔确认是否正常地延迟了所设定的2个以上的延迟量,从而可判定可设定2个以上的不同延迟量的延迟电路是否正常动作。
另外,根据本发明权利要求11的相位差测定电路,在权利要求9所述的相位差测定电路中,所述延迟控制电路进行控制,以使所述延迟电路的延迟量按每个规定的时间间隔单调增加或单调减少,所以具有如下效果:可按每个时间间隔确认是否分阶段地正常延迟了所设定的2个以上的延迟量,从而可判定可设定2个以上不同延迟量的延迟电路是否正常动作。
另外,根据本发明权利要求12的相位差测定电路,在权利要求6~8中任意一项所述的相位差测定电路中,所述周期信号产生电路具备:电荷泵电路,响应来自所述比较脉冲产生电路的输出而驱动,并输出电荷;电容,积蓄所述电荷泵电路的输出电荷;和复位脉冲生成部,生成表示所述电容的积蓄电压超过了任意参照电压的复位脉冲,所以具有如下效果:即使在由微小的延迟量产生的相位差中,也可通过将相位差转换成电荷量并积蓄,无需高速的脉冲信号就可高精度地测量相位差。
另外,根据本发明权利要求13的相位差测定电路,在权利要求12所述的相位差测定电路中,所述电荷泵电路根据从所述比较脉冲产生电路输出的脉冲宽度,来控制输出电荷量,所以具有如下效果:即使在由微小的延迟量产生的相位差中,也可输出对应于相位差的电荷量,无需高速的脉冲信号就可高精度地测量相位差。
另外,根据本发明权利要求14的相位差测定电路,在权利要求12所述的相位差测定电路中,所述测量电路利用任意时钟对所述复位脉冲的周期进行计数,并将该复位脉冲的周期转换成数字数值后输出,所以具有如下效果:可作为数字数值得到由微小的延迟量产生的相位差,无需高速的脉冲信号就可高精度地测量相位差。
另外,根据本发明权利要求15的相位差测定电路,测定具有规定周期的输入信号与使该输入信号延迟了规定延迟量后的信号的相位差,具备:延迟电路,使所述输入信号延迟规定延迟量;波形控制电路,在每个固定周期中输出所述延迟后的信号;比较脉冲产生电路,在每个规定定时将所述输入信号与由所述波形控制电路在每个固定周期中输出的信号的相位差转换成脉冲宽度,并输出该转换后的脉冲宽度;周期信号产生电路,累积被转换成所述脉冲宽度的相位差,并根据该累积的相位差,生成周期信号;测量电路,测定所述周期信号的周期;和统计电路,根据所述测量电路的测量结果,生成规定期间内的相位差的统计信息,所以具有如下效果:通过确认由延迟电路产生的相位差,可确认是否正常地延迟了所设定的延迟量,从而可自动判定可设定规定延迟量的延迟电路是否正常动作。
另外,根据本发明权利要求16的相位差测定电路,测定具有规定周期的输入信号与使该输入信号延迟了规定延迟量后的信号的相位差,具备:延迟电路,使所述输入信号延迟规定延迟量;相移电路,将由所述延迟电路延迟后的信号的相位移动nπ(n为自然数);比较脉冲产生电路,在每个规定定时将所述输入信号与由所述相移电路移动了nπ后的信号的相位差转换成脉冲宽度,并输出该转换后的脉冲宽度;周期信号产生电路,累积被转换成所述脉冲宽度的相位差,并根据该累积的相位差,生成周期信号;测量电路,测定所述周期信号的周期;和统计电路,根据所述测量电路的测量结果,生成规定期间内的相位差的统计信息,所以具有如下效果:通过确认由延迟电路产生的相位差,可确认是否正常地延迟了所设定的延迟量,从而可自动判定可设定规定延迟量的延迟电路是否正常动作。
另外,根据本发明权利要求17的相位差测定电路,测定具有规定周期的输入信号与使该输入信号延迟了规定延迟量后的信号的相位差,具备:延迟电路,使所述输入信号延迟规定延迟量,并使该延迟后的信号的相位再延迟nπ(n为自然数);比较脉冲产生电路,在每个规定定时将所述输入信号与从所述延迟电路输出的信号的相位差转换成脉冲宽度,并输出该转换后的脉冲宽度;周期信号产生电路,累积被转换成所述脉冲宽度的相位差,并根据该累积的相位差,生成周期信号;测量电路,测定所述周期信号的周期;和统计电路,根据所述测量电路的测量结果,生成规定期间内的相位差的统计信息,所以具有如下效果:通过确认由延迟电路产生的相位差,可确认是否正常地延迟了所设定的延迟量,从而可自动判定可设定规定延迟量的延迟电路是否正常动作。
另外,根据本发明权利要求18的相位差测定电路,在权利要求15~17中任意一项所述的相位差测定电路中,所述测量电路至少具有2个保持测定值的寄存器,所述统计电路根据存储在所述寄存器中的信息,生成统计信息,所以具有如下效果:通过比较保持在各个寄存器中的相位差,可确认是否正常地延迟了所设定的延迟量,从而可自动判定可设定规定延迟量的延迟电路是否正常动作。
另外,根据本发明权利要求19的相位差测定电路,在权利要求15~17中任意一项所述的相位差测定电路中,具备控制所述延迟电路的延迟量的延迟控制电路,所述延迟电路根据所述延迟控制电路的控制,从所述输入信号生成延迟量不同的2个以上的信号,所以具有如下效果:可确认是否正常地延迟了所设定的2个以上的延迟量,从而可自动判定可设定2个以上的不同延迟量的延迟电路是否正常动作。
另外,根据本发明权利要求20的相位差测定电路,在权利要求19所述的相位差测定电路中,所述延迟控制电路按每个规定的时间间隔变更所述延迟电路的延迟量,所以具有如下效果:可按每个时间间隔确认是否正常地延迟了所设定的2个以上的延迟量,从而可自动判定可设定2个以上的不同延迟量的延迟电路是否正常动作。
另外,根据本发明权利要求21的相位差测定电路,在权利要求19所述的相位差测定电路中,所述延迟控制电路进行控制,以使所述延迟电路的延迟量按每个规定的时间间隔单调增加或单调减少,所以具有如下效果:可按每个时间间隔确认是否分阶段地正常延迟了所设定的2个以上的延迟量,从而可自动判定可设定2个以上的不同延迟量的延迟电路是否正常动作。
另外,根据本发明权利要求22的相位差测定电路,在权利要求15~17中任意一项所述的相位差测定电路中,所述周期信号产生电路具备:电荷泵电路,响应来自所述比较脉冲产生电路的输出而驱动,并输出电荷;电容,积蓄所述电荷泵电路的输出电荷;和复位脉冲生成部,生成表示所述电容的积蓄电压超过了任意参照电压的复位脉冲,所以具有如下效果:即使在由微小的延迟量产生的相位差中,也可通过将相位差转换成电荷量并积蓄,无需高速的脉冲信号就可高精度地测量相位差。
另外,根据本发明权利要求23的相位差测定电路,在权利要求22所述的相位差测定电路中,所述电荷泵电路根据从所述比较脉冲产生电路输出的脉冲宽度来控制输出电荷量,所以具有如下效果:即使在由微小的延迟量产生的相位差中,也可输出对应于相位差的电荷量,无需高速的脉冲信号就可高精度地测量相位差。
另外,根据本发明权利要求24的相位差测定电路,在权利要求22所述的相位差测定电路中,所述测量电路利用任意时钟对所述复位脉冲的周期进行计数,并将该复位脉冲的周期转换成数字数值后输出,所以具有如下效果:可作为数字数值得到由微小的延迟量产生的相位差,无需高速的脉冲信号就可高精度地测量相位差。
附图说明
图1是表示本发明实施方式1的相位差测定电路的结构的框图。
图2是表示本发明实施方式1的相位差测定电路的比较脉冲产生电路的一例和输入输出的关系的图。
图3是表示本发明实施方式1的相位差测定电路的周期信号产生电路的结构的框图。
图4是表示本发明实施方式1的相位差测定电路的周期信号产生电路的详细结构的图。
图5是表示在本发明实施方式1的相位差测定电路中、相位差的等价转换与积蓄情况的图。
图6是表示在本发明实施方式1的相位差测定电路中、相位差与周期信号的关系的图。
图7是表示在本发明实施方式1的相位差测定电路中、相位差的积蓄情况的图。
图8是表示本发明实施方式2的相位差测定电路的结构的框图。
图9是表示本发明实施方式2的相位差测定电路的比较脉冲产生电路的一例和输入输出的关系的图。
图10是表示本发明实施方式3的相位差测定电路的结构的框图。
图11是表示本发明实施方式3的相位差测定电路的延迟电路的一例的图。
图12是表示本发明实施方式4的相位差测定电路的结构的框图。
图13是表示本发明实施方式5的相位差测定电路的结构的框图。
图14是表示本发明实施方式6的相位差测定电路的结构的框图。
图15是表示本发明实施方式6的相位差测定电路的测量电路的一例的图。
图16是表示在本发明实施方式6的相位差测定电路中、测量电路的输入输出的关系的图。
图17是表示本发明实施方式7的相位差测定电路的结构的框图。
图18是表示本发明实施方式8的相位差测定电路的结构的框图。
图19是使用高速脉冲测定相位差的相位差判别电路的结构的图。
图20是在图19的相位差判别电路中、从各电路输出的信号的波形图。
符号说明
10、20、30、40、50、60、70、80相位差测定电路
101、102、301输入信号
103波形控制电路
104比较脉冲产生电路
105周期信号产生电路
106、306测量电路
108、208、308、408相位差测定电路的输出
203相移电路
303、503、803延迟电路
310延迟控制电路
407统计电路
1031波形控制电路的输出信号
1041由启动信号得到的输出
1042相位差脉冲
1051周期信号
1052电荷泵电路
1053三角波产生电路
1054比较器
2031相移电路的输出信号
3031延迟电路的输出信号
3038多路复用器
3061计数器
3062寄存器A
3063寄存器B
3064比较器
3100a时钟
3100b复位信号
4071或门
4072D触发器
5031延迟电路503的输出信号
8031延迟电路803的输出信号
10521电流源
10522、10532开关
10531电容
10533节点
30300~30307缓冲器
151a、151b输入信号
152a、152b波形整形电路
153异或电路
154第1计数器
155高速脉冲信号产生器
156开关
157第2计数器
158RS触发器
具体实施方式
下面,参照附图来说明实施本发明的最佳方式。
(实施方式1)
图1是表示本发明实施方式1的相位差测定电路10的结构的框图。
在图中,相位差测定电路10由如下部分构成:波形控制电路103,在每个固定周期中输出作为2个输入信号中的一个输入信号的输入信号102;比较脉冲产生电路104,在每个规定定时将从波形控制电路103输出的输入信号1031与作为另一个输入信号的输入信号101的相位差转换成脉冲宽度,并输出该转换后的脉冲宽度作为相位差脉冲1042;周期信号产生电路105,累积由比较脉冲产生电路104转换后的相位差脉冲1042,并根据该累积的相位差,生成周期信号1051;和测量电路106,测量从周期信号产生电路105输出的周期信号1051。
下面,对于如上构成的相位差测定电路10,使用图2说明生成相位差脉冲1042的动作。
波形控制电路103在每个固定周期中输出输入信号102。例如,如图2所示,启动信号2为Hi(高)时为输入信号102的输出期间,在每个固定周期中输出输入信号102。在图2所示的启动信号2的情况下,输入信号102相对输入信号101形成相位正好多延迟2π的关系。
比较脉冲产生电路104利用输入信号101和波形控制电路103的输出1031,输出以2个信号的上升沿间的相位差作为脉冲宽度的相位差脉冲1042。作为为此的比较脉冲产生电路104的一例,例如,通过构成如图2所示的RS锁存电路,可生成相位差脉冲1042。这样,由RS锁存电路生成利用与启动信号2周期相同、定时不同的启动信号1执行了输入信号101的波形控制后得到的信号1041、与波形控制电路103的输出1031的相位差脉冲1042。由此,例如将具有相位差θ的输入信号101及102这2个信号转换成具有相位差2π+θ的2个信号,生成以其为脉冲宽度的相位差脉冲1042。在输入信号是周期信号时,θ和(2π+θ)等价。然后,将相位差脉冲1042输入到周期信号产生电路105。
另外,在本实施方式1中,示出使用RS锁存电路作为比较脉冲产生电路104的例子,但不限于此,只要是可以生成在输入信号101和102的相位差上加上了2π的相位差脉冲1042的电路即可。即,在本实施方式1中,示出在RS锁存电路内执行输入信号101的波形控制的例子,但也可以在电路前级执行输入信号101的波形控制,另外,也可以在RS锁存电路内执行由波形控制电路103执行的输入信号102的波形控制。
另外,启动信号2可按任意周期输出,这时,启动信号1可以与启动信号2周期相同、定时不同。
图3中示出周期信号产生电路105的框图。
在图中,周期信号产生电路105由如下部分构成:电荷泵电路1052,响应从比较脉冲产生电路104输出的相位差脉冲1042而驱动,输出电荷;三角波产生电路1053,积蓄规定量的、从电荷泵电路1052输出的电荷,产生三角波;和比较器1054,利用从三角波产生电路1053输出的三角波,生成周期信号。
图4是详细地表示图3示出的周期信号产生电路105的图。
在图中,电荷泵电路1052具有输出电荷的电流源10521和由相位差脉冲1042控制的开关10522,经由开关10522将来自电流源10521的电荷输出到三角波产生电路1053。三角波产生电路1053具有积蓄电荷的电容10531和用于使电容复位的开关10532,并将来自电荷泵电路1052的输出电荷依次积蓄在电容10531中。比较器1054以来自电容10531的输出和任意的参照电压10541为输入,作为生成表示电容10531的积蓄电压超过了任意参照电压10541的复位脉冲的复位脉冲生成部,并输出该生成的复位脉冲作为周期信号。另外,也向三角波产生电路1053的开关10532输出复位脉冲,并利用复位脉冲的输出来更新电容10531。
下面,利用图4来表示本实施方式1的相位差测定电路10的周期信号产生电路105的动作。
电荷泵电路1052经由开关10522将来自电流源10521的电荷输出到三角波产生电路1053。三角波产生电路1053将来自电荷泵电路的输出电荷依次积蓄在电容10531中。三角波产生电路1053将所述电荷依次积蓄在电容10531中。通过上述过程,在将相位差脉冲1042提供的时间量、即本相位差测定电路的输入信号101与102的相位差转换成电流脉冲后,转换成电荷量。
然后,比较器1054在电容10531中所积蓄的电荷超过了具有设为规定量相位差的电荷量的参照电压10541时,其输出变化。即,这时生成复位脉冲。然后,电容10531利用来自比较器1054的复位脉冲的输出来更新。
图5中示出电容10531的输出、即节点10533的电位与相位差脉冲1042的关系。如上所述,电荷泵电路1052和三角波产生电路1053是时间/电压转换电路。由于相位差脉冲1042的脉冲宽度是为电容10531充电的时间,所以如图5所示,仅在相位差脉冲1042为Hi的期间,节点10533的电位上升。即,电荷泵电路1052对应相位差脉冲1042的脉冲宽度来控制输出电荷量。
这样,电容10531的输出即节点10533成为由电容值和输入信号101与102的相位差的累积决定的电位。并且,通过将节点10533作为比较器1054的第一输入、并将任意的参照电压10541作为第二输入,比较器1054在节点10533超过参照电压10541的时刻,其输出变化,输出复位脉冲。另外,通过以比较器1054的输出1051、即复位脉冲作为开关10532的输入,三角波产生电路1053释放所积蓄的电荷,从而使节点10533的电位为0。即,如上所述,由于节点10533的电位表示2个输入信号101和102的相位差的累积量,所以一旦超过参照电压10541,则累积了规定量的相位差,从而使比较器1054的输出变化,并且利用从该比较器1054输出的复位脉冲,开关10532导通,电容10531被更新。在电容10531被更新的同时,比较器输出1054再次变化,从该时刻开始下一次累积。
来自该比较器1054的结果输出1051为周期信号。图6是表示周期信号1051与2个信号101和102的相位差的关系的图。
如图6(a)所示,节点10533的电位如上所述,通过将输入信号101和102的相位差脉冲积蓄为电荷而上升。而且,在节点的电位超过参照电压10541时,比较器1054的输出变化,即通过输出复位脉冲,在更新电容10531的同时,节点10533的电位变为0。通过重复这一过程,生成周期信号1051。
然后,周期信号1051由测量电路106测量其周期。作为测量电路的一例,可以举出计数器。该计数器的时钟频率既可以是任意的,也可以是与输入信号相同的频率。由此,模拟的2个输入信号的相位差可作为数字数值得到,以该数字数值作为本相位差测定电路10的测定结果。另外,最好是可表现所算出的原来相位差的最小相位差的计数值为1个数字以上的频率的时钟,该数字数越多,精度越高。
图6(b)是表示原来的相位差θ小的情况。这种情况下,由于相位差脉冲1042的脉冲宽度窄,所以每个脉冲的节点10533的电压上升值小。因此,输入信号101和102在电容10531的充电电压10533与参照电压10541一致之前所需要的比较次数多,即比较器1054的输出变化之前所需要的时间长。因此,周期信号1051的周期变长,测量电路106输出的数字数值表示大的值。
另一方面,图6(c)表示相位差大的情况。这种情况下,由于相位差脉冲1042的脉冲宽度宽,所以每个脉冲的节点10533的电压上升值大,输入信号101和102在电容10531的充电电压10533与参照电压10541一致之前所需要的比较次数少。即,比较器1054的输出变化之前所需要的时间短。因此,周期信号1051的周期变短,测量电路106输出的数字数值表示小的值。
图7表示2个输入信号的频率和相位差的关系。如图7(a)所示,在2个输入信号101、102的相位差为θ时,相位差脉冲1042的脉冲宽度表示2π+θ,这时,若设节点10533的电位通过1次充电电压上升Va,则充电2次变为2×Va。
另一方面,图7(b)表示与图7(a)相比,2个输入信号的频率为一半、即周期为2倍时的情况,但这种情况下,即使是相同的相位差2π+θ,通过1次充电电位就上升2×Va。因此,这时,通过使用于对电容10531充电的电流源10521变为一半,充电1次也可为Va。即,可通过对应于输入信号的频率适应性地变更电流源10521的大小,来保持测量的精度。
这样,通过将2个输入信号101与102的相位差转换成周期信号1051的周期,并测量该周期,可以以数字数值的形式得到相位差。这时,因为由波形控制电路103执行与将相位差加上2π等价的转换,所以,即使是例如不能生成表示正确的相位差θ的脉冲宽度的微小相位差,也可高精度地测量。可在2个信号的相位差为0时求出2π这样的相位差,例如通过向输入信号101和102提供同一信号,可容易地测定。另外,由于2π对应于信号的一个周期,所以如果知道该周期,则通过使用由相位差测定电路10测定的结果,也可算出2个输入信号间的时间差。
上述的本发明实施方式1的相位差测定电路由于具备:波形控制电路103,在每个固定周期中输出输入信号102;比较脉冲产生电路104,在每个规定定时输出输入信号101与来自波形控制电路的输出1031的相位差作为脉冲宽度;周期信号产生电路105,将从比较脉冲产生电路104输出的相位差脉冲转换成电荷量,积蓄转换后的电荷量,并根据该积蓄的电荷量,生成周期信号;和测量电路,测量由周期信号产生电路生成的周期信号的周期,将模拟的2个输入信号的相位差输出为数字数值,所以,通过将在输入信号101和102的相位差上加上了2π后的相位差脉冲累积为电荷,即使2个输入信号的相位差是不能生成表示正确的相位差θ的脉冲宽度的微小相位差,也不需要高速脉冲信号就可高精度地测定,从而不必使电路本身高速化、高精度化,所以电路构成变得容易。
另外,在本实施方式1的相位差测定电路中,说明了波形控制电路103生成输出信号,使得表示2个输入信号的相位差的相位差脉冲在原来相位差上加上了2π,但也可以是波形控制电路103生成输出信号,使得相位差脉冲在原来的相位差上加上了nπ(n为自然数)。
(实施方式2)
本发明实施方式2的相位差测定电路设置使输入的信号移动规定相位的相移电路,来代替实施方式1中的波形控制电路。
利用图8、图9说明实施方式2的相位差测定电路。省略说明与实施方式1相同的结构,仅说明与实施方式1不同的方面。
图8是表示本发明实施方式2的相位差测定电路的结构的图,图9是表示实施方式2的相位差测定电路的比较脉冲产生电路的一例和输入输出的关系的图。
本实施方式2的相位差测定电路20如图8所示,设置将输入信号102移动规定相位后输出的相移电路203,来代替本实施方式1中的波形控制电路103。这时,将输入信号102移动规定相位后输出。例如,如图9所示,各脉冲移相,以得到输出延迟了2π的相位的输出信号2301。然后,比较脉冲发生电路104利用输入信号101和相移电路203的输出2031,输出以2个信号的上升沿间的相位差作为脉冲宽度的相位差脉冲1042。作为为此的比较脉冲产生电路104的一例,例如可通过与图2相同的RS锁存电路,生成相位差脉冲1042。这样,由RS锁存电路生成利用启动信号执行了输入信号101的波形控制后的信号1041、与由相移电路203移动了相位后的输出2031的相位差脉冲1042,即,由此将例如具有相位差θ的输入信号101及102这2个信号转换成具有相位差2π+θ的2个信号,并生成以其作为脉冲宽度的相位差脉冲1042。在输入信号是周期信号时,θ和(2π+θ)等价。即,在相移电路203的移动量是2π、图1的波形控制电路103的启动信号存在图2示出的关系时,波形控制电路103和相移电路203成为在功能上等价的电路。因此,比较脉冲产生电路104以后的动作与实施方式1的说明相同。
另外,在本实施方式2的相位差测定电路20中,示出使用RS锁存电路作为比较脉冲产生电路104的例子,但不限于此,只要是可以生成在输入信号101和102的相位差上加上2π后的相位差脉冲1042的电路即可。
另外,与实施方式1同样,也可在RS锁存电路的前级执行输入信号101的波形控制。
上述的本发明实施方式1的相位差测定电路具备:使输入信号102移动规定相位后输出的相移电路203;比较脉冲产生电路104,在每个规定定时输出输入信号101与来自相移电路203的输出2031的相位差作为脉冲宽度;周期信号产生电路105,将从比较脉冲产生电路104输出的相位差脉冲转换成电荷量,积蓄转换后的电荷量,根据该积蓄的电荷量,生成周期信号;和测量电路,测量由周期信号产生电路生成的周期信号的周期,输出模拟的2个输入信号的相位差作为数字数值,所以通过累积在输入信号101和102的相位差上加上了2π后的相位差脉冲作为电荷,即使2个输入信号的相位差是不能生成表示正确的相位差θ的脉冲宽度的微小相位差,也不需要高速脉冲信号就可高精度地测量,从而不必使电路本身高速化、高精度化,所以电路构成变得容易。
另外,在本实施方式2的相位差测定电路中,说明了使输入信号的相位移动2π的相移电路203,但也可以是使相位移动nπ(n为自然数)的相移电路。
(实施方式3)
本发明实施方式3的相位差测定电路为了判定延迟电路是否正常动作,而测定具有规定周期的输入信号与使该输入信号延迟了规定延迟量后的信号的相位差。
下面,说明本发明实施方式3的相位差测定电路。对于与实施方式1相同的构成要素,使用相同的符号并省略说明。
图10是表示本发明实施方式3的相位差测定电路30的结构的框图。
在图中,延迟电路303使具有规定周期的输入信号301延迟规定的延迟量,延迟控制电路310控制由延迟电路延迟的延迟量。
首先,延迟电路303使输入信号301延迟规定的延迟量。例如,若将延迟量转换成相位来考虑,则在使信号延迟了相位θ的情况下,延迟电路303的输出3031和输入信号301的关系与图1中示出的输入信号101和102的关系等价。若设波形控制电路103与实施方式1同样地在信号上加上2π,则向比较脉冲产生电路104输入的2个信号301和1031的相位差为2π+θ。因此,比较脉冲产生电路104以后的动作与实施方式1相同。
图11示出延迟电路303及延迟控制电路310的一例。如图11所示,延迟电路303由缓冲器30300~30307构成,任意一个的输入也都被输入到多路复用器3038中,通过延迟控制电路310的控制,仅选择1个成为输出3031。延迟控制电路310的最简单的结构包括递增计数器。利用时钟3100a进行递增计数,并利用复位3100b使计数值复位。这里,由延迟控制电路310控制延迟电路303,以便按照规定的时间间隔使延迟量慢慢变大。另外,这里虽然未图示,但如果利用PLL(Phase Locked Loop,锁相环)或DLL(Delay Locked Loop,延迟锁定回路)来控制缓冲器30300~30307的输入输出的延迟量,使其与输入信号301的周期相同,则延迟电路的输出3031的相位移动了输入信号301的2πn/8(n为0~7)。另外,在本实施方式3中,使用由缓冲器30300~30307使输入信号延迟的延迟电路,但不限于此,只要是根据延迟控制电路的控制,从输入信号生成延迟量不同的2个以上信号的延迟电路,什么样的都可以。
在此说明一边由延迟电路303生成规定的延迟量、即已知的相位差,一边由后级的比较脉冲产生电路104、周期信号产生电路105、测量电路106对其进行测定的意义。
在将延迟电路303安装在半导体上时,不能避免制造上的误差。或者,由于电特性、温度特性引起的延迟时间的误差也同样如此。就是为了容易地评价或检查在加入这些因素后是否以设定的延迟量的延迟从延迟电路303输出。可利用延迟控制电路310选择每个缓冲器的延迟量、即相位差,该相位差即使微小,由于从波形控制电路1103加上例如2π的相位,所以可高精度地测量。比较脉冲产生电路104以后的动作与实施方式1相同。这样,在延迟电路303中,通过测定输入信号301与由延迟电路303延迟后的信号3031的相位差,可以判定是否在每个缓冲器中都延迟了正常的延迟量。
上述的本发明实施方式3的相位差测定电路由于具备:使所述输入信号301延迟规定延迟量的延迟电路303;控制延迟电路303的延迟量的延迟控制电路310;在每个固定周期中输出所述延迟后的信号的波形控制电路103;比较脉冲产生电路104,在每个规定定时将所述输入信号301与由所述波形控制电路103在每个固定周期中输出的信号1031的相位差转换成脉冲宽度,输出该转换后的脉冲宽度1042;周期信号产生电路105,累积被转换成所述脉冲宽度后的相位差,根据该累积的相位差,生成周期信号1051;和测量电路106,测定所述周期信号1051的周期,其中,利用延迟电路使输入信号延迟规定的延迟量,测定输入信号与由延迟电路延迟后的信号的相位差,所以通过确认由延迟电路303产生的相位差,可以确认是否延迟了设定的延迟量,从而可以判定延迟电路是否正常动作。
在本实施方式3中使用延迟控制电路310,控制成按每个规定的时间间隔使延迟量慢慢变大,但相反地,也可控制成慢慢变小,另外,也可按每个规定的时间间隔使其变更成期望的延迟量。
另外,在本实施方式3中,使用可设定多个延迟量的延迟电路,但也可使用使延迟量固定的延迟电路,这种情况下,可以减小延迟电路,并且不需要延迟控制电路,所以可缩小电路规模。
另外,本实施方式3的相位差测定电路说明了波形控制电路生成输出信号,使得表示2个输入信号的相位差的相位差脉冲在原来的相位差上加上2π的情况,但也可以是波形控制电路103生成输出信号,使得相位差脉冲加上nπ(n为自然数)。
(实施方式4)
本发明实施方式4的相位差测定电路设置使输入的信号移动规定相位的相移电路,来代替实施方式3的相位差测定电路的波形控制电路。
利用图12说明实施方式4的相位差测定电路40。对于与实施方式3相同的结构省略说明,仅说明与实施方式3不同的方面。
图12是表示本发明实施方式4的相位差测定电路的结构的图。
本实施方式4的相位差测定电路40如图12所示,设置相移电路203代替本实施方式3中的波形控制电路103,该相移电路203将从延迟电路303输出的信号3031移动规定相位后输出。
与实施方式3同样,首先,延迟电路303使输入信号301延迟规定的延迟量。例如,若将延迟量作为相位来考虑,则在使信号延迟了相位θ时,延迟电路303的输出3031和输入信号301的关系与图1中示出的输入信号101和102的关系等价。与实施方式2同样,在相移电路203中,输入信号的各脉冲移相,以得到输出延迟了2π的相位的输出信号2031。由此,向比较脉冲产生电路104输入的2个信号301和2031的相位差变为2π+θ。因此,比较脉冲产生电路104以后的动作与实施方式1相同。
延迟电路303及延迟控制电路310与实施方式3同样,为图11所示的结构,另外,延迟电路303由延迟控制电路310控制成按规定的时间间隔使延迟量慢慢变大。另外,与实施方式3同样,如果利用PLL(Phase Locked Loop)或DLL(Delay Locked Loop)控制缓冲器30300~30307的输入输出的延迟量,使其与输入信号301的周期相同,则延迟电路的输出3031的相位移动了输入信号301的2πn/8(n为0~7)。另外,延迟电路只要是根据延迟控制电路的控制,从输入信号生成延迟量不同的2个以上信号的延迟电路,什么样的都可以。
上述的本发明实施方式4的相位差测定电路40由于具备:使输入信号301延迟规定延迟量的延迟电路303;控制延迟电路303的延迟量的延迟控制电路310;将由所述延迟电路延迟后的信号的相位3031移动2π的相移电路203;比较脉冲产生电路104,在每个规定定时将所述输入信号301与由所述相移电路移动了2π后的信号2031的相位差转换成脉冲宽度,输出该转换后的脉冲宽度1042;周期信号产生电路105,累积被转换成所述脉冲宽度的相位差,根据该累积的相位差,生成周期信号1051;和测量电路106,测定所述周期信号1051的周期,其中,测定具有规定周期的输入信号与使该输入信号延迟了规定延迟量后的信号的相位差,所以通过确认由延迟电路产生的相位差,可以确认是否延迟了设定的延迟量,从而可判定延迟电路是否正常动作。
另外,在本实施方式4的相位差测定电路40中,说明了使从延迟电路303输出的信号的相位移动2π的相移电路203,但也可以是使相位移动nπ(n为自然数)的相移电路。
另外,在本实施方式4中使用延迟控制电路310,控制成按每个规定的时间间隔使延迟量慢慢变大,但相反地,也可控制成慢慢变小,另外,也可按每个规定的时间间隔使其变更成期望的延迟量。
另外,在本实施方式4中,使用了可设定多个延迟量的延迟电路,但也可以使用使延迟量固定的延迟电路,这种情况下,可以减小延迟电路,并且不需要延迟控制电路,所以可缩小电路规模。
(实施方式5)
本发明实施方式5的相位差测定电路利用延迟电路来代替实施方式3的相位差测定电路的波形控制电路,使输入的信号延迟规定量,并使该延迟后的信号的相位再延迟2π。
利用图13说明实施方式5的相位差测定电路50。对于与实施方式3相同的结构省略说明,仅说明与实施方式3不同的方面。
图13是表示本发明实施方式5的相位差测定电路50的结构的框图。
本实施方式5的相位差测定电路50如图13所示,设置延迟电路503来代替本实施方式3中的波形控制电路103,输出将输入信号301延迟规定的延迟量、并使该延迟后的信号的相位再延迟2π后得到的信号5031。
与实施方式3同样,首先,延迟电路503使输入信号301延迟规定的延迟量。这里,若将延迟量作为相位来考虑,则设为延迟θ。并且,延迟电路503得到输出信号5031,该输出信号5031输出将延迟了规定延迟量后的信号的各脉冲再延迟2π后的相位。由此,向比较脉冲产生电路104输入的2个信号301和5031的相位差为2π+θ,与图10中示出的输入信号301和1031的关系等价。因此,比较脉冲产生电路104以后的动作与实施方式1相同。
为了使输入信号301的相位移动θ,使延迟电路503形成设置了图11所示的缓冲器30300~30307的结构,由延迟控制电路310仅选择1个。另外,与实施方式3相同,如果利用PLL(Phase Locked Loop)或DLL(Delay Locked Loop)来控制缓冲器30300~30307的输入输出的延迟量,使其与输入信号301的周期相同,则相位被移动了输入信号的2πn/8(n为0~7)。另外,延迟电路503由延迟控制电路控制成按规定的时间间隔使延迟量θ慢慢变大。本实施方式5的延迟电路503如上所述,在使相位移动2πn/8(n为0~7)后,在后级再使其延迟2π,除上述结构之外,例如通过在多路复用器3038的后级构成2个反相器(未图示),相位进一步延迟2π,输入信号301由延迟电路503使相位移动2π+θ。另外,也可在缓冲器30300的前级使相位延迟2π,这时,可在缓冲器30300的前级设置反相器。
上述的本发明实施方式5的相位差测定电路50由于具备:延迟电路503,使所述输入信号延迟规定延迟量,并使该延迟后的信号的相位进一步延迟2π;延迟控制电路310,控制延迟电路503的延迟量;比较脉冲产生电路104,在每个规定定时将所述输入信号301与从所述延迟电路503输出的信号5031的相位差转换成脉冲宽度,并输出该转换后的脉冲宽度1042;周期信号产生电路105,累积被转换成所述脉冲宽度的相位差,并根据该累积的相位差,生成周期信号1051;和测量电路106,测定所述周期信号1051的周期,其中,测定具有规定周期的输入信号与使该输入信号延迟了规定延迟量后的信号的相位差,所以通过确认由延迟电路产生的相位差,可以确认是否延迟了设定的延迟量,从而可判定延迟电路是否正常动作。
另外,在本实施方式5的相位差测定电路中,说明了从延迟了规定延迟量后的信号再延迟2π的延迟电路503,但例如也可以是使用n个反相器来使相位进一步延迟nπ(n为自然数)的延迟电路。
另外,在本实施方式5中使用延迟控制电路310,控制成按每个规定的时间间隔使延迟量慢慢变大,但相反地,也可控制成慢慢变小,另外,也可按每个规定的时间间隔使其变更成期望的延迟量。
另外,在本实施方式5中,使用了可设定多个延迟量的延迟电路,但也可以使用使延迟量固定的延迟电路,这种情况下,可以减小延迟电路,并且不需要延迟控制电路,所以可缩小电路规模。
(实施方式6)
本发明实施方式5的相位差测定电路为了自动判定延迟电路是否正常动作,在实施方式3的相位差测定电路中具备得到规定期间的统计结果的统计电路。
下面,说明本发明实施方式6的相位差测定电路60。对于与实施方式1及实施方式3相同的结构使用相同符号并省略说明。
利用图14~图16说明通过使用测量结果得到规定期间的统计结果的例子。
图14是表示具有根据测量电路的测量结果生成规定期间内的相位差统计信息的统计电路407的相位差测定电路60的框图。
与实施方式3相同,首先,延迟电路303使输入信号301延迟规定的延迟量。例如若将延迟量作为相位来考虑,则在使信号延迟相位θ时,延迟电路303的输出3031和输入信号301的关系与图1所示的输入信号101和102的关系等价。波形控制电路103与实施方式1相同,在信号上加上2π。由此,输入到比较脉冲产生电路104的2个信号301与1031的相位差为2π+θ。因此,比较脉冲产生电路104以及周期信号产生电路105的动作与实施方式1相同。
延迟电路303及延迟控制电路310与实施方式3相同,为图11所示的结构,另外,由延迟控制电路310控制延迟电路303,以按规定的时间间隔使延迟量慢慢变大。另外,与实施方式3相同,如果利用PLL(Phase Locked Loop)或DLL(Delay Locked Loop)来控制缓冲器30300~30307的输入输出的延迟量,使其与输入信号301的周期相同,则延迟电路的输出3031的相位移动了输入信号301的2πn/8(n为0~7)。另外,延迟电路只要是根据延迟控制电路的控制,从输入信号生成延迟量不同的2个以上信号的延迟电路,什么样的都可以。
下面,利用图15说明本实施方式6的相位差测定电路中的测量电路306。
图15是表示测量电路306的电路结构的一例的图。
在图中,测量电路306使用计数器3061来测量周期信号1051的周期。该计数器3061将用于递增计数的时钟作为任意频率的基准时钟,例如与输入信号301相同的频率,并将用于使计数值复位的信号作为周期信号1051。寄存器A3062保持周期信号的周期,在利用周期信号1051将计数器3061复位之前保持这时的计数值。寄存器B3063在利用周期信号1051更新寄存器A3062之前保持这时的寄存器A3062的值。即,在寄存器B中保持前一个周期信号1051的周期。比较器3064比较寄存器A3062和寄存器B3063的值,当寄存器A3062的值大时输出1,当寄存器B3063的值大时输出0,并将其作为测量电路306的输出308。另外,在实施方式6中,为了保持不同周期的测定值而使用2个寄存器,但不限于该数,也可使用2个以上的寄存器。
接着,统计电路407通过保存规定期间内测量电路306的输出履历,生成统计信息,如图14所示,由或门4071和D触发电路4072构成,利用与延迟控制电路310的复位3100b相同的信号将D触发电路4072复位。
下面,利用图16说明在本实施方式6的相位差测定电路60中,自动判定延迟电路是否正常动作的动作。
这里,为了简化说明,设延迟电路303的延迟量相对所设定的延迟量仅进行一次测量,并沿延迟量单调增加的方向控制延迟控制电路310。另外,忽视所设定的延迟量达到稳定之前的建立时间,并且测量电路306的基准时钟是与输入信号301相同的频率。
如图所示,这种情况下,转换了延迟量的相位差一开始小,但由于通过延迟控制电路310控制延迟电路303,使得延迟量变大,所以相位差变大。如果以电容10531的节点10533的电位变化来表示这一点,则意味着达到参照电压10541的时间渐渐变短。即,周期信号1051的周期变短,由计数器3061计数的数值也变小。
从这些过程可知,在由延迟控制电路310控制,使得延迟电路的延迟量慢慢变大的情况下,如图16(a)所示,作为向比较器3064的输入的、寄存器A3062和寄存器B3063的比较结果始终是寄存器B3063一方大。因此,测量电路306的输出308始终为0。如果延迟电路306不受制造上的误差或温度特性、电特性的影响而正常动作,则测量电路306的输出308始终为0,相位差测定电路60的输出408始终为0。
但是,如图16(b)所示,如果在某个延迟量的设定中大小关系异常,则比较器3064的输出308变为1,这由统计电路407在D触发电路4072被复位之前保持异常状态。如果这样设定,则可以连续执行必要的延迟量的评价或检查,从而可以容易地测定有无异常状态产生。
即,该相位差测定电路60构成以测定开始信号为3100b、以其测定结果的评价为408的BIST(Built-In Self Test,内装自测试)电路。
另外,这里为了简化说明,对各相位量仅测定一次,但通过在多个周期中测定,当然可容易地得到其平均或方差这样的统计数据。
上述的本发明实施方式6的相位差测定电路60由于具备:延迟电路303,使所述输入信号301延迟规定的延迟量;控制延迟电路303的延迟量的延迟控制电路310;波形控制电路103,在每个固定周期中输出所述延迟后的信号;比较脉冲产生电路104,在每个规定定时将所述输入信号301与所述波形控制电路在每个固定周期中输出的信号3031的相位差转换成脉冲宽度,并输出该转换后的脉冲宽度1031;周期信号产生电路105,累积被转换成所述脉冲宽度的相位差,并根据该累积的相位差,生成周期信号1051;测定所述周期信号105的周期的测量电路306;和统计电路407,根据所述测量电路306的测量结果,生成规定期间内的相位差的统计信息,其中,测定具有规定周期的输入信号301与使该输入信号301延迟了规定延迟量后的信号的相位差,所以通过确认由延迟电路产生的相位差,可以确认是否延迟了所设定的延迟量,从而可自动判定延迟电路是否正常动作。
另外,在本实施方式6中使用延迟控制电路310,控制成按每个规定的时间间隔使延迟量慢慢变大,但相反,也可控制成慢慢变小,另外,也可以按每个规定的时间间隔使其变更成规定的延迟量。
另外,在本实施方式6中,使用可设定多个延迟量的延迟电路,但也可使用使延迟量固定的延迟电路,这种情况下,可以减小延迟电路,并且不需要延迟控制电路,因此可缩小电路规模。
另外,本实施方式6的相位差测定电路针对波形控制电路生成输出信号、使得表示2个输入信号的相位差的相位差脉冲在原来的相位差上被加上2π进行了说明,但也可以是波形控制电路103生成输出信号,使得相位差脉冲被加上nπ(n为自然数)。
(实施方式7)
本发明实施方式7的相位差测定电路设置使输入的信号移动规定相位的相移电路,来代替实施方式6的相位差测定电路的波形控制电路。
利用图17说明实施方式7的相位差测定电路。省略说明与实施方式6相同的结构,仅说明与实施方式6不同的方面。
图17是表示本发明实施方式7的相位差测定电路的结构的图。
如图17所示,本实施方式7的相位差测定电路70设置相移电路203来代替本实施方式6中的波形控制电路103,该相移电路203将从延迟电路303输出的信号3031移动规定相位后输出。
与实施方式6相同,首先,延迟电路303使输入信号301延迟规定的延迟量。例如,若将延迟量作为相位来考虑,则在使信号延迟了相位θ时,延迟电路303的输出3031和输入信号301的关系与图1中示出的输入信号101和102的关系等价。与实施方式2相同,相移电路203使输入信号的各脉冲移相,以得到输出延迟了2π的相位的输出信号2031。由此,输入到比较脉冲产生电路104的2个信号301和2031的相位差变为2π+θ,与图14中示出的输入信号301和波形控制电路的输出信号1031的关系等价。因此,比较脉冲产生电路104以后的动作与实施方式6相同。
延迟电路303及延迟控制电路310与实施方式3相同,为图11所示的结构,另外,延迟电路303由延迟控制电路310控制,使得以规定的时间间隔延迟量慢慢变大。另外,与实施方式3相同,如果利用PLL(Phase Locked Loop)或DLL(Delay Locked Loop)来控制缓冲器30300~30307的输入输出的延迟量,使其与输入信号301的周期相同,则延迟电路的输出3031的相位被移动了输入信号301的2πn/8(n为0~7)。另外,延迟电路只要是根据延迟控制电路的控制,从输入信号生成延迟量不同的2个以上信号的延迟电路,什么样的都可以。
上述的本发明实施方式7的相位差测定电路70由于具备:延迟电路303,使具有规定周期的输入信号延迟规定的延迟量;控制延迟电路303的延迟量的延迟控制电路310;相移电路203,将由所述延迟电路303延迟后的信号的相位移动2π;比较脉冲产生电路104,在每个规定定时将所述输入信号与由所述相移电路移动了2π后的信号的相位差转换成脉冲宽度1042,并输出该转换后的脉冲宽度;周期信号产生电路306,累积被转换成所述脉冲宽度的相位差,并根据该累积的相位差,生成周期信号1051;测定所述周期信号1051的周期的测量电路306;和统计电路407,根据所述测量电路306的测量结果,生成规定期间内的相位差的统计信息,其中,测定具有规定周期的输入信号与使该输入信号延迟了规定延迟量后的信号的相位差,所以通过确认由延迟电路产生的相位差,可以确认是否延迟了所设定的延迟量,从而可自动判定延迟电路是否正常动作。
另外,在本实施方式7的相位差测定电路中,说明了使从延迟电路303输出的信号的相位移动2π的相移电路203,但也可以是使相位移动nπ(n为自然数)的相移电路。
另外,在本实施方式7中使用延迟控制电路310,控制成按每个规定的时间间隔使延迟量慢慢变大,但相反,也可控制成慢慢变小。另外,也可按每个规定的时间间隔将其变更成期望的延迟量。
另外,在本实施方式7中,使用可设定多个延迟量的延迟电路,但也可使用使延迟量固定的延迟电路,这种情况下,可以减小延迟电路,并且不需要延迟控制电路,因而可缩小电路规模。
(实施方式8)
本发明实施方式8的相位差测定电路利用延迟电路使输入信号延迟规定量,并使该延迟后的信号的相位再延迟2π,来代替实施方式6的相位差测定电路的波形控制电路。
利用图18说明实施方式8的相位差测定电路80。省略说明与实施方式6相同的结构,仅说明与实施方式6不同的方面。
图18是表示本发明实施方式8的相位差测定电路80的结构的图。
如图18所示,本实施方式8的相位差测定电路80设置延迟电路803来代替本实施方式8中的波形控制电路103,输出使输入信号301延迟规定的延迟量、并使该延迟后的信号的相位再延迟2π后的信号8031。
与实施方式6相同,首先,延迟电路803使输入信号301延迟规定的延迟量。这里,若将延迟量作为相位考虑,则延迟θ。并且,延迟电路803得到输出将延迟了规定延迟量后的信号的各脉冲再延迟2π后的相位的输出信号8031。由此,输入到比较脉冲产生电路104的2个信号301和8031的相位差变为2π+θ,与图14中示出的输入信号301和波形控制电路的输出信号1031的关系等价。因此,比较脉冲产生电路104以后的动作与实施方式6相同。
为了使输入信号301的相位移动θ,使延迟电路503形成设置了如图11所示的缓冲器30300~30307的结构,并由延迟控制电路310仅选择1个。另外,与实施方式3相同,如果利用PLL(Phase LockedLoop)或DLL(Delay Locked Loop)来控制缓冲器30300~30307的输入输出的延迟量,使其与输入信号301的周期相同,则相位被移动了输入信号的2πn/8(n为0~7)。另外,延迟电路803由延迟控制电路310控制,使得按规定的时间间隔延迟量θ慢慢变大。本实施方式8的延迟电路803如上所述,在相位移动了2πn/8(n为0~7)后,在后级再延迟2π,除上述结构外,例如通过在多路复用器3038的后级构成2个反相器(未图示),将相位再延迟2π,输入信号301由延迟电路803将相位移动了2π+θ。另外,也可以在缓冲器30300的前级使相位延迟2π,这时也可在缓冲器30300的前级设置反相器。
上述的本发明实施方式8的相位差测定电路80由于具备:延迟电路803,使具有规定周期的输入信号301延迟规定的延迟量,并使该延迟后的信号的相位再延迟2π;控制延迟电路803的延迟量的延迟控制电路310;比较脉冲产生电路104,在每个规定定时将输入信号301与从延迟电路803输出的信号8031的相位差转换成脉冲宽度1042,并输出该转换后的脉冲宽度;周期信号产生电路105,累积被转换成所述脉冲宽度的相位差,并根据该累积的相位差,生成周期信号1051;测定周期信号1051的周期的测量电路306;和统计电路407,根据测量电路306的测量结果,生成规定期间内的相位差的统计信息,其中,测定具有规定周期的输入信号与使该输入信号延迟了规定延迟量后的信号的相位差,所以通过确认延迟电路产生的相位差,可确认是否延迟了所设定的延迟量,从而可自动判定延迟电路是否正常动作。
另外,在本实施方式8的相位差测定电路80中,说明了从延迟了规定延迟量后的信号再延迟2π的延迟电路803,但例如也可以是使用n个反相器来使相位再延迟nπ(n为自然数)的延迟电路。
另外,在本实施方式8中使用延迟控制电路310,控制成按每个规定的时间间隔使延迟量慢慢变大,但相反,也可控制成慢慢变小,另外,也可按每个规定的时间间隔使其变更成期望的延迟量。
另外,在本实施方式8中,使用了可设定多个延迟量的延迟电路,但也可以使用使延迟量固定的延迟电路,这种情况下,可以减小延迟电路,并且不需要延迟控制电路,从而可缩小电路规模。
产业上的可利用性
本发明的相位差测定电路即使在相位差小时也可高精度地测定,所以尤其适用于要求测定微小的相位差的相位差测定电路等。

Claims (24)

1、一种测定2个输入信号的相位差的相位差测定电路,其特征在于,具备:
波形控制电路,在每个固定周期中输出所述2个输入信号中的一个输入信号;
比较脉冲产生电路,在每个规定定时将由所述波形控制电路在每个固定周期中输出的一个输入信号与另一个输入信号的相位差转换成脉冲宽度,并输出该转换后的脉冲宽度;
周期信号产生电路,累积被转换成所述脉冲宽度的相位差,并根据该累积的相位差,生成周期信号;和
测量电路,测定所述周期信号的周期。
2、一种测定2个输入信号的相位差的相位差测定电路,其特征在于,具备:
相移电路,将所述2个输入信号中的一个输入信号的相位移动nπ(n为自然数);
比较脉冲产生电路,在每个规定定时将由所述相移电路移动了nπ后的一个输入信号与另一个输入信号的相位差转换成脉冲宽度,并输出该转换后的脉冲宽度;
周期信号产生电路,累积被转换成所述脉冲宽度的相位差,并根据该累积的相位差,生成周期信号;和
测量电路,测定所述周期信号的周期。
3、根据权利要求1或2所述的相位差测定电路,其特征在于:
所述周期信号产生电路具备:
电荷泵电路,由来自所述比较脉冲产生电路的输出驱动,并输出电荷;
电容,积蓄所述电荷泵电路的输出电荷;和
复位脉冲生成部,生成表示所述电容的积蓄电压超过了任意参照电压的复位脉冲。
4、根据权利要求3所述的相位差测定电路,其特征在于:
所述电荷泵电路根据从所述比较脉冲产生电路输出的脉冲宽度,来控制输出电荷量。
5、根据权利要求3所述的相位差测定电路,其特征在于:
所述测量电路利用任意时钟对所述复位脉冲的周期进行计数,并将该复位脉冲的周期转换成数字数值后输出。
6、一种相位差测定电路,测定具有规定周期的输入信号与使该输入信号延迟了规定延迟量后的信号的相位差,其特征在于,具备:
延迟电路,使所述输入信号延迟规定延迟量;
波形控制电路,在每个固定周期中输出所述延迟后的信号;
比较脉冲产生电路,在每个规定定时将所述输入信号与由所述波形控制电路在每个固定周期中输出的信号的相位差转换成脉冲宽度,并输出该转换后的脉冲宽度;
周期信号产生电路,累积被转换成所述脉冲宽度的相位差,并根据该累积的相位差,生成周期信号;和
测量电路,测定所述周期信号的周期。
7、一种相位差测定电路,测定具有规定周期的输入信号与使该输入信号延迟了规定延迟量后的信号的相位差,其特征在于,具备:
延迟电路,使所述输入信号延迟规定延迟量;
相移电路,将由所述延迟电路延迟后的信号的相位移动nπ(n为自然数);
比较脉冲产生电路,在每个规定定时将所述输入信号与由所述相移电路移动了nπ后的信号的相位差转换成脉冲宽度,并输出该转换后的脉冲宽度;
周期信号产生电路,累积被转换成所述脉冲宽度的相位差,并根据该累积的相位差,生成周期信号;和
测量电路,测定所述周期信号的周期。
8、一种相位差测定电路,测定具有规定周期的输入信号与使该输入信号延迟了规定延迟量后的信号的相位差,其特征在于,具备:
延迟电路,使所述输入信号延迟规定延迟量,并使该延迟后的信号的相位再延迟nπ(n为自然数);
比较脉冲产生电路,在每个规定定时将所述输入信号与从所述延迟电路输出的信号的相位差转换成脉冲宽度,并输出该转换后的脉冲宽度;
周期信号产生电路,累积被转换成所述脉冲宽度的相位差,并根据该累积的相位差,生成周期信号;和
测量电路,测定所述周期信号的周期。
9、根据权利要求6~8中任意一项所述的相位差测定电路,其特征在于:
具备控制所述延迟电路的延迟量的延迟控制电路,
所述延迟电路根据所述延迟控制电路的控制,从所述输入信号生成延迟量不同的2个以上的信号。
10、根据权利要求9所述的相位差测定电路,其特征在于:
所述延迟控制电路按每个规定的时间间隔变更所述延迟电路的延迟量。
11、根据权利要求9所述的相位差测定电路,其特征在于:
所述延迟控制电路进行控制,以使所述延迟电路的延迟量按每个规定的时间间隔单调增加或单调减少。
12、根据权利要求6~8中任意一项所述的相位差测定电路,其特征在于:
所述周期信号产生电路具备:
电荷泵电路,响应来自所述比较脉冲产生电路的输出而驱动,并输出电荷;
电容,积蓄所述电荷泵电路的输出电荷;和
复位脉冲生成部,生成表示所述电容的积蓄电压超过了任意参照电压的复位脉冲。
13、根据权利要求12所述的相位差测定电路,其特征在于,
所述电荷泵电路根据从所述比较脉冲产生电路输出的脉冲宽度,来控制输出电荷量。
14、根据权利要求12所述的相位差测定电路,其特征在于:
所述测量电路利用任意时钟对所述复位脉冲的周期进行计数,并将该复位脉冲的周期转换成数字数值后输出。
15、一种相位差测定电路,测定具有规定周期的输入信号与使该输入信号延迟了规定延迟量后的信号的相位差,其特征在于,具备:
延迟电路,使所述输入信号延迟规定延迟量;
波形控制电路,在每个固定周期中输出所述延迟后的信号;
比较脉冲产生电路,在每个规定定时将所述输入信号与由所述波形控制电路在每个固定周期中输出的信号的相位差转换成脉冲宽度,并输出该转换后的脉冲宽度;
周期信号产生电路,累积被转换成所述脉冲宽度的相位差,并根据该累积的相位差,生成周期信号;
测量电路,测定所述周期信号的周期;和
统计电路,根据所述测量电路的测量结果,生成规定期间内的相位差的统计信息。
16、一种相位差测定电路,测定具有规定周期的输入信号与使该输入信号延迟了规定延迟量后的信号的相位差,其特征在于,具备:
延迟电路,使所述输入信号延迟规定延迟量;
相移电路,将由所述延迟电路延迟后的信号的相位移动nπ(n为自然数);
比较脉冲产生电路,在每个规定定时将所述输入信号与由所述相移电路移动了nπ后的信号的相位差转换成脉冲宽度,并输出该转换后的脉冲宽度;
周期信号产生电路,累积被转换成所述脉冲宽度的相位差,并根据该累积的相位差,生成周期信号;
测量电路,测定所述周期信号的周期;和
统计电路,根据所述测量电路的测量结果,生成规定期间内的相位差的统计信息。
17、一种相位差测定电路,测定具有规定周期的输入信号与使该输入信号延迟了规定延迟量后的信号的相位差,其特征在于,具备:
延迟电路,使所述输入信号延迟规定延迟量,并使该延迟后的信号的相位再延迟nπ(n为自然数);
比较脉冲产生电路,在每个规定定时将所述输入信号与从所述延迟电路输出的信号的相位差转换成脉冲宽度,并输出该转换后的脉冲宽度;
周期信号产生电路,累积被转换成所述脉冲宽度的相位差,并根据该累积的相位差,生成周期信号;
测量电路,测定所述周期信号的周期;和
统计电路,根据所述测量电路的测量结果,生成规定期间内的相位差的统计信息。
18、根据权利要求15~17中任意一项所述的相位差测定电路,其特征在于:
所述测量电路至少具有2个保持测定值的寄存器,
所述统计电路根据存储在所述寄存器中的信息,生成统计信息。
19、根据权利要求15~17中任意一项所述的相位差测定电路,其特征在于:
具备控制所述延迟电路的延迟量的延迟控制电路,
所述延迟电路根据所述延迟控制电路的控制,从所述输入信号生成延迟量不同的2个以上的信号。
20、根据权利要求19所述的相位差测定电路,其特征在于:
所述延迟控制电路按每个规定的时间间隔变更所述延迟电路的延迟量。
21、根据权利要求19所述的相位差测定电路,其特征在于:
所述延迟控制电路进行控制,以使所述延迟电路的延迟量按每个规定的时间间隔单调增加或单调减少。
22、根据权利要求15~17中任意一项所述的相位差测定电路,其特征在于:
所述周期信号产生电路具备:
电荷泵电路,响应来自所述比较脉冲产生电路的输出而驱动,并输出电荷;
电容,积蓄所述电荷泵电路的输出电荷;和
复位脉冲生成部,生成表示所述电容的积蓄电压超过了任意参照电压的复位脉冲。
23、根据权利要求22所述的相位差测定电路,其特征在于:
所述电荷泵电路根据从所述比较脉冲产生电路输出的脉冲宽度来控制输出电荷量。
24、根据权利要求22所述的相位差测定电路,其特征在于:
所述测量电路利用任意时钟对所述复位脉冲的周期进行计数,并将该复位脉冲的周期转换成数字数值后输出。
CNA200580033394XA 2004-10-01 2005-09-21 相位差测定电路 Pending CN101031805A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2004290611 2004-10-01
JP290611/2004 2004-10-01

Publications (1)

Publication Number Publication Date
CN101031805A true CN101031805A (zh) 2007-09-05

Family

ID=36142547

Family Applications (1)

Application Number Title Priority Date Filing Date
CNA200580033394XA Pending CN101031805A (zh) 2004-10-01 2005-09-21 相位差测定电路

Country Status (4)

Country Link
US (1) US20070296396A1 (zh)
JP (1) JPWO2006038468A1 (zh)
CN (1) CN101031805A (zh)
WO (1) WO2006038468A1 (zh)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101907656B (zh) * 2009-06-03 2012-07-25 中国科学院半导体研究所 利用固定相移来测量同频信号相位差的方法
CN103105534A (zh) * 2013-01-31 2013-05-15 西安电子科技大学 基于fpga相同周期信号的相位差测量电路及测量方法
CN103134985A (zh) * 2011-11-24 2013-06-05 上海华建电力设备股份有限公司 一种电源同期捕捉的工程实现方法
CN103376357A (zh) * 2012-04-27 2013-10-30 瑞昱半导体股份有限公司 时脉相位差的估计装置及方法
CN105182076A (zh) * 2015-09-18 2015-12-23 电子科技大学 基于矢量网络分析仪的二端口网络相移实时测试方法
CN106443184A (zh) * 2016-11-23 2017-02-22 优利德科技(中国)有限公司 一种相位检测装置及相位检测方法
CN106645952A (zh) * 2016-10-18 2017-05-10 上海华虹计通智能系统股份有限公司 一种信号相位差的检测方法及系统
CN107005098A (zh) * 2017-03-15 2017-08-01 香港应用科技研究院有限公司 无线功率发射器
CN109900971A (zh) * 2017-12-11 2019-06-18 长鑫存储技术有限公司 脉冲信号延时检测方法、装置以及半导体存储器

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2008053562A1 (fr) * 2006-11-02 2008-05-08 Fujitsu Limited Détecteur de différence de phase et procédé de détection de différence de phase
US8143879B2 (en) * 2008-12-30 2012-03-27 General Electric Company Meter phase identification
US8326554B2 (en) * 2009-12-31 2012-12-04 General Electric Company Systems, methods, and apparatus for utility meter phase identification
US8587290B2 (en) 2011-03-29 2013-11-19 General Electric Company Method, system and device of phase identification using a smart meter
JP6273126B2 (ja) * 2013-11-14 2018-01-31 キヤノン株式会社 Ad変換器、固体撮像素子および撮像システム
CN103760416B (zh) * 2013-12-23 2016-05-18 中国科学院等离子体物理研究所 一种定向耦合器测量高功率微波相位的误差分析方法
CN103760417B (zh) * 2014-01-07 2016-04-06 杭州电子科技大学 带测频功能的简易交流信号相位捕获电路
CN103913633B (zh) * 2014-04-25 2016-06-01 中国计量科学研究院 基于多频正弦信号的高频谱分辨率相位谱测量装置及方法
US10056888B2 (en) * 2016-03-25 2018-08-21 Qorvo Us, Inc. RF phase offset detection circuit
DE102017109192A1 (de) 2017-04-28 2018-10-31 Technische Universität Darmstadt Schaltungsanordnung und Verfahren zum Ermitteln eines Versatzes zwischen zwei Signalflanken
US10778201B1 (en) * 2019-05-03 2020-09-15 Rohde & Schwarz Gmbh & Co. Kg System and method of creating periodic pulse sequences with defined absolute phase
US11711107B2 (en) 2020-11-10 2023-07-25 Qorvo Us, Inc. Systems and methods for antenna impedance matching

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5797458A (en) * 1980-12-09 1982-06-17 Yokogawa Hewlett Packard Ltd Phase difference detector
JP4123571B2 (ja) * 1998-06-17 2008-07-23 松下電器産業株式会社 位相差演算回路

Cited By (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101907656B (zh) * 2009-06-03 2012-07-25 中国科学院半导体研究所 利用固定相移来测量同频信号相位差的方法
CN103134985A (zh) * 2011-11-24 2013-06-05 上海华建电力设备股份有限公司 一种电源同期捕捉的工程实现方法
CN103376357A (zh) * 2012-04-27 2013-10-30 瑞昱半导体股份有限公司 时脉相位差的估计装置及方法
CN103376357B (zh) * 2012-04-27 2015-10-14 瑞昱半导体股份有限公司 时脉相位差的估计装置及方法
CN103105534A (zh) * 2013-01-31 2013-05-15 西安电子科技大学 基于fpga相同周期信号的相位差测量电路及测量方法
CN103105534B (zh) * 2013-01-31 2015-05-20 西安电子科技大学 基于fpga相同周期信号的相位差测量方法
CN105182076A (zh) * 2015-09-18 2015-12-23 电子科技大学 基于矢量网络分析仪的二端口网络相移实时测试方法
CN105182076B (zh) * 2015-09-18 2018-02-23 电子科技大学 基于矢量网络分析仪的二端口网络相移实时测试方法
CN106645952A (zh) * 2016-10-18 2017-05-10 上海华虹计通智能系统股份有限公司 一种信号相位差的检测方法及系统
CN106645952B (zh) * 2016-10-18 2019-06-25 上海华虹计通智能系统股份有限公司 一种信号相位差的检测方法及系统
CN106443184A (zh) * 2016-11-23 2017-02-22 优利德科技(中国)有限公司 一种相位检测装置及相位检测方法
CN106443184B (zh) * 2016-11-23 2023-07-14 优利德科技(中国)股份有限公司 一种相位检测装置及相位检测方法
CN107005098A (zh) * 2017-03-15 2017-08-01 香港应用科技研究院有限公司 无线功率发射器
CN109900971A (zh) * 2017-12-11 2019-06-18 长鑫存储技术有限公司 脉冲信号延时检测方法、装置以及半导体存储器

Also Published As

Publication number Publication date
JPWO2006038468A1 (ja) 2008-05-15
WO2006038468A1 (ja) 2006-04-13
US20070296396A1 (en) 2007-12-27

Similar Documents

Publication Publication Date Title
CN101031805A (zh) 相位差测定电路
CN1154903C (zh) 接收时钟作为输入信号并提供电压作为输出信号的频压转换电路
CN100351639C (zh) 半导体集成电路验证方法和测试模式准备方法
CN1049539C (zh) 同步电路
CN1297069C (zh) 可设定或控制时钟信号的占空比的时钟生成电路及其系统
CN100336304C (zh) 时钟控制方法及其控制电路
CN1203613C (zh) 定时差分割电路、时钟控制电路和信号控制方法
CN1677121A (zh) 半导体试验装置的校准方法
CN1619966A (zh) 延迟闭锁回路及其控制方法
CN100347710C (zh) 多端线网插入缓冲器优化时延的标准单元总体布线方法
CN1574289A (zh) 半导体集成电路装置操作分析方法和系统及最优设计方法
CN1942976A (zh) 半导体存储器
CN1700353A (zh) 具有延迟锁定回路的存储设备
CN1086521C (zh) 减小时钟信号和数据信号间失真的集成电路、系统和方法
CN1883116A (zh) 可变延迟电路
CN1310426C (zh) 半导体电路
CN1873625A (zh) 一种基于功能覆盖率的随机激励的自动产生方法
CN1732388A (zh) 半导体试验装置
CN1833175A (zh) 时序比较器、数据取样装置、以及测试装置
CN1873815A (zh) 跳动检测装置
CN1184546C (zh) 电子电路、半导体装置、电子装置及钟表
CN1790888A (zh) 一种逆变系统及控制方法
CN1119043A (zh) 电子时计
CN1231947C (zh) 半导体器件
CN1942977A (zh) Dll电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication