CN101009090A - 显示面板双分辨率控制系统 - Google Patents

显示面板双分辨率控制系统 Download PDF

Info

Publication number
CN101009090A
CN101009090A CNA200610078697XA CN200610078697A CN101009090A CN 101009090 A CN101009090 A CN 101009090A CN A200610078697X A CNA200610078697X A CN A200610078697XA CN 200610078697 A CN200610078697 A CN 200610078697A CN 101009090 A CN101009090 A CN 101009090A
Authority
CN
China
Prior art keywords
shift register
shift
logic gate
signal
systems
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA200610078697XA
Other languages
English (en)
Other versions
CN100547650C (zh
Inventor
罗平
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TPO Displays Corp
Original Assignee
Toppoly Optoelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toppoly Optoelectronics Corp filed Critical Toppoly Optoelectronics Corp
Publication of CN101009090A publication Critical patent/CN101009090A/zh
Application granted granted Critical
Publication of CN100547650C publication Critical patent/CN100547650C/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • G09G2310/021Double addressing, i.e. scanning two or more lines, e.g. lines 2 and 3; 4 and 5, at a time in a first field, followed by scanning two or more lines in another combination, e.g. lines 1 and 2; 3 and 4, in a second field
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0414Vertical resolution change

Abstract

本发明提供一种显示面板双分辨率控制系统。一代表性的系统并入两对移位寄存器、两对逻辑门和一耦接在所述移位寄存器与所述逻辑门之间的切换网络,而所述移位寄存器中的每一个输出移位信号。在低分辨率模式下,切换网络使所述移位寄存器输出移位信号,而所述第一对的移位寄存器的移位信号的相应脉冲与所述第二对的移位寄存器的移位信号的相应脉冲在时间上重迭;且其中响应所述移位信号,所述逻辑门输出面板控制信号,而所述第一对的逻辑门的面板控制信号的相应脉冲与所述第二对的逻辑门的面板控制信号的相应脉冲在时间上不重迭。

Description

显示面板双分辨率控制系统
技术领域
本发明是有关于一种显示面板的双分辨率控制。
背景技术
显示面板乃是由一系列面板控制信号(如图1中所描述的面板控制信号105~108)所驱动。这些面板控制信号提供了一系列脉冲,其用于将数据信号切换到正确的数据线中而提供予正确的像素,且将数据信号加载到每一扫描在线的像素中。面板控制信号通常从移位信号(如图1中的移位信号101~104)所产生。
图2绘示了用于产生面板控制信号的已知控制电路200的部分示意图。控制电路200包括移位寄存器、逻辑门和一个切换网络100。移位寄存器SR1~SR4中的每一个接收时钟信号CK1和CK2,和一个从上一个移位寄存器所发出的相应移位信号(101~104)。移位寄存器中的每一个也向下一个移位寄存器、相应的逻辑门和下一个逻辑门输出其自身的移位信号。时钟信号CK1和CK2具有相同的频率,且总是处于如图3所示的相反的相位。逻辑门G1~G4中的每一个接收两个移位信号且输出面板控制信号(105~108)。控制电路200中的逻辑门G1~G4为与门,以产生具有高脉冲的面板控制信号。因此,逻辑门G1~G4根据从切换网络100所产生的移位信号101~104而产生面板控制信号105~108。
对于许多的应用端而言,其希望具有支持两种分辨率的显示面板,通常为高分辨率,如640列乘480行的VGA(视频图形阵列)分辨率;和低分辨率,如320列乘240行的QVGA(四分之一视频图形阵列)分辨率。关于这方面,通常低分辨率经由将相同的数据填充到相邻像素中来达到,使得四个相邻的像素合并成一较大的像素。为了实施所述低分辨率,通常使面板控制信号同步成对,如图4中的面板控制信号401~404所示。应该注意的是,为改变分辨率,通常必须调整移位寄存器与逻辑门之间的相互连接。此种调整方式一般由切换网络来实行。
关于切换网络100,在某些常规设计中,当显示面板在低分辨率模式下向上或向下扫描时,现有移位寄存器中的一半可能未被使用。未使用的移位寄存器处于浮动状态,且倾向于累积电荷。如果由所累积的电荷产生的电压高于显示面板的最高运作电压或低于显示面板的最低运作电压时,那么显示面板中可存在错误运作,并潜在地导致异常。
发明内容
本发明提供一种显示面板双分辨率控制系统。所述系统的一实施例包括:第一对和第二对移位寄存器、第一对和第二对逻辑门和耦接在所述移位寄存器与所述逻辑门之间的切换网络,而所述移位寄存器中的每一个输出移位信号。在低分辨率模式下,所述切换网络使所述移位寄存器输出移位信号,而所述第一对的移位寄存器的移位信号的相应脉冲与所述第二对的移位寄存器的移位信号的相应脉冲在时间上重迭;且其中响应所述移位信号,所述逻辑门输出面板控制信号,而所述第一对的逻辑门的面板控制信号的相应脉冲与所述第二对的逻辑门的面板控制信号的相应脉冲在时间上不重迭。
所述系统的另一实施例包括:一提供多个面板控制信号的双分辨率控制电路,而所述控制电路包括四个移位寄存器,所述移位寄存器中的每一个输出移位信号;四个逻辑门;耦接在所述移位寄存器与所述逻辑门之间的切换网络;和像素阵列,其用于经由响应所述面板控制信号而将所述图像信号加载到所述像素阵列的多个像素中来显示图像。在低分辨率模式下,所述切换网络将所述移位信号导向到所述移位寄存器,使得所述第一和所述第三移位寄存器中的每一个输出第一移位信号,且所述第二和所述第四移位寄存器中的每一个输出第二移位信号,所述切换网络还将所述移位信号导向到所述逻辑门,使得所述第一和所述第二逻辑门中的每一个输出第一面板控制信号,且所述第三和所述第四逻辑门中的每一个输出第二面板控制信号,且其中所述第一和所述第二面板控制信号的脉冲不重迭。
所述系统的另一实施例包括:一双分辨率控制电路,其包括第一、第二、第三和第四移位寄存器,所述移位寄存器中的每一个输出移位信号;第一、第二、第三和第四逻辑门;和耦接在所述移位寄存器与所述逻辑门之间的切换网络。在低分辨率模式下,所述切换网络将所述移位信号导向到所述移位寄存器,使得所述第一和所述第三移位寄存器中的每一个输出第一移位信号,且所述第二和所述第四移位寄存器中的每一个输出第二移位信号,所述切换网络还将所述移位信号导向到所述逻辑门,使得所述第一和所述第二逻辑门中的每一个输出第一面板控制信号,且所述第三和所述第四逻辑门中的每一个输出第二面板控制信号,且其中第一和第二面板控制信号的脉冲不重迭。
为让本发明的上述和其它目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合所附图式,作详细说明如下。
附图说明
图1绘示了用于驱动显示面板的移位信号和面板控制信号的实例。
图2为绘示用于显示面板的常规控制电路的部分的示意图。
图3绘示了显示面板的控制电路的移位寄存器使用的常规时钟信号的实例。
图4绘示了在低分辨率模式下用于驱动显示面板的常规面板控制信号的实例。
图5为绘示根据本发明的实施例的双分辨率控制电路的模块的示意图。
图6为绘示根据本发明的实施例的双分辨率控制电路的运作原理的时序的示意图。
图7和图8为绘示在根据本发明的实施例的双分辨率控制电路的切换网络下的移位寄存器与逻辑门之间的相互连接的示意图。
图9为绘示根据本发明的实施例的显示面板的结构的示意图。
[主要元件标号说明]
100:切换网络
101~104:移位信号
105~108:面板控制信号
200:控制电路
401~404:面板控制信号
601:模块
602:移位寄存器阵列
603:切换网络
604:逻辑门阵列
611~614:移位信号
801:第一移位信号
802:第二移位信号
811:第一面板控制信号
812:第二面板控制信号
901、903:模块
1100:显示面板
1101:数据驱动器电路
1102:双分辨率控制电路
1103:像素阵列
具体实施方式
现在请详细参照本发明的实施例,其配合附图说明。在任何可能之处,在图式和说明书描述中使用相同的参考元件符号来代表相同或类似部分。
图5为双分辨率控制电路的模块。模块601包括移位寄存器阵列602、切换网络603和逻辑门阵列604。
移位寄存器阵列602包括多个移位寄存器。在此实施例中,在移位寄存器阵列602中存在四个移位寄存器(SR1~SR4)。移位寄存器SR1~SR4中的每一个接收第一时钟信号CK1和第二时钟信号CK2、从另一移位寄存器接收移位信号(611~614)作为其开始脉冲输入、且输出其自身的移位信号(101~104)。切换网络603决定哪个移位寄存器接收哪个移位信号以作为其开始脉冲输入。
在此实施例中,在奇数位置处的移位寄存器(SR1和SR3)接收第一时钟信号CK1作为其第一输入且接收第二时钟信号CK2作为其第二输入。在偶数位置处的移位寄存器(SR2和SR4)接收第一时钟信号CK1作为其第二输入且接收第二时钟信号CK2作为其第一输入。如在图3中所描述,第一时钟信号CK1和第二时钟信号CK2具有相同的频率且处于相反的相位。
逻辑门阵列604包括多个逻辑门。在此实施例中,在逻辑门阵列604中存在四个逻辑门(G1~G4)。逻辑门G1~G4中的每一个接收移位信号中的两个且输出一面板控制信号。切换网络603决定哪个逻辑门接收哪个移位信号。在此实施例中,逻辑门G1~G4为与门,以输出具有高脉冲的面板控制信号。在本发明的某些实施例中,所述与门中的每一个由串联连接的与非门和反相器来模拟。在本发明的某些实施例中,逻辑门G1~G4为与非门以输出具有低脉冲的面板控制信号。类似地,在本发明的某些实施例中,所述与非门中的每一个由串联连接的与门和反相器来模拟。
切换网络603耦接在移位寄存器阵列602、逻辑门阵列604与上一个和下一个模块的切换网络之间。对于许多应用端而言,希望具有支持双分辨率和双扫描方向(向上和向下)的显示面板。因此,切换网络603经配置以将正确的移位信号导向到正确的移位寄存器和正确的逻辑门,来产生正确的面板控制信号,其与显示面板处于高分辨率模式还是低分辨率模式,或者显示面板向上扫描或向下扫描无关。
当显示面板在低分辨率模式下运作时,本发明的运作原理的时序乃是如图6所绘示,其中切换网络603将移位信号导向到移位寄存器,使得所述移位寄存器SR1和SR3中的每一个输出第一移位信号801,且所述移位寄存器SR2和SR4中的每一个输出第二移位信号802。当显示面板在低分辨率模式下运作时,切换网络603还将移位信号导向到逻辑门G1~G4,使得逻辑门G1和G2中的每一个输出第一面板控制信号811,且逻辑门G3和G4中的每一个输出第二面板控制信号812。面板控制信号811和812的时序不重迭。此外,移位信号801和802中的每一个的脉冲持续时间为面板控制信号811和812中的每一个的脉冲持续时间的至少两倍。
下文表2绘示了在上述各种情况下此实施例的切换网络如何导向由移位寄存器SR1~SR4提供的移位信号。为清晰起见,图7和图8进一步说明了当显示面板在低分辨率模式下运作时,此实施例的移位寄存器与逻辑门之间的连接。特定而言,图7绘示了当显示面板在低分辨率模式下向上扫描时的连接。图8绘示了当显示面板在低分辨率模式下向下扫描时的连接。如可见,图7和图8中存在三个模块,即上一个模块901、中间模块601和下一个模块903。上一个模块901包括移位寄存器PSR1~PSR4和逻辑门PG1~PG4。中间模块601包括移位寄存器SR1~SR4和逻辑门G1~G4。下一个模块903包括移位寄存器NSR1~NSR4和逻辑门NG1~NG4。为简明起见,图7和图8中仅绘示了从中间模块601开始的传输路径。实际上,在此实施例的每个模块中均重复了相同的传输图案。
表2
分辨率和扫描方向     提供移位信号的移位寄存器     接收移位信号的移位寄存器和逻辑门
在高分辨率模式下向上扫描     SR1     PSR4、G1、G2
    SR2     SR1、G2、G3
    SR3     SR2、G3、G4
    SR4     SR3、G4、NG1
在高分辨率模式下向下扫描     SR1     SR2、G1、G2
    SR2     SR3、G2、G3
    SR3     SR4、G3、G4
    SR4     NSR1、G4、NG1
在低分辨率模式下向上扫描     SR1     G1、PSR2、PSR4
    SR2     SR1、G3
    SR3     G2、G3、G4
    SR4     SR3、G4、NG1、NG2
在低分辨率模式下向下扫描     SR1     SR2、G1
    SR2     G3
    SR3     SR4、G2、G3、G4
    SR4     G4、NSR1、NSR 3、NG1、NG2
在参考表2、图7和图8后,本领域技术人员可容易地推论出:在上述各种情况下,逻辑门接收正确的移位信号且产生正确的面板控制信号。
如上的表2和图7及图8中可知,甚至当显示面板在低分辨率模式下也使用了所有移位寄存器。由于不存在闲置和浮动移位寄存器,所以潜在地防止了由累积的电荷所导致的问题。
请注意本发明不限于上述的实施例。关于从移位寄存器到逻辑门的移位信号的传输,存在一般规则的若干变化。根据第一变化,当显示面板在低分辨率模式下运作时,移位寄存器SR1输出第一移位信号,且移位寄存器SR3也输出相同的第一移位信号。切换网络将所述第一移位信号导向到逻辑门G1~G4中的每一个。此外,移位寄存器SR2输出第二移位信号,且移位寄存器SR4也输出相同的第二移位信号。切换网络将所述第二移位信号导向到逻辑门G3、G4、NG1和NG2。
根据一般规则的第二变化,当显示面板在低分辨率模式下运作时,移位寄存器SR1输出第一移位信号,且移位寄存器SR3也输出相同的第一移位信号。切换网络将所述第一移位信号导向到逻辑门G1、G2、PG3和PG4。此外,移位寄存器SR2输出第二移位信号,且移位寄存器SR4也输出相同的第二移位信号。切换网络将所述第二移位信号导向到逻辑门G1~G4中的每一个。
关于移位寄存器自身之间的移位信号的传输,一般规则如下:当显示面板在低分辨率模式下向上扫描时,移位寄存器SR1和SR3接收由移位寄存器SR2或移位寄存器SR4所输出的移位信号以作为其开始脉冲输入。同时,移位寄存器SR2和SR4接收由移位寄存器NSR1或移位寄存器NSR3所输出的移位信号以作为其开始脉冲输入。
另一方面,当显示面板在低分辨率模式下向下扫描时,移位寄存器SR1和SR3接收由移位寄存器PSR2或移位寄存器PSR4所输出的移位信号以作为其开始脉冲输入。同时,移位寄存器SR2和SR4接收由移位寄存器SR1或移位寄存器SR3所输出的移位信号以作为其开始脉冲输入。
如图9所示,双分辨率控制电路的实施例可用于显示面板。图9绘示为本发明的另一实施例的显示面板1100的示意图。显示面板1100包括数据驱动器电路1101、双分辨率控制电路1102和像素阵列1103。数据驱动器电路1101向像素阵列1103提供图像信号。双分辨率控制电路1102以如前面所述的方式向像素阵列1103提供多个面板控制信号。像素阵列1103经由响应面板控制信号而将图像信号加载到像素阵列1103的多个像素中来显示图像。由于本实施例具有双分辨率控制电路1102,显示面板1100还可防止由浮动的移位寄存器所导致的问题。
虽然本发明已以较佳实施例揭露如上,然其并非用以限定本发明,任何本领域技术人员,在不脱离本发明的精神和范围内,当可作各种的更动与润饰。鉴于上文所述,本发明涵盖在所附的权利要求范围所界定者及其均等物的范畴内的修改和变化。

Claims (10)

1.一种显示面板双分辨率控制系统,包括:
双分辨率控制电路,其包括:
第一、第二、第三和第四移位寄存器,而所述移位寄存器中的每一个输出移位信号;
第一、第二、第三和第四逻辑门;和
切换网络,其耦接在所述移位寄存器与所述逻辑门之间;
其中,在低分辨率模式下,所述切换网络将所述移位信号导向到所述移位寄存器,使得所述第一和所述第三移位寄存器中的每一个输出第一移位信号,且所述第二和所述第四移位寄存器中的每一个输出第二移位信号,而所述切换网络还将所述移位信号导向到所述逻辑门,使得所述第一和所述第二逻辑门中的每一个输出第一面板控制信号,且所述第三和所述第四逻辑门中的每一个输出第二面板控制信号,而其中所述第一和所述第二面板控制信号的脉冲并不重迭。
2.根据权利要求1所述的显示面板双分辨率控制系统,其中所述移位信号中的每一个的所述脉冲的持续时间为所述面板控制信号中的每一个的所述脉冲的所述持续时间的至少两倍。
3.根据权利要求1所述的显示面板双分辨率控制系统,其中在所述低分辨率模式下,所述切换网络将所述第一移位信号导向到所述四个逻辑门中的每一个,且将所述第二移位信号导向到所述第三逻辑门、所述第四逻辑门、下一个模块的第一逻辑门和所述下一个模块的第二逻辑门。
4.根据权利要求1所述的显示面板双分辨率控制系统,其中在所述低分辨率模式下,所述切换网络将所述第一移位信号导向到第一逻辑门、第二逻辑门、所述上一个模块的第三逻辑门和所述上一个模块的所述第四逻辑门,且将所述第二移位信号导向到所述四个逻辑门中的每一个。
5.根据权利要求1所述的显示面板双分辨率控制系统,其中所述移位寄存器中的每一个接收第一时钟信号和第二时钟信号,且从另一移位寄存器接收移位信号以作为其开始脉冲输入;且所述移位寄存器的所述输出端子中的每一个通过所述切换网络而连接到所述逻辑门中的至少一个。
6.根据权利要求5所述的显示面板双分辨率控制系统,其中在所述低分辨率模式下的向上扫描期间,所述第一移位寄存器和所述第三移位寄存器接收由所述第二移位寄存器或所述第四移位寄存器所输出的所述移位信号以作为其开始脉冲输入,且所述第二移位寄存器和所述第四移位寄存器接收由所述下一个模块的所述第一移位寄存器或所述下一个模块的所述第三移位寄存器所输出的所述移位信号以作为其开始脉冲输入。
7.根据权利要求5所述的显示面板双分辨率控制系统,其中在所述低分辨率模式下的向下扫描期间,所述第一移位寄存器和所述第三移位寄存器接收由所述上一个模块的所述第二移位寄存器或所述上一个模块的所述第四移位寄存器所输出的所述移位信号以作为其开始脉冲输入,且所述第二移位寄存器和所述第四移位寄存器接收由所述第一移位寄存器或所述第三移位寄存器所输出的所述移位信号以作为其开始脉冲输入。
8.根据权利要求5所述的显示面板双分辨率控制系统,其中所述第一时钟信号和所述第二时钟信号具有相同的频率且处于相反的相位。
9.根据权利要求5所述的显示面板双分辨率控制系统,其中所述第一移位寄存器和所述第三移位寄存器接收所述第一时钟信号以作为其第一输入并接收所述第二时钟信号以作为其第二输入,且所述第二移位寄存器和所述第四移位寄存器接收所述第一时钟信号以作为其第二输入并接收第二时钟信号以作为其第一输入。
10.根据权利要求1所述的显示面板双分辨率控制系统,其中所述逻辑门中的每一个包括以下中的一个:与门、与非门、串联连接的与门和反相器、和串联连接的与非门和反相器。
CNB200610078697XA 2006-01-23 2006-05-08 显示面板双分辨率控制系统 Active CN100547650C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US11/337,631 2006-01-23
US11/337,631 US7683878B2 (en) 2006-01-23 2006-01-23 Systems for providing dual resolution control of display panels
EP06100984A EP1814099B1 (en) 2006-01-23 2006-01-27 System for providing dual resolution control of display panels

Publications (2)

Publication Number Publication Date
CN101009090A true CN101009090A (zh) 2007-08-01
CN100547650C CN100547650C (zh) 2009-10-07

Family

ID=42732166

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB200610078697XA Active CN100547650C (zh) 2006-01-23 2006-05-08 显示面板双分辨率控制系统

Country Status (4)

Country Link
US (1) US7683878B2 (zh)
EP (1) EP1814099B1 (zh)
JP (1) JP4493613B2 (zh)
CN (1) CN100547650C (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102610185A (zh) * 2011-01-25 2012-07-25 群康科技(深圳)有限公司 支持双解析度显示的显示装置与其驱动方法
CN104599627A (zh) * 2015-03-02 2015-05-06 京东方科技集团股份有限公司 阵列基板行驱动电路及其驱动方法和显示装置
WO2017020549A1 (zh) * 2015-08-06 2017-02-09 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路、显示面板的驱动方法、显示装置

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5052985B2 (ja) 2007-07-31 2012-10-17 住友重機械工業株式会社 分子シミュレーション方法、分子シミュレーション装置、分子シミュレーションプログラム、及び該プログラムを記録した記録媒体
JP4816686B2 (ja) * 2008-06-06 2011-11-16 ソニー株式会社 走査駆動回路
TWI423217B (zh) * 2011-01-20 2014-01-11 Innolux Corp 顯示驅動電路與應用其之顯示面板
CN105139798B (zh) * 2015-10-20 2017-08-25 京东方科技集团股份有限公司 一种用于触摸屏的驱动电路、内嵌式触摸屏及显示装置
US11100424B2 (en) * 2017-08-23 2021-08-24 Microsoft Technology Licensing, Llc Control system for learning and surfacing feature correlations

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6191770B1 (en) 1997-12-11 2001-02-20 Lg. Philips Lcd Co., Ltd. Apparatus and method for testing driving circuit in liquid crystal display
US6437766B1 (en) * 1998-03-30 2002-08-20 Sharp Kabushiki Kaisha LCD driving circuitry with reduced number of control signals
JP3541930B2 (ja) 1998-08-13 2004-07-14 富士通株式会社 符号化装置及び復号化装置
JP2000075841A (ja) 1998-08-31 2000-03-14 Sony Corp 液晶表示装置
US6747626B2 (en) 2000-11-30 2004-06-08 Texas Instruments Incorporated Dual mode thin film transistor liquid crystal display source driver circuit
JP4846133B2 (ja) 2001-07-31 2011-12-28 東芝モバイルディスプレイ株式会社 駆動回路、電極基板及び液晶表示装置
JP2003050568A (ja) * 2001-08-07 2003-02-21 Sharp Corp マトリクス型画像表示装置
KR100769168B1 (ko) 2001-09-04 2007-10-23 엘지.필립스 엘시디 주식회사 액정표시장치의 구동방법 및 장치
US7202846B2 (en) 2001-11-30 2007-04-10 Sharp Kabushiki Kaisha Signal line drive circuit and display device using the same
TWI220749B (en) 2003-08-12 2004-09-01 Toppoly Optoelectronics Corp Altering resolution circuit apparatus of liquid crystal display panel
US8605027B2 (en) * 2004-06-30 2013-12-10 Samsung Display Co., Ltd. Shift register, display device having the same and method of driving the same
US7656381B2 (en) * 2006-01-11 2010-02-02 Tpo Displays Corp. Systems for providing dual resolution control of display panels

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102610185A (zh) * 2011-01-25 2012-07-25 群康科技(深圳)有限公司 支持双解析度显示的显示装置与其驱动方法
CN102610185B (zh) * 2011-01-25 2015-12-02 群康科技(深圳)有限公司 支持双解析度显示的显示装置与其驱动方法
CN104599627A (zh) * 2015-03-02 2015-05-06 京东方科技集团股份有限公司 阵列基板行驱动电路及其驱动方法和显示装置
CN104599627B (zh) * 2015-03-02 2016-11-09 京东方科技集团股份有限公司 阵列基板行驱动电路及其驱动方法和显示装置
WO2017020549A1 (zh) * 2015-08-06 2017-02-09 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路、显示面板的驱动方法、显示装置
US9747854B2 (en) 2015-08-06 2017-08-29 Boe Technology Group Co., Ltd. Shift register, gate driving circuit, method for driving display panel and display device

Also Published As

Publication number Publication date
JP2007199646A (ja) 2007-08-09
JP4493613B2 (ja) 2010-06-30
EP1814099B1 (en) 2012-08-29
US7683878B2 (en) 2010-03-23
EP1814099A1 (en) 2007-08-01
CN100547650C (zh) 2009-10-07
US20070171243A1 (en) 2007-07-26

Similar Documents

Publication Publication Date Title
CN100547650C (zh) 显示面板双分辨率控制系统
KR100323913B1 (ko) 반도체장치
JP6868504B2 (ja) 双方向シフトレジスタ及び双方向シフトレジスタを備える表示駆動システム
KR100207299B1 (ko) 화상 표시 장치 및 주사 회로
US6437766B1 (en) LCD driving circuitry with reduced number of control signals
US6630920B1 (en) Pel drive circuit, combination pel-drive-circuit/pel-integrated device, and liquid crystal display device
US20200234621A1 (en) Shift register, gate line driving method, array substrate and display device
CN104966506A (zh) 一种移位寄存器、显示面板的驱动方法及相关装置
US10134353B2 (en) Gate driving circuit, display panel and display apparatus having the same, and driving method thereof
CN100547649C (zh) 显示面板双分辨率控制系统
JP2000227784A5 (zh)
TWI415055B (zh) 畫素陣列與其驅動方法以及平面顯示器
CN103456259A (zh) 一种栅极驱动电路及栅线驱动方法、显示装置
CN111243487B (zh) 显示面板、显示面板的驱动方法和显示装置
US6507332B1 (en) Active-matrix-type image display and a driving method thereof
CN101887676A (zh) 源极驱动器
US11361696B2 (en) Shift register and driving method therefor, gate driver circuit, and display device
JP3353921B2 (ja) 固体撮像装置
CN103489391A (zh) 一种栅极驱动电路及栅线驱动方法、显示装置
CN102214428B (zh) 栅极驱动电路及其驱动方法
US7948466B2 (en) Circuit structure for dual resolution design
CN113035111A (zh) 栅极驱动电路、驱动装置和显示装置
JP3764733B2 (ja) 低電圧クロック信号を用いる連続パルス列発生器
JP7379194B2 (ja) 表示装置及びソースドライバ
US7053943B2 (en) Scanning circuit, and imaging apparatus having the same

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant