CN100593234C - 等离子体处理装置用的载置台以及等离子体处理装置 - Google Patents
等离子体处理装置用的载置台以及等离子体处理装置 Download PDFInfo
- Publication number
- CN100593234C CN100593234C CN200710140387A CN200710140387A CN100593234C CN 100593234 C CN100593234 C CN 100593234C CN 200710140387 A CN200710140387 A CN 200710140387A CN 200710140387 A CN200710140387 A CN 200710140387A CN 100593234 C CN100593234 C CN 100593234C
- Authority
- CN
- China
- Prior art keywords
- dielectric layer
- mounting table
- plasma
- processing apparatus
- plasma processing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 230000005684 electric field Effects 0.000 claims abstract description 40
- 238000002955 isolation Methods 0.000 claims abstract description 23
- 239000000758 substrate Substances 0.000 claims abstract description 16
- 239000004020 conductor Substances 0.000 claims abstract description 9
- 238000009832 plasma treatment Methods 0.000 claims description 11
- 238000003475 lamination Methods 0.000 claims description 10
- 230000008676 import Effects 0.000 claims 1
- 210000002381 plasma Anatomy 0.000 description 64
- 230000000694 effects Effects 0.000 description 25
- 230000000052 comparative effect Effects 0.000 description 24
- 239000007789 gas Substances 0.000 description 24
- 238000009826 distribution Methods 0.000 description 18
- 238000004380 ashing Methods 0.000 description 14
- 238000010586 diagram Methods 0.000 description 9
- PNEYBMLMFCGWSK-UHFFFAOYSA-N Alumina Chemical compound [O-2].[O-2].[O-2].[Al+3].[Al+3] PNEYBMLMFCGWSK-UHFFFAOYSA-N 0.000 description 6
- 238000002474 experimental method Methods 0.000 description 5
- 238000000034 method Methods 0.000 description 5
- 238000004088 simulation Methods 0.000 description 5
- 230000005405 multipole Effects 0.000 description 4
- 230000002093 peripheral effect Effects 0.000 description 4
- 239000003507 refrigerant Substances 0.000 description 4
- 238000005530 etching Methods 0.000 description 3
- 238000009413 insulation Methods 0.000 description 3
- 150000002500 ions Chemical class 0.000 description 3
- 238000001020 plasma etching Methods 0.000 description 3
- 230000011218 segmentation Effects 0.000 description 3
- 239000004065 semiconductor Substances 0.000 description 3
- 238000010521 absorption reaction Methods 0.000 description 2
- 230000006978 adaptation Effects 0.000 description 2
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 2
- 229910052782 aluminium Inorganic materials 0.000 description 2
- 239000004411 aluminium Substances 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 2
- 238000005520 cutting process Methods 0.000 description 2
- 238000005259 measurement Methods 0.000 description 2
- 238000007747 plating Methods 0.000 description 2
- 238000005507 spraying Methods 0.000 description 2
- 238000001312 dry etching Methods 0.000 description 1
- 239000007772 electrode material Substances 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000001307 helium Substances 0.000 description 1
- 229910052734 helium Inorganic materials 0.000 description 1
- SWQJXJOGLNCZEY-UHFFFAOYSA-N helium atom Chemical compound [He] SWQJXJOGLNCZEY-UHFFFAOYSA-N 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 230000008520 organization Effects 0.000 description 1
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 description 1
- 230000001902 propagating effect Effects 0.000 description 1
- 239000007921 spray Substances 0.000 description 1
- 238000011144 upstream manufacturing Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/6831—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using electrostatic chucks
- H01L21/6833—Details of electrostatic chucks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J37/00—Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
- H01J37/32—Gas-filled discharge tubes
- H01J37/32009—Arrangements for generation of plasma specially adapted for examination or treatment of objects, e.g. plasma sources
- H01J37/32082—Radio frequency generated discharge
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Analytical Chemistry (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Plasma & Fusion (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Drying Of Semiconductors (AREA)
- Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)
Abstract
本发明涉及等离子体处理装置用的载置台及有该载置台的等离子体处理装置,其能提高等离子体中电场强度的面内均匀性,能对基板进行面内均匀性高的等离子体处理。等离子体处理装置(1)用的载置台(2)包括:兼作等离子体生成用等的下部电极(21)的导电体部件;电介体层(22),以覆盖导电体部件上面中央部的方式设置,用于使通过被处理基板(晶片W)向等离子体施加的高频电场均匀;和静电卡盘,层积在电介体层(22)上,以高频能够通过其间的方式埋设有在载置台径向上互相隔离并分割为多个的电极膜。电介体层(22)的外边缘位于分割的电极膜(23b、23d)的隔离区域(23c)内边缘的正下方或更靠外侧,分割的电极膜(23b、23d)相对于高频互相绝缘。
Description
技术领域
本发明涉及载置被实施等离子体处理的半导体晶片等被处理基板用的载置台,以及具有该载置台的等离子体处理装置。
背景技术
在半导体器件的制造工序中,大部分是干法蚀刻或灰化等这种将处理气体等离子体化、进行基板处理的工序。在进行这种处理的等离子体装置中,大多使用如下装置,通过在上下相对配置一对例如平行平板状的电极,并在电极之间施加高频,将导入装置的处理气体等离子体化,然后在载置于下部侧电极上的半导体晶片(下面,简称为晶片)等被处理基板上实施处理等这一类型的装置。
最近,在等离子体处理中,要求等离子体中的离子能量低且电子密度大的“低能量、高密度等离子体”的处理越来越多。因此,产生等离子体的高频的频率与目前(例如十几MHz左右)相比,有时会变为例如100MHz,非常高。然而,如果使高频的频率上升,那么在相当于电极表面中央即晶片中央的领域,电场强度变强,而另一方面,其周边部的电场强度却有变弱的趋势。如此,如果电场强度的分布不均匀,那么产生的等离子体的电子密度也将变得不均匀。由于晶片内的位置不同处理速度等也有所不同,所以无法得到面内均匀性良好的处理结果。
对于这种问题,专利文献1提出了一种等离子体处理装置,其将陶瓷等的电介体层埋设在例如一方电极相对表面的中央部分,使电场强度分布变均匀,提高等离子体处理的面内均匀性。
关于该电介体层的埋设,利用图13(a)进行说明。如果高频电源93向等离子体处理装置9的下部电极91施加高频,则由集肤效应在下部电极91的表面传播并到达上部的高频,沿着晶片W的表面流向中央,同时,一部分向下部电极91侧泄漏,然后在下部电极91内流向外侧。这里,在设置有将等离子体均匀化的电介体层94的部位,高频潜入得比其他部位深,产生TM模式的空腔圆筒谐振,结果,能够降低从晶片W面上向等离子体供给的中央部分的电场,从而使晶片W面内的电场均匀。另外,图中的92表示上部电极,PZ表示等离子体。
可是,等离子体处理多在减压下的真空氛围内进行。在这种情况下,如图13(b)所示,多使用静电卡盘95固定晶片W。静电卡盘95具有,在通过喷镀例如氧化铝等而形成的下面侧和上面侧的两个电介体层之间,夹住导电性的电极膜96的结构。于是,通过高压直流电源97向该电极膜96施加高压直流电力,利用在电介体层表面生成的库仑力,静电吸附晶片W,并进行固定。
然而,如果在埋设有降低等离子体电位用的电介体层94的下部电极91的上面,设置静电卡盘95,进行晶片W的等离子体处理,则高频不能够透过静电卡盘95的电极膜96,在电极膜96流向外侧。换言之,由于静电卡盘用的电极膜96存在,等离子体与电介体层94相隔离,不能够发挥降低埋设有静电卡盘95的区域的等离子体电位的效果。结果,由于晶片W的中央部上方的等离子体电位升高,周边部的电位降低,晶片W的中央部和周边部的处理速度不同,因而成为蚀刻等的等离子体处理中面内不均匀的主要原因。
专利文献1:日本特开2004-363552号公报,第15页第84段~第85段。
发明内容
本发明基于上述问题而提出,目的在于,提供一种能够提高等离子体中的电场强度的面内均匀性并能够对基板进行面内均匀性较高的等离子体处理的等离子体处理装置用的载置台,以及具备该载置台的等离子体处理装置。
本发明涉及的等离子体处理装置用的载置台,是用于将被处理基板载置在载置面上的等离子体处理装置用的载置台,其特征在于,包括:
导电体部件,连接于高频电源,兼作为等离子体生成用或等离子体中的离子引入用的电极;
电介体层,以覆盖该导电体部件的上面中央部的方式设置,用于使通过被处理基板向等离子体施加的高频电场均匀;以及
静电卡盘,层积在该电介体层上,以高频能够通过其间的方式埋设有在载置台的径向上互相隔离并分割为多个的电极膜,其中,
上述电介体层的外边缘,位于被分割的电极膜间的隔离区域内部边缘的正下方或更靠外侧的位置,
被分割的电极膜相对于高频相互绝缘。
再者,上述电介体层,以越往下外边缘越位于内侧的方式层积多层,上述电极膜的分割数目,成为比电介体层的层数至少多一个也可以。
另外,在相同类型的载置台中,具有埋设着在对应于载置台中央部的位置形成有孔部的电极膜的静电卡盘,上述电介体层,可位于该孔部的下方。
这里,上述电介体层形成为圆柱状,在产生TM模式的空腔圆筒谐振的情况下,其周边部的厚度可以小于中央部。另外,从高频电源供给的高频电力的频率,优选为13MHz以上。
根据本发明,通过在分割的电极膜之间设置隔离区域,或在对应于载置台中央部的位置在电极膜上形成孔部,在晶片等的被处理基板上传播的高频就能够穿过这些隔离区域和孔部。穿过这些区域的高频,能够使TM模式的空腔圆筒谐振产生,使得潜入电介体层的下方成为可能,电介体层用于使通过被处理基板施加于等离子体的高频电场均匀。结果,在设置有静电卡盘的情况下,利用上述电介体层也能够使TM模式的空腔圆筒谐振产生,所以可以降低从被处理基板的面上向等离子体供给的中央部分的电场,也就是说,能够使山状的电场强度分布的电场强度的大区域平坦。结果,能够提高等离子体处理例如蚀刻处理的面内均匀性。
附图说明
图1是具有本发明的第一实施方式涉及的载置台的等离子体处理装置的一个示例的纵断侧面示意图。
图2是第一实施方式涉及的载置台的一个示例的纵断侧面示意图。
图3是说明静电卡盘的电极膜的形状和降低等离子体电位的电介体层的形状等的示意图。
图4是实施方式涉及的载置台的作用的示意图。
图5是第一实施方式涉及的载置台的变形例的说明示意图。
图6是第二实施方式涉及的载置台的一个示例的纵断侧面示意图。
图7是层积有多层电介体层的载置台的一个示例的说明示意图。
图8是实施方式涉及的电极膜的变形例的说明示意图。
图9是实施方式涉及的电介体层的变形例的说明示意图。
图10是进行电场强度分布的模拟的各载置台的构成的纵断侧面示意图。
图11是为确认本发明效果而进行的实施例的结果的特性示意图。
图12是为确认本发明效果而进行的实施例的结果的特性示意图。
图13是说明具有载置台的等离子体处理装置的现有示例的说明图。
[符号说明]
PZ:等离子体
W:晶片
1:等离子体处理装置
2:载置台
9:等离子体处理装置
11:处理容器
11a:上部室
11b:下部室
12:排气口
13:排气管
14:排气装置
15:搬入搬出口
16:闸阀
17:支承箱(case)
18:隔板
21:下部电极
21a:支承台
22:电介体层
22a:第一电介体层
22b:第二电介体层
23:静电卡盘
23a:绝缘膜
23b:电极膜(第一电极膜)
23c:隔离区域(第一隔离区域)
23d:电极膜(第二电极膜)
23e:第二隔离区域
23f:第三电极膜
24:绝缘部件
25:贯通孔
26:制冷剂流路
27:气体流路
28:聚焦环
31:上部电极
32:气体供给孔
33:气体导入管
35:处理气体供给源
41a:高频电源(第一高频电源)
41b:高频电源(第二高频电源)
42a、42b:匹配器
43a、43b:高阻抗电路
44:开关
45:电阻
46:高压直流电源
47a、47b:多极环磁铁
91:下部电极
92:上部电极
93:高频电源
94:电介体层
95:静电卡盘
96:电极膜
97:高压直流电源
具体实施方式
参照图1,说明将本发明涉及的载置台应用于作为蚀刻装置的等离子体处理装置中的实施方式。图1是RIE(Reactive Ion Etching:反应离子蚀刻)等离子体处理装置1的一个示例。等离子体处理装置1,包括:例如由内部成为密闭空间的真空腔室构成的处理容器11;在该处理容器11的底面中央配设的载置台2;以及在载置台2的上方以与该载置台2相对的方式设置着的上部电极31。
处理容器11包括直径小的圆筒状的上部室11a和直径大的圆筒状的下部室11b。上部室11a和下部室11b互相连通,并且整个处理容器11气密地构成。在上部室11a内,容纳有载置台2和上部电极31。在下部室11b内,容纳有支承载置台2且收容配管等的支承箱17。下部室11b底面的排气口12,经由排气管13连接有排气装置14。该排气装置14连接有图中未显示的压力调整部,该压力调整部根据来自图中未显示的控制部的信号,对整个处理容器11内进行真空排气,维持所期望的真空度。另一方面,在上部室11a的侧面设置有作为被处理基板的晶片W的搬入搬出口15,该搬入搬出口15可通过闸阀16进行开闭。处理容器11由铝等导电性部件构成,并接地。
载置台2的结构为,从下方开始依次层积有,作为由例如铝形成的导电体部件的等离子体生成用的下部电极21、为了将电场调整均匀以覆盖下部电极21的上面中央部的方式埋设的电介体层22、和固定晶片W用的静电卡盘23。下部电极21,经由绝缘部件24被固定在设置于支承箱17上的支承台21a,相对于处理容器11成为充分地电气浮起的状态。
在下部电极21内形成有制冷剂流通用的制冷剂流路26,通过制冷剂流过该制冷剂流路26,下部电极21被冷却,于是,在载置面上所载置的晶片W被冷却到所期望的温度。
另外,静电卡盘23上设置有贯通孔25,该贯通孔释放提高载置面和晶片W背面之间的热传导性用的热传导性的后部气体(backsidegas)。该贯通孔25,连通于在下部电极21内等形成的气体流路27,经由该气体流路27,释放从图中未显示的气体供给部供给的氦(He)等的后部气体。
另外,下部电极21分别通过匹配器42a、42b连接有供给例如频率为100MHz的高频的第一高频电源41a和供给频率比第一高频电源41a低的例如3.2MHz的高频的第二高频电源41b。从第一高频电源41a供给的高频,发挥将后述的处理气体等离子体化的作用。从第二高频电源41b供给的高频,发挥向晶片W施加偏置电力并由此将等离子体中的离子引到晶片W表面的作用。
并且,在下部电极21的上面外周部,以包围静电卡盘23的方式配置有聚焦环28。聚焦环28起到调整晶片W的周边外部区域的等离子体状态的作用,起到例如将等离子体扩展得比晶片W还要宽广,提高晶片面内的蚀刻速度的均匀性的作用。
在支承台21a的下部外侧以包围载置台2的方式设置有隔板18。隔板18,使上部室11a内的处理气体经由在隔板18和上部室11a壁部之间形成的空隙流入下部室11b,由此,作为调整处理气体的流动的整流板而起作用。
另外,上部电极31形成为中空状,在其下面例如均匀分散地形成有向处理容器11内分散供给处理气体用的多个气体供给孔32,由此,构成气体喷淋头。上部电极31的上面中央设有气体导入管33,该气体导入管33贯通处理容器11的上面中央,在上游与处理气体供给源35连接。该处理气体供给源35,具有图中未显示的处理气体供给量的控制机构,能够对等离子体处理装置1的处理气体供给量的给断以及增减进行控制。另外,通过将上部电极31固定在上部室11a的壁部,在上部电极31和处理容器11之间形成导电通路。
而且,在上部室11a的周围,在搬入搬出口15的上下,配置有两个多极环磁铁47a、47b。配置多极环磁铁47a、47b,使得多个各向异性段式(segment)柱状磁铁安装成环状磁性体的箱体,邻接的多个段式柱状磁铁彼此之间互相逆向配置。由此,磁力线在邻接的段式柱状磁铁之间形成,从而在上部电极31和下部电极21之间的处理空间的周边部形成磁场,能够将等离子体密闭在处理空间。另外,也可以构成为没有多极环磁铁47a、47b的装置。
通过以上的各装置结构,在等离子体处理装置1的处理容器11(上部室11a)内形成有由下部电极21和上部电极31构成的一对平行平板电极。调整处理容器11内部至指定的压力后,通过导入处理气体,从高频电源41a、41b供给高频电力,处理气体等离子体化,高频流过由下部电极21→等离子体→上部电极31→处理容器11的壁部→大地构成的通路。通过等离子体处理装置1的这种作用,对固定在载置台2上的晶片W实施利用等离子体的蚀刻。
接着,参照图2、图3,详细说明本实施方式涉及的载置台2。另外,在图2所示的载置台2的纵断侧面图中,省略了制冷剂流路26和后部气体的贯通孔25等的说明。
在下部电极21的上面中央部,如图2(a)所示,埋设有电介体层22。电介体层22具有降低在该电介体层22被埋设的区域上的等离子体电位的作用。电介体层22由例如以氧化铝(Al2O3)为主成分的、比介电常数为10的陶瓷所构成。如图2(b)所示,电介体层22具有例如厚度tD=5mm、直径ΦD=240mm的圆盘形状。
接着,就静电卡盘进行说明。如图2(a)所示,静电卡盘23的结构为,例如在喷镀氧化铝等而形成的下面侧和上面侧的绝缘膜23a之间,夹有电极膜。电极膜由电阻率大致为1.0×10-4Ωm的电极材料构成。在本实施方式中,静电卡盘23,如图3(a)所示,由圆形状的第一电极膜23b、以及以经由没有电极膜的隔离区域23c包围第一电极膜23b的方式设置的圆环状第二电极膜23d所构成。即,这些电极膜23b、23d,在载置台2的径向上互相隔离,被分割成多块。这里,譬如第一电极膜23b的直径Φc1=158mm,第二电极膜23d的内径Φc2=162mm,外径Φc3=298mm。
如图2(a)所示,电极膜23b、23d分别连接于高阻抗电路43a、43b,构成高频独立电路,并通过共同的开关44和电阻45连接于高压直流电源46。如果从高压直流电源46向电极膜23b、23d施加高压直流电力,则通过在静电卡盘23的表面生成的库仑力,可将晶片W静电吸附于作为载置面的静电卡盘23上面上。由于高阻抗电路43a、43b相对于供给下部电极21的高频来说,是成为高阻抗的电路(低通滤波器:LPF),而在本实施方式中,第一、第二电极膜23b、23d连接于共同的高压直流电源46,所以这些电极膜23b、23d之间被设置为相对于高频绝缘。而且,使这些电极膜23b、23d相对于高频绝缘的方法并不限于上述例子,例如可以分别在电极膜23b、23d上设置高压直流电源和高阻抗电路(LPF)。另外,两个电极膜23b、23d通过作为电感器成分的电极膜图案连接在一起,例如可以经由高阻抗电路43a仅将外侧的电极膜23连接于高压直流电源46,由此,使各电极膜23b、23d之间相对于高频绝缘。
在层积下部电极21、电介体层22、和静电卡盘23的状态中,电介体层22和静电卡盘23的电极膜23b、23d的位置关系,如图2(b)的纵断面放大图所示,设定电介体层22的外边缘位于比电极膜23b的外边缘更靠外侧的位置。即,如图3(c)所示,如果从载置面侧观察电介体层22相对于晶片W的载置面的垂直投影面和同样地电极膜23b、23d的垂直投影面,则电介体层22的外边缘位于比被分割的电极膜23b、23d之间的隔离区域23c的内边缘更靠外侧的位置。
下面,对上述实施方式涉及的载置台2的作用进行说明。如图4(a)所示,从第一高频电源41a供给并在下部电极21的表面传播的高频电流,其一部分从晶片W的表面向静电卡盘23侧泄漏。此时,埋设在静电卡盘23内的电极膜23b、23d被分割,以在径方向互相隔离的状态被埋设,由此,如图中的箭头所示,高频可能到达电介体层22。在电介体层22被埋设的区域,高频潜入得比其他区域更深,从而能够降低该区域的等离子体的电位。
根据在以上所说明的作用,即使是通过静电卡盘23固定晶片W的这种载置台2,其利用电介体层22降低等离子体电位的作用也不会因电极膜23b、23d的存在而受到损害。由此,在电介体层22的效果没有发挥的情况下成为山状的电场强度分布的峰值因该效果的发挥而能够变得平坦,所以,等离子体中的电子密度能够获得高的面内均匀性,例如能够提高关于蚀刻处理等的等离子体处理的面内均匀性。
在此,为了能够发挥利用电介体层22使电场均匀化的效果,电介体层22的外边缘可以位于比隔离区域23c的内边缘更靠外侧的位置。所以,如图5所示,电介体层22的直径缩短,并且电介体层22的外边缘位于隔离区域23c的内边缘和外边缘之间。这种结构的载置台2也被包括在本发明的技术范围内。
接着,对第二实施方式涉及的载置台2的结构进行说明。第二实施方式,其电介体层22的外边缘位于隔离区域23c内边缘的正下方,这一点与位于比隔离区域23c的内边缘更靠外侧的位置的第一实施方式不同。
具体地说,例如,如图6所示,电介体层22和第一电极膜23b的大小形成为大致相同,且以使这些的中央部一致的方式组装载置台2。结果,电介体层22的外边缘位于隔离区域23c的内边缘的正下方。
如此,如图4(b)中的箭头所示,电介体层22的外边缘正好位于隔离区域23c内边缘的正下方,来自晶片W表面的高频可能到达电介体层22。在埋设有电介体层22的区域,高频潜入得比其他区域深,从而能够降低该区域的等离子体电位。另外,在形成均匀的等离子体这一方面上,静电卡盘23也可以不具有第二电极膜23d。
并且,降低等离子体电位的电介体层可以不限定为一层,如图7所示,例如可如此构成载置台2:在第一电介体层22a的下侧,再埋设第二电介体层22b,且第二电介体层22b的外边缘位于比第一电介体层22a的外边缘更靠内侧的位置。由此,在电介体层的效果没有发挥的情况下成为山状的电场强度分布的峰值增大的区域,高频能够潜入得更深,电场强度的分布能够变得更加平坦。在设置两层电介体层22a、22b的情况下,可分割成三块电极膜23b、23d、23f,隔离区域23c、23e为两个,并且各电介体层22a、22b的外边缘可以位于各隔离区域23c、23e的内边缘的正下方或更靠外侧的位置。而且,层积电介体层的层数也并不限定于两层,可层积三层以上。这种情况下,优选电极膜的分割数目至少比电介体层的层数多一个。
另外,作为实施方式的变形例,如图8所示,可将静电卡盘的电极膜23b形成为在相当于载置台中央的位置形成有孔部的形状,且电介体层22位于该孔部的下方。
并且,电介体层22的构成并不限于上述实施方式所示的圆柱状,例如,如图9(a)所示可形成为半球隆起(dome)状,或如图9(b)所示可形成为圆锥状。如此,通过将电介体层22的厚度设定为周边部小于中央部,使中央部的电场强度弱于周边部,从而能够获得更加平坦的分布。这时,电极膜可被分割为三块以上,且可设置多个隔离区域。
另外,由于一般作为电介体层使用的陶瓷的线膨胀率为2×10-6/℃~11×10-6/℃,所以作为电极的导电体部件的线膨胀率也优选为该范围附近。
[实施方式]
(模拟1)
将如图1所示的平行平板型的等离子体处理装置模型化,进行模拟,推定晶片上的电场强度的分布。
A.模拟条件
电极膜23b、23d的电阻率:1.0×10-6Ωm
晶片W的电阻率:5.0×10-2Ωm
等离子体的电阻率:1.5Ωm
电介体层22的比介电常数ε:10
施加电力:2kW(频率40MHz或100MHz的两个条件)
在上述条件中,对在以下的各实施例、比较例涉及的载置台2的载置面上载置的晶片W的半径方向的电场强度分布进行模拟。
(实施例1)
如图10(a)所示,对载置台2进行模拟,该载置台具有与在第二实施方式中所说明的结构相同的结构。
在这里,第一电极膜23b的直径ΦC1=158mm,第二电极膜23d的内径ΦC2=162mm、外径ΦC3=298mm,电介体层的直径ΦD=158mm。
(实施例2)
如图10(b)所示,对载置台2进行模拟,该载置台具有与在第一实施方式中所说明的结构相同的结构。
在此,第一电极膜23b、第二电极膜23d的大小与实施例1相同,电介体层22的直径ΦD=240mm。
(比较例1)
如图10(c)所示,对载置台2进行模拟,该载置台没有埋设电介体层22,且静电卡盘23的电极膜23b没有被分割。
(比较例2)
如图10(d)所示,对载置台2进行模拟,该载置台虽然埋设有电介体层22,但电极膜23b没有被分割。而且,电介体层22的直径ΦD=160mm。
(比较例3)
如图10(e)所示,对载置台2进行模拟,虽然电极膜23b、23d与第一实施例和第二实施例同样被分割,但是,由于电介体层22的直径小于电极膜23b,所以电介体层22的外边缘位于比隔离区域23c的内边缘更靠内侧的位置。
这里,第一电极膜23b、第二电极膜23d的大小与实施例1相同,电介体层22的直径ΦD=100mm。
B.模拟结果
各实施例、比较例中的电场强度分布的模拟结果如图11所示。图11(a)是施加的高频的频率为40MHz时的模拟结果。图11(b)是频率为100MHz时的结果。各图的横轴表示在以“0”为晶片W中央的情况下,从中央到半径方向的距离(mm)。纵轴表示“比电场强度(=模拟结果得到的各位置的电场强度E/所有位置的模拟结果的最大值Emax)”。关于各模拟结果,以三角形(△)对实施例1进行作图,分别以倒三角形对实施例2进行作图,以菱形(◇)对比较例1进行作图,以四角形(■)对比较例2进行作图,以圆形(●)对比较例3进行作图。
根据模拟的结果,在没有埋设电介体层22的比较例1中,频率无论是40MHz还是100MHz,其电场强度分布都是晶片W的中央区域的电场强度成为最大(图11(a)、(b)的(◇))。另外,虽然埋设有电介体层22但没有分割电极膜23b的比较例2(■)和虽然电极膜23b、23d被分割但电介体层22的直径小于电极膜23b的比较例3(●)的模拟结果,也和比较例1相同,其电场强度分布都是晶片W的中央区域的电场强度成为最大。这个结果说明,通过在晶片W和电介体层22之间设置静电卡盘的电极膜23b,电介体层22被遮住,通过电介体层22降低等离子体电位的作用无法发挥。
与这些比较例相对的是,在相当于第二实施方式的实施例1的模拟结果中,在高频的频率为40MHz的情况下,在距离晶片W中央120mm左右的外边缘的附近区域,成为电场强度达到最大的电场强度分布(图11(a)的(△))。另外,在高频的频率为100MHz的情况下,在晶片W的中央区域和距离晶片W中央100mm左右的外边缘的附近区域这两个区域,电场强度达到最大(图11(b)的(△))。另外,相当于第一实施方式的实施例2的模拟结果也是,各频率(40MHz、100MHz)中,成为与实施例1大致相同的电场分布(图11(a)、(b)的)。
在实施例1、2的模拟结果中,看不到比较例1~3中的那种只有晶片W的中央区域的电场强度高的电场强度分布。这表示,即使在晶片W和电介体层22之间存在着静电卡盘的电极膜23b,也能够从等离子体看出通过隔离区域23c埋设在下部电极21的电介体层22,从而能够发挥降低埋设有电介体层22的区域的等离子体的电位的作用。
(实验1)
制作具有与(模拟1)的实施例1、2以及比较例2、3所示的结构相同结构的载置台2,调查各载置台2的结构的不同对于实际的等离子体处理的影响。
A.实验方法
在实验中,使用如图1所示的平行平板型等离子体处理装置,其安装有图10中的实施例1、2以及比较例2、3所示的各载置台2。然后,将涂有抗蚀剂膜的晶片W载置于载置台2的载置面,产生等离子体,进行抗蚀剂膜的灰化处理。处理容器11内的压力为7Pa(5mTorr),处理气体为O2气体(以100sccm供给),用于等离子体生成的高频,其频率为100MHz、2kW。进行规定时间的灰化处理后,在晶片W的指定测量点测量抗蚀剂膜的厚度,计算每单位时间的灰化速度。
B.实验结果
图12是在晶片W的各测定点上从实验结果算出的灰化速度的曲线图。图12(a)、(b)分别表示与比较例2、比较例3的载置台2相关的实验结果,图12(c)、(d)分别表示与实施例1、实施例2的载置台2相关的实验结果。在此,在图10(a)所示的方向上设定坐标轴的情况下,各曲线图的横轴表示,从晶片W的中央到X轴方向(面对着图的左右方向,右侧为正)以及Y轴方向(面对着图,从近前向里侧的方向,里侧为正)的距离[mm]。纵轴表示灰化速度[nm/min]。关于各实验结果,以菱形(◆)对X轴方向的灰化速度进行作图,以三角(△)对Y轴方向的灰化速度进行作图。另外,各图中所记载的数值,表示各实验条件中的灰化速度的平均值和相对于该平均值的实验结果的相对变化幅度[%]。
根据实验结果,在全部条件(比较例2、比较例3、实施例1、实施例2)中,见不到因X轴和Y轴的轴方向的不同而引起的灰化速度的差异,灰化速度相对于晶片W的中央在径向上对称地分布。如图12(a)、(b)所示,在比较例2、比较例3的实验结果中,成为晶片W的中央区域的灰化速度最大的分布。这是因为,电极膜23b没有被分割,隔离区域23c没有形成,由此,成为从等离子体无法看出电介体层22的状态,从而无法发挥利用电介体层22降低等离子体的电位的作用。
与此相对的是,如图12(c)、(d)所示,在实施例1、实施例2的实验结果中,在晶片W的中央区域,灰化速度的峰值并不存在。并且,灰化速度的变化幅度与比较例2和比较例3(27.6%~28.5%)相比,大概降低为一半(12.7~14.7%)。这是因为,趋势与上述各实施例的电场强度分布的模拟结果一致,即使在晶片W和电介体层22之间存在静电卡盘的电极膜23b,也能够从等离子体看出经由隔离区域23c埋设于下部电极21的电介体层22,从而发挥出降低埋设有电介体层22的区域的等离子体电位的作用,所以得到在电介体层22的效果没有发挥的情况下成为山状的电场强度分布的峰值也能够被平坦化的结果。另外,得到这种效果的条件并不限定于施加频率为模拟或实验中所示范的频率的高频电力的情况。例如,在施加频率为13MHz或27MHz的高频电力的情况下,也能够得到同样的效果。
Claims (7)
1.一种等离子体处理装置用的载置台,其用于在载置面上载置被处理基板,特征在于,包括:
导电体部件,连接于高频电源,兼作为等离子体生成用或等离子体中的离子引入用的电极;
电介体层,以覆盖该导电体部件的上面中央部的方式设置,用于使通过被处理基板向等离子体施加的高频电场均匀;和
静电卡盘,层积在该电介体层上,以高频能够通过其间的方式埋设着在载置台的径向上互相隔离并分割为多个的电极膜,其中,
所述电介体层的外边缘,位于被分割的电极膜间的隔离区域内部边缘的正下方或更靠外侧的位置,
被分割的电极膜相对于高频相互绝缘。
2.如权利要求1所述的等离子体处理装置用的载置台,其特征在于:
所述电介体层,以越往下外边缘越位于内侧的方式层积多层,
所述电极膜的分割数目,比电介体层的层数至少多一个。
3.一种等离子体处理装置用的载置台,其用于在载置面上载置被处理基板,特征在于,包括:
导电体部件,连接于高频电源,兼作为等离子体生成用或等离子体中的离子引入用的电极;
电介体层,以覆盖该导电体部件的上面中央部的方式设置,用于使通过被处理基板向等离子体施加的高频电场均匀;以及
静电卡盘,层积在该电介体层上,以高频能够通过的方式埋设着在对应于载置台中央部的位置形成有孔部的电极膜,其中,
所述电介体层,位于该孔部的下方。
4.如权利要求1~3中任一项所述的等离子体处理装置用的载置台,其特征在于:
所述电介体层形成为圆柱状。
5.如权利要求1~3中任一项所述的等离子体处理装置用的载置台,其特征在于:
所述电介体层的厚度在周边部小于中央部。
6.如权利要求1~3中任一项所述的等离子体处理装置用的载置台,其特征在于:
从所述高频电源供给的高频的频率为13MHz以上。
7.一种等离子体处理装置,其特征在于,包括:
对被处理基板进行等离子体处理的处理容器;
将处理气体导入该处理容器的处理气体导入部;
设置在所述处理容器内的如权利要求1~6中任一项所述的等离子体处理装置用的载置台;
以与该载置台相对的方式设置在该载置台的上方侧的上部电极;和
用于对所述处理容器内进行真空排气的单元。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006217871 | 2006-08-10 | ||
JP2006217871A JP5233092B2 (ja) | 2006-08-10 | 2006-08-10 | プラズマ処理装置用の載置台及びプラズマ処理装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101123200A CN101123200A (zh) | 2008-02-13 |
CN100593234C true CN100593234C (zh) | 2010-03-03 |
Family
ID=39085458
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200710140387A Expired - Fee Related CN100593234C (zh) | 2006-08-10 | 2007-08-10 | 等离子体处理装置用的载置台以及等离子体处理装置 |
Country Status (4)
Country | Link |
---|---|
JP (1) | JP5233092B2 (zh) |
KR (1) | KR100924855B1 (zh) |
CN (1) | CN100593234C (zh) |
TW (1) | TWI397121B (zh) |
Families Citing this family (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6111524A (en) | 1995-11-09 | 2000-08-29 | Vehicle Enhancement Systems, Inc. | Systems and methods for identifying tractor/trailers and components thereof |
TWI425591B (zh) * | 2008-04-02 | 2014-02-01 | Ap Systems Inc | 基板組合裝置 |
CN102150237A (zh) * | 2008-07-14 | 2011-08-10 | 联合太阳能奥沃尼克有限责任公司 | 用于提高在基底上所加工材料均匀性的沉积装置和使用该装置的方法 |
KR101058748B1 (ko) * | 2008-09-19 | 2011-08-24 | 주식회사 아토 | 정전척 및 그 제조방법 |
JP5142914B2 (ja) * | 2008-09-25 | 2013-02-13 | 東京エレクトロン株式会社 | 載置台及びプラズマ処理装置 |
JP2010080717A (ja) * | 2008-09-26 | 2010-04-08 | Tokyo Electron Ltd | プラズマ処理装置用の載置台 |
CN101740298B (zh) * | 2008-11-07 | 2012-07-25 | 东京毅力科创株式会社 | 等离子体处理装置及其构成部件 |
JP5186394B2 (ja) * | 2009-01-06 | 2013-04-17 | 東京エレクトロン株式会社 | 載置台及びプラズマエッチング又はアッシング装置 |
JP5683822B2 (ja) | 2009-03-06 | 2015-03-11 | 東京エレクトロン株式会社 | プラズマ処理装置及びプラズマ処理装置用の電極 |
JP5361457B2 (ja) * | 2009-03-06 | 2013-12-04 | 東京エレクトロン株式会社 | プラズマ処理装置及びプラズマ処理装置用の電極 |
JP2011228436A (ja) * | 2010-04-19 | 2011-11-10 | Hitachi High-Technologies Corp | プラズマ処理装置およびプラズマ処理方法 |
CN102867723B (zh) * | 2011-07-04 | 2015-09-16 | 中微半导体设备(上海)有限公司 | 一种等离子体处理装置的载置台及对应等离子体处理装置 |
CN103165380B (zh) * | 2011-12-15 | 2016-07-06 | 中微半导体设备(上海)有限公司 | 一种降低射频耦合的等离子体处理装置及载置台 |
CN103227085B (zh) * | 2012-01-31 | 2015-12-09 | 中微半导体设备(上海)有限公司 | 一种用于等离子体处理装置的载片台 |
CN103227083B (zh) * | 2012-01-31 | 2015-08-12 | 中微半导体设备(上海)有限公司 | 一种用于等离子体处理装置的载片台 |
CN102789949B (zh) * | 2012-02-01 | 2015-06-24 | 中微半导体设备(上海)有限公司 | 一种等离子反应器 |
KR102330281B1 (ko) * | 2015-06-15 | 2021-11-25 | 세메스 주식회사 | 정전 척 및 이를 포함하는 기판 처리 장치 |
JP6570993B2 (ja) * | 2015-12-16 | 2019-09-04 | 東京エレクトロン株式会社 | プラズマ処理装置 |
CN111575680B (zh) * | 2020-06-28 | 2022-05-03 | 云谷(固安)科技有限公司 | 一种等离子化学气相沉积设备 |
KR102259949B1 (ko) * | 2020-09-09 | 2021-06-02 | 주식회사 미코세라믹스 | 서셉터 및 그 제조 방법 |
CN117577574B (zh) * | 2023-11-22 | 2024-05-17 | 苏州众芯联电子材料有限公司 | 一种静电卡盘结构及其制作工艺 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04236449A (ja) * | 1991-01-21 | 1992-08-25 | Fuji Electric Co Ltd | 静電チャック |
JPH06177081A (ja) * | 1992-12-04 | 1994-06-24 | Tokyo Electron Ltd | プラズマ処理装置 |
JPH08186094A (ja) * | 1994-12-28 | 1996-07-16 | Sumitomo Metal Ind Ltd | プラズマ処理装置 |
GB9711273D0 (en) * | 1997-06-03 | 1997-07-30 | Trikon Equip Ltd | Electrostatic chucks |
US5978202A (en) * | 1997-06-27 | 1999-11-02 | Applied Materials, Inc. | Electrostatic chuck having a thermal transfer regulator pad |
US6538872B1 (en) * | 2001-11-05 | 2003-03-25 | Applied Materials, Inc. | Electrostatic chuck having heater and method |
JP4472372B2 (ja) * | 2003-02-03 | 2010-06-02 | 株式会社オクテック | プラズマ処理装置及びプラズマ処理装置用の電極板 |
JP4364667B2 (ja) * | 2004-02-13 | 2009-11-18 | 東京エレクトロン株式会社 | 溶射部材、電極、およびプラズマ処理装置 |
JP4943085B2 (ja) * | 2006-08-10 | 2012-05-30 | 東京エレクトロン株式会社 | 静電チャック装置及びプラズマ処理装置 |
JP4943086B2 (ja) * | 2006-08-10 | 2012-05-30 | 東京エレクトロン株式会社 | 静電チャック装置及びプラズマ処理装置 |
JP4855177B2 (ja) * | 2006-08-10 | 2012-01-18 | 住友大阪セメント株式会社 | 静電チャック装置 |
-
2006
- 2006-08-10 JP JP2006217871A patent/JP5233092B2/ja not_active Expired - Fee Related
-
2007
- 2007-08-09 KR KR1020070080166A patent/KR100924855B1/ko active IP Right Grant
- 2007-08-09 TW TW096129447A patent/TWI397121B/zh not_active IP Right Cessation
- 2007-08-10 CN CN200710140387A patent/CN100593234C/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP5233092B2 (ja) | 2013-07-10 |
JP2008042115A (ja) | 2008-02-21 |
KR20080014660A (ko) | 2008-02-14 |
TW200826187A (en) | 2008-06-16 |
KR100924855B1 (ko) | 2009-11-02 |
TWI397121B (zh) | 2013-05-21 |
CN101123200A (zh) | 2008-02-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100593234C (zh) | 等离子体处理装置用的载置台以及等离子体处理装置 | |
CN100501965C (zh) | 等离子体处理装置用的载置台及等离子体处理装置 | |
JP4753276B2 (ja) | プラズマ処理方法及びプラズマ処理装置 | |
TWI814837B (zh) | 電漿處理裝置及電漿處理裝置的射頻電源之控制方法 | |
JP4584565B2 (ja) | プラズマ処理装置及びプラズマ処理方法 | |
TWI542259B (zh) | Plasma processing device | |
JP4482308B2 (ja) | プラズマ処理装置及びプラズマ処理方法 | |
US20080073032A1 (en) | Stage for plasma processing apparatus, and plasma processing apparatus | |
JP5233093B2 (ja) | プラズマ処理装置用の載置台及びプラズマ処理装置 | |
JP2009170509A (ja) | ヒータ内蔵静電チャックを備えたプラズマ処理装置 | |
US20100078129A1 (en) | Mounting table for plasma processing apparatus | |
US20080041312A1 (en) | Stage for plasma processing apparatus, and plasma processing apparatus | |
CN101113514B (zh) | 基底处理设备 | |
JP2017502489A (ja) | 高周波アプリケータを有する回転可能な基板支持体 | |
JP2013105664A (ja) | 高周波アンテナ回路及び誘導結合プラズマ処理装置 | |
US8741098B2 (en) | Table for use in plasma processing system and plasma processing system | |
JP2014099585A (ja) | プラズマ処理装置 | |
JP2007049133A (ja) | 基板処理装置 | |
TWI772200B (zh) | 溫度控制裝置及溫度控制方法 | |
JP2011119708A (ja) | 基板保持装置、及び、プラズマ処理装置 | |
TW201447963A (zh) | 感應耦合電漿處理裝置 | |
JP3814176B2 (ja) | プラズマ処理装置 | |
WO2008140012A1 (ja) | ドライエッチング装置及びドライエッチング方法 | |
CN101211687A (zh) | 电感耦合线圈及应用该线圈的电感耦合等离子体装置 | |
TW202036651A (zh) | 控制方法及電漿處理裝置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20100303 Termination date: 20160810 |