CH671661A5 - - Google Patents

Download PDF

Info

Publication number
CH671661A5
CH671661A5 CH4673/86A CH467386A CH671661A5 CH 671661 A5 CH671661 A5 CH 671661A5 CH 4673/86 A CH4673/86 A CH 4673/86A CH 467386 A CH467386 A CH 467386A CH 671661 A5 CH671661 A5 CH 671661A5
Authority
CH
Switzerland
Prior art keywords
frequency
signal
phase
oscillator
memory
Prior art date
Application number
CH4673/86A
Other languages
English (en)
Inventor
Eric Paneth
Original Assignee
Int Mobile Machines
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=25283546&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=CH671661(A5) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Int Mobile Machines filed Critical Int Mobile Machines
Publication of CH671661A5 publication Critical patent/CH671661A5/fr

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J1/00Frequency-division multiplex systems
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/22Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using more than one loop
    • H03L7/23Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using more than one loop with pulse counters or frequency dividers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/22Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using more than one loop

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Superheterodyne Receivers (AREA)
  • Transmitters (AREA)
  • Transceivers (AREA)
  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)

Description

DESCRIPTION La présente invention concerne un synthétiseur pour système radiotéléphonique communiquant des signaux d'information sur une voie ayant une fréquence affectée, ce synthétiseur produisant un signal à la fréquence affectée et étant combiné avec une mémoire morte stockant une multitude de jeux de premiers et seconds signaux associés à des fréquences prédéterminées différentes pouvant être affectées.
La présente invention appartient au domaine général de la synthèse des fréquences et concerne plus particulièrement un synthétiseur de fréquence perfectionné destiné à être utilisé dans un système radiotéléphonique dans lequel des signaux d'information sont transmis par une voie à laquelle on a affecté une fréquence.
Les synthétiseurs de fréquence comprennent typiquement une ou plusieurs boucles à blocage de phase pour la production d'un signal ayant une fréquence donnée. On utilise de multiples boucles interdépendantes, à blocage de phase, pour améliorer la résolution en fréquence.
Dans un système de radiotéléphonie, il est souhaitable d'avoir la possibilité d'affecter une émission donnée à l'une d'une multitude de voies ayant des fréquences différentes.
Dans les synthétiseurs de fréquence typiques qu'on trouve dans le commerce, la fréquence est affectée par un réglage manuel des commandes, par exemple par des boutons-poussoirs, etc. Mais, un système de radiotéléphonie comprend typiquement un nombre d'abonnés bien supérieur aux voies de fréquence disponibles, et on préfère que la fréquence pour une émission donnée soit affectée automatiquement en conformité avec la disponibilité.
De plus, lorsqu'on utilise un synthétiseur de fréquence typique qu'on trouve dans le commerce dans un système de radiotéléphonie, un bruit de phase et un bruit électronique dû à l'effet microphonique sont introduits dans le synthétiseur de fréquence. L'expression «effet microphonique» désigne l'induction de signaux électriques à la suite d'ondes sonores telles que celle qui sont introduites par des vibrations mécaniques, par exemple les vibrations dues aux ventilateurs de refroidissement.
Pour remedier aux inconvénients des synthétiseurs connus de l'art antérieur la présente invention propose un synthétiseur du type comme mentionné plus haut, qui est en outre caractérisé en ce qu'il comprend
— une première boucle à blocage de phase pour produire un signal de sortie à une fréquence comprise dans une première gamme prédéterminée comportant la multitude de fréquences
5
10
15
20
25
30
35
40
45
50
55
60
65
3
671 661
pouvant être affectées en réponse à la combinaison d'un premier signal de fréquence de référence ayant une fréquence prédéterminée et d'un signal de fréquence de référence ayant une fréquence comprise dans une seconde gamme prédéterminée et provenant d'une seconde boucle de phase, où la première boucle à blocage de phase comporte un premier filtre passe-bande ayant une bande passante destinée à rendre minimaux le bruit de phase et le bruit électronique dû à l'effet microphonique;
— une seconde boucle à blocage de phase pour produire un troisième signal de fréquence de référence à l'intérieur d'une troisième gamme prédéterminée en réponse à une combinaison d'un premier signal en provenance de la mémoire morte associée à une fréquence donnée pouvant être affectée et un quatrième signal de fréquence de référence ayant une fréquence prédéterminée, où la seconde boucle à blocage de phase comporte un second filtre passe-bande passante ayant une bande passante destinée à rendre minimaux le bruit de phase et le bruit électronique dû à l'effet microphonique; et
— un premier diviseur de fréquence couplé à la mémoire morte pour diviser la fréquence du signal de sortie en provenance de la seconde boucle à blocage de phase pour une quantité indiquée par un second signal en provenance de la mémoire morte associée à la fréquence donnée pouvant être affectée afin de fournir le second signal de fréquence de référence à la première boucle à blocage de phase.
La présente invention prévoit une combinaison d'un synthétiseur de fréquence et d'une mémoire morte dans un système de radiotéléphonie, dans laquelle le synthétiseur de fréquence produit automatiquement un signal ayant une fréquence affectée à l'intérieur d'une gamme prédéterminée de fréquences pouvant être affectées, en réponse à des signaux stockés dans la mémoire morte qui sont associés à des fréquences différentes pouvant être affectées à l'intérieur de la gamme prédéterminée.
Le synthétiseur de fréquence dans la combinaison de la présente invention comporte un filtre ayant une bande passante, qui est destinée à rendre minimaux le bruit de phase et le bruit électronique dû à l'effet microphonique.
Plus spécifiquement, la mémoire morte stocke une multitude de jeux des premiers et seconds signaux associés à des fréquences prédéterminées différentes pouvant être affectées, et le synthétiseur comporte une première boucle à blocage de phase connectée à une seconde boucle à blocage de phase pour améliorer la résolution en fréquence. La première boucle à blocage de phase peut comporter un premier oscillateur piloté par tension (OPT) pour produire un signal de sortie à une fréquence comprise dans une première gamme prédéterminée comportant la multitude de fréquences pouvant être affectées, un mélangeur pour mélanger le signal de sortie provenant du premier OPT avec un premier signal de fréquence de référence ayant une fréquence prédéterminée qui peut être obtenu à partir d'un signal de fréquence de référence commune, un filtre passe-bas pour laisser passer le produit basse fréquence provenant du mélangeur; un premier comparateur de phase pour comparer le produit basse fréquence transmis à un second signal de fréquence de référence ayant une fréquence comprise dans une seconde gamme prédéterminée et provenant d'une seconde boucle à blocage de phase, et pour fournir un premier signal de tension indiquant le résultat de la comparaison; et un premier filtre passe-bande pour laisser passer le premier signal de tension vers le premier oscillateur OPT afin de commander ce premier oscillateur, dans lequel la bande passante du premier filtre passe-bande est destinée à rendre minimaux le bruit de phase et le bruit électronique dû à l'effet microphonique. La seconde boucle à blocage de phase peut comporter un second oscillateur piloté par tension, afin de produire un troisième signal de fréquence de référence compris dans une troisième gamme prédéterminée; un deuxième diviseur de fréquence couplé à la mémoire morte pour diviser la fréquence du signal de sortie en provenance du second OPT par une quantité indiquée par un premier signal provenant de la mémoire morte associée à une fréquence donnée pouvant être affectée; un second comparateur de phase pour comparer le signal de sortie divisé provenant du second OPT à un quatrième signal de fréquence de référence ayant une fréquence prédéterminée qui peut être obtenu à partir du signal de fréquence de référence commune et pour fournir un second signal de tension indiquant le résultat de la comparaison; et un second filtre passe-bande pour laisser passer le second signal de tension vers le second OPT afin de commander ce second OPT, dans lequel la bande passante du second filtre passe-bande est destinée à rendre minimaux le bruit de phase et le bruit électronique dû à l'effet microphonique. Le premier diviseur de fréquence, qui est couplé à la mémoire morte peut être prévu pour diviser la fréquence du signal de sortie en provenance du second OPT.
La présente invention sera bien comprise lors de la description suivante faite en liaison avec les dessins ci-joints dans lesquels:
la figure 1 est un schéma sous forme de blocs de la combinaison d'une mémoire morte et d'un synthétiseur selon la présente invention;
la figure 2 est un diagramme schématique du circuit du filtre passe-bande dans la première boucle à blocage de phase du synthétiseur représenté en figure 1;
la figure 3 est un diagramme schématique du circuit du filtre passe-bande dans la seconde boucle à blocage de phase du synthétiseur représenté en figure 1.
En figure 1, le mode de réalisation préféré de la combinaison selon la présente invention, comporte une mémoire morte 10, une première boucle 12 à blocage de phase, une seconde boucle 14 à blocage de phase, un diviseur de fréquence variable 16, un premier diviseur de fréquence fixe 18, un second diviseur de fréquence fixe 20, un filtre passe-bande 22 et un multiplicateur de fréquence 24.
La mémoire morte 10 est une mémoire morte programmable. La mémoire morte programmable 10 stocke une multitude de jeux de premiers et seconds signaux associés à des fréquences différentes prédéterminées pouvant être affectées. La fréquence particulière devant être affectée est déterminée par un ordinateur (non représenté) dans le système de radiotéléphonie, ordinateur qui adresse la mémoire morte programmable 10 pour avoir accès au jeu des signaux associés à la fréquence affectée.
La première boucle 12 à blocage de phase comporte un premier oscillateur piloté par tension 26, un mélangeur 28, un filtre passe-bas 30, un comparateur de phase 32 et un premier filtre passe-bande 34.
La seconde boucle 14 à blocage de phase comporte un second oscillateur piloté par tension 36, un diviseur de fréquence variable 38, un comparateur de phase 40, et un second filtre passe-bande 42.
Un signal de fréquence de référence commun est fourni sur une ligne 44 provenant d'une source (non représentée) à l'intérieur du système de radiotéléphonie. Dans le mode de réalisation préféré, la fréquence de référence commune du signal présent sur la ligne 44 est 80 MHz. (La fréquence et les paramètres des composants décrits ici sont ceux qui sont applicables dans un mode spécifique préféré de réalisation de la présente invention. Il est clair que des paramètres différents s'appliqueront à des variantes de réalisation de la présenten invention.)
Le premier diviseur de fréquence fixe 18 divise le signal de fréquence de référence commune de 80 MHz de la ligne 44 par cinq pour fournir un signal de 16 MHz sur une ligne 46 aboutissant au second diviseur de fréquence 20 et sur une ligne 48 reliée au filtre passe-bande 22. Chaque diviseur de fréquence 16, 18, 20, 38 peut comporter une ou plusieurs unités discrètes de division de fréquence. Lorsqu'une multitude d'unités discrètes de division de fréquence sont incorporées dans un diviseur s
10
15
20
25
30
35
40
45
50
55
60
65
671 661
de fréquence, les unités discrètes sont connectées en série et le diviseur du diviseur de fréquence est le produit des diviseurs des unités discrètes de division de fréquence connectées en série.
Le filtre passe-bande 22 a une bande passante très étroite, centrée à 48 MHz, pour transmettre à une ligne 50 le troisième harmonique du signal 16 MHz présent de la ligne 48.
Le multiplicateur de fréquence 24 multiplie la fréquence du signal de la ligne 50 par neuf afin de fournir un signal de fréquence de référence de 432 MHz sur une ligne 52. Le multiplicateur de fréquence 24 peut comporter deux unités de multiplication de fréquence connectées en série qui ont chacune un multiplicateur par trois.
Le second diviseur de fréquence fixe 20 divise le signal de 16 MHz de la ligne 46 par quarante afin de produire un signal de référence de fréquence à 400 KHz sur une ligne 54.
S'agissant de la première boucle 12 à blocage de phase, le premier oscillateur piloté par tension 26 produit un premier signal de sortie à une fréquence comprise dans la gamme allant de 433,825 MHz à 439,650 MHz en conformité avec le niveau d'un premier signal de tension reçu par l'entrée OPT sur une ligne 58. Les fréquences prédéterminées pouvant être affectées de cette gamme sont séparées incrémentiellement de 25 KHz.
Le mélangeur 28 mélange le signal de sortie présent sur la ligne 56 en provenance du premier oscillateur piloté par tension au signal ayant la fréquence de référence de 432 MHz de la ligne 52 pour fournir sur une ligne 60 un spectre de produits du mélangeur.
Le filtre passe-bas 30 fait passer le produit basse fréquence entre le mélangeur 28 et une ligne 62. Le filtre passe-bas a une fréquence de coupure de 11 MHz et laisse passer un produit se trouvant dans une gamme de fréquence comprise entre 1,825 MHz et 7,650 MHz.
Le premier comparateur de phase 32 compare le produit basse fréquence transmit de la ligne 62 à un signal de fréquence de référence d'une ligne 64 ayant une fréquence comprise dans une gamme allant de 1,518 MHz à 8 MHz. Le signal de référence de la ligne 64 provient de la seconde boucle 14 à blocage de phase. Le premier comparateur de phase 32 fournit un premier signal de tension sur une ligne 66 pour indiquer le résultat de la comparaison.
Le premier filtre passe-bande 34 transmet le premier signal de tension au premier oscillateur 26 via la ligne 58 pour commander ce premier oscillateur. La bande passante du premier filtre 34 est destinée à rendre minimaux le bruit de la phase et le bruit électronique dû à l'effet microphonique en faisant appel à une technique de fourniture d'une grande largeur de bande, comme cela est connu de l'homme du métier. La bande passante du filtre 34 est comprise entre environ 200 KHz et 350 KHz. Le schéma du circuit du premier filtre passe-bande 34 est représenté en figure 2. Le filtre passe-bande de la figure 2 comporte un amplificateur opérationnel Al, qui est la moitié d'un circuit intégré d'amplificateur opérationnel double du modèle dit NE5532. Les valeurs des autres composants du filtre de la figure 2 sont indiquées dans le tableau I suivant:
TABLEAU I
RI 8,06 Kohms, 1%, 1/10 W R2 2,0 Kohms, 1%, 1/10 W R3 2,0 Kohms, 1%, 1/10 W
R4 8,06 Kohms, 1%, 1/10 W Cl 0,1 p.f C2 56 pf C3 56 pf C4 0,1 |if
S'agissant de la seconde boucle 14 à blocage de phase, le second oscillateur piloté par tension 36 produit un signal de fréquence de référence sur une ligne 68 à l'intérieur d'une gamme prédéterminée en conformité avec le niveau d'un second signal de tension fourni par une ligne 70 à l'entrée du second oscillateur 36.
Le diviseur de fréquence variable 38 est couplé à la mémoire morte programmable 10 pour diviser la fréquence du signal de sortie présent sur la ligne 68 et provenant du second oscillateur 36 par une quantité indiquée par un premier signal d'une ligne 71 en provenance de la mémoire morte programmable 10 associée à une fréquence affectée donnée.
Le second comparateur de phase 40 compare le signal de sortie divisé de la ligne 72 à un signal de référence de fréquence de 400 KHz présent sur la ligne 54 et fournit un second signal de tension représentatif du résultat de la comparaison sur une ligne 74.
Le second filtre passe-bande 42 transmet le second signal de tension de la ligne 74 du second oscillateur 36 via la ligne 70 de manière à commander ce second oscillateur. La bande passante du second filtre 42 est destinée à rendre minimaux le bruit de phase et le bruit électronique dû à l'effet microphonique par une technique de fourniture d'une grande largeur de bande comme cela est connu de l'homme du métier. La bande passante du filtre 42 est comprise entre environ 200 KHz et 350 KHz. Le schéma du circuit clu second filtre 42 est représenté en figure 3. Le filtre de la figure 3 comporte un amplificateur opérationnel A2, qui est la moitié d'un circuit intégré d'amplificateur opérationnel double du modèle NE5532. Les valeurs des autres composants du filtre de la figure 3 sont indiquées dans le tableau II suivant:
TABLEAU II
R5
8,06 Kohms, 1%, 1/10
W
R6
2,0 Kohms, 1%, 1/10
W
R7
2,0 Kohms, 1%, 1/10
W
R8
8,06 Kohms, 1%, 1/10
W
C5
0,1 nf
C6
200 pf
C7
200 pf
es
0,1 nf
Le diviseur de fréquence variable 16 est couplé à la mémoire morte programmable 10 pour diviser la fréquence du signal de sortie sur la ligne 68 provenant du second oscillateur piloté par tension 36 par une quantité indiquée par un second signal d'une ligne 76 en provenance de la mémoire morte programmable 10 associée à la fréquence donnée affectée afin de fournir le signal de fréquence de référence de la ligne 64 au premier comparateur de phase 32.
La présente invention n'est pas limitée aux exemples de réalisation qui viennent d'être décrits, elle est au contraire susceptible de modifications et de variantes qui apparaîtront à l'homme de l'art.
4
S
10
15
20
25
30
35
40
45
50
55
V
1 feuille dessins

Claims (4)

671 661
1. Synthétiseur pour système radiotéléphonique communiquant des signaux d'information sur une voie ayant une fréquence affectée, ce synthétiseur produisant un signal à la fréquence affectée et étant-combiné avec une mémoire morte stockant une multitude de jeux de premiers et seconds signaux associés à des fréquences prédéterminées différentes pouvant être affectées, caractérisé en ce qu'il comprend:
— une première boucle à blocage de phase (12) pour produire un signal de sortie (56) à une fréquence comprise dans une première gamme prédéterminée comportant la multitude de fréquence pouvant être affectées en réponse à la combinaison d'un premier signal de fréquence de référence (62) ayant une fréquence prédéterminée et d'un second signal de fréquence de référence (64) ayant une fréquence comprise dans une seconde gamme prédéterminée et provenant d'une seconde boucle à blocage de phase (14), où la première boucle à blocage de phase (12) comporte un premier filtre passe-bande (34) ayant une bande passante destinée à rendre minimaux le bruit de phase et le bruit électronique dû à l'effet microphonique;
— une seconde boucle à blocage de phase (14) pour produire un troisième signal de fréquence de référence (68) à l'intérieur d'une troisième gamme prédéterminée en réponse à une combinaison d'un premier signal (17) en provenance de la mémoire morte (10) associée à une fréquence donnée pouvant être affectée et un quatrième signal de fréquence de référence (54) ayant une fréquence prédéterminée, où la seconde boucle à blocage de phase (14) comporte un second filtre passe-bande passante (42) ayant une bande passante destinée à rendre minimaux le bruit de phase et le bruit électronique dû à l'effet microphonique; et
— un diviseur de fréquence (16) couplé à la mémoire morte (10) pour diviser la fréquence du signal de sortie (68) en provenance de la seconde boucle à blocage de phase (14) pour une quantité indiquée par un second signal (76) en provenance de la mémoire morte (10) associée à la fréquence donnée pouvant être affectée afin de fournir le second signal de fréquence de référence (64) à la première boucle à blocage de phase (12).
2. Synthétiseur selon la revendication 1, caractérisé en ce que
— la première boucle de blocage de phase (12) comporte:
— un premier oscillateur piloté par tension (26) pour produire un signal de sortie (56) à une fréquence comprise dans une première gamme prédéterminée incluant la multitude de fréquence pouvant être affectées;
— un mélangeur (28) pour mélanger le signal de sortie (56) du premier oscillateur (26) à un premier signal de fréquence de référence (52);
— un premier comparateur de phase (32) pour comparer un produit (60) en provenance du mélangeur (28) au second signal de fréquence de référence (64) ayant une fréquence comprise dans une seconde gamme prédéterminée et provenant de la seconde boucle à blocage de phase (14), et pour fournir un premier signal de tension (66) indiquant le résultat de la comparaison;
— le premier filtre passe-bande (34) transmettant le premier signal de tension (66) au premier oscillateur (26) afin de commander cet oscillateur;
— la seconde boucle à blocage de phase (14) comportant:
— un second oscillateur piloté par tension (36) pour produire un troisième signal de fréquence de référence (72) à l'intérieur d'une troisième gamme prédéterminée;
— un deuxième diviseur de fréquence (38) couplé à la mémoire morte (10) pour diviser la fréquence du signal de sortie (68) en provenance du second oscillateur (36) par une quantité indiquée par un premier signal (71) provenant de la mémoire morte (10) associé à une fréquence donnée pouvant être affectée;
— un second comparateur de phase (40) pour comparer le signal de sortie divisé en provenance du second oscillateur (36) à un quatrième signal de fréquence de référence (54) pour fournir un second signal de tension (74) indiquant le résultat de la comparaison; et
— un second filtre passe-bande (42) pour transmettre le second signal de tension (74) au second oscillateur (36) afin de commander ce second oscillateur,
— le premier diviseur de fréquence (16) couplé à la mémoire morte (10) divisant la fréquence du signal de sortie (68) en provenance du second oscillateur (36).
2
REVENDICATIONS
3. Synthétiseur selon la revendication 2, caractérisé en ce que le premier signal de fréquence de référence (62) et le quatrième signal de fréquence de référence (54) comportent une fréquence prédéterminée qui est obtenue à partir d'un signal de fréquence de référence commune.
4. Synthétiseur selon l'une quelconque des revendications 1 à 3, caractérisé en ce que la mémoire morte (10) est une mémoire morte programmable.
CH4673/86A 1986-03-18 1986-11-21 CH671661A5 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US06/840,908 US4785260A (en) 1986-03-18 1986-03-18 Frequency synthesizer for broadcast telephone system having multiple assignable frequency channels

Publications (1)

Publication Number Publication Date
CH671661A5 true CH671661A5 (fr) 1989-09-15

Family

ID=25283546

Family Applications (1)

Application Number Title Priority Date Filing Date
CH4673/86A CH671661A5 (fr) 1986-03-18 1986-11-21

Country Status (26)

Country Link
US (1) US4785260A (fr)
JP (1) JPH0785537B2 (fr)
KR (1) KR900002695B1 (fr)
CN (1) CN1007397B (fr)
AT (1) AT400787B (fr)
AU (1) AU570859B2 (fr)
BE (1) BE905821A (fr)
BR (1) BR8701214A (fr)
CA (1) CA1257337A (fr)
CH (1) CH671661A5 (fr)
DE (1) DE3640555C2 (fr)
DK (1) DK175646B1 (fr)
ES (1) ES2004164A6 (fr)
FI (1) FI90608C (fr)
FR (1) FR2597684B1 (fr)
GB (1) GB2188201B (fr)
HK (1) HK66290A (fr)
IL (1) IL80496A (fr)
IN (1) IN169257B (fr)
IT (1) IT1205753B (fr)
MX (1) MX164954B (fr)
MY (1) MY101551A (fr)
NL (1) NL8700646A (fr)
NO (1) NO864619L (fr)
SE (1) SE467902B (fr)
SG (1) SG11590G (fr)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4862107A (en) * 1986-03-18 1989-08-29 International Mobile Machines Corporation Frequency synthesizer for broadcast telephone system having multiple assignable frequency channels
US4825448A (en) * 1986-08-07 1989-04-25 International Mobile Machines Corporation Subscriber unit for wireless digital telephone system
DE3914990A1 (de) * 1989-05-06 1990-11-08 Ako Werke Gmbh & Co Strahlungsheizeinrichtung
FI895068A0 (fi) * 1989-10-25 1989-10-25 Telenokia Oy Frekvenssyntetisator.
JP2864143B2 (ja) * 1990-03-20 1999-03-03 富士通株式会社 信号検出回路
KR930008433B1 (ko) * 1991-05-15 1993-08-31 금성일렉트론 주식회사 듀얼 위상동기 루프의 락 검출장치
US5144254A (en) * 1991-09-30 1992-09-01 Wilke William G Dual synthesizer including programmable counters which are controlled by means of calculated input controls
US5301366A (en) * 1992-04-07 1994-04-05 Rockwell International Corporation High performance frequency tuning with low cost synthesizer
ES2060536B1 (es) * 1992-11-30 1995-06-01 Alcatel Standard Electrica Sintetizador de frecuencias.
US5317284A (en) * 1993-02-08 1994-05-31 Hughes Aircraft Company Wide band, low noise, fine step tuning, phase locked loop frequency synthesizer
US5317285A (en) * 1993-02-26 1994-05-31 Motorola, Inc. Frequency synthesizer employing a continuously adaptive phase detector and method
US5354893A (en) * 1993-07-30 1994-10-11 The University Of Delaware CMS/SiO2 /Al2 O3 catalysts for improved selectivity in the synthesis of amines from methanol and/or dimethyl ether and ammonia
JP3000360U (ja) * 1994-01-21 1994-08-09 株式会社船井電機研究所 通信機器用基準信号生成回路
FR2745138B1 (fr) * 1996-02-16 1998-05-07 Thomson Multimedia Sa Dispositif de correction de bruit de phase dans un recepteur numerique
DE19747735C2 (de) * 1997-10-29 2003-04-30 Infineon Technologies Ag Frequenzsynthesizer für ein Mobilfunkendgerät
FR2791213B1 (fr) * 1999-03-16 2001-05-25 Sagem Dispositif et procede d'emission dans un telephone mobile
US8705680B2 (en) * 2006-06-29 2014-04-22 Nippon Telegraph And Telephone Corporation CDR circuit
FR2913151A1 (fr) * 2007-06-26 2008-08-29 Thomson Licensing Sas Procede de limitation des perturbations dues a la microphonie dans le dispositifs d'emission reception radio frequence

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3435367A (en) * 1967-08-24 1969-03-25 Bendix Corp Digitally controlled frequency synthesizer
US3546617A (en) * 1968-11-26 1970-12-08 Rca Corp Digital frequency synthesizer
GB1303631A (fr) * 1969-03-01 1973-01-17
NL163396C (nl) * 1974-04-22 1980-08-15 Philips Nv Meerkanaalgenerator.
JPS527613A (en) * 1975-07-09 1977-01-20 Oki Electric Ind Co Ltd Afc system
JPS5254356A (en) * 1975-10-30 1977-05-02 Toshiba Corp Pahse-synchronized variable frequency oscillator
JPS5358A (en) * 1976-06-24 1978-01-05 Yaesu Musen Kk Fast responding pll oscillating circuit
DE2741351C2 (de) * 1977-09-14 1983-12-08 Wandel & Goltermann Gmbh & Co, 7412 Eningen Digital einstellbarer Frequenzerzeuger mit mehreren Oszillatoren
FR2412981A1 (fr) * 1977-12-23 1979-07-20 Adret Electronique Synthetiseur de frequence a boucles multiples d'asservissement de phase, agence de facon a eviter toute discontinuite de frequence ou d'amplitude dans une large gamme de variation de frequence
GB2045556B (en) * 1979-03-06 1983-08-03 Racal Dana Instr Ltd Frequency synthesizers
US4234929A (en) * 1979-09-24 1980-11-18 Harris Corporation Control device for a phase lock loop vernier frequency synthesizer
GB2079552B (en) * 1980-07-02 1984-02-01 Philips Electronic Associated Double phase lock loop
JPS5854740A (ja) * 1981-09-28 1983-03-31 Nec Corp 周波数シンセサイザ
JPS58189632U (ja) * 1982-06-11 1983-12-16 アイコム株式会社 周波数シンセサイザ
US4511859A (en) * 1982-08-30 1985-04-16 At&T Bell Laboratories Apparatus for generating a common output signal as a function of any of a plurality of diverse input signals
US4551689A (en) * 1983-02-25 1985-11-05 Comtech Telecommunications Corp. RF Local oscillator with low phase noise

Also Published As

Publication number Publication date
KR870009563A (ko) 1987-10-27
ES2004164A6 (es) 1988-12-16
NL8700646A (nl) 1987-10-16
US4785260A (en) 1988-11-15
CN87101989A (zh) 1987-11-18
JPH0785537B2 (ja) 1995-09-13
NO864619L (no) 1987-09-21
IT8747728A0 (it) 1987-03-16
IN169257B (fr) 1991-09-21
FI90608C (fi) 1994-02-25
DK175646B1 (da) 2005-01-03
GB2188201B (en) 1989-12-06
CN1007397B (zh) 1990-03-28
SE467902B (sv) 1992-09-28
FI864927A0 (fi) 1986-12-02
ATA36487A (de) 1995-07-15
DE3640555C2 (de) 1997-05-15
IL80496A0 (en) 1987-02-27
FR2597684A1 (fr) 1987-10-23
AT400787B (de) 1996-03-25
KR900002695B1 (ko) 1990-04-23
IL80496A (en) 1990-04-29
AU6429886A (en) 1987-10-01
NO864619D0 (no) 1986-11-19
HK66290A (en) 1990-08-31
BR8701214A (pt) 1987-12-29
IT1205753B (it) 1989-03-31
FR2597684B1 (fr) 1990-12-14
CA1257337A (fr) 1989-07-11
GB8627430D0 (en) 1986-12-17
SG11590G (en) 1990-07-06
DK128787A (da) 1987-09-19
BE905821A (fr) 1987-05-27
DE3640555A1 (de) 1987-09-24
JPS62242421A (ja) 1987-10-23
SE8604662L (sv) 1987-09-19
FI90608B (fi) 1993-11-15
DK128787D0 (da) 1987-03-13
AU570859B2 (en) 1988-03-24
MY101551A (en) 1991-12-17
MX164954B (es) 1992-10-09
FI864927A (fi) 1987-09-19
SE8604662D0 (sv) 1986-10-31
GB2188201A (en) 1987-09-23

Similar Documents

Publication Publication Date Title
CH671661A5 (fr)
EP0513313B1 (fr) Procede de recalage des oscillateurs locaux d'un recepteur et dispositif pour la mise en uvre du procede
US4346477A (en) Phase locked sampling radio receiver
FR2481549A1 (fr) Dispositif de synthese et de demodulation combinees pour recepteurs d'ondes modulees en frequence et recepteur le comportant
US7521974B2 (en) Translational phase locked loop using a quantized interpolated edge timed synthesizer
FR2497425A1 (fr) Synthetiseur de frequence a multiplicateur fractionnaire
EP0142440A2 (fr) Dispositif de génération d'une fréquence fractionnaire d'une fréquence de référence
FR2798019A1 (fr) Synthetiseur de frequences a boucle de phase
US5752175A (en) Frequency synthesizer for V/UHF wideband receiver
KR20020065467A (ko) 유리 주파수 신시사이저
JPH03505959A (ja) デジタル差動位相変調デコーダ
EP1482635B1 (fr) Chaîne d'émission réception et procédé d'émission
US6825729B2 (en) Frequency synthesizer with sigma-delta modulation
US4831339A (en) Oscillator having low phase noise
EP1710916B1 (fr) Boucle à asservissement de phase
US4862107A (en) Frequency synthesizer for broadcast telephone system having multiple assignable frequency channels
FR2486735A1 (fr) Synthetiseurs de frequence
GB2039430A (en) Telecommunications- receiving equipment
US6806746B1 (en) Direct frequency synthesizer for offset loop synthesizer
US4217661A (en) Audio signal transmission system and method incorporating automatic frequency correction
EP0715401B1 (fr) Dispositif diviseur de fréquence
JPH02503357A (ja) チャープ後方散乱フィルタ
EP1071250B1 (fr) Dispositif d'émission radioélectrique
JP2770841B2 (ja) デジタル周波数変調器
JPH06224957A (ja) 無線送信器

Legal Events

Date Code Title Description
PL Patent ceased