CH623669A5 - - Google Patents

Download PDF

Info

Publication number
CH623669A5
CH623669A5 CH1599473A CH1599473A CH623669A5 CH 623669 A5 CH623669 A5 CH 623669A5 CH 1599473 A CH1599473 A CH 1599473A CH 1599473 A CH1599473 A CH 1599473A CH 623669 A5 CH623669 A5 CH 623669A5
Authority
CH
Switzerland
Prior art keywords
signals
generator
generators
output
circuits
Prior art date
Application number
CH1599473A
Other languages
German (de)
English (en)
Inventor
H C Werner Dr Ullmann
Renato Dr Derighetti
Umberto Gagliati
Original Assignee
Agie Ag Ind Elektronik
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Agie Ag Ind Elektronik filed Critical Agie Ag Ind Elektronik
Priority to CH1599473A priority Critical patent/CH623669A5/de
Priority to FR7416547A priority patent/FR2251052B1/fr
Priority to DE2423276A priority patent/DE2423276C3/de
Priority to BE144405A priority patent/BE815136A/fr
Priority to IT29115/74A priority patent/IT1030775B/it
Priority to ZA00747098A priority patent/ZA747098B/xx
Priority to SE7413900A priority patent/SE396263B/xx
Priority to US05/521,632 priority patent/US3961270A/en
Priority to GB48299/74A priority patent/GB1492806A/en
Priority to JP49130085A priority patent/JPS5079680A/ja
Priority to BR9551/74A priority patent/BR7409551A/pt
Publication of CH623669A5 publication Critical patent/CH623669A5/de

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/16Error detection or correction of the data by redundancy in hardware
    • G06F11/1675Temporal synchronisation or re-synchronisation of redundant processing components
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/003Modifications for increasing the reliability for protection
    • H03K19/00392Modifications for increasing the reliability for protection by circuit redundancy

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • Computing Systems (AREA)
  • Mathematical Physics (AREA)
  • Safety Devices In Control Systems (AREA)
  • Control Of Stepping Motors (AREA)
  • Hardware Redundancy (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
CH1599473A 1973-11-14 1973-11-14 CH623669A5 (fr)

Priority Applications (11)

Application Number Priority Date Filing Date Title
CH1599473A CH623669A5 (fr) 1973-11-14 1973-11-14
FR7416547A FR2251052B1 (fr) 1973-11-14 1974-05-14
DE2423276A DE2423276C3 (de) 1973-11-14 1974-05-14 Generatoranordnung zum Erzeugen von Ausgangssignalen zum Steuern von redundanten Systemen
BE144405A BE815136A (fr) 1973-11-14 1974-05-16 Generateur servant a engendrer des signaux de sortie qui commandent des signaux de sortie de systemes redondants
IT29115/74A IT1030775B (it) 1973-11-14 1974-11-05 Generatore per l emissione de segnali in uscita atti a controllare sistemi aridondanza
ZA00747098A ZA747098B (en) 1973-11-14 1974-11-05 Apparatus comprising a plurality of separate parts, and control apparatus for producing synchronising control signals for said separate parts
SE7413900A SE396263B (sv) 1973-11-14 1974-11-06 Generatoranordning for alstring av utgangssignaler for styrning av reduntanta system
US05/521,632 US3961270A (en) 1973-11-14 1974-11-07 Apparatus comprising a plurality of separate parts, and control apparatus for producing synchronizing control signals for said separate parts
GB48299/74A GB1492806A (en) 1973-11-14 1974-11-07 Apparatus comprising a plurality of separate parts and control apparatus for producing timing pulses for said separate parts
JP49130085A JPS5079680A (fr) 1973-11-14 1974-11-13
BR9551/74A BR7409551A (pt) 1973-11-14 1974-11-13 Gerador aperfeicoado para produzir sinais de saida que comandam sistemas redundantes

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CH1599473A CH623669A5 (fr) 1973-11-14 1973-11-14

Publications (1)

Publication Number Publication Date
CH623669A5 true CH623669A5 (fr) 1981-06-15

Family

ID=4413638

Family Applications (1)

Application Number Title Priority Date Filing Date
CH1599473A CH623669A5 (fr) 1973-11-14 1973-11-14

Country Status (11)

Country Link
US (1) US3961270A (fr)
JP (1) JPS5079680A (fr)
BE (1) BE815136A (fr)
BR (1) BR7409551A (fr)
CH (1) CH623669A5 (fr)
DE (1) DE2423276C3 (fr)
FR (1) FR2251052B1 (fr)
GB (1) GB1492806A (fr)
IT (1) IT1030775B (fr)
SE (1) SE396263B (fr)
ZA (1) ZA747098B (fr)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4019143A (en) * 1976-05-10 1977-04-19 Bell Telephone Laboratories, Incorporated Standby apparatus for clock signal generators
US4239982A (en) * 1978-06-14 1980-12-16 The Charles Stark Draper Laboratory, Inc. Fault-tolerant clock system
DE3023624C1 (de) * 1980-06-24 1981-10-01 Siemens AG, 1000 Berlin und 8000 München Taktgebareanordnung zum Erzeugen von Stauerimpulsen fuer ein redundantes Datenverarbeitungssystem
JPS6030898B2 (ja) * 1981-05-15 1985-07-19 テクトロニクス・インコ−ポレイテツド ロジツク・アナライザの入力装置
DE3225429A1 (de) * 1982-07-07 1984-01-12 Siemens AG, 1000 Berlin und 8000 München Taktgeberanordnung fuer ein redundantes steuersystem
NL8203921A (nl) * 1982-10-11 1984-05-01 Philips Nv Multipel redundant kloksysteem, bevattende een aantal onderling synchroniserende klokken, en klokschakeling voor gebruik in zo een kloksysteem.
US4733353A (en) * 1985-12-13 1988-03-22 General Electric Company Frame synchronization of multiply redundant computers
EP0306211A3 (fr) * 1987-09-04 1990-09-26 Digital Equipment Corporation Système synchronisé à double calculateur
US5185877A (en) * 1987-09-04 1993-02-09 Digital Equipment Corporation Protocol for transfer of DMA data
US4798976A (en) * 1987-11-13 1989-01-17 International Business Machines Corporation Logic redundancy circuit scheme
US4932040A (en) * 1987-12-07 1990-06-05 Bull Hn Information Systems Inc. Bidirectional control signalling bus interface apparatus for transmitting signals between two bus systems
US4977581A (en) * 1988-08-18 1990-12-11 Unisys Corporation Multiple frequency clock system
US5163138A (en) * 1989-08-01 1992-11-10 Digital Equipment Corporation Protocol for read write transfers via switching logic by transmitting and retransmitting an address
US5068780A (en) * 1989-08-01 1991-11-26 Digital Equipment Corporation Method and apparatus for controlling initiation of bootstrap loading of an operating system in a computer system having first and second discrete computing zones
US5251227A (en) * 1989-08-01 1993-10-05 Digital Equipment Corporation Targeted resets in a data processor including a trace memory to store transactions
DE69027491T2 (de) * 1989-08-01 1997-02-06 Digital Equipment Corp Verfahren zur Softwarefehlerbehandlung
US5153881A (en) * 1989-08-01 1992-10-06 Digital Equipment Corporation Method of handling errors in software

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3025508A (en) * 1958-07-28 1962-03-13 Sperry Rand Corp Variation of high speed redundancy check generator
US3538344A (en) * 1968-05-03 1970-11-03 Itt Synchronized starting of redundant digital dividers
US3737674A (en) * 1970-02-05 1973-06-05 Lorain Prod Corp Majority logic system
DE2046140C2 (de) * 1970-09-18 1981-12-24 Bodenseewerk Gerätetechnik GmbH, 7770 Überlingen Schaltungsanordnung zur redundanten Signalübertragung bei einem Flugregler
DE2216591B1 (de) * 1972-04-06 1973-08-09 Siemens Ag, 1000 Berlin U. 8000 Muenchen Einrichtung zum Melden und Sperren einer simultanen Befehlsgabe mehrerer Steuerbefehlsgeber einer Ablaufsteuerung

Also Published As

Publication number Publication date
SE7413900L (fr) 1975-05-15
US3961270A (en) 1976-06-01
IT1030775B (it) 1979-04-10
FR2251052A1 (fr) 1975-06-06
ZA747098B (en) 1975-11-26
JPS5079680A (fr) 1975-06-28
DE2423276A1 (de) 1975-05-22
DE2423276C3 (de) 1979-03-15
FR2251052B1 (fr) 1979-05-25
SE396263B (sv) 1977-09-12
DE2423276B2 (de) 1976-08-26
BE815136A (fr) 1974-09-16
BR7409551A (pt) 1976-05-25
GB1492806A (en) 1977-11-23

Similar Documents

Publication Publication Date Title
CH623669A5 (fr)
DE2258917B2 (de) Regelvorrichtung mit mindestens zwei parallelen signalkanaelen
DE2555603C2 (de) Sicherheitsschaltung
DE2655443C3 (de) Vervielfachte Zeitsteuerung zum Erzeugen von Zeitsignalen für Installationen mit signalverarbeitenden Schaltungen
DE1283002B (de) Steuereinrichtung fuer die Selektion des mittleren Signals aus einer Anzahl von redundanten, unabgeglichenen analogen Eingangssignalen
DE2827443C2 (de) Gesicherte Stromrichteranordnung
EP0708998A1 (fr) Systeme d'alimentation en tension continue fonctionnant en tampon
DE2716517C2 (de) Verfahren und Vorrichtung zur Festlegung eines Tageszeitpunkts
EP2494534B1 (fr) Système de communication de sécurité pour signaler des états du système
DE3633518A1 (de) Getakteter gleichspannungswandler
DE1537532C3 (de) m-aus-n-Schaltung
DE2740704C2 (de) Verfahren zur Überwachung von in parallelen Zweigen angeordneten Stromquellen auf Ausfall
DE2006535A1 (de) Auf einen bestimmten Zählzustand ansprechende Schaltungsanordnung
DE2900631B1 (de) Sicherheits-Ausgabeschaltung
DE2255031C3 (de) Schaltungsanordnung für einen Baustein zum Aufbau fehlersicherer Schutzschaltungen
DE4415940A1 (de) Vorrichtung und Verfahren zur Sicherheitssteuerung mit analogem Leistungsausgang
DE2760102C1 (de) Halteschaltung fuer ein dynamisches Sicherheitssystem
DE102020116889A1 (de) Dreiphasen Boost-Converter mit PFC
DE1538420C (de) Elektronische Regeleinrichtung
DE812943C (de) Sicherheitseinrichtung bei einer gas- oder dampfgefuellten, gesteuerten Entladungsroehre
DE1588750C (de) Verfahren und Einrichtung zur Über tragung von Gleichstrom
DE2110723B2 (de) Verzögerungsglied für ein logisches Wechselspannungssystem
DD142933A1 (de) Schaltungsanordnung zur verhinderung von fehlschaltungen in digitalen transistorbaustufen bei spannungszu-und-abschaltungen
DE1033764B (de) Einrichtung zur Steuerung der Frequenz, der Lastverteilung und der synchronen Uhrzeit in einem elektrischen Verbundnetz
DE3216860A1 (de) Verfahren und anordnung zur impulssteuerung eines hochspannungs-thyristorventils

Legal Events

Date Code Title Description
PL Patent ceased