CH580368A5 - - Google Patents

Info

Publication number
CH580368A5
CH580368A5 CH1082373A CH1082373A CH580368A5 CH 580368 A5 CH580368 A5 CH 580368A5 CH 1082373 A CH1082373 A CH 1082373A CH 1082373 A CH1082373 A CH 1082373A CH 580368 A5 CH580368 A5 CH 580368A5
Authority
CH
Switzerland
Prior art keywords
output
code counter
flip
flop
gate
Prior art date
Application number
CH1082373A
Other languages
English (en)
Original Assignee
Siemens Ag
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from DE19722247653 external-priority patent/DE2247653C3/de
Application filed by Siemens Ag filed Critical Siemens Ag
Publication of CH580368A5 publication Critical patent/CH580368A5/de

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/22Arrangements affording multiple use of the transmission path using time-division multiplexing

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Television Systems (AREA)
  • Time-Division Multiplex Systems (AREA)

Description


  
 



   Der Patentanspruch des Hauptpatentes betrifft eine Schaltungsanordnung zur Ubertragung einer Vielzahl von binär codierten Fernschreibnachrichten, Dauersignalen und Wählsignalen für den Verbindungsaufbau über einen gemeinsamen Übertragungskanal nach dem Zeitmultiplex-Prinzip mit einem festgelegten Zeichenrahmen und schrittweiser Einschachtelung der Fernschreibzeichen in das übertragene   Mul-    tiplexsignal.



   Die Schaltungsanordnung gemäss dem Patentanspruch des Hauptpatentes arbeitet derart, dass in der Sendeschaltung die zu übertragenden binären Signale an einem Zwei-bit Schieberegister anliegen, das von einer hohen Taktfrequenz, die wesentlich höher als die Frequenz der Fernschreibschritte ist, gesteuert wird, dass eine nachfolgende Gatteranordnung die auftretenden Schrittumschläge der zu übertragenden Signale bewertet und einen Phasenordner und einen Codezähler dann in die Ausgangslage zurückstellt, wenn eine Flanke eines Schrittes auftritt und zuvor der Codezäh   ler    seine Endstellung erreicht hat, dass der Phasenordner aus der hohen Taktfrequenz eine Taktimpulsfolge bildet, die die zu übertragenden Signale schrittweise abtastet und die Abtastwerte in eine Kippschaltung einspeichert, deren Ausgang an einem Kanaleingang des Multiplexers anliegt,

   und dass in der Empfangsschaltung eine Kippstufe angeordnet ist, an deren Ausgang die übertragenen Fernschreibzeichen und Dauersignale entstehen, dass der Eingang der Kippstufe an einem Kanal ausgang des Demultiplexers anliegt und die Steuerung mit einem dem Kanal zugeordneten Schrittakt erfolgt.



   Bei einer Ausführungsform werden die zu übertragenden Signale bitweise in das übertragene Multiplexsignal eingeschachtelt. Beim Auftreten eines 1,5fachen Sperrschrittes auf der Sendeseite im zu übertragenden Datensignal kann lediglich ein einfacher Sperrschritt in das Multiplexsignal einige schachtelt werden. Auf der Empfangsseite werden vom Demultiplexer die übertragenen Daten schrittweise ausgegeben, wobei die Abtastung mit dem dem Kanal zugeordneten Schrittakt im Abstand von 20 ms erfolgt. Bei manchen Fernschreibzeichen wird daher ein einfacher Sperrschritt ausgegeben. Vielfach besteht jedoch der Wunsch, auf der Empfangsseite Fernschreibzeichen mit   1,5fachem    Sperrschritt zu erhalten.



   Aufgabe der Erfindung ist es, die Schaltungsanordnung gemäss dem Hauptpatent auf der Empfangsseite so zu erweitern, dass auch bei einem Abtasttaktrhythmus von 20 ms die Ausgabe von Fernschreibzeichen mit 1,5fachem Sperrschritt möglich ist.



   Diese Aufgabe wird dadurch gelöst, dass in der Empfangs schaltung ein Zwei-Bit-Schieberegister am Kanalausgang eines Demultiplexers angeordnet ist, das mit einem dem Kanal zugeordneten Schrittakt steuerbar ist, dass ein   nachfol-    gendes Gatter die Schrittumschläge der empfangenen Signale aufnimmt und einen Phasenordner und einen Codezäh   ler    dann in die Ausgangslage zurückstellt, wenn eine Flanke eines Schrittes auftritt und zuvor der Codezähler seine Endstellung erreicht hat, dass der Codezähler bei der halben Schrittdauer des einfachen Sperrschrittes an einem ersten Ausgang ein Signal abgibt, das die empfangsseitige Abtastung des nächsten Schrittes sperrt, dass der Codezähler nach einer weiteren Sollschrittdauer in seiner Endstellung am zweiten Ausgang ein Signal abgibt,

   das das Gatter für die Rückstellung freigibt und die Abtastung des nächsten Schrittes vorbereitet, und dass bei jeder Rückstellung des Phasenordners nach einer Zeitdauer, die kleiner ist als die halbe Sollschrittdauer, der erste und jeweils im Abstand einer Sollschrittdauer die nachfolgenden aus einer gegen über der Grundfrequenz der Fernschreibschritte hohen Taktfrequenz abgeleiteten Taktimpulse, die den Codezähler und die Kippstufe steuern, am Ausgang des Phasenordners entstehen.



   Die erfindungsgemässe Schaltungsanordnung ermöglicht es, wahlweise Fernschreibzeichen mit einfachem oder 1,5fachem Sperrschritt am Ausgang der Empfangsschaltung abzugeben. Dabei können in der Empfangsschaltung wesentliche Teile der Sendeschaltung sowie ähnliche Baustufen verwendet werden.



   Einzelheiten werden anhand eines vorteilhaften Ausführungsbeispieles der Erfindung, das in der Figur dargestellt ist, erläutert.



   Die Figur zeigt die Empfangsschaltung für einen Kanal der bitweise verschachtelt übertragenen Fernschreibnachrichten. Der Kanalausgang   D1    des Demultiplexers liegt am Eingang eines Zwei-Bit-Schieberegisters, das aus den Kippstufen   Kt    und K2 besteht. Am Steuereingang der Kippstufen liegt ein dem Kanal zugeordneter Schrittakt T2' an. Ein Gatter Gl vergleicht die beiden Ausgänge der Kippstufen und gibt dann ein Ausgangssignal ab, wenn in der ersten Kippstufe   K1    die Startschrittpolarität und in der zweiten Kippstufe die Sperrschrittpolarität eingespeichert ist. Weiterhin ist es erforderlich, dass der Codezähler Z seine Endstellung erreicht hat. Der vom Gatter   G1    abgegebene Impuls stellt den Phasenordner PO und den Codezähler Z in die Ausgangslage zurück.

  Der Phasenordner PO, der als digitaler Frequenzteiler aufgebaut ist, wird mit einer sehr hohen Taktfrequenz   T1    gesteuert und gibt am Ausgang eine Schrit takt impulsfolge T2 ab, die den Codezähler Z und die Kippstufe, an deren Ausgang die Fernschreibzeichen entstehen, steuert.



  Nach der Kippstufe K3 folgt noch eine Ausgangsschaltung AS, die am Ausgang A die Fernschreibzeichen mit der richtigen Spannung abgibt. Der Phasenordner wird bei der Rückstellung so zurückgestellt, dass er nach einer Zeitdauer, die kleiner als die halbe Sollschrittdauer eines Fernschreibzeichens ist, den ersten und im Abstand der Sollschrittdauer die nächsten Taktimpulse abgibt. Die empfangenen Schritte werden vom Ausgang der Kippstufe   K1    über eine Gatteranordnung, die aus den NAND-Gattern G2 und G3 und dem Inverter   Ii    besteht, an die Kippstufe K3 angelegt und deren Polarität beim Auftreten eines Taktimpulses T2 in die Kippstufe K3 eingespeichert. Der Codezähler Z ist als Schieberegister mit acht Stufen ausgebildet. Der Zähler besitzt jedoch bereits an der siebten Registerstufe einen ersten Ausgang.



   Der zweite Ausgang liegt an der achten Registerstufe und ist mit dem Eingang des Gatters Gl verbunden. Während des Zählvorganges erscheint an den beiden Ausgängen ein Signal, das keine Auswirkungen auf die angeschlossenen Schaltstufen hat. Über den Eingang S wird ein Freigabesignal in den Zähler mit dem Schrittakt T2 eingeschoben. In der
Mitte des halben einfachen Sperrschrittes erscheint am er sten Ausgang 7 des Zählers das Signal, das die Gatteranord nung sperrt. Am Ausgang der Gatteranordnung liegt weiter hin das Potential des Sperrschrittes an der Kippstufe K3 an, obwohl inzwischen in der Kippstufe Kl der Startschritt des nachfolgenden Fernschreibzeichens eingegeben wurde. Der nächste Abtastimpuls T2 gibt in die Kippstufe K3 wieder die
Sperrschrittpolarität ein. 

  Bei diesem Abtasttaktimpuls er reicht der Codezähler Z seine Endstellung, so dass am zwei ten Ausgang 8 das Freigabesignal erscheint, das das Gatter
Gl durchschaltet. Der am Ausgang des Gatters   G1    entste hende Impuls stellt den Phasenordner und den Zähler in die
Ruhelage zurück. Gleichzeitig wird auch die Gatteranord nung freigegeben, so dass an der Kippstufe K3 die Start schrittpolarität anliegt. Da jedoch der Phasenordner bereits nach einer Zeit, die kleiner als die halbe Sollschrittdauer eines Fernschreibzeichens ist, den nächsten Taktimpuls T2   lie    fert, wird der Startschritt in seiner zweiten Hälfte noch abge tastet und in die Kippstufe K3 eingegeben. Die nachfolgen  den Schritte werden dann jeweils im Abstand der Sollschrittdauer eines Fernschreibzeichens abgetastet und in die Kippstufe eingegeben. 

  Am Ausgang der Kippstufe K3 entstehen Fernschreibzeichen mit ungefähr 1,5fachem Sperrschritt. 

Claims (1)

  1. PATENTANSPRUCH
    Schaltungsanordnung nach dem Patentanspruch des Hauptpatentes, dadurch gekennzeichnet, dass in einer Empfangsschaltung ein Zwei-Bit-Schieberegister (K1, K2) am Kanalausgang eines Demultiplexers angeordnet ist, das mit einem dem Kanal zugeordneten Schrittakt (T2') steuerbar ist, dass ein nachfolgendes Gatter (G1) die Schrittumschläge der empfangenen Signale aufnimmt und einen Phasenordner (PO) und einen Codezähler (Z) dann in die Ausgangslage zurückstellt, wenn eine Flanke eines Schrittes auftritt und zuvor der Codezähler seine Endstellung erreicht hat, dass der Codezähler bei der halben Schrittdauer des einfachen Sperrschrittes an einem ersten Ausgang (7) ein Signal abgibt, das die empfangsseitige Abtastung des nächsten Schrittes sperrt, dass der Codezähler (Z) nach einer weiteren Sollschrittdauer in seiner Endstellung am zweiten Ausgang (8) ein Signal abgibt,
    das das Gatter (G1) für die Rückstellung freigibt und die Abtastung des nächsten Schrittes vorbereitet, und dass bei jeder Rückstellung des Phasenordners (PO) nach einer Zeitdauer, die kleiner ist als die halbe Sollschrittdauer, der erste und jeweils im Abstand einer Sollschrittdauer die nachfolgenden aus einer gegenüber der Grundfrequenz der Fernschreibschritte hohen Taktfrequenz (T1) abge leiteten Taktimpulse (T2), die den Codezähler (Z) und eine Kippstufe (K3) steuern, am Ausgang des Phasenordners entstehen.
    UNTERANSPRÜCHE 1. Schaltungsanordnung nach Patentanspruch, dadurch gekennzeichnet, dass der Codezähler (Z) bei der halben Schrittdauer des einfachen Sperrschrittes über den ersten Ausgang eine Gatteranordnung (G2, G3, 11), die die empfangenen Fernschreibzeichen schrittweise an die Kippstufe (K3) zur Abtastung anlegt, sperrt, dass das Ausgangssignal der Gatteranordnung bis zum Zeitpunkt, in dem der Codezähler seine Endstellung erreicht, an der Kippstufe (K3) anliegt, und dass nach der Rückstellung des Codezählers am Ausgang der Gatteranordnung die Polarität des Startschrittes an der Kippstufe (K3) anliegt.
    2. Schaltungsanordnung nach Patentanspruch, dadurch gekennzeichnet, dass der Phasenordner (PO) nach der Rückstellung in den Ausgangszustand nach einer Zeitdauer, die kleiner als die halbe Sollschrittdauer eines Fernschreibzeichens ist, den ersten Taktimpuls abgibt, der den binären Zustand des ersten Schrittes des nächsten Fernschreibzeichens in die Kippstufe (K3) eingibt.
    3. Schaltungsanordnung nach den Unteransprüchen 1 und 2, dadurch gekennzeichnet, dass als Phasenordner (PO) ein Frequenzteiler und als Codezähler (Z) ein Schieberegister angeordnet ist, und dass der Codezähler beim Erreichen der siebten Registerstufe am ersten Ausgang (7) und beim Erreichen der achten Registerstufe am zweiten Ausgang (8) ein Signal abgibt.
CH1082373A 1972-09-28 1973-07-25 CH580368A5 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19722247653 DE2247653C3 (de) 1972-08-21 1972-09-28 Schaltungsanordnung zur Übertragung einer Vielzahl von binärcodierten Fernschreibnachrichtensignalen, Dauersignalen und Wählsignalen zwischen Signalsendern und Signalempfängern

Publications (1)

Publication Number Publication Date
CH580368A5 true CH580368A5 (de) 1976-09-30

Family

ID=5857655

Family Applications (1)

Application Number Title Priority Date Filing Date
CH1082373A CH580368A5 (de) 1972-09-28 1973-07-25

Country Status (6)

Country Link
JP (1) JPS4973006A (de)
AT (1) AT341591B (de)
BE (1) BE805461R (de)
CH (1) CH580368A5 (de)
IT (1) IT1043902B (de)
SE (1) SE387028B (de)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5812780B2 (ja) * 1975-03-17 1983-03-10 日本電気株式会社 調歩同期回路

Also Published As

Publication number Publication date
BE805461R (fr) 1974-03-28
IT1043902B (it) 1980-02-29
ATA695773A (de) 1977-06-15
SE387028B (sv) 1976-08-23
JPS4973006A (de) 1974-07-15
AT341591B (de) 1978-02-10

Similar Documents

Publication Publication Date Title
DE2530812C3 (de) Digitales Impulsübertragungsverfahren für eine Infrarot-Fernbedienung
DE1923805B2 (de) Einrichtung zur Feststellung und Korrektur von Fehlern in einem übertragungssystem für codierte Daten
DE2055356B2 (de) Rastersynchronisierschaltung fuer digitale kommunikationssysteme
DE2231825A1 (de) Dekodierschaltung fuer binaersignale
DE2431519C3 (de) Schaltung zur Wiedergewinnung von mittels Pulsfrequenzmodulation aufgezeichneter Daten
DE2004296A1 (de)
EP0225587B1 (de) Schaltungsanordnung zum Regenerieren und Synchronisieren eines digitalen Signales
DE1199313B (de) Schaltungsanordnung zum Wahrnehmen und Korrigieren von Datensignalverzerrungen
CH580368A5 (de)
DE3042394A1 (de) Codierer/decodierer
DE1814618A1 (de) Zeitmultiplex-Fernsprechuebertragungssystem
DE2247653C3 (de) Schaltungsanordnung zur Übertragung einer Vielzahl von binärcodierten Fernschreibnachrichtensignalen, Dauersignalen und Wählsignalen zwischen Signalsendern und Signalempfängern
DE2456178A1 (de) Schaltungsanordnung fuer eine automatische verstaerkungsreglung fuer codierte daten
DE1286088B (de) Impulsgenerator fuer die Erzeugung von Impulsfolgen mit wahlweise einstellbarer Betriebsart
DE2242639B2 (de) Zeitmultiplex-telegrafie-system fuer zeichenweise verschachtelung
DE2241089C3 (de) Schaltungsanordnung zur Übertragung einer Vielzahl von binär codierten Fernschreibnachrichtensignalen, Dauersignalen und Wählsignalen zwischen Signalsendern und Signalempfängern
DE2030763C3 (de) Codewandler zur Umwandlung eines ternären Codes mit beschränkter Disparität in einen binären Code
EP0193235B1 (de) Korrelator
DE2511056B1 (de) Schaltungsanordnung zur empfangsseitigen stopschrittverlaengerung bei zeichenrahmen-gebundener zeitmultiplex-datenuebertragung
DE2744942A1 (de) Nachrichtenuebertragungssystem mit einer sende- und empfangseinrichtung
DE1905180B2 (de) Schaltungsanordnung zur tastengesteuerten elektronischen parallelen abgabe von telegrafischen impulsen
DE2343654C3 (de) Schaltungsanordnung zum Festlegen einer Zeitpunktfolge zum Abfragen eines zweiwertigen Signales
DE1762503C3 (de) Schaltungsanordnung zum Bewerten und Erkennen einer bestimmten Zeichenfolge
DE2045116C3 (de) Synchronisiereinrichtung für wenigstens zwei gleich ausgebildete und mit gleicher Taktfrequenz betriebene rückgekoppelte Schieberegister
DE1937646C (de) Schaltungsanordnung zur Übertragung von binären Informationsworten, bei der in einer Empfangseinrichtung Taktsignale mit den ankommenden binären Signalen synchronisiert werden

Legal Events

Date Code Title Description
PL Patent ceased