WO2022118535A1 - 半導体モジュールおよびその製造方法 - Google Patents
半導体モジュールおよびその製造方法 Download PDFInfo
- Publication number
- WO2022118535A1 WO2022118535A1 PCT/JP2021/037355 JP2021037355W WO2022118535A1 WO 2022118535 A1 WO2022118535 A1 WO 2022118535A1 JP 2021037355 W JP2021037355 W JP 2021037355W WO 2022118535 A1 WO2022118535 A1 WO 2022118535A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- semiconductor
- semiconductor module
- module according
- chip
- frame
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 185
- 238000000034 method Methods 0.000 title claims description 69
- 238000004519 manufacturing process Methods 0.000 title claims description 28
- 239000000758 substrate Substances 0.000 claims abstract description 29
- 229920005989 resin Polymers 0.000 claims description 107
- 239000011347 resin Substances 0.000 claims description 107
- 238000007789 sealing Methods 0.000 claims description 25
- 239000011521 glass Substances 0.000 claims description 23
- 239000000945 filler Substances 0.000 claims description 7
- 239000005394 sealing glass Substances 0.000 claims description 7
- 239000003566 sealing material Substances 0.000 claims description 6
- 239000002184 metal Substances 0.000 claims description 4
- 229910052751 metal Inorganic materials 0.000 claims description 4
- 238000003384 imaging method Methods 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 25
- 238000005516 engineering process Methods 0.000 description 23
- 239000004840 adhesive resin Substances 0.000 description 15
- 229920006223 adhesive resin Polymers 0.000 description 15
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 15
- 239000000463 material Substances 0.000 description 11
- 230000000694 effects Effects 0.000 description 10
- 239000003795 chemical substances by application Substances 0.000 description 9
- 230000000875 corresponding effect Effects 0.000 description 7
- 239000003822 epoxy resin Substances 0.000 description 5
- 229920000647 polyepoxide Polymers 0.000 description 5
- 239000000853 adhesive Substances 0.000 description 4
- 230000001070 adhesive effect Effects 0.000 description 4
- 230000015572 biosynthetic process Effects 0.000 description 4
- 239000000919 ceramic Substances 0.000 description 4
- 239000010949 copper Substances 0.000 description 4
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 3
- 229910052710 silicon Inorganic materials 0.000 description 3
- 239000010703 silicon Substances 0.000 description 3
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 2
- 230000000903 blocking effect Effects 0.000 description 2
- 239000007767 bonding agent Substances 0.000 description 2
- 239000011248 coating agent Substances 0.000 description 2
- 238000000576 coating method Methods 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- 238000004049 embossing Methods 0.000 description 2
- 239000010408 film Substances 0.000 description 2
- 230000017525 heat dissipation Effects 0.000 description 2
- 230000001681 protective effect Effects 0.000 description 2
- 239000004593 Epoxy Substances 0.000 description 1
- ISWSIDIOOBJBQZ-UHFFFAOYSA-N Phenol Chemical compound OC1=CC=CC=C1 ISWSIDIOOBJBQZ-UHFFFAOYSA-N 0.000 description 1
- 241000872198 Serjania polyphylla Species 0.000 description 1
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 1
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 1
- 230000003321 amplification Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000004140 cleaning Methods 0.000 description 1
- 238000000748 compression moulding Methods 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 230000002596 correlated effect Effects 0.000 description 1
- 238000009713 electroplating Methods 0.000 description 1
- 230000020169 heat generation Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000000465 moulding Methods 0.000 description 1
- 229920003986 novolac Polymers 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 230000001151 other effect Effects 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000003449 preventive effect Effects 0.000 description 1
- 238000007639 printing Methods 0.000 description 1
- 238000005070 sampling Methods 0.000 description 1
- 229910052709 silver Inorganic materials 0.000 description 1
- 239000004332 silver Substances 0.000 description 1
- 229910000679 solder Inorganic materials 0.000 description 1
- 239000002904 solvent Substances 0.000 description 1
- 125000006850 spacer group Chemical group 0.000 description 1
- 229910001220 stainless steel Inorganic materials 0.000 description 1
- 239000010935 stainless steel Substances 0.000 description 1
- 238000000427 thin-film deposition Methods 0.000 description 1
- 238000002834 transmittance Methods 0.000 description 1
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 1
- 230000037303 wrinkles Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14601—Structural or functional details thereof
- H01L27/1462—Coatings
- H01L27/14623—Optical shielding
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14601—Structural or functional details thereof
- H01L27/14618—Containers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14601—Structural or functional details thereof
- H01L27/14603—Special geometry or disposition of pixel-elements, address-lines or gate-electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14601—Structural or functional details thereof
- H01L27/14632—Wafer-level processed structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14601—Structural or functional details thereof
- H01L27/14634—Assemblies, i.e. Hybrid structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14601—Structural or functional details thereof
- H01L27/14636—Interconnect structures
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/60—Noise processing, e.g. detecting, correcting, reducing or removing noise
- H04N25/62—Detection or reduction of noise due to excess charges produced by the exposure, e.g. smear, blooming, ghost image, crosstalk or leakage between pixels
Definitions
- This technology relates to semiconductor modules. More specifically, the present invention relates to a semiconductor module including an image sensor and a method for manufacturing the same.
- a technique of shading areas other than the pixel area is known in order to prevent flare and ghosts from being generated due to reflection of unnecessary light rays.
- a package in which a protective substrate is provided via a spacer material on a substrate on which a sensor is formed has been proposed (see, for example, Patent Document 1).
- a sensor window opening is provided in the protective substrate to block other light.
- functional components such as logic chips are arranged around the pixel area, light reflection from the functional components occurs, and flare and ghost occur. May occur. Therefore, it may be necessary to further prevent light reflection from the functional component.
- This technology was created in view of this situation, and aims to prevent unnecessary light reflection in semiconductor modules that employ a chip-on-chip structure or a chip-on-wafer structure.
- the present technology has been made to solve the above-mentioned problems, and the first side surface thereof is a wiring arranged on the substrate and electrically connected between the substrate and the substrate.
- a first semiconductor element having a pixel region of an image pickup element on an upper surface opposite to a surface facing the substrate, and a second semiconductor element arranged at a position different from the pixel region on the upper surface of the first semiconductor element.
- a semiconductor module comprising a semiconductor element and a covering portion covering the first and second semiconductor elements from the upper surface for at least a part of a region other than the pixel region, and a method for manufacturing the same. This has the effect of preventing unnecessary light reflection by covering the second semiconductor element arranged on the first semiconductor element with a covering portion.
- the covering portion is a frame having an opening corresponding to the pixel region and attached to the substrate so as to cover the first and second semiconductor elements from the upper surface. good. This has the effect of preventing unnecessary light reflection without hindering the entry of light into the pixel area.
- the frame may be formed of resin or metal.
- the frame may be provided with a hollow structure for a region including the second semiconductor element and the wiring. Further, in this case, a filling portion sealed and filled in the region including the second semiconductor element and the wiring may be further provided. At that time, the filling portion may be formed of a resin.
- the frame may be in contact with the upper surface of the second semiconductor element. This has the effect of blocking the upper surface of the second semiconductor element to prevent reflected light.
- the frame may be textured on the inner wall facing the pixel region. This has the effect of suppressing the reflected light from entering the pixel region.
- the frame may have a tapered structure in which the inner wall facing the pixel region is inclined toward the pixel region. This has the effect of suppressing the reflected light from entering the pixel region.
- a sealing glass bonded to the upper surface of the frame via a sealing material may be further provided.
- the frame may have a recess in the region of the inner wall facing the pixel region that comes into contact with the seal glass. This has the effect of preventing the reflection of light rays due to the light rays hitting the frame.
- the covering portion may be a sealing resin that seals other than the opening corresponding to the pixel region. This has the effect of reducing the size and height of the semiconductor module.
- a sealing glass bonded to the upper surface of the sealing resin via a sealing material may be further provided.
- a transparent resin may be further provided in the opening.
- the covering portion may be a mold resin that covers the back surface and the side surface of the second semiconductor element. This has the effect of preventing the reflected light from the second semiconductor element.
- the mold resin contains a filler.
- the second semiconductor element may be bonded to the first semiconductor element via an underfill, and the fillet of the underfill may be located outside the mold resin.
- the first and second semiconductor elements are semiconductor chips, respectively, and may form a chip-on-chip structure. Further, even if the first semiconductor element is a semiconductor wafer, the second semiconductor element is a semiconductor chip, and the first and second semiconductor elements form a chip-on-wafer structure. good.
- FIG. 1 is a diagram showing an example of the relationship between the image sensor chip 100 and the logic chip 200 in the embodiment of the present technology.
- the image sensor chip 100 is a semiconductor element including an image pickup element.
- the image sensor chip 100 is provided with a pixel region 110 of an image pickup device on the upper surface thereof, and photoelectrically converts incident light to generate a pixel signal based on a signal charge generated according to the amount of received light.
- the image sensor chip 100 is an example of the first semiconductor element described in the claims.
- the logic chip 200 is arranged on the electrode 120 provided at a peripheral position different from the pixel area 110 on the upper surface of the image sensor chip 100.
- the logic chip 200 is a semiconductor element that performs signal processing such as CDS (Correlated Double Sampling), signal amplification, and A / D (Analog-to-Digital) conversion for a pixel signal.
- the logic chip 200 is an example of the second semiconductor element described in the claims.
- These image sensor chips 100 and logic chips 200 have a chip-on-chip (CoC: Chip-on-Chip) structure. That is, it has a structure in which the logic chip 200 is laminated on the upper surface of the image sensor chip 100.
- a chip-on-chip structure is assumed, but a chip-on-wafer (CoW: Chip-on-Wafer) structure may be provided. That is, instead of the image sensor chip 100, a silicon wafer provided with an image sensor may be provided, and the logic chip 200 may be formed on the silicon wafer.
- the image sensor chip 100 includes an input / output pad 130 around it. As will be described later, when the image sensor chip 100 is arranged on the circuit board, a conduction wire (gold wire) is bonded from the input / output pad 130 to the circuit board.
- FIG. 2 is a diagram showing an example of a top view of a semiconductor module according to an embodiment of the present technology.
- the image sensor chip 100 and the logic chip 200 having the above-mentioned chip-on-chip structure are arranged on a substrate, and a frame 400 is provided on the upper surface thereof.
- the frame 400 has a shape that covers the logic chip 200 in order to prevent flare and ghost due to the reflected light from the logic chip 200.
- this frame 400 has an opening corresponding to the pixel region 110, and has a structure in which incident light is incident on the pixel region 110.
- the frame 400 may be provided with a fastening hole 490 for fixing the semiconductor module with screws.
- the frame 400 is an example of the covering portion described in the claims.
- a seal glass 500 is provided on the upper surface of the frame 400, and has a structure sealed by the seal glass 500 in order to protect the image pickup element from the external environment such as water, humidity, and external force.
- the cross-sectional view shown below shows the cross-sectional structure in the A direction in the same figure.
- FIG. 3 is a diagram showing an example of a cross-sectional structure of a semiconductor module according to the first embodiment of the present technology.
- This semiconductor module includes a flat plate circuit board 600.
- the material of the circuit board 600 may be a ceramic substrate, an organic substrate, or a flexible substrate.
- the circuit board 600 is an example of the substrate described in the claims.
- the image sensor chip 100 is adhered onto the circuit board 600 via the die bonding agent 650.
- a logic chip 200 is laminated on the upper surface of the image sensor chip 100 to form a chip-on-chip structure.
- the logic chip 200 which is an active component is mentioned, but a passive component may be laminated.
- a frame 400 is formed on the upper surfaces of the image sensor chip 100 and the logic chip 200 to cover them.
- the frame 400 has an opening on the upper surface of the pixel region 110, and causes incident light to enter the pixel region 110 while preventing reflected light from the logic chip 200.
- the frame 400 uses a resin such as black with low reflection in order to prevent reflection of light rays. Further, another resin such as an epoxy resin may be used as the material of the frame 400. Further, as the material of the frame 400, a metal such as SUS (stainless steel material) or Cu (copper) may be used.
- the seal glass 500 is adhered to the upper surface of the frame 400 via the seal resin 550.
- the seal glass 500 may be made of resin.
- the input / output pad 130 of the image sensor chip 100 and the electrode of the circuit board 600 are electrically connected by a gold wire 190.
- the frame 400 and the circuit board 600 are bonded by the frame adhesive resin 410.
- the frame 400 has a hollow structure and is not in contact with the logic chip 200 and the gold wire 190.
- the region including the logic chip 200 and the gold wire 190 is an air blank region that is not sealed and filled.
- FIG. 4 is a diagram showing an example of the resin reservoir 401 of the frame 400 according to the first embodiment of the present technique.
- a seal resin 550 is used between the upper surface of the frame 400 and the seal glass 500. At that time, a part of the sealing resin 550 may protrude to the opening side of the pixel region 110 and reflect the light rays incident on the opening. Therefore, it is desirable to form the resin reservoir 401. That is, a recess (recess) is provided at the tip of the inner wall of the frame 400 as a resin reservoir 401. As a result, it is possible to prevent the sealing resin 550 from protruding from the inner wall of the frame 400, and to prevent reflection of the light rays due to the light rays hitting the sealing resin 550.
- FIG. 5 is a diagram showing an example of embossing 402 on the inner wall of the frame 400 according to the first embodiment of the present technique.
- the light reflected on the inner wall of the frame 400 may enter the pixel region 110 and cause flare or ghost. Therefore, it is desirable to apply grain processing 402 to the inner wall of the frame 400. That is, by forming a wrinkle pattern on the inner wall of the frame 400, it is possible to suppress the reflected light from being incident on the pixel region 110.
- FIG. 6 is a diagram showing an example of a tapered structure 403 of the inner wall of the frame 400 according to the first embodiment of the present technique.
- the light reflected on the inner wall of the frame 400 may enter the pixel region 110 and cause flare or ghost. Therefore, it is desirable to have a tapered structure in which the inner wall of the frame 400 is inclined toward the pixel region 110. That is, by tilting the angle of the inner wall of the frame 400 to 45 degrees or less with respect to the pixel surface, for example, it is possible to suppress the reflected light from entering the pixel region 110.
- the incident light is prevented from being reflected from the logic chip 200.
- Light can be incident on the pixel region 110.
- FIG. 7 is a diagram showing an example of the cross-sectional structure of the semiconductor module according to the second embodiment of the present technology.
- the region including the logic chip 200 is used as the air blank region, but in the second embodiment, the region is filled with the frame adhesive resin 410 and sealed. That is, the region including the logic chip 200 and the gold wire 190 is filled with the frame adhesive resin 410 and sealed to promote heat dissipation and improve the adhesive strength.
- FIGS. 8 and 9 are views showing an example of a method for manufacturing a semiconductor module according to a second embodiment of the present technique.
- the die bond agent 650 is applied to the package of the circuit board 600 such as ceramic. Then, as shown in b in the figure, the image sensor chip 100 and the logic chip 200 having a chip-on-chip structure are placed and the die bond agent 650 is cured. Then, as shown in c in the figure, the input / output pad 130 of the image sensor chip 100 and the electrode of the circuit board 600 are electrically connected by a gold wire 190.
- the frame adhesive resin 410 is applied.
- a separately manufactured frame 400 is mounted on the circuit board 600 and cured.
- the frame adhesive resin 410 may be applied to the frame 400 side and then mounted.
- the seal resin 550 is applied to the upper surface of the frame 400. Then, as shown by g in the figure, the seal glass 500 is mounted on the seal glass 500, and then the seal resin 550 is cured. As a result, the semiconductor module according to the second embodiment is manufactured.
- the region including the logic chip 200 is sealed and filled with the frame adhesive resin 410 and covered from the upper surface by the frame 400, so that the reflected light from the logic chip 200 is covered.
- the incident light can be incident on the pixel region 110 while preventing the above.
- FIG. 10 is a diagram showing an example of a cross-sectional structure of a semiconductor module according to a third embodiment of the present technology.
- the frame 400 has a structure in which the frame 400 does not contact the logic chip 200, but in the third embodiment, the frame 400 has a structure in which the frame 400 contacts the upper surface of the logic chip 200. That is, by blocking the upper surface of the logic chip 200 with the frame 400, the reflected light from the logic chip 200 is prevented from being hit by the light rays.
- the frame 400 contacts the upper surface of the logic chip 200, but the region including the gold wire 190 on the outside of the logic chip 200 has a hollow structure and is an air blank region that is not sealed and filled.
- the structure of the frame 400 of the third embodiment has an advantage that it is easy to manufacture and is not easily damaged because it does not have a protruding portion as in the first embodiment described above. Therefore, for example, when the thickness of the logic chip 200 is thin and the influence of the side surface is small, the structure of the frame 400 of the third embodiment becomes advantageous. Further, in general, the logic chip 200 tends to generate more heat than the image sensor chip 100, so that the frame 400 and the logic chip 200 are brought into contact with each other as in the structure of the third embodiment. However, the number of heat generation paths increases, which is advantageous.
- the frame 400 contacts and closes the upper surface of the logic chip 200, so that the incident light is transmitted to the pixel region 110 while preventing the reflected light from the logic chip 200. Can be incident on.
- FIG. 11 is a diagram showing an example of the cross-sectional structure of the semiconductor module according to the fourth embodiment of the present technology.
- the region including the gold wire 190 is used as the air blank region, but in the fourth embodiment, the region is filled with the frame adhesive resin 410 and sealed. That is, the region including the gold wire 190 is filled with the frame adhesive resin 410 and sealed to further promote heat dissipation and improve the adhesive strength. Since it is the same as the above-described third embodiment except that the frame adhesive resin 410 is sealed and filled, detailed description thereof will be omitted.
- FIG. 12 is a diagram showing an example of the cross-sectional structure of the semiconductor module according to the fifth embodiment of the present technology.
- the structure uses a separately manufactured frame 400, but in the fifth embodiment, the region including the logic chip 200 and the gold wire 190 is sealed without using the frame 400. It has a structure covered with resin 450. This facilitates manufacturing, and is intended to reduce the size and height.
- the sealing resin 450 is an example of the covering portion described in the claims.
- FIGS. 13 and 14 are diagrams showing an example of a method for manufacturing a semiconductor module according to the fifth embodiment of the present technique.
- the die bond agent 650 is applied to the package of the circuit board 600 such as ceramic. Then, as shown in b in the figure, the image sensor chip 100 and the logic chip 200 having a chip-on-chip structure are placed and the die bond agent 650 is cured. Then, as shown in c in the figure, the input / output pad 130 of the image sensor chip 100 and the electrode of the circuit board 600 are electrically connected by a gold wire 190.
- the logic chip 200 and the gold wire 190 are collectively covered with the sealing resin 450.
- the sealing resin 450 is formed by fitting the periphery into a mold and pouring the material of the sealing resin 450 into the mold.
- the sealing resin 550 is applied to the upper surface of the sealing resin 450. Then, after mounting the seal glass 500 on it, the seal resin 550 is cured. As a result, the semiconductor module according to the fifth embodiment is manufactured.
- the incident light is transmitted to the pixel region 110 while preventing the reflected light from the logic chip 200. Can be incident on.
- FIG. 15 is a diagram showing an example of the cross-sectional structure of the semiconductor module according to the sixth embodiment of the present technology.
- the seal glass 500 is mounted on the upper surface of the sealing resin 450, but in the sixth embodiment, the transparent resin 590 is used in the pixel region 110 instead of the seal glass 500. It has a buried structure. That is, by not using the seal glass 500, the height of the semiconductor module as a whole is reduced.
- FIG. 16 is a diagram showing an example of a method for manufacturing a semiconductor module according to the sixth embodiment of the present technology.
- the semiconductor module according to the sixth embodiment is manufactured by applying the transparent resin 590 to the surface of the pixel of the pixel region 110 and curing it.
- the region including the logic chip 200 is covered with the sealing resin 450, and the pixel region 110 is filled with the transparent resin 590, whereby the reflected light of the logic chip 200 is reflected. It is possible to reduce the height of the entire semiconductor module while preventing the above.
- FIG. 17 is a diagram showing an example of a cross-sectional structure of a semiconductor module according to the seventh embodiment of the present technology.
- the logic chip 200 is covered with the frame 400 and the sealing resin 450, but in the seventh embodiment, the back surface and the side surface of the logic chip 200 are covered with the mold resin 470. As a result, reflection from the back surface and the side surface of the logic chip 200 is prevented, and the semiconductor module is miniaturized and reduced in height.
- the mold resin 470 is an example of the covering portion described in the claims.
- an image sensor chip 100 and a logic chip 200 having a chip-on-chip structure are mounted on a circuit board 600 via a die-bonding agent 650.
- a circuit board 600 for example, a ceramic package is assumed.
- the seal glass 500 is adhered to the upper surface of the circuit board 600 via the seal resin 550.
- the seal glass 500 does not require an anti-reflection film (AR coating: Anti-Reflection Coating) or a light-shielding film, and a normal seal glass is sufficient.
- AR coating Anti-Reflection Coating
- FIG. 18 is a diagram showing an example of a manufacturing process of a semiconductor module according to the seventh embodiment of the present technique.
- the logic chip 820 formed on the wafer 810 is cut out by dicing after microbumps are formed on the joint surface.
- the cut out individual logic chips 200 are arranged on the temporary arrangement sheet 830 as shown in b in the figure.
- the mold resin 470 is formed on the back surface and the side surface of the logic chip 200.
- FIG. 19 is a diagram showing an external example of the logic chip 820 after the micro bump 209 is formed in the seventh embodiment of the present technique.
- the micro bump 209 is formed on the logic chip 820 in the state of the wafer 800.
- the micro bump 209 is for connecting to the image sensor chip 100.
- a solder material such as tin (Sn), silver (Ag), and copper (Cu) is suitable.
- methods for forming the microbumps 209 for example, methods such as electroplating, printing, and thin film deposition can be applied.
- FIG. 20 is a diagram showing an example of the state of individualization into the logic chip 200 in the seventh embodiment of the present technology.
- the logic chip 820 formed on the wafer 800 is separated into individual logic chips 200 by dicing.
- a normal dicing blade 801 for silicon can be used.
- FIG. 21 is a diagram showing an example of the arrangement of the logic chip 200 on the temporary arrangement sheet 830 in the seventh embodiment of the present technology.
- the logic chip 200 is arranged on the temporary arrangement sheet 830 with the formation surface of the micro bump 209 facing down.
- the temporary arrangement sheet 830 for example, a dicing sheet or the like can be used.
- the thickness of the adhesive surface (for example, about 10 ⁇ m) is required so that the surface of the logic chip 200 including the micro bump 209 is completely hidden when the surface is attached.
- the thickness of the mold resin 470 on the side wall can be adjusted by the interval W of the logic chips 200 in this arrangement. That is, assuming that the logic chip 200 is cut at the center of the interval W by dicing in the subsequent step, the thickness of the mold resin 470 on the side surface of the logic chip 200 is “W / 2”.
- FIG. 22 is a diagram showing an example of the formation of the mold resin 470 in the seventh embodiment of the present technique.
- the mold resin 470 is formed on the back surface and the side surface of the logic chip 200.
- a material such as that used in a fan-out type CSP (Chip Size Package) or the like is preferably used. Basically, it is an epoxy resin and contains a filler. By including the filler in the resin, minute irregularities are formed on the surface of the resin, resulting in a so-called “pear-skinned state". It can be expected that this unevenness attenuates the light that hits the surface of the mold resin 470. As a result, a further preventive effect against flare and ghost can be obtained.
- the particle size of the filler from which such an effect can be obtained is assumed to be, for example, about 5 to 50 ⁇ m.
- a material include a phenol-based novolak resin, a biphenol-type epoxy resin (BP-ER), an O-cresol novolak-type epoxy resin (OCN-ER), and a trisphenol methane-type epoxy.
- Resin (TPM-ER), dicyclopentagen-type epoxy resin (DCPD-ER) and the like are assumed. Further, it is desirable that the filler content is determined in consideration of the influence on the fluidity.
- a mold is used to form the mold resin 470, and the mold thickness T on the back surface of the logic chip 200 is determined by the cavity thickness of the mold. Further, as the molding method, the compression molding method, in which voids and the like are less likely to occur and the fluidity of the resin is good, is suitable.
- the thickness of the mold resin 470 can be adjusted by "W / 2" and "T".
- the optimum thickness differs depending on the transmittance of the resin, it is necessary to set the thickness according to the physical characteristics of the resin so as to have an appropriate thickness.
- FIG. 23 is a diagram showing an example of the individualization of the logic chip 200 covered with the mold resin 470 in the seventh embodiment of the present technique.
- the logic chip 200 covered with the mold resin 470 is individualized by dicing.
- a dicing blade 802 for a resin used for dividing a BGA package or the like can be used.
- the individualized logic chip 200 is peeled off from the temporary arrangement sheet 830. At that time, if the adhesive remains on the surface on which the microbumps 209 are formed, a cleaning step with a solvent that does not affect the mold resin 470 may be added.
- FIG. 24 is a diagram showing an external example of the logic chip 200 covered with the mold resin 470 according to the seventh embodiment of the present technique.
- the figure shows the logic chip 200 that has been individualized after the formation of the mold resin 470.
- a is a view seen from the surface where the micro bump 209 is formed.
- b is a view seen from the back surface of the logic chip 200. Further, it is a cross-sectional view of c, the logic chip 200 in the figure.
- the logic chip 200 formed in this way is arranged on the image sensor chip 100 as follows.
- FIG. 25 is a diagram showing an example of arrangement of the logic chip 200 on the image sensor chip 100 in the seventh embodiment of the present technology.
- the logic chip 200 covered with the mold resin 470 is placed at a position different from the pixel area on the image sensor chip 100 by the collet 850.
- the underfill resin 870 is discharged from the dispenser nozzle 860 and applied. Then, by curing the applied underfill resin 870, the underfill resin 880 is formed in the lower part of the logic chip 200 as shown in c in the figure. At that time, the fillet of the underfill resin 880 is formed on the outer side of the mold resin 470.
- FIG. 26 is a diagram showing an example of a method for manufacturing a semiconductor module according to the seventh embodiment of the present technology.
- the image sensor chip 100 and the logic chip 200 having a chip-on-chip structure manufactured as described above are mounted on the circuit board 600. Therefore, as shown in a in the figure, the die bond agent 650 is applied to the mounting position. Then, as shown in b in the figure, the image sensor chip 100 and the logic chip 200 having a chip-on-chip structure are placed and the die bond agent 650 is cured. Then, as shown in c in the figure, the input / output pad of the image sensor chip 100 and the electrode of the circuit board 600 are electrically connected by a gold wire 190.
- the seal resin 550 is applied to the upper surface of the circuit board 600. Then, after mounting the seal glass 500 on it, the seal resin 550 is cured. As a result, the semiconductor module according to the seventh embodiment is manufactured.
- the incident light is transmitted to the pixel region 110 while preventing the reflected light from the logic chip 200. Can be incident on.
- FIG. 27 is a diagram showing an example of the cross-sectional structure of the semiconductor module according to the eighth embodiment of the present technology.
- the structure is such that the seal glass 500 is mounted on the upper surface of the circuit board 600, but in the eighth embodiment, the structure is provided in which the frame 400 is used as a package.
- the image sensor chip 100 and the logic chip 200 having a chip-on-chip structure are used as in the seventh embodiment described above. Since the methods for manufacturing the image sensor chip 100 and the logic chip 200 are the same as those in the seventh embodiment described above, detailed description thereof will be omitted.
- 28 and 29 are diagrams showing an example of a method for manufacturing a semiconductor module according to the eighth embodiment of the present technology.
- the image sensor chip 100 and the logic chip 200 having a chip-on-chip structure manufactured as described above are mounted on the circuit board 600. Therefore, as shown in a in the figure, the die bond agent 650 is applied to the mounting position. Then, as shown in b in the figure, the image sensor chip 100 and the logic chip 200 having a chip-on-chip structure are placed and the die bond agent 650 is cured. Then, as shown in c in the figure, the input / output pad of the image sensor chip 100 and the electrode of the circuit board 600 are electrically connected by a gold wire 190.
- the frame adhesive resin 410 is applied.
- a separately manufactured frame 400 is mounted on the circuit board 600 and cured.
- the frame adhesive resin 410 may be applied to the frame 400 side and then mounted.
- the seal resin 550 is applied to the upper surface of the frame 400. Then, as shown by g in the figure, the seal glass 500 is mounted on the seal glass 500, and then the seal resin 550 is cured. As a result, the semiconductor module according to the eighth embodiment is manufactured.
- the incident light is transmitted to the pixel region 110 while preventing the reflected light from the logic chip 200. Can be incident on.
- the present technology can have the following configurations.
- Board and A first semiconductor device having a wiring arranged on the substrate and electrically connected to the substrate and a pixel region of the image pickup element on the upper surface opposite to the surface facing the substrate.
- a second semiconductor element arranged at a position different from the pixel region on the upper surface of the first semiconductor element,
- a semiconductor module including a covering portion that covers the first and second semiconductor elements from the upper surface in at least a part of a region other than the pixel region.
- the covering portion is a frame having an opening corresponding to the pixel region and attached to the substrate so as to cover the first and second semiconductor elements from the upper surface. module.
- the frame is made of resin or metal.
- the semiconductor module according to (12) above further comprising a sealing glass bonded to the upper surface of the sealing resin via a sealing material.
- the semiconductor module according to (12) above further comprising a transparent resin at the opening.
- the covering portion is a mold resin that covers the back surface and the side surface of the second semiconductor element.
- the mold resin contains a filler.
- the second semiconductor element is bonded to the first semiconductor element via an underfill.
- the semiconductor module according to (15) above, wherein the fillet of the underfill is located outside the mold resin.
- the first semiconductor element is a semiconductor wafer.
- the second semiconductor element is a semiconductor chip, and the second semiconductor element is a semiconductor chip.
- (20) A procedure for forming a second semiconductor element at a position different from the pixel region on the upper surface of the first semiconductor element including the pixel region of the image pickup device.
- a procedure for mounting the first semiconductor element on a substrate and forming wiring for electrically connecting to the substrate and A method for manufacturing a semiconductor module, comprising a procedure for forming a covering portion that covers the first and second semiconductor elements from the upper surface in at least a part of a region other than the pixel region.
- Image sensor chip 110 Pixel area 120 Electrode 130 Input / output pad 190 Gold wire 200 Logic chip 209 Micro bump 400 Frame 402 Texture processing 403 Tapered structure 410 Frame adhesive resin 450 Sealing resin 470 Mold resin 490 Fastening hole 500 Seal glass 550 Seal resin 590 Transparent resin 600 Circuit board 650 Die bond agent 800 Wafer 801, 802 Dicing blade 810 Wafer 820 Logic chip 830 Temporary placement sheet 850 Collet 860 Dispenser nozzle 870, 880 Underfill resin
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Electromagnetism (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Solid State Image Pick-Up Elements (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
Abstract
チップ・オン・チップ構造やチップ・オン・ウエハ構造を採用する半導体モジュールにおいて不要な光線反射を防止する。 半導体モジュールは、基板と、第1および第2の半導体素子と、覆い部とを備える。第1の半導体素子は、基板上に配置される。第1の半導体素子は、基板との間で電気的に接続された配線および基板に対向する面とは反対の上面に撮像素子の画素領域を備える。第2の半導体素子は、第1の半導体素子の上面において画素領域とは異なる位置に配置される。覆い部は、画素領域を除く少なくとも一部の領域について、第1および第2の半導体素子を上面から覆う。
Description
本技術は、半導体モジュールに関する。詳しくは、撮像素子を備える半導体モジュールおよびその製造方法に関する。
撮像素子を備える半導体モジュールにおいては、不要な光線の反射に起因してフレアやゴーストが発生することを防止するために、画素領域以外を遮光する技術が知られている。例えば、センサが形成された基板に、スペーサ材料を介して保護基板を設けたパッケージが提案されている(例えば、特許文献1参照。)。
上述の従来技術では、保護基板にセンサ窓開口を設けて、それ以外の遮光を図っている。しかしながら、チップ・オン・チップ構造やチップ・オン・ウエハ構造を採用した場合、画素領域の周辺に論理チップなどの機能部品が配置され、その機能部品からの光線反射が生じ、フレアやゴーストが発生するおそれが起こり得る。そのため、機能部品からの光線反射をさらに防止する必要が生じ得る。
本技術はこのような状況に鑑みて生み出されたものであり、チップ・オン・チップ構造やチップ・オン・ウエハ構造を採用する半導体モジュールにおいて不要な光線反射を防止することを目的とする。
本技術は、上述の問題点を解消するためになされたものであり、その第1の側面は、基板と、上記基板上に配置されて上記基板との間で電気的に接続された配線および上記基板に対向する面とは反対の上面に撮像素子の画素領域を備える第1の半導体素子と、上記第1の半導体素子の上記上面において上記画素領域とは異なる位置に配置された第2の半導体素子と、上記画素領域を除く少なくとも一部の領域について上記第1および第2の半導体素子を上記上面から覆う覆い部とを具備する半導体モジュールおよびその製造方法である。これにより、第1の半導体素子の上に配置された第2の半導体素子を覆い部によって覆うことにより、不要な光線反射を防止するという作用をもたらす。
また、この第1の側面において、上記覆い部は、上記画素領域に対応する開口を備えて上記第1および第2の半導体素子を上記上面から覆うように上記基板に取り付けられるフレームであってもよい。これにより、画素領域への入光を妨げることなく、不要な光線反射を防止するという作用をもたらす。また、この場合において、上記フレームは、樹脂または金属から形成されてもよい。
また、この第1の側面において、上記フレームは、上記第2の半導体素子および上記配線を含む領域に対して中空構造を備えるようにしてもよい。また、この場合において、上記第2の半導体素子および上記配線を含む領域において封止充填された充填部をさらに具備してもよい。その際、上記充填部は、樹脂から形成されてもよい。
また、この第1の側面において、上記フレームは、上記第2の半導体素子の上記上面に接するようにしてもよい。これにより、第2の半導体素子の上面を塞いで反射光を防ぐという作用をもたらす。
また、この第1の側面において、上記フレームは、上記画素領域に面する内壁においてシボ加工を施されたものであってもよい。これにより、反射光が画素領域に入射することを抑制するという作用をもたらす。
また、この第1の側面において、上記フレームは、上記画素領域に面する内壁が上記画素領域に向けて傾いたテーパ構造を備えてもよい。これにより、反射光が画素領域に入射することを抑制するという作用をもたらす。
また、この第1の側面において、上記フレームの上側の面にシール材を介して接着されたシールガラスをさらに具備してもよい。この場合において、上記フレームは、上記画素領域に面する内壁において上記シールガラスと接触する領域に窪みを備えてもよい。これにより、フレームに光線が当たることによる光線の反射を防ぐという作用をもたらす。
また、この第1の側面において、上記覆い部は、上記画素領域に対応する開口以外を封止した封止樹脂であってもよい。これにより、半導体モジュールを小型化および低背化させるという作用をもたらす。この場合において、上記封止樹脂の上側の面にシール材を介して接着されたシールガラスをさらに具備してもよい。また、上記開口において透明樹脂をさらに具備してもよい。
また、この第1の側面において、上記覆い部は、上記第2の半導体素子の裏面および側面を覆うモールド樹脂であってもよい。これにより、第2の半導体素子からの反射光を防ぐという作用をもたらす。この場合において、上記モールド樹脂は、フィラーを含有する。また、上記第2の半導体素子は、上記第1の半導体素子に対してアンダーフィルを介して接合され、上記アンダーフィルのフィレットは上記モールド樹脂の外側に位置するようにしてもよい。
また、この第1の側面において、上記第1および第2の半導体素子は、それぞれ半導体チップであり、チップ・オン・チップ構造を形成してもよい。また、上記第1の半導体素子は、半導体ウエハであり、上記第2の半導体素子は、半導体チップであり、上記第1および第2の半導体素子は、チップ・オン・ウエハ構造を形成してもよい。
以下、本技術を実施するための形態(以下、実施の形態と称する)について説明する。説明は以下の順序により行う。
1.第1の実施の形態(フレームにより論理チップを覆う構造例)
2.第2の実施の形態(フレーム接着樹脂により封止充填する構造例)
3.第3の実施の形態(フレームを論理チップの上面に接触させる構造例)
4.第4の実施の形態(フレーム接着樹脂により封止充填する構造例)
5.第5の実施の形態(フレームに代えて封止樹脂を用いる構造例)
6.第6の実施の形態(シールガラスに代えて透明樹脂を用いる構造例)
7.第7の実施の形態(モールド樹脂により論理チップを覆う第1の構造例)
8.第8の実施の形態(モールド樹脂により論理チップを覆う第2の構造例)
1.第1の実施の形態(フレームにより論理チップを覆う構造例)
2.第2の実施の形態(フレーム接着樹脂により封止充填する構造例)
3.第3の実施の形態(フレームを論理チップの上面に接触させる構造例)
4.第4の実施の形態(フレーム接着樹脂により封止充填する構造例)
5.第5の実施の形態(フレームに代えて封止樹脂を用いる構造例)
6.第6の実施の形態(シールガラスに代えて透明樹脂を用いる構造例)
7.第7の実施の形態(モールド樹脂により論理チップを覆う第1の構造例)
8.第8の実施の形態(モールド樹脂により論理チップを覆う第2の構造例)
<1.第1の実施の形態>
[チップ・オン・チップ構造]
図1は、本技術の実施の形態におけるイメージセンサチップ100および論理チップ200の関係の一例を示す図である。
[チップ・オン・チップ構造]
図1は、本技術の実施の形態におけるイメージセンサチップ100および論理チップ200の関係の一例を示す図である。
イメージセンサチップ100は、撮像素子を備える半導体素子である。このイメージセンサチップ100は、上面に撮像素子の画素領域110を備え、入射光を光電変換して受光量に応じて生成された信号電荷に基づいて画素信号を生成する。なお、イメージセンサチップ100は、特許請求の範囲に記載の第1の半導体素子の一例である。
また、イメージセンサチップ100の上面における画素領域110とは異なる周辺の位置に設けられた電極120に、論理チップ200が配置される。この論理チップ200は、画素信号について、CDS(Correlated Double Sampling:相関2重サンプリング)、信号増幅、A/D(Analog-to-Digital)変換等の信号処理を行う半導体素子である。なお、論理チップ200は、特許請求の範囲に記載の第2の半導体素子の一例である。
これらイメージセンサチップ100および論理チップ200は、チップ・オン・チップ(CoC:Chip-on-Chip)構造を有する。すなわち、イメージセンサチップ100の上面に論理チップ200が積層された構造を備える。なお、以下ではチップ・オン・チップ構造を想定して説明するが、チップ・オン・ウエハ(CoW:Chip-on-Wafer)構造を有していてもよい。すなわち、イメージセンサチップ100に代えて、撮像素子を備えるシリコンウエハを設け、その上に論理チップ200を形成するようにしてもよい。
イメージセンサチップ100は、周囲に入出力パッド130を備える。後述するように、イメージセンサチップ100が回路基板に配置される際、この入出力パッド130から回路基板に対する導通ワイヤ(金線)がボンディングされる。
[半導体モジュール]
図2は、本技術の実施の形態における半導体モジュールの上面図の一例を示す図である。
[半導体モジュール]
図2は、本技術の実施の形態における半導体モジュールの上面図の一例を示す図である。
この半導体モジュールは、上述のチップ・オン・チップ構造のイメージセンサチップ100および論理チップ200を基板に配置し、その上面にフレーム400を備える。フレーム400は、論理チップ200からの反射光によるフレアやゴーストを防止するために、論理チップ200を覆う形状を有する。ただし、このフレーム400は、画素領域110に対応する開口を備えており、入射光を画素領域110に入射させる構造になっている。なお、フレーム400は、その半導体モジュールをネジにより固定するための締結穴490を備えてもよい。なお、フレーム400は、特許請求の範囲に記載の覆い部の一例である。
また、フレーム400のさらに上面にはシールガラス500が設けられ、水、湿度、外力など外部環境から撮像素子を保護するために、シールガラス500により密閉された構造となっている。
なお、以下に示す断面図では、同図におけるA方向の断面構造を示す。
図3は、本技術の第1の実施の形態における半導体モジュールの断面構造の一例を示す図である。
この半導体モジュールは、平板の回路基板600を備える。回路基板600の材質は、セラミック基板、有機基板、フレキシブル基板でもよい。なお、回路基板600は、特許請求の範囲に記載の基板の一例である。
この回路基板600の上にイメージセンサチップ100がダイボンド剤650を介して接着される。イメージセンサチップ100の上面には論理チップ200が積層され、チップ・オン・チップ構造を形成する。なお、ここでは、イメージセンサチップ100の上に積層する部品の例として、能動部品(active component)である論理チップ200を挙げたが、受動部品(passive component)を積層してもよい。
イメージセンサチップ100および論理チップ200の上面には、これらを覆うフレーム400が形成される。このフレーム400は、画素領域110の上面に開口を備えており、論理チップ200からの反射光を防ぎながら、入射光を画素領域110に入射させる。
フレーム400は、光線の反射を防止するために、低反射の黒色等の樹脂を使用することが望ましい。また、フレーム400の材料として、エポキシ樹脂等の他の樹脂を使用してもよい。また、フレーム400の材料として、SUS(ステンレス鋼材)やCu(銅)等の金属を利用してもよい。
フレーム400の上面には、シール樹脂550を介してシールガラス500が接着される。このシールガラス500は、樹脂により形成されてもよい。
イメージセンサチップ100の入出力パッド130と回路基板600の電極との間は、金線190によって電気的に接続される。
フレーム400と回路基板600との間は、フレーム接着樹脂410により接着される。この実施の形態では、フレーム400は、中空構造であり、論理チップ200および金線190には接していない。そして、論理チップ200および金線190を含む領域は、封止充填されていないエアブランク領域となっている。
[樹脂溜まり]
図4は、本技術の第1の実施の形態におけるフレーム400の樹脂溜まり401の一例を示す図である。
図4は、本技術の第1の実施の形態におけるフレーム400の樹脂溜まり401の一例を示す図である。
上述のように、フレーム400の上面とシールガラス500との間にはシール樹脂550が用いられる。その際、シール樹脂550の一部が画素領域110の開口側にはみ出して、開口に入射された光線を反射するおそれが生じ得る。そのため、樹脂溜まり401を形成することが望ましい。すなわち、フレーム400の内壁先端部に樹脂溜まり401として凹み部(窪み)を設ける。これにより、シール樹脂550がフレーム400の内壁よりはみ出すことを防ぎ、シール樹脂550に光線が当たることによる光線の反射を防ぐことができる。
[シボ加工]
図5は、本技術の第1の実施の形態におけるフレーム400の内壁のシボ加工402の一例を示す図である。
図5は、本技術の第1の実施の形態におけるフレーム400の内壁のシボ加工402の一例を示す図である。
フレーム400の開口においては、入射された光線の角度によっては、フレーム400の内壁に反射した光が画素領域110に入射して、フレアやゴーストの原因となるおそれがある。そのため、フレーム400の内壁には、シボ加工402を施すことが望ましい。すなわち、フレーム400の内壁にしわ模様を形成することにより、反射光が画素領域110に入射することを抑制することができる。
[テーパ構造]
図6は、本技術の第1の実施の形態におけるフレーム400の内壁のテーパ構造403の一例を示す図である。
図6は、本技術の第1の実施の形態におけるフレーム400の内壁のテーパ構造403の一例を示す図である。
上述のように、フレーム400の開口においては、入射された光線の角度によっては、フレーム400の内壁に反射した光が画素領域110に入射して、フレアやゴーストの原因となるおそれがある。そのため、フレーム400の内壁が画素領域110に向けて傾いたテーパ構造とすることが望ましい。すなわち、フレーム400の内壁の角度を、例えば画素面に対して45度以下に傾けることにより、反射光が画素領域110に入射することを抑制することができる。
このように、本技術の第1の実施の形態によれば、論理チップ200を含む領域をエアブランク領域とするフレーム400によって上面から覆うことにより、論理チップ200からの反射光を防ぎながら、入射光を画素領域110に入射させることができる。
<2.第2の実施の形態>
[半導体モジュール]
図7は、本技術の第2の実施の形態における半導体モジュールの断面構造の一例を示す図である。
[半導体モジュール]
図7は、本技術の第2の実施の形態における半導体モジュールの断面構造の一例を示す図である。
上述の第1の実施の形態では論理チップ200を含む領域をエアブランク領域としていたが、この第2の実施の形態ではその領域にフレーム接着樹脂410で充填して封止する構造を備える。すなわち、論理チップ200および金線190を含む領域を、フレーム接着樹脂410で充填して封止することにより、放熱を促すとともに、接着強度の向上を図るものである。
なお、フレーム接着樹脂410を封止充填した点以外は上述の第1の実施の形態と同様であるため、詳細な説明は省略する。
[製造方法]
図8および図9は、本技術の第2の実施の形態における半導体モジュールの製造方法の一例を示す図である。
図8および図9は、本技術の第2の実施の形態における半導体モジュールの製造方法の一例を示す図である。
まず、同図におけるaに示すように、セラミック等の回路基板600のパッケージに、ダイボンド剤650を塗布する。そして、同図におけるbに示すように、チップ・オン・チップ構造のイメージセンサチップ100および論理チップ200を載置してダイボンド剤650を硬化させる。そして、同図におけるcに示すように、イメージセンサチップ100の入出力パッド130と回路基板600の電極との間を、金線190によって電気的に接続する。
次に、同図におけるdに示すように、フレーム接着樹脂410を塗布する。そして、同図におけるeに示すように、別に製造したフレーム400を回路基板600に搭載して硬化させる。なお、その際、フレーム接着樹脂410をフレーム400側に塗布した後に、搭載してもよい。
次に、同図におけるfに示すように、フレーム400の上面にシール樹脂550を塗布する。そして、同図におけるgに示すように、その上にシールガラス500を搭載した後にシール樹脂550を硬化させる。これにより、第2の実施の形態における半導体モジュールが製造される。
このように、本技術の第2の実施の形態によれば、論理チップ200を含む領域をフレーム接着樹脂410で封止充填し、フレーム400により上面から覆うことにより、論理チップ200からの反射光を防ぎながら、入射光を画素領域110に入射させることができる。
<3.第3の実施の形態>
[半導体モジュール]
図10は、本技術の第3の実施の形態における半導体モジュールの断面構造の一例を示す図である。
[半導体モジュール]
図10は、本技術の第3の実施の形態における半導体モジュールの断面構造の一例を示す図である。
上述の第1の実施の形態ではフレーム400が論理チップ200に接触しない構造であったが、この第3の実施の形態では論理チップ200の上面にフレーム400が接触する構造を備える。すなわち、論理チップ200の上面をフレーム400により塞ぐことにより、光線が当たらないよう論理チップ200からの反射光を防ぐ。
フレーム400は、論理チップ200の上面に接触するが、論理チップ200の外側の金線190を含む領域は中空構造であり、封止充填されていないエアブランク領域となっている。
この第3の実施の形態のフレーム400の構造は、上述の第1の実施の形態のような突起部分がないため、製造が容易であり、破損し難いという利点がある。したがって、例えば、論理チップ200の厚みが薄く、側面の影響が少ない場合には、この第3の実施の形態のフレーム400の構造が有利になる。また、一般に、イメージセンサチップ100よりも論理チップ200の方が、発熱量が多くなる傾向があるため、この第3の実施の形態の構造のようにフレーム400と論理チップ200を接触させた方が、発熱経路が増えて有利になる。
このように、本技術の第3の実施の形態によれば、論理チップ200の上面にフレーム400が接触して塞ぐことにより、論理チップ200からの反射光を防ぎながら、入射光を画素領域110に入射させることができる。
<4.第4の実施の形態>
[半導体モジュール]
図11は、本技術の第4の実施の形態における半導体モジュールの断面構造の一例を示す図である。
[半導体モジュール]
図11は、本技術の第4の実施の形態における半導体モジュールの断面構造の一例を示す図である。
上述の第3の実施の形態では金線190を含む領域をエアブランク領域としていたが、この第4の実施の形態ではその領域にフレーム接着樹脂410で充填して封止する構造を備える。すなわち、金線190を含む領域を、フレーム接着樹脂410で充填して封止することにより、さらに放熱を促すとともに、接着強度の向上を図るものである。フレーム接着樹脂410を封止充填した点以外は上述の第3の実施の形態と同様であるため、詳細な説明は省略する。
<5.第5の実施の形態>
[半導体モジュール]
図12は、本技術の第5の実施の形態における半導体モジュールの断面構造の一例を示す図である。
[半導体モジュール]
図12は、本技術の第5の実施の形態における半導体モジュールの断面構造の一例を示す図である。
上述の実施の形態では別個に製造されたフレーム400を利用した構造であったが、この第5の実施の形態ではフレーム400を利用せずに論理チップ200および金線190を含む領域を封止樹脂450で覆う構造を備える。これにより、製造を容易にするとともに、小型化および低背化を図るものである。なお、封止樹脂450は、特許請求の範囲に記載の覆い部の一例である。
なお、フレーム400に代えて封止樹脂450で覆う点以外は上述の実施の形態と同様であるため、詳細な説明は省略する。
[製造方法]
図13および図14は、本技術の第5の実施の形態における半導体モジュールの製造方法の一例を示す図である。
図13および図14は、本技術の第5の実施の形態における半導体モジュールの製造方法の一例を示す図である。
まず、同図におけるaに示すように、セラミック等の回路基板600のパッケージに、ダイボンド剤650を塗布する。そして、同図におけるbに示すように、チップ・オン・チップ構造のイメージセンサチップ100および論理チップ200を載置してダイボンド剤650を硬化させる。そして、同図におけるcに示すように、イメージセンサチップ100の入出力パッド130と回路基板600の電極との間を、金線190によって電気的に接続する。
次に、同図におけるdに示すように、封止樹脂450によって、論理チップ200および金線190を一括で覆う。その際、例えば、周囲を金型に嵌めて、その金型に封止樹脂450の材料を流し込むという手順で封止樹脂450が形成される。
その後、封止樹脂450の上面にシール樹脂550を塗布する。そして、その上にシールガラス500を搭載した後にシール樹脂550を硬化させる。これにより、第5の実施の形態における半導体モジュールが製造される。
このように、本技術の第5の実施の形態によれば、論理チップ200を含む領域を封止樹脂450で覆うことにより、論理チップ200からの反射光を防ぎながら、入射光を画素領域110に入射させることができる。
<6.第6の実施の形態>
[半導体モジュール]
図15は、本技術の第6の実施の形態における半導体モジュールの断面構造の一例を示す図である。
[半導体モジュール]
図15は、本技術の第6の実施の形態における半導体モジュールの断面構造の一例を示す図である。
上述の第5の実施の形態では封止樹脂450の上面にシールガラス500を搭載した構造であったが、この第6の実施の形態ではシールガラス500に代えて画素領域110に透明樹脂590を埋めた構造を備える。すなわち、シールガラス500を用いないことにより、半導体モジュール全体としての低背化を図るものである。
なお、シールガラス500に代えて透明樹脂590を埋める点以外は上述の第5の実施の形態と同様であるため、詳細な説明は省略する。
[製造方法]
図16は、本技術の第6の実施の形態における半導体モジュールの製造方法の一例を示す図である。
図16は、本技術の第6の実施の形態における半導体モジュールの製造方法の一例を示す図である。
図示を省略しているが、同図におけるdまでの工程は、上述の第5の実施の形態と同様である。同図におけるeに示すように、画素領域110の画素の表面に透明樹脂590を塗布して硬化させることにより、第6の実施の形態における半導体モジュールが製造される。
このように、本技術の第6の実施の形態によれば、論理チップ200を含む領域を封止樹脂450で覆うとともに、画素領域110を透明樹脂590で埋めることにより、論理チップ200の反射光を防ぎながら、半導体モジュール全体を低背化させることができる。
<7.第7の実施の形態>
[半導体モジュール]
図17は、本技術の第7の実施の形態における半導体モジュールの断面構造の一例を示す図である。
[半導体モジュール]
図17は、本技術の第7の実施の形態における半導体モジュールの断面構造の一例を示す図である。
上述の実施の形態ではフレーム400や封止樹脂450によって論理チップ200を覆っていたが、この第7の実施の形態では論理チップ200の裏面および側面をモールド樹脂470で覆う構造を備える。これにより、論理チップ200の裏面および側面からの反射を防ぐとともに、半導体モジュールの小型化および低背化を図るものである。なお、モールド樹脂470は、特許請求の範囲に記載の覆い部の一例である。
この第7の実施の形態における半導体モジュールは、回路基板600にダイボンド剤650を介して、チップ・オン・チップ構造のイメージセンサチップ100および論理チップ200を載置している。回路基板600としては、例えばセラミックパッケージを想定する。
回路基板600の上面には、シール樹脂550を介してシールガラス500が接着される。このシールガラス500は、反射防止膜(ARコート:Anti-Reflection Coating)や遮光膜は不要であり、通常のシールガラスで足りる。
[製造方法]
図18は、本技術の第7の実施の形態における半導体モジュールの製造過程の一例を示す図である。
図18は、本技術の第7の実施の形態における半導体モジュールの製造過程の一例を示す図である。
同図におけるaに示すように、ウエハ810上に形成された論理チップ820は、接合面にマイクロバンプが形成された後、ダイシングによって切り出される。
そして、切り出された個別の論理チップ200は、同図におけるbに示すように、仮配置シート830上に並べられる。
その後、同図におけるcに示すように、論理チップ200の裏面および側面に対してモールド樹脂470が形成される。
これらの様子を以下に詳細に示す。
図19は、本技術の第7の実施の形態におけるマイクロバンプ209が形成された後の論理チップ820の外観例を示す図である。
上述のように、ウエハ800の状態で論理チップ820にマイクロバンプ209が形成される。このマイクロバンプ209は、イメージセンサチップ100との接続を行うためのものである。このマイクロバンプ209の材料としては、例えば、錫(Sn)、銀(Ag)、銅(Cu)等の半田材料が適している。このマイクロバンプ209の形成方法としては、例えば、電気めっき、印刷、蒸着などの手法が適用可能である。
図20は、本技術の第7の実施の形態における論理チップ200への個片化の様子の一例を示す図である。
上述のように、ウエハ800上に形成された論理チップ820は、ダイシングによって個別の論理チップ200に個片化される。ダイシングの際には、通常のシリコン用のダイシングブレード801を用いることができる。
図21は、本技術の第7の実施の形態における論理チップ200の仮配置シート830への配置の様子の一例を示す図である。
上述のように、論理チップ200は、マイクロバンプ209の形成面を下にして仮配置シート830上に配置される。仮配置シート830としては、例えば、ダイシングシートなどを利用することができる。ただし、貼り付けた際にマイクロバンプ209を含めた論理チップ200の面が完全に隠れるよう、接着面の厚み(例えば、10μm程度)が必要である。
また、モールド樹脂470を形成した際に論理チップ200の側壁が完全に隠れるように配置する必要がある。この配置の際の論理チップ200の間隔Wによって、側壁のモールド樹脂470の厚みを調整することができる。すなわち、この後の工程におけるダイシングによって論理チップ200の間隔Wの中央で切断することを想定すると、論理チップ200側面のモールド樹脂470の厚みは「W/2」となる。
図22は、本技術の第7の実施の形態におけるモールド樹脂470の形成の様子の一例を示す図である。
上述のように、論理チップ200の裏面および側面に対してモールド樹脂470が形成される。このモールド樹脂470の材料としては、ファンアウト型CSP(Chip Size Package)等で用いられるような材料が好適に用いられる。基本的には、エポキシ系樹脂であって、フィラーを含む。樹脂にフィラーを含むことによって、樹脂表面に微小な凹凸が形成され、いわゆる「梨地状態」となる。この凹凸が、モールド樹脂470の表面にあたった光を減衰させることが期待できる。これにより、フレアやゴーストに対してさらなる防止効果が得られる。そのような効果が得られるフィラーの粒径としては、例えば、5乃至50μm程度が想定される。このような材料として、具体的には、フェノール系ノボラック樹脂、ビフェノール型エポキシ樹脂(BP-E.R.)、O-クレゾールノボラック型エポキシ樹脂(OCN-E.R.)、トリスフェノールメタン型エポキシ樹脂(TPM-E.R.)、ジシクロペンタジェン型エポキシ樹脂(DCPD-E.R.)等が想定される。また、フィラーの含有率については、流動性への影響を考慮して決定されることが望ましい。
モールド樹脂470の形成には、金型が用いられるが、この金型のキャビティ厚によって、論理チップ200の裏面のモールド厚Tが決定される。また、モールド方法としては、ボイド等が発生し難く、樹脂の流動性が良い、コンプレッションモールド法が適している。
このように、モールド樹脂470の厚みは、「W/2」および「T」により調整可能である。ただし、樹脂の透過率によって最適な厚みは異なるため、適した厚みになるよう樹脂の物性に応じて設定することになる。
図23は、本技術の第7の実施の形態におけるモールド樹脂470に覆われた論理チップ200の個片化の様子の一例を示す図である。
モールド樹脂470に覆われた論理チップ200は、ダイシングにより個片化される。ダイシングの際には、BGAパッケージ等の分割に用いられる樹脂用のダイシングブレード802を用いることができる。
個片化された論理チップ200は、仮配置シート830から剥がされる。その際、マイクロバンプ209形成面に接着剤が残るような場合には、モールド樹脂470に影響を与えない溶剤による洗浄工程を追加してもよい。
図24は、本技術の第7の実施の形態におけるモールド樹脂470に覆われた論理チップ200の外観例を示す図である。
モールド樹脂470の形成後に個片化された論理チップ200を同図に示している。同図におけるaは、マイクロバンプ209形成面から見た図である。同図におけるbは、論理チップ200の裏面から見た図である。また、同図におけるc、論理チップ200の断面図である。
このようにして形成された論理チップ200は、以下のようにイメージセンサチップ100上に配置される。
図25は、本技術の第7の実施の形態における論理チップ200のイメージセンサチップ100への配置例を示す図である。
同図におけるaに示すように、モールド樹脂470に覆われた論理チップ200は、コレット850によってイメージセンサチップ100上の画素領域とは異なる位置に載置される。
そして、同図におけるbに示すように、ディスペンサノズル860からアンダーフィル樹脂870を吐出させて塗布する。その後、この塗布されたアンダーフィル樹脂870をキュアすることにより、同図におけるcに示すように、論理チップ200の下部にアンダーフィル樹脂880が形成される。その際、このアンダーフィル樹脂880のフィレットは、モールド樹脂470よりも外側に形成される。
図26は、本技術の第7の実施の形態における半導体モジュールの製造方法の一例を示す図である。
上述のようにして製造されたチップ・オン・チップ構造のイメージセンサチップ100および論理チップ200を、回路基板600に搭載する。そのため、同図におけるaに示すように、その搭載位置にダイボンド剤650を塗布する。そして、同図におけるbに示すように、チップ・オン・チップ構造のイメージセンサチップ100および論理チップ200を載置してダイボンド剤650を硬化させる。そして、同図におけるcに示すように、イメージセンサチップ100の入出力パッドと回路基板600の電極との間を、金線190によって電気的に接続する。
その後、同図におけるdに示すように、回路基板600の上面にシール樹脂550を塗布する。そして、その上にシールガラス500を搭載した後にシール樹脂550を硬化させる。これにより、第7の実施の形態における半導体モジュールが製造される。
このように、本技術の第7の実施の形態によれば、論理チップ200の裏面および側面をモールド樹脂470で覆うことにより、論理チップ200からの反射光を防ぎながら、入射光を画素領域110に入射させることができる。
<8.第8の実施の形態>
[半導体モジュール]
図27は、本技術の第8の実施の形態における半導体モジュールの断面構造の一例を示す図である。
[半導体モジュール]
図27は、本技術の第8の実施の形態における半導体モジュールの断面構造の一例を示す図である。
上述の第7の実施の形態では回路基板600の上面にシールガラス500を搭載した構造であったが、この第8の実施の形態ではフレーム400をパッケージとして利用した構造を備える。
なお、フレーム400を利用した点以外は上述の第7の実施の形態と同様であるため、構造に関する詳細な説明は省略する。
[製造方法]
この第8の実施の形態においても、上述の第7の実施の形態と同様に、チップ・オン・チップ構造のイメージセンサチップ100および論理チップ200を利用する。これらイメージセンサチップ100および論理チップ200の製造方法は、上述の第7の実施の形態と同様であるため、詳細な説明は省略する。
この第8の実施の形態においても、上述の第7の実施の形態と同様に、チップ・オン・チップ構造のイメージセンサチップ100および論理チップ200を利用する。これらイメージセンサチップ100および論理チップ200の製造方法は、上述の第7の実施の形態と同様であるため、詳細な説明は省略する。
図28および図29は、本技術の第8の実施の形態における半導体モジュールの製造方法の一例を示す図である。
上述のようにして製造されたチップ・オン・チップ構造のイメージセンサチップ100および論理チップ200を、回路基板600に搭載する。そのため、同図におけるaに示すように、その搭載位置にダイボンド剤650を塗布する。そして、同図におけるbに示すように、チップ・オン・チップ構造のイメージセンサチップ100および論理チップ200を載置してダイボンド剤650を硬化させる。そして、同図におけるcに示すように、イメージセンサチップ100の入出力パッドと回路基板600の電極との間を、金線190によって電気的に接続する。
次に、同図におけるdに示すように、フレーム接着樹脂410を塗布する。そして、同図におけるeに示すように、別に製造したフレーム400を回路基板600に搭載して硬化させる。なお、その際、フレーム接着樹脂410をフレーム400側に塗布した後に、搭載してもよい。
次に、同図におけるfに示すように、フレーム400の上面にシール樹脂550を塗布する。そして、同図におけるgに示すように、その上にシールガラス500を搭載した後にシール樹脂550を硬化させる。これにより、第8の実施の形態における半導体モジュールが製造される。
このように、本技術の第8の実施の形態によれば、論理チップ200の裏面および側面をモールド樹脂470で覆うことにより、論理チップ200からの反射光を防ぎながら、入射光を画素領域110に入射させることができる。
なお、上述の実施の形態は本技術を具現化するための一例を示したものであり、実施の形態における事項と、特許請求の範囲における発明特定事項とはそれぞれ対応関係を有する。同様に、特許請求の範囲における発明特定事項と、これと同一名称を付した本技術の実施の形態における事項とはそれぞれ対応関係を有する。ただし、本技術は実施の形態に限定されるものではなく、その要旨を逸脱しない範囲において実施の形態に種々の変形を施すことにより具現化することができる。
なお、本明細書に記載された効果はあくまで例示であって、限定されるものではなく、また、他の効果があってもよい。
なお、本技術は以下のような構成もとることができる。
(1)基板と、
前記基板上に配置されて前記基板との間で電気的に接続された配線および前記基板に対向する面とは反対の上面に撮像素子の画素領域を備える第1の半導体素子と、
前記第1の半導体素子の前記上面において前記画素領域とは異なる位置に配置された第2の半導体素子と、
前記画素領域を除く少なくとも一部の領域について前記第1および第2の半導体素子を前記上面から覆う覆い部と
を具備する半導体モジュール。
(2)前記覆い部は、前記画素領域に対応する開口を備えて前記第1および第2の半導体素子を前記上面から覆うように前記基板に取り付けられるフレームである
前記(1)に記載の半導体モジュール。
(3)前記フレームは、樹脂または金属からなる
前記(2)に記載の半導体モジュール。
(4)前記フレームは、前記第2の半導体素子および前記配線を含む領域に対して中空構造を備える
前記(2)に記載の半導体モジュール。
(5)前記第2の半導体素子および前記配線を含む領域において封止充填された充填部をさらに具備する前記(4)に記載の半導体モジュール。
(6)前記充填部は、樹脂からなる
前記(5)に記載の半導体モジュール。
(7)前記フレームは、前記第2の半導体素子の前記上面に接する
前記(2)から(6)のいずれかに記載の半導体モジュール。
(8)前記フレームは、前記画素領域に面する内壁においてシボ加工を施されたものである
前記(2)から(7)のいずれかに記載の半導体モジュール。
(9)前記フレームは、前記画素領域に面する内壁が前記画素領域に向けて傾いたテーパ構造を備える
前記(2)から(8)のいずれかに記載の半導体モジュール。
(10)前記フレームの上側の面にシール材を介して接着されたシールガラスをさらに具備する前記(2)から(9)のいずれかに記載の半導体モジュール。
(11)前記フレームは、前記画素領域に面する内壁において前記シールガラスと接触する領域に窪みを備える
前記(10)に記載の半導体モジュール。
(12)前記覆い部は、前記画素領域に対応する開口以外を封止した封止樹脂である
前記(1)に記載の半導体モジュール。
(13)前記封止樹脂の上側の面にシール材を介して接着されたシールガラスをさらに具備する前記(12)に記載の半導体モジュール。
(14)前記開口において透明樹脂をさらに具備する前記(12)に記載の半導体モジュール。
(15)前記覆い部は、前記第2の半導体素子の裏面および側面を覆うモールド樹脂である
前記(1)に記載の半導体モジュール。
(16)前記モールド樹脂は、フィラーを含有する
前記(15)に記載の半導体モジュール。
(17)前記第2の半導体素子は、前記第1の半導体素子に対してアンダーフィルを介して接合され、
前記アンダーフィルのフィレットは前記モールド樹脂の外側に位置する
前記(15)に記載の半導体モジュール。
(18)前記第1および第2の半導体素子は、それぞれ半導体チップであり、チップ・オン・チップ構造を形成する
前記(1)から(17)のいずれかに記載の半導体モジュール。
(19)前記第1の半導体素子は、半導体ウエハであり、
前記第2の半導体素子は、半導体チップであり、
前記第1および第2の半導体素子は、チップ・オン・ウエハ構造を形成する
前記(1)から(17)のいずれかに記載の半導体モジュール。
(20)撮像素子の画素領域を備える第1の半導体素子の上面において前記画素領域とは異なる位置に第2の半導体素子を形成する手順と、
基板の上に前記第1の半導体素子を搭載して前記基板との間で電気的に接続する配線を形成する手順と、
前記画素領域を除く少なくとも一部の領域について前記第1および第2の半導体素子を前記上面から覆う覆い部を形成する手順と
を具備する半導体モジュールの製造方法。
(1)基板と、
前記基板上に配置されて前記基板との間で電気的に接続された配線および前記基板に対向する面とは反対の上面に撮像素子の画素領域を備える第1の半導体素子と、
前記第1の半導体素子の前記上面において前記画素領域とは異なる位置に配置された第2の半導体素子と、
前記画素領域を除く少なくとも一部の領域について前記第1および第2の半導体素子を前記上面から覆う覆い部と
を具備する半導体モジュール。
(2)前記覆い部は、前記画素領域に対応する開口を備えて前記第1および第2の半導体素子を前記上面から覆うように前記基板に取り付けられるフレームである
前記(1)に記載の半導体モジュール。
(3)前記フレームは、樹脂または金属からなる
前記(2)に記載の半導体モジュール。
(4)前記フレームは、前記第2の半導体素子および前記配線を含む領域に対して中空構造を備える
前記(2)に記載の半導体モジュール。
(5)前記第2の半導体素子および前記配線を含む領域において封止充填された充填部をさらに具備する前記(4)に記載の半導体モジュール。
(6)前記充填部は、樹脂からなる
前記(5)に記載の半導体モジュール。
(7)前記フレームは、前記第2の半導体素子の前記上面に接する
前記(2)から(6)のいずれかに記載の半導体モジュール。
(8)前記フレームは、前記画素領域に面する内壁においてシボ加工を施されたものである
前記(2)から(7)のいずれかに記載の半導体モジュール。
(9)前記フレームは、前記画素領域に面する内壁が前記画素領域に向けて傾いたテーパ構造を備える
前記(2)から(8)のいずれかに記載の半導体モジュール。
(10)前記フレームの上側の面にシール材を介して接着されたシールガラスをさらに具備する前記(2)から(9)のいずれかに記載の半導体モジュール。
(11)前記フレームは、前記画素領域に面する内壁において前記シールガラスと接触する領域に窪みを備える
前記(10)に記載の半導体モジュール。
(12)前記覆い部は、前記画素領域に対応する開口以外を封止した封止樹脂である
前記(1)に記載の半導体モジュール。
(13)前記封止樹脂の上側の面にシール材を介して接着されたシールガラスをさらに具備する前記(12)に記載の半導体モジュール。
(14)前記開口において透明樹脂をさらに具備する前記(12)に記載の半導体モジュール。
(15)前記覆い部は、前記第2の半導体素子の裏面および側面を覆うモールド樹脂である
前記(1)に記載の半導体モジュール。
(16)前記モールド樹脂は、フィラーを含有する
前記(15)に記載の半導体モジュール。
(17)前記第2の半導体素子は、前記第1の半導体素子に対してアンダーフィルを介して接合され、
前記アンダーフィルのフィレットは前記モールド樹脂の外側に位置する
前記(15)に記載の半導体モジュール。
(18)前記第1および第2の半導体素子は、それぞれ半導体チップであり、チップ・オン・チップ構造を形成する
前記(1)から(17)のいずれかに記載の半導体モジュール。
(19)前記第1の半導体素子は、半導体ウエハであり、
前記第2の半導体素子は、半導体チップであり、
前記第1および第2の半導体素子は、チップ・オン・ウエハ構造を形成する
前記(1)から(17)のいずれかに記載の半導体モジュール。
(20)撮像素子の画素領域を備える第1の半導体素子の上面において前記画素領域とは異なる位置に第2の半導体素子を形成する手順と、
基板の上に前記第1の半導体素子を搭載して前記基板との間で電気的に接続する配線を形成する手順と、
前記画素領域を除く少なくとも一部の領域について前記第1および第2の半導体素子を前記上面から覆う覆い部を形成する手順と
を具備する半導体モジュールの製造方法。
100 イメージセンサチップ
110 画素領域
120 電極
130 入出力パッド
190 金線
200 論理チップ
209 マイクロバンプ
400 フレーム
402 シボ加工
403 テーパ構造
410 フレーム接着樹脂
450 封止樹脂
470 モールド樹脂
490 締結穴
500 シールガラス
550 シール樹脂
590 透明樹脂
600 回路基板
650 ダイボンド剤
800 ウエハ
801、802 ダイシングブレード
810 ウエハ
820 論理チップ
830 仮配置シート
850 コレット
860 ディスペンサノズル
870、880 アンダーフィル樹脂
110 画素領域
120 電極
130 入出力パッド
190 金線
200 論理チップ
209 マイクロバンプ
400 フレーム
402 シボ加工
403 テーパ構造
410 フレーム接着樹脂
450 封止樹脂
470 モールド樹脂
490 締結穴
500 シールガラス
550 シール樹脂
590 透明樹脂
600 回路基板
650 ダイボンド剤
800 ウエハ
801、802 ダイシングブレード
810 ウエハ
820 論理チップ
830 仮配置シート
850 コレット
860 ディスペンサノズル
870、880 アンダーフィル樹脂
Claims (20)
- 基板と、
前記基板上に配置されて前記基板との間で電気的に接続された配線および前記基板に対向する面とは反対の上面に撮像素子の画素領域を備える第1の半導体素子と、
前記第1の半導体素子の前記上面において前記画素領域とは異なる位置に配置された第2の半導体素子と、
前記画素領域を除く少なくとも一部の領域について前記第1および第2の半導体素子を前記上面から覆う覆い部と
を具備する半導体モジュール。 - 前記覆い部は、前記画素領域に対応する開口を備えて前記第1および第2の半導体素子を前記上面から覆うように前記基板に取り付けられるフレームである
請求項1記載の半導体モジュール。 - 前記フレームは、樹脂または金属からなる
請求項2記載の半導体モジュール。 - 前記フレームは、前記第2の半導体素子および前記配線を含む領域に対して中空構造を備える
請求項2記載の半導体モジュール。 - 前記第2の半導体素子および前記配線を含む領域において封止充填された充填部をさらに具備する請求項4記載の半導体モジュール。
- 前記充填部は、樹脂からなる
請求項5記載の半導体モジュール。 - 前記フレームは、前記第2の半導体素子の前記上面に接する
請求項2記載の半導体モジュール。 - 前記フレームは、前記画素領域に面する内壁においてシボ加工を施されたものである
請求項2記載の半導体モジュール。 - 前記フレームは、前記画素領域に面する内壁が前記画素領域に向けて傾いたテーパ構造を備える
請求項2記載の半導体モジュール。 - 前記フレームの上側の面にシール材を介して接着されたシールガラスをさらに具備する請求項2記載の半導体モジュール。
- 前記フレームは、前記画素領域に面する内壁において前記シールガラスと接触する領域に窪みを備える
請求項10記載の半導体モジュール。 - 前記覆い部は、前記画素領域に対応する開口以外を封止した封止樹脂である
請求項1記載の半導体モジュール。 - 前記封止樹脂の上側の面にシール材を介して接着されたシールガラスをさらに具備する請求項12記載の半導体モジュール。
- 前記開口において透明樹脂をさらに具備する請求項12記載の半導体モジュール。
- 前記覆い部は、前記第2の半導体素子の裏面および側面を覆うモールド樹脂である
請求項1記載の半導体モジュール。 - 前記モールド樹脂は、フィラーを含有する
請求項15記載の半導体モジュール。 - 前記第2の半導体素子は、前記第1の半導体素子に対してアンダーフィルを介して接合され、
前記アンダーフィルのフィレットは前記モールド樹脂の外側に位置する
請求項15記載の半導体モジュール。 - 前記第1および第2の半導体素子は、それぞれ半導体チップであり、チップ・オン・チップ構造を形成する
請求項1記載の半導体モジュール。 - 前記第1の半導体素子は、半導体ウエハであり、
前記第2の半導体素子は、半導体チップであり、
前記第1および第2の半導体素子は、チップ・オン・ウエハ構造を形成する
請求項1記載の半導体モジュール。 - 撮像素子の画素領域を備える第1の半導体素子の上面において前記画素領域とは異なる位置に第2の半導体素子を形成する手順と、
基板の上に前記第1の半導体素子を搭載して前記基板との間で電気的に接続する配線を形成する手順と、
前記画素領域を除く少なくとも一部の領域について前記第1および第2の半導体素子を前記上面から覆う覆い部を形成する手順と
を具備する半導体モジュールの製造方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP21900291.2A EP4258355A4 (en) | 2020-12-03 | 2021-10-08 | SEMICONDUCTOR MODULE AND ITS MANUFACTURING METHOD |
US18/254,848 US20240006439A1 (en) | 2020-12-03 | 2021-10-08 | Semiconductor module and method for manufacturing the same |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2020200816 | 2020-12-03 | ||
JP2020-200816 | 2020-12-03 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2022118535A1 true WO2022118535A1 (ja) | 2022-06-09 |
Family
ID=81852724
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2021/037355 WO2022118535A1 (ja) | 2020-12-03 | 2021-10-08 | 半導体モジュールおよびその製造方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20240006439A1 (ja) |
EP (1) | EP4258355A4 (ja) |
WO (1) | WO2022118535A1 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2024122177A1 (ja) * | 2022-12-05 | 2024-06-13 | ソニーセミコンダクタソリューションズ株式会社 | 半導体パッケージ、および、半導体パッケージの製造方法 |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05102449A (ja) * | 1991-10-07 | 1993-04-23 | Sony Corp | 固体撮像装置およびその製造方法 |
JPH08241976A (ja) * | 1995-03-06 | 1996-09-17 | Nippon Chemicon Corp | Ccdモジュールの樹脂封止方法 |
JP2005136373A (ja) * | 2003-10-10 | 2005-05-26 | Matsushita Electric Ind Co Ltd | 光学デバイスおよびその製造方法 |
JP2008245244A (ja) * | 2007-02-26 | 2008-10-09 | Sony Corp | 撮像素子パッケージ、撮像素子モジュールおよびレンズ鏡筒並びに撮像装置 |
JP2012064837A (ja) * | 2010-09-17 | 2012-03-29 | Panasonic Corp | 半導体モジュール |
JP2012124305A (ja) * | 2010-12-08 | 2012-06-28 | Panasonic Corp | 半導体モジュール |
WO2017061296A1 (ja) * | 2015-10-09 | 2017-04-13 | ソニー株式会社 | 固体撮像素子パッケージおよび製造方法、並びに電子機器 |
JP2018050054A (ja) | 2013-06-03 | 2018-03-29 | オプティツ インコーポレイテッド | パッケージ型センサアッセンブリ及びその製造方法 |
JP2019160847A (ja) * | 2018-03-07 | 2019-09-19 | ソニーセミコンダクタソリューションズ株式会社 | 固体撮像装置および固体撮像素子 |
-
2021
- 2021-10-08 EP EP21900291.2A patent/EP4258355A4/en active Pending
- 2021-10-08 US US18/254,848 patent/US20240006439A1/en active Pending
- 2021-10-08 WO PCT/JP2021/037355 patent/WO2022118535A1/ja active Application Filing
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05102449A (ja) * | 1991-10-07 | 1993-04-23 | Sony Corp | 固体撮像装置およびその製造方法 |
JPH08241976A (ja) * | 1995-03-06 | 1996-09-17 | Nippon Chemicon Corp | Ccdモジュールの樹脂封止方法 |
JP2005136373A (ja) * | 2003-10-10 | 2005-05-26 | Matsushita Electric Ind Co Ltd | 光学デバイスおよびその製造方法 |
JP2008245244A (ja) * | 2007-02-26 | 2008-10-09 | Sony Corp | 撮像素子パッケージ、撮像素子モジュールおよびレンズ鏡筒並びに撮像装置 |
JP2012064837A (ja) * | 2010-09-17 | 2012-03-29 | Panasonic Corp | 半導体モジュール |
JP2012124305A (ja) * | 2010-12-08 | 2012-06-28 | Panasonic Corp | 半導体モジュール |
JP2018050054A (ja) | 2013-06-03 | 2018-03-29 | オプティツ インコーポレイテッド | パッケージ型センサアッセンブリ及びその製造方法 |
WO2017061296A1 (ja) * | 2015-10-09 | 2017-04-13 | ソニー株式会社 | 固体撮像素子パッケージおよび製造方法、並びに電子機器 |
JP2019160847A (ja) * | 2018-03-07 | 2019-09-19 | ソニーセミコンダクタソリューションズ株式会社 | 固体撮像装置および固体撮像素子 |
Non-Patent Citations (1)
Title |
---|
See also references of EP4258355A4 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2024122177A1 (ja) * | 2022-12-05 | 2024-06-13 | ソニーセミコンダクタソリューションズ株式会社 | 半導体パッケージ、および、半導体パッケージの製造方法 |
Also Published As
Publication number | Publication date |
---|---|
EP4258355A4 (en) | 2024-10-09 |
US20240006439A1 (en) | 2024-01-04 |
EP4258355A1 (en) | 2023-10-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6566745B1 (en) | Image sensor ball grid array package and the fabrication thereof | |
JP5095113B2 (ja) | 固体撮像装置の製造方法、及び固体撮像装置 | |
JP5095114B2 (ja) | 固体撮像装置の製造方法 | |
KR100424058B1 (ko) | 반도체장치 및 그의 제조방법 | |
US6608388B2 (en) | Delamination-preventing substrate and semiconductor package with the same | |
JP5255246B2 (ja) | チップスケールパッケージ、cmosイメージスケールパッケージおよびcmosイメージスケールパッケージの製造方法 | |
US6774481B2 (en) | Solid-state image pickup device | |
WO2015176601A1 (zh) | 图像传感器结构及其封装方法 | |
EP1041628A2 (en) | An image sensor ball grid array package and the fabrication thereof | |
CN111354652B (zh) | 高可靠性图像传感器晶圆级扇出封装结构及方法 | |
CN101262002A (zh) | 具有晶粒容纳通孔的影像传感器封装与其方法 | |
JP3376356B2 (ja) | 薄型感光式半導体装置 | |
WO2017071426A1 (zh) | 影像传感芯片封装结构及封装方法 | |
US8003426B2 (en) | Method for manufacturing package structure of optical device | |
JPWO2017208724A1 (ja) | 光学モジュール、モジュール及びその製造方法 | |
CN103943645A (zh) | 影像传感器模组及其形成方法 | |
WO2022118535A1 (ja) | 半導体モジュールおよびその製造方法 | |
US9653500B2 (en) | Optical cover plate with improved solder mask dam on glass for image sensor package and fabrication method thereof | |
CN117096166A (zh) | 图像传感器封装结构及相关方法 | |
TWI594409B (zh) | 影像傳感晶片封裝結構及封裝方法 | |
JP2003078121A (ja) | 固体撮像装置 | |
KR100370116B1 (ko) | 반도체 패키지 및 그 제조방법 | |
US11798967B2 (en) | Image sensor package with transparent adhesive covering the optical sensing circuit | |
WO2010131391A1 (ja) | 半導体装置及びそれを有する電子機器 | |
WO2023112521A1 (ja) | 半導体装置、電子機器および半導体装置の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 21900291 Country of ref document: EP Kind code of ref document: A1 |
|
WWE | Wipo information: entry into national phase |
Ref document number: 18254848 Country of ref document: US |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
ENP | Entry into the national phase |
Ref document number: 2021900291 Country of ref document: EP Effective date: 20230703 |
|
NENP | Non-entry into the national phase |
Ref country code: JP |