WO2022064562A1 - 表示装置 - Google Patents

表示装置 Download PDF

Info

Publication number
WO2022064562A1
WO2022064562A1 PCT/JP2020/035808 JP2020035808W WO2022064562A1 WO 2022064562 A1 WO2022064562 A1 WO 2022064562A1 JP 2020035808 W JP2020035808 W JP 2020035808W WO 2022064562 A1 WO2022064562 A1 WO 2022064562A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
display device
organic
film
insulating film
Prior art date
Application number
PCT/JP2020/035808
Other languages
English (en)
French (fr)
Inventor
貴翁 斉藤
庸輔 神崎
雅貴 山中
屹 孫
昌彦 三輪
Original Assignee
シャープ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by シャープ株式会社 filed Critical シャープ株式会社
Priority to PCT/JP2020/035808 priority Critical patent/WO2022064562A1/ja
Priority to US18/027,368 priority patent/US20230413615A1/en
Priority to CN202080105367.3A priority patent/CN116210038A/zh
Publication of WO2022064562A1 publication Critical patent/WO2022064562A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/02Details
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/02Details
    • H05B33/04Sealing arrangements, e.g. against humidity
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/10Apparatus or processes specially adapted to the manufacture of electroluminescent light sources
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/12Light sources with substantially two-dimensional radiating surfaces
    • H05B33/22Light sources with substantially two-dimensional radiating surfaces characterised by the chemical or physical composition or the arrangement of auxiliary dielectric or reflective layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/124Insulating layers formed between TFT elements and OLED elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/88Dummy elements, i.e. elements having non-functional features
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K77/00Constructional details of devices covered by this subclass and not covered by groups H10K10/80, H10K30/80, H10K50/80 or H10K59/80
    • H10K77/10Substrates, e.g. flexible substrates
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/87Passivation; Containers; Encapsulations
    • H10K59/873Encapsulations
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/87Passivation; Containers; Encapsulations
    • H10K59/873Encapsulations
    • H10K59/8731Encapsulations multilayered coatings having a repetitive structure, e.g. having multiple organic-inorganic bilayers

Definitions

  • the present invention relates to a display device.
  • the organic EL element is, for example, an organic EL layer provided as a functional layer, a first electrode provided on one surface side of the organic EL layer, and a first electrode provided on the other surface side of the organic EL layer. It is equipped with two electrodes.
  • an island-shaped non-display area is provided inside the display area for displaying an image in order to install electronic components such as a camera and a fingerprint sensor, and the non-display area is provided in the thickness direction.
  • a structure has been proposed in which a through hole is provided (see, for example, Patent Document 1).
  • An object of the present invention is to separate the display area side and the through hole side to form a common functional layer at low cost.
  • the display device is provided on the base substrate, the thin film transistor layer provided on the base substrate and including the wiring layer, and a plurality of display devices provided on the thin film transistor layer to form a display area.
  • a plurality of first electrodes, a plurality of functional layers, and a light emitting element layer in which a common second electrode is sequentially laminated are provided corresponding to the sub-pixels of the above, and a non-display region is formed in an island shape inside the display region.
  • a through hole is formed in the non-display area so as to penetrate in the thickness direction of the base substrate, and a separation wall is provided in the non-display area so as to surround the through hole.
  • the end portion on the through hole side in the upper portion on the light emitting element layer side is provided on the same layer with the same material as the wiring layer, and the end portion on the through hole side in the lower portion on the base substrate side than the upper portion. It is characterized in that it is provided so as to project toward the through hole side from the end portion.
  • a common functional layer can be formed at low cost by separating the display area side and the through hole side.
  • FIG. 1 is a plan view showing a schematic configuration of an organic EL display device according to a first embodiment of the present invention.
  • FIG. 2 is a plan view of a display area of the organic EL display device according to the first embodiment of the present invention.
  • FIG. 3 is a cross-sectional view of a display area of the organic EL display device along lines III-III in FIG.
  • FIG. 4 is an equivalent circuit diagram of a thin film transistor layer constituting the organic EL display device according to the first embodiment of the present invention.
  • FIG. 5 is a cross-sectional view of an organic EL layer constituting the organic EL display device according to the first embodiment of the present invention.
  • FIG. 6 is a cross-sectional view of the frame region of the organic EL display device along the VI-VI line in FIG.
  • FIG. 7 is a cross-sectional view of the frame region of the organic EL display device along the lines VII-VII in FIG.
  • FIG. 8 is a cross-sectional view of the frame region of the organic EL display device along the line VIII-VIII in FIG.
  • FIG. 9 is a plan view of a non-display area of the organic EL display device according to the first embodiment of the present invention and its surroundings.
  • FIG. 10 is a cross-sectional view of a non-display area of the organic EL display device along the X-ray line in FIG.
  • FIG. 11 is a cross-sectional view showing a part of a separation wall forming step of the method for manufacturing an organic EL display device according to the first embodiment of the present invention.
  • FIG. 12 is a cross-sectional view showing a part of a separation wall forming step of the method for manufacturing an organic EL display device according to the first embodiment of the present invention following FIG.
  • FIG. 13 is a cross-sectional view showing a part of a separation wall forming step of the method for manufacturing an organic EL display device according to the first embodiment of the present invention following FIG.
  • FIG. 14 is a cross-sectional view showing a part of a separation wall forming step of the method for manufacturing an organic EL display device according to the first embodiment of the present invention following FIG.
  • FIG. 15 is a cross-sectional view of a non-display region of the organic EL display device according to the second embodiment of the present invention, and is a diagram corresponding to FIG.
  • FIG. 16 is a cross-sectional view of a non-display region of a modified example of the organic EL display device according to the second embodiment of the present invention, and is a diagram corresponding to FIG.
  • FIG. 1 is a plan view showing a schematic configuration of the organic EL display device 50a of the present embodiment.
  • FIG. 2 is a plan view of the display area D of the organic EL display device 50a.
  • FIG. 3 is a cross-sectional view of a display area D of the organic EL display device 50a along the line III-III in FIG.
  • FIG. 4 is an equivalent circuit diagram of the thin film transistor layer 30 constituting the organic EL display device 50a.
  • FIG. 1 is a plan view showing a schematic configuration of the organic EL display device 50a of the present embodiment.
  • FIG. 2 is a plan view of the display area D of the organic EL display device 50a.
  • FIG. 3 is a cross-sectional view of a display area D of the organic EL display device 50a along the line III-III in FIG.
  • FIG. 4 is an equivalent circuit diagram of the thin film transistor layer 30 constituting the organic EL display device 50a.
  • FIG. 1 is a plan view showing a schematic configuration of the organic
  • FIG. 5 is a cross-sectional view of the organic EL layer 33 constituting the organic EL display device 50a.
  • 6A, 7 and 8 are cross-sectional views of the frame region F of the organic EL display device 50a along the VI-VI line, the VII-VII line and the VIII-VIII line in FIG.
  • FIG. 9 is a plan view of the non-display region N of the organic EL display device 50a and its surroundings.
  • FIG. 10 is a cross-sectional view of a non-display region N of the organic EL display device 50a along the X-rays in FIG.
  • the organic EL display device 50a includes, for example, a display area D provided in a rectangular shape for displaying an image, and a frame area F provided in a rectangular frame shape around the display area D. ing.
  • the rectangular display area D is illustrated, but the rectangular shape may include, for example, a shape in which the sides are arcuate, a shape in which the corners are arcuate, or a part of the sides.
  • a substantially rectangular shape such as a shape with a notch is also included.
  • a plurality of sub-pixels P are arranged in a matrix in the display area D. Further, in the display area D, as shown in FIG. 2, for example, a sub-pixel P having a red light emitting region Lr for displaying red, and a sub pixel P having a green light emitting region Lg for displaying green, And sub-pixels P having a blue light emitting region Lb for displaying blue are provided so as to be adjacent to each other. In the display area D, for example, one pixel is composed of three adjacent sub-pixels P having a red light emitting region Er, a green light emitting region Eg, and a blue light emitting region Eb. Further, as shown in FIG.
  • a non-display area N is provided in an island shape inside the display area D.
  • a through hole H penetrating in the thickness direction of the resin substrate layer 10 described later is H. Is provided. The detailed structure of the non-display area N will be described later with reference to FIGS. 9 and 10.
  • the terminal portion T is provided so as to extend in one direction (vertical direction in the figure). Further, in the frame area F, as shown in FIG. 1, between the display area D and the terminal portion T, the frame region F can be bent (in a U shape) at, for example, 180 ° with the vertical direction in the drawing as the bending axis. The bent portion B is provided so as to extend in one direction (vertical direction in the figure). Further, in the terminal portion T, a plurality of terminals are arranged along the extending direction of the terminal portion T. Further, in the frame region F, as shown in FIGS.
  • the first flattening film 19a and the second flattening film 22a which will be described later, have a substantially C-shaped trench G as the first flattening film. It is provided so as to penetrate the 19a and the second flattening film 22a.
  • the trench G is provided in a substantially C shape so that the terminal portion T side opens in a plan view.
  • the organic EL display device 50a includes a resin substrate layer 10 provided as a base substrate and a thin film transistor (hereinafter, also referred to as TFT) layer 30 provided on the resin substrate layer 10.
  • the organic EL element layer 35 provided as a light emitting element layer on the TFT layer 30 and the sealing film 40 provided on the organic EL element layer 35 are provided.
  • the resin substrate layer 10 is made of an organic resin material such as a polyimide resin.
  • the TFT layer 30 includes a base coat film 11 provided on the resin substrate layer 10, a plurality of first TFTs 9a provided on the base coat film 11, and a plurality of second TFTs 9b (see FIG. 4).
  • the third TFT 9c of the above and a plurality of capacitors 9d are provided.
  • the TFT layer 30 includes a first flattening film 19a, a third interlayer insulating film 20a, and a third interlayer insulating film 20a, which are sequentially provided on each first TFT 9a, each second TFT 9b, each third TFT 9c, and each capacitor 9d. 2 It is provided with a flattening film 22a.
  • the semiconductor layers 12a and 12b, the gate insulating film 13, the gate electrodes 14a and 14b, the lower conductive layer 14c, and the first interlayer insulating film 15 are formed on the base coat film 11.
  • the 21b and the second flattening film 22a are laminated in this order.
  • a plurality of gate lines 14d are provided as the first wiring layer so as to extend in parallel with each other in the lateral direction in the drawing.
  • a plurality of light emission control lines 14e are provided as the first wiring layer so as to extend in parallel with each other in the lateral direction in the drawing. ..
  • the gate wire 14d and the light emission control line 14e are formed of the same material as the gate electrodes 14a and 14b and the lower conductive layer 14c. Further, as shown in FIG. 2, each light emission control line 14e is provided so as to be adjacent to each gate line 14d.
  • a plurality of source lines 18f are provided as a third wiring layer so as to extend in parallel with each other in the vertical direction in the drawing.
  • the source wire 18f is formed of the same material as the source electrodes 18a and 18c and the drain electrodes 18b and 18d in the same layer.
  • power lines 21a are provided as a fourth wiring layer in a grid pattern.
  • each sub-pixel P is provided with a first TFT 9a, a second TFT 9b, a third TFT 9c, and a capacitor 9d, respectively.
  • the base coat film 11, the gate insulating film 13, the first interlayer insulating film 15, and the second interlayer insulating film 17 are provided as a second inorganic insulating film, and are, for example, a single-layer film such as silicon nitride, silicon oxide, or silicon oxynitride. It is composed of a laminated film.
  • the first TFT 9a is electrically connected to the corresponding gate line 14d, source line 18f, and second TFT 9b in each sub-pixel P.
  • the first TFT 9a includes a semiconductor layer 12a, a gate insulating film 13, a gate electrode 14a, a first interlayer insulating film 15, a second interlayer insulating film 17, and the like, which are sequentially provided on the base coat film 11. It includes a source electrode 18a and a drain electrode 18b.
  • the semiconductor layer 12a is provided on the base coat film 11 as shown in FIG. 3, and has a channel region, a source region, and a drain region as described later.
  • the semiconductor layer 12a and the semiconductor layer 12b described later are formed of, for example, a low-temperature polysilicon film, an In—Ga—Zn—O-based oxide semiconductor film, or the like.
  • the gate insulating film 13 is provided so as to cover the semiconductor layer 12a.
  • the gate electrode 14a is provided on the gate insulating film 13 so as to overlap the channel region of the semiconductor layer 12a.
  • the first interlayer insulating film 15 and the second interlayer insulating film 17 are provided in order so as to cover the gate electrode 14a as shown in FIG. Further, as shown in FIG.
  • the source electrode 18a and the drain electrode 18b are provided on the second interlayer insulating film 17 so as to be separated from each other. Further, as shown in FIG. 3, the source electrode 18a and the drain electrode 18b are provided through the contact holes formed in the laminated film of the gate insulating film 13, the first interlayer insulating film 15 and the second interlayer insulating film 17, respectively. It is electrically connected to the source region and the drain region of the semiconductor layer 12a, respectively.
  • the second TFT 9b is electrically connected to the corresponding first TFT 9a, power supply line 21a, and third TFT 9c in each sub-pixel P.
  • the second TFT 9b has substantially the same structure as the first TFT 9a and the third TFT 9c described later.
  • the third TFT 9c is electrically connected to the corresponding second TFT 9b, the power supply line 21a, and the light emission control line 14e in each sub-pixel P.
  • the third TFT 9c includes a semiconductor layer 12b, a gate insulating film 13, a gate electrode 14b, a first interlayer insulating film 15, a second interlayer insulating film 17, and the like, which are sequentially provided on the base coat film 11. It includes a source electrode 18c and a drain electrode 18d.
  • the semiconductor layer 12b is provided on the base coat film 11 and has a channel region, a source region, and a drain region, similarly to the semiconductor layer 12a. Further, as shown in FIG.
  • the gate insulating film 13 is provided so as to cover the semiconductor layer 12b. Further, as shown in FIG. 3, the gate electrode 14b is provided on the gate insulating film 13 so as to overlap the channel region of the semiconductor layer 12b. Further, the first interlayer insulating film 15 and the second interlayer insulating film 17 are provided in order so as to cover the gate electrode 14b as shown in FIG. Further, as shown in FIG. 3, the source electrode 18c and the drain electrode 18d are provided on the second interlayer insulating film 17 so as to be separated from each other. Further, as shown in FIG.
  • the source electrode 18c and the drain electrode 18d are provided through the contact holes formed in the laminated film of the gate insulating film 13, the first interlayer insulating film 15 and the second interlayer insulating film 17, respectively. It is electrically connected to the source region and the drain region of the semiconductor layer 12b, respectively. Further, as shown in FIG. 3, the drain electrode 18d is electrically connected to the relay electrode 21b via the contact holes formed in the first flattening film 19a and the third interlayer insulating film 20a.
  • the top gate type first TFT 9a, second TFT 9b and third TFT 9c are exemplified, but the first TFT 9a, second TFT 9b and third TFT 9c may be bottom gate type.
  • the capacitor 9d is electrically connected to the corresponding first TFT 9a and the power supply line 21a in each sub-pixel P.
  • the capacitor 9d includes a lower conductive layer 14c provided as a first wiring layer, a first interlayer insulating film 15 provided so as to cover the lower conductive layer 14c, and a first interlayer layer.
  • An upper conductive layer 16a provided as a second wiring layer so as to overlap the lower conductive layer 14c is provided on the insulating film 15.
  • the upper conductive layer 16a is electrically connected to the power supply line 21a via a contact hole (not shown) formed in the second interlayer insulating film 17, the first flattening film 19a, and the third interlayer insulating film 20a. ing.
  • the first flattening film 19a, the second flattening film 21a, and the edge cover 32a described later are made of an organic resin material such as a polyimide resin, an acrylic resin, or a novolak resin.
  • the third interlayer insulating film 20a is provided as the first inorganic insulating film, and is composed of, for example, a single-layer film or a laminated film such as silicon nitride, silicon oxide, or silicon oxynitride.
  • the organic EL element layer 35 includes a plurality of first electrodes 31a, an edge cover 32a, a plurality of organic EL layers 33, and a second electrode 34 provided so as to be stacked on the TFT layer 30 in order. I have.
  • the plurality of first electrodes 31a are provided in a matrix on the second flattening film 22a so as to correspond to the plurality of sub-pixels P.
  • the first electrode 31a is formed in the contact hole formed in the first flattening film 19a and the third interlayer insulating film 20a, the relay electrode 21b, and the second flattening film 22a. It is electrically connected to the drain electrode 18d of each third TFT 9c via the contact hole.
  • the first electrode 31a has a function of injecting holes into the organic EL layer 33.
  • the first electrode 31a is more preferably formed of a material having a large work function in order to improve the hole injection efficiency into the organic EL layer 33.
  • examples of the material constituting the first electrode 31a include silver (Ag), aluminum (Al), vanadium (V), cobalt (Co), nickel (Ni), tungsten (W), and gold (Au). , Tungsten (Ti), Ruthenium (Ru), Manganese (Mn), Indium (In), Itterbium (Yb), Lithium Fluoride (LiF), Platinum (Pt), Palladium (Pd), Molybdenum (Mo), Iridium ( Examples thereof include metal materials such as Ir) and tin (Sn). Further, the material constituting the first electrode 31a may be, for example, an alloy such as astatine (At) / oxidized astatine (AtO 2 ).
  • the material constituting the first electrode 31a is, for example, a conductive oxide such as tin oxide (SnO), zinc oxide (ZnO), indium tin oxide (ITO), and indium zinc oxide (IZO). There may be. Further, the first electrode 31a may be formed by laminating a plurality of layers made of the above materials. Examples of the compound material having a large work function include indium tin oxide (ITO) and indium zinc oxide (IZO).
  • the edge cover 32a is provided in a grid pattern so as to cover the peripheral end of each first electrode 31a so as to be common to the plurality of sub-pixels P.
  • each organic EL layer 33 includes a hole injection layer 1, a hole transport layer 2, a light emitting layer 3, an electron transport layer 4, and an electron injection, which are sequentially provided on the first electrode 31a. It has layer 5.
  • the hole injection layer 1 is also called an anode buffer layer, and has a function of bringing the energy levels of the first electrode 31a and the organic EL layer 33 closer to each other and improving the hole injection efficiency from the first electrode 31a to the organic EL layer 33. It has and is provided as a common functional layer common to a plurality of sub-pixels P.
  • the material constituting the hole injection layer 1 include a triazole derivative, an oxadiazole derivative, an imidazole derivative, a polyarylalkane derivative, a pyrazoline derivative, a phenylenediamine derivative, an oxazole derivative, a styrylanthracene derivative, and a fluorenone derivative. Examples thereof include hydrazone derivatives and stylben derivatives.
  • the hole transport layer 2 has a function of improving the hole transport efficiency from the first electrode 31a to the organic EL layer 33, and is provided as a common functional layer common to a plurality of sub-pixels P.
  • the material constituting the hole transport layer 2 include a porphyrin derivative, an aromatic tertiary amine compound, a styrylamine derivative, polyvinylcarbazole, a poly-p-phenylene vinylene, a polysilane, a triazole derivative, and an oxadiazole.
  • Derivatives imidazole derivatives, polyarylalkane derivatives, pyrazoline derivatives, pyrazolone derivatives, phenylenediamine derivatives, arylamine derivatives, amine-substituted carcon derivatives, oxazole derivatives, styrylanthracene derivatives, fluorenone derivatives, hydrazone derivatives, stylben derivatives, hydride amorphous silicon, Examples thereof include hydrided amorphous silicon carbide, zinc sulfide, and zinc selenium.
  • the light emitting layer 3 is provided as an individual functional layer of each subpixel P, and when a voltage is applied by the first electrode 31a and the second electrode 34, holes and electrons are generated from the first electrode 31a and the second electrode 34, respectively. It is a region where holes and electrons are recombined as they are injected.
  • the light emitting layer 3 is made of a material having high luminous efficiency. Examples of the material constituting the light emitting layer 3 include a metal oxynoid compound [8-hydroxyquinoline metal complex], a naphthalene derivative, an anthracene derivative, a diphenylethylene derivative, a vinylacetone derivative, a triphenylamine derivative, a butadiene derivative, and a coumarin derivative.
  • the electron transport layer 4 has a function of efficiently moving electrons to the light emitting layer 3, and is provided as a common functional layer common to a plurality of sub-pixels P.
  • the material constituting the electron transport layer 4 for example, as an organic compound, an oxadiazole derivative, a triazole derivative, a benzoquinone derivative, a naphthoquinone derivative, an anthraquinone derivative, a tetracyanoanthracinodimethane derivative, a diphenoquinone derivative, and a fluorenone derivative are used. , Cyrol derivatives, metal oxinoid compounds and the like.
  • the electron injection layer 5 has a function of bringing the energy levels of the second electrode 34 and the organic EL layer 33 closer to each other and improving the efficiency of electron injection from the second electrode 34 to the organic EL layer 33.
  • the drive voltage of each organic EL element constituting the organic EL element layer 35 can be lowered.
  • the electron injection layer 5 is also called a cathode buffer layer, and is provided as a common functional layer common to a plurality of sub-pixels P.
  • examples of the material constituting the electron injection layer 5 include lithium fluoride (LiF), magnesium fluoride (MgF 2 ), calcium fluoride (CaF 2 ), strontium fluoride (SrF 2 ), and barium fluoride.
  • Inorganic alkaline compounds such as (BaF 2 ), aluminum oxide (Al 2 O 3 ), strontium oxide (SrO) and the like can be mentioned.
  • the second electrode 34 is provided so as to cover each organic EL layer 33 and the edge cover 32a so as to be common to the plurality of sub-pixels P. Further, the second electrode 34 has a function of injecting electrons into the organic EL layer 33. Further, it is more preferable that the second electrode 34 is made of a material having a small work function in order to improve the electron injection efficiency into the organic EL layer 33.
  • the material constituting the second electrode 34 include silver (Ag), aluminum (Al), vanadium (V), calcium (Ca), titanium (Ti), yttrium (Y), and sodium (Na).
  • the second electrode 34 is, for example, magnesium (Mg) / copper (Cu), magnesium (Mg) / silver (Ag), sodium (Na) / potassium (K), asstatin (At) / oxidized asstatin (AtO 2 ). ), Lithium (Li) / Aluminum (Al), Lithium (Li) / Calcium (Ca) / Aluminum (Al), Lithium Fluoride (LiF) / Calcium (Ca) / Aluminum (Al), etc. You may.
  • the second electrode 34 may be formed of, for example, a conductive oxide such as tin oxide (SnO), zinc oxide (ZnO), indium tin oxide (ITO), and indium zinc oxide (IZO). .. Further, the second electrode 34 may be formed by laminating a plurality of layers made of the above materials. Materials with a small work function include, for example, magnesium (Mg), lithium (Li), lithium fluoride (LiF), magnesium (Mg) / copper (Cu), magnesium (Mg) / silver (Ag), and sodium.
  • the sealing film 40 is provided so as to cover the second electrode 34, and the first inorganic sealing film 36 is sequentially laminated on the second electrode 34.
  • the organic sealing film 37 and the second inorganic sealing film 38 are provided, and have a function of protecting each organic EL layer 33 of the organic EL element layer 35 from moisture and oxygen.
  • the first inorganic sealing film 36 and the second inorganic sealing film 38 are made of, for example, an inorganic insulating film such as a silicon nitride film, a silicon oxide film, or a silicon oxynitride film.
  • the organic sealing film 37 is made of an organic resin material such as an acrylic resin, an epoxy resin, a silicone resin, a polyurea resin, a parylene resin, a polyimide resin, and a polyamide resin.
  • the organic EL display device 50a includes a first outer damming wall Wa provided in a rectangular frame shape on the outside of the trench G so as to surround the display area D in the frame area F. It is provided with a second outer damming wall Wb provided in a rectangular frame shape around the first outer damming wall Wa.
  • the first outer damming wall Wa is the same layer as the lower resin layer 22b formed of the same material as the second flattening film 22a and the same material as the edge cover 32a. It is provided with an upper resin layer 32b formed in. As shown in FIGS. 6 and 7, the first outer damming wall Wa is provided so as to overlap the outer peripheral end of the organic sealing film 37 of the sealing film 40, and the sealing film 40 is organically sealed. It is configured to suppress the spread of the ink that becomes the film 37.
  • the second outer damming wall Wb has the same material as the lower resin layer 19b formed in the same layer as the first flattening film 19a and the second flattening film 22a. It is provided with a middle layer resin layer 22c formed in the same layer by the above method and an upper layer resin layer 32c formed in the same layer by the same material as the edge cover 32a.
  • the organic EL display device 50a extends in a wide band shape at the opening portion of the trench G in the frame region F, and the display region D side extends linearly inside the trench G to form a display region.
  • a first frame wiring 18h provided as a third wiring layer so that both ends on the opposite side of D extend to the terminal portion T is provided.
  • the first frame wiring 18h is electrically connected to the power supply line 21a on the display area D side of the frame area F, and is configured such that a high power supply voltage (EL VDD) is input at the terminal portion T.
  • EL VDD high power supply voltage
  • the first frame wiring 18h and the second frame wiring 18i described later are formed in the same layer as the source electrodes 18a and 18c and the drain electrodes 18b and 18d in the same layer, and are made of a resin substrate.
  • the first metal layer 6, the second metal layer 7, and the third metal layer 8 are laminated in order from the layer 10 side toward the organic EL element layer 35 side.
  • the first metal layer 6 and the third metal layer 8 are formed of, for example, a titanium film having a thickness of about 100 nm to 200 nm
  • the second metal layer 7 is formed of, for example, an aluminum film having a thickness of about 100 nm to 1000 nm. It is formed.
  • the source electrodes 18a and 18c described above, the drain electrodes 18b and 18d, the source wire 18f, and the routing wiring 18j described later are the third wiring layer like the first frame wiring 18h and the second frame wiring 18i.
  • the first metal layer 6, the second metal layer 7, and the third metal layer 8 are laminated in order from the resin substrate layer 10 side to the organic EL element layer 35 side (not shown).
  • the organic EL display device 50a is provided as a third wiring layer in a substantially C shape on the outside of the trench G in the frame region F, and both ends thereof extend to the terminal portion T. It is equipped with 18i.
  • the second frame wiring 18i is electrically connected to the second electrode 34 via the first conductive layer 31b formed in the trench G, and has a low power supply voltage at the terminal portion T. (ELVSS) is configured to be input.
  • the first conductive layer 31b is formed of the same material as the first electrode 31a, overlaps with the second frame wiring 18i and the second electrode 34 in the frame region F, and is the second.
  • the frame wiring 18i and the second electrode 34 are provided so as to be electrically connected to each other.
  • the organic EL display device 50a is formed in the base coat film 11, the gate insulating film 13, the first interlayer insulating film 15 and the second interlayer insulating film 17 in the bent portion B of the frame region F, as shown in FIG. It is provided so as to cover the filled resin layer 25 provided so as to fill the slit S, a plurality of routing wires 18j provided on the filling resin layer 25 and the second interlayer insulating film 17, and each routing wiring 18j. It is provided with a coating resin layer 19c. As shown in FIG. 8, the slit S penetrates the base coat film 11, the gate insulating film 13, the first interlayer insulating film 15, and the second interlayer insulating film 17 to expose the surface of the resin substrate layer 10.
  • the filled resin layer 25 is made of an organic resin material such as a polyimide resin.
  • the plurality of routing wires 18j are provided so as to extend in parallel with each other in a direction orthogonal to the extending direction of the bent portion B.
  • both ends of each routing wiring 18j are, as shown in FIG. 8, a first gate conductive layer via each contact hole formed in the laminated film of the first interlayer insulating film 15 and the second interlayer insulating film 17. It is electrically connected to 14f and the second gate conductive layer 14g, respectively.
  • the routing wiring 18j is provided as a third wiring layer, and is formed in the same layer as the source electrodes 18a and 18c and the drain electrodes 18b and 18d.
  • the first gate conductive layer 14f is provided between the gate insulating film 13 and the first interlayer insulating film 15, and the signal wiring (source line 18f, gate line 14d, etc.) extending to the display area D is provided. ) Is electrically connected.
  • the second gate conductive layer 14g is provided between the gate insulating film 13 and the first interlayer insulating film 15, and is electrically connected to, for example, the terminal of the terminal portion T.
  • the coating resin layer 19c is formed of the same material as the first flattening film 19a.
  • the organic EL display device 50a is provided in an island shape on the second flattening film 22a in the frame region F and the non-display region N so as to project upward in the drawing. It is provided with a plurality of peripheral photo spacers 32d.
  • each peripheral photo spacer 32d is formed in the same layer with the same material as the edge cover 32a.
  • the organic EL display device 50a includes a separation wall Ea provided in a circular frame shape so as to surround the through hole H in the non-display region N.
  • the separation wall Ea is provided in the same layer in a frame shape by the same material as the third wiring layer, and the end portion on the through hole H side in the upper portion on the organic EL element layer 35 side is in the lower portion on the resin substrate layer 10 side. It is provided in the shape of an eave so as to protrude toward the through hole H side from the end portion on the through hole H side.
  • the separation wall Ea is the same layer as the lower wall portion 6a provided in the same layer as the first metal layer 6 in a frame shape and the same material as the second metal layer 7.
  • a wall middle portion 7a provided in a frame shape and a wall upper portion 8a provided in a frame shape in the same layer as the third metal layer 8 are provided.
  • the end portion of the wall upper portion 8a on the through hole H side protrudes toward the through hole H side from the end portion of the wall middle portion 7a on the through hole H side, for example, by about 1 ⁇ m. It is provided in the shape of an eaves. Further, as shown in FIG. 10, on the separation wall Ea, an inorganic insulating layer 20b provided in a frame shape on the same layer using the same material as the third interlayer insulating film 20a is provided. Further, on the resin substrate layer 10 side of the separation wall Ea, as shown in FIG.
  • a laminated film (second inorganic) of a base coat film 11, a gate insulating film 13, a first interlayer insulating film 15 and a second interlayer insulating film 17 is provided. (Insulating film) is provided toward the through hole H side.
  • the second electrode 34, the hole injection layer 1, the hole transport layer 2, the electron transport layer 4, and the electron injection layer 5 extend from the display region D to the through hole H as shown in FIG. As described above, it is provided on the separation wall Ea via the inorganic insulating layer 20b, and is separated from the portion on the through hole H side at the peripheral end portion of the wall upper portion 8a on the through hole H side.
  • the hole injection layer 1, the hole transport layer 2, the electron transport layer 4, and the electron injection layer 5 are not shown in FIG. 10, the hole injection layer 1, the hole transport layer 2, and the electron transport layer 4 are not shown.
  • the common functional layer including the electron injection layer 5 is separated from the portion on the through hole H side at the peripheral end portion on the through hole H side of the wall upper portion 8a, similarly to the second electrode 34.
  • the configuration in which the hole injection layer 1, the hole transport layer 2, the electron transport layer 4, and the electron injection layer 5 are all common functional layers is illustrated. At least one of the hole transport layer 2, the electron transport layer 4, and the electron injection layer 5 may be a common functional layer.
  • the second inorganic sealing film 38 of the sealing film 40 is interposed via the inorganic insulating layer 20b and the first inorganic sealing film 36 of the sealing film 40, as shown in FIG. It is provided so as to cover the separation wall Ea.
  • the first inorganic sealing film 36 is provided in the non-display region N so as to be in contact with the second electrode 34 arranged on the second interlayer insulating film 17 of the TFT layer 30. ..
  • the organic EL display device 50a has a first inner damming wall Wc and a first inner dam wall Wc provided in a circular frame shape so as to surround the separation wall Ea in the non-display region N, respectively. 2 It is equipped with an inner damming wall Wd.
  • the first inner damming wall Wc is provided on the first resin layer 22e and the first resin layer 22e formed of the same material as the second flattening film 22a, and has an edge.
  • the cover 32a is provided with a second resin layer 32e formed of the same material as the cover 32a.
  • the first inner damming wall Wc overlaps the inner peripheral end portion of the organic insulating film 37 constituting the sealing film 40 on the display region D side of the non-display region N. It is provided and is configured to suppress the spread of ink that becomes the organic sealing film 37 of the sealing film 40.
  • the second inner damming wall Wd is provided on the first resin layer 22f and the first resin layer 22f formed of the same material as the second flattening film 22a, and has an edge.
  • the cover 32a and the second resin layer 32f formed in the same layer by the same material are provided.
  • the second inner damming wall Wd is provided between the first inner damming wall Wc and the separation wall Ea in the non-display region N.
  • the gate insulating film 13, the first interlayer insulating film 15, and the second interlayer insulating film 17 are provided so as not to reach the end face of the through hole H, as shown in FIG.
  • a semiconductor layer 12c is provided as an etch stopper so as to be exposed from the gate insulating film 13, the first interlayer insulating film 15, and the second interlayer insulating film 17. ing.
  • the semiconductor layer 12c is formed of the same material as the semiconductor layers 12a and 12b. Further, FIG.
  • the 10 illustrates a configuration in which the base coat film 11 and the semiconductor layer 12c remain as the inorganic film of the TFT layer 30 on the peripheral edge of the through hole H, but only the base coat film 11 remains.
  • the base coat film 11 and the semiconductor layer 12c may be provided so as not to reach the end face of the through hole H so that the resin substrate layer 10 is exposed.
  • the gate signal is input to the first TFT 9a via the gate line 14d, so that the first TFT 9a is turned on and the gate of the second TFT 9b is passed through the source line 18f.
  • a predetermined voltage corresponding to the source signal is written to the electrode 14b and the capacitor 9d and the light emission control signal is input to the third TFT 9c via the light emission control line 14e, the third TFT 9c is turned on and the gate voltage of the second TFT 9b is turned on.
  • the current corresponding to the above is supplied from the power supply line 21a to the organic EL layer 33, the light emitting layer 3 of the organic EL layer 33 emits light, and the image is displayed.
  • the gate voltage of the second TFT 9b is held by the capacitor 9d, so that the light emitting layer 3 emits light until the gate signal of the next frame is input. It is maintained in each sub-pixel P.
  • the method for manufacturing the organic EL display device 50a of the present embodiment includes a TFT layer forming step including a separation wall forming step, an organic EL element layer forming step, a sealing film forming step, and a through hole forming step.
  • FIGS. 11, 12, 13 and 14 are cross-sectional views continuously showing a part of the separation barrier forming step of the manufacturing method of the organic EL display device 50a.
  • ⁇ TFT layer forming process> For example, on the surface of the resin substrate layer 10 formed on the glass substrate, a base coat film 11, a first TFT 9a, a second TFT 9b, a third TFT 9c, a capacitor 9d, a first flattening film 19a, and a third interlayer insulation are used on the surface of the resin substrate layer 10.
  • the TFT layer 30 is formed by forming the film 20a, the power supply line 21a, the second flattening film 22a, and the like.
  • the separation wall forming step of forming the separation wall Ea by using the steps of forming the first TFT9a, the second TFT9b, the third TFT9c, and the third interlayer insulating film 20a in the TFT layer forming step will be described below.
  • the first metal layer 6 for example, a titanium layer having a thickness of about 30 nm
  • a separation wall forming layer 18p in which a metal layer 7 (for example, an aluminum layer having a thickness of about 630 nm) and a third metal layer 8 (for example, a titanium layer having a thickness of about 30 nm) are laminated in this order is formed in a circular frame shape (for example). See FIG. 11).
  • a polyimide resin having photosensitivity is applied to the surface of the substrate on which the source electrodes 18a and 18c and the drain electrodes 18b and 18d are formed, for example, by a spin coating method to form a photosensitive resin film, and then the photosensitive resin film is formed.
  • the photosensitive resin film is exposed, developed, and fired to form a first flattening film 19a in the display region D, and a lower resin layer 19b and a coating resin layer 19c are formed in the frame region F.
  • a silicon nitride film (thickness of about 10 nm to 500 nm) is formed on the surface of the substrate on which the first flattening film 19a or the like is formed by, for example, a plasma CVD (Chemical Vapor Deposition) method, and FIG. 11 shows.
  • the inorganic insulating film 20 is patterned to form the third interlayer insulating film 20a in the display region D, and as shown in FIG. 12, the non-display region N is inorganic.
  • the insulating layer 20b is formed.
  • the end portion of the separation wall forming layer 18p exposed from the resist pattern R by, for example, dry etching using chlorine gas is formed. 2
  • the lower wall portion 6a, the middle portion of the wall 7a, and the upper portion of the wall 8a are formed as shown in FIG.
  • a separation wall Ea is formed so that the end of the wall upper portion 8a on the through hole H side protrudes toward the through hole H side from the end of the wall middle portion 7a on the through hole H side. ..
  • a first electrode 31a, an edge cover 32a, and an organic EL layer 33 (hole injection layer 1, positive) are used by a well-known method.
  • the hole transport layer 2, the light emitting layer 3, the electron transport layer 4, the electron injection layer 5), and the second electrode 34 are formed to form the organic EL element layer 35.
  • the organic EL layer 33 and the second electrode 34 are formed by the vapor deposition method, the hole injection layer 1, the hole transport layer 2, the electron transport layer 4, and the electron injection layer 5 constituting the organic EL layer 33 are formed.
  • the second electrode 34 is formed in the eaves-shaped portion of the wall upper portion 8a of the separation wall Ea separately from the side on which the through hole H is formed later.
  • an inorganic insulating film such as a silicon nitride film, a silicon oxide film, or a silicon nitride film is used on the surface of the substrate on which the organic EL element layer 35 formed in the organic EL element layer forming step is formed. Is formed into a film by the plasma CVD method to form the first inorganic sealing film 36.
  • an organic resin material such as an acrylic resin is formed on the surface of the substrate on which the first inorganic sealing film 36 is formed by, for example, an inkjet method to form the organic sealing film 37.
  • an inorganic insulating film such as a silicon nitride film, a silicon oxide film, or a silicon oxynitride film is formed on the substrate on which the organic sealing film 37 is formed by a plasma CVD method using a mask.
  • the sealing film 40 is formed.
  • a protective sheet (not shown) is attached to the surface of the substrate on which the sealing film 40 is formed in the sealing film forming step, and then the resin substrate is irradiated with laser light from the glass substrate side of the resin substrate layer 10.
  • the glass substrate is peeled off from the lower surface of the layer 10, and a protective sheet (not shown) is attached to the lower surface of the resin substrate layer 10 from which the glass substrate has been peeled off.
  • the region overlapping the semiconductor layer 12c inside the separation wall Ea provided on the resin substrate layer 10 to which the protective sheet is attached is irradiated with, for example, laser light while scanning in a ring shape to penetrate a diameter of about 5 mm.
  • the hole H is formed.
  • an electronic component 60 such as a camera or a fingerprint sensor is arranged on the back surface side of the through hole H.
  • the electronic component 60 is installed.
  • the organic EL display device 50a of the present embodiment can be manufactured.
  • the island-shaped non-display region N in which the through hole H inside the display region D is formed is located along the peripheral edge of the through hole H.
  • the separation wall Ea is provided in a circular frame shape.
  • the separation wall Ea is a wall lower portion 6a provided in the same layer as the first metal layer 6 in a frame shape and a wall provided in the same layer as the second metal layer 7 in a frame shape.
  • the middle portion 7a and the wall upper portion 8a provided in the same layer in the same layer as the third metal layer 8 in a frame shape are provided, and the end portion of the wall upper portion 8a on the through hole H side is on the through hole H side of the wall middle portion 7a.
  • the common functional layer (hole injection layer 1, hole transport layer 2, electron transport layer 4, electron injection layer 5) and the second electrode 34 are displayed in the eaves-like protruding portion of the separation wall Ea. It is formed separately on the region D side and the through hole H side, respectively.
  • the first inorganic sealing film 36 is provided so as to cover the end portion of the second electrode 34 on the through hole H side in the non-display region N. Even in the non-display region N, the sealing performance by the sealing film 40 can be ensured, the deterioration of the organic EL layer 33 can be suppressed, and the reliability of the organic EL display device 50a can be improved.
  • FIG. 15 is a cross-sectional view of a non-display region N of the organic EL display device 50b of the present embodiment, and is a diagram corresponding to FIG.
  • FIG. 16 is a cross-sectional view of a non-display region N of the organic EL display device 50ba shown as a modification of the organic EL display device 50b, and is a diagram corresponding to FIG. 10.
  • the same parts as those in FIGS. 1 to 14 are designated by the same reference numerals, and detailed description thereof will be omitted.
  • the base coat film 11 on the resin substrate layer 10 side of the separation wall Ea, the gate insulating film 13, the first interlayer insulating film 15 and the second interlayer insulating film 17 are provided toward the through hole H side.
  • the organic EL display device 50a is illustrated, in the present embodiment, the base coat film 11 on the resin substrate layer 10 side of the separation wall Eb, the gate insulating film 13, the first interlayer insulating film 15 and the second interlayer insulating film 17 are separated.
  • An example is an organic EL display device 50b provided so as not to exceed the wall Eb.
  • the organic EL display device 50b is provided in a display area D in which an island-shaped non-display area N is provided inside and around the display area D. It is provided with a frame area F.
  • the organic EL display device 50b is provided on the resin substrate layer 10, the TFT layer 30 provided on the resin substrate layer 10, and the TFT layer 30 in the same manner as the organic EL display device 50a of the first embodiment.
  • the organic EL element layer 35 and the sealing film 40 provided on the organic EL element layer 35 are provided.
  • the configuration of the display area D and the frame area F in the organic EL display device 50b is substantially the same as the configuration of the display area D and the frame area F in the organic EL display device 50a of the first embodiment.
  • the organic EL display device 50b is provided in a non-display region N in a circular frame shape so as to surround the through hole H, as shown in FIG. It is equipped with a separation wall Eb.
  • the separation wall Eb has a frame-shaped lower wall portion 6b made of the same material as the first metal layer 6 and a frame shape made of the same material as the second metal layer 7. It is provided with a wall middle portion 7b provided and a wall upper portion 8b provided in the same layer in a frame shape with the same material as the third metal layer 8.
  • the end portion of the wall upper portion 8b on the through hole H side is provided on the through hole H side of the wall middle portion 7b on the through hole H side, for example, in the shape of an eave so as to protrude by about 1 ⁇ m.
  • an inorganic insulating layer 20b is provided on the separation wall Eb.
  • a laminated film (second inorganic) of a base coat film 11, a gate insulating film 13, a first interlayer insulating film 15 and a second interlayer insulating film 17 is provided on the resin substrate layer 10 side of the separation wall Eb.
  • the insulating film) is provided so as not to exceed the separation wall Eb.
  • the separation wall Eb is a through hole H of the laminated film (second inorganic insulating film) of the base coat film 11, the gate insulating film 13, the first interlayer insulating film 15 and the second interlayer insulating film 17. It is provided so as to cover the side end.
  • the organic EL display device 50b provided with the separation wall Eb provided so that the lower wall portion 6b and the wall middle portion 7b cover the end portion of the second inorganic insulating film on the through hole H side is exemplified.
  • the upper part of the wall is 8ba, and only the lower part 6b of the wall is provided so as to cover the end portion of the second inorganic insulating film on the through hole H side.
  • the separation wall Eba is composed of the wall lower portion 6b, the wall middle portion 7ba, and the wall upper portion 8ba which are stacked in order.
  • the second electrode 34, the hole injection layer 1, the hole transport layer 2, the electron transport layer 4, and the electron injection layer 5 extend from the display region D to the through hole H as shown in FIG. As described above, it is provided on the separation wall Eb via the inorganic insulating layer 20b, and is separated from the portion on the through hole H side at the peripheral end portion of the wall upper portion 8b on the through hole H side.
  • the hole injection layer 1, the hole transport layer 2, the electron transport layer 4 and the electron injection layer 5 are not shown in FIG. 15 (FIG. 16), the hole injection layer 1, the hole transport layer 2, and the hole transport layer 2 are not shown.
  • the common functional layer including the electron transport layer 4 and the electron injection layer 5 is separated from the portion on the through hole H side at the peripheral end portion of the wall upper portion 8b (8ba) on the through hole H side, similarly to the second electrode 34. ing. Further, in the present embodiment, the configuration in which the hole injection layer 1, the hole transport layer 2, the electron transport layer 4, and the electron injection layer 5 are all common functional layers is illustrated. At least one of the hole transport layer 2, the electron transport layer 4, and the electron injection layer 5 may be a common functional layer.
  • the second inorganic sealing film 38 of the sealing film 40 is interposed via the inorganic insulating layer 20b and the first inorganic sealing film 36 of the sealing film 40, as shown in FIG. It is provided so as to cover the separation wall Eb. Further, as shown in FIG. 15, the first inorganic sealing film 36 is provided so as to be in contact with the resin substrate layer 10 in the non-display region N.
  • the organic EL display device 50b is provided in a non-display region N in a circular frame shape so as to surround the separation wall Eb, as shown in FIG.
  • the first inner damming wall Wc and the second inner damming wall Wd are provided.
  • the organic EL display device 50b described above has flexibility like the organic EL display device 50a of the first embodiment, and is organic in each sub-pixel P via the first TFT 9a, the second TFT 9b, and the third TFT 9c.
  • the light emitting layer 3 of the EL layer 33 is configured to emit light as appropriate to display an image.
  • the organic EL display device 50b of the present embodiment is not described in the TFT layer forming step of the manufacturing method of the organic EL display device 50a of the first embodiment, the source electrodes 18a and 18c and the drain electrodes 18b and 18d and the like are not described.
  • the base coat film 11 the gate insulating film 13, the first interlayer insulating film 15 and the second interlayer insulating film 17 of the bent portion B are removed to form the slit S, the non-display region N is formed. It can be manufactured by patterning the gate insulating film 13, the first interlayer insulating film 15, and the second interlayer insulating film 17.
  • the island-shaped non-display region N in which the through hole H inside the display region D is formed is located along the peripheral edge of the through hole H.
  • the separation wall Eb is provided in a circular frame shape.
  • the separation wall Eb is a wall lower portion 6b provided in the same layer as the first metal layer 6 in a frame shape and a wall provided in the same layer as the second metal layer 7 in a frame shape.
  • the middle portion 7b and the wall upper portion 8b provided in the same layer in the same layer as the third metal layer 8 in a frame shape are provided, and the end portion of the wall upper portion 8b on the through hole H side is on the through hole H side of the wall middle portion 7b.
  • the common functional layer (hole injection layer 1, hole transport layer 2, electron transport layer 4, electron injection layer 5) and the second electrode 34 are displayed in the eaves-like protruding portion of the separation wall Eb. It is formed separately on the region D side and the through hole H side, respectively.
  • the first inorganic sealing film 36 is provided so as to cover the end portion of the second electrode 34 on the through hole H side in the non-display region N. Even in the non-display region N, the sealing performance by the sealing film 40 can be ensured, the deterioration of the organic EL layer 33 can be suppressed, and the reliability of the organic EL display device 50b can be improved.
  • the separation wall Eb is a laminated film of the base coat film 11, the gate insulating film 13, the first interlayer insulating film 15, and the second interlayer insulating film 17. Since it is provided so as to cover the end portion on the H side of the through hole, the base coat film 11 and the gate are used when the end portion of the separation wall forming layer (18p) is laterally etched to form the separation wall Eb.
  • the laminated film of the insulating film 13, the first interlayer insulating film 15, and the second interlayer insulating film 17 functions as an etch stopper.
  • the organic EL display device in which the separation wall is formed by using the third wiring layer is exemplified, but in the present invention, other wiring layers such as the first wiring layer and the second wiring layer are used. It can also be applied to an organic EL display device in which a separation wall is formed by using the device.
  • an organic EL layer having a five-layer laminated structure of a hole injection layer, a hole transport layer, a light emitting layer, an electron transport layer, and an electron injection layer has been exemplified. It may have a three-layer laminated structure of a layer / hole transport layer, a light emitting layer, and an electron transport layer / electron injection layer.
  • an organic EL display device in which the first electrode is used as an anode and the second electrode is used as a cathode is exemplified, but in the present invention, the laminated structure of the organic EL layer is inverted and the first electrode is used as a cathode. It can also be applied to an organic EL display device using the second electrode as an anode.
  • the organic EL display device in which the electrode of the TFT connected to the first electrode is used as the drain electrode is exemplified, but in the present invention, the electrode of the TFT connected to the first electrode is used as the source electrode. It can also be applied to an organic EL display device to be called.
  • the organic EL display device has been described as an example as the display device, but the present invention can be applied to a display device including a plurality of light emitting elements driven by an electric current.
  • the present invention can be applied to a display device provided with a QLED (Quantum-dot light emission diode) which is a light emitting element using a quantum dot-containing layer.
  • QLED Quantum-dot light emission diode
  • the present invention is useful for flexible display devices.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Geometry (AREA)
  • Manufacturing & Machinery (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

表示領域の内部には、非表示領域(N)が島状に設けられ、非表示領域(N)には、ベース基板(10)の厚さ方向に貫通する貫通孔(H)が形成され、非表示領域(N)には、貫通孔(H)を囲むように分離壁(Ea)が設けられ、分離壁(Ea)は、配線層と同一材料により同一層に設けられ、発光素子層側の上側部分(8a)における貫通孔(H)側の端部がベース基板(10)側の下側部分(7a)における貫通孔(H)側の端部よりも貫通孔(H)側に突出するように設けられている。

Description

表示装置
 本発明は、表示装置に関するものである。
 近年、液晶表示装置に代わる表示装置として、有機エレクトロルミネッセンス(electroluminescence、以下、ELとも称する)素子を用いた自発光型の有機EL表示装置が注目されている。ここで、有機EL素子は、例えば、機能層として設けられた有機EL層と、その有機EL層の一方の表面側に第1電極と、その有機EL層の他方の表面側に設けられた第2電極とを備えている。この有機EL表示装置では、画像表示を行う表示領域の内部に、例えば、カメラや指紋センサー等の電子部品を設置するために、島状の非表示領域を設け、その非表示領域に厚さ方向に貫通する貫通孔を設ける構造が提案されている(例えば、特許文献1参照)。
特開2019-35950号公報
 本発明の目的とするところは、表示領域側と貫通孔側とに分離して共通の機能層を低コストで形成することにある。
 上記目的を達成するために、本発明に係る表示装置は、ベース基板と、上記ベース基板上に設けられ、配線層を含む薄膜トランジスタ層と、上記薄膜トランジスタ層上に設けられ、表示領域を構成する複数のサブ画素に対応して複数の第1電極、複数の機能層及び共通の第2電極が順に積層された発光素子層とを備え、上記表示領域の内部には、非表示領域が島状に設けられ、上記非表示領域には、上記ベース基板の厚さ方向に貫通する貫通孔が形成され、上記非表示領域には、上記貫通孔を囲むように分離壁が設けられ、上記分離壁は、上記配線層と同一材料により同一層に設けられ、上記発光素子層側の上側部分における上記貫通孔側の端部が該上側部分よりも上記ベース基板側の下側部分における上記貫通孔側の端部よりも上記貫通孔側に突出するように設けられていることを特徴とする。
 本発明によれば、表示領域側と貫通孔側とに分離して共通の機能層を低コストで形成することができる。
図1は、本発明の第1の実施形態に係る有機EL表示装置の概略構成を示す平面図である。 図2は、本発明の第1の実施形態に係る有機EL表示装置の表示領域の平面図である。 図3は、図1中のIII-III線に沿った有機EL表示装置の表示領域の断面図である。 図4は、本発明の第1の実施形態に係る有機EL表示装置を構成する薄膜トランジスタ層の等価回路図である。 図5は、本発明の第1の実施形態に係る有機EL表示装置を構成する有機EL層の断面図である。 図6は、図1中のVI-VI線に沿った有機EL表示装置の額縁領域の断面図である。 図7は、図1中のVII-VII線に沿った有機EL表示装置の額縁領域の断面図である。 図8は、図1中のVIII-VIII線に沿った有機EL表示装置の額縁領域の断面図である。 図9は、本発明の第1の実施形態に係る有機EL表示装置の非表示領域及びその周囲の平面図である。 図10は、図9中のX-X線に沿った有機EL表示装置の非表示領域の断面図である。 図11は、本発明の第1の実施形態に係る有機EL表示装置の製造方法の分離壁形成工程の一部を示す断面図である。 図12は、図11に続く本発明の第1の実施形態に係る有機EL表示装置の製造方法の分離壁形成工程の一部を示す断面図である。 図13は、図12に続く本発明の第1の実施形態に係る有機EL表示装置の製造方法の分離壁形成工程の一部を示す断面図である。 図14は、図13に続く本発明の第1の実施形態に係る有機EL表示装置の製造方法の分離壁形成工程の一部を示す断面図である。 図15は、本発明の第2の実施形態に係る有機EL表示装置の非表示領域の断面図であり、図10に相当する図である。 図16は、本発明の第2の実施形態に係る有機EL表示装置の変形例の非表示領域の断面図であり、図10に相当する図である。
 以下、本発明の実施形態を図面に基づいて詳細に説明する。なお、本発明は、以下の各実施形態に限定されるものではない。
 《第1の実施形態》
 図1~図14は、本発明に係る表示装置の第1の実施形態を示している。なお、以下の各実施形態では、発光素子層を備えた表示装置として、有機EL素子層を備えた有機EL表示装置を例示する。ここで、図1は、本実施形態の有機EL表示装置50aの概略構成を示す平面図である。また、図2は、有機EL表示装置50aの表示領域Dの平面図である。また、図3は、図1中のIII-III線に沿った有機EL表示装置50aの表示領域Dの断面図である。また、図4は、有機EL表示装置50aを構成する薄膜トランジスタ層30の等価回路図である。また、図5は、有機EL表示装置50aを構成する有機EL層33の断面図である。また、図6、図7及び図8は、図1中のVI-VI線、VII-VII線及びVIII-VIII線に沿った有機EL表示装置50aの額縁領域Fの断面図である。また、図9は、有機EL表示装置50aの非表示領域N及びその周囲の平面図である。また、図10は、図9中のX-X線に沿った有機EL表示装置50aの非表示領域Nの断面図である。
 有機EL表示装置50aは、図1に示すように、例えば、矩形状に設けられた画像表示を行う表示領域Dと、表示領域Dの周囲に矩形枠状に設けられた額縁領域Fとを備えている。なお、本実施形態では、矩形状の表示領域Dを例示したが、この矩形状には、例えば、辺が円弧状になった形状、角部が円弧状になった形状、辺の一部に切り欠きがある形状等の略矩形状も含まれる。
 表示領域Dには、図2に示すように、複数のサブ画素Pがマトリクス状に配列されている。また、表示領域Dでは、図2に示すように、例えば、赤色の表示を行うための赤色発光領域Lrを有するサブ画素P、緑色の表示を行うための緑色発光領域Lgを有するサブ画素P、及び青色の表示を行うための青色発光領域Lbを有するサブ画素Pが互いに隣り合うように設けられている。なお、表示領域Dでは、例えば、赤色発光領域Er、緑色発光領域Eg及び青色発光領域Ebを有する隣り合う3つのサブ画素Pにより、1つの画素が構成されている。また、表示領域Dの内部には、図1に示すように、非表示領域Nが島状に設けられている。ここで、非表示領域Nには、図1に示すように、例えば、カメラや指紋センサー等の電子部品60を配置させるために、後述する樹脂基板層10の厚さ方向に貫通する貫通孔Hが設けられている。なお、非表示領域Nの詳細な構造等については、図9及び図10を用いて、後述する。
 額縁領域Fの図1中の右端部には、端子部Tが一方向(図中の縦方向)に延びるように設けられている。また、額縁領域Fにおいて、図1に示すように、表示領域D及び端子部Tの間には、図中の縦方向を折り曲げの軸として、例えば、180°に(U字状に)折り曲げ可能な折り曲げ部Bが一方向(図中の縦方向)に延びるように設けられている。また、端子部Tには、端子部Tの延びる方向に沿って複数の端子が配列されている。また、額縁領域Fにおいて、後述する第1平坦化膜19a及び第2平坦化膜22aには、図1及び図6に示すように、平面視で略C状のトレンチGが第1平坦化膜19a及び第2平坦化膜22aを貫通するように設けられている。ここで、トレンチGは、図1に示すように、平面視で端子部T側が開口するように略C字状に設けられている。
 有機EL表示装置50aは、図3に示すように、ベース基板として設けられた樹脂基板層10と、樹脂基板層10上に設けられた薄膜トランジスタ(thin film transistor、以下、TFTとも称する)層30と、TFT層30上に発光素子層として設けられた有機EL素子層35と、有機EL素子層35上に設けられた封止膜40とを備えている。
 樹脂基板層10は、例えば、ポリイミド樹脂等の有機樹脂材料により構成されている。
 TFT層30は、図3に示すように、樹脂基板層10上に設けられたベースコート膜11と、ベースコート膜11上に設けられた複数の第1TFT9a、複数の第2TFT9b(図4参照)、複数の第3TFT9c及び複数のキャパシタ9dとを備えている。また、TFT層30は、図3に示すように、各第1TFT9a、各第2TFT9b、各第3TFT9c及び各キャパシタ9d上に順に設けられた第1平坦化膜19a、第3層間絶縁膜20a及び第2平坦化膜22aとを備えている。
 TFT層30では、図3に示すように、ベースコート膜11上に、半導体層12a及び12bと、ゲート絶縁膜13と、ゲート電極14a及び14b並びに下部導電層14cと、第1層間絶縁膜15と、上部導電層16aと、第2層間絶縁膜17と、ソース電極18a及び18c並びにドレイン電極18b及び18dと、第1平坦化膜19aと、第3層間絶縁膜20aと、電源線21a及び中継電極21bと、第2平坦化膜22aとが順に積層されている。
 TFT層30では、表示領域Dにおいて、図2及び図4に示すように、図中の横方向に互いに平行に延びるように複数のゲート線14dが第1配線層として設けられている。また、TFT層30では、表示領域Dにおいて、図2及び図4に示すように、図中の横方向に互いに平行に延びるように複数の発光制御線14eが第1配線層として設けられている。なお、ゲート線14d及び発光制御線14eは、ゲート電極14a及び14b並びに下部導電層14cと同一材料により同一層に形成されている。また、各発光制御線14eは、図2に示すように、各ゲート線14dと隣り合うように設けられている。また、TFT層30では、表示領域Dにおいて、図2及び図4に示すように、図中の縦方向に互いに平行に延びるように複数のソース線18fが第3配線層として設けられている。なお、ソース線18fは、ソース電極18a及び18c並びにドレイン電極18b及び18dと同一材料により同一層に形成されている。また、TFT層30では、表示領域Dにおいて、図1に示すように、電源線21aが格子状に第4配線層として設けられている。また、TFT層30では、図4に示すように、各サブ画素Pにおいて、第1TFT9a、第2TFT9b、第3TFT9c及びキャパシタ9dがそれぞれ設けられている。
 ベースコート膜11、ゲート絶縁膜13、第1層間絶縁膜15及び第2層間絶縁膜17は、第2無機絶縁膜として設けられ、例えば、窒化シリコン、酸化シリコン、酸窒化シリコン等の単層膜又は積層膜により構成されている。
 第1TFT9aは、図4に示すように、各サブ画素Pにおいて、対応するゲート線14d、ソース線18f及び第2TFT9bに電気的に接続されている。また、第1TFT9aは、図3に示すように、ベースコート膜11上に順に設けられた半導体層12a、ゲート絶縁膜13、ゲート電極14a、第1層間絶縁膜15、第2層間絶縁膜17、並びにソース電極18a及びドレイン電極18bを備えている。ここで、半導体層12aは、図3に示すように、ベースコート膜11上に設けられ、後述するように、チャネル領域、ソース領域及びドレイン領域を有している。また、半導体層12a及び後述する半導体層12bは、例えば、低温ポリシリコン膜やIn-Ga-Zn-O系の酸化物半導体膜等により形成されている。また、ゲート絶縁膜13は、図3に示すように、半導体層12aを覆うように設けられている。また、ゲート電極14aは、図3に示すように、ゲート絶縁膜13上に半導体層12aのチャネル領域と重なるように設けられている。また、第1層間絶縁膜15及び第2層間絶縁膜17は、図3に示すように、ゲート電極14aを覆うように順に設けられている。また、ソース電極18a及びドレイン電極18bは、図3に示すように、第2層間絶縁膜17上に互いに離間するように設けられている。また、ソース電極18a及びドレイン電極18bは、図3に示すように、ゲート絶縁膜13、第1層間絶縁膜15及び第2層間絶縁膜17の積層膜に形成された各コンタクトホールを介して、半導体層12aのソース領域及びドレイン領域にそれぞれ電気的に接続されている。
 第2TFT9bは、図4に示すように、各サブ画素Pにおいて、対応する第1TFT9a、電源線21a及び第3TFT9cに電気的に接続されている。なお、第2TFT9bは、第1TFT9a及び後述する第3TFT9cと実質的に同じ構造を有している。
 第3TFT9cは、図4に示すように、各サブ画素Pにおいて、対応する第2TFT9b、電源線21a及び発光制御線14eに電気的に接続されている。また、第3TFT9cは、図3に示すように、ベースコート膜11上に順に設けられた半導体層12b、ゲート絶縁膜13、ゲート電極14b、第1層間絶縁膜15、第2層間絶縁膜17、並びにソース電極18c及びドレイン電極18dを備えている。ここで、半導体層12bは、図3に示すように、ベースコート膜11上に設けられ、半導体層12aと同様に、チャネル領域、ソース領域及びドレイン領域を有している。また、ゲート絶縁膜13は、図3に示すように、半導体層12bを覆うように設けられている。また、ゲート電極14bは、図3に示すように、ゲート絶縁膜13上に半導体層12bのチャネル領域と重なるように設けられている。また、第1層間絶縁膜15及び第2層間絶縁膜17は、図3に示すように、ゲート電極14bを覆うように順に設けられている。また、ソース電極18c及びドレイン電極18dは、図3に示すように、第2層間絶縁膜17上に互いに離間するように設けられている。また、ソース電極18c及びドレイン電極18dは、図3に示すように、ゲート絶縁膜13、第1層間絶縁膜15及び第2層間絶縁膜17の積層膜に形成された各コンタクトホールを介して、半導体層12bのソース領域及びドレイン領域にそれぞれ電気的に接続されている。また、ドレイン電極18dは、図3に示すように、第1平坦化膜19a及び第3層間絶縁膜20aに形成されたコンタクトホールを介して、中継電極21bに電気的に接続されている。
 なお、本実施形態では、トップゲート型の第1TFT9a、第2TFT9b及び第3TFT9cを例示したが、第1TFT9a、第2TFT9b及び第3TFT9cは、ボトムゲート型であってもよい。
 キャパシタ9dは、図4に示すように、各サブ画素Pにおいて、対応する第1TFT9a及び電源線21aに電気的に接続されている。ここで、キャパシタ9dは、図3に示すように、第1配線層として設けられた下部導電層14cと、下部導電層14cを覆うように設けられた第1層間絶縁膜15と、第1層間絶縁膜15上に下部導電層14cと重なるように第2配線層として設けられた上部導電層16aとを備えている。なお、上部導電層16aは、第2層間絶縁膜17、第1平坦化膜19a及び第3層間絶縁膜20aに形成されたコンタクトホール(不図示)を介して電源線21aに電気的に接続されている。
 第1平坦化膜19a、第2平坦化膜21a及び後述するエッジカバー32aは、例えば、ポリイミド樹脂、アクリル樹脂、ノボラック樹脂等の有機樹脂材料により構成されている。
 第3層間絶縁膜20aは、第1無機絶縁膜として設けられ、例えば、窒化シリコン、酸化シリコン、酸窒化シリコン等の単層膜又は積層膜により構成されている。
 有機EL素子層35は、図3に示すように、TFT層30上に順に積層するように設けられた複数の第1電極31a、エッジカバー32a、複数の有機EL層33及び第2電極34を備えている。
 複数の第1電極31aは、図3に示すように、複数のサブ画素Pに対応するように、第2平坦化膜22a上にマトリクス状に設けられている。ここで、第1電極31aは、図3に示すように、第1平坦化膜19a及び第3層間絶縁膜20aに形成されたコンタクトホール、中継電極21b、及び第2平坦化膜22aに形成されたコンタクトホールを介して、各第3TFT9cのドレイン電極18dに電気的に接続されている。また、第1電極31aは、有機EL層33にホール(正孔)を注入する機能を有している。また、第1電極31aは、有機EL層33への正孔注入効率を向上させるために、仕事関数の大きな材料で形成するのがより好ましい。ここで、第1電極31aを構成する材料としては、例えば、銀(Ag)、アルミニウム(Al)、バナジウム(V)、コバルト(Co)、ニッケル(Ni)、タングステン(W)、金(Au)、チタン(Ti)、ルテニウム(Ru)、マンガン(Mn)、インジウム(In)、イッテルビウム(Yb)、フッ化リチウム(LiF)、白金(Pt)、パラジウム(Pd)、モリブデン(Mo)、イリジウム(Ir)、スズ(Sn)等の金属材料が挙げられる。また、第1電極31aを構成する材料は、例えば、アスタチン(At)/酸化アスタチン(AtO)等の合金であっても構わない。さらに、第1電極31aを構成する材料は、例えば、酸化スズ(SnO)、酸化亜鉛(ZnO)、インジウムスズ酸化物(ITO)、インジウム亜鉛酸化物(IZO)のような導電性酸化物等であってもよい。また、第1電極31aは、上記材料からなる層を複数積層して形成されていてもよい。なお、仕事関数の大きな化合物材料としては、例えば、インジウムスズ酸化物(ITO)やインジウム亜鉛酸化物(IZO)等が挙げられる。
 エッジカバー32aは、図3に示すように、複数のサブ画素Pに共通するように、各第1電極31aの周端部を覆うように格子状に設けられている。
 複数の有機EL層33は、図3に示すように、複数の第1電極31a上に配置され、複数のサブ画素Pに対応するように、マトリクス状に設けられている。ここで、各有機EL層33は、図5に示すように、第1電極31a上に順に設けられた正孔注入層1、正孔輸送層2、発光層3、電子輸送層4及び電子注入層5を備えている。
 正孔注入層1は、陽極バッファ層とも呼ばれ、第1電極31aと有機EL層33とのエネルギーレベルを近づけ、第1電極31aから有機EL層33への正孔注入効率を改善する機能を有し、複数のサブ画素Pに共通する共通の機能層として設けられている。ここで、正孔注入層1を構成する材料としては、例えば、トリアゾール誘導体、オキサジアゾール誘導体、イミダゾール誘導体、ポリアリールアルカン誘導体、ピラゾリン誘導体、フェニレンジアミン誘導体、オキサゾール誘導体、スチリルアントラセン誘導体、フルオレノン誘導体、ヒドラゾン誘導体、スチルベン誘導体等が挙げられる。
 正孔輸送層2は、第1電極31aから有機EL層33への正孔の輸送効率を向上させる機能を有し、複数のサブ画素Pに共通する共通の機能層として設けられている。ここで、正孔輸送層2を構成する材料としては、例えば、ポルフィリン誘導体、芳香族第三級アミン化合物、スチリルアミン誘導体、ポリビニルカルバゾール、ポリ-p-フェニレンビニレン、ポリシラン、トリアゾール誘導体、オキサジアゾール誘導体、イミダゾール誘導体、ポリアリールアルカン誘導体、ピラゾリン誘導体、ピラゾロン誘導体、フェニレンジアミン誘導体、アリールアミン誘導体、アミン置換カルコン誘導体、オキサゾール誘導体、スチリルアントラセン誘導体、フルオレノン誘導体、ヒドラゾン誘導体、スチルベン誘導体、水素化アモルファスシリコン、水素化アモルファス炭化シリコン、硫化亜鉛、セレン化亜鉛等が挙げられる。
 発光層3は、各サブ画素Pの個別の機能層として設けられ、第1電極31a及び第2電極34による電圧印加の際に、第1電極31a及び第2電極34から正孔及び電子がそれぞれ注入されると共に、正孔及び電子が再結合する領域である。ここで、発光層3は、発光効率が高い材料により形成されている。そして、発光層3を構成する材料としては、例えば、金属オキシノイド化合物[8-ヒドロキシキノリン金属錯体]、ナフタレン誘導体、アントラセン誘導体、ジフェニルエチレン誘導体、ビニルアセトン誘導体、トリフェニルアミン誘導体、ブタジエン誘導体、クマリン誘導体、ベンズオキサゾール誘導体、オキサジアゾール誘導体、オキサゾール誘導体、ベンズイミダゾール誘導体、チアジアゾール誘導体、ベンゾチアゾール誘導体、スチリル誘導体、スチリルアミン誘導体、ビススチリルベンゼン誘導体、トリススチリルベンゼン誘導体、ペリレン誘導体、ペリノン誘導体、アミノピレン誘導体、ピリジン誘導体、ローダミン誘導体、アクイジン誘導体、フェノキサゾン、キナクリドン誘導体、ルブレン、ポリ-p-フェニレンビニレン、ポリシラン等が挙げられる。
 電子輸送層4は、電子を発光層3まで効率良く移動させる機能を有し、複数のサブ画素Pに共通する共通の機能層として設けられている。ここで、電子輸送層4を構成する材料としては、例えば、有機化合物として、オキサジアゾール誘導体、トリアゾール誘導体、ベンゾキノン誘導体、ナフトキノン誘導体、アントラキノン誘導体、テトラシアノアントラキノジメタン誘導体、ジフェノキノン誘導体、フルオレノン誘導体、シロール誘導体、金属オキシノイド化合物等が挙げられる。
 電子注入層5は、第2電極34と有機EL層33とのエネルギーレベルを近づけ、第2電極34から有機EL層33へ電子が注入される効率を向上させる機能を有し、この機能により、有機EL素子層35を構成する各有機EL素子の駆動電圧を下げることができる。なお、電子注入層5は、陰極バッファ層とも呼ばれ、複数のサブ画素Pに共通する共通の機能層として設けられている。ここで、電子注入層5を構成する材料としては、例えば、フッ化リチウム(LiF)、フッ化マグネシウム(MgF)、フッ化カルシウム(CaF)、フッ化ストロンチウム(SrF)、フッ化バリウム(BaF)のような無機アルカリ化合物、酸化アルミニウム(Al)、酸化ストロンチウム(SrO)等が挙げられる。
 第2電極34は、図3に示すように、複数のサブ画素Pに共通するように、各有機EL層33及びエッジカバー32aを覆うように設けられている。また、第2電極34は、有機EL層33に電子を注入する機能を有している。また、第2電極34は、有機EL層33への電子注入効率を向上させるために、仕事関数の小さな材料で構成するのがより好ましい。ここで、第2電極34を構成する材料としては、例えば、銀(Ag)、アルミニウム(Al)、バナジウム(V)、カルシウム(Ca)、チタン(Ti)、イットリウム(Y)、ナトリウム(Na)、マンガン(Mn)、インジウム(In)、マグネシウム(Mg)、リチウム(Li)、イッテルビウム(Yb)、フッ化リチウム(LiF)等が挙げられる。また、第2電極34は、例えば、マグネシウム(Mg)/銅(Cu)、マグネシウム(Mg)/銀(Ag)、ナトリウム(Na)/カリウム(K)、アスタチン(At)/酸化アスタチン(AtO)、リチウム(Li)/アルミニウム(Al)、リチウム(Li)/カルシウム(Ca)/アルミニウム(Al)、フッ化リチウム(LiF)/カルシウム(Ca)/アルミニウム(Al)等の合金により形成されていてもよい。また、第2電極34は、例えば、酸化スズ(SnO)、酸化亜鉛(ZnO)、インジウムスズ酸化物(ITO)、インジウム亜鉛酸化物(IZO)等の導電性酸化物により形成されていてもよい。また、第2電極34は、上記材料からなる層を複数積層して形成されていてもよい。なお、仕事関数が小さい材料としては、例えば、マグネシウム(Mg)、リチウム(Li)、フッ化リチウム(LiF)、マグネシウム(Mg)/銅(Cu)、マグネシウム(Mg)/銀(Ag)、ナトリウム(Na)/カリウム(K)、リチウム(Li)/アルミニウム(Al)、リチウム(Li)/カルシウム(Ca)/アルミニウム(Al)、フッ化リチウム(LiF)/カルシウム(Ca)/アルミニウム(Al)等が挙げられる。
 封止膜40は、図3、図6、図7及び図10に示すように、第2電極34を覆うように設けられ、第2電極34上に順に積層された第1無機封止膜36、有機封止膜37及び第2無機封止膜38を備え、有機EL素子層35の各有機EL層33を水分や酸素から保護する機能を有している。ここで、第1無機封止膜36及び第2無機封止膜38は、例えば、窒化シリコン膜、酸化シリコン膜、酸窒化シリコン膜等の無機絶縁膜により構成されている。また、有機封止膜37は、例えば、アクリル樹脂、エポキシ樹脂、シリコーン樹脂、ポリ尿素樹脂、パリレン樹脂、ポリイミド樹脂、ポリアミド樹脂等の有機樹脂材料により構成されている。
 また、有機EL表示装置50aは、図1に示すように、額縁領域Fにおいて、トレンチGの外側に表示領域Dを囲むように矩形の枠状に設けられた第1外側堰き止め壁Waと、第1外側堰き止め壁Waの周囲に矩形の枠状に設けられた第2外側堰き止め壁Wbとを備えている。
 第1外側堰き止め壁Waは、図6及び図7に示すように、第2平坦化膜22aと同一材料により同一層に形成された下層樹脂層22bと、エッジカバー32aと同一材料により同一層に形成された上層樹脂層32bとを備えている。なお、第1外側堰き止め壁Waは、図6及び図7に示すように、封止膜40の有機封止膜37の外周端部に重なるように設けられ、封止膜40の有機封止膜37となるインクの拡がりを抑制するように構成されている。
 第2外側堰き止め壁Wbは、図6及び図7に示すように、第1平坦化膜19aと同一材料により同一層に形成された下層樹脂層19bと、第2平坦化膜22aと同一材料により同一層に形成された中層樹脂層22cと、エッジカバー32aと同一材料により同一層に形成された上層樹脂層32cとを備えている。
 また、有機EL表示装置50aは、図1に示すように、額縁領域Fにおいて、トレンチGの開口した部分で幅広に帯状に延び、表示領域D側がトレンチGの内側に線状に延び、表示領域Dの反対側の両端部が端子部Tに延びるように第3配線層として設けられた第1額縁配線18hを備えている。ここで、第1額縁配線18hは、額縁領域Fの表示領域D側で電源線21aに電気的に接続され、端子部Tで高電源電圧(ELVDD)が入力されるように構成されている。また、第1額縁配線18h及び後述する第2額縁配線18iは、図6及び図7に示すように、ソース電極18a及び18c並びにドレイン電極18b及び18dと同一材料により同一層に形成され、樹脂基板層10側から有機EL素子層35側に向けて順に積層された第1金属層6、第2金属層7及び第3金属層8を備えている。ここで、第1金属層6及び第3金属層8は、例えば、厚さ100nm~200nm程度のチタン膜により形成され、第2金属層7は、例えば、厚さ100nm~1000nm程度のアルミニウム膜により形成されている。なお、上述したソース電極18a及び18c、ドレイン電極18b及び18d、ソース線18f、並びに後述する引き回し配線18jは、第1額縁配線18h及び第2額縁配線18iと同様に、第3配線層であるので、樹脂基板層10側から有機EL素子層35側に向けて順に積層された第1金属層6、第2金属層7及び第3金属層8を備えている(不図示)。
 また、有機EL表示装置50aは、図1に示すように、額縁領域Fにおいて、トレンチGの外側に略C状に第3配線層として設けられ、両端部が端子部Tに延びる第2額縁配線18iを備えている。ここで、第2額縁配線18iは、図6に示すように、トレンチGに形成された第1導電層31bを介して、第2電極34に電気的に接続され、端子部Tで低電源電圧(ELVSS)が入力されるように構成されている。なお、第1導電層31bは、図6に示すように、第1電極31aと同一材料により同一層に形成され、額縁領域Fにおいて、第2額縁配線18i及び第2電極34と重なり、第2額縁配線18i及び第2電極34を互いに電気的に接続するように設けられている。
 また、有機EL表示装置50aは、図8に示すように、額縁領域Fの折り曲げ部Bにおいて、ベースコート膜11、ゲート絶縁膜13、第1層間絶縁膜15及び第2層間絶縁膜17に形成されたスリットSを埋めるように設けられた充填樹脂層25と、充填樹脂層25及び第2層間絶縁膜17上に設けられた複数の引き回し配線18jと、各引き回し配線18jを覆うように設けられた被覆樹脂層19cとを備えている。なお、スリットSは、図8に示すように、ベースコート膜11、ゲート絶縁膜13、第1層間絶縁膜15及び第2層間絶縁膜17を貫通して、樹脂基板層10の表面を露出させるように、折り曲げ部Bの延びる方向に沿って突き抜ける溝状に設けられている。また、充填樹脂層25は、例えば、ポリイミド樹脂等の有機樹脂材料により構成されている。また、複数の引き回し配線18jは、折り曲げ部Bの延びる方向と直交する方向に互いに平行に延びるように設けられている。ここで、各引き回し配線18jの両端部は、図8に示すように、第1層間絶縁膜15及び第2層間絶縁膜17の積層膜に形成された各コンタクトホールを介して第1ゲート導電層14f及び第2ゲート導電層14gにそれぞれ電気的に接続されている。なお、引き回し配線18jは、上述したように、第3配線層として設けられ、ソース電極18a及び18c並びにドレイン電極18b及び18dと同一材料により同一層に形成されている。また、第1ゲート導電層14fは、図8に示すように、ゲート絶縁膜13及び第1層間絶縁膜15の間に設けられ、表示領域Dに延びる信号配線(ソース線18f、ゲート線14d等)に電気的に接続されている。また、第2ゲート導電層14gは、図8に示すように、ゲート絶縁膜13及び第1層間絶縁膜15の間に設けられ、例えば、端子部Tの端子に電気的に接続されている。また、被覆樹脂層19cは、第1平坦化膜19aと同一材料により同一層に形成されている。
 また、有機EL表示装置50aは、図10に示すように、額縁領域F及び非表示領域Nにおいて、第2平坦化膜22a上に、図中の上方に突出するように、島状に設けられた複数の周辺フォトスペーサ32dを備えている。ここで、各周辺フォトスペーサ32dは、エッジカバー32aと同一材料により同一層に形成されている。
 また、有機EL表示装置50aは、図9及び図10に示すように、非表示領域Nにおいて、貫通孔Hを囲むように円形の枠状に設けられた分離壁Eaを備えている。
 分離壁Eaは、第3配線層と同一材料により同一層に枠状に設けられ、有機EL素子層35側の上側部分における貫通孔H側の端部が樹脂基板層10側の下側部分における貫通孔H側の端部よりも貫通孔H側に突出するように庇状に設けられている。具体的に、分離壁Eaは、図10に示すように、第1金属層6と同一材料により同一層に枠状に設けられた壁下部6aと、第2金属層7と同一材料により同一層に枠状に設けられた壁中部7aと、第3金属層8と同一材料により同一層に枠状に設けられた壁上部8aとを備えている。ここで、壁上部8aの貫通孔H側の端部は、図10に示すように、壁中部7aの貫通孔H側の端部よりも貫通孔H側に、例えば、1μm程度、突出するように庇状に設けられている。また、分離壁Ea上には、図10に示すように、第3層間絶縁膜20aと同一材料により同一層に枠状に設けられた無機絶縁層20bが設けられている。また、分離壁Eaの樹脂基板層10側には、図10に示すように、ベースコート膜11、ゲート絶縁膜13、第1層間絶縁膜15及び第2層間絶縁膜17の積層膜(第2無機絶縁膜)が貫通孔H側に向けて設けられている。
 上述した分離壁Eaにより、第2電極34、正孔注入層1、正孔輸送層2、電子輸送層4及び電子注入層5は、図10に示すように、表示領域Dから貫通孔Hにわたるように分離壁Ea上に無機絶縁層20bを介して設けられ、壁上部8aの貫通孔H側の周端部で貫通孔H側の部分と切り離されている。なお、図10では、正孔注入層1、正孔輸送層2、電子輸送層4及び電子注入層5が図示されていないが、正孔注入層1、正孔輸送層2、電子輸送層4及び電子注入層5を含む共通の機能層は、第2電極34と同様に、壁上部8aの貫通孔H側の周端部で貫通孔H側の部分と切り離されている。また、本実施形態では、正孔注入層1、正孔輸送層2、電子輸送層4及び電子注入層5の全てが共通の機能層である構成を例示したが、正孔注入層1、正孔輸送層2、電子輸送層4及び電子注入層5の少なくとも1つが共通の機能層であってもよい。ここで、非表示領域Nにおいて、封止膜40の第2無機封止膜38は、図10に示すように、無機絶縁層20b及び封止膜40の第1無機封止膜36を介して分離壁Eaを覆うように設けられている。また、第1無機封止膜36は、図10に示すように、非表示領域Nにおいて、TFT層30の第2層間絶縁膜17上に配置する第2電極34に接するように設けられている。
 また、有機EL表示装置50aは、図9及び図10に示すように、非表示領域Nにおいて、分離壁Eaを囲むように円形の枠状にそれぞれ設けられた第1内側堰き止め壁Wc及び第2内側堰き止め壁Wdを備えている。
 第1内側堰き止め壁Wcは、図10に示すように、第2平坦化膜22aと同一材料により同一層に形成された第1樹脂層22eと、第1樹脂層22e上に設けられ、エッジカバー32aと同一材料により同一層に形成された第2樹脂層32eとを備えている。ここで、第1内側堰き止め壁Wcは、図10に示すように、非表示領域Nの表示領域D側において、封止膜40を構成する有機絶縁膜37の内周端部と重なるように設けられ、封止膜40の有機封止膜37となるインクの拡がりを抑制するように構成されている。
 第2内側堰き止め壁Wdは、図10に示すように、第2平坦化膜22aと同一材料により同一層に形成された第1樹脂層22fと、第1樹脂層22f上に設けられ、エッジカバー32aと同一材料により同一層に形成された第2樹脂層32fとを備えている。ここで、第2内側堰き止め壁Wdは、図9及び図10に示すように、非表示領域Nにおいて、第1内側堰き止め壁Wcと分離壁Eaとの間に設けられている。
 非表示領域Nにおいて、ゲート絶縁膜13、第1層間絶縁膜15及び第2層間絶縁膜17は、図10に示すように、貫通孔Hの端面まで達しないように設けられている。ここで、貫通孔Hの周縁部では、図10に示すように、ゲート絶縁膜13、第1層間絶縁膜15及び第2層間絶縁膜17から露出するように半導体層12cがエッチストッパーとして設けられている。なお、半導体層12cは、半導体層12a及び12bと同一材料により同一層に形成されている。また、図10では、貫通孔Hの周縁部にTFT層30の無機膜として、ベースコート膜11及び半導体層12cが残存して設けられた構成を例示したが、ベースコート膜11だけが残存していてもよく、また、ベースコート膜11及び半導体層12cが貫通孔Hの端面まで達しないように設けられ、樹脂基板層10が露出するような構成であってもよい。ここで、貫通孔Hの周縁部では、無機膜に伝播するクラックを抑制するために、無機膜を薄く形成する方が好ましい。
 上述した有機EL表示装置50aでは、各サブ画素Pにおいて、ゲート線14dを介して第1TFT9aにゲート信号が入力されることにより、第1TFT9aがオン状態となり、ソース線18fを介して第2TFT9bのゲート電極14b及びキャパシタ9dにソース信号に対応する所定の電圧が書き込まれて、発光制御線14eを介して第3TFT9cに発光制御信号が入力されたときに第3TFT9cがオン状態となり、第2TFT9bのゲート電圧に応じた電流が電源線21aから有機EL層33に供給されることにより、有機EL層33の発光層3が発光して、画像表示が行われる。なお、有機EL表示装置50aでは、第1TFT9aがオフ状態になっても、第2TFT9bのゲート電圧がキャパシタ9dによって保持されるので、次のフレームのゲート信号が入力されるまで発光層3による発光が各サブ画素Pで維持される。
 次に、本実施形態の有機EL表示装置50aの製造方法について説明する。ここで、本実施形態の有機EL表示装置50aの製造方法は、分離壁形成工程を含むTFT層形成工程、有機EL素子層形成工程、封止膜形成工程及び貫通孔形成工程を備える。ここで、図11、図12、図13及び図14は、有機EL表示装置50aの製造方法の分離壁形成工程の一部を連続的に示す断面図である。
 <TFT層形成工程>
 例えば、ガラス基板上に形成した樹脂基板層10の表面に、周知の方法を用いて、ベースコート膜11、第1TFT9a、第2TFT9b、第3TFT9c、キャパシタ9d、第1平坦化膜19a、第3層間絶縁膜20a、電源線21a及び第2平坦化膜22a等を形成することにより、TFT層30を形成する。
 以下に、TFT層形成工程において、第1TFT9a、第2TFT9b、第3TFT9c及び第3層間絶縁膜20aを形成する工程を利用して、分離壁Eaを形成する分離壁形成工程について説明する。
 まず、表示領域Dにおいて、ソース電極18a及び18c並びにドレイン電極18b及び18d等を形成する際に、非表示領域Nにおいて、第1金属層6(例えば、厚さ30nm程度のチタン層)、第2金属層7(例えば、厚さ630nm程度のアルミニウム層)及び第3金属層8(例えば、厚さ30nm程度のチタン層)が順に積層された分離壁形成層18pを円形の枠状に形成する(図11参照)。
 続いて、ソース電極18a及び18c並びにドレイン電極18b及び18d等が形成された基板表面に、例えば、スピンコート法により、感光性を有するポリイミド樹脂を塗布して、感光性樹脂膜を形成した後に、その感光性樹脂膜に対して、露光、現像及び焼成を行うことにより、表示領域Dに第1平坦化膜19aを形成し、額縁領域Fに下層樹脂層19b及び被覆樹脂層19cを形成する。
 そして、第1平坦化膜19a等が形成された基板表面に、例えば、プラズマCVD(Chemical Vapor Deposition)法により、酸窒化シリコン膜(厚さ10nm~500nm程度)を成膜して、図11に示すように、無機絶縁膜20を形成した後に、無機絶縁膜20をパターニングすることにより、表示領域Dに第3層間絶縁膜20aを形成し、図12に示すように、非表示領域Nに無機絶縁層20bを形成する。
 さらに、図13に示すように、無機絶縁層20b上にレジストパターンRを形成した後に、例えば、塩素ガスを用いたドライエッチングにより、レジストパターンRから露出する分離壁形成層18pの端部を第2金属層7の端部を中心に除去することにより、図14に示すように、壁下部6a、壁中部7a及び壁上部8aを形成する。これにより、壁上部8aの貫通孔H側の端部が壁中部7aの貫通孔H側の端部よりも貫通孔H側に突出するように庇状に設けられた分離壁Eaが形成される。
 <有機EL素子層形成工程>
 上記TFT層形成工程で形成されたTFT層30の第2平坦化膜22a上に、周知の方法を用いて、第1電極31a、エッジカバー32a、有機EL層33(正孔注入層1、正孔輸送層2、発光層3、電子輸送層4、電子注入層5)、第2電極34を形成して、有機EL素子層35を形成する。ここで、有機EL層33及び第2電極34を蒸着法により形成する際には、有機EL層33を構成する正孔注入層1、正孔輸送層2、電子輸送層4及び電子注入層5、並びに第2電極34は、分離壁Eaの壁上部8aの庇状の部分において、後に貫通孔Hが形成される側と切り離されて形成される。
 <封止膜形成工程>
 まず、上記有機EL素子層形成工程で形成された有機EL素子層35が形成された基板表面に、マスクを用いて、例えば、窒化シリコン膜、酸化シリコン膜、酸窒化シリコン膜等の無機絶縁膜をプラズマCVD法により成膜して、第1無機封止膜36を形成する。
 続いて、第1無機封止膜36が形成された基板表面に、例えば、インクジェット法により、アクリル樹脂等の有機樹脂材料を成膜して、有機封止膜37を形成する。
 その後、有機封止膜37が形成された基板に対して、マスクを用いて、例えば、窒化シリコン膜、酸化シリコン膜、酸窒化シリコン膜等の無機絶縁膜をプラズマCVD法により成膜して、第2無機封止膜38を形成することにより、封止膜40を形成する。
 <貫通孔形成工程>
 まず、上記封止膜形成工程で封止膜40が形成された基板表面に保護シート(不図示)を貼付した後に、樹脂基板層10のガラス基板側からレーザー光を照射することにより、樹脂基板層10の下面からガラス基板を剥離させ、さらに、ガラス基板を剥離させた樹脂基板層10の下面に保護シート(不図示)を貼付する。
 続いて、保護シートを貼付した樹脂基板層10に設けられた分離壁Eaの内側の半導体層12cに重なる領域に、例えば、レーザー光を環状に走査しながら照射することにより、直径5mm程度の貫通孔Hを形成する。
 その後、貫通孔Hが形成された有機EL表示装置50aを、例えば、筐体の内部に固定する際に、貫通孔Hの裏面側にカメラや指紋センサー等の電子部品60が配置するように、電子部品60を設置する。
 以上のようにして、本実施形態の有機EL表示装置50aを製造することができる。
 以上説明したように、本実施形態の有機EL表示装置50aによれば、表示領域Dの内部の貫通孔Hが形成された島状の非表示領域Nには、貫通孔Hの周縁に沿って分離壁Eaが円形の枠状に設けられている。ここで、分離壁Eaは、第1金属層6と同一材料により同一層に枠状に設けられた壁下部6aと、第2金属層7と同一材料により同一層に枠状に設けられた壁中部7aと、第3金属層8と同一材料により同一層に枠状に設けられた壁上部8aとを備え、壁上部8aの貫通孔H側の端部が壁中部7aの貫通孔H側の端部よりも貫通孔H側に突出するように庇状に設けられている。これにより、共通の機能層(正孔注入層1、正孔輸送層2、電子輸送層4、電子注入層5)及び第2電極34は、分離壁Eaの庇状に突出した部分において、表示領域D側と貫通孔H側とにそれぞれ分離して切り離されて形成される。そして、分離壁Eaを形成するには、レジストパターンを形成する工程と、そのレジストパターンを用いてドライエッチングを行う工程とを複数回繰り返す必要がないので、表示領域D側と貫通孔H側とに分離して、共通の機能層(正孔注入層1、正孔輸送層2、電子輸送層4、電子注入層5)及び第2電極34を低コストで形成することができる。
 また、本実施形態の有機EL表示装置50aによれば、非表示領域Nにおいて、第1無機封止膜36が第2電極34の貫通孔H側の端部を覆うように設けられているので、非表示領域Nにおいても、封止膜40による封止性能を確保することができ、有機EL層33の劣化が抑制され、有機EL表示装置50aの信頼性を向上させることができる。
 《第2の実施形態》
 図15及び図16は、本発明に係る表示装置の第2の実施形態を示している。ここで、図15は、本実施形態の有機EL表示装置50bの非表示領域Nの断面図であり、図10に相当する図である。また、図16は、有機EL表示装置50bの変形例として示す有機EL表示装置50baの非表示領域Nの断面図であり、図10に相当する図である。なお、以下の各実施形態において、図1~図14と同じ部分については同じ符号を付して、その詳細な説明を省略する。
 上記第1の実施形態では、分離壁Eaの樹脂基板層10側のベースコート膜11、ゲート絶縁膜13、第1層間絶縁膜15及び第2層間絶縁膜17が貫通孔H側に向けて設けられた有機EL表示装置50aを例示したが、本実施形態では、分離壁Ebの樹脂基板層10側のベースコート膜11、ゲート絶縁膜13、第1層間絶縁膜15及び第2層間絶縁膜17が分離壁Ebを超えないように設けられた有機EL表示装置50bを例示する。
 有機EL表示装置50bは、上記第1の実施形態の有機EL表示装置50aと同様に、島状の非表示領域Nが内部に設けられた表示領域Dと、表示領域Dの周囲に設けられた額縁領域Fとを備えている。
 有機EL表示装置50bは、上記第1の実施形態の有機EL表示装置50aと同様に、樹脂基板層10と、樹脂基板層10上に設けられたTFT層30と、TFT層30上に設けられた有機EL素子層35と、有機EL素子層35上に設けられた封止膜40とを備えている。
 有機EL表示装置50bにおける表示領域D及び額縁領域Fの構成は、上記第1の実施形態の有機EL表示装置50aにおける表示領域D及び額縁領域Fの構成と実質的に同じである。
 有機EL表示装置50bは、上記第1の実施形態の有機EL表示装置50aと同様に、図15に示すように、非表示領域Nにおいて、貫通孔Hを囲むように円形の枠状に設けられた分離壁Ebを備えている。
 分離壁Ebは、図15に示すように、第1金属層6と同一材料により同一層に枠状に設けられた壁下部6bと、第2金属層7と同一材料により同一層に枠状に設けられた壁中部7bと、第3金属層8と同一材料により同一層に枠状に設けられた壁上部8bとを備えている。ここで、壁上部8bの貫通孔H側の端部は、壁中部7bの貫通孔H側の端部よりも貫通孔H側に、例えば、1μm程度、突出するように庇状に設けられている。また、分離壁Eb上には、図15に示すように、無機絶縁層20bが設けられている。また、分離壁Ebの樹脂基板層10側には、図15に示すように、ベースコート膜11、ゲート絶縁膜13、第1層間絶縁膜15及び第2層間絶縁膜17の積層膜(第2無機絶縁膜)が分離壁Ebを超えないように設けられている。そして、分離壁Ebは、図15に示すように、ベースコート膜11、ゲート絶縁膜13、第1層間絶縁膜15及び第2層間絶縁膜17の積層膜(第2無機絶縁膜)の貫通孔H側の端部を覆うように設けられている。
 なお、本実施形態では、壁下部6b及び壁中部7bが第2無機絶縁膜の貫通孔H側の端部を覆うように設けられた分離壁Ebを備えた有機EL表示装置50bを例示したが、図16に示すような分離壁Ebaを備えた有機EL表示装置50baであってもよい。具体的には、変形例の有機EL表示装置50baでは、有機EL表示装置50bの分離壁Ebにおける壁中部7b及び壁上部8bが横方向にさらにエッチングされ、図16に示すように、壁中部7ba及び壁上部8baとなり、壁下部6bだけが第2無機絶縁膜の貫通孔H側の端部を覆うように設けられている。そして、有機EL表示装置50baでは、図16に示すように、順に積層された壁下部6b、壁中部7ba及び壁上部8baにより分離壁Ebaが構成されている。
 上述した分離壁Ebにより、第2電極34、正孔注入層1、正孔輸送層2、電子輸送層4及び電子注入層5は、図15に示すように、表示領域Dから貫通孔Hにわたるように分離壁Eb上に無機絶縁層20bを介して設けられ、壁上部8bの貫通孔H側の周端部で貫通孔H側の部分と切り離されている。なお、図15(図16)では、正孔注入層1、正孔輸送層2、電子輸送層4及び電子注入層5が図示されていないが、正孔注入層1、正孔輸送層2、電子輸送層4及び電子注入層5を含む共通の機能層は、第2電極34と同様に、壁上部8b(8ba)の貫通孔H側の周端部で貫通孔H側の部分と切り離されている。また、本実施形態では、正孔注入層1、正孔輸送層2、電子輸送層4及び電子注入層5の全てが共通の機能層である構成を例示したが、正孔注入層1、正孔輸送層2、電子輸送層4及び電子注入層5の少なくとも1つが共通の機能層であってもよい。ここで、非表示領域Nにおいて、封止膜40の第2無機封止膜38は、図15に示すように、無機絶縁層20b及び封止膜40の第1無機封止膜36を介して分離壁Ebを覆うように設けられている。また、第1無機封止膜36は、図15に示すように、非表示領域Nにおいて、樹脂基板層10に接するように設けられている。
 有機EL表示装置50bは、上記第1の実施形態の有機EL表示装置50aと同様に、図15に示すように、非表示領域Nにおいて、分離壁Ebを囲むように円形の枠状にそれぞれ設けられた第1内側堰き止め壁Wc及び第2内側堰き止め壁Wdを備えている。
 上述した有機EL表示装置50bは、上記第1の実施形態の有機EL表示装置50aと同様に、可撓性を有し、各サブ画素Pにおいて、第1TFT9a、第2TFT9b及び第3TFT9cを介して有機EL層33の発光層3を適宜発光させることにより、画像表示を行うように構成されている。
 本実施形態の有機EL表示装置50bは、上記第1の実施形態の有機EL表示装置50aの製造方法のTFT層形成工程に記載されていないものの、ソース電極18a及び18c並びにドレイン電極18b及び18d等を形成する前に、折り曲げ部Bのベースコート膜11、ゲート絶縁膜13、第1層間絶縁膜15及び第2層間絶縁膜17を除去してスリットSを形成する際に、非表示領域Nにおいて、ゲート絶縁膜13、第1層間絶縁膜15及び第2層間絶縁膜17をパターニングすることにより、製造することができる。
 以上説明したように、本実施形態の有機EL表示装置50bによれば、表示領域Dの内部の貫通孔Hが形成された島状の非表示領域Nには、貫通孔Hの周縁に沿って分離壁Ebが円形の枠状に設けられている。ここで、分離壁Ebは、第1金属層6と同一材料により同一層に枠状に設けられた壁下部6bと、第2金属層7と同一材料により同一層に枠状に設けられた壁中部7bと、第3金属層8と同一材料により同一層に枠状に設けられた壁上部8bとを備え、壁上部8bの貫通孔H側の端部が壁中部7bの貫通孔H側の端部よりも貫通孔H側に突出するように庇状に設けられている。これにより、共通の機能層(正孔注入層1、正孔輸送層2、電子輸送層4、電子注入層5)及び第2電極34は、分離壁Ebの庇状に突出した部分において、表示領域D側と貫通孔H側とにそれぞれ分離して切り離されて形成される。そして、分離壁Ebを形成するには、レジストパターンを形成する工程と、そのレジストパターンを用いてドライエッチングを行う工程とを複数回繰り返す必要がないので、表示領域D側と貫通孔H側とに分離して、共通の機能層(正孔注入層1、正孔輸送層2、電子輸送層4、電子注入層5)及び第2電極34を低コストで形成することができる。
 また、本実施形態の有機EL表示装置50bによれば、非表示領域Nにおいて、第1無機封止膜36が第2電極34の貫通孔H側の端部を覆うように設けられているので、非表示領域Nにおいても、封止膜40による封止性能を確保することができ、有機EL層33の劣化が抑制され、有機EL表示装置50bの信頼性を向上させることができる。
 また、本実施形態の有機EL表示装置50bによれば、非表示領域Nにおいて、分離壁Ebがベースコート膜11、ゲート絶縁膜13、第1層間絶縁膜15及び第2層間絶縁膜17の積層膜の貫通孔H側の端部を覆うように設けられているので、分離壁Ebを形成するために分離壁形成層(18p)の端部を横方向にエッチングする際に、ベースコート膜11、ゲート絶縁膜13、第1層間絶縁膜15及び第2層間絶縁膜17の積層膜がエッチストッパーとして機能する。これにより、分離壁Ebの庇状の部分が必要以上に大きく形成されることを抑制することができるので、第1無機封止膜36の段差による破断(段切れ)が抑制され、封止膜40による封止性能を確保することができる。
 《その他の実施形態》
 また、上記各実施形態では、第3配線層を用いて分離壁が形成された有機EL表示装置を例示したが、本発明は、第1配線層や第2配線層等の他の配線層を用いて分離壁が形成された有機EL表示装置にも適用することができる。
 上記各実施形態では、正孔注入層、正孔輸送層、発光層、電子輸送層及び電子注入層の5層積層構造の有機EL層を例示したが、有機EL層は、例えば、正孔注入層兼正孔輸送層、発光層、及び電子輸送層兼電子注入層の3層積層構造であってもよい。
 また、上記各実施形態では、第1電極を陽極とし、第2電極を陰極とした有機EL表示装置を例示したが、本発明は、有機EL層の積層構造を反転させ、第1電極を陰極とし、第2電極を陽極とした有機EL表示装置にも適用することができる。
 また、上記各実施形態では、第1電極に接続されたTFTの電極をドレイン電極とした有機EL表示装置を例示したが、本発明は、第1電極に接続されたTFTの電極をソース電極と呼ぶ有機EL表示装置にも適用することができる。
 また、上記各実施形態では、表示装置として有機EL表示装置を例に挙げて説明したが、本発明は、電流によって駆動される複数の発光素子を備えた表示装置に適用することができる。例えば、量子ドット含有層を用いた発光素子であるQLED(Quantum-dot light emitting diode)を備えた表示装置に適用することができる。
 以上説明したように、本発明は、フレキシブルな表示装置について有用である。
D    表示領域
Ea,Eb  分離壁
F    額縁領域
H    貫通孔
N    非表示領域
P    サブ画素
Wa   第1外側堰き止め壁
Wb   第2外側堰き止め壁
Wc   第1内側堰き止め壁
Wd   第2内側堰き止め壁
1    正孔注入層(共通の機能層)
2    正孔輸送層(共通の機能層)
4    電子輸送層(共通の機能層)
5    電子注入層(共通の機能層)
6    第1金属層
6a,6b  壁下部
7    第2金属層
7a,7b  壁中部
8    第3金属層
8a,8b  壁中部
10   樹脂基板層(ベース基板)
11   ベースコート膜(第2無機絶縁膜)
13   ゲート絶縁膜(第2無機絶縁膜)
15   第1層間絶縁膜(第2無機絶縁膜)
17   第2層間絶縁膜(第2無機絶縁膜)
18f  ソース線(第3配線層)
18h  第1額縁配線(第3配線層)
18i  第2額縁配線(第3配線層)
20a  第3層間絶縁膜(第1無機絶縁膜)
20b  無機絶縁層
30   TFT層(薄膜トランジスタ層)
31a  第1電極
33   有機EL層(有機エレクトロルミネッセンス層、機能層)
34   第2電極
35   有機EL素子層(発光素子層)
36   第1無機封止膜
37   有機封止膜
38   第2無機封止膜
40   封止膜
50a,50b  有機EL表示装置
60   電子部品

Claims (16)

  1.  ベース基板と、
     上記ベース基板上に設けられ、配線層を含む薄膜トランジスタ層と、
     上記薄膜トランジスタ層上に設けられ、表示領域を構成する複数のサブ画素に対応して複数の第1電極、複数の機能層及び共通の第2電極が順に積層された発光素子層とを備え、
     上記表示領域の内部には、非表示領域が島状に設けられ、
     上記非表示領域には、上記ベース基板の厚さ方向に貫通する貫通孔が形成され、
     上記非表示領域には、上記貫通孔を囲むように分離壁が設けられ、
     上記分離壁は、上記配線層と同一材料により同一層に設けられ、上記発光素子層側の上側部分における上記貫通孔側の端部が該上側部分よりも上記ベース基板側の下側部分における上記貫通孔側の端部よりも上記貫通孔側に突出するように設けられていることを特徴とする表示装置。
  2.  請求項1に記載された表示装置において、
     上記配線層は、上記ベース基板側から上記発光素子層側に向けて順に積層された第1金属層、第2金属層及び第3金属層を備え、
     上記分離壁は、上記第1金属層と同一材料により同一層に枠状に設けられた壁下部と、上記第2金属層と同一材料により同一層に枠状に設けられた壁中部と、上記第3金属層と同一材料により同一層に枠状に設けられた壁上部とを備え、
     上記壁上部の上記貫通孔側の端部は、上記壁中部の上記貫通孔側の端部よりも上記貫通孔側に突出するように庇状に設けられていることを特徴とする表示装置。
  3.  請求項2に記載された表示装置において、
     上記薄膜トランジスタ層は、上記配線層の上記発光素子層側に設けられた第1無機絶縁膜を備え、
     上記分離壁上には、上記第1無機絶縁膜と同一材料により同一層に枠状に設けられた無機絶縁層が設けられていることを特徴とする表示装置。
     
  4.  請求項3に記載された表示装置において、
     上記複数の機能層は、上記複数のサブ画素に共通して設けられた共通の機能層を含み、
     上記共通の機能層及び上記第2電極は、上記表示領域から上記非表示領域にわたるように上記分離壁上に上記無機絶縁層を介して設けられ、上記壁上部の上記貫通孔側の端部で上記貫通孔側の部分と切り離されていることを特徴とする表示装置。
  5.  請求項2~4の何れか1つに記載された表示装置において、
     上記薄膜トランジスタ層は、上記配線層の上記ベース基板側に設けられた第2無機絶縁膜を備え、
     上記分離壁の上記ベース基板側には、上記第2無機絶縁膜が上記貫通孔側に向けて設けられていることを特徴とする表示装置。
  6.  請求項5に記載された表示装置において、
     上記発光素子層上には、第1無機封止膜、有機封止膜及び第2無機封止膜が順に積層された封止膜が設けられ、
     上記第1無機封止膜は、上記非表示領域において、上記第2無機絶縁膜上に配置する上記第2電極に接するように設けられていることを特徴とする表示装置。
  7.  請求項2~4の何れか1つに記載された表示装置において、
     上記薄膜トランジスタ層は、上記配線層の上記ベース基板側に設けられた第2無機絶縁膜を備え、
     上記分離壁の上記ベース基板側には、上記第2無機絶縁膜が該分離壁を超えないように設けられていることを特徴とする表示装置。
  8.  請求項7に記載された表示装置において、
     上記分離壁は、上記第2無機絶縁膜の貫通孔側の端部を覆うように設けられていることを特徴とする表示装置。
  9.  請求項8に記載された表示装置において、
     上記壁下部は、上記第2無機絶縁膜の貫通孔側の端部を覆うように設けられていることを特徴とする表示装置。
  10.  請求項7~9の何れか1つに記載された表示装置において、
     上記発光素子層上には、第1無機封止膜、有機封止膜及び第2無機封止膜が順に積層された封止膜が設けられ、
     上記第1無機封止膜は、上記非表示領域において、上記ベース基板に接するように設けられていることを特徴とする表示装置。
  11.  請求項6又は10に記載された表示装置において、
     上記非表示領域には、上記分離壁を囲むと共に、上記有機封止膜の内周端部と重なるように内側堰き止め壁が枠状に設けられていることを特徴とする表示装置。
  12.  請求項6、10又は11に記載された表示装置において、
     上記表示領域の周囲には、額縁領域が設けられ、
     上記額縁領域には、上記表示領域を囲むと共に、上記有機封止膜の外周端部と重なるように外側堰き止め壁が枠状に設けられていることを特徴とする表示装置。
  13.  請求項2~12の何れか1つに記載された表示装置において、
     上記第1金属層及び上記第3金属層は、チタン膜により形成され、
     上記第2金属層は、アルミニウム膜により形成されていることを特徴とする表示装置。
  14.  請求項1~13の何れか1つに記載された表示装置において、
     上記貫通孔には、電子部品が設置されていることを特徴とする表示装置。
  15.  請求項14に記載された表示装置において、
     上記電子部品は、カメラ又は指紋センサーであることを特徴とする表示装置。
  16.  請求項1~15の何れか1つに記載された表示装置において、
     上記各機能層は、有機エレクトロルミネッセンス層であることを特徴とする表示装置。
PCT/JP2020/035808 2020-09-23 2020-09-23 表示装置 WO2022064562A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
PCT/JP2020/035808 WO2022064562A1 (ja) 2020-09-23 2020-09-23 表示装置
US18/027,368 US20230413615A1 (en) 2020-09-23 2020-09-23 Display device
CN202080105367.3A CN116210038A (zh) 2020-09-23 2020-09-23 显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2020/035808 WO2022064562A1 (ja) 2020-09-23 2020-09-23 表示装置

Publications (1)

Publication Number Publication Date
WO2022064562A1 true WO2022064562A1 (ja) 2022-03-31

Family

ID=80845615

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2020/035808 WO2022064562A1 (ja) 2020-09-23 2020-09-23 表示装置

Country Status (3)

Country Link
US (1) US20230413615A1 (ja)
CN (1) CN116210038A (ja)
WO (1) WO2022064562A1 (ja)

Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20170288004A1 (en) * 2016-04-05 2017-10-05 Samsung Display Co., Ltd. Display device
JP2018087863A (ja) * 2016-11-28 2018-06-07 株式会社ジャパンディスプレイ 表示装置
JP2019091039A (ja) * 2017-11-16 2019-06-13 三星ディスプレイ株式會社Samsung Display Co.,Ltd. 表示パネル及びこれを含む電子装置
WO2019130581A1 (ja) * 2017-12-28 2019-07-04 シャープ株式会社 表示装置及びその製造方法
WO2019130480A1 (ja) * 2017-12-27 2019-07-04 シャープ株式会社 表示装置及びその製造方法
CN110164916A (zh) * 2018-12-05 2019-08-23 京东方科技集团股份有限公司 显示面板、显示设备及制造显示面板的方法
CN110429118A (zh) * 2019-07-31 2019-11-08 云谷(固安)科技有限公司 显示面板及其制备方法和显示装置
CN110611047A (zh) * 2019-08-29 2019-12-24 武汉华星光电半导体显示技术有限公司 显示面板及显示装置
CN110649177A (zh) * 2019-09-24 2020-01-03 云谷(固安)科技有限公司 显示面板的制备方法、显示面板及显示装置
US10541380B1 (en) * 2018-08-30 2020-01-21 Samsung Display Co., Ltd. Display device with substrate comprising an opening and adjacent grooves
US20200067017A1 (en) * 2018-08-24 2020-02-27 Samsung Display Co., Ltd. Display apparatus
US20200073500A1 (en) * 2018-09-03 2020-03-05 Samsung Display Co., Ltd. Electronic apparatus and method for manufacturing the same
US20200110495A1 (en) * 2018-10-05 2020-04-09 Samsung Display Co., Ltd. Display device

Patent Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20170288004A1 (en) * 2016-04-05 2017-10-05 Samsung Display Co., Ltd. Display device
JP2018087863A (ja) * 2016-11-28 2018-06-07 株式会社ジャパンディスプレイ 表示装置
JP2019091039A (ja) * 2017-11-16 2019-06-13 三星ディスプレイ株式會社Samsung Display Co.,Ltd. 表示パネル及びこれを含む電子装置
WO2019130480A1 (ja) * 2017-12-27 2019-07-04 シャープ株式会社 表示装置及びその製造方法
WO2019130581A1 (ja) * 2017-12-28 2019-07-04 シャープ株式会社 表示装置及びその製造方法
US20200067017A1 (en) * 2018-08-24 2020-02-27 Samsung Display Co., Ltd. Display apparatus
US10541380B1 (en) * 2018-08-30 2020-01-21 Samsung Display Co., Ltd. Display device with substrate comprising an opening and adjacent grooves
US20200073500A1 (en) * 2018-09-03 2020-03-05 Samsung Display Co., Ltd. Electronic apparatus and method for manufacturing the same
US20200110495A1 (en) * 2018-10-05 2020-04-09 Samsung Display Co., Ltd. Display device
CN110164916A (zh) * 2018-12-05 2019-08-23 京东方科技集团股份有限公司 显示面板、显示设备及制造显示面板的方法
CN110429118A (zh) * 2019-07-31 2019-11-08 云谷(固安)科技有限公司 显示面板及其制备方法和显示装置
CN110611047A (zh) * 2019-08-29 2019-12-24 武汉华星光电半导体显示技术有限公司 显示面板及显示装置
CN110649177A (zh) * 2019-09-24 2020-01-03 云谷(固安)科技有限公司 显示面板的制备方法、显示面板及显示装置

Also Published As

Publication number Publication date
US20230413615A1 (en) 2023-12-21
CN116210038A (zh) 2023-06-02

Similar Documents

Publication Publication Date Title
CN113508641B (zh) 显示装置
WO2020026417A1 (ja) 表示装置及びその製造方法
CN112823568B (zh) 显示装置
WO2021161465A1 (ja) 表示装置
WO2021079412A1 (ja) 表示装置
CN113615318B (zh) 显示装置
WO2020039555A1 (ja) 表示装置
WO2022018799A1 (ja) 表示装置
WO2019187121A1 (ja) 表示装置
WO2019186819A1 (ja) 表示装置及びその製造方法
WO2022113333A1 (ja) 表示装置
WO2021176508A1 (ja) 表示装置
WO2021149108A1 (ja) 表示装置
WO2022064562A1 (ja) 表示装置
WO2022018846A1 (ja) 表示装置
WO2019142261A1 (ja) 表示装置及びその製造方法
CN115398514B (zh) 显示装置及其制造方法
WO2022201487A1 (ja) 表示装置
WO2022269756A1 (ja) 表示装置
WO2023073781A1 (ja) 表示装置
WO2022064710A1 (ja) 表示装置
WO2024105749A1 (ja) 表示装置
WO2021171422A1 (ja) 表示装置及びその製造方法
WO2021131022A1 (ja) 表示装置
WO2023007582A1 (ja) 表示装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 20955156

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 20955156

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: JP