WO2022062490A1 - 参数设置方法、装置、系统以及存储介质 - Google Patents

参数设置方法、装置、系统以及存储介质 Download PDF

Info

Publication number
WO2022062490A1
WO2022062490A1 PCT/CN2021/100579 CN2021100579W WO2022062490A1 WO 2022062490 A1 WO2022062490 A1 WO 2022062490A1 CN 2021100579 W CN2021100579 W CN 2021100579W WO 2022062490 A1 WO2022062490 A1 WO 2022062490A1
Authority
WO
WIPO (PCT)
Prior art keywords
memory
parameter
data
parameter setting
volatile memory
Prior art date
Application number
PCT/CN2021/100579
Other languages
English (en)
French (fr)
Inventor
何浩
Original Assignee
长鑫存储技术有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 长鑫存储技术有限公司 filed Critical 长鑫存储技术有限公司
Priority to US17/442,263 priority Critical patent/US11867760B2/en
Publication of WO2022062490A1 publication Critical patent/WO2022062490A1/zh

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/31813Test pattern generators
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/56External testing equipment for static stores, e.g. automatic test equipment [ATE]; Interfaces therefor
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2851Testing of integrated circuits [IC]
    • G01R31/2886Features relating to contacting the IC under test, e.g. probe heads; chucks
    • G01R31/2889Interfaces, e.g. between probe and tester
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3183Generation of test inputs, e.g. test vectors, patterns or sequences
    • G01R31/318314Tools, e.g. program interfaces, test suite, test bench, simulation hardware, test compiler, test program languages
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/56External testing equipment for static stores, e.g. automatic test equipment [ATE]; Interfaces therefor
    • G11C29/56012Timing aspects, clock generation, synchronisation

Definitions

  • the present application relates to the field of integrated circuit testing, and more particularly, to a parameter setting method, device, system and storage medium.
  • Double Data Rate Synchronous Dynamic Random Access Memory is an SDRAM with double data transfer rate, and its data transfer speed is twice the system clock frequency. High performance memory.
  • test equipment In the design and production process of DDR SDRAM, test equipment is required to test the performance of DDR SDRAM. In the process of testing DDR SDRAM, it is necessary to test the performance of DDR SDRAM under different parameters.
  • the test equipment is usually a computer or other equipment.
  • the existing test method is usually performed by manual operation of the test equipment.
  • the tester uses the program interface of the corresponding program of the Basic Input Output System (BIOS) in the computer to set the parameters in the DDR SDRAM, and then set the parameters in the DDR SDRAM. carry out testing.
  • BIOS Basic Input Output System
  • the existing test method needs to adjust to the program interface of different BIOS to input parameters, and then perform the test.
  • the parameter setting process is complicated, resulting in low parameter setting efficiency.
  • the present application provides a parameter setting method, device, system and storage medium, aiming to provide a more efficient parameter setting solution.
  • the application provides a kind of parameter setting method, and the method is applied to the host computer, and the host computer is connected with the test equipment, and the test equipment includes a non-volatile memory, and the method includes:
  • a first parameter setting instruction is sent to the testing device, so that the testing device sets the stored memory parameter located in the storage location in the non-volatile memory as the first setting value.
  • acquiring the storage locations of multiple memory parameters in the non-volatile memory specifically includes:
  • first data is the data stored in the non-volatile memory before setting the memory parameter
  • second data is the non-volatile memory after setting the memory parameter data stored in sexual memory
  • the storage location of the memory parameter in the non-volatile memory is obtained.
  • acquiring the second data specifically includes:
  • acquiring the second data stored in the non-volatile memory after being set by the second parameter setting instruction includes:
  • the non-volatile memory includes a first memory area and a second memory area, the first memory area is used to store control parameters, and the second memory area is used to store system variables.
  • acquiring the first data specifically includes:
  • the storage location of the memory parameter in the non-volatile memory specifically including:
  • the first data and the second data are compared and processed to obtain the change parameters
  • the storage location of the change parameter in the first data or the second data the storage location of the memory parameter in the non-volatile memory is obtained.
  • the acquired first setting values of the multiple memory parameters and the storage locations of the multiple memory parameters in the non-volatile memory specifically include:
  • the first set value of the partial memory parameter stored in the non-volatile memory and the storage location in the non-volatile memory are acquired.
  • the method further includes:
  • the configuration file is sent to the testing device, and the first parameter setting instruction is used to instruct the testing device to set memory parameters based on the configuration file.
  • test equipment is connected to the tested memory; after setting the memory parameters stored in the non-volatile memory according to the first parameter setting instruction, the method further includes:
  • test result of the test device testing the memory under test is obtained, where the test result is obtained by the test device testing the memory under test based on the set memory parameters.
  • the present application provides a parameter setting device, the device comprising:
  • an acquisition module for acquiring the first set values of the multiple memory parameters and the storage positions of the multiple memory parameters in the non-volatile memory
  • a processing module configured to generate a first parameter setting instruction according to the first setting value and storage location of each memory parameter
  • the sending module is used for sending a first parameter setting instruction to the test equipment, so that the test equipment sets the stored memory parameter located in the storage position in the non-volatile memory as the first setting value.
  • the application provides a test system, characterized in that it includes:
  • a host computer includes an instruction memory and a processor, the instruction memory is used to store the executable instructions of the processor, and the processor is configured to implement the parameter setting method as claimed in any one of claims 1 to 9;
  • test device is connected with the upper computer, and the test device includes a non-volatile memory.
  • the non-volatile memory includes an EEPROM for storing the BIOS.
  • the system further includes: a memory to be tested, and the memory to be tested is connected to the test equipment.
  • the present application provides a computer-readable storage medium, where computer-executable instructions are stored in the computer-readable storage medium, and when the computer-executable instructions are executed by a processor, are used to implement the parameter settings involved in the first aspect and the optional solution. method.
  • the present application provides a parameter setting method, device, system and storage medium, wherein a host computer generates a first parameter setting instruction according to the first setting values of multiple memory parameters and the storage location in the non-volatile memory, and sends it to the The test device sends a first parameter setting instruction, so that the test device sets the stored memory parameter in the storage location in the non-volatile memory to the first set value.
  • the present application obtains the storage location of the memory parameters, which can realize the setting of the memory parameters stored in the non-volatile memory through the host computer without setting through the BIOS program interface. Parameter setting efficiency.
  • the storage location of the memory parameters can be obtained, so that the upper computer can generate a parameter setting instruction according to the storage location and the setting value, so as to realize the setting of multiple memory parameters.
  • FIG. 1 is a schematic structural diagram of a test system provided by an embodiment of the present application.
  • FIG. 2 is a schematic flowchart of a parameter setting method provided by another embodiment of the present application.
  • FIG. 3 is a schematic diagram of data storage in a nonvolatile memory provided by another embodiment of the present application.
  • FIG. 5 is a schematic structural diagram of a parameter setting device provided by another embodiment of the present application.
  • FIG. 6 is a schematic structural diagram of a host computer according to another embodiment of the present application.
  • a test system for testing DDR SDRAM is usually computer equipment, and in the prior art, testing DDR SDRAM is usually performed by manually operating the test equipment.
  • the existing test method is usually to manually operate the test equipment.
  • the tester uses the computer BIOS program interface to set the parameters in the DDR SDRAM. After the parameters are set, the test equipment is run to test the DDR SDRAM.
  • Embodiments of the present application provide a parameter setting method, device, system, and storage medium, aiming to provide a more efficient parameter setting solution.
  • the inventive concept of the embodiment of the present application is: the host computer acquires the storage locations of multiple memory parameters in the non-volatile memory and the specific parameter setting values, and then generates parameter setting instructions according to the storage locations and the setting data, and sends them to the test equipment. Send the parameter setting command to set the memory parameters by the host computer.
  • the host computer acquires the storage locations of multiple memory parameters in the non-volatile memory and the specific parameter setting values, and then generates parameter setting instructions according to the storage locations and the setting data, and sends them to the test equipment.
  • Send the parameter setting command to set the memory parameters by the host computer.
  • there is no need to modify parameters through the BIOS program interface and multiple memory parameters can be modified at one time, thereby improving the efficiency of parameter setting.
  • the storage location of the memory parameters cannot be directly obtained by the parameters given by the manufacturer.
  • the data in the non-volatile memory before and after the memory parameter setting is compared to obtain the storage location of the memory parameter, and then a parameter setting instruction can be generated, thereby improving the parameter setting efficiency.
  • a test system provided by an embodiment of the present application is used to test the performance of a memory under test, and the test system includes a host computer 101 and a plurality of test devices 102 , wherein, between the host computer 101 and each test device 102 communication connection.
  • Each test device 102 includes a non-volatile memory, optionally, the non-volatile memory is an electrically erasable programmable read-only memory (Electrically Erasable Programmable Read Only Memory, EEPROM for short), and the non-volatile memory uses to store the BIOS program.
  • EEPROM Electrically Erasable Programmable Read Only Memory
  • test device When using the test system to test the device under test, connect the device under test with the test device.
  • the test device is a desktop computer device or a portable computer device
  • the memory is installed in a built-in card slot of the computer device, or installed in the computer device by a patch.
  • the test process of the test system is divided into the parameter setting process before the test and the performance test process.
  • the host computer obtains the storage location of the memory parameters in the non-volatile memory, and then generates the parameter setting instruction according to the storage location and the setting value of the memory parameter, and sends the parameter setting instruction to the test equipment, so that the The test equipment executes the parameter setting instruction to set the memory parameters in the non-volatile memory.
  • the upper computer sends a test command, so that the test equipment can perform a performance test on the tested memory.
  • FIG. 2 another embodiment of the present application provides a parameter setting method, and the parameter setting method is applied to the above-mentioned test system.
  • the method includes the following steps:
  • the host computer acquires the first set values of the multiple memory parameters and the storage positions of the multiple memory parameters in the non-volatile memory.
  • the memory parameters refer to the parameters of the tested memory.
  • the memory parameters include the timing parameters of the memory, such as: the latency of the column address controller (Column Address Strobe, referred to as: CAS) (CAS Latency, referred to as: tCL), the row address strobe delay (Row Active Delay, referred to as: tRAS), The delay time (RAS to CAS Delay, abbreviated: tRCD) of the row address controller (Rolumn Address Strobe, referred to as: CAS) transmitted to the column address controller, etc.
  • the timing parameters of the memory such as: the latency of the column address controller (Column Address Strobe, referred to as: CAS) (CAS Latency, referred to as: tCL), the row address strobe delay (Row Active Delay, referred to as: tRAS), The delay time (RAS to CAS Delay, abbreviated: tRCD) of the row address controller (Rolumn Address Strobe, referred
  • the memory parameter is located in the non-volatile memory, and the first set value of the memory parameter is determined according to the test requirement, and can be changed as the test requirement changes.
  • S202 The host computer generates a first parameter setting instruction according to the first set value and storage location of each memory parameter.
  • the upper computer compiles the first set value and storage location of each memory parameter by using a preset compiling method to obtain the first parameter setting instruction.
  • the upper computer sends a first parameter setting instruction to the test equipment.
  • the testing device sets the stored memory parameter located in the storage location in the non-volatile memory as the first set value.
  • the testing device parses the first parameter setting instruction to obtain the storage location of the memory parameter and the setting value of the memory parameter. Then, the data value of the storage location in the non-volatile memory is set as the first setting value, so as to realize that the stored memory parameter of the storage location is the first setting value. Restart the test equipment and the parameter settings will take effect.
  • a parameter setting instruction is generated according to the storage locations and the setting values of the memory parameters, so as to realize the setting of the memory parameters by the host computer.
  • multiple memory parameters can be set at one time, thereby improving the parameter setting efficiency.
  • Another embodiment of the present application provides a parameter setting method, which is also applied to the above-mentioned test system, and the method includes the following steps:
  • the host computer acquires the first set values of the multiple memory parameters and the storage positions of the multiple memory parameters in the non-volatile memory.
  • the non-volatile memory is provided with a first storage area and a second storage area.
  • the first storage area is used for storing control parameters, and respectively stores control parameters such as fast-start control parameters, voltage control parameters, and data scrambling control parameters.
  • the second storage area is used to store system variables, and stores tCL variables, frequency and tRAS variables respectively. That is, the memory parameters are also located in the first storage area and the second storage area.
  • the value of the storage area where the memory parameter is located is displayed as Auto. Therefore, by comparing the values of the two storage areas in the non-volatile memory, you can obtain the A storage location in non-volatile memory.
  • the storage locations of the plurality of memory parameters in the non-volatile memory can be obtained by: for each memory parameter, obtaining the first data and the second data.
  • the first data is data stored in the non-volatile memory before setting the memory parameters
  • the second data is data stored in the non-volatile memory after the memory parameters are set.
  • the storage location of the memory parameter in the nonvolatile memory is obtained according to the first data and the second data.
  • the first data and the second data can be obtained by directly performing a parameter setting operation on the test equipment 102, or the test equipment 102 can be controlled by a remote connection through the host computer 101 to perform a parameter setting operation on the test equipment 102 to obtain the first data and the second data. data.
  • the first data and the second data are compared to obtain the modification parameter, and the storage position of the memory parameter in the non-volatile memory is obtained according to the storage position of the modification parameter in the first data or the second data.
  • the host computer generates a first parameter setting instruction according to the first set value and storage location of each memory parameter.
  • the upper computer compiles the first set value and storage location of each memory parameter, and obtains the first parameter setting instruction.
  • the upper computer sends a first parameter setting instruction to the test equipment.
  • the testing device sets the stored memory parameter in the storage location in the non-volatile memory as the first set value.
  • the test equipment parses the first parameter setting instruction to obtain the storage location and setting value of the memory parameter, and then sets the data of the storage location in the non-volatile memory as the first setting value, so as to realize all the storage locations of the storage location.
  • the stored memory parameter is the first set value.
  • the storage locations of multiple memory parameters are obtained, and then the storage locations of the multiple memory parameters and Set the value to generate parameter setting instructions, so that the upper computer can set multiple memory parameters at the same time and improve the efficiency of parameter setting.
  • Another embodiment of the present application provides a parameter setting method, which is also applied to the above-mentioned test system, and the method includes the following steps:
  • the host computer acquires the first set values of the multiple memory parameters and the storage positions of the multiple memory parameters in the non-volatile memory.
  • the first data and the second data are obtained for each memory parameter.
  • the storage location of the memory parameter in the nonvolatile memory is obtained according to the first data and the second data.
  • a first storage area and a second storage area are provided in the nonvolatile memory.
  • the first storage area is used to store control parameters
  • the second storage area is used to store system variables.
  • the first data may be acquired in the following manner: acquiring the first data stored in the first memory area and the second memory area before setting the memory parameters.
  • the second data may be acquired in the following manner.
  • the test equipment is controlled to obtain the second set value of the memory parameter input through the display interface.
  • the display interface is the display interface of the test equipment.
  • the user inputs the second set value of the memory parameter on the display interface.
  • the second parameter setting instruction is generated according to the second setting value and the preset instruction template.
  • the second parameter setting instruction is used to set the memory parameters stored in the non-volatile memory. Then restart the test equipment, and the parameter settings will take effect. Acquire the second data stored in the non-volatile memory after the test device executes the second parameter setting instruction.
  • the first data and the second data are compared to obtain the change parameter, so as to determine the position of the memory parameter according to the position of the change parameter in the first data or the second data.
  • S402 The host computer generates a first parameter setting instruction according to the first set value and storage location of each memory parameter.
  • the upper computer sends a first parameter setting instruction to the test equipment.
  • the test device sets the stored memory parameter in the storage location in the non-volatile memory as the first set value.
  • the memory parameters are set through the display interface of the test device, so as to obtain the second data after the memory parameter setting is performed, and then the memory can be finally obtained according to the data before and after the memory parameter setting is performed.
  • the storage location of the parameter The host computer can generate parameter setting instructions according to the storage location and setting data, and set multiple memory parameters at the same time to improve the efficiency of parameter setting.
  • FIG. 4 another embodiment of the present application provides a parameter setting method, which is also applied to the above-mentioned test system, and the method includes the following steps:
  • the upper computer acquires the first set value of some memory parameters stored in the non-volatile memory and the storage location in the non-volatile memory.
  • S502 The host computer generates a first parameter setting instruction according to the first set value and storage location of each memory parameter.
  • the upper computer compiles the first setting data and storage location of some memory parameters, and generates a first parameter setting instruction.
  • the upper computer generates a configuration file according to the first set value and storage location of each memory parameter.
  • the testing device after receiving the configuration file and the first parameter setting instruction, sets the memory parameters according to the first parameter setting instruction and the configuration file. That is, when the parameter setting instruction is executed, the storage location and the first set value of the memory parameters in the configuration file are read, and the memory parameters in the non-volatile memory are set according to the data read in the configuration file.
  • this step is not limited to after S503, but only needs to be between S501 and S506.
  • the host computer sends the configuration file to the test device.
  • the testing device sets the stored memory parameter located in the storage location in the non-volatile memory as the first set value.
  • the test equipment when executing the parameter setting instruction, reads the storage location and the first set value of the memory parameters in the configuration file, and changes the corresponding storage location in the non-volatile memory according to the data read in the configuration file.
  • the data is set as the first set value to realize the setting of some memory parameters.
  • the upper computer sends a generating test instruction.
  • the test equipment can be restarted, and the parameter setting can take effect.
  • the upper computer acquires the actual value of the memory parameter in the non-volatile memory of the testing device, and determines whether the actual value of the memory parameter is the same as the first set value. If it is determined that they are different, the steps from S501 to S506 need to be repeated to set the memory parameters again. If determined to be the same, you can test the command.
  • the testing device tests the tested memory based on the set memory parameters.
  • the test equipment executes the test instruction after receiving the test instruction, and tests the memory under test based on the set memory parameters to obtain the test result.
  • the test device sends the test result.
  • S501 to S507 will be executed cyclically, and the set value of the same memory parameter will also increase, and the test results of the memory parameter under each set value will be obtained. , you can determine the impact of the parameters of the tested memory on the performance.
  • the set value of tCL is 10
  • the setting of multiple parameters can be realized, the parameter setting efficiency can be improved, and the Memory test efficiency.
  • the present application provides a parameter setting device 600, the device 600 includes:
  • an acquisition module 601, configured to acquire the first set value of the multiple memory parameters and the storage positions of the multiple memory parameters in the non-volatile memory
  • a processing module 602 configured to generate a first parameter setting instruction according to the first setting value and storage location of each memory parameter
  • the sending module 603 is configured to send a first parameter setting instruction to the test device, so that the test device sets the stored memory parameter located in the storage location in the non-volatile memory as the first set value.
  • the obtaining module 601 is specifically used for:
  • first data is the data stored in the non-volatile memory before setting the memory parameter
  • second data is the non-volatile memory after setting the memory parameter data stored in sexual memory
  • the storage location of the memory parameter in the non-volatile memory is obtained.
  • the obtaining module 601 is specifically used for:
  • the obtaining module 601 is specifically used for:
  • the non-volatile memory includes a first memory area and a second memory area, the first memory area is used to store control parameters, and the second memory area is used to store system variables.
  • the obtaining module 601 is specifically used for:
  • the obtaining module 601 is specifically used for:
  • the first data and the second data are compared and processed to obtain the change parameters
  • the storage location of the change parameter in the first data or the second data the storage location of the memory parameter in the non-volatile memory is obtained.
  • the obtaining module 601 is specifically used for:
  • the first set value of the partial memory parameter stored in the non-volatile memory and the storage location in the non-volatile memory are acquired.
  • processing module 601 is further configured to: generate a configuration file according to the first set value and storage location of each memory parameter;
  • the sending module 602 is further configured to send a configuration file to the testing device, and the first parameter setting instruction is used to instruct the testing device to set memory parameters based on the configuration file.
  • test equipment is connected to the tested memory; the acquiring module 601 is also used for:
  • test result of the test device testing the memory under test is obtained, where the test result is obtained by the test device testing the memory under test based on the set memory parameters.
  • a host computer 700 provided by another embodiment of the present application includes: a transmitter 701 , a receiver 702 , a memory 703 , and a processor 704 .
  • a receiver 702 for receiving instructions and data
  • a memory 703 for storing computer-executed instructions
  • the processor 704 is configured to execute the computer-executed instructions stored in the memory, so as to implement each step performed by the parameter setting method in the foregoing embodiment. For details, reference may be made to the relevant descriptions in the foregoing embodiments of the parameter setting method.
  • the above-mentioned memory 703 may be independent or integrated with the processor 704 .
  • the host computer further includes a bus for connecting the memory 703 and the processor 704 .
  • the present application provides a computer-readable storage medium, where computer-executable instructions are stored in the computer-readable storage medium, and when the computer-executable instructions are executed by a processor, are used to implement various steps performed by the parameter setting method in the foregoing embodiment.
  • computer-executable instructions are stored in the computer-readable storage medium, and when the computer-executable instructions are executed by a processor, are used to implement various steps performed by the parameter setting method in the foregoing embodiment.

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Quality & Reliability (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

本申请提供一种参数设置方法、装置、系统以及存储介质,获取多个存储器参数的第一设置数值和多个存储器参数在非易失性存储器中的存储位置,根据每个存储器参数的第一设置数值和存储位置,生成第一参数设置指令,发送第一参数设置指令至测试设备,以使测试设备设置非易失性存储器中位于存储位置的所存储的存储器参数为第一设置数值。本方案通过获取存储器参数的存储位置,可以实现通过上位机设置测试设备的非易失性存储器中所存储的存储器参数,无需通过BIOS程序界面设置,可以一次设置多个存储器参数,提高参数设置效率。

Description

参数设置方法、装置、系统以及存储介质
本申请要求于2020年09月27日提交中国专利局、申请号为202011034937.2、申请名称为“参数设置方法、装置、系统以及存储介质”的中国专利申请的优先权,其全部内容通过引用结合在本申请中。
技术领域
本申请涉及集成电路测试领域,更具体地,涉及一种参数设置方法、装置、系统以及存储介质。
背景技术
双倍数据率同步动态随机存取存储器(Double Data Rate Synchronous Dynamic Random Access Memory,简称:DDR SDRAM)为具有双倍数据传输率的SDRAM,其数据传输速度为系统时钟频率的两倍,是一种性能较强的存储器。
在DDR SDRAM的设计和生产过程中,都需要使用测试设备对DDR SDRAM的性能进行测试。在对DDR SDRAM进行测试过程中,需要测试DDR SDRAM在不同的参数下的性能。测试设备通常为计算机等设备。现有测试方法通常是由人工操作测试设备进行测试,测试人员使用计算机中基本输入输出系统(Basic Input Output System,简称:BIOS)对应程序的程序界面对DDR SDRAM中参数进行设置,再对DDR SDRAM进行测试。
然而,当DDR SDRAM需要测试多组参数下性能时,现有测试方式需要调整到不同BIOS的程序界面输入参数,再进行测试,参数设置过程操作复杂,导致参数设置效率低。
发明内容
本申请提供一种参数设置方法、装置、系统以及存储介质,旨在提供一种更高效率的参数设置方案。
第一方面,本申请提供一种参数设置方法,方法应用于上位机,上位机 与测试设备连接,测试设备包括非易失性存储器,方法包括:
获取多个存储器参数的第一设置数值和多个存储器参数在非易失性存储器中的存储位置;
根据每个存储器参数的第一设置数值和存储位置,生成第一参数设置指令;
发送第一参数设置指令至测试设备,以使测试设备设置非易失性存储器中位于存储位置的所存储的存储器参数为第一设置数值。
可选地,获取多个存储器参数在非易失性存储器中的存储位置,具体包括:
针对每个存储器参数,获取第一数据和第二数据,其中,第一数据为在设置存储器参数前的非易失性存储器中存储的数据,第二数据为在设置存储器参数后的非易失性存储器中存储的数据;
根据第一数据和第二数据,获得存储器参数在非易失性存储器中的存储位置。
可选地,获取第二数据,具体包括:
控制测试设备获取通过显示界面输入的存储器参数的第二设置数值;
根据第二设置数值和预设指令模板,生成第二参数设置指令,其中,第二参数设置指令用于设置非易失性存储器中存储的存储器参数;
获取测试设备执行第二参数设置指令后非易失性存储器中存储的第二数据。
可选地,获取经第二参数设置指令设置后的非易失性存储器中存储的第二数据,包括:
获取测试设备执行第二参数设置指令后的存储于第一存储器区域和第二存储器区域的第二数据;
其中,非易失性存储器包括第一存储器区域和第二存储器区域,第一存储器区域用于存储控制参数,第二存储器区域用于存储系统变量。
可选地,获取第一数据,具体包括:
获取在设置存储器参数前的存储于第一存储器区域和第二存储器区域的第一数据。
可选地,根据第一数据和第二数据,获得存储器参数在非易失性存储器 中的存储位置,具体包括:
将第一数据和第二数据进行比较处理,获得变更参数;
根据变更参数在第一数据或第二数据中的存储位置,获得存储器参数在非易失性存储器中的存储位置。
可选地,获取的多个存储器参数的第一设置数值和多个存储器参数在非易失性存储器中的存储位置,具体包括:
获取非易失性存储器中存储的部分存储器参数的第一设置数值和在非易失性存储器中的存储位置。
可选地,方法还包括:
根据每个存储器参数的第一设置数值和存储位置,生成配置文件;
发送配置文件至测试设备,第一参数设置指令用于指示测试设备基于配置文件设置存储器参数。
可选地,测试设备与被测试存储器连接;在根据第一参数设置指令,设置非易失性存储器中所存储的存储器参数之后,方法还包括:
获取测试设备对被测试存储器进行测试的测试结果,测试结果是测试设备基于设置后的存储器参数对被测试存储器进行测试得到。
第二方面,本申请提供一种参数设置装置,装置包括:
获取模块,用于获取多个存储器参数的第一设置数值和多个存储器参数在非易失性存储器中的存储位置;
处理模块,用于根据每个存储器参数的第一设置数值和存储位置,生成第一参数设置指令;
发送模块,用于发送第一参数设置指令至测试设备,以使测试设备设置非易失性存储器中位于存储位置的所存储的存储器参数为第一设置数值。
第三方面,本申请提供一种测试系统,其特征在于,包括:
上位机,上位机包括指令存储器和处理器,指令存储器用于存储处理器可执行指令,处理器被配置为实现如权利要求1至9中任一项的参数设置方法;
至少一个测试设备,测试设备与上位机连接,且测试设备包括非易失性存储器。
可选地,非易失性存储器包括EEPROM,EEPROM用于存储BIOS。
可选地,系统还包括:被测试存储器,被测试存储器与测试设备连接。
第三方面,本申请提供一种计算机可读存储介质,计算机可读存储介质中存储有计算机执行指令,计算机执行指令被处理器执行时用于实现第一方面及可选方案所涉及的参数设置方法。
本申请提供一种参数设置方法、装置、系统以及存储介质,由上位机根据多个存储器参数的第一设置数值和在非易失性存储器中的存储位置,生成第一参数设置指令,并向测试设备发送第一参数设置指令,以使测试设备将非易失性存储器中位于存储位置的所存储的存储器参数设置为第一设置数值。相较于现有技术,本申请获取存储器参数的存储位置,可以实现通过上位机设置非易失性存储器中所存储的存储器参数,无需通过BIOS程序界面设置,可以一次设置多个存储器参数,提高参数设置效率。另外,比较进行存储器参数设置前后非易失性存储器中数据,可以获得存储器参数的存储位置,进而使得上位机可以根据存储位置和设置数值生成参数设置指令,以实现对多个存储器参数的设置。
附图说明
图1为本申请一实施例提供的测试系统的结构示意图;
图2为本申请另一实施例提供的参数设置方法的流程示意图;
图3为本申请另一实施例提供的非易失性存储器中数据存储示意图;
图4为本申请另一实施例提供的参数设置方法的流程示意图;
图5为本申请另一实施例提供的参数设置装置的结构示意图;
图6为本申请另一实施例提供的上位机的结构示意图。
具体实施方式
为使本申请的目的、技术方案和优点更加清楚,下面将结合本申请中的附图,对本申请中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的带。
用于对DDR SDRAM进行测试的测试系统通常为计算机设备,在现 有技术中,对DDR SDRAM进行测试通常是人工操作测试设备。现有测试方法通常是由人工操作测试设备,测试人员使用计算机BIOS程序界面对DDR SDRAM中参数进行设置,在设置完参数后,再运行测试设备以对DDR SDRAM进行测试。
然而,当DDR SDRAM需要测试多组参数下性能时,现有测试方式需要调整到不同BIOS的程序界面输入参数,操作过程复杂,导致参数设置效率低。
本申请实施例提供一种参数设置方法、装置、系统以及存储介质,旨在提供一种更高效的参数设置方案。本申请实施例的发明构思是:由上位机获取多个存储器参数在非易失性存储器中的存储位置和参数具体的设置数值,再根据存储位置和设置数据生成参数设置指令,并向测试设备发送参数设置指令,以实现由上位机设置存储器参数。相较于现有技术,无需通过BIOS程序界面修改参数,可以一次修改多个存储器参数,提高参数设置效率。
另外,由于不同厂家出厂的非易失性存储器所存储数据排布方式不同,无法通过厂家给出参数直接得到存储器参数的存储位置。本申请实施例中通过比较进行存储器参数设置前后非易失性存储器中数据,获得存储器参数的存储位置,进而可以生成参数设置指令,进而提高参数设置效率。
如图1所示,本申请一实施例提供的测试系统用于测试被测试存储器的性能,该测试系统包括上位机101和多个测试设备102,其中,上位机101和每个测试设备102之间通信连接。每个测试设备102包括非易失性存储器,可选地,该非易失性存储器为带电可擦可编程只读存储器(Electrically Erasable Programmable Read Only Memory,简称:EEPROM),非易失性存储器用于存储BIOS程序。
当使用该测试系统对被测试设备进行测试时,将被测试设备与测试设备连接。可选地,当测试设备为台式计算机设备或者便携式计算机设备时,存储器安装于计算机设备内置卡槽内,或者通过贴片方式安装于计算机设备内。
测试系统的测试过程分为测试前的参数设置过程以及性能测试过程。在测试前的参数设置过程中,上位机获取存储器参数在非易失性存储器中存储位置,再根据存储位置和存储器参数的设置数值生成参数设置指令,并向测试设备发送参数设置指令,以使测试设备执行该参数设置指令,设置非易失 性存储器中存储器参数。在性能测试过程中,上位机发送测试指令,以使测试设备对被测试存储器进行性能测试。
如图2所示,本申请另一实施例提供一种参数设置方法,该参数设置方法应用于上述测试系统。该方法包括如下步骤:
S201、上位机获取多个存储器参数的第一设置数值和多个存储器参数在非易失性存储器中的存储位置。
其中,存储器参数是指被测试存储器的参数。存储器参数包括存储器的时序参数,例如:列地址控制器(Column Address Strobe,简称:CAS)的潜伏时间(CAS Latency,简称:tCL)、行地址选通延迟(Row Active Delay,简称:tRAS)、行地址控制器(Rolumn Address Strobe,简称:CAS)传输到列地址控制器的延迟时间(RAS to CAS Delay,简称:tRCD)等。
存储器参数位于非易失性存储器中,存储器参数的第一设置数值是根据测试需求确定的,可以随着测试需求变化而更改。
S202、上位机根据每个存储器参数的第一设置数值和存储位置,生成第一参数设置指令。
其中,上位机通过使用预设的编译方式,对每个存储器参数的第一设置数值和存储位置进行编译获得第一参数设置指令。
S203上位机发送第一参数设置指令至测试设备。
S204、测试设备设置非易失性存储器中位于存储位置的所存储的存储器参数为第一设置数值。
其中,测试设备在接收大第一参数设置指令后,对第一参数设置指令进行解析,以获得存储器参数的存储位置和存储器参数的设置数值。再将非易失性存储器中该存储位置的数据数值设置为第一设置数值,以实现将该存储位置的所存储的存储器参数为第一设置数值。对测试设备进行重启,参数设置即可生效。
在本申请实施例提供的参数设置方法中,通过获取多个存储器参数的存储位置,以根据该存储位置和存储器参数的设置数值生成参数设置指令,以实现由上位机设置存储器参数,相较于现有技术,可一次设置多个存储器参数,提高参数设置效率。
本申请另一实施例提供一种参数设置方法,该方法也应用于上述测试系统,该方法包括如下步骤:
S301、上位机获取多个存储器参数的第一设置数值和多个存储器参数在非易失性存储器中的存储位置。
其中,如图3所示,非易失性存储器中设有第一存储区域和第二存储区域。第一存储区域用于存储控制参数,分别存储有快速启动的控制参数、电压控制参数、数据加扰控制参数等控制参数。第二存储区域用于存储系统变量,分别存储有tCL变量、频率、tRAS变量。也就是存储器参数也位于第一存储区域和第二存储区域中。
在对非易失性存储器进行存储器参数设置前,存储器参数所在存储区域的数值显示为自动(Auto),因此,可以通过比较非易失性存储器中两个存储区域的数值,可以获得存储器参数在非易失性存储器中的存储位置。
可以通过如下方式获取多个存储器参数在非易失性存储器中的存储位置:针对每个存储器参数,获取第一数据和第二数据。其中,第一数据为在设置存储器参数前的非易失性存储器中存储的数据,第二数据为在设置存储器参数后的非易失性存储器中存储的数据。根据第一数据和第二数据获得存储器参数在非易失性存储器中的存储位置。可通过直接对测试设备102进行参数设置操作以获取第一数据和第二数据,也可以通过上位机101远程连接控制测试设备102以对测试设备102进行参数设置操作以获取第一数据和第二数据。
可选地,将第一数据和第二数据进行比较处理获得变更参数,根据变更参数在第一数据或第二数据中的存储位置获得存储器参数在非易失性存储器中的存储位置。
S302、上位机根据每个存储器参数的第一设置数值和存储位置,生成第一参数设置指令。
其中,上位机对每个存储器参数的第一设置数值和存储位置进行编译,获得第一参数设置指令。
S303上位机发送第一参数设置指令至测试设备。
S304、测试设备设置非易失性存储器中位于存储位置的所存储的存储器参数为第一设置数值。
其中,测试设备对第一参数设置指令进行解析获得存储器参数的存储位置和设置数值,再将非易失性存储器中的该存储位置的数据设置为第一设置数值,实现将该存储位置的所存储的存储器参数为第一设置数值。
在本申请实施例提供的参数设置方法中,根据对非易失性存储器中被测试存储器的参数设置前后的数据,获得多个存储器参数的存储位置,进而可根据多个存储器参数的存储位置和设置数值生成参数设置指令,以实现上位机同时设置多个存储器参数,提高参数设置效率。
本申请另一实施例提供一种参数设置方法,该方法也应用于上述测试系统,该方法包括如下步骤:
S401、上位机获取多个存储器参数的第一设置数值和多个存储器参数在非易失性存储器中的存储位置。
其中,在获得多个存储器参数在非易失性存储器中的存储位置时,针对每个存储器参数,获取第一数据和第二数据。根据第一数据和第二数据获得存储器参数在非易失性存储器中的存储位置。
非易失性存储器中设有第一存储区域和第二存储区域。第一存储区域用于存储控制参数,第二存储区域用于存储系统变量。
可选地,可采用如下方式获取第一数据:获取在设置存储器参数前的存储于第一存储器区域和第二存储器区域的第一数据。
可选地,可以采用如下方式获取第二数据。控制测试设备获取通过显示界面输入的存储器参数的第二设置数值。其中,显示界面为测试设备的显示界面。用户在显示界面上输入存储器参数的第二设置数值。根据第二设置数值和预设指令模板生成第二参数设置指令。其中,第二参数设置指令用于设置非易失性存储器中存储的存储器参数。再对测试设备重启,参数设置即可生效。获取测试设备执行第二参数设置指令后非易失性存储器中存储的第二数据。
可选地,获取测试设备执行第二参数设置指令后的存储于第一存储器区域和第二存储器区域的第二数据。
在获得第一数据和第二数据之后,将第一数据和第二数据进行比较获得变更参数,以根据变更参数在第一数据或者第二数据中的位置,确定存储器 参数的位置。
S402、上位机根据每个存储器参数的第一设置数值和存储位置,生成第一参数设置指令。
S403上位机发送第一参数设置指令至测试设备。
S404、测试设备设置非易失性存储器中位于存储位置的所存储的存储器参数为第一设置数值。
其中,S402至S404已经在上述实施例中详细说明,此处不再说明。
本申请实施例提供的参数设置方法中,通过测试设备的显示界面对存储器参数进行设置,以获得进行存储器参数设置后的第二数据,进而可以根据进行存储器参数设置前后的数据,最终可以获得存储器参数的存储位置。上位机可以根据存储位置和设置数据生成参数设置指令,同时对多个存储器参数进行设置,提高参数设置效率。
如图4所示,本申请另一实施例提供一种参数设置方法,该方法也应用于上述测试系统,该方法包括如下步骤:
S501、上位机获取非易失性存储器中存储的部分存储器参数的第一设置数值和在非易失性存储器中的存储位置。
其中,在对被测试存储器进行问题分析时,可仅设置被测试存储器中部分存储器参数的数值,以及部分存储器参数的存储位置。进而可以分析所设置的部分存储器参数对被测存储器性能的影响。
S502、上位机根据每个存储器参数的第一设置数值和存储位置,生成第一参数设置指令。
其中,上位机对部分存储器参数的第一设置数据和存储位置进行编译,生成第一参数设置指令。
S503上位机发送第一参数设置指令至测试设备。
S504、上位机根据每个存储器参数的第一设置数值和存储位置,生成配置文件。
其中,测试设备在接收到配置文件和第一参数设置指令后,根据第一参数设置指令和配置文件设置存储器参数。也就是在执行参数设置指令时,读取配置文件中存储器参数的存储位置和第一设置数值,在根据读取到配置文 件中数据对非易失性存储器中存储器参数进行设置。
需要说明的是,该步骤不限于在S503后面,只需要在S501和S506之间即可。
S505、上位机发送配置文件至测试设备。
S506、测试设备设置非易失性存储器中位于存储位置的所存储的存储器参数为第一设置数值。
其中,测试设备也就是在执行参数设置指令时,读取配置文件中存储器参数的存储位置和第一设置数值,在根据读取到配置文件中数据将非易失性存储器中的对应存储位置的数据设置为第一设置数值,实现对部分存储器参数的设置。
S507、上位机发送生成测试指令。
其中,测试设备在执行第一参数设置指令后,可以重启测试设备,参数设置即可生效。上位机获取测试设备的非易失性存储器中存储器参数的实际数值,确定存储器参数的实际数值是否和第一设置数值相同。若确定不同,则还需重复执行S501至S506的步骤,再次对存储器参数进行设置。若确定相同,可以测试指令。
S508、测试设备基于设置后的存储器参数对被测试存储器进行测试。
其中,测试设备接收到测试指令后,执行测试指令,基于设置后的存储器参数对被测式存储器进行测试获得测试结果。
S509、测试设备发送测试结果。
需要说明的是,为了分析测试结果,通常情况下,会循环执行S501至S507,同一个存储器参数的设置数值也会递增,获得该存储器参数在每一个设置数值下的测试结果,通过分析测试结果,即可确定被测试存储器的参数对性能影响。
以DDR SDAM的tCL参数为例,在第一次执行S501至S507时,tCL的设置数值为10,获得被测试存储器在tCL=10的测试结果,再将tCL的设置数值加1,再执行一次S501至S507,获得被测试存储器在tCL=11的测试结果。依次迭代循环执行S501至S507,直到tCL=20为止。再分析所获得测试结果,可以找到最优的tCL的数值。或者分析出tCL对被测试存储器的性能的影响。对于其他参数也可以使用该方法获得最优数值。
在本申请实施例提供的参数设置方法中,通过获取多个存储器参数的存储位置,以根据存储位置和设置数值生成参数设置指令,可以实现对多个参数的设置,提高参数设置效率,进而提高存储器的测试效率。
如图5所示,本申请提供一种参数设置装置600,该装置600包括:
获取模块601,用于获取多个存储器参数的第一设置数值和多个存储器参数在非易失性存储器中的存储位置;
处理模块602,用于根据每个存储器参数的第一设置数值和存储位置,生成第一参数设置指令;
发送模块603,用于发送第一参数设置指令至测试设备,以使测试设备设置非易失性存储器中位于存储位置的所存储的存储器参数为第一设置数值。
可选地,获取模块601具体用于:
针对每个存储器参数,获取第一数据和第二数据,其中,第一数据为在设置存储器参数前的非易失性存储器中存储的数据,第二数据为在设置存储器参数后的非易失性存储器中存储的数据;
根据第一数据和第二数据,获得存储器参数在非易失性存储器中的存储位置。
可选地,获取模块601具体用于:
控制测试设备获取通过显示界面输入的存储器参数的第二设置数值;
根据第二设置数值和预设指令模板,生成第二参数设置指令,其中,第二参数设置指令用于设置非易失性存储器中存储的存储器参数;
获取测试设备执行第二参数设置指令后非易失性存储器中存储的第二数据。
可选地,获取模块601具体用于:
获取测试设备执行第二参数设置指令后的存储于第一存储器区域和第二存储器区域的第二数据;
其中,非易失性存储器包括第一存储器区域和第二存储器区域,第一存储器区域用于存储控制参数,第二存储器区域用于存储系统变量。
可选地,获取模块601具体用于:
获取在设置存储器参数前的存储于第一存储器区域和第二存储器区域的第一数据。
可选地,获取模块601具体用于:
将第一数据和第二数据进行比较处理,获得变更参数;
根据变更参数在第一数据或第二数据中的存储位置,获得存储器参数在非易失性存储器中的存储位置。
可选地,获取模块601具体用于:
获取非易失性存储器中存储的部分存储器参数的第一设置数值和在非易失性存储器中的存储位置。
可选地,处理模块601还用于:根据每个存储器参数的第一设置数值和存储位置,生成配置文件;
发送模块602还用于发送配置文件至测试设备,第一参数设置指令用于指示测试设备基于配置文件设置存储器参数。
可选地,测试设备与被测试存储器连接;获取模块601还用于:
获取测试设备对被测试存储器进行测试的测试结果,测试结果是测试设备基于设置后的存储器参数对被测试存储器进行测试得到。
如图6所示,本申请另一实施例提供的上位机700包括:发送器701、接收器702、存储器703以及处理器704。
发送器701,用于发送指令和数据;
接收器702,用于接收指令和数据;
存储器703,用于存储计算机执行指令;
处理器704,用于执行存储器存储的计算机执行指令,以实现上述实施例中参数设置方法所执行的各个步骤。具体可以参见前述参数设置方法实施例中的相关描述。
可选地,上述存储器703既可以是独立的,也可以跟处理器704集成在一起。当存储器703独立设置时,该上位机还包括总线,用于连接存储器703和处理器704。
本申请提供一种计算机可读存储介质,计算机可读存储介质中存储有计算机执行指令,计算机执行指令被处理器执行时用于实现上述实施例中参数设置方法所执行的各个步骤。具体可以参见前述参数设置方法实施例中的相关描述。
最后应说明的是:以上各实施例仅用以说明本申请的技术方案,而非对 其限制;尽管参照前述各实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例技术方案。

Claims (18)

  1. 一种参数设置方法,其特征在于,所述方法应用于上位机,所述上位机与测试设备连接,所述测试设备包括非易失性存储器,所述方法包括:
    获取多个存储器参数的第一设置数值和所述多个存储器参数在所述非易失性存储器中的存储位置;
    根据每个存储器参数的所述第一设置数值和所述存储位置,生成第一参数设置指令;
    发送所述第一参数设置指令至所述测试设备,以使所述测试设备设置所述非易失性存储器中位于所述存储位置的所存储的存储器参数为所述第一设置数值。
  2. 根据权利要求1所述的参数设置方法,其特征在于,获取多个存储器参数在所述非易失性存储器中的存储位置,包括:
    针对每个所述存储器参数,获取第一数据和第二数据,其中,所述第一数据为在设置所述存储器参数前的所述非易失性存储器中存储的数据,所述第二数据为在设置所述存储器参数后的所述非易失性存储器中存储的数据;
    根据所述第一数据和所述第二数据,获得所述存储器参数在所述非易失性存储器中的存储位置。
  3. 根据权利要求2所述的参数设置方法,其特征在于,获取第二数据,包括:
    控制所述测试设备获取通过显示界面输入的存储器参数的第二设置数值;
    根据所述第二设置数值和预设指令模板,生成第二参数设置指令,其中,所述第二参数设置指令用于设置所述非易失性存储器中存储的存储器参数;
    获取所述测试设备执行所述第二参数设置指令后所述非易失性存储器中存储的第二数据。
  4. 根据权利要求3所述的参数设置方法,其特征在于,获取经所述第二参数设置指令设置后的所述非易失性存储器中存储的所述第二数据,包括:
    获取所述测试设备执行所述第二参数设置指令后的存储于第一存储器区域和第二存储器区域的所述第二数据;
    其中,所述非易失性存储器包括所述第一存储器区域和第二存储器区域,所述第一存储器区域用于存储控制参数,所述第二存储器区域用于存储系统 变量。
  5. 根据权利要求4所述的参数设置方法,其特征在于,所述获取第一数据,包括:
    获取在设置所述存储器参数前的存储于所述第一存储器区域和第二存储器区域的第一数据。
  6. 根据权利要求2至5中任意一项所述的参数设置方法,其特征在于,根据所述第一数据和所述第二数据,获得所述存储器参数在所述非易失性存储器中的存储位置,包括:
    将所述第一数据和所述第二数据进行比较处理,获得变更参数;
    根据所述变更参数在所述第一数据或第二数据中的存储位置,获得所述存储器参数在所述非易失性存储器中的存储位置。
  7. 根据权利要求1至6中任意一项所述的参数设置方法,其特征在于,获取的多个存储器参数的第一设置数值和所述多个存储器参数在所述非易失性存储器中的存储位置,包括:
    获取所述非易失性存储器中存储的部分存储器参数的第一设置数值和在所述非易失性存储器中的存储位置。
  8. 根据权利要求1至7中任意一项所述的参数设置方法,其特征在于,所述方法还包括:
    根据每个存储器参数的所述第一设置数值和所述存储位置,生成配置文件;
    发送所述配置文件至所述测试设备,所述第一参数设置指令用于指示所述测试设备基于所述配置文件设置存储器参数。
  9. 根据权利要求1至8中任意一项所述的参数设置方法,其特征在于,所述测试设备与被测试存储器连接;在根据所述第一参数设置指令,设置所述非易失性存储器中所存储的存储器参数之后,所述方法还包括:
    获取所述测试设备对所述被测试存储器进行测试的测试结果,所述测试结果是所述测试设备基于设置后的存储器参数对所述被测试存储器进行测试得到。
  10. 一种参数设置装置,其特征在于,所述装置包括:
    获取模块,用于获取多个存储器参数的第一设置数值和所述多个存储器 参数在非易失性存储器中的存储位置;
    处理模块,用于根据每个存储器参数的所述第一设置数值和所述存储位置,生成第一参数设置指令;
    发送模块,用于发送所述第一参数设置指令至测试设备,以使所述测试设备设置所述非易失性存储器中位于所述存储位置的所存储的存储器参数为所述第一设置数值。
  11. 根据权利要求10所述的装置,其特征在于,所述获取模块用于:
    针对每个所述存储器参数,获取第一数据和第二数据,其中,所述第一数据为在设置所述存储器参数前的所述非易失性存储器中存储的数据,所述第二数据为在设置所述存储器参数后的所述非易失性存储器中存储的数据;
    根据所述第一数据和所述第二数据,获得所述存储器参数在所述非易失性存储器中的存储位置。
  12. 根据权利要求11所述的装置,其特征在于,所述获取模块用于:
    控制所述测试设备获取通过显示界面输入的存储器参数的第二设置数值;
    根据所述第二设置数值和预设指令模板,生成第二参数设置指令,其中,所述第二参数设置指令用于设置所述非易失性存储器中存储的存储器参数;
    获取所述测试设备执行所述第二参数设置指令后所述非易失性存储器中存储的第二数据。
  13. 根据权利要求12所述的装置,其特征在于,所述获取模块用于:
    获取所述测试设备执行所述第二参数设置指令后的存储于第一存储器区域和第二存储器区域的所述第二数据;
    其中,所述非易失性存储器包括所述第一存储器区域和第二存储器区域,所述第一存储器区域用于存储控制参数,所述第二存储器区域用于存储系统变量。
  14. 根据权利要求13所述的装置,其特征在于,所述获取模块用于:
    获取在设置所述存储器参数前的存储于所述第一存储器区域和第二存储器区域的第一数据。
  15. 一种测试系统,其特征在于,包括:
    上位机,所述上位机包括指令存储器和处理器,所述指令存储器用于存储所述处理器可执行指令,所述处理器被配置为实现如权利要求1至9中任 一项所述的参数设置方法;
    至少一个测试设备,所述测试设备与所述上位机连接,且所述测试设备包括非易失性存储器。
  16. 根据权利要求15所述的测试系统,其特征在于,所述非易失性存储器包括EEPROM,所述EEPROM用于存储BIOS。
  17. 根据权利要求15所述的测试系统,其特征在于,所述系统还包括:被测试存储器,所述被测试存储器与所述测试设备连接。
  18. 一种计算机可读存储介质,其特征在于,所述计算机可读存储介质中存储有计算机执行指令,所述计算机执行指令被处理器执行时用于实现如权利要求1至9中任一项所述的参数设置方法。
PCT/CN2021/100579 2020-09-27 2021-06-17 参数设置方法、装置、系统以及存储介质 WO2022062490A1 (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US17/442,263 US11867760B2 (en) 2020-09-27 2021-06-17 Parameter setting method and apparatus, system, and storage medium

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN202011034937.2 2020-09-27
CN202011034937.2A CN114281609A (zh) 2020-09-27 2020-09-27 参数设置方法、装置、系统以及存储介质

Publications (1)

Publication Number Publication Date
WO2022062490A1 true WO2022062490A1 (zh) 2022-03-31

Family

ID=80844837

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/CN2021/100579 WO2022062490A1 (zh) 2020-09-27 2021-06-17 参数设置方法、装置、系统以及存储介质

Country Status (3)

Country Link
US (1) US11867760B2 (zh)
CN (1) CN114281609A (zh)
WO (1) WO2022062490A1 (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6268735B1 (en) * 1999-06-04 2001-07-31 Teradyne, Inc. Noise source module for microwave test systems
CN111399782A (zh) * 2020-04-21 2020-07-10 中国人民解放军军事科学院国防工程研究院工程防护研究所 一种动态测试设备高可靠性触发及数据采集存储方法
CN111627475A (zh) * 2019-04-04 2020-09-04 前海晶云(深圳)存储技术有限公司 存储器和其电子装置及其测试系统、测试方法和应用方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7213182B2 (en) * 2005-01-19 2007-05-01 Advantest Corporation Test apparatus and test method
US7333908B2 (en) * 2005-09-01 2008-02-19 Micron Technology, Inc. Techniques for generating test patterns in high speed memory devices
TWI474260B (zh) 2009-02-16 2015-02-21 Asustek Comp Inc 電腦系統與其主機板上之記憶體電路和開機方法
US9047955B2 (en) * 2011-03-30 2015-06-02 Stec, Inc. Adjusting operating parameters for memory cells based on wordline address and cycle information
US10014056B1 (en) * 2017-05-18 2018-07-03 Sandisk Technologies Llc Changing storage parameters

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6268735B1 (en) * 1999-06-04 2001-07-31 Teradyne, Inc. Noise source module for microwave test systems
CN111627475A (zh) * 2019-04-04 2020-09-04 前海晶云(深圳)存储技术有限公司 存储器和其电子装置及其测试系统、测试方法和应用方法
CN111399782A (zh) * 2020-04-21 2020-07-10 中国人民解放军军事科学院国防工程研究院工程防护研究所 一种动态测试设备高可靠性触发及数据采集存储方法

Also Published As

Publication number Publication date
CN114281609A (zh) 2022-04-05
US11867760B2 (en) 2024-01-09
US20230055833A1 (en) 2023-02-23

Similar Documents

Publication Publication Date Title
CN108173712B (zh) 一种双镜像bmc稳定性测试方法
CN108874686B (zh) 内存参数调节方法、装置及设备
WO2023056744A1 (zh) 一种带宽降速修复方法、装置、电子设备及存储介质
CN112256514B (zh) Sdio接口的测试方法及装置、存储介质、终端
JPH10232818A (ja) メモリ・コントローラ
US9529536B2 (en) Semiconductor memory device, memory system including the same, and operating method thereof
WO2022062490A1 (zh) 参数设置方法、装置、系统以及存储介质
CN114328312A (zh) 数据处理方法、计算机设备及可读存储介质
CN109240130B (zh) 可程序化接脚位准的控制电路
TWI387973B (zh) 資料儲存裝置、資料儲存控制器及相關自動化測試的方法
JP2010160724A (ja) メモリ制御システム、メモリ制御方法、メモリ制御プログラム及び記録媒体
CN108600042B (zh) 电子设备的WiFi测试方法及装置、存储介质、测试设备
CN112612608B (zh) 一种内存训练的方法及系统
EP3798830A1 (en) Communication apparatus and test method thereof
KR20080046973A (ko) 메모리 세팅 조건을 결정하는 메모리 테스트 장치 및 그방법
CN111010181B (zh) 一种ddr信号时序校准方法和装置
TWI543189B (zh) 資料儲存裝置以及快閃記憶體控制方法
JP6463445B1 (ja) 車載制御装置
KR20080105512A (ko) 반도체 장치의 테스트 시스템 및 테스트 방법
WO2024011924A1 (zh) 数据处理方法、装置、存储控制器、设备及介质
US11978498B2 (en) Method and apparatus for testing adjustment circuit
TWI819826B (zh) 具有韌體更新錯誤排除機制的電子系統及其韌體更新方法
JP4438985B2 (ja) パターン発生器及び試験装置
TWI461872B (zh) 自動化量產方法及其系統
JP2011043354A (ja) 集積回路装置、表示コントローラー及び電子機器

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 21870872

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 21870872

Country of ref document: EP

Kind code of ref document: A1