WO2021132842A1 - Led 표시장치 - Google Patents
Led 표시장치 Download PDFInfo
- Publication number
- WO2021132842A1 WO2021132842A1 PCT/KR2020/011761 KR2020011761W WO2021132842A1 WO 2021132842 A1 WO2021132842 A1 WO 2021132842A1 KR 2020011761 W KR2020011761 W KR 2020011761W WO 2021132842 A1 WO2021132842 A1 WO 2021132842A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- led
- micro
- type electrode
- sub
- electrode
- Prior art date
Links
- 238000000034 method Methods 0.000 claims abstract description 61
- 239000004065 semiconductor Substances 0.000 claims description 98
- 239000010409 thin film Substances 0.000 claims description 35
- 239000000758 substrate Substances 0.000 claims description 19
- 230000002950 deficient Effects 0.000 abstract description 47
- 230000008569 process Effects 0.000 abstract description 47
- 230000008439 repair process Effects 0.000 abstract description 12
- 230000007547 defect Effects 0.000 abstract description 10
- 230000015556 catabolic process Effects 0.000 abstract description 2
- 238000006731 degradation reaction Methods 0.000 abstract description 2
- 239000010410 layer Substances 0.000 description 161
- 239000011229 interlayer Substances 0.000 description 35
- 239000010408 film Substances 0.000 description 28
- 239000000463 material Substances 0.000 description 23
- 238000006243 chemical reaction Methods 0.000 description 9
- 229910002704 AlGaN Inorganic materials 0.000 description 6
- 230000006866 deterioration Effects 0.000 description 6
- 239000012535 impurity Substances 0.000 description 6
- 239000004973 liquid crystal related substance Substances 0.000 description 6
- 229910052710 silicon Inorganic materials 0.000 description 4
- 239000012780 transparent material Substances 0.000 description 4
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 description 3
- 230000008901 benefit Effects 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 238000005215 recombination Methods 0.000 description 3
- 230000006798 recombination Effects 0.000 description 3
- 239000000523 sample Substances 0.000 description 3
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 230000004888 barrier function Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 239000007769 metal material Substances 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 229910052814 silicon oxide Inorganic materials 0.000 description 2
- 229910052709 silver Inorganic materials 0.000 description 2
- XOLBLPGZBRYERU-UHFFFAOYSA-N tin dioxide Chemical compound O=[Sn]=O XOLBLPGZBRYERU-UHFFFAOYSA-N 0.000 description 2
- 229910052725 zinc Inorganic materials 0.000 description 2
- 239000011701 zinc Substances 0.000 description 2
- 229910002601 GaN Inorganic materials 0.000 description 1
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 1
- 206010027146 Melanoderma Diseases 0.000 description 1
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 1
- WZMARNWNQFFBKK-UHFFFAOYSA-N [In+3].[O-2].[Zn+2].[In+3].[O-2].[O-2].[O-2] Chemical compound [In+3].[O-2].[Zn+2].[In+3].[O-2].[O-2].[O-2] WZMARNWNQFFBKK-UHFFFAOYSA-N 0.000 description 1
- 239000012790 adhesive layer Substances 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 229910021417 amorphous silicon Inorganic materials 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 229910052804 chromium Inorganic materials 0.000 description 1
- 239000003086 colorant Substances 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 238000007641 inkjet printing Methods 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 229910052741 iridium Inorganic materials 0.000 description 1
- 230000009191 jumping Effects 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 229910052697 platinum Inorganic materials 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 239000002096 quantum dot Substances 0.000 description 1
- 229910052594 sapphire Inorganic materials 0.000 description 1
- 239000010980 sapphire Substances 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 239000004332 silver Substances 0.000 description 1
- 229910001887 tin oxide Inorganic materials 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
- 238000011179 visual inspection Methods 0.000 description 1
- YVTHLONGBIQYBO-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) Chemical compound [O--].[Zn++].[In+3] YVTHLONGBIQYBO-UHFFFAOYSA-N 0.000 description 1
- TYHJXGDMRRJCRY-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) tin(4+) Chemical compound [O-2].[Zn+2].[Sn+4].[In+3] TYHJXGDMRRJCRY-UHFFFAOYSA-N 0.000 description 1
- 239000011787 zinc oxide Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/15—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
- H01L27/153—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars
- H01L27/156—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/16—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
- H01L25/167—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L24/23—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
- H01L24/24—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L24/23—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
- H01L24/25—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of a plurality of high density interconnect connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/73—Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/075—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
- H01L25/0753—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/075—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
- H01L25/0756—Stacked arrangements of devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/005—Processes
- H01L33/0095—Post-treatment of devices, e.g. annealing, recrystallisation or short-circuit elimination
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/44—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the coatings, e.g. passivation layer or anti-reflective coating
- H01L33/46—Reflective coating, e.g. dielectric Bragg reflector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/48—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
- H01L33/58—Optical field-shaping elements
- H01L33/60—Reflective elements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/04105—Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/14—Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
- H01L2224/1401—Structure
- H01L2224/1403—Bump connectors having different sizes, e.g. different diameters, heights or widths
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16135—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/16145—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/16227—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/17—Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
- H01L2224/1701—Structure
- H01L2224/1703—Bump connectors having different sizes, e.g. different diameters, heights or widths
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L2224/23—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
- H01L2224/24—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
- H01L2224/2405—Shape
- H01L2224/24051—Conformal with the semiconductor or solid-state device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L2224/23—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
- H01L2224/24—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
- H01L2224/241—Disposition
- H01L2224/24135—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/24145—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L2224/23—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
- H01L2224/24—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
- H01L2224/241—Disposition
- H01L2224/24135—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/24145—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
- H01L2224/24147—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked the HDI interconnect not connecting to the same level of the lower semiconductor or solid-state body at which the upper semiconductor or solid-state body is mounted, e.g. the upper semiconductor or solid-state body being mounted in a cavity or on a protrusion of the lower semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L2224/23—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
- H01L2224/24—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
- H01L2224/241—Disposition
- H01L2224/24151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/24221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/24225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L2224/23—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
- H01L2224/24—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
- H01L2224/244—Connecting portions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L2224/23—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
- H01L2224/24—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
- H01L2224/245—Material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L2224/23—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
- H01L2224/25—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of a plurality of high density interconnect connectors
- H01L2224/251—Disposition
- H01L2224/2512—Layout
- H01L2224/25174—Stacked arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73201—Location after the connecting process on the same surface
- H01L2224/73209—Bump and HDI connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73259—Bump and HDI connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73267—Layer and HDI connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/91—Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
- H01L2224/92—Specific sequence of method steps
- H01L2224/922—Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
- H01L2224/9222—Sequential connecting processes
- H01L2224/92242—Sequential connecting processes the first connecting process involving a layer connector
- H01L2224/92244—Sequential connecting processes the first connecting process involving a layer connector the second connecting process involving a build-up interconnect
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L24/14—Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L24/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L24/17—Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L24/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/91—Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L24/80 - H01L24/90
- H01L24/92—Specific sequence of method steps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/053—Oxides composed of metals from groups of the periodic table
- H01L2924/0542—12th Group
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/053—Oxides composed of metals from groups of the periodic table
- H01L2924/0544—14th Group
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/053—Oxides composed of metals from groups of the periodic table
- H01L2924/0549—Oxides composed of metals from groups of the periodic table being a combination of two or more materials provided in the groups H01L2924/0531 - H01L2924/0546
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1204—Optical Diode
- H01L2924/12041—LED
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2933/00—Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
- H01L2933/0008—Processes
- H01L2933/0033—Processes relating to semiconductor body packages
- H01L2933/0066—Processes relating to semiconductor body packages relating to arrangements for conducting electric current to or from the semiconductor body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/48—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
- H01L33/62—Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
Definitions
- the present application relates to an LED display device, and more particularly, to an LED display device including a repair structure of a bad pixel.
- the backlight unit is disposed under the liquid crystal panel to which the polarizing plate is attached to the rear and front surfaces. Accordingly, only 5% or less of the light from the light source provided in the backlight unit passes through the liquid crystal panel, thereby reducing the disadvantage in light efficiency.
- the organic light emitting display device has improved light efficiency compared to the liquid crystal display device, there is still a limit to the light efficiency and still has disadvantages in durability and/or lifespan of the display device.
- an LED display using a light emitting diode (LED) as a light emitting element has been proposed.
- a small LED such as a mini-LED or a micro-LED such as a micro-LED may be used.
- a micro-LED display device is a display device that implements an image by placing ultra-small LEDs ( ⁇ LEDs) with a size of 100 micrometers ( ⁇ m) or less in each sub-pixel, and has great advantages in terms of low power consumption and miniaturization.
- ⁇ LEDs ultra-small LEDs
- Such a general micro-LED display device is formed by transferring (transferring) the micro-LED formed on the wafer to a selective position of the substrate on which the transistor element is formed.
- the key is to control the defects of the formed micro-LED and secure the yield of the transfer process.
- micro-LEDs are transferred to a substrate and then subjected to a process of determining whether they are defective. When this occurs, the operation of replacing it with a normal micro-LED is performed.
- Replacing the defective micro-LED requires a process of removing the micro-LED that has already been adhered to the substrate by an adhesive layer, which takes a lot of time and effort because it must be performed without affecting the surrounding normal micro-LED. As a precise process is required, it causes a problem in that the efficiency of the process is lowered.
- a separate redundancy micro-LED may be further provided to omit the process of removing the defective micro-LED, but the process of removing the defective micro-LED may be omitted. Cost increase due to micro-LED and the formation process of a separate wiring for redundancy micro-LED is further required.
- the present invention is to solve the above problems, and a first object is to prevent image quality deterioration due to defective pixels even without a process of removing the defective micro-LED.
- a second object is to improve the efficiency of the process by reducing the process cost and simplifying the process.
- the present disclosure provides first and second thin film transistors positioned on a substrate, a first LED electrically connected to the first thin film transistor, a second LED electrically connected to the second thin film transistor, and an upper portion of the first LED It is located, is electrically connected to the first thin film transistor, and includes a sub-LED including a reflective layer that reflects light in the opposite direction to which the first LED is positioned, and when a signal is applied from the first and second thin film transistors, the second 2 LEDs and sub-LEDs provide a light-emitting LED display.
- the first LED includes a first n-type electrode electrically connected to the drain electrode of the thin film transistor and a first connection electrode, and a first p-type electrode electrically connected through a common voltage line and a second connection electrode.
- the sub-LED includes a second n-type electrode electrically connected to the first connection electrode and a second p-type electrode electrically connected to the second connection electrode, the first n-type electrode and the first p-type electrode.
- the 1-1 and 1-2 semiconductor layers and the first active layer are included between the electrodes, and the 2-1 and 2-2 semiconductor layers and the second active layer are included between the second n-type electrode and the second p-type electrode. do.
- the reflective layer is positioned between the 2-2 th semiconductor layer and the second p-type electrode, and the reflective layer is positioned between the 2-1 th semiconductor layer and the second n-type electrode.
- the second p-type electrode is electrically connected to the second connection electrode through the third connection electrode, and the second p-type electrode is electrically connected to the auxiliary electrode extending from the second connection electrode.
- the first LED is arranged such that the first n-type electrode and the first p-type electrode are positioned along the first direction
- the sub-LED is such that the second n-type electrode and the second p-type electrode are positioned along the first direction
- the first LED is arranged such that the first n-type electrode and the first p-type electrode are positioned along a first direction
- the sub-LED has a second n-type electrode and a second p-type electrode different from the first direction. It is disposed to be positioned along two directions, a first bump is positioned between the first connection electrode and the second n-type electrode, and a second bump is positioned between the second connection electrode and the second p-type electrode.
- sub-micro-LEDs electrically connected to first and second connection electrodes for applying a voltage to the micro-LEDs are stacked on top of the defective micro-LEDs.
- the light emitting area of the micro-LED can be secured, and the luminous efficiency of the micro-LED can also be improved.
- Video also has an effect that can be implemented.
- FIG. 1 is a flowchart schematically illustrating a micro-LED transfer and lighting test according to a process sequence in a method of manufacturing a micro-LED display device according to an embodiment of the present invention
- FIG. 2 is a cross-sectional view schematically illustrating three sub-pixels of a micro-LED display device according to a first embodiment of the present invention.
- Fig. 3 is a cross-sectional view schematically showing three sub-pixels of another micro-LED display device according to the first embodiment of the present invention
- FIG. 4 is a cross-sectional view schematically illustrating three sub-pixels of a micro-LED display device according to a second embodiment of the present invention.
- 5 and 6 are plan views schematically illustrating three sub-pixels of a micro-LED display device according to a third embodiment of the present invention.
- FIG. 7 is a cross-sectional view taken along the line V-V' of FIGS. 5 and 6;
- first, second, etc. are used to describe various elements, these elements are not limited by these terms. These terms are only used to distinguish one component from another. Accordingly, the first component mentioned below may be the second component within the spirit of the present disclosure.
- FIG. 1 is a flowchart schematically illustrating a micro-LED transfer and lighting test according to a process sequence in a method of manufacturing a micro-LED display device according to an embodiment of the present invention.
- a sub-pixel circuit including a transistor element is formed on a substrate in a first step (st1), and the micro-LED emits light to the upper portion of the substrate. is arranged for each subpixel.
- the micro-LED is epitaxially grown on a wafer made of at least one of sapphire, SiC, Si, GaAs, GaN, ZnO, Si, GaP, InP, Ge, and Ga203, and transferred to the upper part of the substrate. It is arranged for each sub-pixel.
- first and second pad electrodes are formed on the micro-LED.
- the first pad electrode is in contact with the 1-1 semiconductor layer of the micro-LED to supply a data signal to the micro-LED
- the second pad electrode is in contact with the second semiconductor layer of the micro-LED to be in contact with the micro-LED.
- a common signal is supplied to the LED.
- the lighting test checks whether the micro-LED is defective in various ways. As an example, the lighting test can determine whether the micro-LED is defective by checking whether the micro-LED is energized through a probe or the like. .
- the step of forming the first and second pad electrodes of the second step st2 may be omitted.
- the lighting test may adopt a visual inspection method depending on whether the micro-LED is defective, or a method of detecting a short-circuited area by flowing a current, but is not limited thereto, and a defective micro-LED Any method is possible as long as it is a method capable of detecting .
- the micro-LED that has been positive in the lighting test goes to a fifth step (st5), where the fifth step (st5) is an insulation for protecting the first and second pad electrodes and the micro-LED on top of the micro-LED This is a step of forming a layer or a light conversion layer.
- the micro-LED which has been determined to be defective in the lighting test of the third step (st3), proceeds with the repair process of the fourth step (st4), and the micro-LED display device according to the embodiment of the present invention is determined to be defective.
- the repair process is carried out by placing the sub micro-LED on top of the received micro-LED.
- This repair process omits the process of separately removing the defective micro-LED (hereinafter referred to as defective micro-LED), and the first and second pad electrodes of the defective micro-LED and the sub micro-LED are electrically connected to each other. to be connected to
- the micro-LED display device can prevent deterioration of image quality due to defective pixels, and it is not necessary to separately remove the defective micro-LED, thereby reducing the cost of the process. Savings and process efficiency can also be improved.
- the micro-LED proceeds to the fifth step (st5), and an insulating layer or a light conversion layer is formed on the upper part of the sub-micro-LED to protect the micro-LED, so that the transfer and lighting test of the micro-LED is performed. is done
- FIG. 2 is a cross-sectional view schematically illustrating three sub-pixels of the micro-LED display device according to the first embodiment of the present invention.
- a driving and switching thin film transistor is provided in each of the sub-pixels R-SP, G-SP, and B-SP defined on the substrate 101, but for convenience of explanation and conciseness of the drawings.
- the driving thin film transistor DTr is illustrated in only one subpixel (R-SP, G-SP, B-SP).
- Each of the plurality of sub-pixels R-SP, G-SP, and B-SP of the micro-LED display device 100 may be defined by an intersecting structure of data lines and gate lines, but is not limited thereto. .
- each of the sub-pixels R-SP, G-SP, and B-SP includes a light emitting area EA corresponding to the micro-LED 120, and along the edge of the light emitting area EA, A non-emission area NEA is formed.
- a switching area TrA in which the driving thin film transistor DTr is formed is defined on one side of the non-emission area NEA.
- a semiconductor layer 103 is positioned on the switching region TrA.
- the semiconductor layer 103 is made of silicon, and the central portion thereof is an active region 103a forming a channel, and both sides of the active region 103a are doped with a high concentration of impurities. It consists of source and drain regions 103b and 103c.
- a gate insulating layer 105 is positioned on the semiconductor layer 103 .
- a gate electrode 104 is provided on the gate insulating layer 105 to correspond to the active region 103a of the semiconductor layer 103 .
- a first interlayer insulating film 106a is positioned above the gate electrode 104, and the first interlayer insulating film 106a and the lower gate insulating film 105 are located on both sides of the active region 103a.
- the source is spaced apart from each other on the upper portion of the first interlayer insulating layer 106a including the first and second semiconductor layer contact holes 107a and 107b and exposed through the first and second semiconductor layer contact holes 107a and 107b. and source and drain electrodes 109a and 109b contacting the drain regions 103b and 103c, respectively.
- the source electrode 109a is connected to the data line, and a common voltage line 108 is further formed on the first interlayer insulating layer 106a in parallel to the data line.
- one common voltage line 108 may be provided for each of the plurality of unit pixels.
- at least three sub-pixels R-SP, G-SP, and B-SP constituting each unit pixel share one common voltage line 108 .
- the number of common voltage lines 108 for driving each sub-pixel B-SP, G-SP, and R-SP
- the aperture ratio of the pixel may be increased or the size of each unit pixel may be decreased.
- a second interlayer insulating film 106b is positioned above the source and drain electrodes 109a and 109b, the common voltage line 108, and the first interlayer insulating film 106a exposed between the two electrodes 109a and 109b.
- the semiconductor layer 103 including the source and drain electrodes 109a and 109b and the source and drain regions 103b and 103c in contact with the electrodes 109a and 109b and the gate positioned on the semiconductor layer 103 .
- the insulating layer 105 and the gate electrode 104 form a driving thin film transistor DTr.
- the switching thin film transistor may have the same structure as the driving thin film transistor DTr, and may be electrically connected to the driving thin film transistor DTr.
- the switching thin film transistor and the driving thin film transistor are shown as a top gate type in which the semiconductor layer 103 is made of a polysilicon semiconductor layer or an oxide semiconductor layer as an example, but as a modification thereof, pure and It may be provided as a bottom gate type made of impurity amorphous silicon.
- micro-LEDs 120 are positioned on the second interlayer insulating film 106b for each sub-pixel R-SP, G-SP, and B-SP, and each micro-LED 120 is a first n-th pixel. It includes a type electrode 121 , a light emitting layer, and a first p-type electrode 129 .
- the light emitting layer emits light according to recombination of electrons and holes according to the current flowing between the first n-type electrode 121 and the first p-type electrode 129 .
- the light emitting layer includes the 1-1 semiconductor layer 123 and the first The active layer 125 and the first and second semiconductor layers 127 are included.
- the 1-1 semiconductor layer 123 provides electrons to the first active layer 125 .
- the 1-1 semiconductor layer 123 may be made of an n-GaN-based semiconductor material, and the n-GaN-based semiconductor material may be GaN, AlGaN, InGaN, or AlInGaN.
- Si, Ge, Se, Te, or C may be used as the impurity used for doping the 1-1th semiconductor layer 123 .
- the first active layer 125 is provided on one side of the 1-1 semiconductor layer 123 .
- the first active layer 125 has a multi-quantum well (MQW) structure having a well layer and a barrier layer having a band gap higher than that of the well layer.
- MQW multi-quantum well
- the first active layer 125 may have a multi-quantum well structure such as InGaN/GaN.
- the first and second semiconductor layers 127 are provided on the first active layer 125 to provide holes to the first active layer 125 .
- the first and second semiconductor layers 127 may be made of a p-GaN-based semiconductor material, and the p-GaN-based semiconductor material may be GaN, AlGaN, InGaN, AlInGaN, or the like.
- Mg, Zn, Be, or the like may be used as an impurity used for doping the first and second semiconductor layers 127 .
- the first p-type electrode 129 is provided on the 1-2 semiconductor layer 127 , and the first p-type electrode 129 is used as a cathode electrode for providing holes to the 1-2 semiconductor layer 127 .
- the first n-type electrode 121 is provided on the other side of the 1-1 semiconductor layer 123 so as to be electrically separated from the first active layer 125 and the 1-2 semiconductor layer 127 .
- the n-type electrode 121 may be used as an anode electrode that provides electrons to the 1-1th semiconductor layer 123 .
- each of the first n-type electrode 121 and the first p-type electrode 129 may be formed of a conductive transparent material or a conductive reflective material according to the light emission direction of the micro-LED 120 .
- the conductive transparent material may be indium tin oxide (ITO) or indium zinc oxide (IZO), but is not limited thereto.
- the conductive reflective material may be made of a material including at least one of a metal material such as Au, W, Pt, Si, Ir, Ag, Cu, Ni, Ti or Cr and an alloy thereof, but is not limited thereto.
- each of the first n-type electrode 121 and the first p-type electrode 129 is conductive.
- Each of the type electrodes 129 may be formed of a conductive transparent material.
- each of the first n-type electrode 121 and the first p-type electrode 129 will be described as being made of a conductive transparent material as an example.
- the micro-LED 120 emits light according to recombination of electrons and holes according to the current flowing between the first n-type electrode 121 and the first p-type electrode 129 .
- a reflective pattern 133 may be further positioned between the 1-1 semiconductor layer 123 and the second interlayer insulating film 106b of the micro-LED 120, and the reflective pattern 133 is a 1-1 semiconductor layer. It may be positioned with the layer 123 and the insulating pattern 131 interposed therebetween.
- the reflective pattern 133 may improve the optical efficiency of the micro-LED 120 by reflecting light emitted toward the substrate 101 among the light emitted from the micro-LED 120 upward.
- the reflective pattern 133 may be positioned on the substrate 101 , and the reflective pattern 133 is made of the same material as the gate electrode 104 of the driving thin film transistor DTr and has the same layer as the gate electrode 104 . may be provided, but is not limited thereto. That is, the reflective pattern 133 positioned on the substrate 101 may be made of the same material as any one of the electrodes constituting the driving thin film transistor DTr.
- the third interlayer insulating film 106c is positioned above the micro-LED 120 positioned for each sub-pixel R-SP, G-SP, and B-SP, and the third interlayer insulating film 106c has the second interlayer insulating film 106c.
- a drain contact hole PH1 exposing the drain electrode 109b of the driving thin film transistor DTr and a common contact hole PH2 exposing the common voltage line 108 are provided together with the two-layer insulating layer 106b.
- the first n-type electrode 121 and the first p-type electrode of the micro-LED 120 are positioned for each sub-pixel R-SP, G-SP, and B-SP.
- First and second electrode contact holes 114a and 114b exposing 129, respectively, are provided.
- the drain electrode 109b and the micro-LED 120 of the driving thin film transistor DTr are respectively exposed through the drain contact hole PH1 and the first electrode contact hole 114a on the third interlayer insulating film 106c.
- the first connection electrode 111 electrically connecting the first n-type electrode 121 of the , and the common voltage line 108 exposed through the common contact hole PH2 and the second electrode contact hole 114b, respectively.
- a second connection electrode 112 electrically connecting the micro-LED 120 with the first p-type electrode 129 is positioned.
- All of these first and second connection electrodes 111 and 112 are indium tin oxide (ITO), indium zinc oxide (Indium) in order to transmit light emitted from the active layer 125 of the micro-LED 120 .
- ITO indium tin oxide
- Indium indium
- Zin Oxide (IZO) Indium Tin Zinc Oxide (ITZO)
- Zinc Oxide (ZnO) Zinc Oxide (TO) series of transparent conductive oxides, but is not limited thereto. .
- the first n-type electrode 121 of the micro-LED 120 is electrically connected to the drain electrode 109b of the driving thin film transistor DTr through the first connection electrode 111
- the first p-type electrode Reference numeral 129 is electrically connected to the common voltage line 108 through the second connection electrode 112 , and the micro-LED 120 positioned in each sub-pixel R-SP, G-SP, and B-SP, respectively. ) will emit light.
- each of the sub-pixels R-SP, G-SP, and B-SP may be defined as one unit pixel in a plurality of combinations, and each sub-pixel R-SP, G-SP, B-SP ), light of various colors may be emitted.
- each of the sub-pixels R-SP, G-SP, and B-SP may include a red sub-pixel, a green sub-pixel, and a blue sub-pixel, and the emission area EA of the red sub-pixel R-SP is Red light may be emitted from the , green light may be emitted from the emission area EA of the green sub-pixel G-SP, and blue light may be emitted from the emission area EA of the blue sub-pixel B-SP. It is not limited thereto.
- the micro-LED 120 positioned to correspond to the light emitting area EA of each of the sub-pixels R-SP, G-SP, and B-SP may emit different light, and may emit light of the same color. may emit light. For example, when each micro-LED 120 emits light of a different color, the micro-LED 120 positioned in the red sub-pixel R-SP emits red light. The micro-LED 120 positioned in the green sub-pixel G-SP emits green light, and the micro-LED 120 positioned in the blue sub-pixel B-SP emits blue light.
- all of the micro-LEDs 120 positioned to correspond to the light emitting area EA of each of the sub-pixels R-SP, G-SP, and B-SP may emit light of the same color.
- a light conversion member such as a light conversion layer on top of each micro-LED 120 light emitted from each of the various It can be converted to color.
- the light conversion member may be positioned to correspond to each sub-pixel (R-SP, G-SP, B-SP), and the light conversion member is each micro-LED 120 in a manner such as inkjet printing or dotting. ) by disposing photoacryl, silicon oxide (SiOx) or silicon nitride (SiNx) in which a light conversion material such as a nano phosphor, an organic phosphor, or a quantum dot is distributed, to implement a plurality of light conversion members.
- SiOx silicon oxide
- SiNx silicon nitride
- the micro-LED 120 positioned in each of the sub-pixels R-SP, G-SP, and B-SP the micro-LED 120 positioned corresponding to the red sub-pixel R-SP is defective.
- the sub micro-LED 200 is further disposed above the bad micro-LED 120 .
- the sub micro-LED 200 includes a second n-type electrode 201 , a light emitting layer, and a second p-type electrode 209 , and the light emitting layer includes a second n-type electrode 201 and a second p-type electrode 209 . It emits light according to the recombination of electrons and holes according to the current flowing between them.
- the emission layer includes a 2-1 th semiconductor layer 203 , a second active layer 205 , and a 2-2 th semiconductor layer 207 .
- the 2-1 th semiconductor layer 203 provides electrons to the second active layer 205 .
- the 2-1 th semiconductor layer 203 may be made of an n-GaN-based semiconductor material, and may include an n-GaN-based semiconductor.
- the material may be GaN, AlGaN, InGaN, or AlInGaN.
- Si, Ge, Se, Te, or C may be used as the impurity used for doping the 2-1 th semiconductor layer 203 .
- the second active layer 205 is provided on one side of the 2-1 th semiconductor layer 203 .
- the second active layer 205 has a multi-quantum well (MQW) structure having a well layer and a barrier layer having a band gap higher than that of the well layer.
- MQW multi-quantum well
- the second active layer 205 may have a multi-quantum well structure such as InGaN/GaN.
- the 2-2 semiconductor layer 207 is provided on the second active layer 205 to provide holes to the second active layer 205 .
- the 2-2 semiconductor layer 207 may be made of a p-GaN-based semiconductor material, and the p-GaN-based semiconductor material may be GaN, AlGaN, InGaN, or AlInGaN.
- Mg, Zn, Be, or the like may be used as an impurity used for doping the 2-2 semiconductor layer 207 .
- the second p-type electrode 209 is provided on the 2-2 semiconductor layer 207 , and the second p-type electrode 209 is used as a cathode electrode providing holes to the 2-2 semiconductor layer 207 .
- the second n-type electrode 201 is provided on the other side of the 2-1 th semiconductor layer 203 so as to be electrically separated from the second active layer 205 and the 2-2 semiconductor layer 207 .
- the n-type electrode 201 may be used as an anode electrode that provides electrons to the 2-1 th semiconductor layer 203 .
- the second n-type electrode 201 is electrically connected to the first connection electrode 111
- the second p-type electrode 209 is electrically connected to the second connection electrode 112 .
- the micro-LEDs 120 are stacked on top of each other.
- a first bump 115a may be positioned between the first connection electrode 111 and the second n-type electrode 201 , and also between the second connection electrode 112 and the second p-type electrode 209 .
- the second bump 115b is positioned so that the first connection electrode 111 and the second n-type electrode 201 and the second connection electrode 112 and the second p-type electrode 209 are in contact with each other more stably. can do.
- the step difference between the micro-LED 120 and the third interlayer insulating film 106b can also be compensated for through the height of the bumps 115a and 115b, so that the sub-micro-LED 200 is placed above the micro-LED 120 . It can be stacked and positioned.
- the second n-type electrode 201 of the sub-micro-LED 200 is electrically connected to the first connection electrode 111 through the first bump 115a, and the second n-type electrode 201 of the micro-LED 120 is also electrically connected to the second n-type electrode 201 of the sub-micro-LED 200 . 1 It is electrically connected to the n-type electrode 121 .
- the second p-type electrode 209 of the sub-micro-LED 200 is electrically connected to the second connection electrode 112 through the second bump 115b, and is also electrically connected to the second connection electrode 112 and The first p-type electrode 129 of the electrically connected micro-LED 120 is also electrically connected.
- the reflective layer 211 is interposed between the 2-2 semiconductor layer 207 and the second p-type electrode 209 of the sub micro-LED 200 . It will be more positioned.
- the micro-LED display device 100 when a voltage is applied to the red sub-pixel R-SP, the micro-LED display device 100 is connected to the micro-LED display device through the first and second connection electrodes 111 and 112 through the first and second connection electrodes 111 and 112 .
- voltage is applied to the first n-type and p-type electrodes 121 and 129 of the LED 120 , the micro-LED 120 located in the red sub-pixel R-SP is already defective. As the LED 120 , it does not emit light even when a voltage is applied.
- the voltages applied to the first and second connection electrodes 111 and 112 are transferred to the second n-type electrode 201 of the sub-micro-LED 200 through the first connection electrode 111, and also It is transmitted to the second p-type electrode 209 of the sub-micro-LED 200 through the second connection electrode 112, so that the sub-micro-LED 200 emits light.
- micro-LED display device 100 even if a process of separately removing the defective micro-LED 120 is not performed, image quality degradation due to defective pixels is prevented. can be prevented.
- the light emitted from the second active layer 205 of the sub-micro-LED 200 is micro- By reflecting the light emitted toward the LED 120 upwards, the light efficiency of the sub micro-LED 200 can also be improved.
- the reflective layer 211 may be made of a metal material with high reflection efficiency, for example, aluminum (Al) or silver (Ag), but is not limited thereto.
- the micro-LED display device 100 on which the sub-micro-LED 200 is mounted further forms an insulating layer on the sub-micro-LED 200 or places a light conversion layer so that the image quality is deteriorated due to defective pixels.
- a micro-LED display device 100 is formed.
- the 2-1 semiconductor layer 303 of the sub-micro-LED 300 is made of a p-GaN-based semiconductor material such as GaN, AlGaN, InGaN, or AlInGaN, and the second -2
- the semiconductor layer 307 is made of an n-GaN-based semiconductor material such as GaN, AlGaN, InGaN, or AlInGaN
- the second p-type electrode 309 is positioned on the 2-1 th semiconductor layer 303 and the second n-type electrode 301 may be positioned on the 2-2 second semiconductor layer 307 .
- the second p-type electrode 309 of the sub-micro-LED 300 is connected to the second connection electrode 112 connected to the first p-type electrode 129 of the micro-LED 120, and 2
- the n-type electrode 301 is connected to the first connection electrode 111 connected to the first n-type electrode 121 of the micro-LED 120, so that the sub-micro-LED 300 is a defective micro -
- the LED 120 may be stacked on top of it to be positioned.
- the reflective layer 311 is positioned between the second n-type electrode 301 and the second-second semiconductor layer 307 .
- the light emitting area of the micro-LED 120 can be secured, and the luminous efficiency of the micro-LED 120 can also be improved. Through this, it has the effect that a high-brightness image can also be implemented.
- the number of sub-pixels (R-SP, G-SP, B-SP) per unit area can be increased, so that the micro-LED display device 100 having a high resolution can be implemented.
- FIG. 4 is a cross-sectional view schematically illustrating three sub-pixels of a micro-LED display device according to a second embodiment of the present invention.
- the switching area TrA located at one side of the non-emission area NEA of each sub-pixel R-SP, G-SP, and B-SP defined on the substrate 101 has a source and a drain.
- a driving thin film transistor DTr including a gate electrode 104 is provided, and a common voltage line 108 is provided on the first interlayer insulating film 106a above the gate insulating film 105 on one side of the driving thin film transistor DTr. This is located
- the micro-LED 120 is positioned on the second interlayer insulating film 106b on the driving thin film transistor DTr, and the third interlayer insulating film 106c is positioned on the micro-LED 120, and the micro-LED 120 is positioned on the top.
- the first n-type electrode 121 of the LED 120 includes the first electrode contact hole 114a of the third interlayer insulating layer 106c and the drain contact hole PH1 of the second and third interlayer insulating layers 106b and 106c. to be electrically connected to the drain electrode 109b of the driving thin film transistor DTr, and in this case, the first n-type electrode 121 and the drain electrode 109b are electrically connected through the first connection electrode 111 will become
- the first p-type electrode 129 of the micro-LED 120 has a second electrode contact hole 114b of the third interlayer insulating layer 106c and a common contact hole of the second and third interlayer insulating layers 106b and 106c. It is electrically connected to the exposed common voltage line 108 through (PH2), in this case, the first p-type electrode 129 and the common voltage line 108 are electrically connected to each other through the second connecting electrode 112. do.
- the micro-LED 120 includes a 1-1 semiconductor layer 123 connected to the first n-type electrode 121 and a 1-2 semiconductor layer 127 connected to the first p-type electrode 129 . and a first active layer 125 positioned between the 1-1 and 1-2 semiconductor layers 123 and 127 .
- the micro-LED 120 positioned corresponding to the red sub-pixel R-SP among the micro-LED 120 positioned in each sub-pixel R-SP, G-SP, and B-SP is defective.
- the sub micro-LED 400 is further disposed above the bad micro-LED 120 .
- the sub micro-LED 400 is interposed between the second n-type electrode 401 and the second p-type electrode 409 , the 2-1 and 2-2 semiconductor layers 403 and 407 and the second active layer 405 and
- the reflective layer 411 is positioned, on the second n-type electrode 401 , the reflective layer 411 , the 2-1 th semiconductor layer 403 , the second active layer 405 , the 2-2 th semiconductor layer 407 , and the th 2 p-type electrodes 409 are sequentially positioned.
- the 1-1 semiconductor layer 123 of the micro-LED 120 and the 2-1 semiconductor layer 403 of the sub micro-LED 400 are made of an n-GaN-based semiconductor material
- the first-second semiconductor layer 127 of 120 and the second-second semiconductor layer 407 of the sub-micro-LED 400 are made of a p-GaN-based semiconductor material
- the n-type electrode 401 is electrically connected to the first connection electrode 111 connecting the first n-type electrode 121 of the micro-LED 120 and the drain electrode 109b of the driving transistor DTr. do.
- a bump 115 may be positioned between the second n-type electrode 401 and the first connection electrode 111 .
- a fourth interlayer insulating film 106d is positioned above the sub micro-LED 400, and a third electrode contact hole 114c exposing the second p-type electrode 409 is formed in the fourth interlayer insulating film 106d. and a fourth electrode contact hole 114d exposing the second connection electrode 112 is provided.
- the second p-type electrode 409 exposed through the third electrode contact hole 114c and the second connection electrode 112 exposed through the fourth electrode contact hole 114d are formed by the fourth interlayer insulating layer 106d. They are electrically connected to each other through the third connecting electrode 113 positioned above.
- the micro-LED display device 100 when a voltage is applied to the red sub-pixels R-SP, the micro-LED display device 100 uses the first and second connection electrodes 111 and 112 to -Voltage is applied to the first n-type and p-type electrodes 121 and 129 of the LED 120, but the micro-LED 120 located in the red sub-pixel R-SP is already defective. As the -LED 120, it does not emit light even when a voltage is applied.
- the voltages applied to the first and second connection electrodes 111 and 112 are transferred to the second n-type electrode 401 of the sub-micro-LED 400 through the first connection electrode 111, and also It is transmitted to the second p-type electrode 409 of the sub-micro-LED 400 through the second and third connection electrodes 112 and 113, and the sub-micro-LED 400 emits light.
- the light emitted from the second active layer 405 of the sub-micro-LED 400 is sub-microscopic by the reflective layer 411 positioned between the 2-1 semiconductor layer 403 and the second n-type electrode 401 .
- the light efficiency of the sub micro-LED 400 can also be improved.
- the fourth interlayer insulating film 106d positioned above the sub-micro-LED 400 is formed on the entire surface of the substrate 101, but the fourth interlayer insulating film 106d is The sub-micro-LED 400 may be patterned and formed only corresponding to the red sub-pixel R-SP in which it is located.
- the micro-LED 120 when the fourth interlayer insulating film 106d is formed on the entire surface of the substrate 101, the micro-LED 120 positioned at each sub-pixel R-SP, G-SP, B-SP.
- the lighting test can be performed by applying a signal to each micro-LED 120 through a probe or the like.
- FIGS. 5 to 6 are plan views schematically illustrating three sub-pixels of a micro-LED display device according to a third embodiment of the present invention
- FIG. 7 is a view taken along the line V-V' of FIGS. 5 and 6 . It is a cross-sectional view schematically showing three sub-pixels of the micro-LED display device according to the third embodiment of the present invention.
- one unit pixel may be defined as three sub-pixels R-SP, G-SP, and B-SP, and each sub-pixel R-SP and G-SP , B-SP), each micro-LED 120 is positioned in the light emitting area EA, and each micro-LED 120 is also located in each of the sub-pixels R-SP, G-SP, and B-SP.
- a first connection electrode 111 for supplying a data signal with a voltage of 120 and a second connection electrode 112 for applying a common voltage are positioned.
- the first connection electrode 111 is connected to the first n-type electrode 121 which is the anode electrode of the micro-LED 120
- the second connection electrode 112 is the first connection electrode 112 which is the cathode electrode of the micro-LED 120 . It may be connected to the p-type electrode 129 .
- the second connection electrodes 112 disposed in each of the sub-pixels R-SP, G-SP, and B-SP are connected to each other, so that each micro-LED 120 connects the second connection electrode 112 to each other.
- the second connection electrode 112 may be disposed separately for each sub-pixel R-SP, G-SP, and B-SP.
- the micro-LED 120 positioned corresponding to the red sub-pixel R-SP among the micro-LED 120 positioned in each sub-pixel R-SP, G-SP, and B-SP is defective.
- a sub micro-LED 500 is further placed on top of the bad micro-LED 120 .
- the micro-LED 120 positioned in each of the sub-pixels R-SP, G-SP, and B-SP includes the first n-type electrode 121 and the first n-type electrode 121 along the first direction X defined in the drawing.
- the 1 p-type electrode 129 is disposed to be positioned, and the sub micro-LED 500 positioned above the defective micro-LED 120 among these micro-LEDs 120 is shown in FIG. 5 .
- the second n-type electrode 501 and the second p-type electrode 509 may be disposed along the first direction X defined in the drawing.
- the sub micro-LED 500 includes the second n-type electrode 501 and the second p-type electrode along a second direction (Y) different from the first direction (X) defined in the drawing. 509 may be positioned.
- the second direction Y may be perpendicular to the first direction X.
- the sub micro-LED 500 is positioned such that the second n-type electrode 501 is electrically connected to the first connection electrode 111 , and the second p-type electrode 509 is the second connection electrode 112 . It can be electrically connected to the auxiliary electrode 116 extending from the.
- the auxiliary electrode 116 may be formed to extend from the second connection electrode 112 , or may be formed in a jumping manner through a via hole. That is, the auxiliary electrode 116 may be formed in various ways, and may be formed on the same layer of the same material as the first and second connection electrodes 111 and 112 , or any one of the other electrodes. and may be formed on the same layer of the same material.
- a repair is performed between the red sub-pixel R-SP and the adjacent green sub-pixel G-SP.
- the area RA may be defined, and the repair area RA may be shared by the red sub-pixel R-SP and the green sub-pixel G-SP.
- the sub-micro-LED 500 when a defect occurs in the micro-LED 120 located in the red sub-pixel R-SP, the sub-micro-LED 500 is drawn over the red sub-pixel R-SP and the repair area RA. It may be located along the second direction Y defined as the image, and when a defect of the micro-LED 120 located in the green sub-pixel G-SP occurs, it corresponds to the green sub-pixel G-SP.
- the positioned sub-micro-LED 500 may also be positioned along the second direction Y defined in the drawing over the green sub-pixel G-SP and the repair area RA.
- the repair area RA can be designed anywhere adjacent to the defective sub-pixels R-SP, G-SP, and B-SP.
- each of the sub-pixels R-SP, G-SP, B defined on the substrate 101 .
- source and drain electrodes 109a and 109b and source and drain regions 103b and 103c contacting the electrodes 109a and 109b are provided.
- a driving thin film transistor (DTr) comprising a semiconductor layer including a semiconductor layer (103), a gate insulating film (105) and a gate electrode (104) positioned on the semiconductor layer (103) is provided, and the gate of one side of the driving thin film transistor (DTr)
- a common voltage line 108 is positioned on the first interlayer insulating film 106a positioned on the insulating film 105 .
- the micro-LED 120 is positioned on the second interlayer insulating film 106b on the driving thin film transistor DTr, and the third interlayer insulating film 106c is positioned on the micro-LED 120, and the micro-LED 120 is positioned on the top.
- the first n-type electrode 121 of the LED 120 includes the first electrode contact hole 114a of the third interlayer insulating layer 106c and the drain contact hole PH1 of the second and third interlayer insulating layers 106b and 106c. is electrically connected to the drain electrode 109b of the driving thin film transistor DTr through do.
- the first p-type electrode 129 of the micro-LED 120 has a second electrode contact hole 114b of the third interlayer insulating layer 106c and a common contact hole of the second and third interlayer insulating layers 106b and 106c. It is electrically connected to the exposed common voltage line 108 through (PH2), in this case, the first p-type electrode 129 and the common voltage line 108 are electrically connected to each other through the second connecting electrode 112. do.
- the auxiliary electrode 116 electrically connected to the second connection electrode 112 is further positioned in the repair area RA defined as one side of the first connection electrode 111 of the third interlayer insulating film 106c. .
- the micro-LED 120 includes a 1-1 semiconductor layer 123 connected to the first n-type electrode 121 and a 1-2 semiconductor layer 127 connected to the first p-type electrode 129 . and a first active layer 125 positioned between the 1-1 and 1-2 semiconductor layers 123 and 127 .
- the micro-LED 120 positioned corresponding to the red sub-pixel R-SP among the micro-LED 120 positioned in each sub-pixel R-SP, G-SP, and B-SP is defective.
- a sub micro-LED 500 is further placed on top of the bad micro-LED 120 .
- the sub micro-LED 500 is interposed between the second n-type electrode 501 and the second p-type electrode 509 , and the 2-1 and 2-2 semiconductor layers 503 and 507 and the second active layer 505 and A reflective layer 211 is positioned.
- the 1-1 semiconductor layer 123 of the micro-LED 120 and the 2-1 semiconductor layer 503 of the sub-micro-LED 500 are made of an n-GaN-based semiconductor material
- the first-second semiconductor layer 127 of 120 and the second-second semiconductor layer 507 of the sub-micro-LED 500 are made of a p-GaN-based semiconductor material, so that the second semiconductor layer of the sub-micro-LED 500 is formed.
- the n-type electrode 201 is electrically connected to the first connection electrode 111 connecting the first n-type electrode 121 of the micro-LED 120 and the drain electrode 109b of the driving transistor DTr. do.
- a first bump 115a may be positioned between the second n-type electrode 501 and the first connection electrode 111 .
- the second p-type electrode 509 of the sub-micro-LED 500 is a second connection electrode 112 connecting the first p-type electrode 129 of the micro-LED 120 and the common voltage line 108 . ) is electrically connected to the auxiliary electrode 116 that is electrically connected to.
- a second bump 115b may be positioned between the second p-type electrode 509 and the auxiliary electrode 116 .
- the micro-LED display device 100 when a voltage is applied to the red sub-pixel R-SP, the micro-LED display device 100 uses the first and second connection electrodes 111 and 112 to -Voltage is applied to the first n-type and p-type electrodes 121 and 129 of the LED 120, but the micro-LED 120 located in the red sub-pixel R-SP is already defective. As the -LED 120, it does not emit light even when a voltage is applied.
- the voltages applied to the first and second connection electrodes 111 and 112 are transferred to the second n-type electrode 501 of the sub-micro-LED 500 through the first connection electrode 111, and also It is transmitted to the second p-type electrode 509 of the sub-micro-LED 500 through the second connection electrode 112 and the auxiliary electrode 116, so that the sub-micro-LED 500 emits light.
- the light emitted from the second active layer 505 of the sub-micro-LED 500 is sub-micrometer by the reflective layer 511 positioned between the second p-type electrode 509 and the 2-2 semiconductor layer 507 .
- the light efficiency of the sub micro-LED 500 can also be improved.
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Led Devices (AREA)
Abstract
본 출원은 LED 표시장치에 관한 것으로, 특히 불량화소의 리페어(repair)구조를 포함하는 LED 표시장치에 관한 것이다. 본 발명은 불량이 발생된 마이크로-LED 상부로 마이크로-LED로 전압을 인가하기 위한 제 1 및 제 2 연결전극과 각각 전기적으로 연결되는 서브 마이크로-LED를 적층하여 위치하도록 하는 것이다. 이를 통해, 불량화소에 의해 화질저하가 발생하는 것을 방지할 수 있으면서도, 불량이 발생된 마이크로-LED를 별도로 제거하지 않아도 됨에 따라, 이를 통해 공정 비용 절감 및 공정의 효율성 또한 향상시킬 수 있다.
Description
본 출원은 2019년 12월 27일자로 출원된 대한민국특허출원 제10-2019-0176217호의 우선권의 이익을 주장한다.
본 출원은 LED 표시장치에 관한 것으로, 특히 불량화소의 리페어(repair)구조를 포함하는 LED 표시장치에 관한 것이다.
최근 표시장치의 대형화에 따라 공간 점유가 적은 평면표시소자의 요구가 증대되고 있으며, 액정표시장치(liquid crystal display (LCD) device) 또는 유기발광다이오드(organic light emitting diode: OLED)를 포함하는 유기전계발광 표시장치(organic electroluminescent display (OLED) device)가 평판표시장치의 기술이 빠른 속도로 발전하고 있다.
여기서, 액정표시장치에서는 배면과 전면에 편광판이 부착된 액정패널의 하부에 백라이트 유닛이 배치되며, 이에 따라 백라이트 유닛에 구비된 광원으로부터의 광의 5% 이하만이 액정패널을 통과하여 광효율에서 단점을 갖는다.
그리고, 유기전계발광 표시장치의 경우 액정표시장치에 비해 개선된 광효율을 갖지만 여전히 광효율에 한계가 있고 표시장치의 내구성 및/또는 수명 등에서 여전히 단점을 갖는다.
따라서 최근에는 액정표시장치 및/또는 유기전계발광 표시장치의 위와 같은 문제점들을 극복하기 위해, 발광 소자로서 LED(Light emitting diode)를 사용하는 LED 표시장치가 제안되었다. LED 표시장치는 미니-LED와 같은 소형 LED나, 마이크로-LED와 같은 초소형 LED 등이 사용될 수 있다.
마이크로-LED 표시장치는 크기가 100마이크로미터(㎛) 이하인 초소형 LED(μLED)를 각 서브픽셀에 배치시켜 영상을 구현하는 표시장치로서, 낮은 소비전력과 소형화 측면에서 큰 장점을 갖는다.
한편, 이러한 일반적인 마이크로-LED 표시장치는 웨이퍼에 형성된 마이크로-LED를 트랜지스터 소자가 형성된 기판의 선택적 위치에 전사(이송: transfer)하는 방식으로 형성하게 되는데, 이러한 일반적인 마이크로-LED 표시장치는 웨이퍼 상에 형성되는 마이크로-LED의 불량 제어 및 전사 공정의 수율 확보가 핵심이다.
따라서, 마이크로-LED 자체의 불량과 전사 공정 시의 불량에 기인한 마이크로-LED 표시장치의 불량을 방지하기 위해, 마이크로-LED를 기판에 전사한 후, 이의 불량여부를 판별하는 과정을 거치고, 불량이 발생하였을 경우, 정상 마이크로-LED로 다시 교체하여 주는 작업을 수행하게 된다.
불량이 발생된 마이크로-LED의 교체 작업은 이미 접착층에 의해 기판에 접착된 마이크로-LED를 제거하는 과정이 요구되게 되는데, 이는 주변의 정상 마이크로-LED에 영향이 없이 진행되어야 하기 때문에 매우 많은 시간과 정밀한 공정을 요하게 됨에 따라, 공정의 효율성이 낮아지게 되는 문제점을 야기하게 된다.
따라서, 최근에는 위와 같이 불량이 발생된 마이크로-LED를 제거하지 않고, 별도의 리던던시(redundancy) 마이크로-LED를 더욱 구비하여, 불량이 발생된 마이크로-LED를 제거하는 공정을 생략할 수 있으나, 리던던시 마이크로-LED로 인한 비용 상승 및 리던던시 마이크로-LED 를 위한 별도의 배선 등의 형성공정을 더욱 필요로 하게 된다.
따라서, 공정의 효율성이 낮은 단점을 갖는다.
본 발명은 상기한 문제점을 해결하기 위한 것으로, 불량이 발생된 마이크로-LED의 제거 공정 없이도 불량화소에 의해 화질저하가 발생하는 것을 방지하는 것을 제 1 목적으로 한다.
또한, 공정비용 절감 및 공정의 단순화를 통해 공정의 효율성을 향상시키는 것을 제 2 목적으로 한다.
본 개시의 목적 및 과제들은 상기에서 언급한 목적 및 과제로 한정되지 않으며, 본 명세서에서 개시되지 않은 또 다른 목적 및 과제들은 아래의 기재로부터 통상의 기술자에게 명확하게 이해될 수 있을 것이다.
본 개시는 기판 상에 위치하는 제 1 및 제 2 박막트랜지스터와, 제 1 박막트랜지스터와 전기적으로 연결되는 제 1 LED와, 제 2 박막트랜지스터와 전기적으로 연결되는 제 2 LED와, 제 1 LED 상부로 위치하며, 제 1 박막트랜지스터와 전기적으로 연결되며, 제 1 LED가 위치하는 반대방향으로 광을 반사시키는 반사층을 포함하는 서브 LED를 포함하며, 제 1 및 제 2 박막트랜지스터로부터 신호가 인가되면, 제 2 LED와 서브 LED는 발광하는 LED 표시장치를 제공한다.
이때, 제 1 LED는 상기 박막트랜지스터의 드레인전극과 제 1 연결전극을 통해 전기적으로 연결되는 제 1 n형 전극과, 공통전압배선과 제 2 연결전극을 통해 전기적으로 연결되는 제 1 p형전극을 포함하며, 서브 LED는 제 1 연결전극과 전기적으로 연결되는 제 2 n형 전극과, 제 2 연결전극과 전기적으로 연결되는 제 2 p형 전극을 포함하며, 제 1 n형 전극 및 제 1 p형 전극 사이로 제 1-1 및 제 1-2 반도체층과 제 1 활성층을 포함하며, 제 2 n형 전극 및 제 2 p형 전극 사이로 제 2-1 및 제 2-2 반도체층과 제 2 활성층을 포함한다.
그리고, 반사층은 제 2-2 반도체층과 제 2 p형 전극 사이로 위치하며, 반사층은 제 2-1 반도체층과 제 2 n형 전극 사이로 위치한다.
이때, 제 2 p형 전극은 제 3 연결전극을 통해 제 2 연결전극과 전기적으로 연결되며, 제 2 p형 전극은 제 2 연결전극으로부터 연장되는 보조전극과 전기적으로 연결된다.
그리고, 제 1 LED는 제 1 n형 전극과 제 1 p형 전극이 제 1 방향을 따라 위치하도록 배치되며, 서브 LED는 제 2 n형 전극과 제 2 p형 전극이 제 1 방향을 따라 위치하도록 배치되며, 제 1 LED는 제 1 n형 전극과 제 1 p형 전극이 제 1 방향을 따라 위치하도록 배치되며, 서브 LED는 제 2 n형 전극과 제 2 p형 전극이 제 1 방향과 다른 제 2 방향을 따라 위치하도록 배치되며, 제 1 연결전극과 제 2 n형 전극 사이로는 제 1 범프가 위치하며, 제 2 연결전극과 제 2 p형 전극 사이로는 제 2 범프가 위치한다.
본 개시의 실시예에 따른 LED 표시장치, 불량이 발생된 마이크로-LED 상부로 마이크로-LED로 전압을 인가하기 위한 제 1 및 제 2 연결전극과 각각 전기적으로 연결되는 서브 마이크로-LED를 적층하여 위치하도록 함으로써, 불량화소에 의해 화질저하가 발생하는 것을 방지할 수 있으면서도, 불량이 발생된 마이크로-LED를 별도로 제거하지 않아도 됨에 따라, 이를 통해 공정 비용 절감 및 공정의 효율성 또한 향상시킬 수 있는 효과가 있다.
또한, 별도의 리던던시 마이크로-LED를 구비하지 않아도 됨에 따라, 리던던시 마이크로-LED에 의한 공정 비용 절감 및 공정의 효율성 또한 향상시킬 수 있는 효과가 있다.
또한 리던던시 마이크로-LED를 실장할 위치 등을 고려하지 않아도 됨에 따라, 마이크로-LED의 발광 면적을 확보할 수 있으며, 또한 마이크로-LED의 발광효율 또한 향상시킬 수 있는 효과가 있으며, 이를 통해, 고휘도의 영상 또한 구현할 수 있는 효과를 갖는다.
또한, 단위면적당 서브픽셀의 개수를 늘릴 수 있어, 고해상도를 갖는 마이크로-LED 표시장치를 구현할 수 있는 효과가 있다.
도 1은 본 발명의 실시예에 따른 마이크로-LED 표시장치의 제조방법 중 마이크로-LED의 전사 및 점등테스트를 공정순서에 따라 개략적으로 도시한 흐름도.
도 2는 본 발명의 제 1 실시예에 따른 마이크로-LED표시장치의 세개의 서브픽셀들을 개략적으로 도시한 단면도.
도 3은 본 발명의 제 1 실시예의 또 다른 마이크로-LED표시장치의 세개의 서브픽셀들을 개략적으로 도시한 단면도.
도 4는 본 발명의 제 2 실시예에 따른 마이크로-LED표시장치의 세개의 서브픽셀들을 개략적으로 도시한 단면도.
도 5 및 도 6은 본 발명의 제 3 실시예에 따른 마이크로-LED표시장치의 세개의 서브픽셀들을 개략적으로 도시한 평면도.
도 7은 도 5와 도 6의 절단선 Ⅴ-Ⅴ'선을 따라 자른 단면도.
본 개시의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 개시는 이하에서 기술되는 실시예들에 한정되는 것이 아니라 다양한 형태로 구현될 것이며, 단지 후술하는 실시예들은 본 개시가 완전하도록 하며, 본 개시가 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 개시는 청구범위에 의해 정의된다는 점이 인식될 것이다.
본 개시의 실시예를 설명하기 위한 도면에 개시된 형상, 크기, 비율, 각도, 개수 등은 예시적인 것이므로 본 개시가 도시된 사항에 한정되는 것은 아니다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다. 또한, 본 개시를 설명함에 있어서, 관련된 공지 기술에 대한 구체적인 설명이 본 개시의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명은 생략한다. 본 명세서 상에서 언급된 '포함한다', '갖는다', '이루어진다' 등이 사용되는 경우 '~만'이 사용되지 않는 이상 다른 부분이 추가될 수 있다. 구성 요소를 단수로 표현한 경우에 특별히 명시적인 기재 사항이 없는 한 복수를 포함하는 경우를 포함한다. 구성 요소를 해석함에 있어서, 별도의 명시적 기재가 없더라도 오차 범위를 포함하는 것으로 해석한다.
위치 관계에 대한 설명일 경우, 예를 들어, '~상에', '~상부에', '~하부에', '~옆에' 등으로 두 부분의 위치 관계가 설명되는 경우, '바로' 또는 '직접'이 사용되지 않는 이상 두 부분 사이에 하나 이상의 다른 부분이 위치할 수도 있다. 소자 또는 층이 다른 소자 또는 층 "위 (on)"로 지칭되는 것은 다른 소자 바로 위에 또는 중간에 다른 층 또는 다른 소자를 개재한 경우를 모두 포함한다. 어떤 구성 요소가 다른 구성요소에 "연결", "결합" 또는 "접속"된다고 기재된 경우, 그 구성 요소는 그 다른 구성요소에 직접적으로 연결되거나 또는 접속될 수 있지만, 각 구성 요소 사이에 다른 구성 요소가 "개재"되거나, 각 구성 요소가 다른 구성 요소를 통해 "연결", "결합" 또는 "접속"될 수도 있다고 이해되어야 할 것이다.
비록 제 1, 제 2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않는다. 이들 용어들은 단지 하나의 구성요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제 1 구성요소는 본 개시의 기술적 사상 내에서 제 2 구성요소일 수도 있다.
도면에서 나타난 각 구성의 크기 및 두께는 설명의 편의를 위해 도시된 것이며, 본 개시가 도시된 구성의 크기 및 두께에 반드시 한정되는 것은 아니다. 이하, 첨부된 도면을 참조하여 본 개시의 다양한 실시예들을 상세히 설명한다.
도 1은 본 발명의 실시예에 따른 마이크로-LED 표시장치의 제조방법 중 마이크로-LED의 전사 및 점등테스트를 공정순서에 따라 개략적으로 도시한 흐름도이다.
도시한 바와 같이, 본 발명의 실시예에 따른 마이크로-LED 표시장치는 제 1 단계(st1)로 기판 상에 트랜지스터 소자를 포함하는 서브픽셀 회로를 형성하고, 기판 상부로 광을 발산하는 마이크로-LED를 각 서브픽셀 별로 배치한다.
여기서, 마이크로-LED는 사파이어, SiC, Si, GaAs, GaN, ZnO, Si, GaP, InP, Ge, 및 Ga203 중 적어도 어느 하나로 이루어지는 웨이퍼 상에 에피(epi) 성장된 상태로, 기판 상부로 전사하여 각 서브픽셀 별로 배치하게 된다.
다음으로 제 2 단계(st2)로 마이크로-LED 상부로 제 1 및 제 2 패드전극을 형성한다.
여기서, 제 1 패드전극은 마이크로-LED의 제 1-1 반도체층과 접촉되어, 마이크로-LED에 데이터신호를 공급하게 되며, 제 2 패드전극은 마이크로-LED의 제 2 반도체층과 접촉되어 마이크로-LED에 공통신호를 공급하게 된다.
다음으로 제 1 및 제 2 패드전극이 형성된 후에는 제 3 단계(st3)로 마이크로-LED의 점등테스트를 실시한다.
점등테스트는 여러가지 방법으로 마이크로-LED의 불량 여부를 검사하게 되는데, 하나의 예로써, 점등테스트는 프로브 등을 통해 마이크로-LED가 통전되는지를 확인함으로써, 마이크로-LED의 불량 여부를 판단할 수 있다.
또는 마이크로-LED의 제 1 및 제 2 패드전극으로 각각 구동신호를 인가하여 마이크로-LED 자체의 발광을 확인함으로써, 이를 통해서도 마이크로-LED의 불량 여부를 판단할 수 있다.
여기서, 프로브를 이용하여 마이크로-LED의 불량 여부를 판단하는 경우, 제 2 단계(st2)의 제 1 및 제 2 패드전극을 형성하는 단계를 생략할 수 있다.
이러한 점등테스트는 마이크로-LED의 불량 여부에 따라 육안 검사 방법을 채택할 수도 있고, 또는 전류를 흘려 쇼트가 발생한 영역을 검출해 내는 방법을 채택할 수도 있으나, 이에 한정하는 것은 아니고, 불량 마이크로-LED를 검출할 수 있는 방법이면 어떠한 방법이든 가능하다.
이와 같은 점등테스트를 통해 마이크로-LED의 불량이 발생되는 경우, 불량이 발생된 마이크로-LED가 위치하는 서브픽셀은 블랙 스팟(Black spot)으로 보이는 현상이 발생할 수 있다.
점등테스트에서 양성 판정을 받은 마이크로-LED는 제 5 단계(st5)로 넘어가게 되는데, 제 5 단계(st5)는 마이크로-LED 상부로 제 1 및 제 2 패드전극 및 마이크로-LED를 보호하기 위한 절연층 또는 광변환층 등을 형성하는 단계이다.
제 5 단계(st5)를 거쳐 마이크로-LED의 전사 및 점등테스트가 완료된다.
이에 반해, 제 3 단계(st3)의 점등테스트에서 불량 판정을 받은 마이크로-LED는 제 4 단계(st4)의 리페어공정을 진행하게 되는데, 본 발명의 실시예에 따른 마이크로-LED 표시장치는 불량 판정을 받은 마이크로-LED 상부로 서브 마이크로-LED를 배치함으로써 리페어공정을 진행하게 된다.
이러한 리페어공정은 불량 판정을 받은 마이크로-LED(이하, 불량 마이크로-LED라 함)를 별도로 제거하는 공정을 생략하고, 불량 마이크로-LED의 제 1 및 제 2 패드전극과 서브 마이크로-LED가 서로 전기적으로 연결되도록 하는 것이다.
이를 통해, 본 발명의 실시예에 따른 마이크로-LED 표시장치는 불량화소에 의해 화질저하가 발생하는 것을 방지할 수 있으면서도, 불량이 발생된 마이크로-LED를 별도로 제거하지 않아도 됨에 따라, 이를 통해 공정 비용 절감 및 공정의 효율성 또한 향상시킬 수 있게 된다.
또한, 별도의 리던던시 마이크로-LED를 구비하지 않아도 됨에 따라, 이에 의해서도 공정 비용 절감 및 공정의 효율성 또한 향상시킬 수 있게 된다.
리페어공정이 완료된 마이크로-LED는 제 5 단계(st5)로 진행되어, 서브 마이크로-LED 상부로 마이크로-LED를 보호하기 위한 절연층 또는 광변환층 등을 형성하여 마이크로-LED의 전사 및 점등테스트가 완료된다.
- 제 1 실시예 -
도 2는 본 발명의 제 1 실시예에 따른 마이크로-LED표시장치의 세개의 서브픽셀들을 개략적으로 도시한 단면도이다.
설명에 앞서, 기판(101) 상에 정의된 각 서브픽셀(R-SP, G-SP, B-SP)에는 각각 구동 및 스위칭 박막트랜지스터(DTr)가 구비되나, 설명의 편의 및 도면의 간결함을 위하여 하나의 서프픽셀(R-SP, G-SP, B-SP)에만 구동 박막트랜지스터(DTr)를 도시하도록 한다.
마이크로-LED표시장치(100)의 복수의 서브픽셀(R-SP, G-SP, B-SP)들 각각은 데이터라인들과 게이트라인들의 교차 구조에 의해 정의될 수 있으나, 이에 한정되는 것은 아니다.
도시한 바와 같이 각각의 서브픽셀(R-SP, G-SP, B-SP)에는 마이크로-LED(120)에 대응하는 발광영역(EA)을 포함하며, 발광영역(EA)의 가장자리를 따라서는 비발광영역(NEA)을 이루게 된다.
그리고 비발광영역(NEA) 내의 일측에는 구동 박막트랜지스터(DTr)가 형성되는 스위칭영역(TrA)이 정의된다. 스위칭영역(TrA) 상에는 반도체층(103)이 위치하는데, 반도체층(103)은 실리콘으로 이루어지며 그 중앙부는 채널을 이루는 액티브영역(103a) 그리고 액티브영역(103a) 양측면으로 고농도의 불순물이 도핑된 소스 및 드레인영역(103b, 103c)으로 구성된다.
이러한 반도체층(103) 상부로는 게이트절연막(105)이 위치한다.
게이트절연막(105) 상부로는 반도체층(103)의 액티브영역(103a)에 대응하여 게이트전극(104)이 구비된다.
또한, 게이트전극(104) 상부로는 제 1 층간절연막(106a)이 위치하며, 이때 제 1 층간절연막(106a)과 그 하부의 게이트절연막(105)은 액티브영역(103a) 양측면에 위치한 소스 및 드레인영역(103b, 103c)을 각각 노출시키는 제 1, 2 반도체층 콘택홀(107a, 107b)이 구비된다.
다음으로, 제 1, 2 반도체층 콘택홀(107a, 107b)을 포함하는 제 1 층간절연막(106a) 상부로는 서로 이격하며 제 1, 2 반도체층 콘택홀(107a, 107b)을 통해 노출된 소스 및 드레인영역(103b, 103c)과 각각 접촉하는 소스 및 드레인 전극(109a, 109b)이 구비되어 있다.
소스전극(109a)은 데이터라인과 연결되는데, 제 1 층간절연막(106a) 상부로는 데이터라인과 평행하게는 공통전압배선(108)이 더욱 형성된다.
선택적으로, 공통전압배선(108)은 복수의 단위 픽셀 각각마다 하나씩 마련될 수 있다. 이 경우, 각 단위 픽셀을 구성하는 적어도 3개의 서브픽셀(R-SP, G-SP, B-SP)은 하나의 공통전압배선(108)을 공유하게 된다. 이에 따라, 각 서브픽셀(B-SP, G-SP, R-SP)의 구동을 위한 공통전압배선(108)의 개수를 감소시킬 수 있고, 감소하는 공통전압배선(108)의 개수만큼 각 단위 픽셀의 개구율을 증가시키거나 각 단위 픽셀의 크기를 감소시킬 수 있다.
이러한 소스 및 드레인전극(109a, 109b)과 공통전압배선(108) 그리고 두 전극(109a, 109b) 사이로 노출된 제 1 층간절연막(106a) 상부로는 제 2 층간절연막(106b)이 위치한다.
이때, 소스 및 드레인전극(109a, 109b)과 이들 전극(109a, 109b)과 접촉하는 소스 및 드레인영역(103b, 103c)을 포함하는 반도체층(103)과 반도체층(103) 상부에 위치하는 게이트절연막(105) 및 게이트전극(104)은 구동 박막트랜지스터(DTr)를 이루게 된다.
그리고, 스위칭 박막트랜지스터는 구동 박막트랜지스터(DTr)와 동일한 구조로, 구동 박막트랜지스터(DTr)와 전기적으로 연결될 수 있다.
여기서, 도면에서는 스위칭 박막트랜지스터 및 구동 박막트랜지스터(DTr)가 반도체층(103)이 폴리실리콘 반도체층 또는 산화물반도체층으로 이루어진 탑 게이트(top gate) 타입을 예로써 보이고 있으나, 이의 변형예로써 순수 및 불순물의 비정질실리콘으로 이루어진 보텀 게이트(bottom gate) 타입으로 구비될 수도 있다.
그리고 제 2 층간절연막(106b) 상부로는 각 서브픽셀(R-SP, G-SP, B-SP) 별로 마이크로-LED(120)가 위치하는데, 각각의 마이크로-LED(120)는 제 1 n형 전극(121)과 발광층 그리고 제 1 p형 전극(129)을 포함한다.
발광층은 제 1 n형 전극(121)과 제 1 p형 전극(129) 사이에 흐르는 전류에 따른 전자와 정공의 재결합에 따라 발광하게 되는데, 발광층은 제 1-1 반도체층(123), 제 1 활성층(125) 그리고 제 1-2 반도체층(127)을 포함한다.
제 1-1 반도체층(123)은 제 1 활성층(125)에 전자를 제공하게 된다. 이러한 제 1-1 반도체층(123)은 n-GaN계 반도체 물질로 이루어질 수 있으며, n-GaN계 반도체 물질로는 GaN, AlGaN, InGaN, 또는 AlInGaN 등이 될 수 있다.
여기서, 제 1-1 반도체층(123)의 도핑에 사용되는 불순물로는 Si, Ge, Se, Te, 또는 C 등이 사용될 수 있다.
제 1 활성층(125)은 제 1-1 반도체층(123)의 일측 상에 마련된다. 이러한 제 1 활성층(125)은 우물층과 우물층보다 밴드 갭이 높은 장벽층을 갖는 다중 양자 우물(MQW; Multi Quantum Well) 구조를 갖는다.
이러한 제 1 활성층(125)은 InGaN/GaN 등의 다중 양자 우물 구조를 가질 수 있다.
제 1-2 반도체층(127)은 제 1 활성층(125) 상에 마련되어, 제 1 활성층(125)에 정공을 제공하게 된다. 이러한 제 1-2반도체층(127)은 p-GaN계 반도체 물질로 이루어질 수 있으며, p-GaN계 반도체 물질로는 GaN, AlGaN, InGaN, 또는 AlInGaN 등이 될 수 있다. 여기서, 제 1-2 반도체층(127)의 도핑에 사용되는 불순물로는 Mg, Zn, 또는 Be 등이 이용될 수 있다.
제 1 p형 전극(129)은 제 1-2 반도체층(127) 상에 마련되는데, 제 1 p형 전극(129)은 제 1-2 반도체층(127)에 정공을 제공하는 캐소드전극으로 사용될 수 있다. 그리고 제 1 n형 전극(121)은 제 1 활성층(125)과 제 1-2 반도체층(127)으로부터 전기적으로 분리되도록 제 1-1 반도체층(123)의 타측 상에 마련되는데, 이러한 제 1 n형 전극(121)은 제 1-1 반도체층(123)에 전자를 제공하는 애노드전극으로 사용될 수 있다.
이때, 제 1 n형 전극(121) 및 제 1 p형 전극(129) 각각은 마이크로-LED(120)의 광 방출 방향에 따라 도전성 투명 물질 또는 도전성 반사 물질로 이루어질 수 있다. 하나의 예로서, 도전성 투명 물질은 ITO(Indium Tin Oxide) 또는 IZO(Indium Zinc Oxide) 등이 될 수 있지만, 이에 한정되지 않는다. 그리고, 도전성 반사 물질은 Au, W, Pt, Si, Ir, Ag, Cu, Ni, Ti 또는 Cr 등의 금속 물질 및 그 합금 중 하나 이상을 포함한 물질로 이루어질 수 있지만, 이에 한정되지 않는다.
따라서, 마이크로-LED(120)에서 방출되는 광을 기판(101) 쪽으로 진행시키는 후면 발광(bottom emission) 구조의 경우, 제 1 n형 전극(121) 및 제 1 p형 전극(129) 각각은 도전성 반사 물질로 이루어지고, 마이크로-LED(120)에서 방출되는 광을 기판(101)과 반대되는 방향 쪽으로 진행시키는 전면 발광(top emission) 구조일 경우, 제 1 n형 전극(121) 및 제 1 p형 전극(129) 각각은 도전성 투명 물질로 이루어질 수 있다.
이하에서는 전면 발광(top emission) 구조를 일예로 설명하도록 하며, 따라서 제 1 n형 전극(121) 및 제 1 p형 전극(129) 각각은 도전성 투명 물질로 이루어짐을 일예로 설명하도록 한다.
마이크로-LED(120)는 이러한 제 1 n형 전극(121)과 제 1 p형 전극(129) 사이에 흐르는 전류에 따른 전자와 정공의 재결합에 따라 발광하게 된다.
이러한 마이크로-LED(120)의 제 1-1 반도체층(123)과 제 2 층간절연막(106b) 사이로는 반사패턴(133)이 더욱 위치할 수 있는데, 반사패턴(133)은 제 1-1 반도체층(123)과 절연패턴(131)을 사이에 두고 위치할 수 있다.
반사패턴(133)은 마이크로-LED(120)로부터 방출되는 광 중 기판(101)을 향해 방출되는 광을 상부로 반사시킴으로써, 마이크로-LED(120)의 광 효율을 향상시킬 수 있다.
이러한 반사패턴(133)은 기판(101) 상부로 위치할 수도 있는데, 이러한 반사패턴(133)은 구동 박막트랜지스터(DTr)의 게이트전극(104)과 동일한 물질로 이루어져 게이트전극(104)과 동일한 층에 마련될 수 있으나 이에 한정되지 않는다. 즉 기판(101) 상에 위치하는 반사패턴(133)은 구동 박막트랜지스터(DTr)를 구성하는 전극들 중 어느 하나의 전극과 동일한 물질로 이루어질 수 있다.
이와 같이 각 서브픽셀(R-SP, G-SP, B-SP) 별로 위치하는 마이크로-LED(120) 상부로는 제 3 층간절연막(106c)이 위치하는데, 제 3 층간절연막(106c)에는 제 2 층간절연막(106b)과 함께 구동 박막트랜지스터(DTr)의 드레인전극(109b)을 노출하는 드레인콘택홀(PH1)과 공통전압배선(108)을 노출하는 공통콘택홀(PH2)이 구비된다.
또한, 제 3 층간절연막(106c)에는 각 서브픽셀(R-SP, G-SP, B-SP) 별로 위치하는 마이크로-LED(120)의 제 1 n형 전극(121)과 제 1 p형 전극(129)을 각각 노출하는 제 1 및 제 2 전극콘택홀(114a, 114b)이 구비된다.
이러한 제 3 층간절연막(106c) 상부로는 드레인콘택홀(PH1)과 제 1 전극콘택홀(114a)을 통해 각각 노출되는 구동 박막트랜지스터(DTr)의 드레인전극(109b)과 마이크로-LED(120)의 제 1 n형 전극(121)을 전기적으로 연결하게 되는 제 1 연결전극(111)과, 공통콘택홀(PH2)과 제 2 전극콘택홀(114b)을 통해 각각 노출되는 공통전압배선(108)과 마이크로-LED(120)의 제 1 p형 전극(129)을 전기적으로 연결하게 되는 제 2 연결전극(112)이 위치한다.
이러한 제 1 및 제 2 연결전극(111, 112)은 모두 마이크로-LED(120)의 활성층(125)에서 발광된 광을 투과 시키기 위해 인듐 주석 산화물(Indium Tin Oxide; ITO), 인듐 아연 산화물(Indium Zin Oxide; IZO), 인듐 주석 아연 산화물(Indium Tin Zinc Oxide; ITZO), 아연 산화물(Zinc Oxide; ZnO) 및 주석 산화물(Tin Oxide; TO) 계열의 투명 도전성 산화물로 이루어질 수 있으나, 이에 제한되지 않는다.
따라서, 마이크로-LED(120)의 제 1 n형 전극(121)은 제 1 연결전극(111)을 통해 구동 박막트랜지스터(DTr)의 드레인전극(109b)과 전기적으로 연결되며, 제 1 p형 전극(129)은 제 2 연결전극(112)을 통해 공통전압배선(108)과 전기적으로 연결되어, 각 서브픽셀(R-SP, G-SP, B-SP)에 각각 위치하는 마이크로-LED(120)는 발광하게 된다.
이때, 각각의 서브픽셀(R-SP, G-SP, B-SP)은 복수의 조합으로 하나의 단위픽셀로 정의될 수 있는데, 각각의 서브픽셀(R-SP, G-SP, B-SP)에서는 다양한 색상의 광이 발광될 수 있다.
즉, 각각의 서브픽셀(R-SP, G-SP, B-SP)은 적색 서브픽셀, 녹색 서브픽셀 그리고 청색 서브픽셀로 이루어질 수 있으며, 적색 서브픽셀(R-SP)의 발광영역(EA)으로부터는 적색광이 발광되게 되며, 녹색 서브픽셀(G-SP)의 발광영역(EA)으로부터는 녹색광이 그리고 청색 서브픽셀(B-SP)의 발광영역(EA)으로부터는 청색광이 발광될 수 있으나, 이에 제한되지 않는다.
그리고, 각각의 서브픽셀(R-SP, G-SP, B-SP)의 발광영역(EA)에 대응하여 위치하는 마이크로-LED(120)는 서로 다른 광을 발광할 수도 있으며, 동일한 색상의 광을 발광할 수도 있는데, 예를 들어 각각의 마이크로-LED(120)가 서로 다른 색상의 광을 발광하는 경우, 적색 서브픽셀(R-SP)에 위치하는 마이크로-LED(120)는 적색광을 발광하게 되며, 녹색 서브픽셀(G-SP)에 위치하는 마이크로-LED(120)는 녹색광을 발광하게 되며, 청색 서브픽셀(B-SP)에 위치하는 마이크로-LED(120)는 청색광을 발광하게 된다.
그리고, 각각의 서브픽셀(R-SP, G-SP, B-SP)의 발광영역(EA)에 대응하여 위치하는 마이크로-LED(120)는 모두 동일한 색상의 광을 발광할 수도 있는데, 이때 각각의 서브픽셀(R-SP, G-SP, B-SP)에는 각 마이크로-LED(120) 상부로 광변환층과 같은 광변환부재를 사용하여 마이크로-LED(120) 각각으로부터 발광된 광을 다양한 색상으로 변환되도록 할 수 있다.
여기서, 광변환부재는 각각의 서브픽셀(R-SP, G-SP, B-SP)에 대응하여 위치할 수 있는데, 광변환부재는 잉크젯 프린팅 또는 도팅 등의 방식으로 각각의 마이크로-LED(120) 상에 나노형광체, 유기형광체 또는 양자점 등의 광변환물질이 분포된 포토아크릴, 실리콘 산화물(SiOx) 또는 실리콘 질화물(SiNx) 등을 배치하여, 복수의 광변환부재를 구현할 수 있다.
각 서브픽셀(R-SP, G-SP, B-SP)에 위치하는 마이크로-LED(120) 중 적색 서브픽셀(R-SP)에 대응하여 위치하는 마이크로-LED(120)의 불량이 발생하는 경우, 불량 마이크로-LED(120) 상부로는 서브 마이크로-LED(200)를 더욱 배치한다.
이때 서브 마이크로-LED(200)는 제 2 n형 전극(201)과 발광층 그리고 제 2 p형 전극(209)을 포함하는데, 발광층는 제 2 n형 전극(201)과 제 2 p형 전극(209) 사이에 흐르는 전류에 따른 전자와 정공의 재결합에 따라 발광하게 된다.
발광층은 제 2-1 반도체층(203), 제 2 활성층(205) 그리고 제 2-2 반도체층(207)을 포함한다.
제 2-1 반도체층(203)은 제 2 활성층(205)에 전자를 제공하게 되는데, 이러한 제 2-1 반도체층(203)은 n-GaN계 반도체 물질로 이루어질 수 있으며, n-GaN계 반도체 물질로는 GaN, AlGaN, InGaN, 또는 AlInGaN 등이 될 수 있다.
여기서, 제 2-1 반도체층(203)의 도핑에 사용되는 불순물로는 Si, Ge, Se, Te, 또는 C 등이 사용될 수 있다.
제 2 활성층(205)은 제 2-1 반도체층(203)의 일측 상에 마련된다. 이러한 제 2 활성층(205)은 우물층과 우물층보다 밴드 갭이 높은 장벽층을 갖는 다중 양자 우물(MQW; Multi Quantum Well) 구조를 갖는다.
이러한 제 2 활성층(205)은 InGaN/GaN 등의 다중 양자 우물 구조를 가질 수 있다.
제 2-2 반도체층(207)은 제 2 활성층(205) 상에 마련되어, 제 2 활성층(205)에 정공을 제공하게 된다. 이러한 제 2-2반도체층(207)은 p-GaN계 반도체 물질로 이루어질 수 있으며, p-GaN계 반도체 물질로는 GaN, AlGaN, InGaN, 또는 AlInGaN 등이 될 수 있다. 여기서, 제 2-2 반도체층(207)의 도핑에 사용되는 불순물로는 Mg, Zn, 또는 Be 등이 이용될 수 있다.
제 2 p형 전극(209)은 제 2-2 반도체층(207) 상에 마련되는데, 제 2 p형 전극(209)은 제 2-2 반도체층(207)에 정공을 제공하는 캐소드전극으로 사용될 수 있다. 그리고 제 2 n형 전극(201)은 제 2 활성층(205)과 제 2-2 반도체층(207)으로부터 전기적으로 분리되도록 제 2-1 반도체층(203)의 타측 상에 마련되는데, 이러한 제 2 n형 전극(201)은 제 2-1 반도체층(203)에 전자를 제공하는 애노드전극으로 사용될 수 있다.
이러한 서브 마이크로-LED(200)는 제 2 n 형 전극(201)이 제 1 연결전극(111)과 전기적으로 연결되며, 제 2 p형 전극(209)이 제 2 연결전극(112)과 전기적으로 연결되도록, 마이크로-LED(120)의 상부로 적층되어 위치하게 된다.
이때, 제 1 연결전극(111)과 제 2 n형 전극(201) 사이로는 제 1 범프(115a)가 위치할 수 있으며, 제 2 연결전극(112)과 제 2 p형 전극(209) 사이로도 제 2 범프(115b)가 위치하여, 제 1 연결전극(111)과 제 2 n형 전극(201) 그리고 제 2 연결전극(112)과 제 2 p형 전극(209)을 각각 보다 안정적으로 접촉되도록 할 수 있다.
또한, 범프(115a, 115b)의 높이를 통해 마이크로-LED(120)와 제 3 층간절연막(106b) 사이의 단차 또한 보상할 수 있어, 서브 마이크로-LED(200)를 마이크로-LED(120) 상부로 적층되어 위치하도록 할 수 있다.
따라서, 서브 마이크로-LED(200)의 제 2 n형 전극(201)은 제 1 범프(115a)를 통해 제 1 연결전극(111)과 전기적으로 연결되게 되며, 또한 마이크로-LED(120)의 제 1 n형 전극(121)과 전기적으로 연결되게 된다.
또한, 서브 마이크로-LED(200)의 제 2 p형 전극(209)은 제 2 범프(115b)를 통해 제 2 연결전극(112)과 전기적으로 연결되게 되며, 또한 제 2 연결전극(112)과 전기적으로 연결되는 마이크로-LED(120)의 제 1 p형 전극(129)과도 전기적으로 연결되게 된다.
특히 본 발명의 제 1 실시예에 따른 마이크로-LED 표시장치(100)는 서브 마이크로-LED(200)의 제 2-2 반도체층(207)과 제 2 p형 전극(209) 사이로 반사층(211)이 더욱 위치하게 된다.
이러한 본 발명의 제 1 실시예에 따른 마이크로-LED 표시장치(100)는 적색 서브픽셀(R-SP)로 전압을 인가하게 되면, 제 1 및 제 2 연결전극(111, 112)을 통해 마이크로-LED(120)의 제 1 n형 및 p형 전극(121, 129)으로 전압이 인가되게 되나, 적색 서브픽셀(R-SP)에 위치하는 마이크로-LED(120)는 이미 불량이 발생된 마이크로-LED(120)로써, 전압이 인가되더라도 발광하지 않게 된다.
이때 제 1 및 제 2 연결전극(111, 112)으로 인가된 전압들은 제 1 연결전극(111)을 통해 서브 마이크로-LED(200)의 제 2 n형 전극(201)으로 전달되게 되며, 또한 제 2 연결전극(112)을 통해 서브 마이크로-LED(200)의 제 2 p형 전극(209)으로 전달되게 되어, 서브 마이크로-LED(200)가 발광하게 된다.
따라서, 본 발명의 제 1 실시예에 따른 마이크로-LED 표시장치(100)는 불량이 발생된 마이크로-LED(120)를 별도로 제거하는 공정을 진행하지 않더라도, 불량화소에 의해 화질저하가 발생하는 것을 방지할 수 있게 된다.
또한, 불량이 발생된 마이크로-LED(120)를 별도로 제거하지 않아도 됨에 따라, 이를 통해 공정 비용 절감 및 공정의 효율성 또한 향상시킬 수 있게 되며, 또한 별도의 리던던시 마이크로-LED를 구비하지 않아도 됨에 따라, 이에 의해서도 공정 비용 절감 및 공정의 효율성 또한 향상시킬 수 있게 된다.
여기서, 서브 마이크로-LED(200)의 제 2 활성층(205)으로부터 발광되는 광은 제 2-2 반도체층(207)과 제 2 p형 전극(209) 사이로 위치하는 반사층(211)에 의해 마이크로-LED(120)를 향해 방출되는 광을 상부로 반사시킴으로써, 서브 마이크로-LED(200)의 광 효율 또한 향상시킬 수 있다.
이러한 반사층(211)은 반사 효율이 높은 금속 물질, 예를 들어, 알루미늄(Al) 또는 은(Ag)과 같은 물질로 이루어질 수도 있으며, 이에 제한되지 않는다.
이와 같이 서브 마이크로-LED(200)가 실장된 마이크로-LED 표시장치(100)는 서브 마이크로-LED(200) 상부로 절연층을 더욱 형성하거나, 광변환층을 위치시켜 불량화소에 의해 화질이 저하되지 않는 마이크로-LED 표시장치(100)를 이루게 된다.
여기서, 도 3에 도시한 바와 같이 서브 마이크로-LED(300)의 제 2-1 반도체층(303)을 GaN, AlGaN, InGaN, 또는 AlInGaN 등과 같은 p-GaN계 반도체 물질로 이루어지도록 하며, 제 2-2 반도체층(307)을 GaN, AlGaN, InGaN, 또는 AlInGaN 등과 같은 n-GaN계 반도체 물질로 이루어지도록 하며, 제 2-1 반도체층(303) 상부로 제 2 p형 전극(309)이 위치하도록 하고, 제 2-2 반도체층(307) 상부로 제 2 n형 전극(301)이 위치하도록 형성할 수도 있다.
따라서, 서브 마이크로-LED(300)의 제 2 p형 전극(309)은 마이크로-LED(120)의 제 1 p 형 전극(129)과 연결되는 제 2 연결전극(112)과 연결되도록 하며, 제 2 n형 전극(301)은 마이크로-LED(120)의 제 1 n형 전극(121)과 연결되는 제 1 연결전극(111)과 연결되도록, 서브 마이크로-LED(300)를 불량이 발생된 마이크로-LED(120) 상부로 적층되어 위치하도록 할 수 있다.
이때 반사층(311)은 제 2 n형 전극(301)과 제 2-2 반도체층(307) 사이로 위치하게 된다.
전술한 바와 같이, 본 발명의 제 1 실시예에 따른 마이크로-LED 표시장치(100)는 불량이 발생된 마이크로-LED(120) 상부로 마이크로-LED(120)로 전압을 인가하기 위한 제 1 및 제 2 연결전극(111, 112)과 각각 전기적으로 연결되는 서브 마이크로-LED(200, 300)가 적층되어 위치하도록 함으로써, 불량화소에 의해 화질저하가 발생하는 것을 방지할 수 있으면서도, 불량이 발생된 마이크로-LED(120)를 별도로 제거하지 않아도 됨에 따라, 이를 통해 공정 비용 절감 및 공정의 효율성 또한 향상시킬 수 있게 된다.
또한, 별도의 리던던시 마이크로-LED를 구비하지 않아도 됨에 따라, 리던던시 마이크로-LED에 의한 공정 비용 절감 및 공정의 효율성 또한 향상시킬 수 있다.
또한 리던던시 마이크로-LED를 실장할 위치 등을 고려하지 않아도 됨에 따라, 마이크로-LED(120)의 발광 면적을 확보할 수 있으며, 또한 마이크로-LED(120)의 발광효율 또한 향상시킬 수 있게 된다. 이를 통해, 고휘도의 영상 또한 구현할 수 있는 효과를 갖는다.
또한, 단위면적당 서브픽셀(R-SP, G-SP, B-SP)의 개수를 늘릴 수 있어, 고해상도를 갖는 마이크로-LED 표시장치(100)를 구현할 수 있다.
- 제 2 실시예 -
도 4는 본 발명의 제 2 실시예에 따른 마이크로-LED표시장치의 세개의 서브픽셀들을 개략적으로 도시한 단면도이다.
한편, 중복된 설명을 피하기 위해 전술한 제 1 실시예와 동일한 역할을 하는 부분에 대해서는 동일 부호를 부여하며, 제 2 실시예에서 설명하고자 하는 특징적인 내용만을 살펴보도록 하겠다.
도시한 바와 같이, 기판(101) 상에 정의된 각 서브픽셀(R-SP, G-SP, B-SP)의 비발광영역(NEA)의 일측에 위치하는 스위칭영역(TrA)에는 소스 및 드레인 전극(109a, 109b)과 이들 전극(109a, 109b)과 접촉하는 소스 및 드레인영역(103b, 103c)을 포함하는 반도체층(103)과 반도체층(103) 상부에 위치하는 게이트절연막(105) 및 게이트전극(104)으로 이루어지는 구동 박막트랜지스터(DTr)가 구비되며, 구동 박막트랜지스터(DTr) 일측의 게이트절연막(105) 상부로 위치하는 제 1 층간절연막(106a) 상부로는 공통전압배선(108)이 위치한다.
이러한 구동 박막트랜지스터(DTr) 상부로의 제 2 층간절연막(106b) 상에는 마이크로-LED(120)가 위치하며, 마이크로-LED(120) 상부로는 제 3 층간절연막(106c)이 위치하며, 마이크로-LED(120)의 제 1 n형 전극(121)은 제 3 층간절연막(106c)의 제 1 전극콘택홀(114a)과 제 2 및 제 3 층간절연막(106b, 106c)의 드레인콘택홀(PH1)을 통해 구동 박막트랜지스터(DTr)의 드레인전극(109b)과 전기적으로 연결되게 되게 되는데, 이때 제 1 n형 전극(121)과 드레인전극(109b)은 제 1 연결전극(111)을 통해 전기적으로 연결되게 된다.
그리고 마이크로-LED(120)의 제 1 p형 전극(129)은 제 3 층간절연막(106c)의 제 2 전극콘택홀(114b)과 제 2 및 제 3 층간절연막(106b, 106c)의 공통콘택홀(PH2)을 통해 노출된 공통전압배선(108)과 전기적으로 연결되는데, 이때 제 1 p형 전극(129)과 공통전압배선(108)은 제 2 연결전극(112)을 통해 서로 전기적으로 연결되게 된다.
이러한 마이크로-LED(120)는 제 1 n형 전극(121)과 연결되는 제 1-1 반도체층(123)과, 제 1 p형 전극(129)과 연결되는 제 1-2 반도체층(127) 그리고 제 1-1 및 제 1-2 반도체층(123, 127) 사이로 위치하는 제 1 활성층(125)을 포함한다.
이때, 각 서브픽셀(R-SP, G-SP, B-SP)에 위치하는 마이크로-LED(120) 중 적색 서브픽셀(R-SP)에 대응하여 위치하는 마이크로-LED(120)의 불량이 발생하는 경우, 불량 마이크로-LED(120) 상부로는 서브 마이크로-LED(400)를 더욱 배치한다.
서브 마이크로-LED(400)는 제 2 n형 전극(401)과 제 2 p형 전극(409) 사이로 제 2-1 및 제 2-2 반도체층(403, 407)과 제 2 활성층(405) 그리고 반사층(411)이 위치하는데, 제 2 n형 전극(401) 상부로 반사층(411), 제 2-1 반도체층(403), 제 2 활성층(405) 제 2-2 반도체층(407) 그리고 제 2 p형 전극(409)이 순차적으로 위치하게 된다.
여기서, 마이크로-LED(120)의 제 1-1 반도체층(123)과 서브 마이크로-LED(400)의 제 2-1 반도체층(403)은 n-GaN계 반도체 물질로 이루어지며, 마이크로-LED(120)의 제 1-2 반도체층(127)과 서브 마이크로-LED(400)의 제 2-2 반도체층(407)은 p-GaN계 반도체 물질로 이루어져, 서브 마이크로-LED(400)의 제 2 n형 전극(401)은 마이크로-LED(120)의 제 1 n형 전극(121)과 구동 트랜지스터(DTr)의 드레인전극(109b)을 연결하는 제 1 연결전극(111)과 전기적으로 연결되게 된다. 이때, 제 2 n형 전극(401)과 제 1 연결전극(111) 사이로는 범프(115)가 위치할 수 있다.
이러한 서브 마이크로-LED(400) 상부로는 제 4 층간절연막(106d)이 위치하게 되며, 제 4 층간절연막(106d)에는 제 2 p형 전극(409)을 노출하는 제 3 전극콘택홀(114c)과 제 2 연결전극(112)을 노출하는 제 4 전극콘택홀(114d)이 구비된다.
따라서, 제 3 전극콘택홀(114c)을 통해 노출된 제 2 p형 전극(409)과 제 4 전극콘택홀(114d)을 통해 노출된 제 2 연결전극(112)은 제 4 층간절연막(106d) 상부로 위치하는 제 3 연결전극(113)을 통해 서로 전기적으로 연결되게 된다.
따라서, 본 발명의 제 2 실시예에 따른 마이크로-LED 표시장치(100)는 적색 서브픽셀(R-SP)로 전압을 인가하게 되면, 제 1 및 제 2 연결전극(111, 112)을 통해 마이크로-LED(120)의 제 1 n형 및 p형 전극(121, 129)으로 전압이 인가되게 되나, 적색 서브픽셀(R-SP)에 위치하는 마이크로-LED(120)는 이미 불량이 발생된 마이크로-LED(120)로써, 전압이 인가되더라도 발광하지 않게 된다.
이때 제 1 및 제 2 연결전극(111, 112)으로 인가된 전압들은 제 1 연결전극(111)을 통해 서브 마이크로-LED(400)의 제 2 n형 전극(401)으로 전달되게 되며, 또한 제 2 및 제 3 연결전극(112, 113)을 통해 서브 마이크로-LED(400)의 제 2 p형 전극(409)으로 전달되게 되어, 서브 마이크로-LED(400)가 발광하게 되는 것이다.
이를 통해, 본 발명의 제 2 실시예에 따른 마이크로-LED 표시장치(100)는 불량이 발생된 마이크로-LED(120)를 별도로 제거하는 공정을 진행하지 않더라도, 불량화소에 의해 화질저하가 발생하는 것을 방지할 수 있게 된다.
또한, 불량이 발생된 마이크로-LED(120)를 별도로 제거하지 않아도 됨에 따라, 이를 통해 공정 비용 절감 및 공정의 효율성 또한 향상시킬 수 있게 되며, 또한 별도의 리던던시 마이크로-LED를 구비하지 않아도 됨에 따라, 이에 의해서도 공정 비용 절감 및 공정의 효율성 또한 향상시킬 수 있게 된다.
여기서, 서브 마이크로-LED(400)의 제 2 활성층(405)으로부터 발광되는 광은 제 2-1 반도체층(403)과 제 2 n형 전극(401) 사이로 위치하는 반사층(411)에 의해 서브 마이크로-LED(400)를 향해 방출되는 광을 상부로 반사시킴으로써, 서브 마이크로-LED(400)의 광 효율 또한 향상시킬 수 있다.
한편, 본 발명의 제 2 실시예에 있어서 서브 마이크로-LED(400) 상부로 위치하는 제 4 층간절연막(106d)이 기판(101)의 전면에 형성됨을 도시하였으나, 제 4 층간절연막(106d)은 서브 마이크로-LED(400)가 위치하는 적색 서브픽셀(R-SP)에 대응해서만 패터닝되어 형성될 수도 있다.
그리고, 도시한 바와 같이 제 4 층간절연막(106d)이 기판(101)의 전면에 형성되는 경우, 각 서브픽셀(R-SP, G-SP, B-SP)에 위치하는 마이크로-LED(120)의 점등테스트는 프로브 등을 통해 각각의 마이크로-LED(120)에 신호를 인가하여 진행할 수 있다.
- 제 3 실시예 -
도 5 ~ 6은 본 발명의 제 3 실시예에 따른 마이크로-LED표시장치의 세개의 서브픽셀들을 개략적으로 도시한 평면도이며, 도 7은 도 5 와 도 6의 절단선 Ⅴ-Ⅴ'선을 따라 자른 단면도로, 본 발명의 제 3 실시예에 따른 마이크로-LED표시장치의 세개의 서브픽셀들을 개략적으로 도시한 단면도이다.
한편, 중복된 설명을 피하기 위해 전술한 제 1 및 제 2 실시예와 동일한 역할을 하는 부분에 대해서는 동일 부호를 부여하며, 제 3 실시예에서 설명하고자 하는 특징적인 내용만을 살펴보도록 하겠다.
도 5와 도 6에 도시한 바와 같이 하나의 단위 픽셀은 세개의 서브픽셀(R-SP, G-SP, B-SP)로 정의될 수 있는데, 각각의 서브픽셀(R-SP, G-SP, B-SP)에 정의된 발광영역(EA)에는 마이크로-LED(120)가 각각 위치하게 되며, 각각의 서브픽셀(R-SP, G-SP, B-SP)에는 또한 각각의 마이크로-LED(120)로 전압을 데이터신호를 공급하기 위한 제 1 연결전극(111)과 공통전압을 인가하기 위한 제 2 연결전극(112)이 위치하게 된다.
제 1 연결전극(111)은 마이크로-LED(120)의 애노드전극인 제 1 n형 전극(121)과 연결되고, 제 2 연결전극(112)은 마이크로-LED(120)의 캐소드전극인 제 1 p형 전극(129)과 연결될 수 있다.
여기서 각각의 서브픽셀(R-SP, G-SP, B-SP)에 배치된 제 2 연결전극(112)은 서로 연결되어, 각각의 마이크로-LED(120)가 제 2 연결전극(112)을 공유하는 것으로 도시하였으나, 제 2 연결전극(112)은 각 서브픽셀(R-SP, G-SP, B-SP) 별로 분리되어 배치될 수도 있다.
이때, 각 서브픽셀(R-SP, G-SP, B-SP)에 위치하는 마이크로-LED(120) 중 적색 서브픽셀(R-SP)에 대응하여 위치하는 마이크로-LED(120)의 불량이 발생하는 경우, 불량 마이크로-LED(120) 상부로는 서브 마이크로-LED(500)를 더욱 배치한다.
여기서, 각 서브픽셀(R-SP, G-SP, B-SP)에 위치하는 마이크로-LED(120)가 도면상으로 정의한 제 1 방향(X)을 따라 제 1 n형 전극(121)과 제 1 p형 전극(129)이 위치하도록 배치되는데, 이러한 마이크로-LED(120) 중 불량이 발생된 마이크로-LED(120) 상부로 위치하는 서브 마이크로-LED(500)는 도 5에 도시한 바와 같이 도면상으로 정의한 제 1 방향(X)을 따라 제 2 n형 전극(501)과 제 2 p형 전극(509)이 위치하도록 배치될 수 있다.
또는 도 6에 도시한 바와 같이 서브 마이크로-LED(500)는 도면상으로 정의한 제 1 방향(X)과 다른 제 2 방향(Y)을 따라 제 2 n형 전극(501)과 제 2 p형 전극(509)이 위치하도록 배치될 수 있다. 예를 들어, 제 2 방향(Y)은 제 1 방향(X)과 수직일 수 있다.
이때, 서브 마이크로-LED(500)는 제 2 n형 전극(501)이 제 1 연결전극(111)과 전기적으로 연결되도록 위치하며, 제 2 p형 전극(509)은 제 2 연결전극(112)으로부터 연장되는 보조전극(116)과 전기적으로 연결되도록 할 수 있다.
보조전극(116)은 제 2 연결전극(112)으로부터 연장되어 형성될 수 있으며, 또는 비아홀(via hole)을 통해 점핑 방식으로 형성될 수도 있다. 즉, 보조전극(116)의 형성은 다양한 방법으로 이루어질 수 있으며, 제 1 및 제 2 연결전극(111, 112)과 동일한 물질로 동일한 층에 형성될 수도 있으며, 또는 다른 전극들 중 어느 하나의 전극과 동일한 물질로 동일한 층에 형성될 수 있다.
이때, 서브 마이크로-LED(500)가 도면상으로 정의한 제 2 방향(Y)을 따라 위치하도록 배치되는 경우, 적색 서브픽셀(R-SP)과 이에 인접한 녹색 서브픽셀(G-SP) 사이로는 리페어영역(RA)이 정의될 수 있는데, 리페어영역(RA)은 적색 서브픽셀(R-SP)과 녹색 서브픽셀(G-SP)이 서로 공유하여 사용할 수 있다.
즉, 적색 서브픽셀(R-SP)에 위치하는 마이크로-LED(120)의 불량이 발생하는 경우 서브 마이크로-LED(500)는 적색 서브픽셀(R-SP)과 리페어영역(RA)에 걸쳐 도면상으로 정의한 제 2 방향(Y)을 따라 위치할 수 있으며, 녹색 서브픽셀(G-SP)에 위치하는 마이크로-LED(120)의 불량이 발생하는 경우 녹색 서브픽셀(G-SP)에 대응하여 위치하는 서브 마이크로-LED(500) 또한 녹색 서브픽셀(G-SP)과 리페어영역(RA)에 걸쳐 도면상으로 정의한 제 2 방향(Y)을 따라 위치할 수 있는 것이다.
이러한 리페어영역(RA)은 불량이 발생된 서브픽셀(R-SP, G-SP, B-SP)에 인접하여 어디든 설계 가능하다.
도 7을 참조하여, 본 발명의 제 3 실시예에 따른 마이크로-LED표시장치(100)에 대해 좀더 자세히 살펴보면, 기판(101) 상에 정의된 각 서브픽셀(R-SP, G-SP, B-SP)의 비발광영역(NEA)의 일측에 위치하는 스위칭영역(TrA)에는 소스 및 드레인 전극(109a, 109b)과 이들 전극(109a, 109b)과 접촉하는 소스 및 드레인영역(103b, 103c)을 포함하는 반도체층(103)과 반도체층(103) 상부에 위치하는 게이트절연막(105) 및 게이트전극(104)으로 이루어지는 구동 박막트랜지스터(DTr)가 구비되며, 구동 박막트랜지스터(DTr) 일측의 게이트절연막(105) 상부로 위치하는 제 1 층간절연막(106a) 상부로는 공통전압배선(108)이 위치한다.
이러한 구동 박막트랜지스터(DTr) 상부로의 제 2 층간절연막(106b) 상에는 마이크로-LED(120)가 위치하며, 마이크로-LED(120) 상부로는 제 3 층간절연막(106c)이 위치하며, 마이크로-LED(120)의 제 1 n형 전극(121)은 제 3 층간절연막(106c)의 제 1 전극콘택홀(114a)과 제 2 및 제 3 층간절연막(106b, 106c)의 드레인콘택홀(PH1)을 통해 구동 박막트랜지스터(DTr)의 드레인전극(109b)과 전기적으로 연결되게 되는데, 이때 제 1 n형 전극(121)과 드레인전극(109b)은 제 1 연결전극(111)을 통해 전기적으로 연결되게 된다.
그리고 마이크로-LED(120)의 제 1 p형 전극(129)은 제 3 층간절연막(106c)의 제 2 전극콘택홀(114b)과 제 2 및 제 3 층간절연막(106b, 106c)의 공통콘택홀(PH2)을 통해 노출된 공통전압배선(108)과 전기적으로 연결되는데, 이때 제 1 p형 전극(129)과 공통전압배선(108)은 제 2 연결전극(112)을 통해 서로 전기적으로 연결되게 된다.
이때, 제 3 층간절연막(106c)의 제 1 연결전극(111)의 일측으로 정의되는 리페어영역(RA)에는 제 2 연결전극(112)과 전기적으로 연결되는 보조전극(116)이 더욱 위치하게 된다.
이러한 마이크로-LED(120)는 제 1 n형 전극(121)과 연결되는 제 1-1 반도체층(123)과, 제 1 p형 전극(129)과 연결되는 제 1-2 반도체층(127) 그리고 제 1-1 및 제 1-2 반도체층(123, 127) 사이로 위치하는 제 1 활성층(125)을 포함한다.
이때, 각 서브픽셀(R-SP, G-SP, B-SP)에 위치하는 마이크로-LED(120) 중 적색 서브픽셀(R-SP)에 대응하여 위치하는 마이크로-LED(120)의 불량이 발생하는 경우, 불량 마이크로-LED(120) 상부로는 서브 마이크로-LED(500)를 더욱 배치한다.
서브 마이크로-LED(500)는 제 2 n형 전극(501)과 제 2 p형 전극(509) 사이로 제 2-1 및 제 2-2 반도체층(503, 507)과 제 2 활성층(505) 그리고 반사층(211)이 위치한다.
여기서, 마이크로-LED(120)의 제 1-1 반도체층(123)과 서브 마이크로-LED(500)의 제 2-1 반도체층(503)은 n-GaN계 반도체 물질로 이루어지며, 마이크로-LED(120)의 제 1-2 반도체층(127)과 서브 마이크로-LED(500)의 제 2-2 반도체층(507)은 p-GaN계 반도체 물질로 이루어져, 서브 마이크로-LED(500)의 제 2 n형 전극(201)은 마이크로-LED(120)의 제 1 n형 전극(121)과 구동 트랜지스터(DTr)의 드레인전극(109b)을 연결하는 제 1 연결전극(111)과 전기적으로 연결되게 된다. 이때, 제 2 n형 전극(501)과 제 1 연결전극(111) 사이로는 제 1 범프(115a)가 위치할 수 있다.
그리고, 서브 마이크로-LED(500)의 제 2 p형 전극(509)은 마이크로-LED(120)의 제 1 p형 전극(129)과 공통전압배선(108)을 연결하는 제 2 연결전극(112)과 전기적으로 연결되는 보조전극(116)과 전기적으로 연결되게 된다. 이때, 제 2 p형 전극(509)과 보조전극(116) 사이로는 제 2 범프(115b)가 위치할 수 있다.
따라서, 본 발명의 제 3 실시예에 따른 마이크로-LED 표시장치(100)는 적색 서브픽셀(R-SP)로 전압을 인가하게 되면, 제 1 및 제 2 연결전극(111, 112)을 통해 마이크로-LED(120)의 제 1 n형 및 p형 전극(121, 129)으로 전압이 인가되게 되나, 적색 서브픽셀(R-SP)에 위치하는 마이크로-LED(120)는 이미 불량이 발생된 마이크로-LED(120)로써, 전압이 인가되더라도 발광하지 않게 된다.
이때 제 1 및 제 2 연결전극(111, 112)으로 인가된 전압들은 제 1 연결전극(111)을 통해 서브 마이크로-LED(500)의 제 2 n형 전극(501)으로 전달되게 되며, 또한 제 2 연결전극(112) 및 보조전극(116)을 통해 서브 마이크로-LED(500)의 제 2 p형 전극(509)으로 전달되게 되어, 서브 마이크로-LED(500)가 발광하게 되는 것이다.
이를 통해, 본 발명의 제 3 실시예에 따른 마이크로-LED 표시장치(100)는 불량이 발생된 마이크로-LED(120)를 별도로 제거하는 공정을 진행하지 않더라도, 불량화소에 의해 화질저하가 발생하는 것을 방지할 수 있게 된다.
또한, 불량이 발생된 마이크로-LED(120)를 별도로 제거하지 않아도 됨에 따라, 이를 통해 공정 비용 절감 및 공정의 효율성 또한 향상시킬 수 있게 되며, 또한 별도의 리던던시 마이크로-LED를 구비하지 않아도 됨에 따라, 이에 의해서도 공정 비용 절감 및 공정의 효율성 또한 향상시킬 수 있게 된다.
여기서, 서브 마이크로-LED(500)의 제 2 활성층(505)으로부터 발광되는 광은 제 2 p형 전극(509)과 제 2-2 반도체층(507) 사이로 위치하는 반사층(511)에 의해 서브 마이크로-LED(500)를 향해 방출되는 광을 상부로 반사시킴으로써, 서브 마이크로-LED(500)의 광 효율 또한 향상시킬 수 있다.
또한, 본 발명의 제 3 실시예에 따른 마이크로-LED 표시장치(100)는 구동 박막트랜지스터(DTr)가 구비된 기판(101) 상에 각 서브픽셀(R-SP, G-SP, B-SP) 별로 전사되는 마이크로-LED(120)를 통해 서브 마이크로-LED(500)를 구현하게 됨에 따라, 서브 마이크로-LED(500)를 별도로 형성하지 않아도 되므로, 이를 통해서도 공정의 효율성을 향상시킬 수 있다.
이상 첨부된 도면을 참조하여 본 개시의 실시예들을 상세하게 설명하였으나, 본 개시는 반드시 이러한 실시예로 국한되는 것은 아니고, 그 기술사상을 벗어나지 않는 범위 내에서 다양하게 변형될 수 있다. 따라서, 본 명세서에 개시된 실시예들은 본 개시의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이고, 이러한 실시예에 의하여 본 개시의 기술 사상의 범위가 한정되는 것은 아니다. 본 개시의 여러 실시예들의 각각 특징들이 부분적으로 또는 전체적으로 서로 결합 또는 조합 가능하고, 통상의 기술자에 의해 다양하게 연동 및 구동될 수 있으며, 각 실시예들이 서로에 대하여 독립적으로 실시되거나 연관 관계로 함께 실시될 수도 있다. 본 개시의 보호 범위는 첨부하는 청구범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 개시의 권리범위에 포함되는 것으로 해석되어야 할 것이다.
Claims (10)
- 기판 상에 위치하는 제 1 및 제 2 박막트랜지스터와;상기 제 1 박막트랜지스터와 전기적으로 연결되는 제 1 LED와;상기 제 2 박막트랜지스터와 전기적으로 연결되는 제 2 LED와;상기 제 1 LED 상부로 위치하며, 상기 제 1 박막트랜지스터와 전기적으로 연결되며, 상기 제 1 LED가 위치하는 반대방향으로 광을 반사시키는 반사층을 포함하는 서브 LED를 포함하며,상기 제 1 및 제 2 박막트랜지스터로부터 신호가 인가되면, 상기 제 2 LED와 상기 서브 LED는 발광하는 LED 표시장치.
- 제 1 항에 있어서,상기 제 1 LED는 상기 박막트랜지스터의 드레인전극과 제 1 연결전극을 통해 전기적으로 연결되는 제 1 n형 전극과,공통전압배선과 제 2 연결전극을 통해 전기적으로 연결되는 제 1 p형전극을 포함하며,상기 서브 LED는 상기 제 1 연결전극과 전기적으로 연결되는 제 2 n형 전극과, 상기 제 2 연결전극과 전기적으로 연결되는 제 2 p형 전극을 포함하는 LED 표시장치.
- 제 2 항에 있어서,상기 제 1 n형 전극 및 상기 제 1 p형 전극 사이로 제 1-1 및 제 1-2 반도체층과 제 1 활성층을 포함하며,상기 제 2 n형 전극 및 상기 제 2 p형 전극 사이로 제 2-1 및 제 2-2 반도체층과 제 2 활성층을 포함하는 LED 표시장치.
- 제 3 항에 있어서,상기 상기 반사층은 상기 제 2-2 반도체층과 상기 제 2 p형 전극 사이로 위치하는 LED 표시장치.
- 제 3 항에 있어서,상기 반사층은 상기 제 2-1 반도체층과 상기 제 2 n형 전극 사이로 위치하는 LED 표시장치.
- 제 2 항에 있어서,상기 제 2 p형 전극은 제 3 연결전극을 통해 상기 제 2 연결전극과 전기적으로 연결되는 LED 표시장치.
- 제 2 항에 있어서,상기 제 2 p형 전극은 상기 제 2 연결전극으로부터 연장되는 보조전극과 전기적으로 연결되는 LED 표시장치.
- 제 7 항에 있어서,상기 제 1 LED는 상기 제 1 n형 전극과 상기 제 1 p형 전극이 제 1 방향을 따라 위치하도록 배치되며,상기 서브 LED는 상기 제 2 n형 전극과 상기 제 2 p형 전극이 상기 제 1 방향을 따라 위치하도록 배치되는 LED 표시장치.
- 제 7 항에 있어서,상기 제 1 LED는 상기 제 1 n형 전극과 상기 제 1 p형 전극이 제 1 방향을 따라 위치하도록 배치되며,상기 서브 LED는 상기 제 2 n형 전극과 상기 제 2 p형 전극이 상기 제 1 방향과 다른 제 2 방향을 따라 위치하도록 배치되는 LED 표시장치.
- 제 2 항에 있어서,상기 제 1 연결전극과 상기 제 2 n형 전극 사이로는 제 1 범프가 위치하며, 상기 제 2 연결전극과 상기 제 2 p형 전극 사이로는 제 2 범프가 위치하는 LED 표시장치.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP20907800.5A EP4084079A4 (en) | 2019-12-27 | 2020-09-02 | LED DISPLAY DEVICE |
CN202080073655.5A CN114616673A (zh) | 2019-12-27 | 2020-09-02 | Led显示装置 |
US17/421,684 US11990458B2 (en) | 2019-12-27 | 2020-09-02 | Light emitting diode display device |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020190176217A KR20210083680A (ko) | 2019-12-27 | 2019-12-27 | Led 표시장치 |
KR10-2019-0176217 | 2019-12-27 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2021132842A1 true WO2021132842A1 (ko) | 2021-07-01 |
Family
ID=76575589
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/KR2020/011761 WO2021132842A1 (ko) | 2019-12-27 | 2020-09-02 | Led 표시장치 |
Country Status (5)
Country | Link |
---|---|
US (1) | US11990458B2 (ko) |
EP (1) | EP4084079A4 (ko) |
KR (1) | KR20210083680A (ko) |
CN (1) | CN114616673A (ko) |
WO (1) | WO2021132842A1 (ko) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI720725B (zh) * | 2019-12-11 | 2021-03-01 | 財團法人工業技術研究院 | 畫素結構及其製造方法、以及具有此種畫素結構的顯示器 |
KR20240084305A (ko) * | 2022-12-06 | 2024-06-13 | 엘지디스플레이 주식회사 | 표시 장치 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20060240578A1 (en) * | 2001-06-12 | 2006-10-26 | Sony Corporation | Device mounting substrate and method of repairing defective device |
JP2013235148A (ja) * | 2012-05-09 | 2013-11-21 | Japan Display Inc | 表示装置 |
US20140167611A1 (en) * | 2010-01-04 | 2014-06-19 | Michael A. Tischler | Light-emitting element repair in array-based lighting devices |
KR20160028436A (ko) * | 2016-02-26 | 2016-03-11 | 에피스타 코포레이션 | 발광 소자 |
US20180130751A1 (en) * | 2010-11-23 | 2018-05-10 | X-Celeprint Limited | Interconnection structures and methods for transfer-printed integrated circuit elements with improved interconnection alignment tolerance |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006313825A (ja) | 2005-05-09 | 2006-11-16 | Sony Corp | 表示装置および表示装置の製造方法 |
TWI523216B (zh) * | 2011-07-13 | 2016-02-21 | 晶元光電股份有限公司 | 發光元件 |
US10381335B2 (en) * | 2014-10-31 | 2019-08-13 | ehux, Inc. | Hybrid display using inorganic micro light emitting diodes (uLEDs) and organic LEDs (OLEDs) |
TWI641126B (zh) * | 2017-12-04 | 2018-11-11 | 友達光電股份有限公司 | 畫素結構 |
-
2019
- 2019-12-27 KR KR1020190176217A patent/KR20210083680A/ko not_active Application Discontinuation
-
2020
- 2020-09-02 WO PCT/KR2020/011761 patent/WO2021132842A1/ko unknown
- 2020-09-02 EP EP20907800.5A patent/EP4084079A4/en active Pending
- 2020-09-02 US US17/421,684 patent/US11990458B2/en active Active
- 2020-09-02 CN CN202080073655.5A patent/CN114616673A/zh active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20060240578A1 (en) * | 2001-06-12 | 2006-10-26 | Sony Corporation | Device mounting substrate and method of repairing defective device |
US20140167611A1 (en) * | 2010-01-04 | 2014-06-19 | Michael A. Tischler | Light-emitting element repair in array-based lighting devices |
US20180130751A1 (en) * | 2010-11-23 | 2018-05-10 | X-Celeprint Limited | Interconnection structures and methods for transfer-printed integrated circuit elements with improved interconnection alignment tolerance |
JP2013235148A (ja) * | 2012-05-09 | 2013-11-21 | Japan Display Inc | 表示装置 |
KR20160028436A (ko) * | 2016-02-26 | 2016-03-11 | 에피스타 코포레이션 | 발광 소자 |
Non-Patent Citations (1)
Title |
---|
See also references of EP4084079A4 |
Also Published As
Publication number | Publication date |
---|---|
EP4084079A4 (en) | 2024-01-10 |
KR20210083680A (ko) | 2021-07-07 |
US11990458B2 (en) | 2024-05-21 |
US20220320055A1 (en) | 2022-10-06 |
EP4084079A1 (en) | 2022-11-02 |
CN114616673A (zh) | 2022-06-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2021167149A1 (ko) | 반도체 발광소자를 이용한 디스플레이 장치 | |
WO2020009274A1 (ko) | 표시 장치 | |
WO2020022593A1 (ko) | 표시 장치 및 그 제조 방법 | |
WO2017142315A1 (ko) | 반도체 발광 소자를 이용한 디스플레이 장치 | |
WO2020111452A1 (ko) | 표시 장치 | |
WO2021241937A1 (ko) | 표시 장치 및 이의 제조 방법 | |
WO2020149517A1 (ko) | 표시 장치 | |
WO2020004713A1 (ko) | 표시 장치 | |
WO2022035233A1 (ko) | 표시 장치 | |
WO2021132842A1 (ko) | Led 표시장치 | |
WO2021066287A1 (ko) | 표시 장치 및 이의 제조 방법 | |
WO2021132816A1 (ko) | 표시 장치의 제조 방법 | |
WO2022131811A1 (ko) | 표시 장치 및 이의 제조 방법 | |
WO2022050685A1 (ko) | 표시 장치 | |
WO2022071679A1 (ko) | 마이크로 led 및 이를 구비한 디스플레이 모듈 | |
WO2022031104A1 (ko) | 표시 장치 | |
WO2022005208A1 (ko) | 표시 장치 | |
WO2021125606A1 (ko) | Led 표시장치 | |
WO2022240097A1 (ko) | 표시 장치 | |
WO2022250396A1 (ko) | 표시 장치 및 이의 제조 방법 | |
WO2016195165A1 (ko) | 반도체 발광 소자를 이용한 디스플레이 장치 및 이의 제조방법 | |
WO2022265244A1 (ko) | 표시 장치 및 그 제조 방법 | |
WO2022139401A1 (ko) | 표시 장치 | |
WO2022149813A1 (ko) | 표시 장치 | |
WO2021206217A1 (ko) | 표시 장치 및 이의 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 20907800 Country of ref document: EP Kind code of ref document: A1 |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
ENP | Entry into the national phase |
Ref document number: 2020907800 Country of ref document: EP Effective date: 20220727 |