WO2021064795A1 - α-Ga2O3系半導体膜 - Google Patents

α-Ga2O3系半導体膜 Download PDF

Info

Publication number
WO2021064795A1
WO2021064795A1 PCT/JP2019/038518 JP2019038518W WO2021064795A1 WO 2021064795 A1 WO2021064795 A1 WO 2021064795A1 JP 2019038518 W JP2019038518 W JP 2019038518W WO 2021064795 A1 WO2021064795 A1 WO 2021064795A1
Authority
WO
WIPO (PCT)
Prior art keywords
film
semiconductor film
gas
raw material
measurement
Prior art date
Application number
PCT/JP2019/038518
Other languages
English (en)
French (fr)
Inventor
福井 宏史
守道 渡邊
吉川 潤
Original Assignee
日本碍子株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日本碍子株式会社 filed Critical 日本碍子株式会社
Priority to CN201980098097.5A priority Critical patent/CN114423883B/zh
Priority to PCT/JP2019/038518 priority patent/WO2021064795A1/ja
Priority to JP2021550754A priority patent/JP7290740B2/ja
Publication of WO2021064795A1 publication Critical patent/WO2021064795A1/ja
Priority to US17/653,146 priority patent/US20220238645A1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02565Oxide semiconducting materials not being Group 12/16 materials, e.g. ternary compounds
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/40Oxides
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/448Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for generating reactive gas streams, e.g. by evaporation or sublimation of precursor materials
    • C23C16/4481Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for generating reactive gas streams, e.g. by evaporation or sublimation of precursor materials by evaporation using carrier gas in contact with the source material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02414Oxide semiconducting materials not being Group 12/16 materials, e.g. ternary compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/0242Crystalline insulating materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/02428Structure
    • H01L21/0243Surface structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02623Liquid deposition
    • H01L21/02628Liquid deposition using solutions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/04Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
    • H01L29/045Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes by their particular orientation of crystalline planes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/04Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/24Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only semiconductor materials not provided for in groups H01L29/16, H01L29/18, H01L29/20, H01L29/22
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66969Multistep manufacturing processes of devices having semiconductor bodies not comprising group 14 or group 13/15 materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/872Schottky diodes

Definitions

  • the present invention relates to an ⁇ -Ga 2 O 3 system semiconductor film.
  • gallium oxide (Ga 2 O 3 ) has been attracting attention as a material for semiconductors.
  • Gallium oxide is known to have five crystal forms of ⁇ , ⁇ , ⁇ , ⁇ and ⁇ . Among them, ⁇ -Ga 2 O 3 has a very large bandgap of 5.3 eV and power. It is expected as a material for semiconductors.
  • ⁇ -Ga 2 O 3 has a forward stable phase, a single crystal substrate has not been put into practical use, and it is generally formed by heteroepitaxial growth on a sapphire substrate.
  • Patent Document 1 discloses a semiconductor device including a base substrate having a corundum-type crystal structure, a semiconductor layer having a corundum-type crystal structure, and an insulating film having a corundum-type crystal structure, and a sapphire substrate.
  • An example in which an ⁇ -Ga 2 O 3 film is formed as a semiconductor layer is described above.
  • Patent Document 2 describes an n-type semiconductor layer containing a crystalline oxide semiconductor having a corundum structure as a main component, a p-type semiconductor layer containing an inorganic compound having a hexagonal crystal structure as a main component, and an electrode.
  • a semiconductor device comprising the above is disclosed.
  • an ⁇ -Ga 2 O 3 film having a corundum structure which is a semi-stable phase as an n-type semiconductor layer is formed on a c-plane sapphire substrate, and a hexagonal crystal structure is used as a p-type semiconductor layer. It is disclosed that a diode is produced by forming an ⁇ -Rh 2 O 3 film having.
  • Patent Document 3 discloses that an ⁇ -Ga 2 O 3 film having few cracks is produced.
  • Patent Document 4 discloses that an ⁇ -Ga 2 O 3 film having reduced cracks is produced by including voids when the epitaxial film is formed.
  • Patent Document 5 shows the results (graph showing the relationship between wavelength and emission intensity) when cross-sectional CL intensity mapping of an ⁇ -Ga 2 O 3 film was performed using a cathodoluminescence (CL) spectroscope. There is.
  • the present invention has been made to solve such a problem, and an object of the present invention is to provide a novel ⁇ -Ga 2 O 3 system semiconductor film.
  • the maximum emission intensity A in the wavelength range of 250 nm or more and 365 nm or less is obtained at each measurement point where the intensity mapping of the plane CL is measured, and the maximum emission intensity A of all the measurement points is obtained.
  • the semiconductor film has a measurement point where the maximum emission intensity A is 0.6 times or less of X.
  • the measurement point at which the above-mentioned maximum emission intensity A is 0.6 times or less of X is referred to as a dark spot.
  • This ⁇ -Ga 2 O 3 system semiconductor film is a novel one that has not been known so far, and is a semiconductor film having few cracks.
  • FIG. 1A and 1B are explanatory views of the laminated structure 10, FIG. 1A is a plan view, and FIG. 1B is a cross-sectional view taken along the line AA.
  • the laminated structure 10 is a plate-shaped member, and has a semiconductor film 14 on a base substrate 12.
  • the plan view figure when the laminated structure 10 is viewed in a plan view is circular in the present embodiment.
  • the "circular shape" does not have to be a perfect circular shape, and may be a substantially circular shape that can be generally recognized as a circular shape. For example, a part of the circle may be cut out for the purpose of specifying the crystal orientation or for other purposes.
  • the plan view figure of the laminated structure 10 is not limited to a circle, and may be, for example, a polygon (a quadrangle such as a square or a rectangle, a pentagon, a hexagon, or the like).
  • the base substrate 12 preferably has a layer of an oxide ( ⁇ -Cr 2 O 3 , ⁇ -Fe 2 O 3, etc.) whose lattice constant is closer to ⁇ -Ga 2 O 3 than sapphire, and ⁇ -Cr 2 Those provided with a single crystal layer of O 3 or ⁇ -Cr 2 O 3 system solid solution are more preferable.
  • ⁇ -Cr 2 O 3 ⁇ -Fe 2 O 3, etc.
  • the semiconductor film 14 is a semiconductor film having a corundum-type crystal structure composed of an ⁇ -Ga 2 O 3 or ⁇ -Ga 2 O 3 system solid solution, that is, an ⁇ -Ga 2 O 3 system semiconductor film.
  • ⁇ -Ga 2 O 3 belongs to a trigonal crystal group and has a corundum-type crystal structure.
  • the ⁇ -Ga 2 O 3 system solid solution is a solid solution of other components in ⁇ -Ga 2 O 3 , and the corundum type crystal structure is maintained. Examples of other components include Al 2 O 3 , In 2 O 3 , Cr 2 O 3 , Fe 2 O 3 , Rh 2 O 3 , V 2 O 3 , and Ti 2 O 3 .
  • the maximum emission intensity A in the wavelength range of 250 nm or more and 365 nm or less is obtained at each measurement point where the intensity mapping of the plane CL is measured, and the average value X of the top 5% of the maximum emission intensity A of all the measurement points is obtained.
  • the semiconductor film 14 contains a dark spot.
  • Such a semiconductor film 14 has few cracks.
  • the physical meaning of the dark part of the plane CL mapping image detected as a dark spot in the ⁇ -Ga 2 O 3 system semiconductor film has not been clarified, and the reason why the effect of suppressing cracks can be obtained is also unknown.
  • a film in which ⁇ -Ga 2 O 3 is directly formed on sapphire contains a large amount of blade-shaped dislocations and spiral dislocations, but dark spots are detected in CL mapping images in the wavelength range of 250 nm or more and 365 nm or less. Not done. Therefore, it is shown that the dark spots defined by the present application are not due to the above-mentioned dislocations. Therefore, there are crystal defects that are not attributed to blade-shaped dislocations, spiral dislocations, mixed dislocations, etc., and it is assumed that these defects are the cause of dark spots. It is presumed that the presence of this defect relaxes the stress generated during film formation and suppresses cracks in the semiconductor film.
  • R is preferably small, preferably 0.600 or less, and even more preferably 0.200 or less.
  • dark spots are considered to be defects that are not attributed to dislocations, but if the amount is too large, it also affects the electrical characteristics.
  • R is desirable that R is large, preferably 0.005 or more, and even more preferably 0.050 or more. Therefore, in order to achieve both leakage current suppression and cracking when used in a Schottky barrier diode, R is preferably 0.005 or more and 0.600 or less, and more preferably 0.050 or more and 0.200 or less.
  • the measurement conditions for the intensity mapping of the plane CL are as follows.
  • the unit of emission intensity obtained by this intensity mapping measurement is a. u. (Arbitrary unit).
  • -Measurement range 5 ⁇ m x 5 ⁇ m on the plane (surface) of the semiconductor film 14, 20 fields of view-Acceleration voltage: 10 kV ⁇
  • Measurement temperature Room temperature ⁇
  • Diffraction grating of spectroscope 100 gr / mm
  • Blaze wavelength 450 nm -Number of CL image pixels: 51 x 51 2601
  • the CL intensity is measured by dividing the area of a 5 ⁇ m ⁇ 5 ⁇ m square into 2601 areas. One measurement point is calculated to be an area of about 98 nm ⁇ about 98 nm).
  • the area of the film surface of the semiconductor film 14 substantially coincides with the area of the underlying substrate 12.
  • the area of the film surface of the semiconductor film 14 is preferably 20 cm 2 or more, more preferably 70 cm 2 or more, and further preferably 170 cm 2 or more. By increasing the area of the semiconductor film 14 in this way, it is possible to obtain a large number of semiconductor elements from one semiconductor film 14, and it is possible to reduce the manufacturing cost.
  • the upper limit of the size of the semiconductor film 14 is not particularly limited, but is typically 700 cm 2 or less on one side.
  • the average film thickness of the semiconductor film 14 is preferably 3 ⁇ m or more, more preferably 5 ⁇ m or more, still more preferably 8 ⁇ m or more.
  • the semiconductor film 14 can contain a Group 14 element as a dopant at a ratio of 1.0 ⁇ 10 16 to 1.0 ⁇ 10 21 / cm 3.
  • the Group 14 elements are the Group 14 elements according to the periodic table formulated by the IUPAC (International Union of Pure and Applied Chemistry). Specifically, carbon (C), silicon (Si), germanium (Ge), and so on. It is either tin (Sn) or lead (Pb).
  • the amount of the dopant can be appropriately changed according to the desired characteristics, but is preferably 1.0 ⁇ 10 16 to 1.0 ⁇ 10 21 / cm 3 , and more preferably 1.0 ⁇ 10 17 to 1.0. ⁇ 10 19 / cm 3 . It is preferable that these dopants are uniformly distributed in the film, and the dopant concentrations on the front surface and the back surface of the semiconductor film 14 are about the same.
  • the semiconductor film 14 is preferably an alignment film oriented in a specific plane orientation.
  • the orientation of the semiconductor film 14 can be examined by a known method, and can be examined, for example, by performing reverse pole map orientation mapping using an electron backscatter diffraction device (EBSD).
  • EBSD electron backscatter diffraction device
  • the semiconductor film may be c-axis oriented, or may be c-axis oriented and also oriented in the in-plane direction.
  • the method for producing the semiconductor film 14 includes (a) a step of obtaining the laminated structure 10 and (b) a step of peeling the semiconductor film 14 from the base substrate 12.
  • the laminated structure 10 is a base of an oxide ( ⁇ -Cr 2 O 3 , ⁇ -Fe 2 O 3, etc.) whose lattice constant is closer to ⁇ -Ga 2 O 3 than sapphire. It is obtained by forming a semiconductor film 14 on the substrate 12.
  • the base substrate 12 include a Cr 2 O 3 single crystal substrate.
  • the film forming method is not particularly limited, and a known method can be adopted. As the film forming method, mist CVD, HVPE, MBE, MOCVD, sputtering, and hydrothermal method are preferable, mist CVD and HVPE are more preferable, and mist CVD is further preferable.
  • FIG. 2 is a schematic cross-sectional view showing the configuration of the mist CVD apparatus 40.
  • the mist CVD apparatus 40 includes a susceptor 50 on which the base substrate 12 is placed, a dilution gas source 42a, a carrier gas source 42b, and a flow rate control valve 43a for adjusting the flow rate of the dilution gas sent out from the dilution gas source 42a.
  • the flow control valve 43b for adjusting the flow rate of the carrier gas sent out from the carrier gas source 42b, the mist generation source 44 containing the raw material solution 44a, the container 45 containing the water 45a, and the bottom surface of the container 45.
  • the quartz tube 47 serving as a film forming chamber
  • a heater 48 installed around the quartz tube 47
  • an exhaust port 51 The susceptor 50 is made of quartz, and the surface on which the base substrate 12 is placed is inclined from the horizontal plane.
  • the raw material solution 44a used in the mist CVD method is not limited as long as it is a solution that can obtain an ⁇ -Ga 2 O 3 system semiconductor film, and is, for example, an organic metal complex of Ga, a halide of Ga, and a halide of Ga.
  • examples thereof include those in which one or more of organic metal complexes of Ga and a metal forming a solid solution are dissolved in a solvent.
  • organometallic complexes include acetylacetonate complexes
  • examples of halides include GaCl 3 and GaBr 3 .
  • the halide may be directly dissolved in the solvent or hydrogen halide in water.
  • the halide may be dissolved in a solution to which an acid (for example, hydrochloric acid) is added, or metal Ga may be dissolved in a solution of water and a hydrohalic acid.
  • an acid for example, hydrochloric acid
  • metal Ga may be dissolved in a solution of water and a hydrohalic acid.
  • a solution containing these components may be added to the raw material solution.
  • an additive such as hydrohalic acid may be added to the raw material solution. Water, alcohol, or the like can be used as the solvent.
  • the obtained raw material solution 44a is atomized to generate mist 44b.
  • a preferred example of the atomization method is a method of vibrating the raw material solution 44a using the ultrasonic vibrator 46.
  • the obtained mist 44b is conveyed to the film forming chamber using a carrier gas.
  • the carrier gas is not particularly limited, but one or more kinds of an inert gas such as oxygen, ozone and nitrogen, and a reducing gas such as hydrogen can be used.
  • the film forming chamber (quartz tube 47) is provided with a base substrate 12.
  • the mist 44b conveyed to the film forming chamber is thermally decomposed and chemically reacted there to form a film on the substrate 12.
  • the reaction temperature varies depending on the type of the raw material solution, but is preferably 300 to 800 ° C, more preferably 350 to 700 ° C.
  • the atmosphere in the film forming chamber is not particularly limited as long as a desired semiconductor film can be obtained, and may be an oxygen gas atmosphere, an inert gas atmosphere, a vacuum or a reducing atmosphere, but an air atmosphere is preferable.
  • a droplet of the raw material solution 44a may be used in place of or in addition to the mist 44b.
  • FIG. 3 is a schematic cross-sectional view showing the configuration of the vapor deposition apparatus 60 using HVPE.
  • the vapor phase growth apparatus 60 includes a reaction vessel 62 and a heater 64.
  • the reaction vessel 62 is a vessel made of a material (for example, quartz) that does not react with various raw materials and products.
  • a carrier gas supply pipe 66, an oxidation gas supply pipe 68, and a raw material supply pipe 70 are attached to one side surface of the pair of side surfaces of the reaction vessel 62 facing each other, and an exhaust pipe 74 is attached to the other side surface.
  • the carrier gas supply pipe 66 supplies a carrier gas (for example, nitrogen, a rare gas, etc.) into the reaction vessel 62.
  • the oxidation gas supply pipe 68 supplies oxygen gas as an oxidation gas into the reaction vessel 62. In addition to oxygen, water vapor, nitrous oxide, or the like may be supplied as the oxidation gas.
  • halogen gas for example, chlorine gas
  • hydrogen halide gas for example, hydrogen chloride gas
  • the raw material supply pipe 70 supplies gallium halide gas as a raw material gas into the reaction vessel 62.
  • the halogen gas or the hydrogen halide gas may be supplied together with a carrier gas such as nitrogen or a rare gas.
  • a susceptor 76 for detachably holding the base substrate 12 is provided downstream of the supply pipes 66, 68, 70 in the reaction vessel 62.
  • the exhaust pipe 74 discharges the unreacted gas in the reaction vessel 62.
  • a vacuum pump may be connected to the exhaust pipe 74, and the degree of vacuum in the reaction vessel 62 may be adjusted by the vacuum pump. Thereby, the gas phase reaction can be suppressed and the growth rate distribution can be improved.
  • the heater 64 is arranged so as to surround the reaction vessel 62.
  • As the heater 64 for example, a resistance heating type heater or the like can be adopted.
  • the oxygen gas supplied from the oxidation gas supply pipe 68 and the raw material gas (gallium halide gas) supplied from the raw material supply pipe 70 react with each other to form a semiconductor film 14 (gallium halide gas) on the base substrate 12.
  • ⁇ -Ga 2 O 3 film is formed.
  • the film formation temperature is not particularly limited, and may be appropriately set in the range of, for example, 300 ° C. or higher and 800 ° C. or lower.
  • the partial pressure of the oxygen gas or the raw material gas is not particularly limited.
  • the partial pressure of the raw material gas may be in the range of 0.05 kPa or more and 10 kPa or less, and the partial pressure of the oxygen gas is 0.25 kPa or more and 50 kPa or less. It may be a range.
  • the growth time may be appropriately set according to the design value of the film thickness of the semiconductor film 14. As a result, the laminated structure 10 is obtained.
  • Step of peeling the semiconductor film 14 from the base substrate 12 The method of peeling the semiconductor film 14 from the base substrate 12 of the laminated structure 10 at room temperature obtained as described above from the base substrate 12 is particularly limited. A known method can be used instead of the one. Examples of the peeling method include a method of peeling by applying a mechanical impact, a method of peeling by applying heat and utilizing thermal stress, and a method of peeling by applying vibration such as ultrasonic waves. By peeling, the semiconductor film 14 can be obtained as a self-supporting film. Alternatively, the semiconductor film 14 can be reprinted on another support substrate.
  • the ⁇ -Ga 2 O 3 system semiconductor film of the present embodiment described above is a novel one that has not been known so far, and since high dielectric breakdown electric field characteristics can be obtained, device characteristics can be improved. For example, it is possible to suppress a leakage current when this ⁇ -Ga 2 O 3 system semiconductor film is used as a Schottky barrier diode.
  • Example 1 The ⁇ -Ga 2 O 3 film (semiconductor film) was formed by the following method using the mist CVD apparatus 40 shown in FIG.
  • the base substrate 12 a commercially available Cr 2 O 3 single crystal (8 mm ⁇ 8 mm, thickness 0.5 mm, c-plane, no off-angle, hereinafter referred to as Cr 2 O 3 substrate) was used.
  • the obtained raw material solution 44a was housed in the mist generation source 44 of the mist CVD apparatus 40 of FIG.
  • the Cr 2 O 3 substrate was placed on the susceptor 50 as the base substrate 12, and the heater 48 was operated to raise the temperature inside the quartz tube 47 to 580 ° C.
  • the flow control valves 43a and 43b are opened to supply the diluted gas and the carrier gas into the quartz tube 47 from the diluted gas source 42a and the carrier gas source 42b, and the atmosphere of the quartz tube 47 is sufficiently filled with the diluted gas and the carrier gas.
  • the flow rate of the diluting gas was adjusted to 0.5 L / min
  • the flow rate of the carrier gas was adjusted to 1 L / min. Nitrogen gas was used as the diluting gas and the carrier gas.
  • FIG. 4 shows a mapping image in which the emission intensities of wavelengths of 277 nm to 361 nm are integrated when the plane CL intensity mapping is measured. Further, the maximum emission intensity A in the wavelength range of 250 nm or more and 365 nm or less was obtained at each measurement point where the plane CL intensity mapping was measured, and the average value X of the top 5% of the maximum emission intensity A of all the measurement points was obtained. Then, a measurement point having a maximum emission intensity A of 0.6 times or less of X was set as a dark spot.
  • FIG. 5 shows an example of the CL spectrum of the measurement points in the top 5% of the maximum emission intensity A of all the measurement points. Further, an example of the CL spectrum of the dark spot is shown in FIG.
  • a Ti electrode (ohmic electrode) was formed in the exposed region of the n + layer, while a Pt electrode (Schottky electrode) was formed on the n ⁇ layer. In this way, a horizontal Schottky barrier diode was produced. When a predetermined voltage was applied to the manufactured Schottky barrier diode in the opposite direction, almost no leakage current flowed, showing good device characteristics.
  • the Schottky barrier diode is in the form of a horizontal device in order to easily evaluate the device characteristics, but a vertical device manufactured by removing the base substrate 12 also has the form of the horizontal device. It shows the same tendency as the horizontal device.
  • Example 2 The ⁇ -Ga 2 O 3 film was formed by the same method as in Example 1 except that the temperature inside the quartz tube 47 at the time of forming the ⁇ -Ga 2 O 3 film by the mist CVD method was set to 430 ° C., and various evaluations were performed. Carried out. The ratio R was 0.192. The entire film surface was observed in the same manner as in Example 1, but no cracks were observed. When a predetermined voltage was applied to the Schottky barrier diode produced by the same method as in Example 1, almost no leakage current flowed as in Example 1, and good device characteristics were exhibited.
  • Example 3 As a base substrate for film formation, the surface of a commercially available Cr 2 O 3 single crystal (8 mm ⁇ 8 mm, thickness 0.5 mm, c-plane, no off-angle) is ground to set the surface roughness Ra to 50 nm, and the mist CVD method is used. ⁇ -Ga 2 O 3 except that the temperature in the quartz tube 47 at the time of film formation was set to 430 ° C. to form a ⁇ -Ga 2 O 3 film in the same manner as in example 1, were carried out various evaluations. The ratio R was 0.583. The entire film surface was observed in the same manner as in Example 1, but no cracks were observed. When a predetermined voltage was applied to the Schottky barrier diode produced by the same method as in Example 1, a slightly larger leakage current than in Example 1 flowed.
  • Example 4 The surface of a commercially available Cr 2 O 3 single crystal (8 mm ⁇ 8 mm, thickness 0.5 mm, c-plane, no off-angle) was ground as a base substrate for film formation to a surface roughness Ra of 170 nm, which was determined by the mist CVD method.
  • ⁇ -Ga 2 O 3 except that the temperature in the quartz tube 47 at the time of film formation was set to 390 ° C. to form a ⁇ -Ga 2 O 3 film in the same manner as in example 1, were carried out various evaluations.
  • the ratio R was 0.692.
  • the entire film surface was observed in the same manner as in Example 1, but no cracks were observed.
  • a predetermined voltage was applied to the Schottky barrier diode produced by the same method as in Example 1, a larger leakage current than in Example 3 flowed.
  • Example 5 In the formation of the ⁇ -Ga 2 O 3 film by the mist CVD method, gallium acetylacetonate was set to 0.07 mol / L, the flow rate of the diluted gas was set to 0.4 L / min, and the flow rate of the carrier gas was set to 0.8 L / min.
  • An ⁇ -Ga 2 O 3 film was formed in the same manner as in Example 1 except that the temperature inside the quartz tube 47 was set to 615 ° C. and the film formation time was set to 60 minutes, and various evaluations were carried out. did. The ratio R was 0.008. When the entire film surface was observed by the same method as in Example 1, a slight amount of cracks was observed. When a predetermined voltage was applied to the Schottky barrier diode produced by the same method as in Example 1, almost no leakage current flowed as in Example 1, and good device characteristics were exhibited.
  • FIG. 7 shows a mapping image in which the emission intensities of wavelengths of 277 nm to 361 nm are integrated when the plane CL intensity mapping is measured.
  • the ratio R was 0.000.
  • the contrast of the mapping image is adjusted in order to emphasize the difference in emission intensity within the CL measurement range.
  • FIG. 7 looks brighter than FIG. 4, but the actual emission intensity is smaller than that of Example 1.
  • the entire film surface was observed by the same method as in Example 1, a large number of cracks were observed.
  • a predetermined voltage was applied in the opposite direction to the Schottky barrier diode produced by the same method as in Example 1 and in the same manner as in Example 1, a significantly larger leakage current than in Example 4 flowed.
  • the obtained raw material solution 44a was housed in the mist generation source 44 of the mist CVD apparatus 40 of FIG.
  • the sapphire substrate was placed on the susceptor 50 as the base substrate 12, and the heater 48 was operated to raise the temperature inside the quartz tube 47 to 420 ° C.
  • the flow control valves 43a and 43b are opened to supply the diluted gas and the carrier gas into the quartz tube 47 from the diluted gas source 42a and the carrier gas source 42b, and the atmosphere of the quartz tube 47 is sufficiently filled with the diluted gas and the carrier gas.
  • the flow rate of the diluting gas was adjusted to 2.2 L / min
  • the flow rate of the carrier gas was adjusted to 4.8 L / min. Nitrogen gas was used as the diluting gas and the carrier gas.
  • Table 1 summarizes the results of Examples 1 to 5 and Comparative Examples 1 and 2.
  • the present invention can be used, for example, as a material for power semiconductors.
  • mist CVD device 42a diluted gas source, 42b carrier gas source, 43a flow control valve, 43b flow control valve, 44 mist source, 44a raw material solution, 44b mist, 45 container, 45a water, 46 ultrasonic transducer, 47 quartz tube, 48 heater, 50 susceptor, 51 exhaust port, 60 gas phase growth device, 62 reaction vessel, 64 heater, 66 carrier gas supply tube, 68 oxide gas supply tube , 70 raw material supply pipe, 72 storage part, 74 exhaust pipe, 76 susceptor.

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Materials Engineering (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Organic Chemistry (AREA)
  • Metallurgy (AREA)
  • Mechanical Engineering (AREA)
  • General Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Ceramic Engineering (AREA)
  • Inorganic Chemistry (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)
  • Chemical Vapour Deposition (AREA)

Abstract

本発明のα-Ga23系半導体膜は、平面カソードルミネッセンスの強度マッピングを測定した各測定点において波長250nm以上365nm以下の範囲での最大発光強度Aを求め、全測定点の最大発光強度Aの上位5%の平均値Xを求めたとき、最大発光強度AがXの0.6倍以下の測定点(ダークスポット)が存在するものである。

Description

α-Ga2O3系半導体膜
 本発明は、α-Ga23系半導体膜に関する。
 近年、酸化ガリウム(Ga23)が半導体用材料として着目されている。酸化ガリウムはα、β、γ、δ及びεの5つの結晶形を有することが知られているが、この中で、α-Ga23はバンドギャップが5.3eVと非常に大きく、パワー半導体用材料として期待を集めている。しかしながら、α-Ga23は順安定相であるため、単結晶基板が実用化されておらず、サファイア基板へのヘテロエピタキシャル成長で形成されるのが一般的である。
 例えば、特許文献1には、コランダム型結晶構造を有する下地基板と、コランダム型結晶構造を有する半導体層と、コランダム型結晶構造を有する絶縁膜とを備えた半導体装置が開示されており、サファイア基板上に、半導体層としてα-Ga23膜を成膜した例が記載されている。また、特許文献2には、コランダム構造を有する結晶性酸化物半導体を主成分として含むn型半導体層と、六方晶の結晶構造を有する無機化合物を主成分とするp型半導体層と、電極とを備えた半導体装置が開示されている。この特許文献2の実施例には、c面サファイア基板上に、n型半導体層として準安定相であるコランダム構造を有するα-Ga23膜を、p型半導体層として六方晶の結晶構造を有するα-Rh23膜を形成して、ダイオードを作製することが開示されている。
 ところで、異種基板上にα-Ga23膜を結晶成長させる際に、クラックや結晶欠陥が生じるという問題がある。α-Ga23と異種コランダム材料との混晶であるInAlGaO系の半導体膜を成膜する際も、通常、異種基板上に結晶成長を行うため、エピタキシャル膜にクラックが入る等の問題が生じている。この問題に対処する技術として、特許文献3では、クラックの少ないα-Ga23膜を作製することが開示されている。また、特許文献4には、エピタキシャル膜の成膜時にボイドを含ませることにより、クラックが低減されたα-Ga23膜を作製することが開示されている。特許文献5には、カソードルミネッセンス(CL)分光装置を用いてα-Ga23膜の断面CL強度マッピングを実施したときの結果(波長と発光強度との関係を示すグラフ)が示されている。
特開2014-72533号公報 特開2016-25256号公報 特開2016-100592号公報 特開2016-100593号公報 特開2016-155963号公報
 このように種々のα-Ga23膜が作製されているものの、これまでとは異なる有用なα-Ga23系半導体膜の開発が望まれていた。
 本発明はこのような課題を解決するためになされたものであり、新規なα-Ga23系半導体膜を提供することを主目的とする。
 本発明のα-Ga23系半導体膜は、平面CLの強度マッピングを測定した各測定点において波長250nm以上365nm以下の範囲での最大発光強度Aを求め、全測定点の最大発光強度Aの上位5%の平均値Xを求めたとき、最大発光強度AがXの0.6倍以下の測定点が存在する半導体膜である。以下では上述した最大発光強度AがXの0.6倍以下となる測定点をダークスポットと呼称する。
 このα-Ga23系半導体膜は、これまでに知られていない新規なものであり、クラックが少ない半導体膜である。
積層構造体10の説明図であり、(a)は平面図、(b)はA-A断面図。 ミストCVD装置40の構成を示す模式断面図。 気相成長装置60の構成を示す模式断面図。 実施例1の平面CL強度マッピング像。 実施例1の、全測定点の最大発光強度Aが上位5%に入る測定点のCLスペクトルの一例を示すグラフ。 実施例1のダークスポットのCLスペクトルの一例を示すグラフ。 比較例1の平面CL強度マッピング像。
[積層構造体]
 図1は、積層構造体10の説明図であり、(a)は平面図、(b)はA-A断面図である。
 積層構造体10は、板状の部材であり、下地基板12上に半導体膜14を備えたものである。この積層構造体10を平面視したときの平面視図形は、本実施形態では円形である。「円形」とは、完全な円形状である必要はなく、全体として概ね円形と認識されうる略円形状であってもよい。例えば、円形の一部が結晶方位の特定又はその他の目的のために切り欠かれた形状であってもよい。また、積層構造体10の平面視図形は円形に限定されるものではなく、例えば多角形(正方形や長方形などの四角形のほか、五角形や六角形など)であってもよい。
 下地基板12は、格子定数がサファイアよりもα-Ga23に近い酸化物(α-Cr23やα-Fe23など)の層を備えたものが好ましく、α-Cr23又はα-Cr23系固溶体の単結晶層を備えたものがより好ましい。
 半導体膜14は、α-Ga23又はα-Ga23系固溶体からなるコランダム型結晶構造を有するもの、すなわちα-Ga23系半導体膜である。α-Ga23は、三方晶系の結晶群に属し、コランダム型結晶構造をとる。また、α-Ga23系固溶体は、α-Ga23に他の成分が固溶したものであり、コランダム型結晶構造が維持されている。他の成分としては、例えば、Al23、In23、Cr23、Fe23、Rh23、V23、Ti23などが挙げられる。
 半導体膜14は、平面CLの強度マッピングを測定した各測定点において波長250nm以上365nm以下の範囲での最大発光強度Aを求め、全測定点の最大発光強度Aの上位5%の平均値Xを求め、最大発光強度AがXの0.6倍以下の測定点をダークスポットと定義したとき、半導体膜14中にダークスポットを含むものである。このような半導体膜14は、クラックが少ないものとなる。α-Ga23系半導体膜においてダークスポットとして検出される平面CLマッピング像の暗部の物理的な意味は解明されておらず、クラックを抑制する効果が得られる理由も不明である。例えばサファイア上に直接α-Ga23を成膜した膜には、多量の刃状転位、らせん転位が含まれているが、波長250nm以上365nm以下の範囲におけるCLマッピング像ではダークスポットは検出されない。このため、本願が規定するダークスポットは上述した転位によるものではないことが示される。このため、刃状転位、らせん転位、混合転位などに帰属されない結晶欠陥のようなものが存在し、その欠陥がダークスポットの原因とも想定される。この欠陥の存在によって成膜時に生じる応力が緩和され、半導体膜のクラックが抑制されると推定される。
 また、半導体膜14中のダークスポットの個数を全測定点の個数で除した割合Rとしたとき、電気特性、例えば半導体膜14をショットキーバリアダイオードに利用したときのリーク電流を抑制する観点では、Rは小さい方が好ましく、0.600以下が好ましく、0.200以下が更に好ましい。上述したとおり、ダークスポットは転位には帰属されない欠陥と考えられるが、その量が多すぎると電気特性にも影響する。一方、半導体膜のクラックを抑制する観点ではRは大きい方が望ましく、0.005以上が好ましく、0.050以上が更に好ましい。このため、ショットキーバリアダイオードに利用したときのリーク電流抑制とクラックを両立するには、Rは0.005以上0.600以下が好ましく、0.050以上0.200以下が更に好ましい。
 平面CLの強度マッピングの測定条件は以下のとおりである。なお、この強度マッピング測定で得られる発光強度の単位はa.u.(任意単位)である。
・測定範囲:半導体膜14の平面(表面)の5μm×5μm、20視野
・加速電圧:10kV
・測定温度:室温
・分光器の回折格子:100gr/mm、ブレーズ波長450nm
・CL像画素数:51×51=2601
(5μm×5μmの正方形の範囲を2601箇所の領域に分けてCLの強度を測定。1つの測定点は計算上、約98nm×約98nmの領域となる)
 半導体膜14の膜表面の面積は、下地基板12の面積と実質的に一致している。半導体膜14の膜表面の面積は、好ましくは20cm2以上、より好ましくは70cm2以上、さらに好ましくは170cm2以上である。このように半導体膜14を大面積化することにより、一枚の半導体膜14から半導体素子を多数個取りすることが可能となり、製造コストの低減化を図ることができる。半導体膜14の大きさの上限は特に限定されるものではないが、典型的には、片面700cm2以下である。半導体膜14の平均膜厚は、好ましくは3μm以上、より好ましくは5μm以上、さらに好ましくは8μm以上である。
 半導体膜14は、ドーパントとして14族元素を1.0×1016~1.0×1021/cm3の割合で含むことができる。ここで、14族元素はIUPAC(国際純正・応用化学連合)が策定した周期表による14族元素のことであり、具体的には、炭素(C)、珪素(Si)、ゲルマニウム(Ge)、錫(Sn)及び鉛(Pb)のいずれかの元素である。ドーパント量は所望の特性に合わせて適宜変更することができるが、好ましくは、1.0×1016~1.0×1021/cm3、より好ましくは1.0×1017~1.0×1019/cm3である。これらのドーパントは膜中に均一に分布し、半導体膜14の表面と裏面のドーパント濃度は同程度であることが好ましい。
 さらに、半導体膜14は、特定の面方位に配向した配向膜であるのが好ましい。半導体膜14の配向性は公知の方法で調べることができるが、例えば、電子線後方散乱回折装置(EBSD)を用いて、逆極点図方位マッピングを行うことで、調べることができる。例えば、半導体膜は、c軸配向していてもよいし、c軸配向すると共に面内方向にも配向していてもよい。
[半導体膜の製法]
 半導体膜14の製法には、(a)積層構造体10を得る工程と、(b)半導体膜14を下地基板12から剥離する工程とが含まれる。
(a)積層構造体10を得る工程
 積層構造体10は、格子定数がサファイアよりもα-Ga23に近い酸化物(α-Cr23やα-Fe23など)の下地基板12上に、半導体膜14を成膜することにより得られる。下地基板12としては、例えばCr23単結晶基板が挙げられる。成膜方法は、特に限定されるものではなく、公知の手法が採用可能である。成膜方法としては、ミストCVD、HVPE、MBE、MOCVD、スパッタリング、水熱法が好ましく、ミストCVD、HVPEがより好ましく、ミストCVDが更に好ましい。
 図2は、ミストCVD装置40の構成を示す模式断面図である。ミストCVD装置40は、下地基板12を載置するサセプタ50と、希釈ガス源42aと、キャリアガス源42bと、希釈ガス源42aから送り出される希釈ガスの流量を調節するための流量調節弁43aと、キャリアガス源42bから送り出されるキャリアガスの流量を調節するための流量調節弁43bと、原料溶液44aが収容されるミスト発生源44と、水45aが入れられる容器45と、容器45の底面に取り付けられた超音波振動子46と、成膜室となる石英管47と、石英管47の周辺部に設置されたヒーター48と、排気口51とを備えている。サセプタ50は石英からなり、下地基板12を載置する面が水平面から傾斜している。
 ミストCVD法に用いる原料溶液44aとしては、α-Ga23系半導体膜が得られる溶液であれば、限定されるものではないが、例えば、Gaの有機金属錯体、Gaのハロゲン化物、及びGaと固溶体を形成する金属との有機金属錯体のうちの1以上を溶媒に溶解させたものが挙げられる。有機金属錯体の例としては、アセチルアセトナート錯体、ハロゲン化物の例としてはGaCl3やGaBr3などが挙げられる。ハロゲン化物を原料として溶媒に溶解させる場合には、ハロゲン元素が原料溶液に含まれるが、溶液の調整を容易にするため、ハロゲン化物を直接溶媒に溶解させてもよいし、水にハロゲン化水素酸(例えば塩酸)などを加えた溶液にハロゲン化物を溶解させてもよいし、水とハロゲン化水素酸の溶液に金属Gaを溶解させて作製してもよい。また、ドーパントとして14族元素を含有するα-Ga23系半導体膜を成膜する場合や、InやAlの酸化物等を含むα-Ga23との混晶膜を成膜する場合は、原料溶液にこれらの成分を含む溶液を加えてもよい。さらに、有機金属錯体を原料として用いる場合においても、原料溶液にハロゲン化水素酸等の添加剤を加えてもよい。溶媒としては水やアルコール等を使用することができる。
 次に、得られた原料溶液44aを霧化してミスト44bを発生させる。霧化する方法の好ましい例としては、超音波振動子46を用いて原料溶液44aを振動させる手法が挙げられる。その後、得られたミスト44bを、キャリアガスを用いて成膜室に搬送する。キャリアガスは特に限定されるものではないが、酸素、オゾン、窒素等の不活性ガス、及び水素等の還元ガスの一種または二種以上を用いることができる。
 成膜室(石英管47)には下地基板12が備えられている。成膜室に搬送されたミスト44bは、そこで熱分解及び化学反応されて、下地基板12上に膜を形成する。反応温度は原料溶液の種類に応じて異なるが、好ましくは300~800℃、より好ましくは350~700℃である。また、成膜室内の雰囲気は、所望の半導体膜が得られる限り特に限定されるものではなく、酸素ガス雰囲気、不活性ガス雰囲気、真空又は還元雰囲気であってよいが、大気雰囲気が好ましい。なお、ミスト44bに代えて又は加えて、原料溶液44aの液滴を用いてもよい。
 図3は、HVPEを用いた気相成長装置60の構成を示す模式断面図である。気相成長装置60は、反応容器62と、ヒーター64とを備えている。
 反応容器62は、各種原料や生成物と反応しない材料(例えば石英)で作られた容器である。反応容器62の互いに対向する一対の側面のうちの一方の側面には、キャリアガス供給管66、酸化ガス供給管68及び原料供給管70が取り付けられ、他方の側面に排気管74が取り付けられている。キャリアガス供給管66は、キャリアガス(例えば窒素や希ガスなど)を反応容器62内に供給する。酸化ガス供給管68は、酸化ガスとして酸素ガスを反応容器62内に供給する。酸化ガスとして、酸素以外に水蒸気や一酸化二窒素などを供給してもよい。原料供給管70では、ガス供給源から供給されるハロゲンガス(例えば塩素ガス)又はハロゲン化水素ガス(例えば塩化水素ガス)と、原料供給管70の途中に設けられた収容部72内の金属ガリウムとが反応してハロゲン化ガリウムが生成する。そのため、原料供給管70は、原料ガスとしてハロゲン化ガリウムガスを反応容器62内に供給する。ハロゲンガス又はハロゲン化水素ガスは、窒素や希ガス等のキャリアガスと共に供給されるようにしてもよい。反応容器62内の各供給管66,68,70の下流には、下地基板12を着脱可能に保持するサセプタ76が設けられている。排気管74は、反応容器62内の未反応のガスを排出する。排気管74には、真空ポンプが接続されていてもよく、その真空ポンプにより反応容器62内の真空度を調整してもよい。これにより、気相反応を抑制したり成長速度分布を改善したりすることができる。
 ヒーター64は、反応容器62の周囲を取り囲むように配置されている。ヒーター64としては、例えば抵抗加熱式ヒーターなどを採用することができる。
 気相成長装置60を用いて本実施形態の積層構造体10を作製する場合について説明する。反応容器62内では、酸化ガス供給管68から供給される酸素ガスと、原料供給管70から供給される原料ガス(ハロゲン化ガリウムガス)とが反応して、下地基板12上に半導体膜14(α-Ga23膜)が形成される。成膜温度は、特に限定されるものではなく、例えば300℃以上800℃以下の範囲で適宜設定すればよい。酸素ガスや原料ガスの分圧は特に限定されるものではなく、例えば、原料ガスの分圧は0.05kPa以上10kPa以下の範囲としてもよく、酸素ガスの分圧は0.25kPa以上50kPa以下の範囲としてもよい。成長時間は、半導体膜14の膜厚の設計値に応じて適宜設定すればよい。これにより、積層構造体10が得られる。
(b)半導体膜14を下地基板12から剥離する工程
 上述のようにして得られた室温の積層構造体10の下地基板12から半導体膜14を下地基板12から剥離する方法は、特に限定されるものではなく、公知の方法を用いることができる。剥離方法としては、例えば、機械的衝撃を加えて剥離する方法、熱を加えて熱応力を利用して剥離する方法、超音波等の振動を加えて剥離する方法などが挙げられる。剥離によって、半導体膜14を自立膜として得ることができる。あるいは、半導体膜14を別の支持基板に転載することもできる。
 以上説明した本実施形態のα-Ga23系半導体膜は、これまでに知られていない新規なものであり、高い絶縁破壊電界特性が得られるため、デバイス特性を向上させることができる。例えば、このα-Ga23系半導体膜をショットキーバリアダイオードに利用したときのリーク電流を抑制することができる。
 なお、本発明は上述した実施形態に何ら限定されることはなく、本発明の技術的範囲に属する限り種々の態様で実施し得ることはいうまでもない。
 以下に、本発明の実施例について説明する。なお、以下の実施例は本発明を何ら限定するものではない。
[実施例1]
 図2に示すミストCVD装置40を用いて以下の方法でα-Ga23膜(半導体膜)の形成を行った。下地基板12としては、市販のCr23単結晶(8mm×8mm、厚さ0.5mm、c面、オフ角なし、以下Cr23基板と呼称)を使用した。
(1)ミストCVD法によるα-Ga23膜の形成
(1a)原料溶液の調整
 ガリウムアセチルアセトナート0.08mol/Lとなるように水溶液を調整した。この際、36%塩酸を体積比で1.5%を含有させた。得られた混合液に塩化スズ(II)二水和物(SnCl2・2H2O)を加え、ガリウムに対するスズの原子比が0.2となるように調整したものを、原料溶液44aとした。
(1b)成膜準備
 次に、得られた原料溶液44aを図2のミストCVD装置40のミスト発生源44内に収容した。Cr23基板を下地基板12としてサセプタ50上に設置させ、ヒーター48を作動させて石英管47内の温度を580℃にまで昇温させた。次に、流量調節弁43a、43bを開いて希釈ガス源42a、キャリアガス源42bから希釈ガス、キャリアガスを石英管47内に供給し、石英管47の雰囲気を希釈ガス、キャリアガスで十分に置換した後、希釈ガスの流量を0.5L/min、キャリアガスの流量を1L/minにそれぞれ調節した。希釈ガス、キャリアガスとしては、窒素ガスを用いた。
(1c)膜形成
 次に、超音波振動子46を2.4MHzで振動させ、その振動を、水45aを通じて原料溶液44aに伝播させることによって、原料溶液44aをミスト化させて、ミスト44bを生成した。このミスト44bが、希釈ガス、キャリアガスによって成膜室である石英管47内に導入され、石英管47内で反応して、下地基板12の表面でのCVD反応によって下地基板12上に結晶性α-Ga23半導体膜(半導体層)を積層した。成膜時間は40分とした。このようにして下地基板12上に半導体膜14を備えた積層構造体10を得た。
(2)半導体膜の評価
(2a)表面EDS
 得られた膜の成膜側の膜表面のEDS測定を実施した結果、Ga、Oのみが検出され、得られた膜はGa酸化物であることが分かった。
(2b)EBSD
 電子線後方散乱回折装置(EBSD)(オックスフォード・インストゥルメンツ社製Nordlys Nano)を取り付けたSEM(日立ハイテクノロジーズ社製、SU-5000)にてGa酸化物で構成される成膜側の膜表面の逆極点図方位マッピングを500μm×500μmの視野で実施した。このEBSD測定の諸条件は以下のとおりとした。
<EBSD測定条件>
・加速電圧:15kV
・スポット強度:70
・ワーキングディスタンス:22.5mm
・ステップサイズ:0.5μm
・試料傾斜角:70°
・測定プログラム:Aztec(version3.3)
 得られた逆極点図方位マッピングから、Ga酸化物膜は基板法線方向にc軸配向、面内も配向した二軸配向のコランダム型結晶構造を有することが分かった。これらより、α-Ga23からなる配向膜が形成されていることが示された。
(2c)平面CL強度マッピング測定
 得られた膜について、CL分光装置(分光器:堀場製作所製iHR-320、SEM:日本電子製ショットキーエミッション型SEM JSM-7100F/TTLS)にて平面CL強度マッピング測定を5μm×5μmの視野で20視野実施した。この平面CL強度マッピング測定の諸条件は以下の通りとした。
<平面CL強度マッピング測定条件>
・検出器:CCD(Jobin Yvon)
・分光器の回折格子:100gr/mm、ブレーズ波長450nm
・CL像画素数:51×51
・CLスペクトル積算時間:10ms×1
・測定温度:室温
・照射電流:4.8nA
・加速電圧:10kV
・W.D.:10.3mm
・SEM像画素数:250×250
 全CL像測定点から算出した、(ダークスポットの個数)/(全測定点の個数)の値(割合R)は0.053であった。図4に、平面CL強度マッピング測定した際の、波長277nm~361nmの発光強度を積算したマッピング像を示す。また、平面CL強度マッピングを測定した各測定点において波長250nm以上365nm以下の範囲での最大発光強度Aを求め、全測定点の最大発光強度Aの上位5%の平均値Xを求めた。そして、最大発光強度AがXの0.6倍以下の測定点をダークスポットとした。全測定点の最大発光強度Aの上位5%に入る測定点のCLスペクトルの一例を図5に示す。また、ダークスポットのCLスペクトルの一例を図6に示す。
(2d)半導体膜の外観評価
 得られた半導体膜の外観を工業用顕微鏡(ニコン製ECLIPSE LV150N)を用いて、接眼レンズを10倍、対物レンズを5倍とし、偏光・微分干渉モードにて膜表面全体を観察したが、クラックは認められなかった。
(3)デバイスの作製および評価
 上記(1c)で得られた積層構造体10の半導体膜14(8mm×8mm)の端部から2mm×8mmの領域をサファイア基板(図示せず)でマスキングした後、n-層を形成した。n-層の形成は、上記(1a)における原料溶液の作製でドーパント(具体的には塩化スズ(II))を添加しなかったこと及び成膜時間を20分間にしたこと以外は、上記(1)と同様にして行った。n-層の形成後、マスキングとしてのサファイア基板(図示せず)を取り外して、n+層を露出させた。n+層の露出領域にTi電極(オーミック電極)を形成する一方、n-層上にPt電極(ショットキー電極)を形成した。こうして、横型のショットキーバリアダイオードを作製した。作製したショットキーバリアダイオードについて、逆方向に所定の電圧を印加したところリーク電流はほとんど流れず、良好なデバイス特性を示した。
 なお、本実施例では、ショットキーバリアダイオードはデバイス特性を簡易的に評価するために横型デバイスの形態としているが、下地基板12を除去して作製する縦型のデバイスにおいても、本実施例の横型デバイスと同様の傾向を示す。
[実施例2]
 ミストCVD法によるα-Ga23膜形成時の石英管47内の温度を430℃としたこと以外は実施例1と同様の方法でα-Ga23膜を形成し、各種評価を実施した。割合Rは0.192であった。実施例1と同様の方法で膜表面全体を観察したが、クラックは認められなかった。実施例1と同様の方法で作製したショットキーバリアダイオードについて、逆方向に所定の電圧を印加したところ、実施例1と同様にリーク電流はほとんど流れず、良好なデバイス特性を示した。
[実施例3]
 成膜用下地基板として市販のCr23単結晶(8mm×8mm、厚さ0.5mm、c面、オフ角なし)の表面を研削して表面粗さRaを50nmとし、ミストCVD法によるα-Ga23膜形成時の石英管47内の温度を430℃としたこと以外は実施例1と同様の方法でα-Ga23膜を形成し、各種評価を実施した。割合Rは0.583であった。実施例1と同様の方法で膜表面全体を観察したが、クラックは認められなかった。実施例1と同様の方法で作製したショットキーバリアダイオードについて、逆方向に所定の電圧を印加したところ、実施例1よりわずかに大きなリーク電流が流れた。
[実施例4]
 成膜用下地基板として市販のCr23単結晶(8mm×8mm、厚さ0.5mm、c面、オフ角なし)の表面を研削して表面粗さRaを170nmとし、ミストCVD法によるα-Ga23膜形成時の石英管47内の温度を390℃としたこと以外は実施例1と同様の方法でα-Ga23膜を形成し、各種評価を実施した。割合Rは0.692であった。実施例1と同様の方法で膜表面全体を観察したが、クラックは認められなかった。実施例1と同様の方法で作製したショットキーバリアダイオードについて、逆方向に所定の電圧を印加したところ、実施例3より大きなリーク電流が流れた。
[実施例5]
 ミストCVD法によるα-Ga23膜形成において、ガリウムアセチルアセトナート0.07mol/Lとしたこと、希釈ガスの流量を0.4L/min、キャリアガスの流量を0.8L/minとしたこと、石英管47内の温度を615℃としたこと、及び成膜時間を60分としたこと以外は実施例1と同様の方法でα-Ga23膜を形成し、各種評価を実施した。割合Rは0.008であった。実施例1と同様の方法で膜表面全体を観察したところ、わずかな量のクラックが認められた。実施例1と同様の方法で作製したショットキーバリアダイオードについて、逆方向に所定の電圧を印加したところ、実施例1と同様にリーク電流はほとんど流れず、良好なデバイス特性を示した。
[比較例1]
 成膜用下地基板として直径5.08cm(2インチ)、厚み0.65mmのc面サファイア基板を用い、ミストCVD法によるα-Ga23膜形成時の石英管47内の温度を430℃としたこと以外は実施例1と同様の方法でα-Ga23膜を形成し、各種評価を実施した。図7に、平面CL強度マッピング測定した際の、波長277nm~361nmの発光強度を積算したマッピング像を示す。割合Rは0.000であった。図7ではCL測定範囲内での発光強度差を強調させるために、マッピング像のコントラストを調整している。そのため図7は図4より明るく見えるが、実際の発光強度は実施例1よりも小さい。実施例1と同様の方法で膜表面全体を観察したところ、多数のクラックが認められた。実施例1と同様の方法で実施例1と同様の方法で作製したショットキーバリアダイオードについて、逆方向に所定の電圧を印加したところ、実施例4より著しく大きなリーク電流が流れた。
[比較例2]
(1)α-Cr23膜の形成
 図2に示すミストCVD装置40を用いて以下の方法で、以下の方法でサファイア基板(直径50.8mm(2インチ)、厚さ0.43mm、c面、オフ角0.3°)表面にα-Cr23膜を形成した。
(1a)原料溶液の調整
 二クロム酸アンモニウム0.1mol/Lとなるように水溶液を調整し、原料溶液44aとした。
(1b)成膜準備
 次に、得られた原料溶液44aを図2のミストCVD装置40のミスト発生源44内に収容した。サファイア基板を下地基板12としてサセプタ50上に設置させ、ヒーター48を作動させて石英管47内の温度を420℃にまで昇温させた。次に、流量調節弁43a、43bを開いて希釈ガス源42a、キャリアガス源42bから希釈ガス、キャリアガスを石英管47内に供給し、石英管47の雰囲気を希釈ガス、キャリアガスで十分に置換した後、希釈ガスの流量を2.2L/min、キャリアガスの流量を4.8L/minにそれぞれ調節した。希釈ガス、キャリアガスとしては、窒素ガスを用いた。
(1c)膜形成
 次に、超音波振動子46を2.4MHzで振動させ、その振動を、水45aを通じて原料溶液44aに伝播させることによって、原料溶液44aをミスト化させて、ミスト44bを生成した。このミスト44bが、希釈ガス、キャリアガスによって成膜室である石英管47内に導入され、石英管47内で反応して、下地基板12の表面でのCVD反応によって下地基板12上に酸化物堆積膜を積層した。成膜時間は50分とした。このようにしてサファイア基板12上に酸化物堆積膜を備えた複合下地基板を得た。
(1d)表面EDX
 エネルギー分散型X線分析器(EDX)を用いて複合下地基板表面の組成分析を実施した。その結果、Cr、Oのみが検出され、酸化物堆積層はCr酸化物であることがわかった。
(1e)表面EBSD
 電子線後方散乱回折装置(EBSD)(オックスフォード・インストゥルメンツ社製Nordlys Nano)を取り付けたSEM(日立ハイテクノロジーズ社製、SU-5000)にてCr酸化物層で構成される基板表面の逆極点図方位マッピングを500μm×500μmの視野で実施した。このEBSD測定の諸条件は以下のとおりとした。
<EBSD測定条件>
・加速電圧:15kv
・スポット強度:70
・ワーキングディスタンス:22.5mm
・ステップサイズ:0.5μm
・試料傾斜角:70°
・測定プログラム: Aztec (version 3.3)
 得られた逆極点図方位マッピングから、Cr酸化物層は基板法線方向にc軸配向したコランダム型結晶構造を有する層であることが分かった。しかし、面内方向には60°ずれたドメインが認められた。これらより、基板表面はα-Cr23のc軸配向層が形成されていることが示された。
(2)α-Ga23膜の形成
 実施例1と同様の方法で(1)で得られた複合下地基板上にα-Ga23膜を形成し、各種評価を実施した。割合Rは0.000であった。実施例1と同様の方法で膜表面全体を観察したところ、多数のクラックが認められた。実施例1と同様の方法で作製したショットキーバリアダイオードについて、逆方向に所定の電圧を印加したところ、実施例4より著しく大きなリーク電流が流れた。
 実施例1~5及び比較例1,2の結果を表1にまとめた。
Figure JPOXMLDOC01-appb-T000001
 本発明は、例えばパワー半導体用材料などに利用可能である。
10 積層構造体、12 下地基板、14 半導体膜、40 ミストCVD装置、42a 希釈ガス源、42b キャリアガス源、43a 流量調節弁、43b 流量調節弁、44 ミスト発生源、44a 原料溶液、44b ミスト、45 容器、45a 水、46 超音波振動子、47 石英管、48 ヒーター、50 サセプタ、51 排気口、60 気相成長装置、62 反応容器、64 ヒーター、66 キャリアガス供給管、68 酸化ガス供給管、70 原料供給管、72 収容部、74 排気管、76 サセプタ。

Claims (3)

  1.  平面カソードルミネッセンスの強度マッピングを測定した各測定点において波長250nm以上365nm以下の範囲での最大発光強度Aを求め、全測定点の最大発光強度Aの上位5%の平均値Xを求めたとき、最大発光強度AがXの0.6倍以下の測定点(ダークスポット)が存在する、α-Ga23系半導体膜。
  2.  前記ダークスポットの個数を全測定点の個数で除した割合Rが0.005以上0.200以下である、請求項1に記載のα-Ga23系半導体膜。
  3.  前記割合Rが、0.050以上0.200以下である
     請求項1又は2に記載のα-Ga23系半導体膜。
PCT/JP2019/038518 2019-09-30 2019-09-30 α-Ga2O3系半導体膜 WO2021064795A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201980098097.5A CN114423883B (zh) 2019-09-30 2019-09-30 α-Ga2O3系半导体膜
PCT/JP2019/038518 WO2021064795A1 (ja) 2019-09-30 2019-09-30 α-Ga2O3系半導体膜
JP2021550754A JP7290740B2 (ja) 2019-09-30 2019-09-30 α-Ga2O3系半導体膜
US17/653,146 US20220238645A1 (en) 2019-09-30 2022-03-02 alpha-Ga2O3 SEMICONDUCTOR FILM

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2019/038518 WO2021064795A1 (ja) 2019-09-30 2019-09-30 α-Ga2O3系半導体膜

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US17/653,146 Continuation US20220238645A1 (en) 2019-09-30 2022-03-02 alpha-Ga2O3 SEMICONDUCTOR FILM

Publications (1)

Publication Number Publication Date
WO2021064795A1 true WO2021064795A1 (ja) 2021-04-08

Family

ID=75337761

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2019/038518 WO2021064795A1 (ja) 2019-09-30 2019-09-30 α-Ga2O3系半導体膜

Country Status (4)

Country Link
US (1) US20220238645A1 (ja)
JP (1) JP7290740B2 (ja)
CN (1) CN114423883B (ja)
WO (1) WO2021064795A1 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20210094226A1 (en) * 2019-09-26 2021-04-01 The Curators Of The University Of Missouri Oxidation polymerization additive manufacturing

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017118090A (ja) * 2015-12-21 2017-06-29 株式会社Flosfia 積層構造体および半導体装置
JP2019033142A (ja) * 2017-08-04 2019-02-28 高知県公立大学法人 深紫外発光素子およびその製造方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPWO2004005216A1 (ja) * 2002-07-09 2005-11-04 宮原 健一郎 薄膜形成用基板、薄膜基板、光導波路、発光素子、及び発光素子搭載用基板
EP2273569A3 (en) * 2003-02-24 2011-03-02 Waseda University Beta-Ga203 light-emitting device and its manufacturing method
TWI317147B (en) * 2006-09-11 2009-11-11 Ind Tech Res Inst Substrate structures and methods for fabricating the same
US9048100B2 (en) * 2007-11-21 2015-06-02 Mitsubishi Chemical Corporation Nitride semiconductor and nitride semiconductor crystal growth method
JP5343224B1 (ja) * 2012-09-28 2013-11-13 Roca株式会社 半導体装置および結晶
CN203174224U (zh) * 2013-02-08 2013-09-04 日本碍子株式会社 复合基板以及功能元件
CN105793476B (zh) * 2013-12-05 2018-12-11 日本碍子株式会社 氮化镓基板以及功能元件
JP2017005146A (ja) * 2015-06-11 2017-01-05 株式会社Flosfia 結晶性半導体膜、積層構造体および半導体装置
TWI660505B (zh) * 2015-12-18 2019-05-21 日商Flosfia股份有限公司 Semiconductor device
JP7166522B2 (ja) * 2017-08-21 2022-11-08 株式会社Flosfia 結晶膜の製造方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017118090A (ja) * 2015-12-21 2017-06-29 株式会社Flosfia 積層構造体および半導体装置
JP2019033142A (ja) * 2017-08-04 2019-02-28 高知県公立大学法人 深紫外発光素子およびその製造方法

Also Published As

Publication number Publication date
US20220238645A1 (en) 2022-07-28
CN114423883B (zh) 2024-03-12
JP7290740B2 (ja) 2023-06-13
CN114423883A (zh) 2022-04-29
JPWO2021064795A1 (ja) 2021-04-08

Similar Documents

Publication Publication Date Title
JP7352226B2 (ja) 結晶性半導体膜および半導体装置
JP6835113B2 (ja) 窒化ガリウム基板、および、窒化物半導体結晶の製造方法
EP1349203B1 (en) ZnO-containing compound semiconductor device
KR100984086B1 (ko) 반도체 발광 소자 및 그 제조 방법
US8663802B2 (en) Substrate and method for fabricating the same
CA2517024A1 (en) .beta.-ga2o3 single crystal growing method, thin-film single crystal growing method, ga2o3 light-emitting device, and its manufacturing method
TW202020940A (zh) n型GaN結晶、GaN晶圓、及GaN結晶、GaN晶圓和氮化物半導體裝置的製造方法
WO2020261355A1 (ja) 半導体膜
KR101458629B1 (ko) ZnO계 화합물 반도체 층의 제조방법
US20220238645A1 (en) alpha-Ga2O3 SEMICONDUCTOR FILM
JP2019048766A (ja) α−Ga2O3単結晶、α−Ga2O3の製造方法、および、それを用いた半導体素子
JP2004115305A (ja) 窒化ガリウム単結晶基板、その製造方法、窒化ガリウム系半導体素子および発光ダイオード
JP5506221B2 (ja) ZnO系半導体素子の製造方法
JP7221410B2 (ja) α-Ga2O3系半導体膜
JP2017005147A (ja) 結晶性半導体膜、積層構造体および半導体装置
US20070034144A1 (en) Oxide crystal growth apparatus and fabrication method using the same
WO2023026633A1 (ja) 半導体膜及び複合基板
JP6934473B2 (ja) Iii族窒化物半導体発光素子
WO2023021815A1 (ja) 半導体膜及び複合基板
JP2017010966A (ja) 結晶性半導体膜、積層構造体および半導体装置
JP2017005146A (ja) 結晶性半導体膜、積層構造体および半導体装置
WO2021186779A1 (ja) 半導体膜
Buzynin et al. Epitaxial Films of Faas and Fan on Fianit Substrates
JP7160815B2 (ja) 窒化ガリウム基板、自立基板および機能素子
WO2024053569A1 (ja) GaN結晶及びGaN結晶の製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 19947857

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2021550754

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 19947857

Country of ref document: EP

Kind code of ref document: A1