WO2020124884A1 - 显示面板及显示装置 - Google Patents

显示面板及显示装置 Download PDF

Info

Publication number
WO2020124884A1
WO2020124884A1 PCT/CN2019/082247 CN2019082247W WO2020124884A1 WO 2020124884 A1 WO2020124884 A1 WO 2020124884A1 CN 2019082247 W CN2019082247 W CN 2019082247W WO 2020124884 A1 WO2020124884 A1 WO 2020124884A1
Authority
WO
WIPO (PCT)
Prior art keywords
metal
metal line
metal layer
layer
display panel
Prior art date
Application number
PCT/CN2019/082247
Other languages
English (en)
French (fr)
Inventor
陈彩琴
王少波
王一伊
Original Assignee
武汉华星光电半导体显示技术有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 武汉华星光电半导体显示技术有限公司 filed Critical 武汉华星光电半导体显示技术有限公司
Priority to US16/493,307 priority Critical patent/US10923554B2/en
Publication of WO2020124884A1 publication Critical patent/WO2020124884A1/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals

Definitions

  • the present application relates to the field of display, and in particular to a display panel and a display device.
  • OLEDs Organic light-emitting diodes
  • advantages such as self-luminescence, high contrast, wide viewing angle, low power consumption, and flexibility.
  • Flexible OLED panels are gradually occupying the market because of their flexibility and thinness.
  • a Vi signal trace is required to provide a voltage, which has two functions.
  • One is that the OLED device provides a reset signal before the display stage.
  • Second, the threshold voltage for turning on the thin film transistor is provided to enable the pixel to work normally.
  • the existing Vi signal wiring structure generally adopts a horizontal arrangement in which two rows of Vi signal wiring are parallel.
  • the existing Vi signal wiring structure due to the influence of factors such as voltage drop, there will be a certain deviation in the Vi potential delivered to each pixel, which in turn affects the display panel display uniformity. Therefore, there is an urgent need for a display panel and display device to solve the above problems.
  • the present application provides a display panel and a display device to solve the problem that the signal voltages of different pixel devices have deviations in the receiving process, thereby affecting the uniformity of the display of the display panel.
  • a display panel including:
  • a first insulating layer provided on the first metal layer
  • the first metal line and the second metal line are connected to the pixel device, and provide a signal voltage for each pixel device.
  • the first direction is perpendicular to the second direction, and the first metal wire and the second metal wire form a mesh metal wire.
  • a first via is provided in the first insulating layer, and the first metal layer is electrically connected to the second metal layer through the first via.
  • the first metal line and the second metal line are located in a gap between adjacent pixel devices.
  • the first metal layer further includes a signal trace, and at least one of the first metal line and the second metal line is connected by a bridge at an intersection with the signal trace .
  • the two ends of the bridge are respectively connected to the second vias of the first insulating layer, and the second metal layer passes through the second vias and the first metal line and The second metal wire is electrically connected.
  • the display panel includes a display area and a non-display area provided at the periphery of the display area;
  • the first metal layer is located in the display area, and the peripheral metal line is located in the non-display area.
  • the peripheral metal line surrounds at least three sides of the display area.
  • the first metal layer is a second gate metal layer
  • the first insulating layer is a second gate insulating layer
  • the second metal layer is a source-drain metal layer
  • the first direction and the second direction are non-parallel.
  • a display panel including:
  • a first insulating layer provided on the first metal layer
  • the first metal line and the second metal line are connected to the pixel device, and provide a signal voltage for each pixel device.
  • the first direction is perpendicular to the second direction, and the first metal wire and the second metal wire form a mesh metal wire.
  • a first via is provided in the first insulating layer, and the first metal layer is electrically connected to the second metal layer through the first via.
  • the first metal line and the second metal line are located in a gap between adjacent pixel devices.
  • the first metal layer further includes a signal trace, and at least one of the first metal line and the second metal line is connected by a bridge at an intersection with the signal trace .
  • the two ends of the bridge are respectively connected to the second vias of the first insulating layer, and the second metal layer passes through the second vias and the first metal line and The second metal wire is electrically connected.
  • the display panel includes a display area and a non-display area provided at the periphery of the display area;
  • the first metal layer is located in the display area, and the peripheral metal line is located in the non-display area.
  • the peripheral metal line surrounds at least three sides of the display area.
  • the first metal layer is a second gate metal layer
  • the first insulating layer is a second gate insulating layer
  • the second metal layer is a source-drain metal layer
  • the first direction and the second direction are non-parallel.
  • the advantage of the present application is to provide a display panel and a display device.
  • the signal voltage of the pixel device is prevented from being unevenly distributed
  • the problem of reception deviation improves the quality of the display panel.
  • FIG. 1 is a schematic diagram of a film structure of a display panel according to an embodiment of the application.
  • FIG. 2 is a top view of a display panel according to an embodiment of the application.
  • FIG. 3 is a top view of a display panel provided by another embodiment of this application.
  • This application is directed to the problem that the signal voltages of different pixel devices have deviations in the receiving process, thereby affecting the uniformity of the display of the display panel.
  • a display panel and a display device are proposed, and this embodiment can improve this defect.
  • FIG. 1 is a schematic diagram of a film structure of a display panel according to an embodiment of the present application.
  • FIG. 2 is a top view of a display panel according to an embodiment of the present application.
  • the present application provides a display panel 100, including:
  • the substrate 1 includes a film layer such as a sink, a light shield, a buffer layer, an active layer, a first gate insulating layer, a gate metal layer, a second gate insulating layer, and the like.
  • a film layer such as a sink, a light shield, a buffer layer, an active layer, a first gate insulating layer, a gate metal layer, a second gate insulating layer, and the like.
  • the first metal layer 12 is disposed on the surface of the second gate insulating layer. That is, the first metal layer 12 may be the second gate metal layer commonly used in the display panel 100.
  • the material for preparing the first metal layer 12 includes but is not limited to molybdenum.
  • the first metal wires 121 are arranged at regular intervals in the plane where they are located.
  • the second metal wires 122 are arranged at regular intervals in the plane where they are located.
  • the uniform distribution of the first metal line 121 and the second metal line 122 on the plane where they are located ensures that each pixel device 15 in the display panel 100 can receive a uniform signal voltage, thereby improving the quality of the display panel 100.
  • the first insulating layer 13 provided on the first metal layer 12.
  • the first insulating layer 13 is a second gate insulating layer, which is used to avoid a short circuit between the first metal layer 12 and the second metal layer 14.
  • the peripheral metal line 141 is electrically connected to the driving circuit 16 of the display panel 100, and is connected to the first metal line 121 and the second metal line 122 to the first metal The line 121 and the second metal line 122 provide a signal voltage.
  • the pixel device 15 above the substrate 1 distributed in an array is used to perform the light-emitting function of the display panel 100, and the first metal line 121 and the second metal line 122 provide a stable signal voltage.
  • the first metal line 121 and the second metal line 122 are connected to the pixel device 15 and provide a signal voltage for each pixel device 15.
  • the distribution density of the first metal line 121 and the second metal line 122 can be designed according to actual requirements, which is not limited herein.
  • the first direction is perpendicular to the second direction, and the first metal line 121 and the second metal line 122 form a mesh metal line.
  • the first direction and the second direction are non-parallel.
  • a first via 131 is provided in the first insulating layer 13, and the first metal layer 12 is electrically connected to the second metal layer 14 through the first via 131.
  • the peripheral metal line 141 is disposed around the first metal layer 12, and the first via 131 is disposed on the peripheral metal line 141 and the first metal line 121 and the The junction of the second metal line 122 prevents the peripheral metal line 141 from affecting other components of the display panel 100.
  • the first metal line 121 and the second metal line 122 are located in the gap between adjacent pixel devices 15. In order to prevent the first metal line 121 and the second metal line 122 from affecting the arrangement of the pixel device 15.
  • FIG. 3 is a top view of a display panel 100 provided by yet another embodiment of the present application.
  • the first metal layer 12 further includes a signal trace 123, and at least one of the first metal line 121 and the second metal line 122 is intersected with the signal trace 123 The place is connected by a bridge.
  • the signal trace 123 refers to other traces except the first metal line 121 and the second metal line 122, and is connected through the bridge structure when crossing the signal trace 123.
  • the two ends of the bridge are respectively connected to the second vias of the first insulating layer 13, and the second metal layer 14 is connected to the first metal through the second vias
  • the line 121 and the second metal line 122 are electrically connected.
  • the display panel 100 includes a display area 21 and a non-display area 22 disposed around the display area 21.
  • the first metal layer 12 is located in the display area 21, and the peripheral metal line 141 is located in the non-display area 22.
  • the peripheral metal line 141 surrounds at least three sides of the display area 21.
  • the driving circuit 16 is located on the remaining side of the display area 21, and both ends of the peripheral metal line 141 are electrically connected to the driving circuit 16.
  • the first metal layer 12 is a second gate metal layer
  • the first insulating layer 13 is a second gate insulating layer
  • the second metal layer 14 is a source-drain metal layer.
  • the first metal line 121, the second metal line 122, and the peripheral metal line 141 are Vi signal traces 123 of the pixel device 15, and the Vi signal traces 123 include two Function. First, it is used to provide a reset signal before the display stage of the pixel device 15; second, it is used to provide a threshold voltage for driving the thin film transistor to turn on, so that the circuit including the pixel device 15 can work normally.
  • a display device including a display panel 100 and a cover plate, the display panel 100 including:
  • a first insulating layer 13 provided on the first metal layer 12;
  • the first metal line 121 and the second metal line 122 are connected to the pixel device 15 and provide a signal voltage for each pixel device 15.
  • the material for preparing the first metal layer 12 includes but is not limited to molybdenum.
  • the first metal wires 121 are arranged at regular intervals in the plane where they are located.
  • the second metal wires 122 are arranged at regular intervals in the plane where they are located.
  • the uniform distribution of the first metal line 121 and the second metal line 122 on the plane where they are located ensures that each pixel device 15 in the display panel 100 can receive a uniform signal voltage, thereby improving the quality of the display panel 100.
  • the first insulating layer 13 disposed on the first metal layer 12.
  • the first insulating layer 13 is a second gate insulating layer, which is used to avoid a short circuit between the first metal layer 12 and the second metal layer 14.
  • the peripheral metal line 141 is electrically connected to the driving circuit 16 of the display panel 100, and is connected to the first metal line 121 and the second metal line 122 to connect the first metal The line 121 and the second metal line 122 provide a signal voltage.
  • the pixel device 15 above the substrate 1 distributed in an array is used to perform the light-emitting function of the display panel 100, and the first metal line 121 and the second metal line 122 provide a stable signal voltage.
  • the first metal line 121 and the second metal line 122 are connected to the pixel device 15 and provide a signal voltage for each pixel device 15.
  • the distribution density of the first metal line 121 and the second metal line 122 can be designed according to actual requirements, which is not limited herein.
  • the first direction is perpendicular to the second direction, and the first metal line 121 and the second metal line 122 form a mesh metal line.
  • the first direction is not parallel to the second direction.
  • a first via 131 is provided in the first insulating layer 13, and the first metal layer 12 is electrically connected to the second metal layer 14 through the first via 131.
  • the peripheral metal line 141 is disposed around the first metal layer 12, and the first via 131 is disposed on the peripheral metal line 141 and the first metal line 121 and the The boundary of the second metal line 122 prevents the peripheral metal line 141 from affecting other components of the display panel 100.
  • the first metal line 121 and the second metal line 122 are located in the gap between adjacent pixel devices 15. In order to prevent the first metal line 121 and the second metal line 122 from affecting the arrangement of the pixel device 15.
  • the first metal layer 12 further includes a signal trace 123123, at least one of the first metal line 121 and the second metal line 122 is intersected with the signal trace 123123 The place is connected by a bridge.
  • the signal trace 123123 refers to other traces except the first metal line 121 and the second metal line 122, and is connected through the bridge structure when crossing the signal trace 123123.
  • the two ends of the bridge are respectively connected to the second vias of the first insulating layer 13, and the second metal layer 14 is connected to the first metal through the second vias
  • the line 121 and the second metal line 122 are electrically connected.
  • the display panel 100 includes a display area 21 and a non-display area 22 disposed around the display area 21;
  • the first metal layer 12 is located in the display area 21, and the peripheral metal line 141 is located in the non-display area 22.
  • the peripheral metal line 141 surrounds at least three sides of the display area 21.
  • the driving circuit 16 is located on the remaining side of the display area 21, and both ends of the peripheral metal line 141 are electrically connected to the driving circuit 16.
  • the first metal layer 12 is a second gate metal layer
  • the first insulating layer 13 is a second gate insulating layer
  • the second metal layer 14 is a source-drain metal layer.
  • the present application provides a display panel and a display device.
  • the uneven distribution of the signal voltage traces can avoid the deviation of the signal voltage reception of the pixel device
  • the problem has improved the quality of the display panel.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本申请提供了一种显示面板及显示装置。显示面板包括第一金属层、第一绝缘层、第二金属层以及像素器件。第一金属层包括间隔分布的第一金属线和间隔分布的第二金属线。第二金属层包括分别与第一金属线和第二金属线电连接的外围金属线。其中,第一金属线和第二金属线与像素器件连接,并为每个像素器件提供信号电压。

Description

显示面板及显示装置 技术领域
本申请涉及显示领域,具体涉及一种显示面板及显示装置。
背景技术
有机发光二极管(OLED)由于具有自发光、高对比、广视角、低功耗、可弯折等优点受到了市场的喜爱,柔性OLED面板也因其具有可挠曲、轻薄的特点逐渐占领市场。
在常见的显示面板的像素结构中,需要Vi信号走线提供电压,其作用有两个。其一,是OLED器件在显示阶段之前,提供一个复位信号。其二,为驱动薄膜晶体管提供开启的阈值电压,使得像素能够正常工作。
但是现有的Vi信号走线结构通常采用两行Vi信号走线平行的水平排布。但是显示面板在实际工作时,由于压降等因素的影响,会导致输送到每个像素的Vi电位存在一定的偏差,进而影响显示面板显示的均一性。因此,目前亟需一种显示面板及显示装置以解决上述问题。
技术问题
本申请提供了一种显示面板及显示装置,以解决不同的像素器件的信号电压在接收过程中存在偏差,进而影响显示面板显示的均一性的问题。
技术解决方案
根据本申请的一个方面,提供了一种显示面板,包括:
基板;
设置在所述基板上的第一金属层,所述第一金属层包括沿第一方向间隔分布的第一金属线和沿第二方向间隔分布的第二金属线,所述第一金属线与所述第二金属线在交汇处连接;
设置在所述第一金属层上的第一绝缘层;
设置在所述第一绝缘层上的第二金属层,所述第二金属层包括外围金属线,所述外围金属线分别与所述第一金属线和所述第二金属线电连接;
像素器件;
其中,所述第一金属线和所述第二金属线与所述像素器件连接,并为每个所述像素器件提供信号电压。
根据本申请一实施例,所述第一方向与所述第二方向垂直,所述第一金属线与所述第二金属线组成网状金属线。
根据本申请一实施例,所述第一绝缘层内设置有第一过孔,所述第一金属层通过所述第一过孔与所述第二金属层电连接。
根据本申请一实施例,所述第一金属线与所述第二金属线位于相邻像素器件之间的空隙中。
根据本申请一实施例,所述第一金属层还包括信号走线,所述第一金属线与所述第二金属线的至少一者在与所述信号走线的交汇处通过跨桥连接。
根据本申请一实施例,所述跨桥的两端分别与所述第一绝缘层的第二过孔连接,所述第二金属层通过所述第二过孔与所述第一金属线和所述第二金属线电连接。
根据本申请一实施例,所述显示面板包括显示区以及设置在所述显示区外围的非显示区;
其中,所述第一金属层位于所述显示区,所述外围金属线位于所述非显示区。
根据本申请一实施例,所述外围金属线围绕所述显示区的至少三边。
根据本申请一实施例,所述第一金属层为第二栅极金属层,所述第一绝缘层为第二栅绝缘层,所述第二金属层为源漏极金属层。
根据本申请一实施例,所述第一方向与所述第二方向非平行设置。
根据本申请的另一个方面,还提供了一种显示装置,包括显示面板以及盖板,所述显示面板包括:
基板;
设置在所述基板上的第一金属层,所述第一金属层包括沿第一方向间隔分布的第一金属线和沿第二方向间隔分布的第二金属线,所述第一金属线与所述第二金属线在交汇处连接;
设置在所述第一金属层上的第一绝缘层;
设置在所述第一绝缘层上的第二金属层,所述第二金属层包括外围金属线,所述外围金属线分别与所述第一金属线和所述第二金属线电连接;
像素器件;
其中,所述第一金属线和所述第二金属线与所述像素器件连接,并为每个所述像素器件提供信号电压。
根据本申请一实施例,所述第一方向与所述第二方向垂直,所述第一金属线与所述第二金属线组成网状金属线。
根据本申请一实施例,所述第一绝缘层内设置有第一过孔,所述第一金属层通过所述第一过孔与所述第二金属层电连接。
根据本申请一实施例,所述第一金属线与所述第二金属线位于相邻像素器件之间的空隙中。
根据本申请一实施例,所述第一金属层还包括信号走线,所述第一金属线与所述第二金属线的至少一者在与所述信号走线的交汇处通过跨桥连接。
根据本申请一实施例,所述跨桥的两端分别与所述第一绝缘层的第二过孔连接,所述第二金属层通过所述第二过孔与所述第一金属线和所述第二金属线电连接。
根据本申请一实施例,所述显示面板包括显示区以及设置在所述显示区外围的非显示区;
其中,所述第一金属层位于所述显示区,所述外围金属线位于所述非显示区。
根据本申请一实施例,所述外围金属线围绕所述显示区的至少三边。
根据本申请一实施例,所述第一金属层为第二栅极金属层,所述第一绝缘层为第二栅绝缘层,所述第二金属层为源漏极金属层。
根据本申请一实施例,所述第一方向与所述第二方向非平行设置。
有益效果
本申请的优点是,提供了一种显示面板及显示装置,通过将像素器件的信号电压走线纵横交替的分布在同一膜层中,进而避免信号电压走线分布不均导致像素器件的信号电压接收存在偏差的问题,提升了显示面板的品质。
附图说明
为了更清楚地说明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单介绍,显而易见地,下面描述中的附图仅仅是发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请一实施例提供一种显示面板的膜层结构示意图;
图2为本申请一实施例提供一种显示面板的俯视图;
图3为本申请又一实施例提供的一种显示面板的俯视图。
本发明的实施方式
以下各实施例的说明是参考附加的图示,用以例示本申请可用以实施的特定实施例。本申请所提到的方向用语,例如[上]、[下]、[前]、[后]、[左]、[右]、[内]、[外]、[侧面]等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本申请,而非用以限制本申请。在图中,结构相似的单元是用以相同标号表示。
本申请针对不同的像素器件的信号电压在接收过程中存在偏差,进而影响显示面板显示的均一性的问题。提出了一种显示面板及显示装置,本实施例能够改善该缺陷。
下面结合附图和具体实施例对本申请做进一步的说明:
请参阅图1,图1为本申请一实施例提供一种显示面板的膜层结构示意图。
请参阅图2,图2为本申请一实施例提供一种显示面板的俯视图。
在本申请的一实施例中,本申请提供了一种显示面板100,包括:
基板1。
在一种实施例中,所述基板1包括沉底、遮光板、缓冲层、有源层、第一栅绝缘层、栅极金属层、第二栅绝缘层等膜层。
设置在所述基板1上的第一金属层12,所述第一金属层12包括沿第一方向间隔分布的第一金属线121和沿第二方向间隔分布的第二金属线122,所述第一金属线121与所述第二金属线122在交汇处连接。
在一种实施例中,所述第一金属层12设置在所述第二栅绝缘层表面。即所述第一金属层12可以为显示面板100中常说的第二栅极金属层。
在一种实施例中,所述第一金属层12的制备材料包括但不限于钼。
在一种实施例中,所述第一金属线121在其所在平面内均匀间隔排布。
在一种实施例中,所述第二金属线122在其所在平面内均匀间隔排布。
通过第一金属线121和第二金属线122在其所在平面上的均匀分布,以确保显示面板100内的每个像素器件15能够接收到均一的信号电压,进而提升显示面板100的品质。
设置在所述第一金属层12上的第一绝缘层13。
在一种实施例中,所述第一绝缘层13为第二栅绝缘层,用于避免所述第一金属层12与所述第二金属层14之间发生短路。
设置在所述第一绝缘层13上的第二金属层14,所述第二金属层14包括外围金属线141,所述外围金属线141分别与所述第一金属线121和所述第二金属线122电连接。
在一种实施例中,所述外围金属线141与显示面板100的驱动电路16电连接,并与所述第一金属线121和所述第二金属线122连接,以向所述第一金属线121和所述第二金属线122提供信号电压。
像素器件15,阵列分布的所述基板1上方,用于执行所述显示面板100的发光功能,由所述第一金属线121和所述第二金属线122提供稳定的信号电压。
其中,所述第一金属线121和所述第二金属线122与所述像素器件15连接,并为每个所述像素器件15提供信号电压。
在一种实施例中,所述第一金属线121与所述第二金属线122的分布密度可根据实际需求进行设计,这里不做限定。
在一种实施例中,所述第一方向与所述第二方向垂直,所述第一金属线121与所述第二金属线122组成网状金属线。
在一种实施例中,所述第一方向与所述第二方向非平行设置。
在一种实施例中,所述第一绝缘层13内设置有第一过孔131,所述第一金属层12通过所述第一过孔131与所述第二金属层14电连接。
在一种实施例中,所述外围金属线141设置在所述第一金属层12外围,所述第一过孔131设置在所述外围金属线141与所述第一金属线121和所述第二金属线122的交界处,以避免所述外围金属线141对所述显示面板100的其它部件产生影响。
在一种实施例中,所述第一金属线121与所述第二金属线122位于相邻像素器件15之间的空隙中。进而避免所述第一金属线121与所述第二金属线122对所述像素器件15的排布产生影响。
请参阅图3,图3为本申请又一实施例提供的一种显示面板100的俯视图。
在一种实施例中,所述第一金属层12还包括信号走线123,所述第一金属线121与所述第二金属线122的至少一者在与所述信号走线123的交汇处通过跨桥连接。所述信号走线123指的是除所述第一金属线121和所述第二金属线122以外的其它走线,在跨越所述信号走线123时,通过所述跨桥结构连接。
在一种实施例中,所述跨桥的两端分别与所述第一绝缘层13的第二过孔连接,所述第二金属层14通过所述第二过孔与所述第一金属线121和所述第二金属线122电连接。
在一种实施例中,所述显示面板100包括显示区21以及设置在所述显示区21外围的非显示区22。
其中,所述第一金属层12位于所述显示区21,所述外围金属线141位于所述非显示区22。
在一种实施例中,所述外围金属线141围绕所述显示区21的至少三边。当外围金属线141围绕所述显示区21的三边时,驱动电路16位于所述显示区21剩余的一边,所述外围金属线141的首尾两端与所述驱动电路16电连接。
在一种实施例中,所述第一金属层12为第二栅极金属层,所述第一绝缘层13为第二栅绝缘层,所述第二金属层14为源漏极金属层。
在一种实施例中,所述第一金属线121、所述第二金属线122和所述外围金属线141均为像素器件15的Vi信号走线123,所述Vi信号走线123包括两个功能。其一,用于在像素器件15的显示阶段之前,提供一个复位信号;其二,用于为驱动薄膜晶体管提供开启的阈值电压,从而使得包括像素器件15的电路能够正常工作。
根据本发明的另一个方面,还提供了一种显示装置,包括显示面板100以及盖板,所述显示面板100包括:
基板1;
设置在所述基板1上的第一金属层12,所述第一金属层12包括沿第一方向间隔分布的第一金属线121和沿第二方向间隔分布的第二金属线122,所述第一金属线121与所述第二金属线122在交汇处连接;
设置在所述第一金属层12上的第一绝缘层13;
设置在所述第一绝缘层13上的第二金属层14,所述第二金属层14包括外围金属线141,所述外围金属线141分别与所述第一金属线121和所述第二金属线122电连接;
像素器件15;
其中,所述第一金属线121和所述第二金属线122与所述像素器件15连接,并为每个所述像素器件15提供信号电压。
在一种实施例中,所述第一金属层12的制备材料包括但不限于钼。
在一种实施例中,所述第一金属线121在其所在平面内均匀间隔排布。
在一种实施例中,所述第二金属线122在其所在平面内均匀间隔排布。
通过第一金属线121和第二金属线122在其所在平面上的均匀分布,以确保显示面板100内的每个像素器件15能够接收到均一的信号电压,进而提升显示面板100的品质。
设置在所述第一金属层12上的第一绝缘层13。
在一种实施例中,所述第一绝缘层13为第二栅绝缘层,用于避免所述第一金属层12与所述第二金属层14之间发生短路。
设置在所述第一绝缘层13上的第二金属层14,所述第二金属层14包括外围金属线141,所述外围金属线141分别与所述第一金属线121和所述第二金属线122电连接。
在一种实施例中,所述外围金属线141与显示面板100的驱动电路16电连接,并与所述第一金属线121和所述第二金属线122连接,以向所述第一金属线121和所述第二金属线122提供信号电压。
像素器件15,阵列分布的所述基板1上方,用于执行所述显示面板100的发光功能,由所述第一金属线121和所述第二金属线122提供稳定的信号电压。
其中,所述第一金属线121和所述第二金属线122与所述像素器件15连接,并为每个所述像素器件15提供信号电压。
在一种实施例中,所述第一金属线121与所述第二金属线122的分布密度可根据实际需求进行设计,这里不做限定。
在一种实施例中,所述第一方向与所述第二方向垂直,所述第一金属线121与所述第二金属线122组成网状金属线。
在一种实施例中,所述第一方向与所述第二方向非平行。
在一种实施例中,所述第一绝缘层13内设置有第一过孔131,所述第一金属层12通过所述第一过孔131与所述第二金属层14电连接。
在一种实施例中,所述外围金属线141设置在所述第一金属层12外围,所述第一过孔131设置在所述外围金属线141与所述第一金属线121和所述第二金属线122的交界处,以避免所述外围金属线141对所述显示面板100的其它部件产生影响。
在一种实施例中,所述第一金属线121与所述第二金属线122位于相邻像素器件15之间的空隙中。进而避免所述第一金属线121与所述第二金属线122对所述像素器件15的排布产生影响。
在一种实施例中,所述第一金属层12还包括信号走线123123,所述第一金属线121与所述第二金属线122的至少一者在与所述信号走线123123的交汇处通过跨桥连接。所述信号走线123123指的是除所述第一金属线121和所述第二金属线122以外的其它走线,在跨越所述信号走线123123时,通过所述跨桥结构连接。
在一种实施例中,所述跨桥的两端分别与所述第一绝缘层13的第二过孔连接,所述第二金属层14通过所述第二过孔与所述第一金属线121和所述第二金属线122电连接。
在一种实施例中,所述显示面板100包括显示区21以及设置在所述显示区21外围的非显示区22;
其中,所述第一金属层12位于所述显示区21,所述外围金属线141位于所述非显示区22。
在一种实施例中,所述外围金属线141围绕所述显示区21的至少三边。当外围金属线141围绕所述显示区21的三边时,驱动电路16位于所述显示区21剩余的一边,所述外围金属线141的首尾两端与所述驱动电路16电连接。
在一种实施例中,所述第一金属层12为第二栅极金属层,所述第一绝缘层13为第二栅绝缘层,所述第二金属层14为源漏极金属层。
本申请提供了一种显示面板及显示装置,通过将像素器件的信号电压走线纵横交替的分布在同一膜层中,进而避免信号电压走线分布不均导致像素器件的信号电压接收存在偏差的问题,提升了显示面板的品质。
综上所述,虽然本申请已以优选实施例揭露如上,但上述优选实施例并非用以限制本申请,本领域的普通技术人员,在不脱离本申请的精神和范围内,均可作各种更动与润饰,因此本申请的保护范围以权利要求界定的范围为准。

Claims (20)

  1. 一种显示面板,其包括
    基板;
    设置在所述基板上的第一金属层,所述第一金属层包括沿第一方向间隔分布的第一金属线和沿第二方向间隔分布的第二金属线,所述第一金属线与所述第二金属线在交汇处连接;
    设置在所述第一金属层上的第一绝缘层;
    设置在所述第一绝缘层上的第二金属层,所述第二金属层包括外围金属线,所述外围金属线分别与所述第一金属线和所述第二金属线电连接;
    像素器件;
    其中,所述第一金属线和所述第二金属线与所述像素器件连接,并为每个所述像素器件提供信号电压。
  2. 根据权利要求1所述的显示面板,其中,所述第一方向与所述第二方向垂直,所述第一金属线与所述第二金属线组成网状金属线。
  3. 根据权利要求1所述的显示面板,其中,所述第一绝缘层内设置有第一过孔,所述第一金属层通过所述第一过孔与所述第二金属层电连接。
  4. 根据权利要求1所述的显示面板,其中,所述第一金属线与所述第二金属线位于相邻像素器件之间的空隙中。
  5. 根据权利要求1所述的显示面板,其中,所述第一金属层还包括信号走线,所述第一金属线与所述第二金属线的至少一者在与所述信号走线的交汇处通过跨桥连接。
  6. 根据权利要求5所述的显示面板,其中,所述跨桥的两端分别与所述第一绝缘层的第二过孔连接,所述第二金属层通过所述第二过孔与所述第一金属线和所述第二金属线电连接。
  7. 根据权利要求1所述的显示面板,其中,所述显示面板包括显示区以及设置在所述显示区外围的非显示区;
    其中,所述第一金属层位于所述显示区,所述外围金属线位于所述非显示区。
  8. 根据权利要求7所述的显示面板,其中,所述外围金属线围绕所述显示区的至少三边。
  9. 根据权利要求1所述的显示面板,其中,所述第一金属层为第二栅极金属层,所述第一绝缘层为第二栅绝缘层,所述第二金属层为源漏极金属层。
  10. 根据权利要求1所述的显示面板,其中,所述第一方向与所述第二方向非平行设置。
  11. 一种显示装置,其包括显示面板以及盖板,所述显示面板包括:
    基板;
    设置在所述基板上的第一金属层,所述第一金属层包括沿第一方向间隔分布的第一金属线和沿第二方向间隔分布的第二金属线,所述第一金属线与所述第二金属线在交汇处连接;
    设置在所述第一金属层上的第一绝缘层;
    设置在所述第一绝缘层上的第二金属层,所述第二金属层包括外围金属线,所述外围金属线分别与所述第一金属线和所述第二金属线电连接;
    像素器件;
    其中,所述第一金属线和所述第二金属线与所述像素器件连接,并为每个所述像素器件提供信号电压。
  12. 根据权利要求11所述的显示装置,其中,所述第一方向与所述第二方向垂直,所述第一金属线与所述第二金属线组成网状金属线。
  13. 根据权利要求11所述的显示装置,其中,所述第一绝缘层内设置有第一过孔,所述第一金属层通过所述第一过孔与所述第二金属层电连接。
  14. 根据权利要求11所述的显示装置,其中,所述第一金属线与所述第二金属线位于相邻像素器件之间的空隙中。
  15. 根据权利要求11所述的显示装置,其中,所述第一金属层还包括信号走线,所述第一金属线与所述第二金属线的至少一者在与所述信号走线的交汇处通过跨桥连接。
  16. 根据权利要求15所述的显示装置,其中,所述跨桥的两端分别与所述第一绝缘层的第二过孔连接,所述第二金属层通过所述第二过孔与所述第一金属线和所述第二金属线电连接。
  17. 根据权利要求11所述的显示装置,其中,所述显示面板包括显示区以及设置在所述显示区外围的非显示区;
    其中,所述第一金属层位于所述显示区,所述外围金属线位于所述非显示区。
  18. 根据权利要求17所述的显示装置,其中,所述外围金属线围绕所述显示区的至少三边。
  19. 根据权利要求11所述的显示装置,其中,所述第一金属层为第二栅极金属层,所述第一绝缘层为第二栅绝缘层,所述第二金属层为源漏极金属层。
  20. 根据权利要求11所述的显示装置,其中,所述第一方向与所述第二方向非平行设置。
PCT/CN2019/082247 2018-12-18 2019-04-11 显示面板及显示装置 WO2020124884A1 (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US16/493,307 US10923554B2 (en) 2018-12-18 2019-04-11 Display panel and display device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN201811546762.6 2018-12-18
CN201811546762.6A CN109671757B (zh) 2018-12-18 2018-12-18 显示面板及显示装置

Publications (1)

Publication Number Publication Date
WO2020124884A1 true WO2020124884A1 (zh) 2020-06-25

Family

ID=66144545

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/CN2019/082247 WO2020124884A1 (zh) 2018-12-18 2019-04-11 显示面板及显示装置

Country Status (3)

Country Link
US (1) US10923554B2 (zh)
CN (1) CN109671757B (zh)
WO (1) WO2020124884A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110429112B (zh) * 2019-07-22 2021-11-02 武汉华星光电半导体显示技术有限公司 阵列基板

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104465690A (zh) * 2014-12-26 2015-03-25 上海集成电路研发中心有限公司 版图、像素单元结构及其制备方法
CN104793417A (zh) * 2015-04-16 2015-07-22 上海中航光电子有限公司 一种tft阵列基板、显示面板及显示装置
US9660011B2 (en) * 2014-10-13 2017-05-23 Samsung Display Co., Ltd. Organic light emitting diode display device and manufacturing method thereof
CN107978610A (zh) * 2017-11-30 2018-05-01 上海天马微电子有限公司 一种阵列基板、显示面板、显示装置及阵列基板的制造方法
CN108039148A (zh) * 2017-11-30 2018-05-15 武汉天马微电子有限公司 一种显示面板和电子设备
CN108288455A (zh) * 2018-03-05 2018-07-17 昆山国显光电有限公司 有机发光显示面板和显示装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI416233B (zh) * 2010-12-24 2013-11-21 Au Optronics Corp 顯示面板
CN106502444B (zh) * 2015-09-03 2019-03-19 敦泰电子股份有限公司 触控显示装置及其驱动方法以及压力检测方法
CN106647083B (zh) * 2017-02-27 2019-07-16 厦门天马微电子有限公司 一种阵列基板、液晶显示面板及触控显示装置
CN107799538B (zh) * 2017-10-26 2020-06-19 上海天马微电子有限公司 一种显示面板和显示装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9660011B2 (en) * 2014-10-13 2017-05-23 Samsung Display Co., Ltd. Organic light emitting diode display device and manufacturing method thereof
CN104465690A (zh) * 2014-12-26 2015-03-25 上海集成电路研发中心有限公司 版图、像素单元结构及其制备方法
CN104793417A (zh) * 2015-04-16 2015-07-22 上海中航光电子有限公司 一种tft阵列基板、显示面板及显示装置
CN107978610A (zh) * 2017-11-30 2018-05-01 上海天马微电子有限公司 一种阵列基板、显示面板、显示装置及阵列基板的制造方法
CN108039148A (zh) * 2017-11-30 2018-05-15 武汉天马微电子有限公司 一种显示面板和电子设备
CN108288455A (zh) * 2018-03-05 2018-07-17 昆山国显光电有限公司 有机发光显示面板和显示装置

Also Published As

Publication number Publication date
CN109671757A (zh) 2019-04-23
US20200335569A1 (en) 2020-10-22
CN109671757B (zh) 2020-08-04
US10923554B2 (en) 2021-02-16

Similar Documents

Publication Publication Date Title
KR102658459B1 (ko) 표시 장치
KR102482758B1 (ko) 표시 장치
WO2020172966A1 (zh) 一种oled阵列基板及oled显示装置
WO2020206737A1 (zh) 显示面板和电子设备
US9000592B1 (en) Display device and method of fabricating the same
CN106298837A (zh) Oled显示面板及拼接显示装置
KR20080102669A (ko) 표시장치
WO2020206752A1 (zh) 一种阵列基板及其制作方法、以及显示面板
CN106094272A (zh) 一种显示基板、其制作方法及显示装置
WO2020220511A1 (zh) 有机发光显示面板
CN107123384B (zh) 一种显示基板的测试方法及应用于显示设备的基板
WO2020224198A1 (zh) 显示面板及显示装置
WO2020118956A1 (zh) 一种显示面板及其制作方法、显示装置
WO2020073439A1 (zh) 一种柔性显示面板
WO2020224172A1 (zh) 显示面板及显示装置
CN107342045A (zh) Amoled显示面板及显示装置
WO2020019388A1 (zh) 显示模组及电子装置
US20200357867A1 (en) Array Substrate, Manufacturing Method Thereof and Display Device
US8941804B2 (en) Liquid crystal display device
WO2020057020A1 (zh) 显示面板及显示装置
US11195890B2 (en) Display panel comprising gate metal layer electrically connected to metal connection region via through hole and method of manufacturing same
WO2018152879A1 (zh) 一种阵列基板及amoled显示装置
WO2020124884A1 (zh) 显示面板及显示装置
WO2020206772A1 (zh) 显示面板和电子设备
WO2021042533A1 (zh) 显示面板发光器件的连接电路

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 19897621

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 19897621

Country of ref document: EP

Kind code of ref document: A1