WO2020080837A1 - 발광 소자 및 이를 제조하는 방법 - Google Patents

발광 소자 및 이를 제조하는 방법 Download PDF

Info

Publication number
WO2020080837A1
WO2020080837A1 PCT/KR2019/013626 KR2019013626W WO2020080837A1 WO 2020080837 A1 WO2020080837 A1 WO 2020080837A1 KR 2019013626 W KR2019013626 W KR 2019013626W WO 2020080837 A1 WO2020080837 A1 WO 2020080837A1
Authority
WO
WIPO (PCT)
Prior art keywords
light emitting
emitting cells
substrate
light
bonding
Prior art date
Application number
PCT/KR2019/013626
Other languages
English (en)
French (fr)
Inventor
이정훈
Original Assignee
서울바이오시스주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 서울바이오시스주식회사 filed Critical 서울바이오시스주식회사
Priority to CN201980068356.XA priority Critical patent/CN112868098A/zh
Priority to KR1020217002555A priority patent/KR20210074272A/ko
Priority to BR112021007349-3A priority patent/BR112021007349A2/pt
Priority to JP2021521162A priority patent/JP2022505212A/ja
Priority to EP19873767.8A priority patent/EP3869557A4/en
Publication of WO2020080837A1 publication Critical patent/WO2020080837A1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
    • H01L25/0753Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0655Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/38Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/52Encapsulations
    • H01L33/54Encapsulations having a particular shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/52Encapsulations
    • H01L33/56Materials, e.g. epoxy or silicone resin
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
    • H01L25/0756Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2933/00Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
    • H01L2933/0008Processes
    • H01L2933/0033Processes relating to semiconductor body packages
    • H01L2933/005Processes relating to semiconductor body packages relating to encapsulations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2933/00Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
    • H01L2933/0008Processes
    • H01L2933/0033Processes relating to semiconductor body packages
    • H01L2933/0066Processes relating to semiconductor body packages relating to arrangements for conducting electric current to or from the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0093Wafer bonding; Removal of the growth substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/38Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape
    • H01L33/382Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape the electrode extending partially in or entirely through the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls

Definitions

  • the present invention relates to a light emitting device, and more particularly, to a light emitting device including a plurality of light emitting cells.
  • the light emitting diode is an inorganic light source, and is used in various fields such as a display device, a vehicle lamp, and general lighting.
  • Light-emitting diodes have the advantages of long life, low power consumption, and fast response time, and are rapidly replacing conventional light sources.
  • the display device generally implements various colors using a mixed color of blue, green, and red.
  • Each pixel of the display device has blue, green, and red sub-pixels, and a color of a specific pixel is determined through the color of these sub-pixels, and an image is realized by a combination of these pixels.
  • Light emitting diodes have been mainly used as backlight sources in display devices.
  • a micro LED micro LED
  • a next-generation display that directly implements an image using a light emitting diode.
  • the problem to be solved by the present invention is to provide a light emitting device having excellent color reproducibility.
  • Another problem is to provide a method of manufacturing a light emitting device that minimizes a portion discarded from a wafer.
  • a method of manufacturing a light emitting device includes forming a plurality of first light emitting cells and a plurality of second light emitting cells on one surface of a first substrate, wherein In a mounting unit including first and second light emitting cells facing a second substrate, selectively bonding the first light emitting cells on the second substrate, and at least two of the first light emitting cells. And cutting the second substrate.
  • the method of manufacturing the light emitting device may further include forming a light blocking layer filling between the first light emitting cells.
  • a method of manufacturing the light emitting device includes forming an insulating layer having openings filling the first and second light emitting cells on the first substrate and exposing an upper surface of the first light emitting cells. , Forming bonding portions filling the openings, and forming pads penetrating through the bonding portions and electrically connected to each of the first light emitting cells.
  • the step of selectively bonding the first light emitting cells on the second substrate may include forming bonding parts on the first light emitting cells, and the first light emission facing the second substrate. Selectively performing a laser lift off process at a position where cells are disposed to separate the first light emitting cells from the first substrate, and the separation by the bonding portions on the second substrate It may include the step of bonding the first light-emitting cells.
  • neighboring first light emitting cells are formed to be spaced a first distance in a first direction, perpendicular to the first direction are spaced a second distance in a second direction, and neighboring second light emitting cells are The third distance may be spaced apart in the first direction, the fourth distance may be spaced apart in the second direction, and a second light emitting cell may be disposed between the two adjacent first light emitting cells.
  • the method of manufacturing the light emitting device may further include mounting the first light emitting cells included in the second substrate cut into the mounting unit on the mounting substrate at a time.
  • a plurality of metal balls may be formed in a grid shape on the mounting substrate.
  • the method of manufacturing the light emitting device may further include repeating the above process steps for the second light emitting cells.
  • a method of manufacturing the light emitting device may include selectively forming bonding parts on first light emitting cells on the first substrate, and turning the first substrate over to turn the first light emitting on the bonding parts. Facing the cells and the second light emitting cells with a third substrate, separating the first light emitting cells from the first substrate, and bonding the separated first light emitting cells to the third substrate through the bonding parts A step of overturning the third substrate, bonding one surface of the first light emitting cells to a fourth substrate, removing the third substrate to expose the bonding portions, and penetrating through each of the bonding portions; The method may further include forming pads electrically connected to each of the first light emitting cells.
  • the method of manufacturing the light emitting device may further include forming a light blocking layer filling the first light emitting cells on the third substrate.
  • a light emitting device having a substrate, at least two light emitting cells disposed on the substrate, filling between the at least two light emitting cells, and openings exposing one surface of each of the light emitting cells And bonding portions filling the openings and disposed between each of the light emitting cells and the substrate.
  • one surface of the light blocking film facing the substrate may be coplanar with one surface of each of the bonding parts.
  • one surface of the light blocking layer is in contact with the substrate, and may fill between one surface of each of the bonding parts and the substrate.
  • the separation distance between two neighboring light emitting cells may be 8 to 15 times the line width of each of the light emitting cells.
  • each of the light emitting cells may include a plurality of pads electrically connected to the vertically stacked first light emitting part, the second light emitting part, and the third light emitting part and each of the first to third light emitting parts. It can contain.
  • the light emitting device may further include through electrodes penetrating each of the bonding parts and electrically connected to the pads.
  • each of the through electrodes may include a first portion disposed inside each of the bonding portions and a second portion extending from the first portion and extending upwardly to each of the bonding portions.
  • the second portion may extend on one surface of the light blocking film.
  • the second portion may extend into the light blocking film.
  • the substrate may include a plurality of substrate pads disposed at positions corresponding to the second portions.
  • light emitting cells closely spaced at a desired distance may be disposed by selectively separating light emitting cells densely formed on a wafer several times to be spaced a predetermined distance. Therefore, it is possible to reduce a portion consumed at a separation distance from the wafer rather than directly forming light emitting cells spaced at a desired distance.
  • the light emitting cells having a small line width one by one, and mounting them in at least two mounting units, it is possible to effectively prevent the shock and damage occurring during the mounting and to mount the light emitting cells in the desired device.
  • a light blocking film is disposed between the light emitting cells, and light generated from each of the light emitting cells is blocked to prevent color mixing, thereby improving color reproducibility of the light emitting device.
  • 1A is a plan view illustrating a light emitting device according to an embodiment of the present invention.
  • FIG. 1B and 1C are cross-sectional views of the light emitting device of FIG. 1A taken along line A-A '.
  • FIG. 2A is a plan view illustrating a light emitting cell according to an embodiment of the present invention.
  • FIG. 2B is a cross-sectional view of the light emitting cell of FIG. 2A cut along A-A 'and B-B'.
  • 3A is a plan view illustrating a light emitting cell according to an embodiment of the present invention.
  • 3B is a cross-sectional view of the light emitting cell of FIG. 3A cut along A-A 'and B-B'.
  • 4A is a plan view illustrating a light emitting cell according to an embodiment of the present invention.
  • FIG. 4B is a cross-sectional view of the light emitting cell of FIG. 4A taken along line A-A '.
  • 4C is a cross-sectional view of the light emitting cell of FIG. 4A cut along B-B '.
  • 5C, 6B, 7B, 8B, 9B, 10B, 11B, 12B, 13B, 14B, 15B, 16B, 17B, 18B, 5B, 6A, 7A 8A, 9A, 10A, 11A, 12A, 13A, 14A, 15A, 16A, 17A, and 18A are sectional views taken along line A-A '.
  • 19 to 26 are cross-sectional views illustrating a method of manufacturing a light emitting device according to another embodiment of the present invention.
  • FIG. 1A is a plan view illustrating a light emitting device according to an exemplary embodiment of the present invention
  • FIGS. 1B and 1C are cross-sectional views of the light emitting device of FIG. 1A taken along line A-A '.
  • the light emitting device may include a mounting substrate MSUB and a plurality of light emitting cells LEDs disposed on one surface of the mounting substrate MSUB.
  • the plurality of light emitting cells (LEDs) illustratively describes four light emitting cells (LEDs) as 2X2, but the plurality of light emitting cells (LEDs) may include at least two light emitting cells (LEDs).
  • the plurality of light emitting cells (LEDs) may include 9 light emitting cells (LEDs) at 3X3.
  • Each of the four or nine light emitting cells (LEDs) may be a mounting unit mounted at a time. This will be described in detail later.
  • the plurality of light emitting cells LED may be disposed spaced apart from each other in a first direction DR1 and a second direction DR2 perpendicular to the first direction DR1.
  • the plurality of light emitting cells LED may be disposed to be spaced apart from the third distance DT3 in the first direction DR1 and spaced apart from the fourth distance DT4 to be in the second direction DR2.
  • the third distance DT3 and the fourth distance DT4 may be substantially the same as each other.
  • the third distance DT3 and the fourth distance DT4 may be different from each other.
  • each of the third distance DT3 and the fourth distance DT4 may be 8 to 15 times the critical dimension (CD) of one light emitting cell (LED).
  • CD critical dimension
  • each of the third distance DT3 and the fourth distance DT4 between two neighboring light emitting cells LED is about 650 to 700um. You can.
  • Each of the plurality of light emitting cells LED may include a first light emitting part LE1, a second light emitting part LE2, and a third light emitting part LE3.
  • the light emitting cell LED may have a structure in which the first light emitting part LE1, the second light emitting part LE2, and the third light emitting part LE3 are vertically stacked.
  • the third light emitting part LE3 faces the mounting substrate MSUB, and one surface of the first light emitting part LE1 may be a light extraction surface.
  • the wavelength of the light emitted from the first light emitting part LE1 is the shortest
  • the wavelength of the light emitted from the second light emitting part LE2 is longer than the wavelength of the light emitted from the first light emitting part LE1
  • the third light emitting part ( It may be shorter than the wavelength of light emitted from LE3).
  • the wavelength of light emitted from the third light emitting part LE3 may be the longest.
  • the first light emitting unit LE1 emits blue light
  • the second light emitting unit LE2 emits green light
  • the third light emitting unit LE3 emits red light.
  • the present disclosure is not limited thereto.
  • the second light emitting unit LE2 may emit light having a shorter wavelength than the first light emitting unit LE1.
  • the light emitting cell LED has a structure in which the first light emitting part LE1, the second light emitting part LE2, and the third light emitting part LE3 are horizontally spaced from each other. You can.
  • Each of the light emitting cells LED may include a plurality of pads PD electrically connected to each of the first light emitting part LE1, the second light emitting part LE2, and the third light emitting part LE3. According to an embodiment, each of the plurality of pads PD may be disposed between the third light emitting part LE3 and the mounting substrate MSUB.
  • the light emitting device may further include a light blocking layer LS disposed between the light emitting cells LED.
  • the light blocking layer LS surrounds the outer wall of the light emitting cells LED and may fill the light emitting cells LED.
  • the light blocking layer LS may include openings OP exposing each of the light emitting cells LED.
  • the light blocking layer LS may include a material having insulating properties and blocking light.
  • the light blocking layer LS may include a material such as photoresist and black matrix.
  • the light blocking layer LS is disposed between adjacent light emitting cells LED, light emitted from each of the light emitting cells LED does not affect each other, thereby preventing color mixing and improving color reproducibility of the light emitting device. .
  • the light blocking layer LS may be omitted.
  • the light emitting element includes bonding pads BD covering pads of the light emitting cells LED between each of the third light emitting units LE3 and the mounting substrate MSUB, and filling the openings OP of the light blocking layers LS It may further include.
  • One surface of each of the bonding parts BD is in contact with each of the third light emitting parts LE3, and may have the same size as the light emitting cell LED in a plan view.
  • Each of the bonding parts BD may include a polymer.
  • each of the bonding parts BD may include a thermosetting polymer that is cured at a temperature of 100 to 300 ° C.
  • the light emitting device may include through pads VPD that are electrically connected to the plurality of pads PD of each of the light emitting cells LED and penetrate the bonding part BD.
  • Each of the through pads VPD includes a first portion PT1 penetrating the bonding portion BD and a second portion PT2 extending from the first portion PT1 to one surface of the bonding portion BD. can do.
  • one surface of the light blocking layer LS may be coplanar with one surface of the bonding part BD.
  • the other surface facing the one surface of the light blocking layer LS may be the same plane as one surface of the first light emitting part LE1.
  • each of the second portions PT2 and the mounting pads MPD of the through pads VPD of the light emitting cells LED is between the light blocking layer LS and the bonding portions BD and the mounting substrate MSUB. Can be exposed.
  • the second portion PT2 of each of the through pads VPD may extend to one surface of the light blocking layer LS as well as the bonding portion BD.
  • one surface of the light blocking layer LS may be disposed in contact with the mounting substrate MSUB.
  • Each of the second portions PT2 and the mounting pads MPD of the through pads VPD of the light emitting cells LED may be covered by the light blocking layer LS.
  • the second portion PT2 of each of the through pads VPD may have a structure extending into the light blocking layer LS.
  • the mounting substrate may include a circuit-formed substrate such as a printed circuit board (PCB).
  • PCB printed circuit board
  • the mounting substrate MSUB may include mounting pads MPD at positions corresponding to the through pads VPD.
  • the mounting pads MPD may be electrically bonded to the through pads VPD and a material such as a solder ball (not shown), respectively.
  • each of the through pads VPD extends to one surface of the bonding part BD and / or the light blocking layer LS, various mountings are arranged according to the arrangement and extension length of the through pads VPD.
  • Light emitting cells LED may be mounted on the mounting substrate MSUB having the pads MPD structure.
  • FIG. 2A is a plan view illustrating a light emitting cell according to an embodiment of the present invention
  • FIG. 2B is a cross-sectional view of the light emitting cell of FIG. 2A cut along A-A 'and B-B'
  • 3A is a plan view illustrating a light emitting cell according to an embodiment of the present invention
  • FIG. 3B is a cross-sectional view of the light emitting cell of FIG. 3A cut along A-A 'and B-B'.
  • Figure 4a is a plan view for explaining a light emitting cell according to an embodiment of the present invention
  • Figure 4b is a cross-sectional view of the light emitting cell of Figure 4a A-A '
  • Figure 4c is a light emitting cell of Figure 4a B- It is a sectional view cut by B '.
  • a light emitting cell includes a first light emitting part LE1, a second light emitting part LE2, and a third A light emitting unit LE3 may be included.
  • the first light emitting part LE1, the second light emitting part LE2, and the third light emitting part LE3 may be vertically stacked. Although not illustrated, the first light emitting part LE1, the second light emitting part LE2, and the third light emitting part LE3 may be horizontally disposed on the same plane.
  • the first light emitting part LE1 may include a first n-type semiconductor layer 102, a first active layer 104, a first p-type semiconductor layer 106, and a first ohmic layer 108.
  • the second light emitting part LE2 may include a second n-type semiconductor layer 202, a second active layer 204, a second p-type semiconductor layer 206, and a second ohmic layer 208.
  • the third light emitting unit LE3 may include a third p-type semiconductor layer 306, a third active layer 304, a third n-type semiconductor layer 302, and a third ohmic layer 308.
  • Each of the first n-type semiconductor layer 102, the second n-type semiconductor layer 202, and the third n-type semiconductor layer 302 may be a gallium nitride-based semiconductor layer doped with Si.
  • Each of the first p-type semiconductor layer 106, the second p-type semiconductor layer 206, and the third p-type semiconductor layer 306 may be a gallium nitride-based semiconductor layer doped with Mg.
  • Each of the first active layer 104, the second active layer 204, and the third active layer 304 may include a multi-quantum well (MQW) structure, and its composition ratio to emit light having a desired peak wavelength Can be determined.
  • MQW multi-quantum well
  • Each of the first ohmic layer 108, the second ohmic layer 208, and the third ohmic layer 308 is tin oxide (SnO), indium oxide (InO2), zinc oxide (ZnO), indium tin oxide ( ITO), and a transparent oxide layer (TCO) such as indium zinc oxide (ITZO) may be used.
  • the light emitting cell includes a first pad PD1 electrically connected to the first n-type semiconductor layer 102, a second pad PD2 electrically connected to the second n-type semiconductor layer 202, and a first pad
  • the third pad PD3 electrically connected to the 3 n-type semiconductor layer 302 and the first ohmic layer 108, the second ohmic layer 208, and the third ohmic layer 308 are electrically in common.
  • a common pad (CPD) to be connected may be further included.
  • a common pad includes a first ohmic layer 108, a second ohmic layer 208, and a third ohmic layer ( 308) is commonly described as electrically connecting, but the common pad (CPD) includes a first n-type semiconductor layer 102, a second n-type semiconductor layer 202, and a third n-type semiconductor layer 302. May be electrically connected in common.
  • each of the first pad PD1, the second pad PD2, the third pad PD3, and the common pad CPD is Au, Ag, Ni, Al, Rh, Pd, Ir, Ru , Mg, Zn, Pt, Hf, Cr, Ti, and Cu may include at least one selected from the group consisting of.
  • the alloy may be included.
  • the first light emitting part LE1, the second light emitting part LE2, and the third light emitting part LE3 have the same size.
  • each of the first light emitting part LE1, the second light emitting part LE2, and the third light emitting part LE3 may have an outer wall on the same plane.
  • the first n-type semiconductor layer 102 is electrically connected by the first pad PD1 and the first via structure VA1
  • the second n-type semiconductor layer 202 is the second pad PD2 and the second
  • the via structure VA2 is electrically connected
  • the third n-type semiconductor layer 302 is electrically connected by the third pad PD3 and the third via structure VA3, and the first ohmic layer 108 is connected.
  • the second ohmic layer 208 is electrically connected by the common pad CPD and the fifth via structure VA5.
  • the 3 ohmic layer 308 may be electrically connected to the common pad CPD and the sixth via structure VA6.
  • the first light emitting unit LE1 is larger than the second light emitting unit LE2, and the second light emitting unit LE2 is the third light emitting unit LE3.
  • the first light emitting unit LE1 may include a first n-type semiconductor layer 102 sequentially stacked, a first active layer 104, a first p-type semiconductor layer 106, and a first ohmic layer 108.
  • the second light emitting part LE2 includes a second ohmic layer 208 sequentially stacked, a second p-type semiconductor layer 206, a second active layer 204, and a second n-type semiconductor layer 202.
  • the third light emitting part LE3 is a third ohmic layer 308 sequentially stacked, a third p-type semiconductor layer 306, a third active layer 304, and a third n-type semiconductor layer ( 302), each of the first n-type semiconductor layer 102 and the first ohmic layer 108 of the first light emitting part LE1 is provided in the second light emitting part LE2 and the third light emitting part LE3.
  • each of the second n-type semiconductor layer 202 and the second ohmic layer 208 is exposed by the third light emitting unit LE3, and the third ohmic layer 308 is a third p-type semiconductor layer ( 306), the third active layer 304, and the third n-type semiconductor layer 302, so as to be exposed by the first light emitting part LE1, the second light emitting part LE2, and the third light emitting part LE3, respectively Silver etching It may have a structure.
  • the first n-type semiconductor layer 102 is electrically connected to the first pad PD1 by the first contact pattern CT1 and the first extension pattern EL1, and the second n-type semiconductor layer 202 is the first n-type semiconductor layer 202.
  • the second contact pattern CT2 and the second extension pattern EL2 are electrically connected to the second pad PD2, and the third n-type semiconductor layer 302 has a third contact pattern CT3 and a third extension pattern. It may be electrically connected to the third pad PD3 by (EL3).
  • the first ohmic layer 108 and the second ohmic layer 208 are electrically connected to the common pad CPD by the fourth contact pattern CT4 and the common extension pattern CEL
  • the third ohmic layer ( 308 may be electrically connected to the common pad CPD by the fifth contact pattern CT5 and the common extension pattern CEL.
  • Each of the first extension pattern EL1, the second extension pattern EL2, the third extension pattern EL3, and the common extension pattern CEL extends above the exposed first n-type semiconductor layer 102 and is flat. Can have cotton.
  • the first extension pattern EL1 is electrically connected to the first pad PD1 by the first via structure VA1
  • the second extension pattern EL2 is the second pad (VA2) by the second via structure VA2.
  • PD2 and the third extension pattern EL3 is electrically connected to the third pad PD3 by the third via structure VA3
  • the common extension pattern CEL is the common via structure CVA.
  • Each of the first via structure VA1, the second via structure VA2, the third via structure VA3, and the common via structure CVA is formed at the same height from the flat portion, such that the first pad PD1, the first via structure VA1, The two pads PD2, the third pad PD3, and the common pad CPD may be stably connected to each other.
  • the first extension pattern EL1, the second extension pattern EL2, the third extension pattern EL3, and the common extension pattern CEL may be omitted.
  • a light emitting cell is formed between the first light emitting part LE1 and the second light emitting part LE2.
  • the first light-emitting portion LE1 and the second light-emitting portion LE2 between the first light-emitting portion AD1 and the second light-emitting portion LE2 and the third light-emitting portion LE3 are adhered to the second light-emitting portion LE2 and A second adhesive part AD2 bonding the third light emitting part LE3 may be further included.
  • Each of the first adhesive portion AD1 and the second adhesive portion AD2 may include a material having insulating properties, transmitting visible light, and having adhesive properties.
  • Each of the first adhesive portion AD1 and the second adhesive portion AD2 may include glass, polymer, resist, or polyimide.
  • each of the first adhesive portion AD1 and the second adhesive portion AD2 may include SOG, BCB, HSQ, or SU-8 photoresist.
  • the light emitting cell includes a first color filter CF1 and a second light emitting part LE2 and a third light emitting part disposed between the first light emitting part LE1 and the second light emitting part LE2.
  • a second color filter CF2 disposed between LE3) may be further included.
  • the first color filter CF1 is provided from the first light emitting part LE1 so that light generated from the first light emitting part LE1 does not affect the second light emitting part LE2 and the third light emitting part LE3, respectively.
  • the generated light reflects, and the light generated from each of the second light emitting part LE2 and the third light emitting part LE3 may pass through.
  • the second color filter CF2 includes the first light emitting part LE1 and the first light emitting part LE1 so that light generated from each of the first light emitting part LE1 and the second light emitting part LE2 does not affect the third light emitting part LE3.
  • the light generated by each of the second light emitting units LE2 may be reflected and the light generated from the third light emitting unit LE3 may pass.
  • Each of the first color filter CF1 and the second color filter CF2 may include a distributed Bragg Reflector (DBR) having a structure in which TiO2 and SiO2 are alternately stacked.
  • DBR distributed Bragg Reflector
  • the order or number of alternating TiO2 and SiO2 of the second color filter CF2 may be different from the order and number of alternating TiO2 and SiO2 of the first color filter CF1.
  • the light emitting cell LED may further include a light blocking layer LS surrounding the outer walls of the vertically stacked first light emitting part LE1, the second light emitting part LE2, and the third light emitting part LE3, respectively.
  • the light blocking layer LS may include an opening OP exposing one surface of the first light emitting part LE1.
  • the light blocking layer LS may include a material having insulating properties and blocking light, as described in FIGS. 1A, 1B, and 1C.
  • the light blocking layer LS may include a material such as photoresist and black matrix.
  • the bonding part BD may include a polymer.
  • the bonding portion (BD) at least one selected from the group consisting of photoresist, epoxy, BCB, Flare TM , MSSQ, PMMA, PDMS, fluoropolymer, polyimide, PEEK, ATSP, PVDC, LCP, and wax (wax) It can contain.
  • each of the bonding parts BD may include a thermosetting polymer that is cured at a temperature of 100 to 300 ° C.
  • the upper surface of the bonding portion BD may be substantially coplanar with one surface of the light blocking layer LS.
  • the other surface of the light blocking layer LS facing the other surface may be coplanar with one surface of the first light emitting part LE1.
  • the light emitting cell LED passes through the bonding part BD and is electrically connected to each of the first pad PD1, the second pad PD2, the third pad PD3, and the common pad CPD.
  • the pad PD4, the fifth pad PD5, the sixth pad PD6, and the seventh pad PD7 may be further included.
  • Each of the fourth pad PD4, the fifth pad PD5, the sixth pad PD6, and the seventh pad PD7 is Au, Ag, Ni, Al, Rh, Pd, Ir, Ru, Mg, Zn, It may include at least one selected from the group consisting of Pt, Hf, Cr, Ti, and Cu.
  • the alloy may be included.
  • Each of the fourth pad PD4, the fifth pad PD5, the sixth pad PD6, and the seventh pad PD7 includes a first portion PT1 and a first portion disposed inside the bonding portion BD A second portion PT2 extending from the field PT1 onto one surface of the bonding portion BD may be included.
  • the arrangement or extension length of each of the fourth pad PD4, the fifth pad PD5, the sixth pad PD6, and the seventh pad PD7 may be changed according to a device to be mounted. have. Accordingly, a light emitting device including light emitting cells (LEDs) may be applied to various electronic devices.
  • LEDs light emitting cells
  • the second part PT2 of each of the fourth pad PD4, the fifth pad PD5, the sixth pad PD6, and the seventh pad PD7 May extend in the bonding portion BD.
  • Each second portion PT2 may extend to the light blocking layer LS as well as the bonding portion BD.
  • the arrangement and extension length of each of the fourth pad PD4, the fifth pad PD5, the sixth pad PD6, and the seventh pad PD7 may be changed according to the device to be mounted.
  • 16B, 17B, 18B are shown in FIGS. 5B, 6A, 7A, 8A, 9A, 10A, 11A, 12A, 13A, 14A, 15A, 16A, 17A, 18A.
  • a light emitting cell including a first light emitting part LE1, a second light emitting part LE2, and a third light emitting part LE3 on the first substrate 100 ( LED) can be formed in plural.
  • the first substrate 100 is a substrate capable of growing a gallium nitride-based semiconductor layer, sapphire (Al2O3), silicon carbide (SiC), gallium nitride (GaN), indium gallium nitride (InGaN), aluminum gallium nitride (AlGaN) , Aluminum nitride (AlN), gallium oxide (Ga2O3), gallium arsenide (GaAs), or silicon (Si). Further, the first substrate 100 may be a flexible substrate or a circuit-formed substrate.
  • the first substrate 100 uses a circular wafer (WF) having a flat zone (FZ), but a circular wafer or a rectangular wafer having a notch is used. It might be.
  • WF circular wafer
  • FZ flat zone
  • the first n-type semiconductor layer 102, the first active layer 104, and the first p-type semiconductor layer 106 on the substrate 100 are MOCVD (Metal-Organic Chemical Vapor Deposition), MBE (Molecular Beam) Epitaxy), HVPE (Hydride Vapor Phase Epitaxy), MOC (Metal-Organic Chloride) are sequentially formed using growth methods, such as chemically forming the first ohmic layer 108 on the first p-type semiconductor layer 106
  • the first light emitting part LE1 may be formed by forming through a chemical vapor deposition (CVD) process or a physical vapor deposition process.
  • the second n-type semiconductor layer, the second active layer 204, and the second p-type semiconductor layer 206 on the second substrate are sequentially grown using growth methods such as MOCVD, MBE, HVPE, and MOC. And forming the second ohmic layer 208 on the second p-type semiconductor layer 206 through a CVD or PVD process, thereby forming the second light emitting part LE2.
  • the third n-type semiconductor layer 302, the third active layer 304, and the third p-type semiconductor layer 306 on the third substrate (not shown) are grown by MOCVD, MBE, HVPE, MOC, etc. It can be sequentially formed by using, and the third ohmic layer 308 is formed on the third p-type semiconductor layer 306 through a CVD or PVD process, thereby forming a third light emitting unit LE3.
  • the second light emitting part LE2 may be adhered to the first light emitting part LE1 using the first adhesive part AD1, and the second substrate may be removed by a laser lift off (LLO) process.
  • the third light emitting part LE3 may be adhered to the second light emitting part LE2 using the second adhesive part AD2, and the third substrate may be removed by laser lift-off or chemical etching.
  • via holes illustrated in each of the first light emitting part LE1, the second light emitting part LE2, and the third light emitting part LE3 Not formed
  • the first via structure VA1 electrically connected to the first n-type semiconductor layer 102
  • the second via structure VA2 electrically connected to the second n-type semiconductor layer 202.
  • the first pad PD1 electrically connected to the first via structure VA1 the second pad PD2 electrically connected to the second via structure VA2, and the third via structure VA3 electrically.
  • the third pad PD3 and the fourth via structure VA4, the fifth via structure VA5, and the sixth via structure VA6 are electrically connected to each other to form a common pad CPD. can do.
  • Each of the light emitting cells LED may be spaced apart in the first direction DR1 at the first distance DT1 and spaced apart in the second direction DR2 at the second distance DT2.
  • the first distance DT1 and the second distance DT2 may be substantially the same.
  • 9X9 light emitting cells LEDs
  • LEDs 9X9 light emitting cells
  • a bonding layer BDL covering the light emitting cells LED may be formed on the first substrate 100 on which the plurality of light emitting cells LED are formed.
  • the bonding layer BDL may be formed to cover each of the first pad PD1, the second pad PD2, the third pad PD3, and the common pad CPD of each light emitting cell LED.
  • the bonding film (BDL) may include a first polymer.
  • the bonding film (BDL) at least one selected from the group consisting of photoresist, epoxy, BCB, Flare TM , MSSQ, PMMA, PDMS, fluoropolymer, polyimide, PEEK, ATSP, PVDC, LCP, and wax (wax) It can contain.
  • each of the bonding film (BDL) may include a thermosetting polymer that is cured at a temperature of 100 to 300 °C.
  • the bonding layer (BDL) may have an attachable / detachable property.
  • a first mask pattern MS1 that selectively covers desired light emitting cells LED may be formed on the bonding layer BDL.
  • the distance between the light emitting cells (LEDs) masked by the first mask pattern MS1 may be adjusted to suit a device to be finally mounted.
  • the selected one light emitting cell (LED) and the other selected light emitting cell (LED) neighboring in the first direction DR1 are separated by a third distance DT3 greater than the first distance DT1, and the selected one light emitting cell and the second Another selected light emitting cell LED adjacent to the direction DR2 may be spaced apart from the fourth distance DT4 greater than the second distance DT2.
  • Each of the third distance DT3 and the fourth distance DT4 may be the same. According to an embodiment, each of the third distance DT3 and the fourth distance DT4 may be 8 to 15 times the line width CD of each of the masked light emitting cells LED.
  • first light emitting cells LED1 the light emitting cells LED masked by the first mask pattern MS1 are referred to as first light emitting cells LED1.
  • bonding parts BD may be formed on the first light emitting cells LED1 by etching the bonding layer BDL using the first mask pattern MS1 as an etching mask. . 9A and 9B, after forming the bonding parts BD, the first mask pattern MS1 may be removed.
  • the first light emitting cells LED1 having the bonding parts BD and the first substrate 100 having the light emitting cells LED formed thereon are turned over so as to face the first support substrate SPB1. You can.
  • the first support substrate SPB1 may be a substrate temporarily supporting light emitting cells LED. Therefore, the type and structure of the first support substrate SPB1 are not limited.
  • the bonding parts BD and the light emitting cells LED formed on the first support substrate SPB1 and the first light emitting cells LED1 may face each other.
  • the second mask pattern MS2 may be disposed on the first substrate 100.
  • the second mask pattern MS2 may include openings exposing positions corresponding to the first light emitting cells LED1 on which the bonding parts BD are formed. A selective laser lift-off process is performed through the openings of the second mask pattern MS2, and the first light emitting cells LED1 having the bonding parts BD are selectively separated from the first substrate 100. You can.
  • Each of the first light emitting cells LED1 on which the bonding portions BD separated from the first substrate 100 are formed may be adhered by the bonding portions BD on the first support substrate SPB1.
  • the first light emitting cells LED1 are spaced apart at a third distance DT3 in the first direction DR1 and fourth in the second direction DR2 on the first support substrate SPB1. It may be spaced apart at a distance DT4.
  • the remaining light emitting cells LED except for the first light emitting cells LED1 may remain on the first substrate 100.
  • the remaining light emitting cells (LEDs) include second light emitting cells (LED2), third light emitting cells (LED3), fourth light emitting cells (LED4), fifth light emitting cells (LED5), sixth light emitting cells (LED6), and seventh It may include light emitting cells LED7, eighth light emitting cells LED8, and ninth light emitting cells LED9.
  • the second, third, fourth, fifth, sixth, seventh, eighth, and ninth refer to the order of separation from the first substrate 100, and the structure and characteristics of light emitting cells (LEDs) are different. Do not.
  • a light blocking layer LS filling the first light emitting cells LED1 may be formed on the first support substrate SPB1.
  • the light blocking layer LS may include an insulating material and block visible light, such as a black matrix or photoresist.
  • a second support substrate SPB2 may be attached to one surface of the light emitting cells LED using an adhesive part AAD.
  • the second support substrate SPB2 may be a substrate temporarily supporting light emitting cells LED. Therefore, the type and structure of the second support substrate SPB2 are not limited.
  • the adhesive portion (AAD) may include a second polymer.
  • the second polymer may have an etch selectivity with the first polymer included in the bonding part by one etchant.
  • the second polymer may be etched in one etchant, and the first polymer may not be etched.
  • the second polymer may have a different melting point from the first polymer.
  • the second polymer may melt at a temperature of 300 ° C., but the first polymer may not.
  • the adhesive portion may include at least one selected from the group consisting of photoresist, epoxy, BCB, Flare TM , MSSQ, PMMA, PDMS, fluoropolymer, polyimide, PEEK, ATSP, PVDC, LCP, and wax. have.
  • the first support substrate SPB1 may be removed.
  • the first support substrate SPB1 may be removed from the bonding portions BD.
  • the bonding parts BD may be exposed by removing the first support substrate SPB1.
  • each of the fourth pad PD4, the fifth pad PD5, the sixth pad PD6, and the seventh pad PD7 may extend on the bonding part BD and the light blocking layer LS.
  • each of the fourth pad PD4, the fifth pad PD5, the sixth pad PD6, and the seventh pad PD7 may extend only on the bonding portion BD.
  • first light emitting cells LED1 may be disposed on the second support substrate SPB2 as illustrated. have.
  • each of the first light emitting cells LED1 is not easily mounted on the desired mounting substrate MSUB one by one with a line width (CD) of 50 to 80 um, several first light emitting cells LED1 are mounted at a time.
  • a mounting unit MU including several first light emitting cells LED1 may be formed, and the second support substrate SPB2 may be cut by the mounting unit MU.
  • the mounting unit MU may include at least two first light emitting cells LED1.
  • the mounting unit MU may include a light blocking layer LS surrounding the outer wall of each of the first light emitting cells LED1.
  • a second support substrate SPB2 including 2X2 first light emitting cells LED1 is cut at a time to mount four first light emitting cells LED1 at a time.
  • a mounting unit MU that can be mounted can be formed.
  • a second support substrate SPB2 including 3X3 first light emitting cells LED1 is cut at a time to mount nine first light emitting cells LED1 at a time.
  • a mounting unit MU that can be mounted can be formed.
  • the mounting substrate MSUB is mounted at a position corresponding to each of the fourth pad PD4, the fifth pad PD5, the sixth pad PD6, and the seventh pad PD7 of each of the first light emitting cells LED1. Pads MPD may be formed.
  • Each of the mounting pads MPD and the fourth pads PD4, the fifth pads PD5, the sixth pads PD6, and the seventh pads PD7 of the mounting substrate MSUB is solder ball ( (Not shown), and the like.
  • the second support substrate SPB2 may be removed.
  • a substrate on which a ball grid array (BGA) is formed may be used.
  • the BGA may form metal balls including at least one selected from the group consisting of Au, In, Sn, Pb, and Cu in a grid form on the substrate.
  • the substrate may include a circuit.
  • the mounting unit may include first light emitting cells arranged to correspond to the positions of the metal balls in the grid form.
  • each of the first light emitting cells (LED1) can be mounted on a desired mounting substrate (MSUB).
  • the structure and extension length of each of the fourth pad PD4, the fifth pad PD5, the sixth pad PD6, and the seventh pad PD7 can be changed according to the mounting substrate MSUB, so that the light emitting devices are various It can be applied to a mounting substrate (MSUB).
  • the light blocking layer LS is formed between the first light emitting cells LED1 to block light generated from neighboring first light emitting cells LED1, thereby preventing color mixing and improving color reproducibility.
  • a mounting unit including at least two first light emitting cells (LED1), and mounted on the mounting substrate (MSUB) with the mounting unit (MU), the first light emitting cells of a small line width (CD) It can be mounted more efficiently and stably than mounting (LED1) one by one.
  • second light emitting cells LED2, third light emitting cells LED3, fourth light emitting cells LED4, fifth light emitting cells LED5 on the first substrate 100, sixth The light emitting cells LED6, the seventh light emitting cells LED7, the eighth light emitting cells LED8, and the ninth light emitting cells LED9 may remain. 5A, 5B, 6A, 7A, 8A, 9A, 10A, 11A, 12A, 13A, 14A, 15A, 16A, 17A, 18A, 5C, 6B The process illustrated in FIGS.
  • LEDs second light emitting cells
  • 3 light emitting cells LED
  • 4 light emitting cells LED
  • 5 light emitting cells LED
  • 6 light emitting cells LED
  • 7 light emitting cells LED
  • 8 light emitting cells LED
  • 9th Each of the light emitting cells (LED) may be sequentially applied to mount a plurality of light emitting cells (LED) in the wafer WF on a desired mounting substrate MSUB.
  • the first light emitting cells LED1, the second light emitting cells LED2, the third light emitting cells LED3, and the fourth light emitting cells LED4 are formed in close contact with each other at the first distance DT1 and the second distance DT2.
  • the wafer WF is consumed as a separation distance by an increased distance. Since the light emitting cells (LEDs) are densely formed as described in the embodiments of the present invention, they are mounted through several separation processes to reduce the portion of the wafer (WF) consumed.
  • LEDs light emitting cells
  • 19 to 26 are cross-sectional views illustrating a method of manufacturing a light emitting device according to another embodiment of the present invention.
  • a plurality of light emitting cells may be formed on the first substrate 100.
  • Each of the light emitting cells LED has a structure in which the first light emitting part LE1, the second light emitting part LE2, and the third light emitting part LE3 are vertically stacked, and the first pad PD1 and the second pad ( PD2), a third pad PD3, and a common pad CPD may be formed.
  • the process of forming a plurality of light emitting cells (LEDs) on the first substrate 100 is substantially the same as that described in FIGS. 5A to 5C and will be omitted.
  • An insulating layer DL covering the plurality of light emitting cells LED may be formed.
  • the upper surface of the insulating layer DL may be higher than the upper surface of the light emitting cells LED.
  • the insulating layer DL may include a material having an etch selectivity with respect to a bonding layer BDL and an etchant that are subsequently formed.
  • the insulating layer DL may include one of silicon oxide, silicon nitride, or silicon oxynitride.
  • openings OP selectively exposing desired first light emitting cells LED1 may be formed by etching the insulating layer DL.
  • the bonding layer BDL may be formed on the insulating layer DL while filling the openings OP.
  • the bonding film (BDL) may include a polymer such as polyurethane that is detachable.
  • the bonding film (BDL) may include SOG, BCB, HSQ, or SU-8 photoresist.
  • the bonding portions BD filling the openings OP may be formed by etching the bonding layer BDL so that the upper surface of the insulating layer DL is exposed.
  • Each of the bonding parts BD may be selectively formed only on the first light emitting cells LED1.
  • the insulating layer DL may have an etch selectivity with respect to an etchant etching the bonding layer BDL, and thus may not be substantially etched.
  • the first pad PD1, the second pad PD2, the third pad PD3, and the common pad CPD of the first light emitting cells LED1 penetrate through the bonding parts BD.
  • a fourth pad PD4, a fifth pad PD5, a sixth pad PD6, and a seventh pad PD7 electrically connected to each other may be formed, respectively.
  • the insulating layer DL may be removed.
  • the process of removing the insulating layer DL may be omitted.
  • the first substrate 100 is turned over and the first light emitting cells LED1 may face the desired substrate.
  • the first substrate 100 is turned over and the first light emitting cells LED1 on which the bonding parts BD are formed may face the mounting substrate MSUB.
  • the mask pattern MS is formed on the first substrate 100, and the mask pattern MS may include openings OP at a position corresponding to the first light emitting cells LED1.
  • the selective laser lift-off process may be performed through the openings OP to separate the first light emitting cells LED1 from the first substrate 100.
  • Each of the separated first light emitting cells LED1 may be selectively mounted on the mounting substrate MSUB by bonding parts BD.
  • a light blocking layer LS filling between the light emitting cells LED may be further formed.
  • the light blocking layer LS may have the same upper surface as one surface of each of the first light emitting parts LE1. Also, the light blocking layer LS may fill the mounting substrate MSUB and the light emitting cells LED.
  • each can be mounted on a desired mounting substrate (MSUB).
  • the method of manufacturing the light emitting device shown in FIG. Illustratively, although not shown in detail, the light emitting device illustrated in FIGS. 1A and 1B may be manufactured by the following method.
  • Light-emitting cells may be formed on the first substrate.
  • a first pad, a second pad, a third pad, and a common pad may be exposed on the first surface of each of the light emitting cells.
  • the second surface facing the first surface may be a surface contacting the first substrate.
  • a first adhesive portion may be formed on the first support substrate.
  • the first adhesive portion may include a first polymer.
  • the laser lift process may be performed to separate the light emitting cells from the first substrate.
  • the separated light emitting cells may be transferred to the first support substrate.
  • the first surface of each of the light emitting cells transferred to the first support substrate is in contact with the first support substrate, and the second surface of each of the light emitting cells may be exposed.
  • a second adhesive portion may be formed on the second substrate.
  • the second adhesive portion may include a second polymer.
  • the second polymer may have different solubility with respect to the first polymer and one etchant.
  • the second polymer may have a different melting point from the first polymer.
  • the first adhesive substrate may be removed to separate the light emitting cells from the first support substrate.
  • one etchant may dissolve the first adhesive portion, but not the second adhesive portion.
  • the first adhesive portion may melt at one temperature, and the second adhesive portion may be cured.
  • the second surface of each of the light emitting cells transferred to the second support substrate faces the second support substrate, and the first surface of each of the light emitting cells may be exposed. That is, the first pad, the second pad, the third pad, and the common pad of each of the light emitting cells may be exposed.
  • Bonding parts may be selectively formed only in the first light emitting cells through the above-described methods.
  • Each of the bonding portions may include a third polymer.
  • the third polymer may have different solubility with respect to the second polymer and one etchant.
  • the third polymer may have a different melting point from the second polymer.
  • the first surface of the first light emitting cells may be a surface to which the fourth pads, the fifth pads, the sixth pads, and the seventh pads are exposed.
  • the first light emitting cells can be selectively separated from the second support substrate.
  • the process of selectively separating the first light emitting cells masks the remaining light emitting cells except the first light emitting cells, and then selectively dissolves only the second adhesive portion bonding the first light emitting cells using one etchant.
  • the first light emitting cells may be separated from the second support substrate.
  • One etchant can selectively dissolve the second adhesive portion.
  • the process of selectively separating the first light emitting cells selectively heats the portions of the third support substrate on which the first light emitting cells are located, thereby selectively dissolving only the second adhesive portion adhering the first light emitting cells. 2
  • the first light emitting cells can be separated from the supporting substrate.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Led Device Packages (AREA)
  • Led Devices (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

발광 소자 및 이를 제조하는 방법을 제공한다. 발광 소자의 제조 방법은, 제1 기판의 일 면 상에 복수의 제1 발광 셀들 및 복수의 제2 발광 셀들을 형성하고, 제1 및 제2 발광 셀들을 제2 기판과 마주하고, 제1 발광 셀들을 선택적으로 제2 기판 상에 접착하고, 제1 발광 셀들 중 적어도 두 개를 포함하는 실장 단위로 제2 기판을 절단하는 것을 포함한다.

Description

발광 소자 및 이를 제조하는 방법
본 발명은 발광 소자에 관한 것으로, 보다 상세하게는 복수의 발광 셀들을 포함하는 발광 소자에 관한 것이다.
발광 다이오드는 무기 광원으로서, 디스플레이 장치, 차량용 램프, 일반 조명과 같은 여러 분야에 다양하게 이용되고 있다. 발광 다이오드는 수명이 길고, 소비 전력이 낮으며, 응답속도가 빠른 장점이 있어 기존 광원을 빠르게 대체하고 있다.
특히, 디스플레이 장치는 일반적으로 청색, 녹색 및 적색의 혼합색을 이용하여 다양한 색상을 구현한다. 디스플레이 장치의 각 픽셀은 청색, 녹색 및 적색의 서브 픽셀을 구비하며, 이들 서브 픽셀들의 색상을 통해 특정 픽셀의 색상이 정해지고, 이들 픽셀들의 조합에 의해 이미지가 구현된다.
발광 다이오드는 디스플레이 장치에서 백라이트 광원으로 주로 사용되어 왔다. 그러나 최근 발광 다이오드를 이용하여 직접 이미지를 구현하는 차세대 디스플레이로서 마이크로 LED(micro LED)가 개발되고 있다.
본원 발명이 해결하고자 하는 과제는 색재현성이 우수한 발광 소자를 제공하는데 있다.
또 다른 과제는 웨이퍼에서 버려지는 부분을 최소화하는 발광 소자의 제조 방법을 제공하는데 있다.
본 발명이 해결하고자 하는 과제는 이상에서 언급한 과제에 제한되지 않으며, 언급되지 않은 또 다른 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
해결하고자 하는 과제를 달성하기 위하여 본 발명의 실시예들에 따른 발광 소자의 제조 방법은, 제1 기판의 일 면 상에 복수의 제1 발광 셀들 및 복수의 제2 발광 셀들을 형성하는 단계, 상기 제1 및 제2 발광 셀들을 제2 기판과 마주하는 단계, 상기 제1 발광 셀들을 선택적으로 상기 제2 기판 상에 접착하는 단계, 및 상기 제1 발광 셀들 중 적어도 두 개를 포함하는 실장 단위로 상기 제2 기판을 절단하는 단계를 포함한다.
실시예들에 따르면, 상기 발광 소자의 제조 방법은, 상기 제1 발광 셀들 사이를 채우는 광 차단막을 형성하는 단계를 더 포함할 수 있다.
실시예들에 따르면, 상기 발광 소자의 제조 방법은, 상기 제1 기판 상에 상기 제1 및 제2 발광 셀들 사이를 채우며, 상기 제1 발광 셀들 상부면을 노출시키는 개구들을 갖는 절연막을 형성하는 단계, 상기 개구들을 채우는 본딩부들을 형성하는 단계, 및 상기 본딩부들을 관통하여 상기 제1 발광 셀들 각각과 전기적으로 연결되는 패드들을 형성하는 단계를 더 포함할 수 있다.
실시예들에 따르면, 상기 제1 발광 셀들을 선택적으로 상기 제2 기판 상에 접착하는 단계는, 상기 제1 발광 셀들 상에 본딩부들을 형성하는 단계, 상기 제2 기판과 마주하는 상기 제1 발광 셀들이 배치된 위치에 레이저 리프트 오프(laser lift off) 공정을 선택적으로 수행하여, 상기 제1 기판으로부터 상기 제1 발광 셀들을 분리하는 단계, 및 상기 제2 기판 상에 상기 본딩부들에 의해 상기 분리된 제1 발광 셀들이 접착되는 단계를 포함할 수 있다.
실시예들에 따르면, 이웃하는 제1 발광 셀들은 제1 방향으로 제1 거리 이격되고, 상기 제1 방향과 수직은 제2 방향으로 제2 거리 이격되도록 형성하고, 이웃하는 제2 발광 셀들은 상기 제1 방향으로 상기 제3 거리 이격되고, 상기 제2 방향으로 상기 제4 거리 이격되되도록 형성하고, 상기 이웃하는 두 개의 제1 발광 셀들 사이에 일 제2 발광 셀이 배치될 수 있다.
실시예들에 따르면, 상기 발광 소자의 제조 방법은, 상기 실장 단위로 절단된 제2 기판에 포함된 제1 발광 셀들을 실장기판에 한번에 실장하는 단계를 더 포함할 수 있다.
실시예들에 따르면, 상기 실장기판에는 다수의 금속 볼들이 그리드(grid) 형태로 형성할 수 있다.
실시예들에 따르면, 상기 발광 소자의 제조 방법은, 상기 제2 발광 셀들에 대하여 상기의 공정 단계들을 반복하는 단계를 더 포함할 수 있다.
실시예들에 따르면, 상기 발광 소자의 제조 방법은, 상기 제1 기판 상에 제1 발광 셀들 상에 선택적으로 본딩부들을 각각 형성하는 단계, 상기 제1 기판을 뒤집어 상기 본딩부들이 형성된 제1 발광 셀들 및 상기 제2 발광 셀들을 제3 기판과 마주하는 단계, 상기 제1 발광 셀들을 상기 제1 기판으로부터 분리하는 단계, 상기 분리된 제1 발광 셀들을 상기 본딩부들에 통해 상기 제3 기판에 접착시키는 단계, 상기 제3 기판을 뒤집어 상기 제1 발광 셀들의 일 면들을 제4 기판에 접착하는 단계, 상기 제3 기판을 제거하여 상기 본딩부들을 노출시키는 단계, 및 상기 본딩부들 각각을 관통하여 상기 제1 발광 셀들 각각과 전기적으로 연결되는 패드들을 형성하는 단계를 더 포함할 수 있다.
실시예들에 따르면, 상기 발광 소자의 제조 방법은, 상기 제3 기판 상에 상기 제1 발광 셀들 사이를 채우는 광 차단막을 형성하는 단계를 더 포함할 수 있다.
본 발명의 실시예에 따른 발광 소자는, 기판, 상기 기판 상에 배치되는 적어도 두 개의 발광 셀들, 상기 적어도 두 개의 발광 셀들 사이를 채우며, 상기 발광 셀들 각각의 일 면을 노출시키는 개구들을 갖는 광 차단막, 및 상기 개구들을 채우며 상기 발광 셀들 각각과 상기 기판 사이에 배치되는 본딩부들을 포함할 수 있다.
실시예들에 따르면, 상기 기판과 마주하는 광 차단막의 일 면은 상기 본딩부들 각각의 일 면과 동일 평면일 수 있다.
실시예들에 따르면, 상기 광 차단막의 일 면은 상기 기판과 접하며, 상기 본딩부들 각각의 일 면 및 상기 기판 사이를 채울 수 있다.
실시예들에 따르면, 이웃하는 두 개의 발광 셀들 사이의 이격거리는 상기 발광 셀들 각각의 선폭에 8 내지 15배일 수 있다.
실시예들에 따르면, 상기 발광 셀들 각각은, 수직 적층된 제1 발광부, 제2 발광부, 및 제3 발광부와, 상기 제1 내지 제3 발광부들 각각과 전기적으로 연결되는 복수의 패드들을 포함할 수 있다.
실시예들에 따르면, 상기 발광 소자는, 상기 본딩부들 각각을 관통하며 상기 패드들과 전기적으로 연결되는 관통 전극들을 더 포함할 수 있다.
실시예들에 따르면, 상기 관통 전극들 각각은 상기 본딩부들 각각 내부에 배치되는 제1 부분 및 상기 제1 부분으로부터 연장하여 상기 본딩부들 각각 상부로 연장하는 제2 부분을 포함할 수 있다.
실시예들에 따르면, 상기 제2 부분은 상기 광 차단막의 일 면 상으로 연장할 수 있다.
실시예들에 따르면, 상기 제2 부분은 상기 광 차단막 내부로 연장할 수 있다.
실시예들에 따르면, 상기 기판은 상기 제2 부분들에 대응되는 위치에 배치되는 복수의 기판 패드들을 포함할 수 있다.
기타 실시예들의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
본 발명의 실시예들에 따른 발광 소자에 따르면, 웨이퍼 상에 촘촘하게 형성된 발광 셀들을 소정 거리 이격되도록 선택적으로 여러 번 분리하여, 목적하는 거리로 이격된 발광 셀들을 배치시킬 수 있다. 따라서, 목적하는 거리로 이격된 발광 셀들을 직접 형성하는 것보다 웨이퍼에서 이격거리로 소모되는 부분을 감소시킬 수 있다.
또한, 작은 선폭을 갖는 발광 셀들을 하나씩 실장하지 않고, 적어도 두 개의 실장 단위로 실장함으로써, 실장하는 동안 발생되는 충격 및 손상을 방지하고 효율적으로 발광 셀들을 목적하는 장치에 실장할 수 있다.
발광 셀들 사이에 광 차단막이 배치되어, 발광 셀들 각각으로부터 발생된 광이 차단되어 색혼합을 방지하여, 발광 소자의 색재현성을 향상시킬 수 있다.
도 1a는 본 발명의 일 실시예에 따른 발광 소자를 설명하기 위한 평면도이다.
도 1b 및 도 1c는 도 1a의 발광 소자를 A-A'으로 절단한 단면도들이다.
도 2a는 본 발명의 일 실시예에 따른 발광 셀을 설명하기 위한 평면도이다.
도 2b는 도 2a의 발광 셀을 A-A' 및 B-B'으로 절단한 단면도이다.
도 3a는 본 발명의 일 실시예에 따른 발광 셀을 설명하기 위한 평면도이다.
도 3b는 도 3a의 발광 셀을 A-A' 및 B-B'으로 절단한 단면도이다.
도 4a는 본 발명의 일 실시예에 따른 발광 셀을 설명하기 위한 평면도이다.
도 4b는 도 4a의 발광 셀을 A-A'으로 절단한 단면도이다.
도 4c는 도 4a의 발광 셀을 B-B'으로 절단한 단면도이다.
도 5a, 도 5b, 도 6a, 도7a, 도8a, 도9a, 도10a, 도11a, 도12a, 도13a, 도14a, 도15a, 도16a, 도17a, 도 18a는 본 발명의 일 실시예에 따른 발광 소자를 제조하는 방법을 설명하기 위한 평면도들이다.
도 5c, 도6b, 도7b, 도8b, 도9b, 도10b, 도11b, 도12b, 도13b, 도14b, 도15b, 도16b, 도17b, 도 18b는 도 5b, 도6a, 도7a, 도8a, 도9a, 도10a, 도11a, 도12a, 도13a, 도14a, 도15a, 도16a, 도17a, 도 18a의 발광 소자를 A-A'으로 절단한 단면도들이다.
도 19 내지 도 26은 본 발명의 다른 실시예에 따른 발광 소자를 제조하는 방법을 설명하기 위한 단면도들이다.
본 발명의 구성 및 효과를 충분히 이해하기 위하여, 첨부한 도면을 참조하여 본 발명의 바람직한 실시 예들을 설명한다. 그러나 본 발명은, 이하에서 개시되는 실시예들에 한정되는 것이 아니라, 여러 가지 형태로 구현될 수 있고 다양한 변경을 가할 수 있다.
또한, 본 발명의 실시예들에서 사용되는 용어들은 다르게 정의되지 않는 한, 해당 기술 분야에서 통상의 지식을 가진 자에게 통상적으로 알려진 의미로 해석될 수 있다.
이하, 도면들을 참조하여 본 발명의 실시예들에 따른 발광 소자에 대해 상세히 설명한다.
도 1a는 본 발명의 일 실시예에 따른 발광 소자를 설명하기 위한 평면도이고, 도 1b 및 도 1c는 도 1a의 발광 소자를 A-A'으로 절단한 단면도들이다.
도 1a 내지 도 1c를 참조하면, 발광 소자는 실장기판(MSUB) 및 실장기판(MSUB)의 일 면 상에 배치되는 복수의 발광 셀들(LED)을 포함할 수 있다. 일 실시예에 따르면, 복수의 발광 셀들(LED)은 2X2로 4개의 발광 셀들(LED)을 예시적으로 설명하고 있으나, 복수의 발광 셀들(LED)은 적어도 두 개의 발광 셀들(LED)을 포함할 수 있다. 도 17a 및 도 17b에 도시된 바와 같이, 복수의 발광 셀들(LED)은 3X3로 9개의 발광 셀들(LED)을 포함할 수 있다. 4개 또는 9개의 복수의 발광 셀들(LED) 각각은 한번에 실장되는 실장 단위일 수 있다. 이에 대한 설명은 후속하여 상세하게 설명하기로 한다.
복수의 발광 셀들(LED)은 제1 방향(DR1) 및 제1 방향(DR1)과 수직인 제2 방향(DR2)으로 서로 이격되어 배치될 수 있다. 복수의 발광 셀들(LED)은 제1 방향(DR1)으로 제3 거리(DT3) 이격되어 배치되며, 제2 방향(DR2)으로 제4 거리(DT4) 이격되어 배치될 수 있다. 일 예로, 제3 거리(DT3) 및 제4 거리(DT4)는 서로 실질적으로 동일할 수 있다. 다른 예로, 제3 거리(DT3) 및 제4 거리(DT4)는 서로 상이할 수 있다.
일 실시예에 따르면, 제3 거리(DT3) 및 제4 거리(DT4) 각각은 발광 셀(LED) 하나의 선폭(critical dimension, CD)의 8 내지 15배일 수 있다. 예컨대, 발광 셀들(LED) 각각의 선폭(CD)은 50 내지 80um일 때, 이웃하는 두 개의 발광 셀들(LED) 사이 제3 거리(DT3) 및 제4 거리(DT4) 각각은 약 650 내지 700um일 수 있다.
복수의 발광 셀들(LED) 각각은 제1 발광부(LE1), 제2 발광부(LE2), 및 제3 발광부(LE3)를 포함할 수 있다. 일 실시예에 따르면, 발광 셀(LED)은 제1 발광부(LE1), 제2 발광부(LE2), 및 제3 발광부(LE3)가 수직으로 적층된 구조를 가질 수 있다. 이 경우, 제3 발광부(LE3)는 실장기판(MSUB)과 마주하며, 제1 발광부(LE1)의 일 면이 광 추출면일 수 있다. 이때, 제1 발광부(LE1)에서 발광되는 광의 파장이 가장 짧고, 제2 발광부(LE2)에서 발광되는 광의 파장은 제1 발광부(LE1)에서 발광되는 광의 파장보다 길고 제3 발광부(LE3)에서 발광되는 광의 파장보다 짧을 수 있다. 제3 발광부(LE3)에서 발광되는 광의 파장은 가장 길 수 있다. 예컨대, 제1 발광부(LE1)는 청색광을 발광시키며, 제2 발광부(LE2)는 녹색광을 발광시키며, 제3 발광부(LE3)는 적색광을 발광시킬 수 있다. 그러나 본 개시가 이에 한정되는 것은 아니다. 예를 들어, 제2 발광부(LE2)가 제1 발광부(LE1)보다 단파장의 광을 방출할 수 있다. 도시되지 않았으나 다른 실시예에 따르면, 발광 셀(LED)은 제1 발광부(LE1), 제2 발광부(LE2), 및 제3 발광부(LE3)가 수평으로 서로 이격되어 배치된 구조를 가질 수 있다.
발광 셀들(LED) 각각은 제1 발광부(LE1), 제2 발광부(LE2), 및 제3 발광부(LE3) 각각과 전기적으로 연결되는 복수의 패드들(PD)을 포함할 수 있다. 일 실시예에 따르면, 복수의 패드들(PD) 각각은 제3 발광부(LE3) 및 실장기판(MSUB) 사이에 배치될 수 있다.
발광 소자는, 발광 셀들(LED) 사이에서 배치되는 광 차단막(LS)을 더 포함할 수 있다. 광 차단막(LS)은 발광 셀들(LED)의 외측벽을 감싸며, 발광 셀들(LED) 사이를 채울 수 있다. 일 실시예에 따르면, 광 차단막(LS)은 발광 셀들(LED) 각각을 노출시키는 개구들(OP)을 포함할 수 있다. 광 차단막(LS)은 절연성을 가지며 광을 차단하는 특성을 갖는 물질을 포함할 수 있다. 일 예로, 광 차단막(LS)은, 포토레지스트(photoresist) 및 블랙매트릭스(black matrix)과 같은 물질을 포함할 수 있다.
광 차단막(LS)이 인접한 발광 셀들(LED) 사이에 배치됨으로써, 발광 셀들(LED) 각각으로부터 발광된 광이 서로에게 영향을 미치지 않아, 색 혼합을 방지하여 발광 소자의 색재현성을 향상시킬 수 있다. 한편, 선택적으로, 광 차단막(LS)은 생략될 수 있다.
발광 소자는, 제3 발광부(LE3)들 각각과 실장기판(MSUB) 사이에서 발광 셀들(LED)의 패드들을 덮으며, 광 차단막(LS)들의 개구들(OP)을 채우는 본딩부들(BD)을 더 포함할 수 있다. 본딩부들(BD) 각각의 일 면은 제3 발광부(LE3)들 각각과 접하며, 평면적 관점에서 발광 셀(LED)과 동일한 크기를 가질 수 있다.
본딩부들(BD) 각각은 고분자를 포함할 수 있다. 예컨대, 본딩부들(BD) 각각은, 포토레지스트, epoxy, BCB(benzocyclobutene), PAE(poly arylene ether) 계열인 FlareTM, MSSQ(methylsilsesquioxane), PMMA(polymethylmethacrylate), PDMS(polydimethylsiloxane), fluoropolymer, polyimide, PEEK(polyethereherketone), ATSP(Aromatic Thermosetting Polyester), PVDC(Polyvinylidene chloride), LCP(liquid-crystal polymer), 및 왁스(wax)로 이루어진 군으로부터 선택된 적어도 하나를 포함할 수 있다. 일 예로, 본딩부들(BD) 각각은 100 내지 300℃의 온도에서 경화되는 열 경화성 고분자를 포함할 수 있다.
발광 소자는, 발광 셀(LED) 각각의 복수의 패드들(PD)과 전기적으로 연결되며 본딩부(BD)를 관통하는 관통 패드들(VPD)을 포함할 수 있다. 관통 패드들(VPD) 각각은 본딩부(BD)를 관통하는 제1 부분(PT1)과, 제1 부분(PT1)으로부터 본딩부(BD)의 일 면으로 연장하는 제2 부분(PT2)을 포함할 수 있다.
도 1b에 도시된 일 실시예에 따르면, 광 차단막(LS)의 일 면은 본딩부(BD)의 일 면과 동일 평면일 수 있다. 광 차단막(LS)의 일 면에 대향하는 타 면은 제1 발광부(LE1)의 일 면과 동일 평면일 수 있다. 따라서, 발광 셀들(LED)의 관통 패드들(VPD)의 제2 부분들(PT2)과 실장 패드들(MPD) 각각은 광 차단막(LS) 및 본딩부들(BD)과 실장기판(MSUB) 사이에서 노출될 수 있다. 한편, 관통 패드들(VPD) 각각의 제2 부분(PT2)은 본딩부(BD)뿐만 아니라 광 차단막(LS)의 일 면으로 연장할 수 있다.
도 1c에 도시된 다른 실시예에 따르면, 광 차단막(LS)의 일 면은 실장 기판(MSUB)과 접하며 배치될 수 있다. 발광 셀들(LED)의 관통 패드들(VPD)의 제2 부분들(PT2) 및 실장 패드들(MPD) 각각은 광 차단막(LS)에 의해 덮일 수 있다. 한편, 관통 패드들(VPD) 각각의 제2 부분(PT2)은 광 차단막(LS)의 내부로 연장되는 구조를 가질 수 있다.
실장기판(MSUB)은 인쇄회로기판(Printed Circuit Board, PCB)과 같이 회로가 형성된 기판을 포함할 수 있다.
실장기판(MSUB)은, 관통 패드들(VPD)에 대응되는 위치에 실장 패드들(MPD)을 포함할 수 있다. 실장 패드들(MPD)은 관통 패드들(VPD)과 각각 솔더 볼(solder ball, 도시되지 않음)과 같은 물질에 의해 전기적으로 접착할 수 있다.
관통 패드들(VPD) 각각의 제2 부분(PT2)이 본딩부(BD) 및/또는 광 차단막(LS)의 일 면으로 연장됨으로써, 관통 패드들(VPD)의 배치 및 연장 길이에 따라 다양한 실장 패드들(MPD) 구조를 갖는 실장기판(MSUB)에 발광 셀들(LED)을 실장할 수 있다.
이하, 발광 셀을 보다 상세하게 설명하기로 한다.
도 2a는 본 발명의 일 실시예에 따른 발광 셀을 설명하기 위한 평면도이고, 도 2b는 도 2a의 발광 셀을 A-A' 및 B-B'으로 절단한 단면도이다. 도 3a는 본 발명의 일 실시예에 따른 발광 셀을 설명하기 위한 평면도이고, 도 3b는 도 3a의 발광 셀을 A-A' 및 B-B'으로 절단한 단면도이다. 도 4a는 본 발명의 일 실시예에 따른 발광 셀을 설명하기 위한 평면도이고, 도 4b는 도 4a의 발광 셀을 A-A'으로 절단한 단면도이고, 도 4c는 도 4a의 발광 셀을 B-B'으로 절단한 단면도이다.
도 2a, 도3a, 도 4a, 도 2b, 도3b, 도 4b, 및 도 4c를 참조하면, 발광 셀(LED)은 제1 발광부(LE1), 제2 발광부(LE2), 및 제3 발광부(LE3)를 포함할 수 있다.
본 실시예에 따르면, 제1 발광부(LE1), 제2 발광부(LE2), 및 제3 발광부(LE3)가 수직 적층될 수 있다. 도시되지 않았으나, 제1 발광부(LE1), 제2 발광부(LE2), 및 제3 발광부(LE3)는 동일 평면 상에 수평적으로 배치될 수 있다.
제1 발광부(LE1)는 제1 n형 반도체층(102), 제1 활성층(104), 제1 p형 반도체층(106), 및 제1 오믹층(108)을 포함할 수 있다. 제2 발광부(LE2)는 제2 n형 반도체층(202), 제2 활성층(204), 제2 p형 반도체층(206), 및 제2 오믹층(208)을 포함할 수 있다. 제3 발광부(LE3)는 제3 p형 반도체층(306), 제3 활성층(304), 제3 n형 반도체층(302), 및 제3 오믹층(308)을 포함할 수 있다.
제1 n형 반도체층(102), 제2 n형 반도체층(202), 및 제3 n형 반도체층(302) 각각은 Si이 도핑된 질화갈륨계 반도체층일 수 있다. 제1 p형 반도체층(106), 제2 p형 반도체층(206), 및 제3 p형 반도체층(306) 각각은 Mg가 도핑된 질화갈륨계 반도체층일 수 있다. 제1 활성층(104), 제2 활성층(204), 및 제3 활성층(304) 각각은 다중양자우물구조(Multi Quantum Well: MQW)을 포함할 수 있고, 원하는 피크 파장의 광을 방출하도록 그 조성비가 결정될 수 있다. 제1 오믹층(108), 제2 오믹층(208), 및 제3 오믹층(308) 각각은 산화주석(SnO), 산화인디움(InO2), 산화아연(ZnO), 산화인디움주석(ITO), 및 산화인디움주석아연(ITZO)과 같은 투명 산화물층(Transparent Conductive Oxide: TCO)이 사용될 수 있다.
발광 셀(LED)은, 제1 n형 반도체층(102)과 전기적으로 연결되는 제1 패드(PD1), 제2 n형 반도체층(202)과 전기적으로 연결되는 제2 패드(PD2), 제3 n형 반도체층(302)과 전기적으로 연결되는 제3 패드(PD3), 및 제1 오믹층(108), 제2 오믹층(208), 및 제3 오믹층(308)과 전기적으로 공통으로 연결되는 공통 패드(CPD)를 더 포함할 수 있다.
도 2a, 도3a,도 4a, 도 2b, 도3b,도 4b, 및 도 4c에서는 공통 패드(CPD)가 제1 오믹층(108), 제2 오믹층(208), 및 제3 오믹층(308)을 공통적으로 전기적으로 연결하는 것으로 설명하고 있으나, 공통 패드(CPD)가 제1 n형 반도체층(102), 제2 n형 반도체층(202), 및 제3 n형 반도체층(302)을 공통적으로 전기적으로 연결할 수도 있다. 일 실시예에 따르면, 제1 패드(PD1), 제2 패드(PD2), 제3 패드(PD3), 및 공통 패드(CPD) 각각은 Au, Ag, Ni, Al, Rh, Pd, Ir, Ru, Mg, Zn, Pt, Hf, Cr, Ti, 및 Cu으로 이루어진 군으로부터 선택된 적어도 하나를 포함할 수 있다. 또한, 상기의 합금을 포함할 수 있다.
도 2a, 도 2b, 도 3a, 및 도 3b에 도시된 일 실시예에 따르면, 제1 발광부(LE1), 제2 발광부(LE2), 및 제3 발광부(LE3)는 서로 동일한 크기를 가짐으로써, 제1 발광부(LE1), 제2 발광부(LE2), 및 제3 발광부(LE3) 각각은 동일 평면에 외측벽을 가질 수 있다. 제1 n형 반도체층(102)은 제1 패드(PD1)와 제1 비아 구조물(VA1)에 의해 전기적으로 연결되고, 제2 n형 반도체층(202)은 제2 패드(PD2)와 제2 비아 구조물(VA2)에 의해 전기적으로 연결되고, 제3 n형 반도체층(302)은 제3 패드(PD3)와 제3 비아 구조물(VA3)에 의해 전기적으로 연결되고, 제1 오믹층(108)은 공통 패드(CPD)와 제4 비아 구조물(VA4)에 의해 전기적으로 연결되고, 제2 오믹층(208)은 공통 패드(CPD)와 제5 비아 구조물(VA5)에 의해 전기적으로 연결되며, 제3 오믹층(308)은 공통 패드(CPD)와 제6 비아 구조물(VA6)에 의해 전기적으로 연결될 수 있다.
도 4a, 도 4b, 및 도 4c에 도시된 다른 실시예에 따르면, 제1 발광부(LE1)는 제2 발광부(LE2)보다 크고, 제2 발광부(LE2)는 제3 발광부(LE3)보다 클 수 있다. 일 예로, 제1 발광부(LE1)는 순차적으로 적층된 제1 n형 반도체층(102), 제1 활성층(104), 제1 p형 반도체층(106), 및 제1 오믹층(108)을 포함하고, 제2 발광부(LE2)는 순차적으로 적층된 제2 오믹층(208), 제2 p형 반도체층(206), 제2 활성층(204), 및 제2 n형 반도체층(202)을 포함하고, 제3 발광부(LE3)는 순차적으로 적층된 제3 오믹층(308), 제3 p형 반도체층(306), 제3 활성층(304), 및 제3 n형 반도체층(302)을 포함하는 경우, 제1 발광부(LE1)의 제1 n형 반도체층(102) 및 제1 오믹층(108) 각각은 제2 발광부(LE2) 및 제3 발광부(LE3)에 의해 노출되고, 제2 n형 반도체층(202) 및 제2 오믹층(208) 각각은 제3 발광부(LE3)에 의해 노출되며, 제3 오믹층(308)은 제3 p형 반도체층(306), 제3 활성층(304), 및 제3 n형 반도체층(302)에 의해 노출되도록, 제1 발광부(LE1), 제2 발광부(LE2), 및 제3 발광부(LE3) 각각은 식각된 구조를 가질 수 있다. 제1 n형 반도체층(102)은 제1 콘택 패턴(CT1)과 제1 연장 패턴(EL1)에 의해 제1 패드(PD1)와 전기적으로 연결되며, 제2 n형 반도체층(202)은 제2 콘택 패턴(CT2)과 제2 연장 패턴(EL2)에 의해 제2 패드(PD2)와 전기적으로 연결되며, 제3 n형 반도체층(302)은 제3 콘택 패턴(CT3)과 제3 연장 패턴(EL3)에 의해 제3 패드(PD3)와 전기적으로 연결될 수 있다. 또한, 제1 오믹층(108) 및 제2 오믹층(208)은 제4 콘택 패턴(CT4)과 공통 연장 패턴(CEL)에 의해 공통 패드(CPD)와 전기적으로 연결되고, 제3 오믹층(308)은 제5 콘택 패턴(CT5)과 공통 연장 패턴(CEL)에 의해 공통 패드(CPD)와 전기적으로 연결될 수 있다. 제1 연장 패턴(EL1), 제2 연장 패턴(EL2), 제3 연장 패턴(EL3), 및 공통 연장 패턴(CEL) 각각이 노출된 제1 n형 반도체층(102) 상부로 연장되어 평평한 상부면을 가질 수 있다. 제1 연장 패턴(EL1)은 제1 비아 구조물(VA1)에 의해 제1 패드(PD1)와 전기적으로 연결되고, 제2 연장 패턴(EL2)은 제2 비아 구조물(VA2)에 의해 제2 패드(PD2)와 전기적으로 연결되고, 제3 연장 패턴(EL3)은 제3 비아 구조물(VA3)에 의해 제3 패드(PD3)와 전기적으로 연결되고, 공통 연장 패턴(CEL)은 공통 비아 구조물(CVA)에 의해 공통 패드(CPD)와 전기적으로 연결될 수 있다. 제1 비아 구조물(VA1), 제2 비아 구조물(VA2), 제3 비아 구조물(VA3), 및 공통 비아 구조물(CVA) 각각이 평평한 부분으로부터 동일 높이로 형성되어, 제1 패드(PD1), 제2 패드(PD2), 제3 패드(PD3), 및 공통 패드(CPD) 각각과 안정적으로 전기적 연결될 수 있다. 선택적으로, 제1 연장 패턴(EL1), 제2 연장 패턴(EL2), 제3 연장 패턴(EL3), 및 공통 연장 패턴(CEL)은 생략될 수 있다.
도 2a, 도3a, 도 4a, 도 2b, 도3b,도 4b, 및 도 4c를 참조하면, 발광 셀(LED)은, 제1 발광부(LE1) 및 제2 발광부(LE2) 사이에서 제1 발광부(LE1) 및 제2 발광부(LE2)를 접착시키는 제1 접착부(AD1)와, 제2 발광부(LE2) 및 제3 발광부(LE3) 사이에서 제2 발광부(LE2) 및 제3 발광부(LE3)를 접착시키는 제2 접착부(AD2)를 더 포함할 수 있다. 제1 접착부(AD1) 및 제2 접착부(AD2) 각각은 절연성을 가지며 가시광을 투과시키고 접착 특성을 갖는 물질을 포함할 수 있다. 제1 접착부(AD1) 및 제2 접착부(AD2) 각각은 글래스, 폴리머, 레지스트 또는 폴리이미드를 포함할 수 있다. 예컨대, 제1 접착부(AD1) 및 제2 접착부(AD2) 각각은 SOG, BCB, HSQ, 또는 SU-8 포토레지스트를 포함할 수 있다.
선택적으로, 발광 셀(LED)은, 제1 발광부(LE1) 및 제2 발광부(LE2) 사이에 배치되는 제1 컬러 필터(CF1) 및 제2 발광부(LE2) 및 제3 발광부(LE3) 사이에 배치되는 제2 컬러 필터(CF2)를 더 포함할 수 있다. 제1 컬러 필터(CF1)는 제1 발광부(LE1)로부터 발생된 광이 제2 발광부(LE2) 및 제3 발광부(LE3) 각각으로 영향을 미치지 않도록, 제1 발광부(LE1)로부터 발생된 광은 반사시키고, 제2 발광부(LE2) 및 제3 발광부(LE3) 각각으로부터 발생된 광은 통과시킬 수 있다. 제2 컬러 필터(CF2)는 제1 발광부(LE1) 및 제2 발광부(LE2) 각각으로부터 발생된 광이 제3 발광부(LE3)로 영향을 미치지 않도록, 제1 발광부(LE1) 및 제2 발광부(LE2) 각각으로 발생된 광은 반사시키고, 제3 발광부(LE3)로부터 발생된 광을 통과시킬 수 있다. 제1 컬러 필터(CF1) 및 제2 컬러 필터(CF2) 각각은 TiO2 및 SiO2가 교번 적층된 구조를 갖는 분산 드래그 반사경(Distributed Bragg Reflector, DBR)을 포함할 수 있다. 예컨대, 제2 컬러 필터(CF2)의 TiO2 및 SiO2가 교번되는 순서 또는 횟수는 제1 컬러 필터(CF1)의 TiO2 및 SiO2가 교번되는 순서 및 횟수와 상이할 수 있다.
발광 셀(LED)은, 수직 적층된 제1 발광부(LE1), 제2 발광부(LE2), 및 제3 발광부(LE3) 각각의 외측벽을 감싸는 광 차단막(LS)을 더 포함할 수 있다. 광 차단막(LS)은 제1 발광부(LE1)의 일 면을 노출시키는 개구(OP)를 포함할 수 있다. 광 차단막(LS)은 도 1a, 도 1b, 및 도 1c에서 설명된 것과 같이, 절연성을 가지며 광을 차단하는 특성을 갖는 물질을 포함할 수 있다. 일 예로, 광 차단막(LS)은, 포토레지스트 및 블랙매트릭스와 같은 물질을 포함할 수 있다.
발광 셀(LED)은, 제3 발광부(LE3) 상에 제1 패드(PD1), 제2 패드(PD2), 제3 패드(PD3), 및 공통 패드(CPD) 각각을 덮으며, 광 차단막(LS)의 개구(OP)를 채우는 본딩부(BD)를 더 포함할 수 있다. 일 예에 따르면, 본딩부(BD)는 고분자를 포함할 수 있다. 예컨대, 본딩부(BD)는, 포토레지스트, epoxy, BCB, FlareTM, MSSQ, PMMA, PDMS, fluoropolymer, polyimide, PEEK, ATSP, PVDC, LCP, 및 왁스(wax)로 이루어진 군으로부터 선택된 적어도 하나를 포함할 수 있다. 일 예로, 본딩부들(BD) 각각은 100 내지 300℃ 온도에서 경화되는 열 경화성 고분자를 포함할 수 있다.
일 실시예에 따르면, 본딩부(BD)의 상부면은 광 차단막(LS)의 일 면과 실질적으로 동일 평면일 수 있다. 한편, 광 차단막(LS)의 일 면에 대향하는 타 면은 제1 발광부(LE1)의 일 면과 동일 평면일 수 있다.
발광 셀(LED)은, 본딩부(BD)를 관통하며 제1 패드(PD1), 제2 패드(PD2), 제3 패드(PD3), 및 공통 패드(CPD) 각각과 전기적으로 연결되는 제4 패드(PD4), 제5 패드(PD5), 제6 패드(PD6), 및 제7 패드(PD7)를 더 포함할 수 있다. 제4 패드(PD4), 제5 패드(PD5), 제6 패드(PD6), 및 제7 패드(PD7) 각각은 Au, Ag, Ni, Al, Rh, Pd, Ir, Ru, Mg, Zn, Pt, Hf, Cr, Ti, 및 Cu으로 이루어진 군으로부터 선택된 적어도 하나를 포함할 수 있다. 또한, 상기의 합금을 포함할 수 있다.
제4 패드(PD4), 제5 패드(PD5), 제6 패드(PD6), 및 제7 패드(PD7) 각각은 본딩부(BD) 내부에 배치되는 제1 부분(PT1)과, 제1 부분들(PT1)으로부터 본딩부(BD)의 일 면 상으로 연장하는 제2 부분(PT2)을 포함할 수 있다. 일 실시예에 따르면, 제4 패드(PD4), 제5 패드(PD5), 제6 패드(PD6), 및 제7 패드(PD7) 각각의 배치 또는 연장 길이는, 실장하고자 하는 장치에 따라 변경할 수 있다. 따라서, 다양한 전자 장치에 발광 셀들(LED)을 포함하는 발광 소자를 적용할 수 있다.
도 2a 및 도 2b에 도시된 일 실시예에 따르면, 제4 패드(PD4), 제5 패드(PD5), 제6 패드(PD6), 및 제7 패드(PD7) 각각의 제2 부분(PT2)은 본딩부(BD) 내에서 연장될 수 있다. 도 3a, 도 3b, 도 4a, 도 4b, 및 도 4c에 도시된 다른 실시예에 따르면, 제4 패드(PD4), 제5 패드(PD5), 제6 패드(PD6), 및 제7 패드(PD7) 각각의 제2 부분(PT2)은 본딩부(BD) 뿐만 아니라 광 차단막(LS)까지 연장될 수 있다. 이처럼, 실장하고자 하는 장치에 따라 제4 패드(PD4), 제5 패드(PD5), 제6 패드(PD6), 및 제7 패드(PD7) 각각의 배치 및 연장 길이가 변경될 수 있다.
이하, 도 1a 및 도 1b에 도시된 발광 소자를 제조하는 방법을 설명하고자 한다.
도 5a, 도 5b, 도 6a, 도7a, 도8a, 도9a, 도10a, 도11a, 도12a, 도13a, 도14a, 도15a, 도16a, 도17a, 도 18a는 본 발명의 일 실시예에 따른 발광 소자를 제조하는 방법을 설명하기 위한 평면도들이고, 도 5c, 도6b , 도7b, 도8b, 도9b, 도10b, 도11b, 도12b, 도13b, 도14b, 도15b, 도16b, 도17b, 도 18b는 도 5b, 도6a, 도7a, 도8a, 도9a, 도10a, 도11a, 도12a, 도13a, 도14a, 도15a, 도16a, 도17a, 도 18a의 발광 소자를 A-A'으로 절단한 단면도들이다. 도 5b는 도 5a의 B를 확대한 평면도이다.
도 5a, 도 5b, 도 5c를 참조하면, 제1 기판(100) 상에 제1 발광부(LE1), 제2 발광부(LE2), 및 제3 발광부(LE3)를 포함하는 발광 셀(LED)을 복수 개 형성할 수 있다.
제1 기판(100)은 질화갈륨계 반도체층을 성장시킬 수 있는 기판으로, 사파이어(Al2O3), 탄화실리콘(SiC), 질화갈륨(GaN), 질화인듐갈륨(InGaN), 질화알루미늄갈륨(AlGaN), 질화알루미늄(AlN), 산화갈륨(Ga2O3), 갈륨비소(GaAs), 또는 실리콘(Si)를 포함할 수 있다. 또한, 제1 기판(100)은 유연성(flexible) 기판이거나, 회로가 형성된 기판일 수 있다.
도 5a에 도시된 일 실시예에 따르면, 제1 기판(100)은 플랫존(flat zone, FZ)을 갖는 원형 웨이퍼(WF)를 사용하나, 노치(notch)를 갖는 원형 웨이퍼 또는 사각형 웨이퍼를 사용할 수도 있다.
제1 기판(100) 상에 제1 n형 반도체층(102), 제1 활성층(104), 및 제1 p형 반도체층(106)을 MOCVD(Metal-Organic Chemical Vapor Deposition), MBE(Molecular Beam Epitaxy), HVPE(Hydride Vapor Phase Epitaxy), MOC(Metal-Organic Chloride) 등의 성장법을 이용하여 순차적으로 형성하고, 제1 p형 반도체층(106) 상에 제1 오믹층(108)을 화학적 기상 증착(Chemical Vapor Deposition: CVD), 물리적 기상 증착(Physical Vapour Deposition) 공정을 통해 형성하여, 제1 발광부(LE1)를 형성할 수 있다. 제2 기판(도시되지 않음) 상에 제2 n 형 반도체층, 제2 활성층(204), 및 제2 p형 반도체층(206)을 MOCVD, MBE, HVPE, MOC 등의 성장법을 이용하여 순차적으로 형성하고, 제2 p형 반도체층(206) 상에 제2 오믹층(208)을 CVD 또는 PVD 공정을 통해 형성하여, 제2 발광부(LE2)를 형성할 수 있다. 제3 기판(도시되지 않음) 상에 제3 n형 반도체층(302), 제3 활성층(304), 및 제3 p형 반도체층(306)을 MOCVD, MBE, HVPE, MOC 등의 성장법을 이용하여 순차적으로 형성하고, 제3 p형 반도체층(306) 상에 제3 오믹층(308)을 CVD 또는 PVD 공정을 통해 형성하여, 제3 발광부(LE3)를 형성할 수 있다.
제1 발광부(LE1) 상에 제1 접착부(AD1)를 이용하여 제2 발광부(LE2)를 접착하고, 제2 기판을 레이저 리프트 오프(Laser Lift Off: LLO) 공정으로 제거할 수 있다. 제2 발광부(LE2) 상에 제2 접착부(AD2)를 이용하여 제3 발광부(LE3)를 접착하고, 제3 기판을 레이저 리프트 오프 또는 화학적 식각 공정으로 제거할 수 있다.
도 2a 및 도 2b에 도시된 발광 셀들(LED)을 예시적으로 설명하면, 제1 발광부(LE1), 제2 발광부(LE2), 및 제3 발광부(LE3) 각각에 비아 홀들(도시되지 않음)을 형성하여, 제1 n형 반도체층(102)과 전기적으로 연결되는 제1 비아 구조물(VA1), 제2 n형 반도체층(202)과 전기적으로 연결되는 제2 비아 구조물(VA2), 제3 n형 반도체층(302)과 전기적으로 연결되는 제3 비아 구조물(VA3), 제1 오믹층(108)과 전기적으로 연결되는 제4 비아 구조물(VA4), 제2 오믹층(208)과 전기적으로 연결되는 제5 비아 구조물(VA5), 및 제3 오믹층(308)과 전기적으로 연결되는 제6 비아 구조물(VA6)을 형성할 수 있다. 이어서, 제1 비아 구조물(VA1)과 전기적으로 연결되는 제1 패드(PD1), 제2 비아 구조물(VA2)과 전기적으로 연결되는 제2 패드(PD2), 제3 비아 구조물(VA3)과 전기적으로 연결되는 제3 패드(PD3), 및 제4 비아 구조물(VA4), 제5 비아 구조물(VA5), 및 제6 비아 구조물(VA6) 각각과 전기적으로 공통으로 연결되는 공통 패드(CPD)를 각각 형성할 수 있다.
발광 셀들(LED) 각각은 제1 거리(DT1)로 제1 방향(DR1)으로 이격되고, 제2 거리(DT2)로 제2 방향(DR2)으로 이격될 수 있다. 일 예로, 제1 거리(DT1) 및 제2 거리(DT2)는 실질적으로 동일할 수 있다.
본 실시예에서는 설명을 간략화하기 위하여, 도 5a 및 도 5b에 도시된 바와 같이 9X9의 발광 셀들(LED)을 예시적으로 설명하기로 한다. 이하에서는, 9X9의 발광 셀들(LED)을 기준으로 설명하기로 한다.
도 6a 및 도 6b를 참조하면, 복수의 발광 셀들(LED)이 형성된 제1 기판(100) 상에 발광 셀들(LED)을 덮는 본딩막(BDL)을 형성할 수 있다. 본딩막(BDL)은 각 발광 셀(LED)의 제1 패드(PD1), 제2 패드(PD2), 제3 패드(PD3), 및 공통 패드(CPD) 각각을 덮으며 형성될 수 있다.
일 실시예에 따르면, 본딩막(BDL)은 제1 고분자를 포함할 수 있다. 예컨대, 본딩막(BDL)은, 포토레지스트, epoxy, BCB, FlareTM, MSSQ, PMMA, PDMS, fluoropolymer, polyimide, PEEK, ATSP, PVDC, LCP, 및 왁스(wax)로 이루어진 군으로부터 선택된 적어도 하나를 포함할 수 있다. 일 예로, 본딩막(BDL)각각은 100 내지 300℃ 온도에서 경화되는 열 경화성 고분자를 포함할 수 있다. 다른 예로, 본딩막(BDL)은 탈부착 가능한(attachable/detachable) 특성을 가질 수 있다.
도 7a 및 도 7b를 참조하면, 본딩막(BDL) 상에 목적하는 발광 셀들(LED)을 선택적으로 덮는 제1 마스크 패턴(MS1)을 형성할 수 있다.
제1 마스크 패턴(MS1)에 의해 마스킹된 발광 셀들(LED)은 최종적으로 실장되는 장치에 적합하도록 이격거리가 조정될 수 있다. 선택된 일 발광 셀(LED)과 제1 방향(DR1)으로 이웃하는 선택된 다른 발광 셀(LED)은 제1 거리(DT1)보다 큰 제3 거리(DT3)로 이격되고, 선택된 일 발광 셀과 제2 방향(DR2)으로 이웃하는 선택된 또 다른 발광 셀(LED)은 제2 거리(DT2)보다 큰 제4 거리(DT4)로 이격될 수 있다. 제3 거리(DT3) 및 제4 거리(DT4) 각각은 서로 동일할 수 있다. 일 실시예에 따르면, 제3 거리(DT3) 및 제4 거리(DT4) 각각은 마스킹된 발광 셀들(LED) 각각의 선폭(CD)보다 8 내지 15배일 수 있다.
본 실시예에서는 선택된 일 발광 셀(LED)에서 제1 방향(DR1) 및 제2 방향(DR2) 각각으로 이웃하는 두 개의 발광 셀들(LED)은 선택하지 않음으로써, 이격거리를 조정하는 것을 예시적으로 설명하나, 이로 한정하는 것은 아니다.
설명의 용이함을 위해, 제1 마스크 패턴(MS1)에 의해 마스킹된 발광 셀들(LED)을 제1 발광 셀들(LED1)이라 한다.
도 8a 및 도 8b를 참조하면, 제1 마스크 패턴(MS1)을 식각 마스크로 사용하여 본딩막(BDL)을 식각하여, 제1 발광 셀들(LED1) 상에 본딩부들(BD)이 형성될 수 있다. 도 9a 및 도 9b를 참조하면, 본딩부들(BD)을 형성한 후, 제1 마스크 패턴(MS1)은 제거될 수 있다.
도 10a 및 도 10b를 참조하면, 본딩부들(BD)이 형성된 제1 발광 셀들(LED1) 및 발광 셀들(LED)이 형성된 제1 기판(100)을 뒤집어 제1 지지기판(SPB1)과 마주하도록 할 수 있다.
제1 지지기판(SPB1)은 임시적으로 발광 셀들(LED)을 지지하는 기판일 수 있다. 따라서, 제1 지지기판(SPB1)의 종류 및 구조를 한정하지 않는다.
제1 지지기판(SPB1)과 제1 발광 셀들(LED1) 상에 형성된 본딩부들(BD)과 발광 셀들(LED)이 마주할 수 있다. 제1 기판(100) 상에 제2 마스크 패턴(MS2)을 배치할 수 있다. 제2 마스크 패턴(MS2)은 본딩부들(BD)이 형성된 제1 발광 셀들(LED1)에 대응되는 위치를 노출시키는 개구들을 포함할 수 있다. 제2 마스크 패턴(MS2)의 개구들을 통해 선택적 레이저 리프트 오프(selective LLO) 공정을 수행하고, 본딩부들(BD)이 형성된 제1 발광 셀들(LED1)을 제1 기판(100)으로부터 선택적으로 분리할 수 있다. 제1 기판(100)으로부터 분리된 본딩부들(BD)이 형성된 제1 발광 셀들(LED1) 각각은 제1 지지기판(SPB1) 상에 본딩부들(BD)에 의해 접착될 수 있다.
도 11a 및 도 11b를 참조하면, 제1 지지기판(SPB1) 상에는 제1 발광 셀들(LED1)이 제1 방향(DR1)으로 제3 거리(DT3)로 이격되고 제2 방향(DR2)으로 제4 거리(DT4)로 이격되어 배치될 수 있다.
도 12a 및 도 12b를 참조하면, 제1 발광 셀들(LED1)을 제외한 나머지발광 셀들(LED)은 제1 기판(100) 상에 잔류할 수 있다. 잔류한 발광 셀들(LED)은 제2 발광 셀들(LED2), 제3 발광 셀들(LED3), 제4 발광 셀들(LED4), 제5 발광 셀들(LED5), 제6 발광 셀들(LED6), 제7 발광 셀들(LED7), 제8 발광 셀들(LED8), 및 제9 발광 셀들(LED9)을 포함할 수 있다. 제2, 제3, 제4, 제5, 제6, 제7, 제8, 및 제9는 제1 기판(100)으로부터 분리되는 순서를 의미하는 것이지, 발광 셀들(LED) 구조 및 특성이 상이하지 않다.
도 13a 및 도 13b를 참조하면, 제1 지지기판(SPB1) 상에 제1 발광 셀들(LED1) 사이를 채우는 광 차단막(LS)을 형성할 수 있다. 광 차단막(LS)은 절연성을 가지며 가시광을 차단하는, 블랙매트릭스 또는 포토레지스트와 같은 물질을 포함할 수 있다.
도 14a 및 도 14b를 참조하면, 발광 셀들(LED)의 일 면에 접착부(AAD)를 이용하여 제2 지지기판(SPB2)을 부착시킬 수 있다. 제2 지지기판(SPB2)은 임시적으로 발광 셀들(LED)을 지지하는 기판일 수 있다. 따라서, 제2 지지기판(SPB2)의 종류 및 구조를 한정하지 않는다.
접착부(AAD)는 제2 고분자를 포함할 수 있다. 일 실시예에 따르면, 제2 고분자는 일 에천트에 의해 본딩부에 포함된 제1 고분자와 식각 선택비를 가질 수 있다. 예컨대, 일 에천트에 제2 고분자는 식각되고, 제1 고분자는 식각되지 않을 수 있다. 다른 실시예에 따르면, 제2 고분자는 제1 고분자와 녹는점이 상이할 수 있다. 예컨대, 300℃ 온도에서 제2 고분자는 녹지만 제1 고분자는 녹지 않을 수 있다.
접착부(AAD)는, 포토레지스트, epoxy, BCB, FlareTM, MSSQ, PMMA, PDMS, fluoropolymer, polyimide, PEEK, ATSP, PVDC, LCP, 및 왁스(wax)로 이루어진 군으로부터 선택된 적어도 하나를 포함할 수 있다.
이어서, 제1 지지기판(SPB1)을 제거할 수 있다. 일 예로, 본딩부들(BD) 각각은 탈부착 가능한 접착 물질을 포함하기 때문에, 제1 지지기판(SPB1)이 본딩부들(BD)로부터 제거될 수 있다. 제1 지지기판(SPB1)을 제거하여, 본딩부들(BD)을 노출시킬 수 있다.
도 15a 및 도 15b를 참조하면, 본딩부들(BD) 각각을 관통하여 발광 셀(LED)의 제1 패드(PD1), 제2 패드(PD2), 제3 패드(PD3), 및 공통 패드(CPD)와 각각 전기적으로 연결되는 제4 패드(PD4), 제5 패드(PD5), 제6 패드(PD6), 및 제7 패드(PD7)를 각각 형성할 수 있다. 일 예로, 제4 패드(PD4), 제5 패드(PD5), 제6 패드(PD6), 및 제7 패드(PD7) 각각은 본딩부(BD) 및 광 차단막(LS) 상으로 연장될 수 있다. 다른 예로, 제4 패드(PD4), 제5 패드(PD5), 제6 패드(PD6), 및 제7 패드(PD7) 각각은 본딩부(BD) 상부에서만 연장될 수 있다.
도 16a 및 도 17a를 참조하여 제2 지지기판(SPB2)을 웨이퍼(WF) 단위로 확장하여 살펴보면, 도시된 바와 같이 제1 발광 셀들(LED1)이 제2 지지기판(SPB2) 상에 배치될 수 있다.
제1 발광 셀들(LED1) 각각은 50 내지 80um의 선폭(CD)으로 하나씩 목적하는 실장기판(MSUB) 상에 실장하는 것이 용이하지 않기 때문에, 수 개의 제1 발광 셀들(LED1)을 한번에 실장하도록, 수 개의 제1 발광 셀들(LED1)을 포함하는 실장 단위(MU)를 형성하고, 실장 단위(MU)로 제2 지지기판(SPB2)을 절단시킬 수 있다. 실장 단위(MU)는 적어도 두 개의 제1 발광 셀들(LED1)을 포함할 수 있다. 또한, 실장 단위(MU)는 제1 발광 셀들(LED1) 각각의 외측벽을 감싸는 광 차단막(LS)을 포함할 수 있다.
도 16a 및 도 16b에 도시된 일 실시예에 따르면, 4개의 제1 발광 셀들(LED1)을 한번에 실장하도록 2X2의 제1 발광 셀들(LED1)을 포함하는 제2 지지기판(SPB2)을 절단하여 한번에 실장할 수 있는 실장 단위(MU)를 형성할 수 있다.
도 17a 및 도 17b에 도시된 다른 실시예에 따르면, 9개의 제1 발광 셀들(LED1)을 한번에 실장하도록 3X3의 제1 발광 셀들(LED1)을 포함하는 제2 지지기판(SPB2)을 절단하여 한번에 실장할 수 있는 실장 단위(MU)를 형성할 수 있다.
도 18a 및 도 18b를 참조하면, 실장 단위(MU)로 절단된 제2 지지기판(SPB2) 상에 형성된 제1 발광 셀들(LED1)을 목적하는 실장기판(MSUB)과 마주하도록 제2 지지기판(SPB2)을 뒤집을 수 있다. 실장기판(MSUB)은 제1 발광 셀들(LED1) 각각의 제4 패드(PD4), 제5 패드(PD5), 제6 패드(PD6), 및 제7 패드(PD7) 각각에 대응되는 위치에 실장 패드들(MPD)이 형성될 수 있다.
실장기판(MSUB)의 실장 패드들(MPD)과 제4 패드(PD4)들, 제5 패드(PD5)들, 제6 패드(PD6)들, 및 제7 패드(PD7)들 각각을 솔더 볼(도시되지 않음) 등을 이용하여 전기적으로 접착시킬 수 있다.
이어서, 제2 지지기판(SPB2)을 제거할 수 있다.
본 실시예에서는 실장기판(MSUB) 상에 실장 단위로 절단된 제1 발광 셀들을 실장하는 것으로 기술하나, 상세하게 도시되지 않았으나, BGA(ball grid array)가 형성된 기판을 사용할 수 있다. BGA는 Au, In, Sn, Pb, 및 Cu로 이루어진 군으로부터 선택된 적어도 하나를 포함하는 금속 볼들을 기판 상에 그리드(grid) 형태로 형성할 수 있다. 이때, 기판은 회로를 포함할 수 있다. 이때, 실장 단위는 그리드 형태의 금속 볼들의 위치에 각각 대응되도록 배치된 제1 발광 셀들을 포함할 수 있다.
이로써, 9X9의 발광 셀들(LED) 중에서, 제1 발광 셀들(LED1) 각각을 목적하는 실장기판(MSUB)에 실장할 수 있다. 제4 패드(PD4), 제5 패드(PD5), 제6 패드(PD6), 및 제7 패드(PD7) 각각의 구조 및 연장 길이가 실장기판(MSUB)에 따라 변경 가능하여, 발광 소자는 다양한 실장기판(MSUB)에 적용이 가능하다. 또한, 제1 발광 셀들(LED1) 사이 광 차단막(LS)이 형성됨으로써 이웃하는 제1 발광 셀들(LED1)로부터 발생된 광을 차단함으로써, 색혼합을 방지하여 색재현성을 향상시킬 수 있다. 그리고, 적어도 두 개의 제1 발광 셀들(LED1)을 포함하는 실장 단위(MU)를 형성하고, 실장 단위(MU)로 실장기판(MSUB) 상에 실장함으로써, 작은 선폭(CD)의 제1 발광 셀들(LED1)을 하나씩 실장하는 것보다 효율적이며 안정적으로 실장할 수 있다.
다시, 도 12a를 참조하면, 제1 기판(100) 상에 제2 발광 셀들(LED2), 제3 발광 셀들(LED3), 제4 발광 셀들(LED4), 제5 발광 셀들(LED5), 제6 발광 셀들(LED6), 제7 발광 셀들(LED7), 제8 발광 셀들(LED8), 및 제9 발광 셀들(LED9)이 잔류할 수 있다. 도 5a, 도 5b, 도 6a,도7a, 도8a, 도9a, 도10a, 도11a, 도12a, 도13a, 도14a, 도15a, 도16a, 도17a,도 18a 및 도 5c , 도 6b, 도7b, 도8b, 도9b, 도10b, 도11b, 도12b, 도13b, 도14b, 도15b, 도16b, 도17b,도 18b에 도시된 공정을 제2 발광 셀들(LED), 제3 발광 셀들(LED), 제4 발광 셀들(LED), 제5 발광 셀들(LED), 제6 발광 셀들(LED), 제7 발광 셀들(LED), 제8 발광 셀들(LED), 및 제9 발광 셀들(LED) 각각 순차적으로 적용하여, 웨이퍼(WF) 내 복수의 발광 셀들(LED)을 목적하는 실장기판(MSUB)에 실장시킬 수 있다.
이처럼, 제1 거리(DT1) 및 제2 거리(DT2)로 서로 촘촘하게 형성된 제1 발광 셀들(LED1), 제2 발광 셀들(LED2), 제3 발광 셀들(LED3), 제4 발광 셀들(LED4), 제5 발광 셀들(LED5), 제6 발광 셀들(LED6), 제7 발광 셀들(LED7), 제8 발광 셀들(LED8), 및 제9 발광 셀들(LED9)을 9번의 분리 공정들을 거쳐 제3 거리(DT3) 및 제4 거리(DT4)로 이격된 발광 셀들(LED)로 분리할 수 있다. 즉, 제3 거리(DT3) 및 제4 거리(DT4)로 이격된 발광 셀들(LED)을 웨이퍼(WF)에 직접 형성하게 되면, 증가된 거리만큼 웨이퍼(WF)를 이격거리로 소모하게 되는데, 본 발명의 실시예들에서 설명된 바와 같이 촘촘하게 발광 셀들(LED)을 형성한 후, 여러 번의 분리 공정을 통해 실장하기 때문에 소모되는 웨이퍼(WF) 부분을 감소시킬 수 있다.
도 19 내지 도 26은 본 발명의 다른 실시예에 따른 발광 소자를 제조하는 방법을 설명하기 위한 단면도들이다.
도 19를 참조하면, 제1 기판(100) 상에 복수의 발광 셀들(LED)을 형성할 수 있다.
발광 셀들(LED) 각각은 제1 발광부(LE1), 제2 발광부(LE2), 및 제3 발광부(LE3)가 수직 적층된 구조를 가지며, 제1 패드(PD1), 제2 패드(PD2), 제3 패드(PD3), 및 공통 패드(CPD)를 형성할 수 있다. 제1 기판(100) 상에 복수의 발광 셀들(LED)을 형성하는 공정은 도 5a 내지 도 5c에서 설명된 것과 실질적으로 동일하여 생략하기로 한다.
복수의 발광 셀들(LED)을 덮는 절연막(DL)을 형성할 수 있다. 절연막(DL)의 상부면은 발광 셀들(LED)의 상부면보다 높을 수 있다.
절연막(DL)은 후속하여 형성되는 본딩막(BDL)과 일 에천트(etchant)에 대하여 식각 선택비를 갖는 물질을 포함할 수 있다. 예를 들면, 절연막(DL)은 실리콘 산화물, 실리콘 질화물, 또는 실리콘 산질화물 중 하나를 포함할 수 있다.
도 20을 참조하면, 절연막(DL)을 식각하여 목적하는 제1 발광 셀들(LED1)을 선택적으로 노출시키는 개구들(OP)을 형성할 수 있다.
도 21을 참조하면, 개구들(OP)을 채우며 절연막(DL) 상에 본딩막(BDL)을 형성할 수 있다. 본딩막(BDL)은 탈부착 가능한 폴리우레탄과 같은 폴리머를 포함할 수 있다. 또는, 본딩막(BDL)은 SOG, BCB, HSQ, 또는 SU-8 포토레지스트를 포함할 수 있다.
도 22를 참조하면, 절연막(DL)의 상부면이 노출되도록 본딩막(BDL)을 식각하여 개구들(OP)을 채우는 본딩부들(BD)을 각각 형성할 수 있다. 본딩부들(BD) 각각은 제1 발광 셀들(LED1) 상에만 선택적으로 형성될 수 있다.
전술한 바와 같이 본딩막(BDL)이 식각되는 동안, 절연막(DL)은 본딩막(BDL)을 식각하는 에천트에 대하여 식각 선택비를 가져 실질적으로 식각되지 않을 수 있다.
도 23을 참조하면, 본딩부들(BD)을 관통하며 제1 발광 셀들(LED1) 각각의 제1 패드(PD1), 제2 패드(PD2), 제3 패드(PD3), 및 공통 패드(CPD) 각각과 전기적으로 연결되는 제4 패드(PD4), 제5 패드(PD5), 제6 패드(PD6), 및 제7 패드(PD7)를 각각 형성할 수 있다.
도 24를 참조하면, 절연막(DL)을 제거할 수 있다. 선택적으로, 절연막(DL)을 제거하는 공정은 생략될 수 있다.
도 25 및 도 26을 참조하면, 제1 기판(100)을 뒤집어 제1 발광 셀들(LED1)이 목적하는 기판과 마주할 수 있다. 본 실시예에서는, 제1 기판(100)을 뒤집어 본딩부들(BD)이 형성된 제1 발광 셀들(LED1)이 실장기판(MSUB)과 마주할 수 있다.
제1 기판(100) 상에 마스크 패턴(MS)을 형성하고, 마스크 패턴(MS)은 제1 발광 셀들(LED1)에 대응하는 위치에 개구들(OP)을 포함할 수 있다. 개구들(OP)을 통해 선택적 레이저 리프트 오프 공정을 수행하여, 제1 발광 셀들(LED1)을 제1 기판(100)으로부터 분리시킬 수 있다. 분리된 제1 발광 셀들(LED1) 각각은 실장기판(MSUB) 상에 본딩부들(BD)에 의해 선택적으로 실장될 수 있다.
이어서, 도 1c에 도시된 바와 같이, 발광 셀들(LED) 사이를 채우는 광 차단막(LS)을 더 형성할 수 있다. 광 차단막(LS)은 제1 발광부(LE1)들 각각의 일 면과 동일한 상부면을 가질 수 있다. 또한, 광 차단막(LS)은 실장기판(MSUB) 및 발광 셀들(LED) 사이를 채울 수 있다.
또한, 도 25에서 제1 발광 셀들(LED1)을 제외한 나머지 발광 셀들(LED)은 도 12a 및 도 12b와 같이 제1 기판(100) 상에 잔류하며, 도 19 내지 도 26에 설명된 방법을 반복하여 목적하는 실장기판(MSUB)에 각각 실장할 수 있다.
도 5a, 도 5b, 도 6a,도7a, 도8a, 도9a, 도10a, 도11a, 도12a, 도13a, 도14a, 도15a, 도16a, 도17a, 도 18a, 및 도 5c 내지 , 도 6b, 도7b, 도8b, 도9b, 도10b, 도11b, 도12b, 도13b, 도14b, 도15b, 도16b, 도17b,도 18b에 도시된 발광 소자의 제조 방법은 본 발명의 예시적인 것으로, 상세하게 도시되지 않았으나 하기의 방법으로도 도 1a 및 도 1b에 도시된 발광 소자를 제조할 수 있다.
제1 기판 상에 발광 셀들을 형성할 수 있다. 발광 셀들 각각의 제1 면에는 제1 패드, 제2 패드, 제3 패드, 및 공통 패드가 노출되는 면일 수 있다. 제1 면에 대향하는 제2 면은 상기 제1 기판에 접하는 면일 수 있다.
제1 지지기판 상에 제1 접착부를 형성할 수 있다. 제1 접착부는 제1 고분자를 포함할 수 있다. 제1 기판을 뒤집어 발광 셀들 각각의 제1 면이 제1 접착부와 마주보도록 배치한 후, 레이저 리프트 공정을 수행하여 제1 기판으로부터 발광 셀들을 분리할 수 있다. 분리된 발광 셀들은 제1 지지기판으로 전사될 수 있다. 이때, 제1 지지기판으로 전사된 발광 셀들 각각의 제1 면은 제1 지지기판과 접하며, 발광 셀들 각각의 제2 면이 노출될 수 있다.
제2 기판 상에 제2 접착부를 형성할 수 있다. 제2 접착부는 제2 고분자를 포함할 수 있다. 일 예로, 제2 고분자는 제1 고분자와 일 에천트에 대하여 용해도가 상이할 수 있다. 다른 예로, 제2 고분자는 제1 고분자와 녹는점이 상이할 수 있다.
제1 지지기판을 뒤집어 발광 셀들 각각의 제2 면이 제2 접착부와 마주보도록 배치한 후, 제1 접착부를 제거하여 제1 지지기판으로부터 발광 셀들을 분리할 수 있다. 일 예로, 일 에천트는 제1 접착부를 용해시키나, 제2 접착부를 용해시키지 않을 수 있다. 다른 예로, 일 온도에서 제1 접착부는 녹나, 제2 접착부는 경화될 수 있다. 이때, 제2 지지기판으로 전사된 발광 셀들 각각의 제2 면이 제2 지지기판과 마주하며, 발광 셀들 각각의 제1 면이 노출될 수 있다. 즉, 발광 셀들 각각의 제1 패드, 제2 패드, 제3 패드, 및 공통 패드가 노출될 수 있다.
전술한 방법들을 통해 제1 발광 셀들에만 선택적으로 본딩부들을 형성할 수 있다. 본딩부들 각각은 제3 고분자를 포함할 수 있다. 일 예로, 제3 고분자는 제2 고분자와 일 에천트에 대하여 용해도가 상이할 수 있다. 다른 예로, 제3 고분자는 제2 고분자와 녹는점이 상이할 수 있다.
이어서, 본딩부들 각각을 관통하며 발광 셀들 각각의 제1 패드, 제2 패드, 제3 패드, 및 공통 패드 각각과 전기적으로 연결되는 제4 패드, 제5 패드, 제6 패드, 및 제7 패드를 형성할 수 있다. 이제, 제1 발광 셀들의 제1 면은 제4 패드들, 제5 패드들, 제6 패드들, 및 제7 패드들이 노출되는 면일 수 있다.
제3 지지기판을 마련하고, 제2 지지기판을 뒤집어 발광 셀들 각각의 제1 면이 제3 지지기판과 마주보도록 배치한 후, 제2 지지기판으로부터 제1 발광 셀들을 선택적으로 분리할 수 있다. 일 예로, 제1 발광 셀들을 선택적으로 분리하는 공정은 제1 발광 셀들을 제외한 나머지 발광 셀들을 마스킹 한 후, 일 에천트를 사용하여 제1 발광 셀들을 접착하고 있는 제2 접착부만을 선택적으로 용해시켜, 제2 지지기판으로부터 제1 발광 셀들을 분리할 수 있다. 일 에천트는 제2 접착부를 선택적으로 용해시킬 수 있다. 다른 예로, 제1 발광 셀들을 선택적으로 분리하는 공정은 제1 발광 셀들이 위치한 제3 지지기판의 부분들로 선택적으로 열처리하여 제1 발광 셀들을 접착하고 있는 제2 접착부만을 선택적으로 용해시켜, 제2 지지기판으로부터 제1 발광 셀들을 분리할 수 있다.
이와 같이 제3 지지기판으로 분리된 제1 발광 셀들은 도 12a , 도13a, 도14a, 도15a, 도16a, 도17a,도 18a 및 도 12b, 도13b, 도14b, 도15b, 도16b, 도17b, 도 18b에서 설명된 공정으로 실장기판에 실장할 수 있다.
이상, 첨부된 도면을 참조하여 본 발명의 실시예를 설명하였지만, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명이 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예에는 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다.

Claims (20)

  1. 제1 기판의 일 면 상에 복수의 제1 발광 셀들 및 복수의 제2 발광 셀들을 형성하는 단계;
    상기 제1 및 제2 발광 셀들을 제2 기판과 마주하는 단계;
    상기 제1 발광 셀들을 선택적으로 상기 제2 기판 상에 접착하는 단계; 및
    상기 제1 발광 셀들 중 적어도 두 개를 포함하는 실장 단위로 상기 제2 기판을 절단하는 단계를 포함하는 발광 소자의 제조 방법.
  2. 제1항에 있어서,
    상기 제1 발광 셀들 사이를 채우는 광 차단막을 형성하는 단계를 더 포함하는 발광 소자의 제조 방법.
  3. 제1항에 있어서,
    상기 제1 기판 상에 상기 제1 및 제2 발광 셀들 사이를 채우며, 상기 제1 발광 셀들 상부면을 노출시키는 개구들을 갖는 절연막을 형성하는 단계;
    상기 개구들을 채우는 본딩부들을 형성하는 단계; 및
    상기 본딩부들을 관통하여 상기 제1 발광 셀들 각각과 전기적으로 연결되는 패드들을 형성하는 단계를 더 포함하는 발광 소자의 제조 방법.
  4. 제1항에 있어서,
    상기 제1 발광 셀들을 선택적으로 상기 제2 기판 상에 접착하는 단계는,
    상기 제1 발광 셀들 상에 본딩부들을 형성하는 단계;
    상기 제2 기판과 마주하는 상기 제1 발광 셀들이 배치된 위치에 레이저 리프트 오프(laser lift off) 공정을 선택적으로 수행하여, 상기 제1 기판으로부터 상기 제1 발광 셀들을 분리하는 단계; 및
    상기 제2 기판 상에 상기 본딩부들에 의해 상기 분리된 제1 발광 셀들이 접착되는 단계를 포함하는 발광 소자의 제조 방법.
  5. 제1항에 있어서,
    이웃하는 제1 발광 셀들은 제1 방향으로 제1 거리 이격되고, 상기 제1 방향과 수직은 제2 방향으로 제2 거리 이격되도록 형성하고,
    이웃하는 제2 발광 셀들은 상기 제1 방향으로 상기 제3 거리 이격되고, 상기 제2 방향으로 상기 제4 거리 이격되도록 형성하고,
    상기 이웃하는 두 개의 제1 발광 셀들 사이에 일 제2 발광 셀이 배치되는 발광 소자의 제조 방법.
  6. 제1항에 있어서,
    상기 실장 단위로 절단된 제2 기판에 포함된 제1 발광 셀들을 실장기판에 한번에 실장하는 단계를 더 포함하는 발광 소자의 제조 방법.
  7. 제6항에 있어서,
    상기 실장기판에는 다수의 금속 볼들이 그리드(grid) 형태로 형성되는 발광 소자의 제조 방법.
  8. 제1항에 있어서,
    상기 제2 발광 셀들에 대하여 상기의 공정 단계들을 반복하는 단계를 더 포함하는 발광 소자의 제조 방법.
  9. 제1항에 있어서,
    제1 기판 상에 제1 발광 셀들 상에 선택적으로 본딩부들을 각각 형성하는 단계;
    상기 제1 기판을 뒤집어 상기 본딩부들이 형성된 제1 발광 셀들 및 상기 제2 발광 셀들을 제3 기판과 마주하는 단계;
    상기 제1 발광 셀들을 상기 제1 기판으로부터 분리하는 단계;
    상기 분리된 제1 발광 셀들을 상기 본딩부들에 통해 상기 제3 기판에 접착시키는 단계;
    상기 제3 기판을 뒤집어 상기 제1 발광 셀들의 일 면들을 제4 기판에 접착하는 단계;
    상기 제3 기판을 제거하여 상기 본딩부들을 노출시키는 단계; 및
    상기 본딩부들 각각을 관통하여 상기 제1 발광 셀들 각각과 전기적으로 연결되는 패드들을 형성하는 단계를 더 포함하는 발광 소자의 제조 방법.
  10. 제9항에 있어서,
    상기 제3 기판 상에 상기 제1 발광 셀들 사이를 채우는 광 차단막을 형성하는 단계를 더 포함하는 발광 소자의 제조 방법.
  11. 기판;
    상기 기판 상에 배치되는 적어도 두 개의 발광 셀들;
    상기 적어도 두 개의 발광 셀들 사이를 채우며, 상기 발광 셀들 각각의 일 면을 노출시키는 개구들을 갖는 광 차단막; 및
    상기 개구들을 채우며 상기 발광 셀들 각각과 상기 기판 사이에 배치되는 본딩부들을 포함하는 발광 소자.
  12. 제11항에 있어서,
    상기 기판과 마주하는 광 차단막의 일 면은 상기 본딩부들 각각의 일 면과 동일 평면인 발광 소자.
  13. 제11항에 있어서,
    상기 광 차단막의 일 면은 상기 기판과 접하며, 상기 본딩부들 각각의 일 면 및 상기 기판 사이를 채우는 발광 소자.
  14. 제11항에 있어서,
    이웃하는 두 개의 발광 셀들 사이의 이격거리는 상기 발광 셀들 각각의 선폭에 8 내지 15배인 발광 소자.
  15. 제11항에 있어서,
    상기 발광 셀들 각각은, 수직 적층된 제1 발광부, 제2 발광부, 및 제3 발광부와, 상기 제1 내지 제3 발광부들 각각과 전기적으로 연결되는 복수의 패드들을 포함하는 발광 소자.
  16. 제15항에 있어서,
    상기 본딩부들 각각을 관통하며 상기 패드들과 전기적으로 연결되는 관통 전극들을 더 포함하는 발광 소자.
  17. 제16항에 있어서,
    상기 관통 전극들 각각은 상기 본딩부들 각각 내부에 배치되는 제1 부분 및 상기 제1 부분으로부터 연장하여 상기 본딩부들 각각 상부로 연장하는 제2 부분을 포함하는 발광 소자.
  18. 제17항에 있어서,
    상기 제2 부분은 상기 광 차단막의 일 면 상으로 연장하는 발광 소자.
  19. 제17항에 있어서,
    상기 제2 부분은 상기 광 차단막 내부로 연장하는 발광 소자.
  20. 제17항에 있어서,
    상기 기판은 상기 제2 부분들에 대응되는 위치에 배치되는 복수의 기판 패드들을 포함하는 발광 소자.
PCT/KR2019/013626 2018-10-17 2019-10-17 발광 소자 및 이를 제조하는 방법 WO2020080837A1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
CN201980068356.XA CN112868098A (zh) 2018-10-17 2019-10-17 发光元件及制造该发光元件的方法
KR1020217002555A KR20210074272A (ko) 2018-10-17 2019-10-17 발광 소자 및 이를 제조하는 방법
BR112021007349-3A BR112021007349A2 (pt) 2018-10-17 2019-10-17 Dispositivo emissor de luz e método de fabricação do mesmo
JP2021521162A JP2022505212A (ja) 2018-10-17 2019-10-17 発光装置及びその製造方法
EP19873767.8A EP3869557A4 (en) 2018-10-17 2019-10-17 LIGHT EMITTING ELEMENT AND METHOD OF MANUFACTURE THEREOF

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201862746873P 2018-10-17 2018-10-17
US62/746,873 2018-10-17
US16/598,545 US11664363B2 (en) 2018-10-17 2019-10-10 Light emitting device and method of manufacturing the same
US16/598,545 2019-10-10

Publications (1)

Publication Number Publication Date
WO2020080837A1 true WO2020080837A1 (ko) 2020-04-23

Family

ID=70279929

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2019/013626 WO2020080837A1 (ko) 2018-10-17 2019-10-17 발광 소자 및 이를 제조하는 방법

Country Status (7)

Country Link
US (2) US11664363B2 (ko)
EP (1) EP3869557A4 (ko)
JP (1) JP2022505212A (ko)
KR (1) KR20210074272A (ko)
CN (2) CN112868098A (ko)
BR (1) BR112021007349A2 (ko)
WO (1) WO2020080837A1 (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11664363B2 (en) * 2018-10-17 2023-05-30 Seoul Viosys Co., Ltd. Light emitting device and method of manufacturing the same
EP3671812B1 (en) * 2018-12-19 2022-02-09 IMEC vzw A method for bonding and interconnecting semiconductor chips
TW202125745A (zh) * 2019-12-25 2021-07-01 優顯科技股份有限公司 電子裝置及其製造方法
JP7153183B2 (ja) * 2020-01-29 2022-10-14 日亜化学工業株式会社 発光装置の製造方法
US11949055B2 (en) * 2020-05-22 2024-04-02 Seoul Viosys Co., Ltd. Unit pixel having light emitting device and displaying apparatus
TW202231146A (zh) * 2021-01-25 2022-08-01 優顯科技股份有限公司 電子裝置及其製造方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160336304A1 (en) * 2015-05-15 2016-11-17 Au Optronics Corporation Method for transferring micro devices and method for manufacturing display panel
US20170069609A1 (en) * 2015-09-04 2017-03-09 Hong Kong Beida Jade Bird Display Limited Semiconductor apparatus and method of manufacturing the same
KR20170079940A (ko) * 2015-12-31 2017-07-10 한국광기술원 Led 구조체 및 이의 전사방법
WO2018129697A1 (zh) * 2017-01-12 2018-07-19 苏州晶湛半导体有限公司 半导体器件及其制造方法
US10096740B1 (en) * 2017-05-23 2018-10-09 Shenzhen China Star Optoelectronics Technology Co., Ltd. Method for manufacturing color micro light-emitting diode array substrate

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9018655B2 (en) 2005-02-03 2015-04-28 Epistar Corporation Light emitting apparatus and manufacture method thereof
US20150295154A1 (en) * 2005-02-03 2015-10-15 Epistar Corporation Light emitting device and manufacturing method thereof
JP2008263127A (ja) * 2007-04-13 2008-10-30 Toshiba Corp Led装置
KR100934636B1 (ko) * 2009-02-27 2009-12-31 한빔 주식회사 발광다이오드 소자의 제조방법 및 그의 제조 중간체
JP5449039B2 (ja) * 2010-06-07 2014-03-19 株式会社東芝 半導体発光装置及びその製造方法
US10679977B2 (en) 2010-10-13 2020-06-09 Monolithic 3D Inc. 3D microdisplay device and structure
JP5840377B2 (ja) * 2011-04-14 2016-01-06 日東電工株式会社 反射樹脂シートおよび発光ダイオード装置の製造方法
US9188288B2 (en) * 2012-09-28 2015-11-17 Tsmc Solid State Lighting Ltd. LED emitter with improved white color appearance
CN108447855B (zh) * 2012-11-12 2020-11-24 晶元光电股份有限公司 半导体光电元件的制作方法
TWI594661B (zh) * 2013-04-19 2017-08-01 隆達電子股份有限公司 發光二極體顯示器及其製造方法
JP6023660B2 (ja) * 2013-05-30 2016-11-09 スタンレー電気株式会社 半導体発光素子及び半導体発光装置
US10381332B2 (en) * 2014-10-31 2019-08-13 eLux Inc. Fabrication method for emissive display with light management system
CN107438899B (zh) 2015-03-31 2021-04-30 科锐Led公司 具有包封的发光二极管和方法
KR20160141301A (ko) * 2015-05-29 2016-12-08 삼성전자주식회사 반도체 발광 소자 패키지
EP3328162B1 (en) * 2015-07-23 2021-10-13 Seoul Semiconductor Co., Ltd. Display device and method for manufacturing same
JP2017152516A (ja) * 2016-02-24 2017-08-31 株式会社沖データ 光学素子チップ、光プリントヘッド、画像形成装置および光学素子チップの製造方法
US10720415B2 (en) 2016-11-01 2020-07-21 Innolux Corporation Display device and method for forming the same
KR102611980B1 (ko) * 2016-12-14 2023-12-08 삼성전자주식회사 멀티 컬러를 구현할 수 있는 발광 소자
US10686158B2 (en) 2017-03-31 2020-06-16 Innolux Corporation Display device
US11664363B2 (en) * 2018-10-17 2023-05-30 Seoul Viosys Co., Ltd. Light emitting device and method of manufacturing the same

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160336304A1 (en) * 2015-05-15 2016-11-17 Au Optronics Corporation Method for transferring micro devices and method for manufacturing display panel
US20170069609A1 (en) * 2015-09-04 2017-03-09 Hong Kong Beida Jade Bird Display Limited Semiconductor apparatus and method of manufacturing the same
KR20170079940A (ko) * 2015-12-31 2017-07-10 한국광기술원 Led 구조체 및 이의 전사방법
WO2018129697A1 (zh) * 2017-01-12 2018-07-19 苏州晶湛半导体有限公司 半导体器件及其制造方法
US10096740B1 (en) * 2017-05-23 2018-10-09 Shenzhen China Star Optoelectronics Technology Co., Ltd. Method for manufacturing color micro light-emitting diode array substrate

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP3869557A4 *

Also Published As

Publication number Publication date
JP2022505212A (ja) 2022-01-14
EP3869557A1 (en) 2021-08-25
KR20210074272A (ko) 2021-06-21
CN210516720U (zh) 2020-05-12
US20230253394A1 (en) 2023-08-10
EP3869557A4 (en) 2022-07-20
US20200126963A1 (en) 2020-04-23
CN112868098A (zh) 2021-05-28
US11664363B2 (en) 2023-05-30
BR112021007349A2 (pt) 2021-09-21

Similar Documents

Publication Publication Date Title
WO2020080837A1 (ko) 발광 소자 및 이를 제조하는 방법
WO2019093533A1 (ko) 복수의 픽셀들을 포함하는 디스플레이용 발광 다이오드 유닛 및 그것을 갖는 디스플레이 장치
WO2020036421A1 (ko) 발광 소자
WO2021085935A1 (ko) 디스플레이용 발광 소자 및 그것을 갖는 led 디스플레이 장치
WO2020036423A1 (ko) 발광 소자
WO2020231131A1 (en) Light emitting package
WO2016056750A1 (en) Semiconductor device and method of manufacturing the same
WO2021086026A1 (ko) Led 디스플레이 장치
WO2012077884A1 (en) Method of fabricating semiconductor device using gang bonding and semiconductor device fabricated by the same
WO2020101323A1 (ko) 발광 소자
WO2009134029A2 (ko) 반도체 발광소자
WO2020231173A1 (en) Led chip package and manufacturing method of the same
WO2020162687A1 (ko) 디스플레이용 발광 소자 및 그것을 가지는 디스플레이 장치
WO2017138707A1 (ko) 고출력 발광 다이오드 및 그것을 갖는 발광 모듈
WO2010044645A2 (en) Semiconductor light emitting device and method for manufacturing the same
WO2020055143A1 (ko) 발광 소자
WO2020091507A1 (ko) 발광 소자
WO2021137535A1 (ko) 디스플레이용 발광 소자 및 그것을 가지는 유닛 픽셀
WO2009125953A2 (ko) 발광 소자
WO2020096304A1 (ko) 발광 소자
WO2016137197A1 (ko) 발광 소자 및 이를 구비한 라이트 유닛
WO2020096384A1 (ko) 발광 소자
WO2021054702A1 (ko) 디스플레이용 발광 소자 및 그것을 가지는 발광 패키지
WO2021080311A1 (ko) Led 디스플레이 장치
WO2021137654A1 (ko) 발광 소자 및 그것을 갖는 led 디스플레이 장치

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 19873767

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2021521162

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

REG Reference to national code

Ref country code: BR

Ref legal event code: B01A

Ref document number: 112021007349

Country of ref document: BR

ENP Entry into the national phase

Ref document number: 2019873767

Country of ref document: EP

Effective date: 20210517

REG Reference to national code

Ref country code: BR

Ref legal event code: B01E

Ref document number: 112021007349

Country of ref document: BR

Free format text: SOLICITA-SE APRESENTAR NOVAS FOLHAS REFERENTES AO QUADRO REIVINDICATORIO TRADUZIDO, UMA VEZ QUE O CONJUNTO APRESENTADO TEM INCORRECAO NA NUMERACAO DE SUAS PAGINAS.

ENP Entry into the national phase

Ref document number: 112021007349

Country of ref document: BR

Kind code of ref document: A2

Effective date: 20210416