WO2020071638A1 - 반도체 디바이스 제조 방법 - Google Patents

반도체 디바이스 제조 방법

Info

Publication number
WO2020071638A1
WO2020071638A1 PCT/KR2019/010846 KR2019010846W WO2020071638A1 WO 2020071638 A1 WO2020071638 A1 WO 2020071638A1 KR 2019010846 W KR2019010846 W KR 2019010846W WO 2020071638 A1 WO2020071638 A1 WO 2020071638A1
Authority
WO
WIPO (PCT)
Prior art keywords
contact plug
semiconductor device
laser
metal layer
device manufacturing
Prior art date
Application number
PCT/KR2019/010846
Other languages
English (en)
French (fr)
Inventor
류정도
Original Assignee
(주)알엔알랩
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by (주)알엔알랩 filed Critical (주)알엔알랩
Priority to CN201980065509.5A priority Critical patent/CN112913001A/zh
Priority to US17/281,966 priority patent/US12009255B2/en
Publication of WO2020071638A1 publication Critical patent/WO2020071638A1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76897Formation of self-aligned vias or contact plugs, i.e. involving a lithographically uncritical step
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76877Filling of holes, grooves or trenches, e.g. vias, with conductive material
    • H01L21/76882Reflowing or applying of pressure to better fill the contact hole
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76807Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76807Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures
    • H01L21/76813Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures involving a partial via etch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/7685Barrier, adhesion or liner layers the layer covering a conductive structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76877Filling of holes, grooves or trenches, e.g. vias, with conductive material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76886Modifying permanently or temporarily the pattern or the conductivity of conductive members, e.g. formation of alloys, reduction of contact resistances
    • H01L21/76892Modifying permanently or temporarily the pattern or the conductivity of conductive members, e.g. formation of alloys, reduction of contact resistances modifying the pattern
    • H01L21/76894Modifying permanently or temporarily the pattern or the conductivity of conductive members, e.g. formation of alloys, reduction of contact resistances modifying the pattern using a laser, e.g. laser cutting, laser direct writing, laser repair

Definitions

  • the present invention relates to a method for manufacturing a semiconductor device.
  • Volatile storage devices typically include DRAM (SRAM) devices or DRAM (SRAM) devices.
  • SRAM DRAM
  • SRAM DRAM
  • SRAM DRAM
  • the nonvolatile memory device is a flash memory device.
  • voids are generated in the contact plug, and these voids are exposed to the outside in a subsequent process, resulting in surface defects such as seams, thereby increasing wiring resistance. Deterioration of device characteristics such as triggering occurs.
  • the present invention is to solve the above problems, to provide a method for manufacturing a semiconductor device including a contact plug with voids or shims removed.
  • an embodiment of the present invention provides a substrate, forming an insulating layer on the substrate, etching the insulating layer to form an opening exposing the substrate It can provide a semiconductor device manufacturing method comprising the steps of, forming a contact plug on the opening and the insulating layer, forming a metal layer on the contact plug, and irradiating the metal layer with a laser. have.
  • a method for manufacturing a semiconductor device may further include removing a metal layer.
  • the step of irradiating a laser to the metal layer may include removing the void or seam in the contact plug by directly heating the metal layer to indirectly heat the contact plug. have.
  • the insulating layer may include at least one of oxide, nitride, and oxynitride.
  • the opening may include at least one of a dual damascene pattern, a via hole and a trench.
  • the contact plug may be polysilicon or metal.
  • the metal layer is titanium (Ti), titanium nitride (TiN), titanium silicide (TiSi), tantalum (Ta), tantalum nitride (TaN), cobalt (Co), cobalt silicide (CoSi), nickel ( Ni), nickel silicide (NiSi), ruthenium (Ru), tungsten (W), tungsten silicide (WSi), copper (Cu), rhenium (Re), molybdenum (Mo), niobium (Nb), chromium ( Cr).
  • the contact plug may include a material containing an inorganic material.
  • the laser may be a YAG laser, a diode laser, a CO 2 laser, or a fiber laser.
  • a void or a shim in a contact plug is removed, thereby providing a semiconductor device having low resistance characteristics.
  • the object in the process of removing the voids or shims, the object may be recrystallized in the process of melting and solidifying, thereby providing a lower resistance characteristic to the semiconductor device.
  • FIG. 1 is a view for explaining a semiconductor device manufacturing method according to an embodiment of the present invention.
  • FIG. 2 is a view for explaining the irradiation of the laser to the contact plug.
  • FIG. 3 is a flowchart illustrating a semiconductor device manufacturing method according to an embodiment of the present invention.
  • unit includes a unit realized by hardware, a unit realized by software, and a unit realized by using both. Further, one unit may be realized by using two or more hardware, and two or more units may be realized by one hardware.
  • FIG. 1 is a view for explaining a semiconductor device manufacturing method according to an embodiment of the present invention.
  • a substrate 100 is provided (a).
  • the substrate 100 may include at least one selected from silicon (Si) or germanium (Ge).
  • the insulating layer 110 is formed on the substrate 100 (a).
  • the insulating layer 110 may be formed by chemical vapor deposition (CVD) or physical vapor deposition (PVD).
  • the insulating layer 110 may include at least one of oxide, nitride, or oxynitride.
  • an opening 120 exposing the substrate by etching the insulating layer 110 is formed (b).
  • the opening 120 may be a dual damascene pattern, a via hole or a trench.
  • a resist pattern (not shown) is formed on the insulating layer 110, and the opening 120 may be formed by etching the insulating layer 110 using the resist pattern as a mask.
  • the etching process may be performed by at least one selected from a chemical dry etching process or a wet etching process.
  • a contact plug 130 is formed on the opening 120 and the insulating layer 110 (c).
  • the contact plug 130 may be formed by chemical vapor deposition or physical vapor deposition, and may be polysilicon (eg, amorphous silicon (Amorphous-Si)) or metal.
  • a void or a seam 10 may be present in the contact plug 130.
  • Such voids or shims cause an increase in wiring resistance and degrade device characteristics.
  • the contact plug 130 when the contact plug 130 is irradiated with the laser 20, the contact plug 130 is melted and solidified again as a solid. At this time, the atoms are rearranged into a crystal form having excellent crystallinity, and thus the grain size. In addition, voids or shims in the contact plug 130 may be removed by increasing.
  • FIG. 2 is a view for explaining laser irradiation on a contact plug.
  • the contact plug 130 when the laser 20 is directly irradiated to the contact plug 130, the contact plug 130 is heated to cause a protrusion 30 at the irradiation portion of the laser 20. have.
  • the reason for the occurrence of protrusion is recrystallization when the melted material solidifies, and at this time, grains are formed.
  • the impurity concentration is increased at the grain boundary between the crystal and the crystal plane, so that the time for solidification becomes slower than the grain center, and it is believed that a protrusion occurs between grain boundaries.
  • the metal layer 140 is formed on the contact plug 130 and the metal layer 140 is directly heated to indirectly heat the contact plug 130 to solve the above-described problem.
  • the metal can be heated to a very high temperature (for example, 2000 degrees to 3000 degrees) by a laser because there are relatively many free electrons.
  • a material containing inorganic substances eg SiO 2 , Si, Si 3 N 4 .
  • the laser is directly irradiated to the metal layer 140 to contact the plug 130.
  • the contact plug 130 can be effectively heated.
  • the metal layer 140 is formed on the contact plug 130 (d).
  • the metal layer 130 is titanium (Ti), titanium nitride (TiN), titanium silicide (TiSi), tantalum (Ta), tantalum nitride (TaN), cobalt (Co), cobalt silicide (CoSi), nickel (Ni) ), Nickel silicide (NiSi), ruthenium (Ru), tungsten (W), tungsten silicide (WSi), copper (Cu), rhenium (Re), molybdenum (Mo), niobium (Nb), chromium (Cr) ).
  • the heat generated by irradiating the laser 20 to the metal layer 140 so that the contact plug 130 can be effectively indirectly heated is more than the heat generated by irradiating the laser 20 to the contact plug 130.
  • the material of the contact plug 130 and the metal layer 140 can be selected.
  • the contact plug 130 may be a material containing an inorganic material (eg, SiO 2 , Si, Si 3 N 4 ).
  • the metal layer 140 is irradiated with a laser 20 (e).
  • the laser 20 may be a YAG laser, a diode laser, a CO2 laser, or a fiber laser.
  • the metal layer 140 is directly heated, and the contact plug 130 adjacent to the metal layer 140 is indirectly heated.
  • the contact plug 130 is indirectly heated to undergo a recrystallization process, and the grain size is also increased, so that voids or shims in the contact plug 130 can be removed.
  • reaction or interdiffusion may occur between the metal layer 140 and the contact plug 130 due to high-temperature heating, and one or more materials capable of preventing the metal layer 140 and the contact plug 130 may be prevented. It can also be included in between. This is because when the reaction or the interdiffusion occurs, the removal of the metal layer 140 may not be easy in the step of removing the metal layer 140 described later.
  • Such materials are, for example, SiO 2 films, Si 3 N 4 , It may include one of polysilicon (Polysilicon) and amorphous silicon (Amorphous-Si).
  • the metal layer 140 is removed (e).
  • FIG. 3 is a flowchart illustrating a semiconductor device manufacturing method according to an embodiment of the present invention.
  • step S300 a substrate is provided in step S300.
  • step S210 an insulating layer is formed on the substrate.
  • step S320 an opening is formed by etching the insulating layer to expose the substrate.
  • step S330 a contact plug is formed on the opening and the insulating layer.
  • step S340 a metal layer is formed on the contact plug.
  • step S350 the laser is irradiated to the metal layer.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Optics & Photonics (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

반도체 디바이스 제조 방법은 기판을 제공하는 단계, 상기 기판 상에 절연층을 형성하는 단계, 상기 절연층을 식각하여 상기 기판을 노출시키는 개구부를 형성하는 단계, 상기 개구부 및 상기 절연층 상에 콘택 플러그를 형성하는 단계, 상기 콘택 플러그 상에 메탈층을 형성하는 단계 및 상기 메탈층에 레이저를 조사하는 단계를 포함한다.

Description

반도체 디바이스 제조 방법
본 발명은 반도체 디바이스 제조 방법에 관한 것이다.
반도체 디바이스는 휘발성 기억 장치 및 비휘발성 기억 장치로 구분될 수 있다. 휘발성 기억 장치는 대표적으로 디램(DRAM) 장치 또는 에스램(SRAM) 장치를 포함한다. 비휘발성 기억 장치는 플래시(flash) 기억 장치가 대표적이다.
한편, 전자 산업이 고도로 발전함에 따라, 반도체 디바이스의 고집적화가 진행되면서 반도체 디바이스 제조 공정에서는 상, 하부 패턴간의 안정적인 전기적 접속을 위해 콘택 플러그를 형성하고 있다.
그러나, 종래의 방법에 따라 콘택 플러그를 형성하는 경우, 콘택 플러그 내에 보이드(Void)가 발생하게 되고, 이러한 보이드가 후속 공정에서 외부로 노출되어 심(Seam)과 같은 표면 결함으로 나타남으로써 배선 저항 증가가 유발되는 등의 소자 특성 저하가 발생한다.
선행기술문헌: 한국등록특허 10-0465063호
본 발명은 상기와 같은 문제점을 해결하기 위한 것으로서, 보이드 또는 심이 제거된 콘택 플러그를 포함하는 반도체 디바이스를 제조하는 방법을 제공하고자 한다.
다만, 본 실시예가 이루고자 하는 기술적 과제는 상기된 바와 같은 기술적 과제들로 한정되지 않으며, 또 다른 기술적 과제들이 존재할 수 있다.
상술한 기술적 과제를 달성하기 위한 기술적 수단으로서, 본 발명의 일 실시예는 기판을 제공하는 단계, 상기 기판 상에 절연층을 형성하는 단계, 상기 절연층을 식각하여 상기 기판을 노출시키는 개구부를 형성하는 단계, 상기 개구부 및 상기 절연층 상에 콘택 플러그를 형성하는 단계, 상기 콘택 플러그 상에 메탈층을 형성하는 단계 및 상기 메탈층에 레이저를 조사하는 단계를 포함하는 반도체 디바이스 제조 방법을 제공할 수 있다.
일 실시예에 따르면, 반도체 디바이스 제조 방법은 메탈층을 제거하는 단계를 더 포함할 수 있다.
일 실시예에 따르면, 메탈층에 레이저를 조사하는 단계는 상기 메탈층을 직접 가열하여 상기 콘택 플러그를 간접 가열함으로써 상기 콘택 플러그 내의 보이드(Void) 또는 심(Seam)을 제거하는 단계를 포함할 수 있다.
일 실시예에 따르면, 절연층은 산화물, 질화물 및 산화 질화물 중 적어도 하나를 포함할 수 있다.
일 실시예에 따르면, 개구부는 듀얼 다마신 패턴, 비아홀 및 트렌치 중 적어도 하나를 포함할 수 있다.
일 실시예에 따르면, 콘택 플러그는 폴리실리콘 또는 메탈일 수 있다.
일 실시예에 따르면, 메탈층은 티타늄(Ti), 질화티타늄(TiN), 규화티타늄(TiSi), 탄탈륨(Ta), 질화탄탈륨(TaN), 코발트(Co), 규화코발트(CoSi), 니켈(Ni), 규화니켈(NiSi), 루테늄(Ru), 텅스텐(W), 규화텅스텐(WSi), 구리(Cu), 레늄(Re), 몰리브데넘(Mo), 나이오븀(Nb), 크롬(Cr) 중 적어도 하나를 포함할 수 있다.
일 실시예에 따르면,콘택 플러그는 무기질을 함유하는 물질을 포함할 수 있다.
일 실시예에 따르면, 레이저는 YAG 레이저, 다이오드 레이저, CO2 레이저 또는 파이버(fiber)레이저일 수 있다.
전술한 본 발명의 과제 해결 수단 중 어느 하나에 의하면, 콘택 플러그 내의 보이드 또는 심이 제거됨으로써 낮은 저항의 특성을 가지는 반도체 디바이스를 제공할 수 있다. 또한, 보이드 또는 심을 제거하는 과정에서 대상물이 용융, 고화되는 과정에서 재결정화가 되어 보다 낮은 저항의 특성을 반도체 디바이스에 제공할 수 있다.
도 1은 본 발명의 일 실시예에 따른 반도체 디바이스 제조 방법을 설명하기 위한 도면이다.
도 2는 콘택 플러그에 레이저를 조사하는 것을 설명하기 위한 도면이다.
도 3은 본 발명의 일 실시예에 따른 반도체 디바이스 제조 방법을 나타낸 흐름도이다.
아래에서는 첨부한 도면을 참조하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 본 발명의 실시예를 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다. 그리고 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 유사한 부분에 대해서는 유사한 도면 부호를 붙였다.
명세서 전체에서, 어떤 부분이 다른 부분과 "연결"되어 있다고 할 때, 이는 "직접적으로 연결"되어 있는 경우뿐 아니라, 그 중간에 다른 소자를 사이에 두고 "전기적으로 연결"되어 있는 경우도 포함한다. 또한 어떤 부분이 어떤 구성요소를 "포함"한다고 할 때, 이는 특별히 반대되는 기재가 없는 한 다른 구성요소를 제외하는 것이 아니라 다른 구성요소를 더 포함할 수 있는 것을 의미하며, 하나 또는 그 이상의 다른 특징이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
본 명세서에 있어서 '부(部)'란, 하드웨어에 의해 실현되는 유닛(unit), 소프트웨어에 의해 실현되는 유닛, 양방을 이용하여 실현되는 유닛을 포함한다. 또한, 1 개의 유닛이 2 개 이상의 하드웨어를 이용하여 실현되어도 되고, 2 개 이상의 유닛이 1 개의 하드웨어에 의해 실현되어도 된다.
이하 첨부된 도면을 참고하여 본 발명의 일 실시예를 상세히 설명하기로 한다.
도 1은 본 발명의 일 실시예에 따른 반도체 디바이스 제조 방법을 설명하기 위한 도면이다.
도 1을 참조하면, 기판(100)이 제공된다(a). 예를 들어, 기판(100)은 실리콘(Si) 또는 게르마늄(Ge)중에서 선택된 적어도 하나를 포함할 수 있다.
이후, 기판(100) 상에 절연층(110)이 형성된다(a). 절연층(110)은 화학적 기상 증착(CVD: Chemical Vapor Deposition) 또는 물리적 기상 증착(PVD: Physical Vapor Deposition)으로 형성될 수 있다.
절연층(110)은 산화물, 질화물 또는 산화 질화물 중 적어도 하나를 포함할 수 있다.
이어서, 절연층(110)을 식각하여 기판을 노출시키는 개구부(120)가 형성된다(b). 개구부(120)는 듀얼 다마신 패턴, 비아홀 또는 트렌치일 수 있다.
여기서, 절연층(110) 상에 레지스트 패턴(미도시)이 형성되고, 레지스트 패턴을 마스크로 하여 절연층(110)을 식각함으로써 개구부(120)가 형성될 수 있다.
이때, 식각 공정은 화학적 건식 식각 공정 또는 습식 식각 공정 중에서 선택된 적어도 하나에 의해 수행될 수 있다.
이후, 개구부(120) 및 절연층(110) 상에 콘택 플러그(130)가 형성된다(c). 여기서, 콘택 플러그(130)는 화학적 기상 증착 또는 물리적 기상 증착에 의해 형성될 수 있고, 폴리실리콘(예컨대, 비정질실리콘(Amorphous-Si)) 또는 메탈일 수 있다.
여기서, 콘택 플러그(130) 내에 보이드(Void) 또는 심(Seam)(10)이 존재할 수 있다. 이러한 보이드 또는 심은 배선 저항 증가를 유발시켜 소자 특성을 저하시킨다.
콘택 플러그(130) 내의 보이드 또는 심을 제거하기 위하여 콘택 플러그(130)에 레이저를 조사하는 방법이 있다.
즉, 콘택 플러그(130)에 레이저(20)를 조사하면 콘택 플러그(130)가 용융된 후 다시 고체로 고상화되는데, 이때 원자들이 우수한 결정성을 갖는 결정 형태로 재배열되고, 이에 따라 그레인 사이즈 또한 증가됨으로써 콘택 플러그(130) 내의 보이드 또는 심이 제거될 수 있다.
이와 관련하여, 도 2는 콘택 플러그에 레이저를 조사하는 것을 설명하기 위한 도면이다.
도 2를 참조하면, 콘택 플러그(130)에 레이저(20)를 직접 조사할 경우, 콘택 플러그(130)가 가열되어 레이저(20)의 조사 부위에 돌기(protrusion)(30)가 발생하는 문제점이 있다. 돌기(protrusion)가 발생하는 이유는 용융(melt)된 물질이 고화될 때 재결정화(recrystallization)가 되며, 이때, 결정립(grain)이 형성된다. 결정과 결정면 사이의 결정립 경계(grain boundary)에 impurity 농도가 높아져 고화되는 시간이 grain 중심보다 늦어지게 되며, 이때 grain boundary 사이에서 돌기(protrusion) 현상이 발생하는 것으로 여겨진다.
따라서, 본 발명에서는 콘택 플러그(130) 상에 메탈층(140)을 형성하고, 메탈층(140)을 직접 가열하여 콘택 플러그(130)를 간접 가열하여 상술한 문제점을 해결하고 있다.
또한, 금속은 자유전자가 상대적으로 많아 레이저에 의해 매우 높은 온도(예를 들어, 2000도 내지 3000도)로 가열될 수 있다. 이에 반하여, 레이저를 통해 무기질(예를 들어, SiO2, Si, Si3N4)을 함유하는 물질을 가열시키는 것은 상대적으로 어렵다.
본 발명은 이러한 특성을 이용하여, 메탈층(140)과 콘택 플러그(130)를 인접하여 배치(예컨대, 서로 접촉하여 배치)한 후에, 레이저를 메탈층(140)에 직접 조사하여 콘택 플러그(130)를 간접 가열함으로써 콘택 플러그(130)를 효과적으로 가열할 수 있다.
구체적으로, 콘택 플러그(130) 상에 메탈층(140)이 형성된다(d). 여기서, 메탈층(130)은 티타늄(Ti), 질화티타늄(TiN), 규화티타늄(TiSi), 탄탈륨(Ta), 질화탄탈륨(TaN), 코발트(Co), 규화코발트(CoSi), 니켈(Ni), 규화니켈(NiSi), 루테늄(Ru), 텅스텐(W), 규화텅스텐(WSi), 구리(Cu), 레늄(Re), 몰리브데넘(Mo), 나이오븀(Nb), 크롬(Cr) 중 적어도 하나를 포함할 수 있다.
이때, 콘택 플러그(130)가 효과적으로 간접 가열될 수 있도록 메탈층(140)에 레이저(20)를 조사하여 발생하는 열이 콘택 플러그(130)에 레이저(20)를 조사하여 발생하는 열 보다 더 많도록 콘택 플러그(130) 및 메탈층(140)의 물질을 선택할 수 있다. 예를 들어, 콘택 플러그(130)는 무기질(예를 들어, SiO2, Si, Si3N4)을 함유하는 물질일 수 있다.
이어서, 메탈층(140)에 레이저(20)가 조사된다(e). 레이저(20)는 YAG 레이저, 다이오드 레이저, CO2 레이저 또는 파이버(fiber)레이저일 수 있다.
메탈층(140)에 레이저(20)가 조사됨으로써 메탈층(140)이 직접 가열되고 메탈층(140)과 인접한 콘택 플러그(130)는 간접 가열된다.
이때, 콘택 플러그(130)가 간접 가열되어 재결정 과정이 진행되고, 그레인 사이즈 또한 증가됨으로써, 콘택 플러그(130) 내의 보이드 또는 심이 제거될 수 있다.
이와 같이, 콘택 플러그(130) 내의 보이드 또는 심(10)이 제거됨으로써 반도체 디바이스가 낮은 저항의 특성을 가지게 된다.
이때, 고온가열에 따른 메탈층(140)과 콘택 플러그(130)간의 반응 혹은 상호확산(interdiffusion)이 발생할 수 있는데, 이를 방지할 수 있는 하나 이상의 물질을 메탈층(140)과 콘택 플러그(130) 사이에 포함시킬 수도 있다. 왜냐하면, 반응 혹은 상호확산이 발생하게 되면, 후술하는 메탈층(140)을 제거하는 단계에서 메탈층(140)의 제거가 용이하지 않을 수 있기 때문이다.
이러한 물질은 예를 들어, SiO2 막, Si3N4, 폴리실리콘(Polysilicon) 및 비정질실리콘(Amorphous-Si) 중 하나를 포함할 수 있다.
콘택 플러그(130) 내의 보이드 또는 심(10)이 제거된 후, 메탈층(140)이 제거된다(e).
도 3은 본 발명의 일 실시예에 따른 반도체 디바이스 제조 방법을 나타낸 흐름도이다.
도 3은 참조하면, 단계 S300에서 기판을 제공된다. 단계 S210에서 기판 상에 절연층이 형성된다.
단계 S320에서 절연층을 식각하여 기판을 노출시키는 개구부가 형성된다.
단계 S330에서 개구부 및 절연층 상에 콘택 플러그가 형성된다. 단계 S340에서 콘택 플러그 상에 메탈층이 형성된다.
단계 S350에서 메탈층에 레이저가 조사된다.
전술한 본 발명의 설명은 예시를 위한 것이며, 본 발명이 속하는 기술분야의 통상의 지식을 가진 자는 본 발명의 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 쉽게 변형이 가능하다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다. 예를 들어, 단일형으로 설명되어 있는 각 구성 요소는 분산되어 실시될 수도 있으며, 마찬가지로 분산된 것으로 설명되어 있는 구성 요소들도 결합된 형태로 실시될 수 있다.
본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 균등 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.

Claims (9)

  1. 반도체 디바이스 제조 방법에 있어서,
    기판을 제공하는 단계;
    상기 기판 상에 절연층을 형성하는 단계;
    상기 절연층을 식각하여 상기 기판을 노출시키는 개구부를 형성하는 단계;
    상기 개구부 및 상기 절연층 상에 콘택 플러그를 형성하는 단계;
    상기 콘택 플러그 상에 메탈층을 형성하는 단계; 및
    상기 메탈층에 레이저를 조사하는 단계
    를 포함하는 것인, 반도체 디바이스 제조 방법.
  2. 제 1 항에 있어서,
    상기 메탈층을 제거하는 단계
    를 더 포함하는 것인, 반도체 디바이스 제조 방법.
  3. 제 1 항에 있어서,
    상기 메탈층에 레이저를 조사하는 단계는
    상기 메탈층을 직접 가열하여 상기 콘택 플러그를 간접 가열함으로써 상기 콘택 플러그 내의 보이드(Void) 또는 심(Seam)을 제거하는 단계
    를 포함하는 것인, 반도체 디바이스 제조 방법.
  4. 제 1 항에 있어서,
    상기 절연층은 산화물, 질화물 및 산화 질화물 중 적어도 하나를 포함하는 것인, 반도체 디바이스 제조 방법.
  5. 제 1 항에 있어서,
    상기 개구부는 듀얼 다마신 패턴, 비아홀 또는 트렌치인 것인, 반도체 디바이스 제조 방법.
  6. 제 1 항에 있어서,
    상기 콘택 플러그는 폴리실리콘 또는 메탈인 것인, 반도체 디바이스 제조 방법.
  7. 제 1 항에 있어서,
    상기 메탈층은 티타늄(Ti), 질화티타늄(TiN), 규화티타늄(TiSi), 탄탈륨(Ta), 질화탄탈륨(TaN), 코발트(Co), 규화코발트(CoSi), 니켈(Ni), 규화니켈(NiSi), 루테늄(Ru), 텅스텐(W), 규화텅스텐(WSi), 구리(Cu), 레늄(Re), 몰리브데넘(Mo), 나이오븀(Nb), 크롬(Cr) 중 적어도 하나를 포함하는 것인, 반도체 디바이스 제조 방법.
  8. 제 7 항에 있어서,
    상기 콘택 플러그는 무기질을 함유하는 물질을 포함하는 것인, 반도체 디바이스 제조 방법.
  9. 제 1 항에 있어서,
    상기 레이저는 YAG 레이저, 다이오드 레이저, CO2 레이저 또는 파이버(fiber)레이저인 것인, 반도체 디바이스 제조 방법.
PCT/KR2019/010846 2018-10-04 2019-08-26 반도체 디바이스 제조 방법 WO2020071638A1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201980065509.5A CN112913001A (zh) 2018-10-04 2019-08-26 半导体设备制造方法
US17/281,966 US12009255B2 (en) 2018-10-04 2019-08-26 Method of manufacturing semiconductor device including laser treatment for contact plug

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020180118311A KR102208545B1 (ko) 2018-10-04 2018-10-04 반도체 디바이스 제조 방법
KR10-2018-0118311 2018-10-04

Publications (1)

Publication Number Publication Date
WO2020071638A1 true WO2020071638A1 (ko) 2020-04-09

Family

ID=70054642

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2019/010846 WO2020071638A1 (ko) 2018-10-04 2019-08-26 반도체 디바이스 제조 방법

Country Status (4)

Country Link
US (1) US12009255B2 (ko)
KR (1) KR102208545B1 (ko)
CN (1) CN112913001A (ko)
WO (1) WO2020071638A1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20220014500A (ko) 2020-07-29 2022-02-07 삼성전자주식회사 반도체 장치 및 이의 제조 방법

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20120116707A (ko) * 2011-04-13 2012-10-23 삼성전자주식회사 반도체 소자 및 그 제조 방법
KR20130026671A (ko) * 2011-09-06 2013-03-14 엘지디스플레이 주식회사 결정화 방법 및 이를 이용한 표시 장치의 제조 방법
KR20150127367A (ko) * 2014-05-07 2015-11-17 삼성전자주식회사 개구 매립 방법 및 이를 이용한 상변화 메모리 소자의 제조 방법
KR20160057545A (ko) * 2014-11-13 2016-05-24 삼성전자주식회사 반도체 장치 제조 방법
KR101794209B1 (ko) * 2016-08-23 2017-11-07 주식회사 비에스피 레이저를 이용한 상변화 메모리 제조방법

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100268950B1 (ko) * 1997-11-24 2000-12-01 김영환 반도체소자의콘택배선형성방법
US6376369B1 (en) * 1998-02-12 2002-04-23 Micron Technology, Inc. Robust pressure aluminum fill process
US6949464B1 (en) * 1998-09-03 2005-09-27 Micron Technology, Inc. Contact/via force fill techniques
US6124205A (en) * 1998-09-03 2000-09-26 Micron Technology, Inc. Contact/via force fill process
JP2001358211A (ja) * 2000-06-14 2001-12-26 Nec Corp 半導体装置およびその製造方法
US6727176B2 (en) * 2001-11-08 2004-04-27 Advanced Micro Devices, Inc. Method of forming reliable Cu interconnects
US6638861B1 (en) * 2001-11-08 2003-10-28 Advanced Micro Devices, Inc. Method of eliminating voids in W plugs
US7211502B2 (en) * 2003-03-26 2007-05-01 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
KR100612906B1 (ko) * 2004-08-02 2006-08-14 삼성전자주식회사 상변화 기억 소자의 형성 방법
US20060223311A1 (en) * 2005-03-31 2006-10-05 Wolfgang Buchholtz Technique for forming interconnect structures with reduced electro and stress migration and/or resistivity
JP2008010737A (ja) * 2006-06-30 2008-01-17 Toshiba Corp 半導体装置およびその製造方法
CN101548375A (zh) * 2006-12-28 2009-09-30 东京毅力科创株式会社 半导体装置以及其制造方法
KR100965031B1 (ko) * 2007-10-10 2010-06-21 주식회사 하이닉스반도체 듀얼 다마신 공정을 이용한 반도체 소자의 제조 방법
US8299365B2 (en) * 2010-01-07 2012-10-30 International Business Machines Corporation Self-aligned composite M-MOx/dielectric cap for Cu interconnect structures
WO2015195081A1 (en) * 2014-06-16 2015-12-23 Intel Corporation Seam healing of metal interconnects
CN106087041B (zh) * 2016-06-17 2018-10-26 江西赛维Ldk太阳能高科技有限公司 一种铸锭过程中去除多晶硅杂质的方法
US20180130702A1 (en) * 2016-11-08 2018-05-10 Globalfoundries Inc. Encapsulation of cobalt metallization

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20120116707A (ko) * 2011-04-13 2012-10-23 삼성전자주식회사 반도체 소자 및 그 제조 방법
KR20130026671A (ko) * 2011-09-06 2013-03-14 엘지디스플레이 주식회사 결정화 방법 및 이를 이용한 표시 장치의 제조 방법
KR20150127367A (ko) * 2014-05-07 2015-11-17 삼성전자주식회사 개구 매립 방법 및 이를 이용한 상변화 메모리 소자의 제조 방법
KR20160057545A (ko) * 2014-11-13 2016-05-24 삼성전자주식회사 반도체 장치 제조 방법
KR101794209B1 (ko) * 2016-08-23 2017-11-07 주식회사 비에스피 레이저를 이용한 상변화 메모리 제조방법

Also Published As

Publication number Publication date
KR102208545B1 (ko) 2021-01-28
US20210375676A1 (en) 2021-12-02
US12009255B2 (en) 2024-06-11
CN112913001A (zh) 2021-06-04
KR20200038736A (ko) 2020-04-14

Similar Documents

Publication Publication Date Title
TW523872B (en) Post-fuse blow corrosion prevention structure for copper fuses
US4960732A (en) Contact plug and interconnect employing a barrier lining and a backfilled conductor material
US4884123A (en) Contact plug and interconnect employing a barrier lining and a backfilled conductor material
US6177338B1 (en) Two step barrier process
US7612454B2 (en) Semiconductor device with improved contact fuse
KR100755670B1 (ko) 반도체 소자의 제조 방법
JP5442580B2 (ja) 電気ヒューズ構造とその形成方法
US6156644A (en) Method for forming interconnects for semiconductor devices using reaction control layers, and interconnects formed thereby
KR100406177B1 (ko) 플래쉬 메모리 소자의 제조 방법
KR102262292B1 (ko) 반도체 디바이스 제조 방법
WO2020071638A1 (ko) 반도체 디바이스 제조 방법
US6034401A (en) Local interconnection process for preventing dopant cross diffusion in shared gate electrodes
JPH11340434A (ja) 半導体装置及びその製造方法
JP2002184777A (ja) 半導体装置
US10546815B2 (en) Low resistance interconnect structure with partial seed enhancement liner
US11309244B2 (en) Electrical fuse structure and method of formation
US6756254B2 (en) Integrated circuit having an antifuse and a method of manufacture
TW499737B (en) Method for manufacturing fusible links in a semiconductor device
KR100492109B1 (ko) 반도체 소자용 다이렉트 스트랩 형성 방법
KR20020002644A (ko) 비트라인 콘택 안정화를 위한 추가이온주입에 따른층간절연막의 손상 발생을 방지할 수 있는 반도체 소자제조 방법
US20070145486A1 (en) Semiconductor memory device and method of manufacturing the same
KR0139599B1 (ko) 반도체 장치의 금속배선 형성방법
US7550372B2 (en) Method of fabricating conductive lines with silicide layer
JPS5814567A (ja) 半導体装置及びその製造方法
JPH04288834A (ja) 半導体装置の製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 19869162

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 19869162

Country of ref document: EP

Kind code of ref document: A1