WO2019142724A1 - 電子部品搭載用基板、回路基板および電子部品搭載用基板の製造方法 - Google Patents

電子部品搭載用基板、回路基板および電子部品搭載用基板の製造方法 Download PDF

Info

Publication number
WO2019142724A1
WO2019142724A1 PCT/JP2019/000613 JP2019000613W WO2019142724A1 WO 2019142724 A1 WO2019142724 A1 WO 2019142724A1 JP 2019000613 W JP2019000613 W JP 2019000613W WO 2019142724 A1 WO2019142724 A1 WO 2019142724A1
Authority
WO
WIPO (PCT)
Prior art keywords
electronic component
wiring
wiring portion
substrate
opening
Prior art date
Application number
PCT/JP2019/000613
Other languages
English (en)
French (fr)
Inventor
鈴木 哲也
Original Assignee
株式会社小糸製作所
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社小糸製作所 filed Critical 株式会社小糸製作所
Priority to CN201980006927.7A priority Critical patent/CN111527596A/zh
Publication of WO2019142724A1 publication Critical patent/WO2019142724A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation

Definitions

  • the present invention relates to an electronic component mounting substrate, a circuit substrate, and a method of manufacturing an electronic component mounting substrate, and more particularly to an electronic component mounting substrate for mounting a surface mounting type electronic component, a circuit substrate and an electronic component mounting substrate. It relates to the manufacturing method.
  • FIG. 6 is a schematic cross-sectional view showing a conventionally proposed substrate for mounting an electronic component, and FIG. 6 (a) shows the substrate for mounting an electronic component before mounting the electronic component, and FIG. The circuit board of the state which mounted the electronic component is shown.
  • lands 2a and 2b are formed on one surface of the substrate portion 1 as a part of the wiring pattern, and the substrate portion 1 and the wiring pattern are covered.
  • a resist layer 3 is formed.
  • an opening 4 is partially formed in the resist layer 3, and a part of the lands 2 a and 2 b and the substrate portion 1 are exposed in the opening 4.
  • a bonding material such as solder is applied to the lands 2a and 2b exposed in the opening 4, and surface mount type electronic components are mounted and reflow processing is performed, whereby surface mount type electronic components and lands 2a and 2b are obtained.
  • solder as a bonding material, even if the solder melts during reflow processing, the surface tension of the solder suppresses the outflow from the lands 2a and 2b, and the electronic components are separated while the solder on the lands 2a and 2b is separated. And can be electrically connected.
  • a conductive adhesive or a sintered bonding material excellent in heat resistance as a bonding material for electrically connecting the electronic component and the lands 2a and 2b.
  • the conductive adhesive and the sintered bonding material are non-melting which does not melt in heat treatment, and do not have the property of melting and separating by surface tension like solder.
  • the bonding material 5 flows out to the surface of the substrate portion 1 when the surface mount electronic component 6 is mounted as shown in FIG. 6 (b). And there is a problem that the electrodes 6a and 6b and the lands 2a and 2b are short-circuited in contact with each other.
  • the present invention has been made in view of the above-mentioned conventional problems, and it is an electronic component mounting substrate, a circuit substrate and an electronic component mounting substrate which does not cause a short circuit of wiring even if a bonding material having excellent heat resistance is used.
  • the purpose is to provide a manufacturing method.
  • the electronic component mounting substrate of the present invention is an electronic component mounting substrate for mounting a surface mount type electronic component, and the substrate portion has a substantially flat surface, and the one surface A first wiring portion and a second wiring portion formed on the surface of the metal layer, and an insulating layer covering at least a part of the one surface, and at least a portion of the first wiring portion and the second wiring portion
  • the first opening and the second opening are provided between the first wiring portion and the second wiring portion, exposed from the first opening and the second opening provided in the insulating layer. It is characterized by being separated by an electrically insulating separation wall.
  • the electrically insulating separation wall is provided between the first wiring portion and the second wiring portion, and the first wiring portion and the second wiring portion are exposed. Since the opening portion and the second opening portion are separated by the separation wall, the bonding material does not flow out between the first opening portion and the second opening portion, and a wiring material is used even if a bonding material having excellent heat resistance is used. There is no short circuit.
  • the separation wall includes an intermediate wiring formed between the first wiring portion and the second wiring portion, and the insulating layer covering the intermediate wiring.
  • the intermediate wiring is a dummy wiring formed separately from other wirings.
  • the separation wall is formed to a position higher than the first wiring portion and the second wiring portion.
  • the circuit board of the present invention is a board part which has a substantially flat whole surface, the 1st wiring part and the 2nd wiring part formed in the surface of the whole surface, and at least one copy of the whole surface. And at least a part of the first wiring portion and the second wiring portion are exposed from the first opening and the second opening provided in the insulating layer, respectively, and the first opening Part and the second opening are separated by an electrically insulating separation wall provided between the first wiring part and the second wiring part, and the inside of the first opening and the inside of the second opening are separated.
  • a surface mount type electronic component is electrically connected to the first wiring portion and the second wiring portion by the bonding material disposed in
  • the bonding material is a conductive adhesive or a metal sintered bonding material in which a metal filler is mixed with a thermosetting resin material.
  • the method of manufacturing an electronic component mounting substrate of the present invention is a method of manufacturing an electronic component mounting substrate on which a surface mounting type electronic component is mounted, and the method substantially comprises: Wiring forming step of forming a first wiring portion and a second wiring portion, an insulating layer forming step of forming an insulating layer covering at least a part of the one surface, and a first opening and a second opening in the insulating layer And exposing at least a portion of the first wiring portion and the second wiring portion, and forming an electrically insulating separation wall between the first wiring portion and the second wiring portion. And separating the first opening and the second opening.
  • an intermediate wiring is formed between the first wiring portion and the second wiring portion simultaneously with the formation of the first wiring portion and the second wiring portion.
  • the separation step forms the separation wall leaving the insulating layer covering the intermediate wiring.
  • the method of manufacturing an electronic component mounting substrate of the present invention is a method of manufacturing an electronic component mounting substrate on which a surface mounting type electronic component is mounted, and the method substantially comprises: Forming a first wiring portion and a second wiring portion, and an insulating layer forming step of forming an insulating layer covering at least a part of the one surface, and the insulating layer forming step includes: The first opening and the second opening are configured such that at least a part of the second portion and the second wiring portion are exposed, and the insulating layer is interposed between the first wiring portion and the second wiring portion. And forming a separating wall.
  • the present invention can provide a method for manufacturing an electronic component mounting substrate, a circuit board and an electronic component mounting substrate in which a short circuit does not occur even if a bonding material having excellent heat resistance is used.
  • FIG. 1A is a schematic cross-sectional view showing an electronic component mounting substrate and a circuit substrate in the first embodiment
  • FIG. 1A shows the electronic component mounting substrate 10 before mounting the electronic component 16
  • FIG. The circuit board of the state which mounted the electronic component 16 is shown.
  • It is a perspective view which shows typically the manufacturing method of the electronic component mounting substrate in 1st Embodiment.
  • It is a schematic cross section which shows the circuit board 20 in 2nd Embodiment.
  • FIG. 6 is a schematic cross-sectional view showing a conventionally proposed electronic component mounting substrate
  • FIG. 6 (a) shows the electronic component mounting substrate before mounting the electronic component 6, and
  • FIG. 1 is a schematic cross-sectional view showing an electronic component mounting board and a circuit board in the present embodiment
  • FIG. 1 (a) shows the electronic component mounting board before mounting the electronic component
  • FIG. 1 (b) Shows a circuit board in a state where electronic parts are mounted.
  • the electronic component mounting substrate 10 is provided with a substrate portion 11, lands 12a and 12b, an intermediate wiring 12c, and a resist layer 13.
  • the resist layer 13 partially has an opening 14a. , 14b are formed.
  • the intermediate wiring 12 c is covered with a resist layer 13, and the separation wall 17 is formed of the intermediate wiring 12 c and the resist layer 13 covering the intermediate wiring 12 c.
  • the circuit board of the present embodiment is an electronic component mounted by the bonding material 15 disposed in the openings 14a and 14b of the electronic component mounting board 10 shown in FIG. 1A.
  • the sixteen electrodes 16a and 16b and the lands 12a and 12b are electrically connected.
  • the substrate unit 11 is a substrate provided with a substantially flat one surface as a mounting surface, and lands 12a and 12b, an intermediate wiring 12c, and a resist layer 13 are formed on the surface of the mounting surface.
  • FIG. 1 shows a substantially flat plate as the substrate portion 11, if the mounting surface is substantially flat, the back surface side may constitute a radiation fin, and the shape is not limited.
  • the substantially flat mounting surface is sufficient if it is flat enough to mount the electronic component 16 in the region where the electronic component 16 is mounted.
  • substrate part 11 is not limited, In order to thermally radiate the heat
  • the substrate portion 11 When a metal material is used for the substrate portion 11, it is preferable to use one having an insulating layer formed on the metal surface in order to ensure insulation with the wiring patterns such as the lands 12a and 12b and the intermediate wiring 12c.
  • the material having good thermal conductivity include, for example, copper, aluminum, and alumina ceramic.
  • the substrate unit 1 may be made of a single material, or a composite substrate in which a plurality of materials are stacked may be used.
  • the lands 12a and 12b are a part of the wiring pattern formed on the mounting surface of the substrate 11, correspond to the first wiring part and the second wiring part of the present invention, and are formed in the mounting area of the electronic component 16 It is a portion for making an electrical connection with the electronic component 16. Parts of the lands 12a and 12b are covered with the resist layer 13, and parts not covered with the resist layer 13 are exposed in the openings 14a and 14b.
  • the material which comprises land 12a, 12b is not limited, Well-known material with favorable conductivity can be used.
  • the intermediate wiring 12c is a part of the wiring pattern formed on the mounting surface of the substrate unit 11, and is formed between the land 12a and the land 12b.
  • the intermediate wiring 12c may be electrically connected to another wiring pattern and extended, but may be a dummy pattern separated from the other wiring patterns and not electrically connected. .
  • the intermediate interconnection 12c is a dummy pattern, the influence on other circuit elements can be reduced.
  • the resist layer 13 is an insulating layer which covers and protects at least a part of the mounting surface of the substrate unit 11 and the wiring patterns such as the lands 12a and 12b and the intermediate wirings 12c. Portions of the resist layer 13 are removed to form openings 14a and 14b.
  • the material which comprises the resist layer 13 is not specifically limited, Resin etc. which are used with a normal printed circuit board can be used. When an LED is mounted as the electronic component 16, the light from the LED can be reflected by the resist layer 13 by using a white resin as the resist layer 13.
  • the openings 14a and 14b are openings from which the resist layer 13 is partially removed, and a part of the substrate portion 11 and the lands 12a and 12b are exposed inside the openings 14a and 14b. Further, a separation wall 17 is formed between the openings 14a and 14b, and the openings 14a and 14b are separated by the separation wall 17. Since the openings 14a and 14b are separated by the separation wall 17, the bonding material 15 does not flow out between the openings 14a and 14b, and a short circuit of the wiring does not occur.
  • the bonding material 15 is a member disposed in the openings 14a and 14b to electrically connect and mechanically fix the lands 12a and 12b and the electrodes 16a and 16b.
  • a material for forming the bonding material 15 a known solder material or metal material, a conductive adhesive in which a metal filler is mixed with a thermosetting resin material, or a metal sintered bonding material can be used.
  • a conductive adhesive or a metal-sintered bonding material in which a metal filler is mixed with a thermosetting resin material is preferable because connection reliability is improved and heat resistance can be improved to apply a large current.
  • a conductive adhesive or a metal-sintered bonding material in which a metal filler is kneaded with a thermosetting resin material as the bonding material 15 Even if it uses, it does not flow out between opening part 14a, 14b, and the short circuit of wiring does not arise.
  • the electronic component 16 is a surface mount type component mounted on the electronic component mounting substrate 10, and is electrically connected to the lands 12a and 12b by the bonding material 15 to configure a circuit board.
  • the electronic component 16 may be any surface-mounted electronic component, and may be, for example, an LED or a ceramic capacitor.
  • the separation wall 17 is an electrically insulating wall formed between the lands 12a and 12b on the mounting surface of the substrate portion 11 to separate the openings 14a and 14b, and in the present embodiment, covers the intermediate wiring 12c A resist layer 13 is included.
  • the intermediate wiring 12 c in the separation wall 17, the area of the interface between the resist layer 13 and the substrate portion 11 can be increased, and the mechanical bonding is strengthened. Thereby, peeling of the resist layer 13 can be prevented.
  • the intermediate wiring 12 c is made of a metal material, the heat conductivity is good, and the heat dissipation from the electronic component 16 can be improved.
  • the size is not limited as long as the separation wall 17 separates the openings 14a and 14b, but the thickness of the resist layer 13 covering the intermediate wiring 12c is, for example, about 20 to 30 ⁇ m thicker than the thickness of the lands 12a and 12b
  • the upper surface of the separation wall 17 is higher than the upper surfaces of the lands 12a and 12b.
  • the width of the intermediate wiring 12c is, for example, about 0.1 to 0.2 mm, and the width of the resist layer 13 covering the intermediate wiring 12c is, for example, about 0.3 to 0.4 mm.
  • an electronic component 16 having a very small package size for example, when using an LED of a chip size package
  • the distance between the lands 12a and 12b is short and a short circuit occurs due to the outflow of the bonding material 15 between the two.
  • the possibility is high.
  • the separation wall 17 with the size as described above, the openings 14a and 14b can be well separated even in the case of an electronic component with a very small package size, and the outflow of the bonding material 15 between the two. And short circuit can be prevented.
  • FIG. 2 is a perspective view schematically showing a method of manufacturing the electronic component mounting board in the present embodiment.
  • FIG. 3 is a cross-sectional view schematically showing a method of manufacturing the electronic component mounting board in the present embodiment.
  • the lands 12a and 12b, the intermediate wirings 12c, and the openings 14a and 14b have substantially rectangular shapes, but the shapes are not limited.
  • the substrate unit 11 is prepared.
  • the lands 12a and 12b and the intermediate wiring 12c are simultaneously formed on the mounting surface which is a substantially flat surface of the substrate portion 11.
  • a metal wiring layer formed on the substrate portion 11 by plating, vapor deposition, adhesion of copper foil or the like is patterned by a general wiring patterning technique to form a predetermined wiring pattern. Since the lands 12a and 12b and the intermediate wiring 12c can be collectively formed in one patterning process, the process can be simplified.
  • the intermediate wiring 12c is a dummy pattern separated from other wiring patterns.
  • FIGS. 2C and 3C show an example in which the resist layer 13 is formed on the entire surface of the substrate portion 11, it covers at least a part of the mounting surface, the lands 12a and 12b and the middle wiring 12c. It does not have to be the entire surface.
  • the openings 14a and 14b are formed in the resist layer 13 to expose at least a part of the lands 12a and 12b.
  • the resist layer 13 covering the intermediate wiring 12c is left between the openings 14a and 14b.
  • an electrically insulating separation wall 17 including the intermediate wiring 12 c and the resist layer 13 is formed, and the openings 14 a and 14 b are separated by the separation wall 17.
  • the separation wall 17 can be formed only by leaving the resist layer 13 covering the intermediate wiring 12c at the time of forming the openings 14a and 14b. Therefore, there is no need to newly provide a step of forming the separation wall 17. Simplification can be achieved.
  • the electronic component mounting board 10 of the present embodiment is formed up to this point.
  • the bonding material 15 is disposed in the openings 14a and 14b of the electronic component mounting substrate 10, and the electrodes 16a and 16b of the electronic components are openings. Align to position 14a, 14b. Next, the bonding material 15 is cured to electrically connect and mechanically fix the lands 12a and 12b and the electrodes 16a and 16b, thereby forming a circuit board on which the surface mount electronic component 16 is mounted.
  • the bonding material 15 does not flow out between the openings 14a and 14b and a short circuit occurs in the wiring. Absent.
  • a conductive adhesive or a metal sintered bonding material in which a metal filler is mixed with a thermosetting resin material is used as the bonding material 15, connection reliability is improved, and a large current is applied by heat resistance improvement. Is possible.
  • the substrate portion 11 made of a ceramic material is prepared.
  • the lands 12a and 12b and the intermediate wiring 12c are simultaneously formed on the mounting surface which is a substantially flat surface of the substrate portion 11.
  • the conductive paste is patterned on the substrate portion 11 by screen printing and then fired to form a conductive pattern.
  • a glass insulating film 13 (over glass) is screen-printed on the mounting surface of the substrate portion 11.
  • the openings 14a and 14b are formed simultaneously with the formation of the insulating film 13.
  • the insulating film 13 covering the intermediate wiring 12c is formed between the openings 14a and 14b.
  • an electrically insulating separation wall 17 including the intermediate wiring 12c and the insulating film 13 is formed between the lands 12a and 12b, and the openings 14a and 14b are separated by the separation wall 17.
  • the bonding material 15 is disposed in the openings 14a and 14b of the electronic component mounting substrate 10, and the electrodes 16a and 16b of the electronic components are openings. Align to position 14a, 14b. Next, the bonding material 15 is cured to electrically connect and mechanically fix the lands 12a and 12b and the electrodes 16a and 16b, thereby forming a circuit board on which the surface mount electronic component 16 is mounted.
  • FIG. 4 is a schematic cross-sectional view showing the circuit board 20 in the present embodiment.
  • the present embodiment is different from the first embodiment in that the separation wall is formed of only a resist layer.
  • the circuit board 20 of the present embodiment includes a substrate portion 21, lands 22 a and 22 b, and a resist layer 23, and an opening is partially formed in the resist layer 23 and disposed in the opening.
  • the electrodes 16 a and 16 b of the mounted electronic component 16 and the lands 22 a and 22 b are electrically connected by the bonding material 25.
  • the resist layer 23 is left between the lands 22a and 22b to form a separation wall, and the two openings are separated.
  • the bonding material 25 does not flow out between the openings and no short circuit occurs in the wiring.
  • a conductive adhesive or a metal sintered bonding material in which a metal filler is mixed with a thermosetting resin material is used as the bonding material 25 25
  • connection reliability is improved, and a large current is applied by heat resistance improvement. Is possible.
  • the separation wall can be formed only by leaving the resist layer 23 between the two openings when forming the two openings, there is no need to newly provide a process of forming the separation wall, and the process can be simplified. it can.
  • FIG. 5 is a schematic perspective view showing a wiring pattern of the electronic component mounting board in the present embodiment.
  • the present embodiment differs from the first embodiment in that the middle wiring is electrically connected to another wiring pattern and extended.
  • the lands 32a and 32b and the intermediate wiring 32c are formed on the substrate portion 31, and the intermediate wiring 32c is separated from between the lands 32a and 32b. It is extended to the area. Although only the lands 32a and 32b and the intermediate wiring 32c are shown in FIG. 5, the other wiring patterns are not shown. The lands 32a and 32b and the intermediate wiring 32c are electrically connected to other wiring patterns (not shown) to form an electric circuit.
  • the middle wiring 32c is electrically connected to another wiring pattern
  • the wiring of the circuit formed on the electronic component mounting substrate can be used as the middle wiring 32c, and the design of the circuit wiring It is possible to improve the degree of freedom.
  • SYMBOLS 10 Electronic component mounting substrate 20 ... Circuit board 1,11,21,31 ... Board

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Electric Connection Of Electric Components To Printed Circuits (AREA)
  • Structure Of Printed Boards (AREA)
  • Wire Bonding (AREA)

Abstract

耐熱性に優れた接合材を用いても配線の短絡が生じない電子部品搭載用基板、回路基板および電子部品搭載用基板の製造方法を提供する。表面実装型の電子部品(16)を搭載するための電子部品搭載用基板(10)であって、略平坦な一面を有する基板部(11)と、一面の表面に形成された第1配線部(12a)および第2配線部(12b)と、一面の少なくとも一部を覆う絶縁層(13)を有し、第1配線部(12a)および第2配線部(12b)の少なくとも一部が、それぞれ絶縁層(13)に設けられた第1開口部(14a)および第2開口部(14b)から露出し、第1開口部(14a)と第2開口部(14b)は、第1配線部(12a)と第2配線部(12b)との間に設けられた電気絶縁性の分離壁(17)によって分離されている。

Description

電子部品搭載用基板、回路基板および電子部品搭載用基板の製造方法
 本発明は、電子部品搭載用基板、回路基板および電子部品搭載用基板の製造方法に関し、特に表面実装型の電子部品を搭載するための電子部品搭載用基板、回路基板および電子部品搭載用基板の製造方法に関する。
 一般的な回路基板では、抵抗やトランジスタ、ダイオード、発光ダイオード(LED:Light Emitting Diode)、セラミックコンデンサ等の電子部品を基板上に搭載して回路を構成している。また、回路基板を用いた電子機器において小型化の要請は以前から存在しており、回路基板および搭載される電子部品の小型化も進んできた。このような要請に応えるための電子部品としては、封止樹脂のサイズを限界まで減らすとともに基板と対向する面に電極を備えて、電極を形成した面と基板上の配線パターン(ランド)を電気的に接合する表面実装型のものが知られている。
 例えば引用文献1等には、表面実装型の電子部品としてLEDを搭載する電子部品搭載用基板が示されている。図6は、従来から提案されている電子部品搭載用基板を示す模式断面図であり、図6(a)は電子部品を搭載する前の電子部品搭載用基板を示し、図6(b)は電子部品を搭載した状態の回路基板を示している。
 図6(a)に示すように従来の電子部品搭載用基板は、基板部1の一方の面に配線パターンの一部としてランド2a,2bが形成され、基板部1と配線パターンを覆うようにレジスト層3が形成されている。また、レジスト層3には開口部4が部分的に形成されており、開口部4内においてランド2a,2bの一部と基板部1が露出している。開口部4内に露出したランド2a,2bにハンダ等の接合材を塗布し、表面実装型の電子部品を搭載してリフロー処理等をすることで、表面実装型の電子部品とランド2a,2bとの電気的接続が行われる。このとき、接合材としてハンダを用いることで、リフロー処理時にハンダが溶融してもハンダの表面張力によりランド2a,2bからの流出が抑制され、ランド2a,2b上のハンダが分離したまま電子部品と電気的に接続することができる。
 しかし、電子部品の使用時に生じた熱により、電子部品のパッケージと基板部1の線膨張係数に差で生じる応力によってハンダ付け部分にクラック(ひび)が生じ、電気的接続の信頼性が低下するという問題があった。また、ハンダ付け部分の耐熱温度が低いため、電子部品に投入する電流が制限され、大電流を投入することが困難であり電子部品の大出力化ができないという問題があった。特に、電子部品としてLEDを用いる場合には、放熱性を高めるために採用した熱伝導性基板と電子部品パッケージと線膨張係数差が大きいうえに、大光量を得るためには大電流を投入しなければならないため、上述した問題が顕著になる。
特開2015-065041号公報
 上述した問題を解決するために、電子部品とランド2a,2bとの電気的接続を行う接合材として、耐熱性に優れた導電性接着剤や焼結接合材を用いることが考えられる。しかし導電性接着材や焼結接合材は、熱処理では溶融しない非溶融性であり、ハンダのように溶融して表面張力で分離する性質を有していない。
 したがって、接合材5として導電性接着剤や焼結接合材を用いると、図6(b)に示すように表面実装型の電子部品6を搭載した際に接合材5が基板部1表面に流出し、互いに接触して電極6a,6bやランド2a,2bが短絡してしまうという問題があった。
 そこで本発明は、上記従来の問題点に鑑みなされたものであり、耐熱性に優れた接合材を用いても配線の短絡が生じない電子部品搭載用基板、回路基板および電子部品搭載用基板の製造方法を提供することを目的とする。
 上記課題を解決するために、本発明の電子部品搭載用基板は、表面実装型の電子部品を搭載するための電子部品搭載用基板であって、略平坦な一面を有する基板部と、前記一面の表面に形成された第1配線部および第2配線部と、前記一面の少なくとも一部を覆う絶縁層を有し、前記第1配線部および前記第2配線部の少なくとも一部が、それぞれ前記絶縁層に設けられた第1開口部および第2開口部から露出し、前記第1開口部と前記第2開口部は、前記第1配線部と前記第2配線部との間に設けられた電気絶縁性の分離壁によって分離されていることを特徴とする。
 このような本発明の車両用灯具では、第1配線部と第2配線部との間に電気絶縁性の分離壁が設けられており、第1配線部と第2配線部が露出する第1開口部と第2開口部を分離壁で分離しているため、接合材が第1開口部と第2開口部との間で流出せず、耐熱性に優れた接合材を用いても配線の短絡が生じない。
 また本発明の一態様では、前記分離壁は、前記第1配線部と前記第2配線部との間に形成された中間配線と、前記中間配線を覆う前記絶縁層を含む。
 また本発明の一態様では、前記中間配線は、他の配線から分離して形成されたダミー配線である。
 また本発明の一態様では、前記分離壁は、前記第1配線部および前記第2配線部よりも高い位置にまで形成されている。
 上記課題を解決するために、本発明の回路基板は、略平坦な一面を有する基板部と、前記一面の表面に形成された第1配線部および第2配線部と、前記一面の少なくとも一部を覆う絶縁層を有し、前記第1配線部および前記第2配線部の少なくとも一部が、それぞれ前記絶縁層に設けられた第1開口部および第2開口部から露出し、前記第1開口部と前記第2開口部は、前記第1配線部と前記第2配線部との間に設けられた電気絶縁性の分離壁によって分離されており、前記第1開口部内および前記第2開口部内に配された接合材によって、表面実装型の電子部品が前記第1配線部および前記第2配線部に電気的に接続されていることを特徴とする。
 また本発明の一態様では、前記接合材は、熱硬化性樹脂材に金属フィラーが混練された導電性接着剤または金属焼結接合材である。
 上記課題を解決するために、本発明の電子部品搭載用基板の製造方法は、表面実装型の電子部品を搭載する電子部品搭載用基板の製造方法であって、基板部の略平坦な一面上に第1配線部および第2配線部を形成する配線形成工程と、前記一面の少なくとも一部を覆って絶縁層を形成する絶縁層形成工程と、前記絶縁層に第1開口部および第2開口部を形成し、前記第1配線部および前記第2配線部の少なくとも一部をそれぞれ露出させるとともに、前記第1配線部と前記第2配線部との間に電気絶縁性の分離壁を形成して、前記第1開口部と前記第2開口部を分離する分離工程を備えることを特徴とする。
 また本発明の一態様では、前記配線形成工程は、前記第1配線部と前記第2配線部の形成と同時に、前記第1配線部と前記第2配線部との間に中間配線を形成し、前記分離工程は、前記中間配線を覆う前記絶縁層を残して前記分離壁を形成する。
 上記課題を解決するために、本発明の電子部品搭載用基板の製造方法は、表面実装型の電子部品を搭載する電子部品搭載用基板の製造方法であって、基板部の略平坦な一面上に第1配線部および第2配線部を形成する配線形成工程と、前記一面の少なくとも一部を覆って絶縁層を形成する絶縁層形成工程を備え、前記絶縁層形成工程は、前記第1配線部および前記第2配線部の少なくとも一部がそれぞれ露出するように第1開口部および第2開口部を構成するとともに、前記第1配線部と前記第2配線部との間に前記絶縁層を含む分離壁を形成することを特徴とする。
 本発明では、耐熱性に優れた接合材を用いても配線の短絡が生じない電子部品搭載用基板、回路基板および電子部品搭載用基板の製造方法を提供することができる。
第1実施形態における電子部品搭載用基板および回路基板を示す模式断面図であり、図1(a)は電子部品16を搭載する前の電子部品搭載用基板10を示し、図1(b)は電子部品16を搭載した状態の回路基板を示している。 第1実施形態における電子部品搭載用基板の製造方法を模式的に示す斜視図である。 第1実施形態における電子部品搭載用基板の製造方法を模式的に示す断面図である。 第2実施形態における回路基板20を示す模式断面図である。 第3実施形態における電子部品搭載用基板の配線パターンを示す模式斜視図である。 図6は、従来から提案されている電子部品搭載用基板を示す模式断面図であり、図6(a)は電子部品6を搭載する前の電子部品搭載用基板を示し、図6(b)は電子部品6を搭載した状態の回路基板を示している。
 (第1実施形態)
 以下、本発明の実施の形態について、図面を参照して詳細に説明する。各図面に示される同一または同等の構成要素、部材、処理には、同一の符号を付すものとし、適宜重複した説明は省略する。図1は、本実施形態における電子部品搭載用基板および回路基板を示す模式断面図であり、図1(a)は電子部品を搭載する前の電子部品搭載用基板を示し、図1(b)は電子部品を搭載した状態の回路基板を示している。
 図1(a)に示すように電子部品搭載用基板10は、基板部11と、ランド12a,12bと、中間配線12cと、レジスト層13を備え、レジスト層13には部分的に開口部14a,14bが形成されている。また、中間配線12cはレジスト層13で覆われており、中間配線12cとそれを覆うレジスト層13で分離壁17が構成されている。図1(b)に示すように本実施形態の回路基板は、図1(a)に示した電子部品搭載用基板10の開口部14a,14b内に配置した接合材15によって、搭載した電子部品16の電極16a,16bとランド12a,12bとが電気的に接続されている。
 基板部11は、略平坦な一面を搭載面として備える基板であり、搭載面の表面にランド12a,12b、中間配線12c、レジスト層13が形成されている。図1では基板部11として略平板状のものを示しているが、搭載面が略平坦であれば裏面側が放熱フィンを構成していてもよく、形状は限定されない。また、搭載面が略平坦とは、電子部品16を搭載する領域において電子部品16を搭載できる程度に平坦であれば十分である。基板部11を構成する材料は限定されないが、搭載される電子部品16で生じる熱を良好に放熱するためには、熱伝導性が良好な金属材料やセラミック材料を用いることが好ましい。また、基板部11に金属材料を用いる場合には、ランド12a,12bや中間配線12cなどの配線パターンとの絶縁性を確保するために、金属表面に絶縁層を形成したものを用いることが好ましい。熱伝導性が良好な材料の具体例としては、例えば銅やアルミニウム、アルミナセラミック等が挙げられる。また、基板部1を単一の材料で構成するとしてもよく、複数の材料を重ね合わせた複合基板を用いるとしてもよい。
 ランド12a,12bは、基板部11の搭載面に形成された配線パターンの一部であり、本発明の第1配線部および第2配線部に相当し、電子部品16の搭載領域に形成されて電子部品16との電気的接続を行うための部分である。ランド12a,12bの一部はレジスト層13で覆われており、レジスト層13で覆われていない部分は開口部14a,14b内で露出している。ランド12a,12bを構成する材料は限定されず、導電性が良好な公知の材料を用いることができる。
 中間配線12cは、基板部11の搭載面に形成された配線パターンの一部であり、ランド12a,12bとの間に形成されている。中間配線12cは他の配線パターンと電気的に接続されて延長されたものであってもよいが、他の配線パターンから分離したダミーパターンであり電気的に接続されていないものであってもよい。中間配線12cがダミーパターンである場合には、他の回路要素への影響を小さくすることができる。
 レジスト層13は、基板部11の搭載面の少なくとも一部と、ランド12a,12bや中間配線12c等の配線パターンを覆って保護する絶縁層である。レジスト層13の一部は除去されて開口部14a,14bが形成されている。レジスト層13を構成する材料は特に限定されず、通常のプリント基板で用いられる樹脂等を用いることができる。また、電子部品16としてLEDを搭載する場合には、レジスト層13として白色樹脂を用いることでレジスト層13によりLEDからの光を反射することもできる。
 開口部14a,14bは、レジスト層13が部分的に除去された開口であり、開口部14a,14bの内部では基板部11とランド12a,12bの一部が露出している。また、開口部14a,14bの間には分離壁17が形成されており、分離壁17によって開口部14a,14bは分離されている。開口部14a,14bが分離壁17で分離されていることで、接合材15が開口部14a,14bの間で流出せず配線の短絡が生じない。
 接合材15は、開口部14a,14b内に配置されてランド12a,12bと電極16a,16bとの電気的接続および機械的固定をするための部材である。接合材15を構成する材料としては、公知のハンダ材料や金属材料、熱硬化性樹脂材に金属フィラーが混練された導電性接着剤または金属焼結接合材を用いることができる。特に熱硬化性樹脂材に金属フィラーが混練された導電性接着剤または金属焼結接合材を用いると、接続信頼性が向上し、耐熱性の向上によって大電流を印加することが可能となり好ましい。
 上述したように本実施形態では開口部14a,14bが分離壁17で分離されているため、接合材15として熱硬化性樹脂材に金属フィラーが混練された導電性接着剤または金属焼結接合材を用いても、開口部14a,14bの間で流出せず配線の短絡が生じない。
 電子部品16は、電子部品搭載用基板10上に搭載される表面実装型の部品であり、接合材15でランド12a,12bと電気的に接続されることで回路基板を構成している。電子部品16は表面実装型であればどのような機能を実現するためのものであってもよく、例えばLEDやセラミックコンデンサ等が挙げられる。
 分離壁17は、基板部11の搭載面においてランド12a,12bの間に形成されて、開口部14a,14bを分離する電気絶縁性の壁であり、本実施形態では中間配線12cとそれを覆うレジスト層13を含んで構成されている。本実施形態では、分離壁17に中間配線12cを含むことで、レジスト層13と基板部11との界面の面積を大きくすることができ機械的接合を強固にする。これによりレジスト層13の剥離を防止することができる。また、中間配線12cは金属材料で構成されているため熱伝導性が良好であり、電子部品16からの放熱性を向上させることができる。
 分離壁17は開口部14a,14bを分離するものであればサイズは限定されないが、中間配線12cを覆うレジスト層13の厚さは、例えばランド12a,12bの厚さよりも20~30μm程度厚く、ランド12a,12bの上面よりも分離壁17の上面のほうが高い位置とすることが好ましい。分離壁17の上面がランド12a,12bよりも高い位置にまで形成されていることで、開口部14a,14bの分離が確実となり、開口部14a,14b内に配置された接合材15が流出して短絡することを良好に防止することができる。
 また、中間配線12cの幅は例えば0.1~0.2mm程度とし、中間配線12cを覆うレジスト層13の幅は例えば0.3~0.4mm程度である。電子部品16としてパッケージサイズが非常に小さいものを用いる場合、例えばチップサイズパッケージのLEDを用いる場合などには、ランド12a,12bの距離が小さく、両者間での接合材15の流出による短絡が生じる可能性が高くなる。しかし、前述した程度のサイズで分離壁17を構成することで、非常に小さいパッケージサイズの電子部品であっても良好に開口部14a,14bを分離して、両者間での接合材15の流出と短絡を防止することができる。
 次に、図2および図3を用いて本実施形態における電子部品搭載用基板の製造方法について説明する。図2は、本実施形態における電子部品搭載用基板の製造方法を模式的に示す斜視図である。図3は、本実施形態における電子部品搭載用基板の製造方法を模式的に示す断面図である。図2(b)~(e)では、ランド12a,12b、中間配線12c、開口部14a,14bの形状として略矩形状のものを示しているが、形状は限定されない。
 初めに図2(a)および図3(a)に示すように、基板部11を用意する。次に図2(b)および図3(b)に示す配線形成工程で、基板部11の略平坦な一面である搭載面上にランド12a,12bと中間配線12cを同時に形成する。配線形成工程では、基板部11上にメッキや蒸着、銅箔の貼り付け等で形成した金属配線層を通常の配線パターニング技術でパターニングし、所定の配線パターンを形成する。ランド12a,12bと中間配線12cは、一度のパターニング工程で一括して形成することができるため、工程の簡略化を図ることができる。
 図2(b)ではランド12a,12bおよび中間配線12cのみを示しているが、他の配線パターンは図示を省略している。また、ランド12a,12bは図示しない他の配線パターンと電気的に接続されて電気回路を構成している。図2(b)に示した例では、中間配線12cは他の配線パターンから分離したダミーパターンとしている。
 次に図2(c)および図3(c)に示す絶縁層形成工程で、基板部11の搭載面上にレジスト層13を塗布して硬化する。図2(c)および図3(c)では基板部11の全面にレジスト層13を形成した例を示しているが、搭載面の少なくとも一部とランド12a,12bおよび中間配線12cを覆っていれば全面でなくともよい。
 次に図2(d)および図3(d)に示す分離工程で、レジスト層13に開口部14a,14bを形成し、ランド12a,12bの少なくとも一部をそれぞれ露出させる。このとき図3(d)に示すように、開口部14a,14bの間には中間配線12cを覆うレジスト層13が残される。これにより、中間配線12cとレジスト層13を含んだ電気絶縁性の分離壁17が形成され、開口部14a,14bは分離壁17で分離される。本実施形態では、開口部14a,14bの形成時に中間配線12cを覆うレジスト層13を残すだけで分離壁17を形成できるので、分離壁17を形成する工程を新たに設ける必要が無く、工程の簡略化を図ることができる。ここまでで本実施形態の電子部品搭載用基板10が形成される。
 最後に図2(e)および図3(e)に示す搭載工程で、電子部品搭載用基板10の開口部14a,14b内に接合材15を配置し、電子部品の電極16a,16bが開口部14a,14bに位置するように位置合わせする。次に接合材15を硬化して、ランド12a,12bと電極16a,16bを電気的に接続するとともに機械的に固定し、表面実装型の電子部品16を搭載した回路基板が形成される。
 上述した電子部品搭載用基板10の製造方法でも、開口部14a,14bが分離壁17で分離されていることで、接合材15が開口部14a,14bの間で流出せず配線の短絡が生じない。また、接合材15として熱硬化性樹脂材に金属フィラーが混練された導電性接着剤または金属焼結接合材を用いると、接続信頼性が向上し、耐熱性の向上によって大電流を印加することが可能となる。
 (第1実施形態の変形例)
 次に、第1実施形態の変形例として、基板部11にセラミック基板を用いる場合について説明する。第1実施形態と重複する内容は説明を省略する。本変形例では、図2および図3で示した電子部品搭載用基板10の製造方法において、図2(c)および図3(d)で示した絶縁層形成工程と、図2(d)および図3(d)で示した分離工程とを同時に実施する。
 初めに図2(a)および図3(a)に示すように、セラミック材料からなる基板部11を用意する。次に図2(b)および図3(b)に示す配線形成工程で、基板部11の略平坦な一面である搭載面上にランド12a,12bと中間配線12cを同時に形成する。配線形成工程では、基板部11上にスクリーン印刷により導電性ペーストをパターニングした後に焼成して導電パターンを形成する。
 次に図2(d)および図3(d)に示す絶縁層形成工程で、基板部11の搭載面上にガラス質の絶縁膜13(オーバーガラス)をスクリーン印刷する。このとき、ランド12a,12bの少なくとも一部をマスクで覆い、絶縁膜13を塗布しない領域を設けることで、絶縁膜13の形成と同時に開口部14a,14bを形成する。このとき図3(d)に示すように、開口部14a,14bの間には中間配線12cを覆う絶縁膜13が形成される。これにより、ランド12a,12bの間には、中間配線12cと絶縁膜13を含んだ電気絶縁性の分離壁17が形成され、開口部14a,14bは分離壁17で分離される。
 最後に図2(e)および図3(e)に示す搭載工程で、電子部品搭載用基板10の開口部14a,14b内に接合材15を配置し、電子部品の電極16a,16bが開口部14a,14bに位置するように位置合わせする。次に接合材15を硬化して、ランド12a,12bと電極16a,16bを電気的に接続するとともに機械的に固定し、表面実装型の電子部品16を搭載した回路基板が形成される。
 (第2実施形態)
 次に、本発明の第2実施形態について図4を用いて説明する。第1実施形態と重複する内容は説明を省略する。図4は、本実施形態における回路基板20を示す模式断面図である。本実施形態は分離壁をレジスト層のみで構成する点が第1実施形態と異なっている。
 図4に示すように本実施形態の回路基板20は、基板部21と、ランド22a,22bと、レジスト層23を備え、レジスト層23には部分的に開口部が形成され、開口部内に配置した接合材25によって、搭載した電子部品16の電極16a,16bとランド22a,22bとが電気的に接続されている。図4に示すように、ランド22a,22bの間にはレジスト層23が残されて分離壁を構成しており、2つの開口部が分離されている。
 本実施形態においても、2つの開口部がレジスト層23で構成された分離壁で分離されていることで、接合材25が開口部の間で流出せず配線の短絡が生じない。また、接合材25として熱硬化性樹脂材に金属フィラーが混練された導電性接着剤または金属焼結接合材を用いると、接続信頼性が向上し、耐熱性の向上によって大電流を印加することが可能となる。また、2つの開口部を形成する際に両者間のレジスト層23を残すだけで分離壁を形成できるので、分離壁を形成する工程を新たに設ける必要が無く、工程の簡略化を図ることができる。
 (第3実施形態)
 次に、本発明の第3実施形態について図5を用いて説明する。第1実施形態と重複する内容は説明を省略する。図5は、本実施形態における電子部品搭載用基板の配線パターンを示す模式斜視図である。本実施形態は中間配線が他の配線パターンと電気的に接続して延長されたものである点が第1実施形態と異なっている。
 図5に示すように、本実施形態の電子部品搭載用基板は、基板部31上にランド32a,32bと中間配線32cが形成されており、中間配線32cはランド32a,32bの間から外れた領域にまで延長されている。図5ではランド32a,32bおよび中間配線32cのみを示しているが、他の配線パターンは図示を省略している。また、ランド32a,32bおよび中間配線32cは図示しない他の配線パターンと電気的に接続されて電気回路を構成している。
 本実施形態では、中間配線32cが他の配線パターンと電気的に接続されているため、電子部品搭載用基板上に構成される回路の配線を中間配線32cとして用いることができ、回路配線の設計自由度を向上させることができる。
 本発明は上述した各実施形態に限定されるものではなく、請求項に示した範囲で種々の変更が可能であり、異なる実施形態にそれぞれ開示された技術的手段を適宜組み合わせて得られる実施形態についても本発明の技術的範囲に含まれる。
 本国際出願は、2018年1月18日に出願された日本国特許出願である特願2018-006720号に基づく優先権を主張するものであり、当該日本国特許出願である特願2018-006720号の全内容は、本国際出願に参照することにより援用される。
 本発明の特定の実施の形態についての上記説明は、例示を目的として提示したものである。それらは、網羅的であったり、記載した形態そのままに本発明を制限したりすることを意図したものではない。数多くの変形や変更が、上記の記載内容に照らして可能であることは当業者に自明である。
10…電子部品搭載用基板
20…回路基板
1,11,21,31…基板部
2a,2b,12a,12b,22a,22b,32a,32b…ランド
12c,32c…中間配線
3,13,23…レジスト層、絶縁膜
4,14a,14b…開口部
5,15,25…接合材
6,16…電子部品
6a,6b,16a,16b…電極
17…分離壁

 

Claims (9)

  1.  表面実装型の電子部品を搭載するための電子部品搭載用基板であって、
     略平坦な一面を有する基板部と、
     前記一面の表面に形成された第1配線部および第2配線部と、
     前記一面の少なくとも一部を覆う絶縁層を有し、
     前記第1配線部および前記第2配線部の少なくとも一部が、それぞれ前記絶縁層に設けられた第1開口部および第2開口部から露出し、
     前記第1開口部と前記第2開口部は、前記第1配線部と前記第2配線部との間に設けられた電気絶縁性の分離壁によって分離されていることを特徴とする電子部品搭載用基板。
  2.  請求項1に記載の電子部品搭載用基板であって、
     前記分離壁は、前記第1配線部と前記第2配線部との間に形成された中間配線と、前記中間配線を覆う前記絶縁層を含むことを特徴とする電子部品搭載用基板。
  3.  請求項2に記載の電子部品搭載用基板であって、
     前記中間配線は、他の配線から分離して形成されたダミー配線であることを特徴とする電子部品搭載用基板。
  4.  請求項1から3の何れか一つに記載の電子部品搭載用基板であって、
     前記分離壁は、前記第1配線部および前記第2配線部よりも高い位置にまで形成されていることを特徴とする電子部品搭載用基板。
  5.  略平坦な一面を有する基板部と、
     前記一面の表面に形成された第1配線部および第2配線部と、
     前記一面の少なくとも一部を覆う絶縁層を有し、
     前記第1配線部および前記第2配線部の少なくとも一部が、それぞれ前記絶縁層に設けられた第1開口部および第2開口部から露出し、
     前記第1開口部と前記第2開口部は、前記第1配線部と前記第2配線部との間に設けられた電気絶縁性の分離壁によって分離されており、
     前記第1開口部内および前記第2開口部内に配された接合材によって、表面実装型の電子部品が前記第1配線部および前記第2配線部に電気的に接続されていることを特徴とする回路基板。
  6.  請求項5に記載の回路基板であって、
     前記接合材は、熱硬化性樹脂材に金属フィラーが混練された導電性接着剤または金属焼結接合材であることを特徴とする回路基板。
  7.  表面実装型の電子部品を搭載する電子部品搭載用基板の製造方法であって、
     基板部の略平坦な一面上に第1配線部および第2配線部を形成する配線形成工程と、
     前記一面の少なくとも一部を覆って絶縁層を形成する絶縁層形成工程と、
     前記絶縁層に第1開口部および第2開口部を形成し、前記第1配線部および前記第2配線部の少なくとも一部をそれぞれ露出させるとともに、前記第1配線部と前記第2配線部との間に電気絶縁性の分離壁を形成して、前記第1開口部と前記第2開口部を分離する分離工程を備えることを特徴とする電子部品搭載用基板の製造方法。
  8.  請求項7に記載の電子部品搭載用基板の製造方法であって、
     前記配線形成工程は、前記第1配線部と前記第2配線部の形成と同時に、前記第1配線部と前記第2配線部との間に中間配線を形成し、
     前記分離工程は、前記中間配線を覆う前記絶縁層を残して前記分離壁を形成することを特徴とする電子部品搭載用基板の製造方法。
  9.  表面実装型の電子部品を搭載する電子部品搭載用基板の製造方法であって、
     基板部の略平坦な一面上に第1配線部および第2配線部を形成する配線形成工程と、
     前記一面の少なくとも一部を覆って絶縁層を形成する絶縁層形成工程を備え、
     前記絶縁層形成工程は、前記第1配線部および前記第2配線部の少なくとも一部がそれぞれ露出するように第1開口部および第2開口部を構成するとともに、前記第1配線部と前記第2配線部との間に前記絶縁層を含む分離壁を形成することを特徴とする電子部品搭載用基板の製造方法。
PCT/JP2019/000613 2018-01-18 2019-01-11 電子部品搭載用基板、回路基板および電子部品搭載用基板の製造方法 WO2019142724A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201980006927.7A CN111527596A (zh) 2018-01-18 2019-01-11 电路基板、电子部件搭载用基板及其制造方法

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2018-006720 2018-01-18
JP2018006720A JP2019125746A (ja) 2018-01-18 2018-01-18 電子部品搭載用基板、回路基板および電子部品搭載用基板の製造方法

Publications (1)

Publication Number Publication Date
WO2019142724A1 true WO2019142724A1 (ja) 2019-07-25

Family

ID=67301488

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2019/000613 WO2019142724A1 (ja) 2018-01-18 2019-01-11 電子部品搭載用基板、回路基板および電子部品搭載用基板の製造方法

Country Status (3)

Country Link
JP (1) JP2019125746A (ja)
CN (1) CN111527596A (ja)
WO (1) WO2019142724A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023190475A1 (ja) * 2022-03-30 2023-10-05 太陽ホールディングス株式会社 実装用基板、接続構造体、および電子部品

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63278398A (ja) * 1987-05-11 1988-11-16 N T Pii Kk プリント配線板における半田ブリッジ防止用バリアの形成方法
JPH0286186A (ja) * 1988-09-22 1990-03-27 Matsushita Electric Ind Co Ltd プリント配線板
JP2000022315A (ja) * 1998-06-29 2000-01-21 Unisia Jecs Corp 回路部品実装基板
US20050253231A1 (en) * 2004-05-14 2005-11-17 Advanced Semiconductor Engineering, Inc. Semiconductor package with encapsulated passive component
JP2006286851A (ja) * 2005-03-31 2006-10-19 Sanyo Epson Imaging Devices Corp 電気光学装置、電気光学装置の製造方法、実装構造体及び電子機器
JP2015037094A (ja) * 2013-08-12 2015-02-23 アイシン・エィ・ダブリュ株式会社 電子部品モジュール

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5299417B2 (ja) * 2010-12-20 2013-09-25 株式会社村田製作所 電子部品
JP6280710B2 (ja) * 2013-09-02 2018-02-14 新光電気工業株式会社 配線基板、発光装置及び配線基板の製造方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63278398A (ja) * 1987-05-11 1988-11-16 N T Pii Kk プリント配線板における半田ブリッジ防止用バリアの形成方法
JPH0286186A (ja) * 1988-09-22 1990-03-27 Matsushita Electric Ind Co Ltd プリント配線板
JP2000022315A (ja) * 1998-06-29 2000-01-21 Unisia Jecs Corp 回路部品実装基板
US20050253231A1 (en) * 2004-05-14 2005-11-17 Advanced Semiconductor Engineering, Inc. Semiconductor package with encapsulated passive component
JP2006286851A (ja) * 2005-03-31 2006-10-19 Sanyo Epson Imaging Devices Corp 電気光学装置、電気光学装置の製造方法、実装構造体及び電子機器
JP2015037094A (ja) * 2013-08-12 2015-02-23 アイシン・エィ・ダブリュ株式会社 電子部品モジュール

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023190475A1 (ja) * 2022-03-30 2023-10-05 太陽ホールディングス株式会社 実装用基板、接続構造体、および電子部品

Also Published As

Publication number Publication date
CN111527596A (zh) 2020-08-11
JP2019125746A (ja) 2019-07-25

Similar Documents

Publication Publication Date Title
JP6506719B2 (ja) 超小型放熱器を備えたプリント回路基板の製造方法
JP5100081B2 (ja) 電子部品搭載多層配線基板及びその製造方法
US6760227B2 (en) Multilayer ceramic electronic component and manufacturing method thereof
JP5592340B2 (ja) パッケージ基板
JP6021504B2 (ja) プリント配線板、プリント回路板及びプリント回路板の製造方法
JP6001921B2 (ja) 配線基板及び配線基板の製造方法
KR20120032514A (ko) 적어도 2 개의 인쇄회로기판 영역들로 구성되는 인쇄회로기판을 제조하는 방법, 및 인쇄회로기판
KR101608745B1 (ko) 인쇄회로기판조립체의 제조방법
JPH06120670A (ja) 多層配線基板
JP6677318B2 (ja) 電子モジュールおよび電子モジュールの製造方法
US7688591B2 (en) Electronic-component-mounting board
JP4712449B2 (ja) メタルコア回路基板
JP5229401B2 (ja) 電子部品内蔵樹脂基板および電子回路モジュール
JP5397012B2 (ja) 部品内蔵配線板、部品内蔵配線板の製造方法
WO2019142724A1 (ja) 電子部品搭載用基板、回路基板および電子部品搭載用基板の製造方法
JP5539453B2 (ja) 電子部品搭載多層配線基板及びその製造方法
JP2715934B2 (ja) 多層印刷配線基板装置及びその製造方法
JP2001274555A (ja) プリント配線基板、プリント配線用素板、半導体装置、プリント配線基板の製造方法、及び半導体装置の製造方法
JP5369875B2 (ja) 部品内蔵配線板、部品内蔵配線板の製造方法
WO2020059239A1 (ja) 電子制御装置
JP2018088496A (ja) 電子部品および電子部品の実装方法
WO2023209902A1 (ja) 部品実装基板
JP6702410B2 (ja) モジュール
JP2023156805A (ja) プリント回路板の製造方法、プリント回路板及びプリント回路板用構造体
WO2015004952A1 (ja) 回路基板

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 19741535

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 19741535

Country of ref document: EP

Kind code of ref document: A1