WO2019092871A1 - ワイドギャップ半導体装置 - Google Patents

ワイドギャップ半導体装置 Download PDF

Info

Publication number
WO2019092871A1
WO2019092871A1 PCT/JP2017/040676 JP2017040676W WO2019092871A1 WO 2019092871 A1 WO2019092871 A1 WO 2019092871A1 JP 2017040676 W JP2017040676 W JP 2017040676W WO 2019092871 A1 WO2019092871 A1 WO 2019092871A1
Authority
WO
WIPO (PCT)
Prior art keywords
polysilicon layer
region
semiconductor device
layer
gap semiconductor
Prior art date
Application number
PCT/JP2017/040676
Other languages
English (en)
French (fr)
Inventor
俊一 中村
Original Assignee
新電元工業株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 新電元工業株式会社 filed Critical 新電元工業株式会社
Priority to EP17931576.7A priority Critical patent/EP3712952A4/en
Priority to US16/763,542 priority patent/US11264494B2/en
Priority to JP2018541226A priority patent/JP6530567B1/ja
Priority to PCT/JP2017/040676 priority patent/WO2019092871A1/ja
Priority to CN201780096406.6A priority patent/CN111373546B/zh
Priority to TW107140061A priority patent/TWI685977B/zh
Publication of WO2019092871A1 publication Critical patent/WO2019092871A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7811Vertical DMOS transistors, i.e. VDMOS transistors with an edge termination structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7803Vertical DMOS transistors, i.e. VDMOS transistors structurally associated with at least one other device
    • H01L29/7806Vertical DMOS transistors, i.e. VDMOS transistors structurally associated with at least one other device the other device being a Schottky barrier diode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/0619Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1095Body region, i.e. base region, of DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1608Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/161Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table including two or more of the elements provided for in group H01L29/16, e.g. alloys
    • H01L29/165Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table including two or more of the elements provided for in group H01L29/16, e.g. alloys in different semiconductor regions, e.g. heterojunctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41741Source or drain electrodes for field effect devices for vertical or pseudo-vertical devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4916Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET the conductor material next to the insulator being a silicon layer, e.g. polysilicon doped with boron, phosphorus or nitrogen
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66053Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide
    • H01L29/66068Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • H01L29/0852Source or drain regions of field-effect devices of field-effect transistors with insulated gate of DMOS transistors
    • H01L29/0856Source regions
    • H01L29/086Impurity concentration or distribution

Definitions

  • the present invention relates to a wide gap semiconductor device having a drift layer of a first conductivity type and a well region of the second conductivity type provided in the drift layer.
  • a well region of a second conductivity type such as p-type is generally provided.
  • the potential of the well region under the gate pad may rise abnormally due to a displacement current at the time of switching.
  • WO 2012/001837 mentions that the sheet resistance of the well region is high as one cause of the potential rise of the well region of the second conductivity type in the lower region of the gate pad.
  • Japanese Patent Application Laid-Open No. 2015-56543 proposes that a Schottky electrode made of a metal material be provided in the lower region of the gate pad.
  • a Schottky electrode made of a metal material is used, the manufacturing method becomes quite complicated, and the manufacturing cost becomes considerably high.
  • the present invention provides a semiconductor device which can prevent an abnormal rise in potential in the lower region of the gate pad and does not cause any inconvenience as in the case of using a Schottky electrode made of a metal material.
  • the wide gap semiconductor device is A drift layer of a first conductivity type, A plurality of well regions of the second conductivity type formed in the drift layer; A polysilicon layer provided between the well region and the drift region among the well region; An interlayer insulating film provided in the polysilicon layer; A gate pad provided on the interlayer insulating film; A source pad electrically connected to the polysilicon layer; May be provided.
  • Second conductivity type regions may be provided at predetermined intervals between the well regions.
  • the contact region with the polysilicon layer in the second conductivity type region may be an ultra-high concentration second conductivity type region.
  • the polysilicon layer and the drift layer may be in Schottky contact with each other.
  • the polysilicon layer may have an undoped polysilicon layer provided in the drift layer and a doped polysilicon layer provided in the undoped polysilicon layer.
  • the polysilicon layer is provided in the lightly doped polysilicon layer provided in the drift layer and the lightly doped polysilicon layer, and is highly doped with an impurity concentration higher than the impurity concentration of the lightly doped polysilicon layer. And a polysilicon layer.
  • the semiconductor device may further include a field insulating film provided between the well region and the polysilicon layer.
  • An ultra-high concentration second conductivity type region may be provided below the boundary in the surface direction between the field insulating film and the polysilicon layer in the well region.
  • the gate electrode may be made of polysilicon constituting the polysilicon layer.
  • a source region is provided in the well region,
  • the well contact region of the well region adjacent to the source region and electrically connected to the source pad may be an ultra-high concentration second conductivity type region.
  • a polysilicon layer electrically connected to the source pad is provided between the well region and the well region of the drift layer.
  • the polysilicon layer is provided with an interlayer insulating film on which the gate pad is mounted.
  • FIG. 1 is a cross-sectional view of a semiconductor device that can be used in the first embodiment of the present invention.
  • FIG. 2 is a cross-sectional view showing a part of FIG. 1 in an enlarged manner.
  • FIG. 3 is a cross-sectional view of a semiconductor device that can be used in the first embodiment of the present invention, and is a cross-sectional view of a portion different from FIG.
  • FIG. 4 is a cross-sectional view of a semiconductor device that can be used in the second embodiment of the present invention.
  • FIG. 5 is a cross-sectional view of a semiconductor device that can be used in the third embodiment of the present invention.
  • FIG. 6 is a cross-sectional view of a semiconductor device that can be used in a modification of the third embodiment of the present invention.
  • FIG. 7 is a cross-sectional view of a semiconductor device that can be used in the fourth embodiment of the present invention.
  • FIG. 8 is a cross-sectional view of a semiconductor device that can be used
  • first conductivity type is described as n-type
  • second conductivity type is described as p-type
  • the present invention is not limited to such an aspect, and the first conductivity type is p-type and the second conductivity type is It may be n-type.
  • the present embodiment is described using silicon carbide as the wide gap semiconductor, the present invention is not limited to such an aspect, and gallium nitride or the like may be used as the wide gap semiconductor.
  • the vertical direction (the thickness direction of the wide gap semiconductor device) of FIG. 1 is referred to as the vertical direction
  • the direction orthogonal to the vertical direction is referred to as the planar direction.
  • the silicon carbide semiconductor device of the present embodiment is provided on an n-type silicon carbide semiconductor substrate 11 and a first main surface (upper surface) of the silicon carbide semiconductor substrate 11, and n-type carbonization is performed. Even if it has drift layer 12 using a silicon material, a plurality of p-type well regions 20 provided in drift layer 12, and n-type source regions 31 and 32 provided in well region 20. Good.
  • the well region 20 may be formed, for example, by implanting a p-type impurity into the drift layer 12, and the source regions 31, 32 may be formed, for example, by implanting an n-type impurity into the well region 20.
  • a drain electrode 90 may be provided on the second main surface (lower surface) of the silicon carbide semiconductor substrate 11.
  • a pressure resistant structure may be provided on the outer periphery of the area used as the cell. For example, titanium, aluminum, nickel or the like may be used as the drain electrode 90.
  • the silicon carbide semiconductor device includes a polysilicon layer 150 provided between well region 20 and drift region 12 between well regions 20, and an interlayer insulating film 65 provided on polysilicon layer 150. And gate pad 120 provided in interlayer insulating film 65, and source pad 110 electrically connected to polysilicon layer 150 via contact hole 69 provided in interlayer insulating film 65. .
  • a gate insulating film 60 may be provided between the interlayer insulating film 65 located below the source pad 110, and the well region 20, the source regions 31 and 32, and the drift layer 12.
  • a gate electrode 125 may be provided on the gate insulating film 60 between the source regions 31 and 32. The gate electrode 125 may be electrically connected to the gate pad 120.
  • a field insulating film 62 may be provided between well region 20 and polysilicon layer 150.
  • An ultra-high concentration p-type region (p ++ ) 26 may be provided below the boundary of the well region 20 in the surface direction of the field insulating film 62 and the polysilicon layer 150.
  • the polysilicon layer 150 may ride on the field insulating film 62 to form a step.
  • the impurity concentration in the well region 20 of the present embodiment is, for example, 5 ⁇ 10 16 to 1 ⁇ 10 19 cm ⁇ 3 , and the impurity concentration in the ultra-high concentration p-type region (including the well contact region 21 described later). Is, for example, 2 ⁇ 10 19 to 1 ⁇ 10 21 cm ⁇ 3 .
  • the polysilicon layer 150 does not have to be provided entirely below the gate pad 120, and as shown in FIG. 3, there is a region where the polysilicon layer 150 is not provided even under the gate pad 120. It is also good. In the region, the field insulating film 62 may be provided above the well region 20, and the interlayer insulating film 65 may be provided above the field insulating film 62.
  • Drift layer 12 may be formed on the first main surface of silicon carbide semiconductor substrate 11 by the CVD method or the like.
  • the impurity concentration of the n-type in the drift layer 12 may be smaller than the impurity concentration of the n-type in the silicon carbide semiconductor substrate 11, drift layer 12 is low concentration region (n -), and the silicon carbide semiconductor substrate 11 is the drift It may be a region (n) of higher concentration than the layer 12.
  • N or P can be used as the n-type impurity
  • Al or B can be used as the p-type impurity.
  • the impurity concentration in drift layer 12 of the present embodiment is, for example, 1 ⁇ 10 14 to 4 ⁇ 10 16 cm ⁇ 3
  • the impurity concentration in silicon carbide semiconductor substrate 11 is, for example, 1 ⁇ 10 18 to 3 ⁇ 10 19 cm ⁇ 3. It is.
  • the gate pad 120 may be formed of, for example, a metal such as Al, and the gate electrode 125 may be formed of, for example, polysilicon or the like.
  • An interlayer insulating film 65 may be formed on the top surface of the gate electrode 125 or the like.
  • the gate electrode 125 may be formed using a CVD method, a photolithography technique, or the like.
  • the interlayer insulating film 65 may be formed by a CVD method or the like, and may be formed of silicon dioxide, for example.
  • the gate electrode 125 and the polysilicon layer 150 may be formed of the same polysilicon.
  • undoped polysilicon which is not doped with any impurities as polysilicon
  • doped polysilicon which is doped with phosphorus, boron or the like.
  • “Same polysilicon” in the present embodiment means whether it is undoped polysilicon or doped polysilicon, and also means that the kind and concentration of impurities doped in doped polysilicon are the same. It is not required to be created at the same time.
  • the gate electrode 125 and the polysilicon layer 150 may be formed of different polysilicon.
  • the gate electrode 125 may be formed of doped polysilicon and the polysilicon layer 150 may be formed of undoped polysilicon.
  • n-type doped polysilicon is used for gate electrode 125 and p-type doped for polysilicon layer 150.
  • Depolysilicon may be used.
  • p-type doped polysilicon may be used for the gate electrode 125
  • n-type doped polysilicon may be used for the polysilicon layer 150.
  • n-type or p-type impurities used in gate electrode 125 and polysilicon layer 150 are the same, their concentrations may be different, and the impurity concentration of doped polysilicon used in gate electrode 125 is The impurity concentration of the doped polysilicon used in the gate electrode 125 may be higher than the impurity concentration of the doped polysilicon used in the polysilicon layer 150. It may be lower than the impurity concentration of doped polysilicon.
  • the field insulating film 62 is provided in the well region 20
  • the interlayer insulating film 65 is provided in the field insulating film 62
  • the gate in the interlayer insulating film 65 is provided.
  • a pad 120 may be provided.
  • the polysilicon layer 150 may be provided entirely below the gate pad 120 and the field insulating film 62 may not be provided.
  • the region of the well region 20 adjacent to the source regions 31 and 32 and electrically connected to the source pad 110 (hereinafter also referred to as “well contact region 21”) has an ultra-high concentration p. It may consist of a type area (p ++ ).
  • the source regions 31 and 32 are a high concentration n-type region (n + ) 31 disposed on the gate electrode 125 side and an ultra-high concentration n-type region provided adjacent to the high concentration n-type region (n + ) 31. (N ++ ) 32 may be included.
  • a well contact region 21 may be provided adjacent to the ultra-high concentration n-type region (n ++ ) 32.
  • a metal layer 40 made of nickel, titanium or an alloy containing nickel or titanium is provided between the ultra-high concentration n-type region (n ++ ) 32 of the source regions 31, 32 and the well contact region 21 and the source pad 110. It may be done.
  • the impurity concentration in the high concentration n-type region (n + ) in the present embodiment is, for example, 1 ⁇ 10 18 to 2 ⁇ 10 19 cm ⁇ 3
  • the impurity concentration in the ultra-high concentration n-type region (n ++ ) is For example, it is 2 ⁇ 10 19 to 1 ⁇ 10 21 cm ⁇ 3 .
  • the high concentration n-type region (n + ) 31 may not be provided, and the ultra-high concentration n-type region (n ++ ) 32 may be substituted for this region as well.
  • the depth of the well region 20 is positioned such that the bottom surface thereof is higher than the bottom surface of the drift layer 12, and the well region 20 may be provided in the drift layer 12. Further, the depth of the source regions 31 and 32 may be positioned such that the bottom surface thereof is higher than the bottom surface of the well region 20, and the source regions 31 and 32 may be formed in the well region 20. Also, the depth of the well contact region 21 may be located at a position where the bottom surface thereof is higher than the bottom surface of the well region 20 other than the well contact region 21.
  • the polysilicon layer 150 provided between the well regions 20 shown in FIG. 2 and the drift layer 12 may make Schottky contact.
  • the ultra-high concentration n-type region (n ++ ) 32 of the source regions 31 and 32 may make ohmic contact with the metal layer 40 provided below the source pad 110.
  • the well contact region 21 which is an ultra-high concentration p-type region (p ++ ) may be in ohmic contact with the metal layer 40 provided below the source pad 110.
  • polysilicon layer 150 electrically connected to source pad 110 is provided between well region 20 and well region 20 of drift layer 12, and this polysilicon layer is provided.
  • the interlayer insulating film 65 is provided at 150 and the gate pad 120 is provided at the interlayer insulating film 65, the potential can be prevented from abnormally rising in the region under the gate pad 120.
  • the sheet resistance is 1 k ⁇ / ⁇ or more, whereas when doped polysilicon is used as polysilicon layer 150, Since the sheet resistance can be set to about 10 several ohms / square or so, the potential increase in the well region 20 can be suppressed.
  • the manufacturing method becomes quite complicated, and the manufacturing cost becomes quite high.
  • the manufacturing process is advantageous in that it becomes easy.
  • the polysilicon layer 150 is also formed when the gate electrode 125 is formed. Manufacturing process can be made extremely easy. That is, when forming the gate electrode 125 made of polysilicon in the cell portion including the source regions 31 and 32, the polysilicon layer 150 may be formed, and the same manufacturing process as the manufacturing process used before is It is extremely useful in that it can be adopted.
  • an interlayer insulating film 65 is formed, and a gate contact hole for connecting the gate pad 120 and the gate electrode 125 is formed in the formed interlayer insulating film 65.
  • the contact hole 69 may be formed also in the interlayer insulating film 65 located above the polysilicon layer 150.
  • gate pad 120 and source pad 110 are formed, gate pad 120 and gate electrode 125 are electrically connected through the gate contact hole, and source pad 110 and polysilicon layer 150 are electrically connected through contact hole 69. May be connected.
  • doped polysilicon is often used as the gate electrode 125, it is useful to use doped polysilicon as the polysilicon layer 150.
  • p-type regions 120 and 121 which are the second conductivity type regions are provided at predetermined intervals.
  • the contact region of the p-type regions 120 and 121 with the polysilicon layer 150 may be formed of the ultra-high concentration p-type region (p ++ ) 120.
  • the polysilicon layer 150 and the drift layer 12 may make Schottky contact, and the polysilicon layer 150 and the ultra-high concentration p-type region 121 of the p-type regions 120 and 121 may make ohmic contact.
  • the JBS structure can be adopted.
  • Schottky barrier .phi.B may be too low.
  • the JBS structure by adopting the JBS structure, it is possible to compensate for the reduction of the Schottky barrier ⁇ B.
  • the pitch of the JBS structure that is, narrowing the spacing in the surface direction of the p-type regions 120 and 121 (for example, spacing of about 1 to 10 ⁇ m), it is more reliably It can be supplemented.
  • a JBS structure is formed by forming p-type regions 120 and 121 having a high concentration p-type region 120 and an ultra-high concentration p-type region 121 by implanting p-type impurity ions or the like.
  • the process is carried out up to the step of depositing polysilicon, leaving the part of the polysilicon to be the gate electrode 125, removing the part where the polysilicon layer 150 is to be provided, and performing field opening.
  • a polysilicon layer 150 is formed on top of the JBS structure.
  • the polysilicon forming the polysilicon layer 150 may be further stacked, or, for example, after pre-masking with an oxide film, the polysilicon layer 150 is not left behind after the polysilicon is stacked. May be deposited and patterned, and then the mask may be removed.
  • an interlayer insulating film 65 is formed.
  • a contact hole 69 is also formed in the interlayer insulating film 65 located above the polysilicon layer 150.
  • gate pad 120 and source pad 110 are formed, gate pad 120 and gate electrode 125 are electrically connected through the gate contact hole, and source pad 110 and polysilicon layer 150 are electrically connected through contact hole 69.
  • the polysilicon layer 150 includes an undoped polysilicon layer 151 in contact with the drift layer 12 and a doped polysilicon layer 152 provided on the undoped polysilicon layer 151.
  • Any configuration adopted in each of the above embodiments can be adopted in the third embodiment.
  • the members described in each of the above embodiments will be described with the same reference numerals.
  • the Schottky barrier .phi.B may be too low.
  • the Schottky barrier ⁇ B can be prevented from being too low.
  • a JBS structure as in the second embodiment can be adopted. That is, the polysilicon layer 150 and the drift layer 12 make a Schottky contact, and the polysilicon layer 150 and the ultra-high concentration p-type region 121 of the p-type regions 120 and 121 make an ohmic contact to form a JBS structure. You may do so.
  • the Schottky barrier ⁇ B can be more reliably prevented from becoming too low. Further, as described in the second embodiment, even in the case of adopting a mode in which the distance between the ultra-high concentration p-type regions is narrowed, it is possible to prevent the Schottky barrier ⁇ B from becoming too low.
  • a JBS structure is formed by forming p-type regions 120 and 121 having a high concentration p-type region 120 and an ultra-high concentration p-type region 121 by implanting p-type impurity ions or the like.
  • the process is carried out up to the step of depositing polysilicon, leaving the part of the polysilicon to be the gate electrode 125, removing the part where the polysilicon layer 150 is to be provided, and performing field opening.
  • an undoped polysilicon layer 151 is formed.
  • a doped polysilicon layer 152 is formed on the undoped polysilicon layer 151.
  • the undoped polysilicon layer 151 forming the polysilicon layer 150 and the doped polysilicon layer 152 may be sequentially formed, but in order to suppress the influence of the undoped polysilicon layer 151.
  • the undoped polysilicon layer 151 formed on the gate electrode 125 may be removed by etching or the like.
  • the undoped polysilicon layer 151 may not be formed only in the region of the gate electrode 125 in contact with the gate pad 120.
  • the undoped polysilicon may be formed only in the region of the gate electrode 125 in contact with the gate pad 120.
  • Layer 151 may be removed.
  • ion implantation for example, is performed only to the portion corresponding to the doped polysilicon layer 152. And doping may be performed.
  • the polysilicon layer 150 is provided on the lightly doped polysilicon layer 153 in contact with the drift layer 12 and the lightly doped polysilicon layer 153, and the lightly doped polysilicon is provided. And a highly doped polysilicon layer 154 whose impurity concentration is higher than the impurity concentration of the layer 153.
  • Any configuration adopted in each of the above embodiments can be adopted in the fourth embodiment. The members described in each of the above embodiments will be described with the same reference numerals.
  • the impurity concentration in the low doped polysilicon layer 153 is, for example, 1 ⁇ 10 15 to 5 ⁇ 10 18 cm -3
  • the impurity concentration in the high doped polysilicon layer 154 is, for example, 5 ⁇ 10 18 to 1 ⁇ 10 21. It is cm -3 .
  • a JBS structure as in the second embodiment can be adopted. That is, the polysilicon layer 150 and the drift layer 12 make a Schottky contact, and the polysilicon layer 150 and the ultra-high concentration p-type region 121 of the p-type regions 120 and 121 make an ohmic contact to form a JBS structure. You may do so.
  • the Schottky barrier ⁇ B can be more reliably prevented from becoming too low. Further, as described in the second embodiment, even when the mode of narrowing the distance between the p-type regions 120 and 121 is not adopted, it is possible to prevent the Schottky barrier ⁇ B from becoming too low.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Manufacturing & Machinery (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

ワイドギャップ半導体装置は、第1導電型のワイドギャップ半導体材料を用いたドリフト層12と、前記ドリフト層12に形成された第2導電型からなる複数のウェル領域20と、前記ウェル領域20及び前記ドリフト層12のうち前記ウェル領域20の間に設けられたポリシリコン層150と、前記ポリシリコン層150に設けられた層間絶縁膜65と、前記層間絶縁膜65に設けられたゲートパッド120と、前記ポリシリコン層150に電気的に接続されたソースパッド110と、を有する。

Description

ワイドギャップ半導体装置
 本発明は、第1導電型のドリフト層と、ドリフト層に設けられた第2導電型からなるウェル領域と、を有するワイドギャップ半導体装置に関する。
 ゲートパッドの下方領域にはp型等の第2導電型からなるウェル領域が設けられることが一般的である。SiC等のワイドギャップ半導体からなるMOSFETの場合には、スイッチング時の変位電流のために、ゲートパッド下の当該ウェル領域の電位が異常に上昇する場合があった。この点、国際公開公報2012/001837では、ゲートパッドの下方領域の第2導電型からなるウェル領域の電位上昇の一因として、当該ウェル領域のシート抵抗が高いことが挙げられている。
 他方、特開2015-56543号公報では、金属材料からなるショットキー電極をゲートパッドの下方領域に設けることが提案されている。しかしながら、金属材料からなるショットキー電極を用いた場合には、その製造方法がかなり煩雑なものとなり、製造コストがかなり高くなってしまう。
 本発明は、ゲートパッドの下方領域において電位が異常に上昇することを防止でき、また金属材料からなるショットキー電極を用いた場合のような不都合の発生しない半導体装置を提供する。
[概念1]
 本発明によるワイドギャップ半導体装置は、
 第1導電型のドリフト層と、
 前記ドリフト層に形成された第2導電型からなる複数のウェル領域と、
 前記ウェル領域及び前記ドリフト層のうち前記ウェル領域の間に設けられたポリシリコン層と、
 前記ポリシリコン層に設けられた層間絶縁膜と、
 前記層間絶縁膜に設けられたゲートパッドと、
 前記ポリシリコン層に電気的に接続されたソースパッドと、
 を備えてよい。
[概念2]
 本発明の概念1によるワイドギャップ半導体装置において、
 前記ウェル領域の間には、第2導電型領域が所定の間隔で設けられてもよい。
[概念3]
 本発明の概念2によるワイドギャップ半導体装置において、
 前記第2導電型領域のうち前記ポリシリコン層との接触領域は超高濃度第2導電型領域からなってもよい。
[概念4]
 本発明の概念1乃至3のいずれか1つによるワイドギャップ半導体装置において、
 前記ポリシリコン層と前記ドリフト層はショットキー接触してもよい。
[概念5]
 本発明の概念1乃至4のいずれか1つによるワイドギャップ半導体装置において、
 前記ポリシリコン層は、前記ドリフト層に設けられたアンドープドポリシリコン層と、前記アンドープドポリシリコン層に設けられたドープドポリシリコン層とを有してもよい。
[概念6]
 本発明の概念1乃至4のいずれか1つによるワイドギャップ半導体装置において、
 前記ポリシリコン層は、前記ドリフト層に設けられた低ドープドポリシリコン層と、前記低ドープドポリシリコン層に設けられ、前記低ドープドポリシリコン層の不純物濃度よりも不純物濃度の高い高ドープドポリシリコン層とを有してもよい。
[概念7]
 本発明の概念1乃至6のいずれか1つによるワイドギャップ半導体装置において、
 前記ウェル領域と前記ポリシリコン層との間に設けられたフィールド絶縁膜をさらに備えてもよい。
[概念8]
 本発明の概念7によるワイドギャップ半導体装置において、
 前記ウェル領域のうち前記フィールド絶縁膜と前記ポリシリコン層との面方向における境界の下方位置に、超高濃度第2導電型領域が設けられてもよい。
[概念9]
 本発明の概念1乃至8のいずれか1つによるワイドギャップ半導体装置において、
 前記ゲート電極は前記ポリシリコン層を構成するポリシリコンからなってもよい。
[概念10]
 本発明の概念1乃至9のいずれか1つによるワイドギャップ半導体装置において、
 前記ウェル領域にソース領域が設けられ、
 前記ウェル領域のうち、前記ソース領域に隣接して前記ソースパッドに電気的に接続されるウェルコンタクト領域は、超高濃度第2導電型領域からなってもよい。
 本発明では、ウェル領域及びドリフト層のうちウェル領域の間にソースパッドに電気的に接続されるポリシリコン層が設けられる。このポリシリコン層にはゲートパッドが載置された層間絶縁膜が設けられる。このようなポリシリコン層を設けることで、ゲートパッドの下方領域において電位が異常に上昇することを防止できる。また、金属ではなくポリシリコンを用いることで、製造工程を困難にすることなく、また製造コストが高くなることも防止できる。
図1は、本発明の第1の実施の形態で用いられうる半導体装置の断面図である。 図2は、図1の一部を拡大して示した断面図である。 図3は、本発明の第1の実施の形態で用いられうる半導体装置の断面図であって、図1とは異なる箇所の断面図である。 図4は、本発明の第2の実施の形態で用いられうる半導体装置の断面図である。 図5は、本発明の第3の実施の形態で用いられうる半導体装置の断面図である。 図6は、本発明の第3の実施の形態の変形例で用いられうる半導体装置の断面図である。 図7は、本発明の第4の実施の形態で用いられうる半導体装置の断面図である。 図8は、本発明の第4の実施の形態の変形例で用いられうる半導体装置の断面図である。
第1の実施の形態
《構成》
 本実施の形態では、一例として縦型のMOSFETを用いて説明する。本実施の形態では、第1導電型をn型、第2導電型をp型として説明するが、このような態様に限られることはなく、第1導電型をp型、第2導電型をn型としてもよい。また、本実施の形態では、ワイドギャップ半導体として炭化ケイ素を用いて説明するが、このような態様に限られることはなく、ワイドギャップ半導体として窒化ガリウム等を用いてもよい。本実施の形態では、図1の上下方向(ワイドギャップ半導体装置の厚み方向)を上下方向と呼び、上下方向に直交する方向を面方向と呼ぶ。
 図1に示すように、本実施の形態の炭化ケイ素半導体装置は、n型の炭化ケイ素半導体基板11と、炭化ケイ素半導体基板11の第1の主面(上面)に設けられ、n型の炭化ケイ素材料を用いたドリフト層12と、ドリフト層12に設けられたp型からなる複数のウェル領域20と、ウェル領域20に設けられたn型のソース領域31,32と、を有してもよい。ウェル領域20は例えばドリフト層12に対してp型の不純物を注入することで形成され、ソース領域31,32は例えばウェル領域20に対してn型の不純物を注入することで形成されてもよい。炭化ケイ素半導体基板11の第2の主面(下面)にドレイン電極90が設けられてもよい。セルとして利用される領域の周縁外方には耐圧構造部が設けられてもよい。ドレイン電極90としては、例えば、チタン、アルミニウム、ニッケル等を用いてもよい。
 図2に示すように、炭化ケイ素半導体装置は、ウェル領域20及びドリフト層12のうちウェル領域20の間に設けられたポリシリコン層150と、ポリシリコン層150に設けられた層間絶縁膜65と、層間絶縁膜65に設けられたゲートパッド120と、層間絶縁膜65に設けられたコンタクトホール69を介してポリシリコン層150に電気的に接続されたソースパッド110と、を有してもよい。
 ソースパッド110の下方に位置する層間絶縁膜65と、ウェル領域20、ソース領域31,32及びドリフト層12との間には、ゲート絶縁膜60が設けられてもよい。ソース領域31,32の間のゲート絶縁膜60にはゲート電極125が設けられてもよい。ゲート電極125はゲートパッド120と電気的に接続されてもよい。
 ウェル領域20とポリシリコン層150との間にフィールド絶縁膜62が設けられてもよい。ウェル領域20のうちフィールド絶縁膜62とポリシリコン層150との面方向における境界の下方位置に、超高濃度p型領域(p++)26が設けられてもよい。ポリシリコン層150はフィールド絶縁膜62に乗りあがって段差部を形成するようになってもよい。なお、本実施の形態のウェル領域20における不純物濃度は例えば5×1016~1×1019cm-3であり、超高濃度p型領域(後述するウェルコンタクト領域21も含む。)における不純物濃度は例えば2×1019~1×1021cm-3である。
 ポリシリコン層150はゲートパッド120の下方全体に設けられている必要はなく、図3に示すように、ゲートパッド120の下方であってもポリシリコン層150が設けられていない領域が存在してもよい。当該領域では、ウェル領域20の上方にフィールド絶縁膜62が設けられ、フィールド絶縁膜62の上方に層間絶縁膜65が設けられてもよい。
 ドリフト層12は、炭化ケイ素半導体基板11の第1の主面にCVD法等により形成されてもよい。ドリフト層12におけるn型の不純物濃度は、炭化ケイ素半導体基板11におけるn型の不純物濃度よりも小さくなってもよく、ドリフト層12は低濃度領域(n)となり、炭化ケイ素半導体基板11はドリフト層12よりも高濃度の領域(n)となってもよい。n型の不純物としては例えばNやP等を用いることができ、p型の不純物としては例えばAlやB等を用いることができる。本実施の形態のドリフト層12における不純物濃度は例えば1×1014~4×1016cm-3であり、炭化ケイ素半導体基板11における不純物濃度は例えば1×1018~3×1019cm-3である。
 ゲートパッド120は例えばAl等の金属によって形成され、ゲート電極125は例えばポリシリコン等によって形成されてもよい。ゲート電極125等の上面には層間絶縁膜65が形成されてもよい。ゲート電極125は、CVD法、フォトリソグラフィ技術等を用いて形成されてもよい。層間絶縁膜65は、CVD法等によって形成されてもよく、例えば二酸化ケイ素によって形成されてもよい。
 ゲート電極125がポリシリコンから形成される場合には、ゲート電極125とポリシリコン層150とは同じポリシリコンから形成されてもよい。ポリシリコンとしては何ら不純物がドープされないアンドープドポリシリコンを用いることもできるが、リンやボロン等がドープされたドープドポリシリコンを用いることもできる。本実施の形態の「同じポリシリコン」とは、アンドープドポリシリコンであるのかドープドポリシリコンであるのか、またドープドポリシリコンにおいてドープされる不純物の種類やその濃度が同じことを意味しており、同時に作成されることは必要とされない。このため、例えば、ゲート電極125をポリシリコンで形成し、その後でポリシリコン層150を別途形成した場合であっても、ゲート電極125とポリシリコン層150で用いられているポリシリコンの種別(アンドープドポリシリコンであるのかドープドポリシリコンであるのか)や不純物の種類及び濃度が同じものであれば、同じポリシリコンとなる。
 ゲート電極125とポリシリコン層150とは異なるポリシリコンから形成されてもよい。例えば、ゲート電極125がドープドポリシリコンから形成され、ポリシリコン層150がアンドープドポリシリコンから形成されてもよい。また、ゲート電極125及びポリシリコン層150が共にドープドポリシリコンから形成される場合であっても、ゲート電極125ではn型のドープドポリシリコンが用いられ、ポリシリコン層150ではp型のドープドポリシリコンが用いられてもよい。逆に、ゲート電極125ではp型のドープドポリシリコンが用いられ、ポリシリコン層150ではn型のドープドポリシリコンが用いられてもよい。また、ゲート電極125及びポリシリコン層150で用いられる不純物のn型又はp型が同じ場合であっても、その濃度が異なってもよく、ゲート電極125で用いられるドープドポリシリコンの不純物濃度が、ポリシリコン層150で用いられるドープドポリシリコンの不純物濃度よりも高くなってもよいし、逆に、ゲート電極125で用いられるドープドポリシリコンの不純物濃度が、ポリシリコン層150で用いられるドープドポリシリコンの不純物濃度よりも低くなってもよい。
 図3に示すように、ポリシリコン層150が設けられていない断面では、ウェル領域20にフィールド絶縁膜62が設けられ、フィールド絶縁膜62に層間絶縁膜65が設けられ、層間絶縁膜65にゲートパッド120が設けられてもよい。また、このような態様とは異なり、ゲートパッド120の下方全体にポリシリコン層150が設けられ、フィールド絶縁膜62が設けられなくてもよい。
 図2に示すように、ウェル領域20のうちソース領域31,32に隣接してソースパッド110に電気的に接続される領域(以下「ウェルコンタクト領域21」とも言う。)は、超高濃度p型領域(p++)からなってもよい。ソース領域31,32は、ゲート電極125側に配置された高濃度n型領域(n)31と、高濃度n型領域(n)31に隣接して設けられた超高濃度n型領域(n++)32とを有してもよい。そして、超高濃度n型領域(n++)32に隣接してウェルコンタクト領域21が設けられてもよい。ソース領域31,32の超高濃度n型領域(n++)32及びウェルコンタクト領域21とソースパッド110との間には、ニッケル、チタン又はニッケル若しくはチタンを含有する合金からなる金属層40が設けられてもよい。なお、本実施の形態における高濃度n型領域(n)における不純物濃度は例えば1×1018~2×1019cm-3であり、超高濃度n型領域(n++)における不純物濃度は例えば2×1019~1×1021cm-3である。また、高濃度n型領域(n)31を設けず、当該領域についても超高濃度n型領域(n++)32で代用することにしてもよい。
 ウェル領域20の深さは、その底面がドリフト層12の底面より高い位置に位置づけられており、ドリフト層12内にウェル領域20が設けられてもよい。また、ソース領域31,32の深さは、その底面がウェル領域20の底面より高い位置に位置づけられており、ウェル領域20内にソース領域31,32が形成されてもよい。また、ウェルコンタクト領域21の深さは、その底面がウェルコンタクト領域21以外のウェル領域20の底面より高い位置に位置づけられてもよい。
 図2に示すウェル領域20の間に設けられたポリシリコン層150とドリフト層12はショットキー接触してもよい。他方、ソース領域31,32の超高濃度n型領域(n++)32はソースパッド110の下方に設けられた金属層40とオーミック接触してもよい。また、超高濃度p型領域(p++)であるウェルコンタクト領域21もソースパッド110の下方に設けられた金属層40とオーミック接触してもよい。
《作用・効果》
 次に、上述した構成からなる本実施の形態による作用・効果の一例について説明する。なお、「作用・効果」で説明するあらゆる態様を、上記構成で採用することができる。
 本実施の形態において、図2に示すように、ウェル領域20及びドリフト層12のうちウェル領域20の間にソースパッド110に電気的に接続されたポリシリコン層150が設けられ、このポリシリコン層150に層間絶縁膜65が設けられ、層間絶縁膜65にゲートパッド120が設けられる態様を採用した場合には、ゲートパッド120の下方領域において電位が異常に上昇することを防止できる。
 ソースパッド110の下方全体にp型のウェル領域20を設けた場合には、シート抵抗が1kΩ/□以上となるのに対して、ポリシリコン層150としてドープドポリシリコンを用いた場合には、シート抵抗を10数Ω/□程度とすることができることから、ウェル領域20で電位が上昇することを抑えることができる。
 また、炭化ケイ素においてn型の不純物を含有する領域及びp型の不純物を含有する領域に対して同一の金属が接触している場合のp型の不純物を含有する領域に対する接触抵抗と比較すると、ドープドポリシリコンと金属との接触抵抗はかなり低くなることから、この点からもウェル領域20で電位が上昇することを抑えることができる。
 また、仮にゲートパッド下方の層間絶縁膜下方に金属材料からなるショットキー電極を用いた場合には、製造方法がかなり煩雑なものとのなり、製造コストがかなり高くなってしまう。他方、ゲートパッド下方の層間絶縁膜下方にポリシリコン層150を設ける場合には、その製造工程は容易なものとなる点で有益である。
 ゲート電極125がポリシリコンから形成される場合であって、ゲート電極125とポリシリコン層150とは同じポリシリコンから形成される場合には、ゲート電極125を形成する際にポリシリコン層150も形成することができることから、製造工程を極めて容易なものにすることができる。つまり、ソース領域31,32を含むセル部におけるポリシリコンからなるゲート電極125を成膜する際に、ポリシリコン層150を形成すればよく、従前から用いられている製造工程と同様の製造工程を採用することができる点で極めて有益である。
 ゲート電極125及びポリシリコン層150を形成した後で、層間絶縁膜65を成膜し、成膜された層間絶縁膜65にゲートパッド120とゲート電極125とを接続するためのゲートコンタクトホールを形成する際に、ポリシリコン層150の上方に位置する層間絶縁膜65にもコンタクトホール69を形成してもよい。その後で、ゲートパッド120及びソースパッド110を形成し、ゲートコンタクトホールを介してゲートパッド120とゲート電極125が電気的に接続され、コンタクトホール69を介してソースパッド110とポリシリコン層150が電気的に接続されてもよい。
 なお、ゲート電極125としてはドープドポリシリコンを用いることが多いことから、ポリシリコン層150としてドープドポリシリコンを用いることは有益である。
第2の実施の形態
 次に、本発明の第2の実施の形態について説明する。
 本実施の形態では、図4に示すように、ウェル領域20の間のドリフト層12において、第2導電型領域であるp型領域120,121が所定の間隔で設けられている。本実施の形態では、p型領域120,121のうちポリシリコン層150との接触領域は、超高濃度p型領域(p++)120から形成されてもよい。その他については、第1の実施の形態と同様であり、第1の実施の形態で採用したあらゆる構成を第2の実施の形態でも採用することができる。第1の実施の形態で説明した部材に対しては同じ符号を付して説明する。
 本実施の形態では、ポリシリコン層150とドリフト層12とがショットキー接触をし、ポリシリコン層150とp型領域120,121の超高濃度p型領域121とがオーミック接触をしてもよい。この態様を採用することで、JBS構造を採用することができる。
 ポリシリコン層150としてドープドポリシリコンを用いた場合、特にn型のドープドポリシリコンを用いた場合には、ショットキー障壁φBが低くなりすぎることがある。この点、JBS構造を採用することでショットキー障壁φBが低くなる点を補うことができる。特にJBS構造のピッチを短くする、つまりp型領域120,121の面方向における間隔を狭くする(例えば1~10μm程の間隔にする)ことで、ショットキー障壁φBが低くなる点をより確実に補うことができる。
 本実施の形態のようなJBS構造を採用する場合には、例えば次のような製造方法を採用することも考えられる。
 p型の不純物イオンを注入する等して、高濃度p型領域120及び超高濃度p型領域121を有するp型領域120,121を形成することでJBS構造を形成する。次に、ポリシリコンを成膜する工程まで行い、ポリシリコンのうちゲート電極125になる部分を残し、ポリシリコン層150が設けられる部分を除去してフィールド開口を行う。
 その後で、ポリシリコン層150をJBS構造の上面に形成する。ゲート電極125では、ポリシリコン層150を形成するポリシリコンがさらに積層されてもよいし、当該ポリシリコンが積層された後残らないように、例えば酸化膜で予めマスクをした後、ポリシリコン層150を成膜し、パターニングしてからマスクを除去してもよい。
 その後、層間絶縁膜65を成膜する。成膜された層間絶縁膜65にゲートコンタクトホールを形成する際にポリシリコン層150の上方に位置する層間絶縁膜65にもコンタクトホール69を形成する。
 その後、ゲートパッド120及びソースパッド110を形成し、ゲートコンタクトホールを介してゲートパッド120とゲート電極125が電気的に接続され、コンタクトホール69を介してソースパッド110とポリシリコン層150が電気的に接続される。
第3の実施の形態
 次に、本発明の第3の実施の形態について説明する。
 本実施の形態では、図5に示すように、ポリシリコン層150が、ドリフト層12に接触するアンドープドポリシリコン層151と、アンドープドポリシリコン層151に設けられたドープドポリシリコン層152とを有している。上記各実施の形態で採用したあらゆる構成を第3の実施の形態でも採用することができる。上記各実施の形態で説明した部材に対しては同じ符号を付して説明する。
 前述したように、ポリシリコン層150としてドープドポリシリコンを用いた場合、特にn型のドープドポリシリコンを用いた場合には、ショットキー障壁φBが低くなりすぎることがある。この点、本実施の形態では、ドリフト層12に接触する層をアンドープドポリシリコン層151とすることから、ショットキー障壁φBが低くなりすぎることを防止できる。
 前述したように、本実施の形態では、上記各実施の形態の態様を採用することができる。このため、図6に示すように、第2の実施の形態のようなJBS構造を採用することもできる。つまり、ポリシリコン層150とドリフト層12とがショットキー接触をし、ポリシリコン層150とp型領域120,121の超高濃度p型領域121とがオーミック接触することで、JBS構造を形成するようにしてもよい。この態様を採用した場合には、より確実にショットキー障壁φBが低くなりすぎること防止できる。また、第2の実施の形態で述べたように、超高濃度p型領域の間隔を狭くする態様を採用した場合であっても、ショットキー障壁φBが低くなりすぎることを防止できる。
 本実施の形態において第2の実施の形態で示したようなJBS構造を採用する場合には、例えば次のような製造方法を採用することも考えられる。
 p型の不純物イオンを注入する等して、高濃度p型領域120及び超高濃度p型領域121を有するp型領域120,121を形成することでJBS構造を形成する。次に、ポリシリコンを成膜する工程まで行い、ポリシリコンのうちゲート電極125になる部分を残し、ポリシリコン層150が設けられる部分を除去してフィールド開口を行う。
 その後で、アンドープドポリシリコン層151を形成する。その後で、アンドープドポリシリコン層151にドープドポリシリコン層152を形成する。この際、ゲート電極125では、ポリシリコン層150を形成するアンドープドポリシリコン層151とドープドポリシリコン層152が順次形成されてもよいが、アンドープドポリシリコン層151による影響を抑制するためにゲート電極125に形成されたアンドープドポリシリコン層151をエッチング等で除去してもよい。また、ゲート電極125のうちゲートパッド120と接触する領域だけでアンドープドポリシリコン層151が形成されないようにしてもよく、例えばゲート電極125のうちゲートパッド120と接触する領域だけでアンドープドポリシリコン層151を除去してもよい。
 また、アンドープドポリシリコン層151とドープドポリシリコン層152の合計に相当する膜厚のアンドープドポリシリコン層を成膜した後、ドープドポリシリコン層152に相当する部分にだけ、例えばイオン注入を行ってドーピングすることにしてもよい。
第4の実施の形態
 次に、本発明の第4の実施の形態について説明する。
 本実施の形態では、図7に示すように、ポリシリコン層150が、ドリフト層12に接触する低ドープドポリシリコン層153と、低ドープドポリシリコン層153に設けられ、低ドープドポリシリコン層153の不純物濃度よりも不純物濃度の高い高ドープドポリシリコン層154とを有している。上記各実施の形態で採用したあらゆる構成を第4の実施の形態でも採用することができる。上記各実施の形態で説明した部材に対しては同じ符号を付して説明する。なお、低ドープドポリシリコン層153における不純物濃度は例えば1×1015~5×1018cm-3であり、高ドープドポリシリコン層154における不純物濃度は例えば5×1018~1×1021cm-3である。
 本実施の形態でも、第3の実施の形態と類似した効果を得ることができ、ドリフト層12に接触する層を低ドープドポリシリコン層153とすることから、ショットキー障壁φBが低くなりすぎることを防止できる。
 前述したように、本実施の形態では、上記各実施の形態の態様を採用することができる。このため、図8に示すように、第2の実施の形態のようなJBS構造を採用することもできる。つまり、ポリシリコン層150とドリフト層12とがショットキー接触をし、ポリシリコン層150とp型領域120,121の超高濃度p型領域121とがオーミック接触することで、JBS構造を形成するようにしてもよい。この態様を採用した場合には、より確実にショットキー障壁φBが低くなりすぎること防止できる。また、第2の実施の形態で述べたように、p型領域120,121の間隔を狭くする態様を採用しない場合であっても、ショットキー障壁φBが低くなりすぎることを防止できる。
 上述した各実施の形態の記載及び図面の開示は、請求の範囲に記載された発明を説明するための一例に過ぎず、上述した実施の形態の記載又は図面の開示によって請求の範囲に記載された発明が限定されることはない。また、出願当初の請求項の記載はあくまでも一例であり、明細書、図面等の記載に基づき、請求項の記載を適宜変更することもできる。
12    ドリフト層
20    ウェル領域
21    ウェルコンタクト領域
26    超高濃度p型領域(超高濃度第2導電型領域)
62    フィールド絶縁膜
65    層間絶縁膜
110   ソースパッド
120   ゲートパッド             
150   ポリシリコン層
151   アンドープドポリシリコン層
152   ドープドポリシリコン層
153   低ドープドポリシリコン層
154   高ドープドポリシリコン層

Claims (10)

  1.  第1導電型のドリフト層と、
     前記ドリフト層に形成された第2導電型からなる複数のウェル領域と、
     前記ウェル領域及び前記ドリフト層のうち前記ウェル領域の間に設けられたポリシリコン層と、
     前記ポリシリコン層に設けられた層間絶縁膜と、
     前記層間絶縁膜に設けられたゲートパッドと、
     前記ポリシリコン層に電気的に接続されたソースパッドと、
     を備えることを特徴とするワイドギャップ半導体装置。
  2.  前記ウェル領域の間には、第2導電型領域が所定の間隔で設けられていることを特徴とする請求項1に記載のワイドギャップ半導体装置。
  3.  前記第2導電型領域のうち前記ポリシリコン層との接触領域は超高濃度第2導電型領域からなることを特徴とする請求項2に記載のワイドギャップ半導体装置。
  4.  前記ポリシリコン層と前記ドリフト層はショットキー接触することを特徴とする請求項1に記載のワイドギャップ半導体装置。
  5.  前記ポリシリコン層は、前記ドリフト層に設けられたアンドープドポリシリコン層と、前記アンドープドポリシリコン層に設けられたドープドポリシリコン層とを有していることを特徴とする請求項1に記載のワイドギャップ半導体装置。
  6.  前記ポリシリコン層は、前記ドリフト層に設けられた低ドープドポリシリコン層と、前記低ドープドポリシリコン層に設けられ、前記低ドープドポリシリコン層の不純物濃度よりも不純物濃度の高い高ドープドポリシリコン層とを有していることを特徴とする請求項1に記載のワイドギャップ半導体装置。
  7.  前記ウェル領域と前記ポリシリコン層との間に設けられたフィールド絶縁膜をさらに備えることを特徴とする請求項1に記載のワイドギャップ半導体装置。
  8.  前記ウェル領域のうち前記フィールド絶縁膜と前記ポリシリコン層との面方向における境界の下方位置に、超高濃度第2導電型領域が設けられることを特徴とする請求項7に記載のワイドギャップ半導体装置。
  9.  前記ゲート電極は前記ポリシリコン層を構成するポリシリコンからなることを特徴とする請求項1に記載のワイドギャップ半導体装置。
  10.  前記ウェル領域にソース領域が設けられ、
     前記ウェル領域のうち、前記ソース領域に隣接して前記ソースパッドに電気的に接続されるウェルコンタクト領域は、超高濃度第2導電型領域からなることを特徴とする請求項1に記載のワイドギャップ半導体装置。
     
     
PCT/JP2017/040676 2017-11-13 2017-11-13 ワイドギャップ半導体装置 WO2019092871A1 (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
EP17931576.7A EP3712952A4 (en) 2017-11-13 2017-11-13 SEMICONDUCTOR COMPONENT WITH WIDE GAP
US16/763,542 US11264494B2 (en) 2017-11-13 2017-11-13 Wide-gap semiconductor device
JP2018541226A JP6530567B1 (ja) 2017-11-13 2017-11-13 ワイドギャップ半導体装置
PCT/JP2017/040676 WO2019092871A1 (ja) 2017-11-13 2017-11-13 ワイドギャップ半導体装置
CN201780096406.6A CN111373546B (zh) 2017-11-13 2017-11-13 宽带隙半导体装置
TW107140061A TWI685977B (zh) 2017-11-13 2018-11-12 寬帶隙半導體裝置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2017/040676 WO2019092871A1 (ja) 2017-11-13 2017-11-13 ワイドギャップ半導体装置

Publications (1)

Publication Number Publication Date
WO2019092871A1 true WO2019092871A1 (ja) 2019-05-16

Family

ID=66438782

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2017/040676 WO2019092871A1 (ja) 2017-11-13 2017-11-13 ワイドギャップ半導体装置

Country Status (6)

Country Link
US (1) US11264494B2 (ja)
EP (1) EP3712952A4 (ja)
JP (1) JP6530567B1 (ja)
CN (1) CN111373546B (ja)
TW (1) TWI685977B (ja)
WO (1) WO2019092871A1 (ja)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003318413A (ja) * 2002-02-19 2003-11-07 Nissan Motor Co Ltd 高耐圧炭化珪素ダイオードおよびその製造方法
WO2012001837A1 (ja) 2010-06-30 2012-01-05 三菱電機株式会社 電力用半導体装置
JP2013120784A (ja) * 2011-12-06 2013-06-17 Toyota Motor Corp 半導体装置
JP2015056543A (ja) 2013-09-12 2015-03-23 住友電気工業株式会社 炭化珪素半導体装置
JP2016058498A (ja) * 2014-09-08 2016-04-21 富士電機株式会社 半導体装置および半導体装置の製造方法
JP2016149554A (ja) * 2015-02-11 2016-08-18 インフィネオン テクノロジーズ オーストリア アクチエンゲゼルシャフト ショットキー接触部を有する半導体デバイスを製造するための方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001085705A (ja) * 1999-09-16 2001-03-30 Fuji Electric Co Ltd ショットキーバリアダイオードの製造方法
US7183575B2 (en) * 2002-02-19 2007-02-27 Nissan Motor Co., Ltd. High reverse voltage silicon carbide diode and method of manufacturing the same high reverse voltage silicon carbide diode
US9184286B2 (en) * 2011-02-02 2015-11-10 Rohm Co., Ltd. Semiconductor device having a breakdown voltage holding region
US9236458B2 (en) * 2013-07-11 2016-01-12 Infineon Technologies Ag Bipolar transistor and a method for manufacturing a bipolar transistor
JP6314867B2 (ja) 2015-02-10 2018-04-25 トヨタ自動車株式会社 トランスミッションの動作試験方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003318413A (ja) * 2002-02-19 2003-11-07 Nissan Motor Co Ltd 高耐圧炭化珪素ダイオードおよびその製造方法
WO2012001837A1 (ja) 2010-06-30 2012-01-05 三菱電機株式会社 電力用半導体装置
JP2013120784A (ja) * 2011-12-06 2013-06-17 Toyota Motor Corp 半導体装置
JP2015056543A (ja) 2013-09-12 2015-03-23 住友電気工業株式会社 炭化珪素半導体装置
JP2016058498A (ja) * 2014-09-08 2016-04-21 富士電機株式会社 半導体装置および半導体装置の製造方法
JP2016149554A (ja) * 2015-02-11 2016-08-18 インフィネオン テクノロジーズ オーストリア アクチエンゲゼルシャフト ショットキー接触部を有する半導体デバイスを製造するための方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP3712952A4

Also Published As

Publication number Publication date
US11264494B2 (en) 2022-03-01
JPWO2019092871A1 (ja) 2019-11-14
CN111373546A (zh) 2020-07-03
EP3712952A1 (en) 2020-09-23
JP6530567B1 (ja) 2019-06-12
TWI685977B (zh) 2020-02-21
EP3712952A4 (en) 2021-06-23
US20200279946A1 (en) 2020-09-03
TW201919245A (zh) 2019-05-16
CN111373546B (zh) 2023-12-29

Similar Documents

Publication Publication Date Title
JP4539684B2 (ja) 炭化珪素半導体装置およびその製造方法
JP4645034B2 (ja) Iii族窒化物半導体を有する半導体素子
US8901568B2 (en) Silicon carbide insulating gate type semiconductor device and fabrication method thereof
US6639278B2 (en) Semiconductor device
TWI523236B (zh) Silicon carbide semiconductor device
JP6299102B2 (ja) 炭化珪素半導体装置およびその製造方法
JP2017092368A (ja) 半導体装置および半導体装置の製造方法
US8476733B2 (en) Semiconductor element and manufacturing method therefor
TW201635560A (zh) 半導體裝置及其製造方法
JP6197957B2 (ja) 半導体装置及び半導体装置の製造方法
US8779439B2 (en) Silicon carbide Schottky-barrier diode device and method for manufacturing the same
US9704957B2 (en) Silicon carbide semiconductor device and method of manufacturing the same
US10177219B2 (en) Semiconductor device and method of manufacturing semiconductor device
JP2009212529A (ja) Iii族窒化物半導体を有する半導体素子
JP6530567B1 (ja) ワイドギャップ半導体装置
WO2019116481A1 (ja) ワイドギャップ半導体装置
WO2019163075A1 (ja) 半導体装置

Legal Events

Date Code Title Description
ENP Entry into the national phase

Ref document number: 2018541226

Country of ref document: JP

Kind code of ref document: A

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 17931576

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

ENP Entry into the national phase

Ref document number: 2017931576

Country of ref document: EP

Effective date: 20200615