WO2018185812A1 - 電力変換装置 - Google Patents
電力変換装置 Download PDFInfo
- Publication number
- WO2018185812A1 WO2018185812A1 PCT/JP2017/013954 JP2017013954W WO2018185812A1 WO 2018185812 A1 WO2018185812 A1 WO 2018185812A1 JP 2017013954 W JP2017013954 W JP 2017013954W WO 2018185812 A1 WO2018185812 A1 WO 2018185812A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- voltage
- power
- signal
- frequency
- mode
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02J—CIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
- H02J9/00—Circuit arrangements for emergency or stand-by power supply, e.g. for emergency lighting
- H02J9/04—Circuit arrangements for emergency or stand-by power supply, e.g. for emergency lighting in which the distribution system is disconnected from the normal source and connected to a standby source
- H02J9/06—Circuit arrangements for emergency or stand-by power supply, e.g. for emergency lighting in which the distribution system is disconnected from the normal source and connected to a standby source with automatic change-over, e.g. UPS systems
- H02J9/062—Circuit arrangements for emergency or stand-by power supply, e.g. for emergency lighting in which the distribution system is disconnected from the normal source and connected to a standby source with automatic change-over, e.g. UPS systems for AC powered loads
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02J—CIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
- H02J9/00—Circuit arrangements for emergency or stand-by power supply, e.g. for emergency lighting
- H02J9/04—Circuit arrangements for emergency or stand-by power supply, e.g. for emergency lighting in which the distribution system is disconnected from the normal source and connected to a standby source
- H02J9/06—Circuit arrangements for emergency or stand-by power supply, e.g. for emergency lighting in which the distribution system is disconnected from the normal source and connected to a standby source with automatic change-over, e.g. UPS systems
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M5/00—Conversion of ac power input into ac power output, e.g. for change of voltage, for change of frequency, for change of number of phases
- H02M5/40—Conversion of ac power input into ac power output, e.g. for change of voltage, for change of frequency, for change of number of phases with intermediate conversion into dc
- H02M5/42—Conversion of ac power input into ac power output, e.g. for change of voltage, for change of frequency, for change of number of phases with intermediate conversion into dc by static converters
- H02M5/44—Conversion of ac power input into ac power output, e.g. for change of voltage, for change of frequency, for change of number of phases with intermediate conversion into dc by static converters using discharge tubes or semiconductor devices to convert the intermediate dc into ac
- H02M5/453—Conversion of ac power input into ac power output, e.g. for change of voltage, for change of frequency, for change of number of phases with intermediate conversion into dc by static converters using discharge tubes or semiconductor devices to convert the intermediate dc into ac using devices of a triode or transistor type requiring continuous application of a control signal
- H02M5/458—Conversion of ac power input into ac power output, e.g. for change of voltage, for change of frequency, for change of number of phases with intermediate conversion into dc by static converters using discharge tubes or semiconductor devices to convert the intermediate dc into ac using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
- H02M5/4585—Conversion of ac power input into ac power output, e.g. for change of voltage, for change of frequency, for change of number of phases with intermediate conversion into dc by static converters using discharge tubes or semiconductor devices to convert the intermediate dc into ac using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only having a rectifier with controlled elements
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M7/00—Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
- H02M7/42—Conversion of dc power input into ac power output without possibility of reversal
- H02M7/44—Conversion of dc power input into ac power output without possibility of reversal by static converters
- H02M7/48—Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
- H02M7/53—Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
- H02M7/537—Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters
- H02M7/5387—Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters in a bridge configuration
- H02M7/53871—Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters in a bridge configuration with automatic control of output voltage or current
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M7/00—Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
- H02M7/42—Conversion of dc power input into ac power output without possibility of reversal
- H02M7/44—Conversion of dc power input into ac power output without possibility of reversal by static converters
- H02M7/48—Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
- H02M7/53—Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
- H02M7/537—Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters
- H02M7/539—Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters with automatic control of output wave form or frequency
- H02M7/5395—Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters with automatic control of output wave form or frequency by pulse-width modulation
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/0003—Details of control, feedback or regulation circuits
- H02M1/0009—Devices or circuits for detecting current in a converter
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/0048—Circuits or arrangements for reducing losses
- H02M1/0054—Transistor switching losses
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M7/00—Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
- H02M7/42—Conversion of dc power input into ac power output without possibility of reversal
- H02M7/44—Conversion of dc power input into ac power output without possibility of reversal by static converters
- H02M7/48—Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
- H02M7/483—Converters with outputs that each can have more than two voltages levels
- H02M7/487—Neutral point clamped inverters
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02B—CLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
- Y02B70/00—Technologies for an efficient end-user side electric power management and consumption
- Y02B70/10—Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes
Definitions
- the present invention relates to a power conversion device, and more particularly to a power conversion device including an inverse converter that converts DC power into AC power.
- Patent Document 1 Japanese Patent Laid-Open No. 2008-92734 includes a plurality of switching elements, an inverse converter that converts DC power into AC power of commercial frequency, and a frequency sufficiently higher than the commercial frequency. And a control device that generates a PWM (Pulse Width Modulation) signal whose pulse width is controlled based on the AC output voltage of the inverse converter. The plurality of switching elements are controlled based on the PWM signal.
- PWM Pulse Width Modulation
- the conventional power converter has a problem that a switching loss occurs each time the switching element is turned on and off, and the efficiency of the power converter is reduced.
- a main object of the present invention is to provide a highly efficient power converter.
- the power conversion device includes a plurality of first switching elements, an inverter that converts DC power into AC power having a commercial frequency and supplies the AC power to a load, and a first frequency higher than the commercial frequency. And a first mode for generating a first pulse signal sequence whose pulse width is controlled based on the AC output voltage of the inverter, and a second frequency between the commercial frequency and the first frequency. And a first control unit that executes a selected mode of a second mode that generates a second pulse signal sequence having a fixed pulse width.
- the plurality of first switching elements are controlled based on the first pulse signal train in the first mode, and controlled based on the second pulse signal train in the second mode.
- the first mode for generating the first pulse signal sequence having the first frequency and the pulse width being controlled, and the second frequency lower than the first frequency are provided.
- a mode selected from the second mode for generating the second pulse signal train having a fixed pulse width is provided. Therefore, when the load can be operated by the second pulse signal train, the switching loss generated in the plurality of switching elements can be reduced by selecting the second mode, and the efficiency of the power conversion device can be reduced. Can be increased.
- FIG. 3 is a circuit block diagram showing a configuration of a gate control circuit shown in FIG. 2.
- 4 is a time chart illustrating waveforms of a voltage command value, a triangular wave signal, and a gate signal shown in FIG. 3.
- FIG. 2 is a circuit block diagram showing a configuration of the inverter shown in FIG. 1 and its peripheral part. It is a circuit block diagram which shows the structure of the gate control circuit of the uninterruptible power supply by Embodiment 2 of this invention.
- FIG. 10 is a circuit block diagram illustrating a configuration of a gate control circuit of an uninterruptible power supply according to a modification of the third embodiment. It is a circuit block diagram which shows the principal part of the uninterruptible power supply by Embodiment 4 of this invention.
- FIG. 10 is a circuit block diagram showing a configuration of a gate control circuit shown in FIG. 9. 11 is a time chart illustrating waveforms of a voltage command value, a triangular wave signal, and a gate signal shown in FIG. 10.
- FIG. 10 is a circuit block diagram showing the configuration of the converter of the uninterruptible power supply explained in FIG.
- FIG. 9 It is a circuit block diagram which shows the principal part of the uninterruptible power supply by Embodiment 5 of this invention.
- FIG. 14 is a circuit block diagram showing a configuration of a gate control circuit included in the uninterruptible power supply shown in FIG. 13.
- FIG. 15 is a time chart illustrating waveforms of a voltage command value, a triangular wave signal, and a gate signal shown in FIG. 14.
- FIG. 1 is a circuit block diagram showing a configuration of an uninterruptible power supply 1 according to Embodiment 1 of the present invention.
- the uninterruptible power supply 1 converts the three-phase AC power from the commercial AC power source 21 into DC power, converts the DC power into three-phase AC power, and supplies it to the load 24.
- FIG. 1 for simplification of the drawing and description, only a portion of a circuit corresponding to one phase (for example, U phase) of three phases (U phase, V phase, W phase) is shown.
- the uninterruptible power supply 1 includes an AC input terminal T1, a bypass input terminal T2, a battery terminal T3, and an AC output terminal T4.
- the AC input terminal T ⁇ b> 1 receives AC power having a commercial frequency from the commercial AC power source 21.
- the bypass input terminal T ⁇ b> 2 receives commercial frequency AC power from the bypass AC power supply 22.
- the bypass AC power source 22 may be a commercial AC power source or a generator.
- the battery terminal T3 is connected to a battery (power storage device) 23.
- the battery 23 stores DC power.
- a capacitor may be connected instead of the battery 23.
- the AC output terminal T4 is connected to the load 24.
- the load 24 is driven by AC power.
- This uninterruptible power supply 1 further includes electromagnetic contactors 2, 8, 14, 16, current detectors 3, 11, capacitors 4, 9, 13, reactors 5, 12, converter 6, bidirectional chopper 7, inverter 10 , A semiconductor switch 15, an operation unit 17, and a control device 18.
- the electromagnetic contactor 2 and the reactor 5 are connected in series between the AC input terminal T1 and the input node of the converter 6.
- Capacitor 4 is connected to node N ⁇ b> 1 between electromagnetic contactor 2 and reactor 5.
- the magnetic contactor 2 is turned on when the uninterruptible power supply 1 is used, and is turned off, for example, during maintenance of the uninterruptible power supply 1.
- the instantaneous value of the AC input voltage Vi appearing at the node N1 is detected by the control device 18. Whether or not a power failure has occurred is determined based on the instantaneous value of the AC input voltage Vi.
- the current detector 3 detects the AC input current Ii flowing through the node N1, and gives a signal Iif indicating the detected value to the control device 18.
- Capacitor 4 and reactor 5 constitute a low-pass filter, allowing commercial frequency AC power to pass from commercial AC power supply 21 to converter 6, and switching frequency signals generated by converter 6 to pass to commercial AC power supply 21. To prevent.
- the converter 6 is controlled by the control device 18 and converts AC power into DC power and outputs it to the DC line L1 during normal times when AC power is supplied from the commercial AC power supply 21. In the event of a power failure when the supply of AC power from the commercial AC power supply 21 is stopped, the operation of the converter 6 is stopped. The output voltage of the converter 6 can be controlled to a desired value. Capacitor 4, reactor 5, and converter 6 constitute a forward converter.
- the capacitor 9 is connected to the DC line L1 and smoothes the voltage of the DC line L1.
- the instantaneous value of the DC voltage VDC appearing on the DC line L1 is detected by the control device 18.
- the DC line L1 is connected to the high voltage side node of the bidirectional chopper 7, and the low voltage side node of the bidirectional chopper 7 is connected to the battery terminal T3 via the electromagnetic contactor 8.
- the electromagnetic contactor 8 is turned on when the uninterruptible power supply 1 is used, and is turned off when the uninterruptible power supply 1 and the battery 23 are maintained, for example.
- the instantaneous value of the inter-terminal voltage VB of the battery 23 appearing at the battery terminal T3 is detected by the control device 18.
- the bidirectional chopper 7 is controlled by the control device 18 and stores the DC power generated by the converter 6 in the battery 23 in the normal time when the AC power is supplied from the commercial AC power supply 21. In the event of a power failure when the supply of power is stopped, the DC power of the battery 23 is supplied to the inverter 10 via the DC line L1.
- the bidirectional chopper 7 steps down the DC voltage VDC of the DC line L ⁇ b> 1 and applies it to the battery 23 when storing DC power in the battery 23. Further, when the direct current power of the battery 23 is supplied to the inverter 10, the bidirectional chopper 7 boosts the voltage VB between the terminals of the battery 23 and outputs it to the direct current line L1.
- the DC line L1 is connected to the input node of the inverter 10.
- the inverter 10 is controlled by the control device 18 and converts DC power supplied from the converter 6 or the bidirectional chopper 7 via the DC line L1 into AC power having a commercial frequency and outputs it. That is, the inverter 10 converts the DC power supplied from the converter 6 through the DC line L1 into AC power during normal times, and converts the DC power supplied from the battery 23 through the bidirectional chopper 7 into AC during a power failure. Convert to electricity.
- the output voltage of the inverter 10 can be controlled to a desired value.
- the output node 10a of the inverter 10 is connected to one terminal of the reactor 12, and the other terminal (node N2) of the reactor 12 is connected to the AC output terminal T4 via the electromagnetic contactor 14.
- Capacitor 13 is connected to node N2.
- the current detector 11 detects an instantaneous value of the output current Io of the inverter 10 and gives a signal Iof indicating the detected value to the control device 18.
- the instantaneous value of the AC output voltage Vo appearing at the node N2 is detected by the control device 18.
- Reactor 12 and capacitor 13 constitute a low-pass filter, which passes AC power of commercial frequency generated by inverter 10 to AC output terminal T4, and a signal of switching frequency generated by inverter 10 is supplied to AC output terminal T4. Prevent it from passing.
- Inverter 10, reactor 12, and capacitor 13 constitute an inverse converter.
- the electromagnetic contactor 14 is controlled by the control device 18 and is turned on in the inverter power supply mode in which the AC power generated by the inverter 10 is supplied to the load 24, and the bypass power supply that supplies the AC power from the bypass AC power supply 22 to the load 24. It is turned off in mode.
- the semiconductor switch 15 includes a thyristor and is connected between the bypass input terminal T2 and the AC output terminal T4.
- the magnetic contactor 16 is connected to the semiconductor switch 15 in parallel.
- the semiconductor switch 15 is controlled by the control device 18 and is normally turned off. When the inverter 10 breaks down, the semiconductor switch 15 is turned on instantaneously, and AC power from the bypass AC power supply 22 is supplied to the load 24. The semiconductor switch 15 is turned off after a predetermined time has elapsed since it was turned on.
- the electromagnetic contactor 16 is turned off in the inverter power supply mode in which the AC power generated by the inverter 10 is supplied to the load 24, and is turned on in the bypass power supply mode in which the AC power from the bypass AC power supply 22 is supplied to the load 24.
- the magnetic contactor 16 is turned on when the inverter 10 fails, and supplies AC power from the bypass AC power supply 22 to the load 24. That is, when the inverter 10 fails, the semiconductor switch 15 is instantaneously turned on for a predetermined time and the electromagnetic contactor 16 is turned on. This is to prevent the semiconductor switch 15 from being overheated and damaged.
- the operation unit 17 includes a plurality of buttons operated by the user of the uninterruptible power supply 1, an image display unit for displaying various information, and the like.
- the power of the uninterruptible power supply 1 can be turned on and off, or one of the bypass power supply mode and the inverter power supply mode can be selected. Yes.
- the control device 18 controls the entire uninterruptible power supply 1 based on a signal from the operation unit 17, an AC input voltage Vi, an AC input current Ii, a DC voltage VDC, a battery voltage VB, an AC output current Io, an AC output voltage Vo, and the like. To control. That is, control device 18 detects whether or not a power failure has occurred based on the detected value of AC input voltage Vi, and controls converter 6 and inverter 10 in synchronization with the phase of AC input voltage Vi.
- control device 18 controls converter 6 so that DC voltage VDC becomes desired target DC voltage VDCT during normal times when AC power is supplied from commercial AC power supply 21, and AC power from commercial AC power supply 21. When the power supply is stopped, the operation of the converter 6 is stopped.
- control device 18 controls the bidirectional chopper 7 so that the battery voltage VB becomes a desired target battery voltage VBT during normal times, and the DC voltage VDC becomes a desired target DC voltage VDCT during a power failure.
- the bidirectional chopper 7 is controlled.
- control device 18 determines whether or not the load current IL is smaller than the predetermined value Ic based on the output signal Iof of the current detector 11 (that is, whether or not the load 24 is a light load).
- the normal operation mode first mode
- the power saving operation mode second mode
- the control device 18 compares the level of the commercial frequency sine wave signal and the triangular wave signal having a frequency fH sufficiently higher than the commercial frequency, and based on the comparison result, A gate signal (first pulse signal train) for control is generated.
- the gate signal is a pulse signal train having a frequency corresponding to the frequency fH of the triangular wave signal.
- the pulse width of the gate signal is controlled so that the AC output voltage Vo becomes the reference voltage.
- the control device 18 When the power-saving operation mode is selected, the control device 18 generates a gate signal (second pulse signal sequence) having a frequency fL between the commercial frequency and the frequency fH.
- the gate signal In the power saving operation mode, the gate signal is a pulse signal sequence having a frequency fL and a fixed pulse width.
- FIG. 2 is a block diagram showing a configuration of a part related to the control of the inverter 10 in the control device shown in FIG.
- the control device 18 includes a reference voltage generation circuit 31, a voltage detector 32, subtracters 33 and 35, an output voltage control circuit 34, an output current control circuit 36, and a gate control circuit 37.
- the reference voltage generation circuit 31 generates a reference AC voltage Vr that is a sine wave signal having a commercial frequency.
- the phase of this reference AC voltage Vr is synchronized with the phase of the AC input voltage Vi of the corresponding phase (here, U phase) of the three phases (U phase, V phase, W phase).
- the voltage detector 32 detects an instantaneous value of the AC output voltage Vo at the node N2 (FIG. 1) and outputs a signal Vof indicating the detected value.
- the subtractor 33 obtains a deviation ⁇ Vo between the reference AC voltage Vr and the output signal Vof of the voltage detector 32.
- the output voltage control circuit 34 adds a value proportional to the deviation ⁇ Vo and an integral value of the deviation ⁇ Vo to generate a current command value Ior.
- the subtractor 35 obtains a deviation ⁇ Io between the current command value Ior and the signal Iof from the current detector 11.
- the output current control circuit 36 adds a value proportional to the deviation ⁇ Io and an integrated value of the deviation ⁇ Io to generate a voltage command value Vor.
- the voltage command value Vor is a sine wave signal having a commercial frequency.
- the gate control circuit 37 selects the normal operation mode or the power saving operation mode based on the output signal Iof of the current detector 11, and controls the inverter 10 of the corresponding phase (here, U phase) according to the selection result. Gate signals (pulse signal trains) Au and Bu are generated.
- FIG. 3 is a circuit block diagram showing the configuration of the gate control circuit 37.
- the gate control circuit 37 includes an oscillator 41, a triangular wave generator 42, a comparator 43, a pattern generator 44, a determiner 45, a switch 46, a buffer 47, and an inverter 48.
- the oscillator 41 outputs a clock signal having a frequency fH (for example, 20 KHz) sufficiently higher than a commercial frequency (for example, 60 Hz).
- the triangular wave generator 42 outputs a triangular wave signal Cu having the same frequency as the output clock signal of the oscillator.
- the comparator 43 compares the voltage command value Vor (commercial frequency sine wave signal) from the output current control circuit 36 (FIG. 2) with the triangular wave signal Cu from the triangular wave generator 42, and shows a comparison result.
- the signal train ⁇ 43 is output.
- the frequency of the pulse signal train ⁇ 43 has the same value as the frequency fH of the triangular wave signal Cu.
- the pulse width of the pulse signal train ⁇ 43 changes according to the level of the voltage command value Vor.
- the pulse signal train ⁇ 43 is a PWM signal.
- the pattern generator 44 outputs a pulse signal train ⁇ 44 having a frequency fL lower than the frequency fH of the triangular wave signal Cu.
- the waveform of the pulse signal train ⁇ 44 is the same as that of the pulse signal train ⁇ 43.
- the pulse width of the pulse signal train ⁇ 44 is fixed.
- the determiner 45 determines whether or not the load current IL is smaller than the predetermined value Ic based on the signal Iof from the current detector 11 (FIG. 1) (that is, whether or not the load 24 is a light load).
- the signal ⁇ 45 indicating the discrimination result is output.
- Signal ⁇ 45 is set to “L” level when load current IL is larger than predetermined value Ic, and is set to “H” level when load current IL is smaller than predetermined value Ic.
- Switch 46 receives pulse signal sequences ⁇ 43 and ⁇ 44.
- signal ⁇ 45 is at “L” level (normal operation mode)
- pulse signal sequence ⁇ 43 is applied to buffer 47 and inverter 48
- signal ⁇ 45 is at “H” level.
- the pulse signal train ⁇ 44 is supplied to the buffer 47 and the inverter 48.
- the buffer 47 supplies the pulse signal train ⁇ 43 or ⁇ 44 from the switch 46 to the inverter 10 as the gate signal Au.
- Inverter 48 inverts pulse signal string ⁇ 43 or ⁇ 44 from switch 46 to generate gate signal Bu and provide it to inverter 10.
- FIG. 4A, 4B, and 4C are time charts showing waveforms of the voltage command value Vor, the triangular wave signal Cu, and the gate signals Au and Bu in the normal operation mode.
- the voltage command value Vor is a sine wave signal having a commercial frequency.
- the frequency of the triangular wave signal Cu is higher than the frequency (commercial frequency) of the voltage command value Vor.
- the peak value on the positive side of the triangular wave signal Cu is higher than the peak value on the positive side of the voltage command value Vor.
- the negative peak value of the triangular wave signal Cu is lower than the negative peak value of the voltage command value Vor.
- the gate signal Au becomes the “L” level, and the level of the triangular wave signal Cu becomes the voltage command value Vor. If lower than that, the gate signal Au becomes “H” level.
- the gate signal Au is a positive pulse signal train.
- the gate signal Bu is an inverted signal of the gate signal Au.
- Each of the gate signals Au and Bu is a PWM signal.
- the waveforms of the gate signals Au and Bu in the power saving operation mode are the same as the waveforms of the gate signals Au and Bu in the normal operation mode.
- the frequency fL of the gate signals Au and Bu in the power saving operation mode is lower than the frequency fH of the gate signals Au and Bu in the normal operation mode.
- the pulse widths of the gate signals Au and Bu are controlled, whereas in the power saving operation mode, the pulse widths of the gate signals Au and Bu are fixed.
- FIG. 5 is a circuit block diagram showing the configuration of the inverter 10 shown in FIG. 1 and its peripheral part.
- a positive DC line L ⁇ b> 1 and a negative DC line L ⁇ b> 2 are connected between the converter 6 and the inverter 10.
- the capacitor 9 is connected between the DC lines L1 and L2.
- the inverter 10 includes IGBTs (insulated gate bipolar transistors) Q1-Q4 and diodes D1-D4.
- the IGBT constitutes a switching element.
- the collectors of IGBTs Q1 and Q2 are both connected to DC line L1, and their emitters are connected to output nodes 10a and 10b, respectively.
- IGBTs Q3 and Q4 are connected to output nodes 10a and 10b, respectively, and their emitters are both connected to DC line L2.
- the gates of IGBTs Q1 and Q4 both receive a gate signal Au, and the gates of IGBTs Q2 and Q3 both receive a gate signal Bu.
- Diodes D1-D4 are connected in antiparallel to IGBTs Q1-Q4, respectively.
- Output node 10a of inverter 10 is connected to node N2 via reactor 12 (FIG. 1), and output node 10b is connected to neutral point NP.
- Capacitor 13 is connected between node N2 and neutral point NP.
- the IGBTs Q1 and Q4 are turned on and the IGBTs Q2 and Q3 are turned off.
- the positive terminal (DC line L1) of the capacitor 9 is connected to the output node 10a via the IGBT Q1
- the output node 10b is connected to the negative terminal (DC line L2) of the capacitor 9 via the IGBT Q4.
- the terminal voltage of the capacitor 9 is output between the output nodes 10a and 10b. That is, a positive DC voltage is output between the output nodes 10a and 10b.
- the IGBTs Q2 and Q3 are turned on and the IGBTs Q1 and Q4 are turned off.
- the positive terminal (DC line L1) of the capacitor 9 is connected to the output node 10b via the IGBT Q2
- the output node 10a is connected to the negative terminal (DC line L2) of the capacitor 9 via the IGBT Q3.
- the terminal voltage of the capacitor 9 is output between the output nodes 10b and 10a. That is, a negative DC voltage is output between the output nodes 10a and 10b.
- the frequencies of the gate signals Au and Bu are lowered, and the switching frequencies of the IGBTs Q1 to Q4 are lowered.
- the switching frequency of the IGBTs Q1 to Q4 is lowered, the switching loss generated in the IGBTs Q1 to Q4 is reduced, and the efficiency of the uninterruptible power supply 1 is increased.
- the switching frequency of the IGBTs Q1 to Q4 is lowered, when the load current IL is large, the voltage fluctuation rate of the AC output voltage Vo increases and the waveform of the AC output voltage Vo deteriorates.
- the voltage fluctuation rate of the AC voltage is represented, for example, by a fluctuation range of the AC voltage when the rated voltage is used as a reference (100%).
- the voltage fluctuation rate of the AC input voltage Vi supplied from the commercial AC power supply 21 (FIG. 1) is ⁇ 10% based on the rated voltage.
- the frequency of the triangular wave signal Cu is fixed to a frequency fH (for example, 20 KHz) sufficiently higher than the commercial frequency (for example, 60 Hz), and the voltage fluctuation rate is suppressed to a small value ( ⁇ 2%). .
- fH for example, 20 KHz
- the commercial frequency for example, 60 Hz
- ⁇ 2% a small value
- the load current IL is small, even if the switching frequency of the IGBTs Q1 to Q4 is lowered, the change in the voltage fluctuation rate of the AC output voltage Vo is small, and the degree of deterioration of the waveform of the AC output voltage Vo is small. Further, if the switching frequency of IGBTs Q1 to Q4 is lowered, the switching loss generated in IGBTs Q1 to Q4 can be reduced, and the efficiency of uninterruptible power supply 1 can be increased. Furthermore, when the load current IL is small, the amount of change per unit time of the load current IL is also small, so there is no need to perform PWM control.
- the normal operation mode in which the inverter 10 is controlled by the gate signals Au and Bu having a relatively high frequency fH and the pulse width being controlled, and the relatively low frequency fL (for example, 15 KHz).
- a power saving operation mode in which the inverter 10 is controlled by gate signals Au and Bu with fixed pulse widths to reduce switching loss.
- the load current IL is larger than the predetermined value Ic, the normal operation mode is selected, and when the load current IL is smaller than the predetermined value Ic, the power saving operation mode is selected.
- the frequency fL is set to a value such that the voltage fluctuation rate of the AC output voltage Vo when the load current IL is smaller than the predetermined value Ic is equal to or less than the voltage fluctuation rate of the AC input voltage Vi from the commercial AC power supply 21.
- the operation unit 17 is operated by the user of the uninterruptible power supply 1 and the inverter power supply mode is selected.
- the inverter power supply mode is selected in the normal time when AC power is supplied from the commercial AC power supply 21
- the semiconductor switch 15 and the electromagnetic contactor 16 are turned off, and the electromagnetic contactors 2, 8, and 14 are turned on.
- AC power supplied from the commercial AC power supply 21 is converted into DC power by the converter 6.
- the DC power generated by the converter 6 is stored in the battery 23 by the bidirectional chopper 7 and supplied to the inverter 10.
- the reference voltage generation circuit 31 generates a sinusoidal reference AC voltage Vr, and the voltage detector 32 generates a signal Vof indicating the detected value of the AC output voltage Vo.
- a deviation ⁇ Vo between the reference AC voltage Vr and the signal Vof is generated by the subtractor 33, and a current command value Ior is generated by the output voltage control circuit 34 based on the deviation ⁇ Vo.
- a deviation ⁇ Io between the current command value Ior and the signal Iof from the current detector 11 (FIG. 1) is generated by the subtractor 35, and a voltage command value Vor is generated by the output current control circuit 36 based on the deviation ⁇ Io.
- the oscillator 41 and the triangular wave generator 42 generate a triangular wave signal Cu having a relatively high frequency fH.
- the voltage command value Vor and the triangular wave signal Cu are compared by the comparator 43, and a pulse signal train ⁇ 43 is generated.
- a pulse signal train ⁇ 44 is generated. Pulse signal train ⁇ 43 or pulse signal train ⁇ 44 is selected by switch 46 and applied to buffer 47 and inverter 48, and gate signals Au and Bu are generated by buffer 47 and inverter 48.
- the determination unit 45 determines whether the load current IL is larger than the predetermined value Ic based on the output signal Iof of the current detector 11. The When the load current IL is larger than the predetermined value Ic, the output signal ⁇ 45 of the determiner 45 is set to the “L” level, and the pulse signal sequence ⁇ 43 generated by the comparator 43 is passed through the switch 46 to the buffer 47 and the inverter 48. The normal operation mode is executed.
- each of the IGBTs Q1 to Q4 is turned on and off at a relatively high frequency fH, so that a high-quality AC output voltage Vo with a small voltage fluctuation rate can be generated.
- the switching loss generated in the IGBTs Q1 to Q4 becomes large, and the efficiency is lowered.
- the output signal ⁇ 45 of the determiner 45 is set to “H” level, and the pulse signal sequence ⁇ 44 generated by the pattern generator 44 is buffered 47 via the switch 46. And it is given to the inverter 48 and the power saving operation mode is executed.
- each of the IGBTs Q1 to Q4 is turned on and off at a relatively low frequency fL, and PWM control is not performed.
- the load 24 is a light load
- the voltage fluctuation rate of the AC output voltage Vo is It is kept within the allowable range.
- the switching frequency is reduced, the switching loss generated in the IGBTs Q1 to Q4 is reduced and the efficiency is increased.
- the semiconductor switch 15 (FIG. 1) is turned on instantaneously, the electromagnetic contactor 14 is turned off, and the electromagnetic contactor 16 is turned on. Thereby, AC power from the bypass AC power supply 22 is supplied to the load 24 via the semiconductor switch 15 and the electromagnetic contactor 16, and the operation of the load 24 is continued.
- the semiconductor switch 15 is turned off after a certain time, and the semiconductor switch 15 is prevented from being overheated and damaged.
- the inverter 10 when the load current IL is larger than the predetermined value Ic, the inverter 10 is controlled by the gate signals Au and Bu having a relatively high frequency fH and the pulse width being controlled.
- the inverter 10 is controlled by the gate signals Au and Bu having a relatively low frequency fL and a fixed pulse width. Therefore, when load current IL is smaller than predetermined value Ic, the switching loss generated in IGBTs Q1 to Q4 of inverter 10 can be reduced, and the efficiency of uninterruptible power supply 1 can be increased.
- FIG. 6 is a circuit block diagram showing the configuration of the gate control circuit 50 of the uninterruptible power supply according to Embodiment 2 of the present invention, and is compared with FIG. In FIG. 6, the gate control circuit 50 is obtained by replacing the determiner 45 (FIG. 3) of the gate control circuit 37 with a determiner 51.
- the determiner 51 determines whether or not the load current IL is constant based on the output signal Iof of the current detector 11, and outputs a signal ⁇ 51 indicating the determination result. For example, when the change amount ⁇ IL per unit time of the load current IL is larger than a predetermined value ILc, the determiner 51 determines that the load current IL is not constant, sets the signal ⁇ 51 to the “L” level, and the change amount ⁇ IL is When it is smaller than predetermined value ILc, it is determined that load current IL is constant, and signal ⁇ 51 is set to “H” level.
- the inverter 10 when the load current IL is not constant, the inverter 10 is controlled by the gate signals Au and Bu having a relatively high frequency fH and the pulse width being controlled, and the load current IL is constant. In this case, the inverter 10 is controlled by gate signals Au and Bu having a relatively low frequency fL and a fixed pulse width. Therefore, when the load current IL is constant, the switching loss generated in the IGBTs Q1 to Q4 of the inverter 10 can be reduced, and the efficiency of the uninterruptible power supply 1 can be increased.
- FIG. 7 is a circuit block diagram showing a configuration of gate control circuit 55 of the uninterruptible power supply according to Embodiment 3 of the present invention, and is a diagram compared with FIG. In FIG. 7, the gate control circuit 55 is obtained by removing the determination unit 45 (FIG. 3) from the gate control circuit 37. The switch 46 is controlled by a signal SE from the operation unit 17 (FIG. 1).
- the user of the uninterruptible power supply knows in advance that the load 24 is not light, and wants to select the normal operation mode, the user operates the operation unit 17 to set the signal SE to the “L” level.
- the user of the uninterruptible power supply knows in advance that the load 24 is a light load and wants to select the power saving operation mode, the user operates the operation unit 17 to set the signal SE to the “H” level.
- the third embodiment it is possible to select a desired mode from the normal operation mode and the power saving operation mode by operating the operation unit 17. Therefore, when it is known in advance that the load 24 is a light load or the load current IL is constant, the switching loss generated in the IGBTs Q1 to Q4 of the inverter 10 is selected by selecting the power saving operation mode. Can be reduced, and the efficiency of the uninterruptible power supply 1 can be increased.
- FIG. 8 is a circuit block diagram showing the configuration of the gate control circuit 56 of the uninterruptible power supply device according to the modification of the third embodiment, and is a diagram compared with FIG. In FIG. 8, the gate control circuit 56 is obtained by adding a determination unit 45 (FIG. 3) and an OR gate 57 to the gate control circuit 55.
- the OR gate 57 outputs a logical sum signal ⁇ 57 of the output signal ⁇ 45 of the determiner 45 and the signal SE from the operation unit 17 (FIG. 1).
- the user of the uninterruptible power supply When the user of the uninterruptible power supply knows in advance that the load 24 is a light load or the load current IL is constant, and wants to select the power saving operation mode, the user of the uninterruptible power supply operates the operation unit 17.
- the signal SE is set to the “H” level.
- the user of the uninterruptible power supply does not know beforehand whether the load 24 is a light load or whether the load current IL is constant, the user operates the operation unit 17 to output the signal SE. To “L” level.
- the signal ⁇ 57 is set to the “H” level regardless of the output signal ⁇ 45 of the determiner 45, and the power saving operation mode is executed.
- the signal SE is set to the “L” level, the output signal ⁇ 45 of the determiner 45 becomes the signal ⁇ 57.
- the same effect as in the third embodiment can be obtained, and when it is not known in advance whether the load 24 is a light load or not, the signal SE is set to the “L” level to thereby determine the determiner 45.
- the power saving operation mode or the normal operation mode can be executed based on the determination result.
- a determiner 51 (FIG. 6) may be provided instead of the determiner 45. Further, two determiners 45 and 51 may be provided, and the switch 46 may be controlled by a logical sum signal of the output signals of the two determiners 45 and 51 and the signal SE.
- FIG. 9 is a circuit block diagram showing a configuration of a portion related to control of converter 6 in control device 60 included in the uninterruptible power supply according to Embodiment 4 of the present invention.
- the configuration of the part related to the control of the inverter 10 in the control device 60 is as shown in the first embodiment.
- the control device 60 includes a reference voltage generation circuit 61, a voltage detector 62, subtractors 63 and 65, an output voltage control circuit 64, an output current control circuit 66, and a gate control circuit 67.
- the reference voltage generation circuit 61 sets the reference DC voltage VDCr to the rated voltage of the DC voltage VDC when the output signal ⁇ 45 of the determiner 45 (FIG. 3) is at “L” level (normal operation mode). Reference voltage generating circuit 61 corrects reference DC voltage VDCr in accordance with deviation ⁇ Vo from subtractor 33 (FIG. 2) when signal ⁇ 45 is at “H” level (power saving operation mode). At this time, the reference voltage generation circuit 61 increases the reference DC voltage VDCr in proportion to the deviation ⁇ Vo, for example.
- the voltage detector 62 detects the DC voltage VDC between the DC lines L1 and L2, and outputs a signal VDCf indicating the detected value.
- the subtracter 63 obtains a deviation ⁇ VDC between the reference DC voltage VDCr and the output signal VDCf of the voltage detector 62.
- the output voltage control circuit 64 adds a value proportional to the deviation ⁇ VDC and an integral value of the deviation ⁇ VDC to generate a current command value Iir.
- the subtractor 65 obtains a deviation ⁇ Ii between the current command value Iir and the signal Iif from the current detector 3 (FIG. 1).
- the output current control circuit 66 adds a value proportional to the deviation ⁇ Ii and an integral value of the deviation ⁇ Ii to generate a voltage command value Vir.
- the voltage command value Vir is a commercial frequency sine wave signal.
- the gate control circuit 67 Based on the voltage command value Vir, the gate control circuit 67 generates gate signals (pulse signal trains) Eu and Fu for controlling the converter 6 of the corresponding phase (here, U phase).
- FIG. 10 is a circuit block diagram showing the configuration of the gate control circuit 70.
- the gate control circuit 70 includes an oscillator 71, a triangular wave generator 72, a comparator 73, a buffer 74, and an inverter 75.
- the oscillator 71 outputs a clock signal having a frequency fH (for example, 20 KHz) sufficiently higher than a commercial frequency (for example, 60 Hz).
- the triangular wave generator 72 outputs a triangular wave signal ⁇ 72 having the same frequency as the output clock signal of the oscillator.
- the comparator 73 compares the voltage command value Vir (commercial frequency sine wave signal) from the output current control circuit 66 (FIG. 2) with the triangular wave signal Cu from the triangular wave generator 42, and shows a comparison result.
- a signal string ⁇ 73 is output.
- the frequency of the pulse signal train ⁇ 73 has the same value as the frequency fH of the triangular wave signal ⁇ 72.
- the pulse width of the pulse signal train ⁇ 73 changes according to the level of the voltage command value Vir.
- the pulse signal train ⁇ 73 is a PWM signal.
- the buffer 74 gives the pulse signal string ⁇ 73 to the converter 6 as the gate signal Eu.
- Inverter 75 inverts pulse signal train ⁇ 73 to generate gate signal Fu and provide it to converter 6.
- 11A, 11B, and 11C are time charts showing waveforms of the voltage command value Vir, the triangular wave signal ⁇ 72, and the gate signals Eu and Fu shown in FIG.
- the voltage command value Vir is a sine wave signal having a commercial frequency.
- the frequency of the triangular wave signal ⁇ 72 is higher than the frequency (commercial frequency) of the voltage command value Vir.
- the peak value on the positive side of the triangular wave signal ⁇ 72 is higher than the peak value on the positive side of the voltage command value Vir.
- the peak value on the negative side of the triangular wave signal ⁇ 72 is lower than the peak value on the negative side of the voltage command value Vir.
- the pulse width of the gate signal Eu increases as the voltage command value Vir increases.
- the pulse width of the gate signal Eu decreases as the voltage command value Vir decreases.
- the gate signal Fu is an inverted signal of the gate signal Eu.
- Each of the gate signals Eu and Fu is a PWM signal.
- the waveforms of the gate signals Eu and Fu in the power saving operation mode are the same as the waveforms of the gate signals Eu and Fu in the normal operation mode.
- FIG. 12 is a circuit block diagram showing the configuration of converter 6 shown in FIG. 1 and its peripheral part.
- a positive DC line L ⁇ b> 1 and a negative DC line L ⁇ b> 2 are connected between the converter 6 and the inverter 10.
- the capacitor 9 is connected between the DC lines L1 and L2.
- Converter 6 includes IGBTs Q11 to Q14 and diodes D11 to D14.
- the IGBT constitutes a switching element.
- the collectors of IGBTs Q11 and Q12 are both connected to DC line L1, and their emitters are connected to input nodes 6a and 6b, respectively.
- the collectors of IGBTs Q13 and Q14 are connected to input nodes 6a and 6b, respectively, and their emitters are both connected to DC line L2.
- the gates of IGBTs Q11 and Q14 both receive a gate signal Eu, and the gates of IGBTs Q12 and Q13 both receive a gate signal Fu.
- Diodes D11 to D14 are connected in antiparallel to IGBTs Q11 to Q14, respectively.
- the input node 6a of the converter 6 is connected to the node N1 via the reactor 5 (FIG. 1), and the input node 6b is connected to the neutral point NP.
- Capacitor 4 is connected between node N1 and neutral point NP.
- the IGBTs Q11 and Q14 are turned on and the IGBTs Q12 and Q13 are turned off.
- the input node 6a is connected to the positive terminal (DC line L1) of the capacitor 9 via the IGBT Q11, and the negative terminal (DC line L2) of the capacitor 9 is connected to the input node 6b via the IGBT Q14.
- a positive DC voltage is output between the terminals of the capacitor 9.
- 11A, 11B, and 11C show the voltage command value Vir corresponding to the U phase and the waveforms of the signals ⁇ 72, Eu, and Fu, the voltages corresponding to the V phase and the W phase, respectively. The same applies to the command value and the signal waveform. However, the voltage command values and the signal phases corresponding to the U phase, the V phase, and the W phase are shifted by 120 degrees.
- reference voltage generation circuit 61 sets reference DC voltage VDCr to the rated voltage value, and DC lines L1, L2
- the converter 6 is PWM-controlled so that the DC voltage VDC therebetween becomes the reference DC voltage VDCr.
- the inverter 10 is PWM-controlled so that the AC output voltage Vo becomes the reference AC voltage Vr (FIG. 2).
- the reference DC voltage VDCr is corrected according to the AC output voltage deviation ⁇ Vo. Therefore, the AC output voltage Vo Can be maintained at the rated voltage.
- FIG. 13 is a circuit block diagram showing a main part of an uninterruptible power supply according to Embodiment 5 of the present invention, and is a diagram compared with FIG. In FIG. 13, this uninterruptible power supply is different from uninterruptible power supply 1 of the first embodiment in that converter 6, bidirectional chopper 7 and inverter 10 are different from converter 80, bidirectional chopper 81 and inverter 82, respectively. It is a point that has been replaced.
- DC lines L1 to L3 are connected between the converter 80 and the inverter 82.
- DC line L3 is connected to neutral point NP and is set to a neutral point voltage (for example, 0 V).
- Capacitor 9 (FIG. 1) includes two capacitors 9a and 9b. The capacitor 9a is connected between the DC lines L1 and L3. The capacitor 9b is connected between the DC lines L3 and L2.
- Converter 80 converts AC power from commercial AC power supply 21 to DC power and supplies it to DC lines L1 to L3 during normal times when AC power is supplied from commercial AC power supply 21. At this time, the converter 80 sets the capacitors 9a and 9b so that the DC voltage VDCa between the DC lines L1 and L3 becomes the target DC voltage VDCT and the DC voltage VDCb between the DC lines L3 and L2 becomes the target DC voltage VDCT. Charge each one.
- the voltages of the DC lines L1, L2, and L3 are set to a positive DC voltage, a negative DC voltage, and a neutral point voltage, respectively. In the event of a power failure when the supply of AC power from the commercial AC power supply 21 is stopped, the operation of the converter 80 is stopped.
- the bidirectional chopper 81 normally stores the DC power generated by the converter 80 in the battery 23 (FIG. 1). At this time, the bidirectional chopper 81 charges the battery 23 so that the voltage VB between the terminals of the battery 23 becomes the target battery voltage VBT.
- the bidirectional chopper 81 supplies the DC power of the battery 23 to the inverter 82 at the time of a power failure. At this time, the bidirectional chopper 81 charges each of the capacitors 9a and 9b so that each of the inter-terminal voltages VDCa and VDCb of the capacitors 9a and 9b becomes the target DC voltage VDCT.
- Inverter 82 normally converts the DC power generated by converter 80 into AC power of commercial frequency and supplies it to load 24 (FIG. 1). At this time, the inverter 82 generates the commercial frequency AC output voltage Vo based on the positive DC voltage, the negative DC voltage, and the neutral point voltage supplied from the DC lines L1 to L3.
- Inverter 82 includes IGBTs Q21 to Q24 and diodes D21 to D24.
- IGBT Q21 has a collector connected to DC line L1, and an emitter connected to output node 82a.
- IGBT Q22 has a collector connected to output node 82a and an emitter connected to DC line L2.
- the collectors of IGBTs Q23 and Q24 are connected to each other, and their emitters are connected to output node 82a and DC line L3, respectively.
- Diodes D21 to D24 are connected in antiparallel to IGBTs Q21 to Q24, respectively.
- Output node 82a is connected to node N2 through reactor 12.
- FIG. 14 is a circuit block diagram showing the configuration of the gate control circuit 90 that controls the inverter 82, and is a diagram to be compared with FIG.
- a gate control circuit 90 includes an oscillator 91, triangular wave generators 92 and 93, comparators 94 and 95, a pattern generator 96, a determiner 45, switches 97 and 98, buffers 99 and 100, and inverters 101 and 102. including.
- the oscillator 91 outputs a clock signal having a frequency fH (for example, 20 KHz) sufficiently higher than a commercial frequency (for example, 60 Hz).
- Triangular wave generators 92 and 93 output triangular wave signals Cua and Cub having the same frequency as the output clock signal of the oscillator, respectively.
- the comparator 94 compares the voltage command value Vor (commercial frequency sine wave signal) from the output current control circuit 36 (FIG. 2) with the triangular wave signal Cua from the triangular wave generator 92, and shows a pulse indicating the comparison result.
- a signal string ⁇ 94 is output.
- the frequency of the pulse signal train ⁇ 94 becomes a frequency corresponding to the frequency fH of the triangular wave signal Cua.
- the pulse width of pulse signal train ⁇ 94 changes according to the level of voltage command value Vor.
- the pulse signal train ⁇ 94 is a PWM signal.
- the comparator 95 compares the voltage command value Vor (commercial frequency sine wave signal) from the output current control circuit 36 (FIG. 2) with the triangular wave signal Cub from the triangular wave generator 93, and shows a pulse indicating the comparison result.
- a signal train ⁇ 95 is output.
- the frequency of the pulse signal train ⁇ 95 is a frequency corresponding to the frequency fH of the triangular wave signal Cub.
- the pulse width of the pulse signal train ⁇ 95 changes according to the level of the voltage command value Vor.
- the pulse signal train ⁇ 95 is a PWM signal.
- the pattern generator 96 outputs pulse signal trains ⁇ 96a and ⁇ 96b having a frequency fL lower than the frequency fH of the triangular wave signals Cua and Cub.
- the waveforms of the pulse signal trains ⁇ 96a and ⁇ 96b are the same as the waveforms of the pulse signal trains ⁇ 94 and ⁇ 95, respectively.
- the pulse widths of the pulse signal trains ⁇ 96a and ⁇ 96b are fixed.
- the determiner 45 determines whether or not the load current IL is smaller than the predetermined value Ic based on the signal Iof from the current detector 11 (FIG. 1) (that is, whether or not the load 24 is a light load).
- the signal ⁇ 45 indicating the discrimination result is output.
- Signal ⁇ 45 is set to “L” level when load current IL is larger than predetermined value Ic, and is set to “H” level when load current IL is smaller than predetermined value Ic.
- Switch 97 receives pulse signal trains ⁇ 94 and ⁇ 96a.
- signal ⁇ 45 is at “L” level (normal operation mode)
- pulse signal train ⁇ 94 is applied to buffer 99 and inverter 101
- signal ⁇ 45 is at “H” level.
- the pulse signal train ⁇ 96a is supplied to the buffer 99 and the inverter 101.
- Buffer 99 supplies pulse signal train ⁇ 94 or ⁇ 96a from switch 97 to inverter 82 as gate signal ⁇ 1.
- Inverter 101 inverts pulse signal train ⁇ 94 or ⁇ 96a from switch 97, generates gate signal ⁇ 4, and provides it to inverter 82.
- Switch 98 receives pulse signal trains ⁇ 95 and ⁇ 96b.
- signal ⁇ 45 is at “L” level (normal operation mode)
- pulse signal train ⁇ 95 is applied to buffer 100 and inverter 102
- signal ⁇ 45 is at “H” level.
- the pulse signal train ⁇ 96b is supplied to the buffer 100 and the inverter 102.
- Buffer 100 supplies pulse signal train ⁇ 95 or ⁇ 96b from switch 98 to inverter 82 as gate signal ⁇ 3.
- Inverter 102 inverts pulse signal train ⁇ 95 or ⁇ 96b from switch 98 to generate gate signal ⁇ 2 and provide it to inverter 82.
- FIGS. 15A to 15E are time charts showing waveforms of the voltage command value Vor, the triangular wave signals Cua and Cub, and the gate signals ⁇ 1 to ⁇ 4 in the normal operation mode.
- the voltage command value Vor is a sine wave signal having a commercial frequency.
- the minimum value of the triangular wave signal Cua is 0V, and the maximum value is higher than the positive peak value of the voltage command value Vor.
- the maximum value of the triangular wave signal Cub is 0 V, and the minimum value is lower than the negative peak value of the voltage command value Vor.
- the triangular wave signals Cua and Cub are in-phase signals, and the phases of the triangular wave signals Cua and Cub are synchronized with the phase of the voltage command value Vor.
- the frequencies of the triangular wave signals Cua and Cub are higher than the frequency (commercial frequency) of the voltage command value Vor.
- the gate signal ⁇ 1 becomes “L” level, and the level of the triangular wave signal Cua becomes the voltage command value Vor. If lower than that, the gate signal ⁇ 1 is at the “H” level.
- the gate signal ⁇ 1 is a positive pulse signal train.
- the pulse width of the gate signal ⁇ 1 increases as the voltage command value Vor increases.
- the gate signal ⁇ 1 is fixed at the “L” level.
- the gate signal ⁇ 4 is an inverted signal of the gate signal ⁇ 1.
- the gate signal ⁇ 2 becomes the “L” level, and the level of the triangular wave signal Cub becomes the voltage command value Vor. If higher than that, gate signal ⁇ 2 attains an “H” level.
- the gate signal ⁇ 2 is a positive pulse signal train.
- the gate signal ⁇ 2 In the period in which the voltage command value Vor is positive, the gate signal ⁇ 2 is fixed at the “L” level. In the period in which the voltage command value Vor is negative, the pulse width of the gate signal ⁇ 2 increases as the voltage command value Vor decreases. As shown in FIGS. 15C and 15D, the gate signal ⁇ 3 is an inverted signal of the gate signal ⁇ 2. Each of the gate signals ⁇ 1 to ⁇ 4 is a PWM signal.
- FIGS. 15A to 15E show the voltage command value Vor corresponding to the U phase and the waveforms of the signals Cua, Cub, ⁇ 1 to ⁇ 4, but the voltage command values corresponding to the V phase and the W phase, respectively.
- the voltage command values and the signal phases corresponding to the U phase, the V phase, and the W phase are shifted by 120 degrees.
- the waveforms of the gate signals ⁇ 1 to ⁇ 4 in the power saving operation mode are the same as the waveforms of the gate signals ⁇ 1 to ⁇ 4 in the normal operation mode.
- the frequency fL of the gate signals ⁇ 1 to ⁇ 4 in the power saving operation mode is lower than the frequency fH of the gate signals ⁇ 1 to ⁇ 4 in the normal operation mode.
- the pulse widths of the gate signals ⁇ 1 to ⁇ 4 in the normal operation mode are controlled, whereas the pulse widths of the gate signals ⁇ 1 to ⁇ 4 in the power saving operation mode are fixed.
- the frequencies of the triangular wave signals Cua and Cub are lowered, the frequencies of the gate signals ⁇ 1 to ⁇ 4 are lowered, and the switching frequencies of the IGBTs Q21 to Q24 are lowered.
- the switching frequency of the IGBTs Q21 to Q14 is lowered, the switching loss generated in the IGBTs Q21 to Q24 is reduced, and the efficiency of the uninterruptible power supply is increased.
- the switching frequency of the IGBTs Q21 to Q24 is lowered, when the load current IL is large, the voltage fluctuation rate of the AC output voltage Vo increases, and the waveform of the AC output voltage Vo deteriorates.
- the load current IL is small, even if the switching frequency of the IGBTs Q21 to Q24 is lowered, the change in the voltage fluctuation rate of the AC output voltage Vo is small, and the degree of deterioration of the waveform of the AC output voltage Vo is small. Further, if the switching frequency of IGBTs Q21 to Q24 is lowered, the switching loss generated in IGBTs Q21 to Q24 can be reduced, and the efficiency of the uninterruptible power supply can be increased. Furthermore, when the load current IL is small, the amount of change per unit time of the load current IL is also small, so there is no need to perform PWM control.
- the normal operation mode in which the inverter 82 is controlled by the gate signals ⁇ 1 to ⁇ 4 having a relatively high frequency fH and the pulse width being controlled is relatively low.
- the operation unit 17 is operated by the user of the uninterruptible power supply 1 and the inverter power supply mode is selected.
- the oscillator 91 and the triangular wave generators 92 and 93 generate triangular wave signals Cua and Cub having a relatively high frequency fH.
- the voltage command value Vor and the triangular wave signal Cua are compared by the comparator 94, and a pulse signal train ⁇ 94 is generated.
- a pulse signal train ⁇ 96a is generated.
- Pulse signal train ⁇ 94 or ⁇ 96a selected by switch 97 is applied to buffer 99 and inverter 101, and gate signals ⁇ 1 and ⁇ 4 are generated.
- the voltage command value Vor and the triangular wave signal Cub are compared by the comparator 95, and a pulse signal train ⁇ 95 is generated.
- a pulse signal train ⁇ 96b is generated. Pulse signal train ⁇ 95 or ⁇ 96b selected by switch 98 is applied to buffer 100 and inverter 102, and gate signals ⁇ 3 and ⁇ 2 are generated.
- the determiner 45 determines whether or not the load current IL is larger than the predetermined value Ic based on the output signal Iof of the current detector 11.
- the output signal ⁇ 45 of the determiner 45 is set to “L” level.
- the output signal ⁇ 94 of the comparator 94 is supplied to the buffer 99 and the inverter 101 via the switch 97, and the output signal ⁇ 95 of the comparator 95 is supplied to the buffer 100 and the inverter 102 via the switch 98.
- the mode is executed.
- the output signal ⁇ 45 of the determination unit 45 (FIG. 14) is set to the “H” level.
- the pulse signal train ⁇ 96a generated by the pattern generator 96 is supplied to the buffer 99 and the inverter 101 via the switch 97, and the pulse signal train ⁇ 96b generated by the pattern generator 96 is buffered via the switch 98. 100 and the inverter 102, and the power saving operation mode is executed.
- the IGBTs Q21 to Q24 of the inverter 82 are controlled at a relatively low frequency fL, so that the switching loss generated in the IGBTs Q21 to Q24 is reduced and the efficiency is increased. Since other configurations and operations are the same as those in the first embodiment, description thereof will not be repeated.
- inverter 82 when load current IL is larger than predetermined value Ic, inverter 82 is controlled by gate signals ⁇ 1 to ⁇ 4 having a relatively high frequency fH and the pulse width being controlled.
- the inverter 82 is controlled by the gate signals ⁇ 1 to ⁇ 4 having a relatively low frequency fL and a fixed pulse width. Therefore, when load current IL is smaller than predetermined value Ic, the switching loss generated in IGBTs Q21 to Q24 of inverter 82 can be reduced, and the efficiency of uninterruptible power supply 1 can be increased.
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Business, Economics & Management (AREA)
- Emergency Management (AREA)
- Inverter Devices (AREA)
Abstract
無停電電源装置(1)の制御装置(18)は、負荷電流(IL)が所定値(Ic)よりも大きい場合は、比較的高い周波数(fH)を有し、パルス幅が制御されるゲート信号(Au,Bu)によってインバータ(10)を制御し、負荷電流(IL)が所定値(Ic)よりも小さい場合は、比較的低い周波数(fL)を有し、パルス幅が固定されたゲート信号(Au,Bu)によってインバータ(10)を制御する。したがって、負荷(24)が軽負荷である場合には、インバータ(10)のIGBT(Q1~Q4)で発生するスイッチング損失を低減することができる。
Description
この発明は電力変換装置に関し、特に、直流電力を交流電力に変換する逆変換器を備えた電力変換装置に関する。
たとえば特開2008-92734号公報(特許文献1)には、複数のスイッチング素子を含み、直流電力を商用周波数の交流電力に変換する逆変換器と、商用周波数よりも十分に高い周波数を有し、パルス幅が逆変換器の交流出力電圧に基づいて制御されるPWM(Pulse Width Modulation)信号を生成する制御装置とを備えた電力変換装置が開示されている。複数のスイッチング素子は、PWM信号に基づいて制御される。
しかし、従来の電力変換装置では、スイッチング素子がオンおよびオフされる度にスイッチング損失が発生し、電力変換装置の効率が低下するという問題があった。
それゆえに、この発明の主たる目的は、高効率の電力変換装置を提供することである。
この発明に係る電力変換装置は、複数の第1のスイッチング素子を含み、直流電力を商用周波数の交流電力に変換して負荷に供給する逆変換器と、商用周波数よりも高い第1の周波数を有し、パルス幅が逆変換器の交流出力電圧に基づいて制御される第1のパルス信号列を生成する第1のモードと、商用周波数と第1の周波数との間の第2の周波数を有し、パルス幅が固定された第2のパルス信号列を生成する第2のモードとのうちの選択された方のモードを実行する第1の制御部とを備えたものである。複数の第1のスイッチング素子は、第1のモード時は第1のパルス信号列に基づいて制御され、第2のモード時は第2のパルス信号列に基づいて制御される。
この発明に係る電力変換装置では、第1の周波数を有し、パルス幅が制御される第1のパルス信号列を生成する第1のモードと、第1の周波数よりも低い第2の周波数を有し、パルス幅が固定された第2のパルス信号列を生成する第2のモードとのうちの選択された方のモードを実行する。したがって、負荷が第2のパルス信号列によって運転可能である場合には、第2のモードを選択することにより、複数のスイッチング素子で発生するスイッチング損失を小さくすることができ、電力変換装置の効率を高めることができる。
[実施の形態1]
図1は、この発明の実施の形態1による無停電電源装置1の構成を示す回路ブロック図である。この無停電電源装置1は、商用交流電源21からの三相交流電力を直流電力に一旦変換し、その直流電力を三相交流電力に変換して負荷24に供給するものである。図1では、図面および説明の簡単化のため、三相(U相、V相、W相)のうちの一相(たとえばU相)に対応する部分の回路のみが示されている。
図1は、この発明の実施の形態1による無停電電源装置1の構成を示す回路ブロック図である。この無停電電源装置1は、商用交流電源21からの三相交流電力を直流電力に一旦変換し、その直流電力を三相交流電力に変換して負荷24に供給するものである。図1では、図面および説明の簡単化のため、三相(U相、V相、W相)のうちの一相(たとえばU相)に対応する部分の回路のみが示されている。
図1において、この無停電電源装置1は、交流入力端子T1、バイパス入力端子T2、バッテリ端子T3、および交流出力端子T4を備える。交流入力端子T1は、商用交流電源21から商用周波数の交流電力を受ける。バイパス入力端子T2は、バイパス交流電源22から商用周波数の交流電力を受ける。バイパス交流電源22は、商用交流電源であってもよいし、発電機であってもよい。
バッテリ端子T3は、バッテリ(電力貯蔵装置)23に接続される。バッテリ23は、直流電力を蓄える。バッテリ23の代わりにコンデンサが接続されていても構わない。交流出力端子T4は、負荷24に接続される。負荷24は、交流電力によって駆動される。
この無停電電源装置1は、さらに、電磁接触器2,8,14,16、電流検出器3,11、コンデンサ4,9,13、リアクトル5,12、コンバータ6、双方向チョッパ7、インバータ10、半導体スイッチ15、操作部17、および制御装置18を備える。
電磁接触器2およびリアクトル5は、交流入力端子T1とコンバータ6の入力ノードとの間に直列接続される。コンデンサ4は、電磁接触器2とリアクトル5の間のノードN1に接続される。電磁接触器2は、無停電電源装置1の使用時にオンされ、たとえば無停電電源装置1のメンテナンス時にオフされる。
ノードN1に現れる交流入力電圧Viの瞬時値は、制御装置18によって検出される。交流入力電圧Viの瞬時値に基づいて、停電の発生の有無などが判別される。電流検出器3は、ノードN1に流れる交流入力電流Iiを検出し、その検出値を示す信号Iifを制御装置18に与える。
コンデンサ4およびリアクトル5は、低域通過フィルタを構成し、商用交流電源21からコンバータ6に商用周波数の交流電力を通過させ、コンバータ6で発生するスイッチング周波数の信号が商用交流電源21に通過することを防止する。
コンバータ6は、制御装置18によって制御され、商用交流電源21から交流電力が供給されている通常時は、交流電力を直流電力に変換して直流ラインL1に出力する。商用交流電源21からの交流電力の供給が停止された停電時は、コンバータ6の運転は停止される。コンバータ6の出力電圧は、所望の値に制御可能になっている。コンデンサ4、リアクトル5、およびコンバータ6は順変換器を構成する。
コンデンサ9は、直流ラインL1に接続され、直流ラインL1の電圧を平滑化させる。直流ラインL1に現れる直流電圧VDCの瞬時値は、制御装置18によって検出される。直流ラインL1は双方向チョッパ7の高電圧側ノードに接続され、双方向チョッパ7の低電圧側ノードは電磁接触器8を介してバッテリ端子T3に接続される。
電磁接触器8は、無停電電源装置1の使用時はオンされ、たとえば無停電電源装置1およびバッテリ23のメンテナンス時にオフされる。バッテリ端子T3に現れるバッテリ23の端子間電圧VBの瞬時値は、制御装置18によって検出される。
双方向チョッパ7は、制御装置18によって制御され、商用交流電源21から交流電力が供給されている通常時は、コンバータ6によって生成された直流電力をバッテリ23に蓄え、商用交流電源21からの交流電力の供給が停止された停電時は、バッテリ23の直流電力を直流ラインL1を介してインバータ10に供給する。
双方向チョッパ7は、直流電力をバッテリ23に蓄える場合は、直流ラインL1の直流電圧VDCを降圧してバッテリ23に与える。また、双方向チョッパ7は、バッテリ23の直流電力をインバータ10に供給する場合は、バッテリ23の端子間電圧VBを昇圧して直流ラインL1に出力する。直流ラインL1は、インバータ10の入力ノードに接続されている。
インバータ10は、制御装置18によって制御され、コンバータ6または双方向チョッパ7から直流ラインL1を介して供給される直流電力を商用周波数の交流電力に変換して出力する。すなわち、インバータ10は、通常時はコンバータ6から直流ラインL1を介して供給される直流電力を交流電力に変換し、停電時はバッテリ23から双方向チョッパ7を介して供給される直流電力を交流電力に変換する。インバータ10の出力電圧は、所望の値に制御可能になっている。
インバータ10の出力ノード10aはリアクトル12の一方端子に接続され、リアクトル12の他方端子(ノードN2)は電磁接触器14を介して交流出力端子T4に接続される。コンデンサ13は、ノードN2に接続される。
電流検出器11は、インバータ10の出力電流Ioの瞬時値を検出し、その検出値を示す信号Iofを制御装置18に与える。ノードN2に現れる交流出力電圧Voの瞬時値は、制御装置18によって検出される。
リアクトル12およびコンデンサ13は、低域通過フィルタを構成し、インバータ10で生成された商用周波数の交流電力を交流出力端子T4に通過させ、インバータ10で発生するスイッチング周波数の信号が交流出力端子T4に通過することを防止する。インバータ10、リアクトル12、およびコンデンサ13は逆変換器を構成する。
電磁接触器14は、制御装置18によって制御され、インバータ10によって生成された交流電力を負荷24に供給するインバータ給電モード時にはオンされ、バイパス交流電源22からの交流電力を負荷24に供給するバイパス給電モード時にはオフされる。
半導体スイッチ15は、サイリスタを含み、バイパス入力端子T2と交流出力端子T4との間に接続される。電磁接触器16は、半導体スイッチ15に並列接続される。半導体スイッチ15は、制御装置18によって制御され、通常はオフされ、インバータ10が故障した場合は瞬時にオンし、バイパス交流電源22からの交流電力を負荷24に供給する。半導体スイッチ15は、オンしてから所定時間経過後にオフする。
電磁接触器16は、インバータ10によって生成された交流電力を負荷24に供給するインバータ給電モード時にはオフされ、バイパス交流電源22からの交流電力を負荷24に供給するバイパス給電モード時にはオンされる。
また、電磁接触器16は、インバータ10が故障した場合にオンし、バイパス交流電源22からの交流電力を負荷24に供給する。つまり、インバータ10が故障した場合は、半導体スイッチ15が瞬時に所定時間だけオンするとともに電磁接触器16がオンする。これは、半導体スイッチ15が過熱されて破損するのを防止するためである。
操作部17は、無停電電源装置1の使用者によって操作される複数のボタン、種々の情報を表示する画像表示部などを含む。使用者が操作部17を操作することにより、無停電電源装置1の電源をオンおよびオフしたり、バイパス給電モードおよびインバータ給電モードのうちのいずれか一方のモードを選択することが可能となっている。
制御装置18は、操作部17からの信号、交流入力電圧Vi、交流入力電流Ii、直流電圧VDC、バッテリ電圧VB、交流出力電流Io、および交流出力電圧Voなどに基づいて無停電電源装置1全体を制御する。すなわち、制御装置18は、交流入力電圧Viの検出値に基づいて停電が発生したか否かを検出し、交流入力電圧Viの位相に同期してコンバータ6およびインバータ10を制御する。
さらに制御装置18は、商用交流電源21から交流電力が供給されている通常時は、直流電圧VDCが所望の目標直流電圧VDCTになるようにコンバータ6を制御し、商用交流電源21からの交流電力の供給が停止された停電時は、コンバータ6の運転を停止させる。
さらに制御装置18は、通常時は、バッテリ電圧VBが所望の目標バッテリ電圧VBTになるように双方向チョッパ7を制御し、停電時は、直流電圧VDCが所望の目標直流電圧VDCTになるように双方向チョッパ7を制御する。
さらに制御装置18は、電流検出器11の出力信号Iofに基づいて、負荷電流ILが所定値Icよりも小さいか否か(すなわち負荷24が軽負荷であるか否か)を判別し、負荷電流ILが所定値Icよりも大きい場合は通常運転モード(第1のモード)を選択し、負荷電流ILが所定値Icよりも小さい場合は省電力運転モード(第2のモード)を選択し、選択した方のモードを実行する。
制御装置18は、通常運転モードを選択した場合は、商用周波数の正弦波信号と商用周波数よりも十分に高い周波数fHの三角波信号との高低を比較し、その比較結果に基づいて、インバータ10を制御するためのゲート信号(第1のパルス信号列)を生成する。通常運転モードでは、ゲート信号は、三角波信号の周波数fHに応じた値の周波数を有するパルス信号列となる。ゲート信号のパルス幅は、交流出力電圧Voが参照電圧になるように制御される。
制御装置18は、省電力運転モードを選択した場合は、商用周波数と上記周波数fHとの間の周波数fLのゲート信号(第2のパルス信号列)を生成する。省電力運転モードでは、ゲート信号は、周波数fLを有し、パルス幅が固定されたパルス信号列となる。
図2は、図1に示した制御装置のうちのインバータ10の制御に関連する部分の構成を示すブロック図である。図2において、制御装置18は、参照電圧発生回路31、電圧検出器32、減算器33,35、出力電圧制御回路34、出力電流制御回路36、およびゲート制御回路37を含む。
参照電圧発生回路31は、商用周波数の正弦波信号である参照交流電圧Vrを生成する。この参照交流電圧Vrの位相は、三相(U相、V相、W相)のうちの対応する相(ここではU相)の交流入力電圧Viの位相に同期している。
電圧検出器32は、ノードN2(図1)の交流出力電圧Voの瞬時値を検出し、検出値を示す信号Vofを出力する。減算器33は、参照交流電圧Vrと電圧検出器32の出力信号Vofとの偏差ΔVoを求める。
出力電圧制御回路34は、偏差ΔVoに比例した値と偏差ΔVoの積分値とを加算して電流指令値Iorを生成する。減算器35は、電流指令値Iorと電流検出器11からの信号Iofとの偏差ΔIoを求める。出力電流制御回路36は、偏差ΔIoに比例した値と偏差ΔIoの積分値とを加算して電圧指令値Vorを生成する。電圧指令値Vorは、商用周波数の正弦波信号となる。
ゲート制御回路37は、電流検出器11の出力信号Iofに基づいて通常運転モードまたは省電力運転モードを選択し、選択結果に応じて、対応する相(ここではU相)のインバータ10を制御するためのゲート信号(パルス信号列)Au,Buを生成する。
図3は、ゲート制御回路37の構成を示す回路ブロック図である。図3において、ゲート制御回路37は、発振器41、三角波発生器42、比較器43、パターン発生器44、判定器45、スイッチ46、バッファ47、およびインバータ48を含む。
発振器41は、商用周波数(たとえば60Hz)よりも十分に高い周波数fH(たとえば20KHz)のクロック信号を出力する。三角波発生器42は、発振器の出力クロック信号と同じ周波数の三角波信号Cuを出力する。
比較器43は、出力電流制御回路36(図2)からの電圧指令値Vor(商用周波数の正弦波信号)と三角波発生器42からの三角波信号Cuとの高低を比較し、比較結果を示すパルス信号列φ43を出力する。パルス信号列φ43の周波数は、三角波信号Cuの周波数fHと同じ値になる。パルス信号列φ43のパルス幅は、電圧指令値Vorのレベルに応じて変化する。パルス信号列φ43は、PWM信号である。
パターン発生器44は、三角波信号Cuの周波数fHよりも低い周波数fLのパルス信号列φ44を出力する。パルス信号列φ44の波形は、パルス信号列φ43の波形と同様である。パルス信号列φ44のパルス幅は固定されている。
判定器45は、電流検出器11(図1)からの信号Iofに基づいて、負荷電流ILが所定値Icよりも小さいか否か(すなわち負荷24が軽負荷であるか否か)を判別し、判別結果を示す信号φ45を出力する。信号φ45は、負荷電流ILが所定値Icよりも大きい場合は「L」レベルにされ、負荷電流ILが所定値Icよりも小さい場合は「H」レベルにされる。
スイッチ46は、パルス信号列φ43,φ44を受け、信号φ45が「L」レベルである場合(通常運転モード)は、パルス信号列φ43をバッファ47およびインバータ48に与え、信号φ45が「H」レベルである場合(省電力運転モード)はパルス信号列φ44をバッファ47およびインバータ48に与える。
バッファ47は、スイッチ46からのパルス信号列φ43またはφ44をゲート信号Auとしてインバータ10に与える。インバータ48は、スイッチ46からのパルス信号列φ43またはφ44を反転させ、ゲート信号Buを生成してインバータ10に与える。
図4(A),(B),(C)は、通常運転モード時における電圧指令値Vor、三角波信号Cu、およびゲート信号Au,Buの波形を示すタイムチャートである。図4(A)に示すように、電圧指令値Vorは商用周波数の正弦波信号である。三角波信号Cuの周波数は電圧指令値Vorの周波数(商用周波数)よりも高い。三角波信号Cuの正側のピーク値は電圧指令値Vorの正側のピーク値よりも高い。三角波信号Cuの負側のピーク値は電圧指令値Vorの負側のピーク値よりも低い。
図4(A),(B)に示すように、三角波信号Cuのレベルが電圧指令値Vorよりも高い場合はゲート信号Auは「L」レベルになり、三角波信号Cuのレベルが電圧指令値Vorよりも低い場合はゲート信号Auは「H」レベルになる。ゲート信号Auは、正パルス信号列となる。
電圧指令値Vorが正極性である期間では、電圧指令値Vorが上昇するとゲート信号Auのパルス幅は増大する。電圧指令値Vorが負極性である期間では、電圧指令値Vorが下降するとゲート信号Auのパルス幅は減少する。図4(B),(C)に示すように、ゲート信号Buはゲート信号Auの反転信号となる。ゲート信号Au,Buの各々は、PWM信号である。
省電力運転モードにおけるゲート信号Au,Buの波形は、通常運転モードにおけるゲート信号Au,Buの波形と同様になる。ただし、省電力運転モードにおけるゲート信号Au,Buの周波数fLは、通常運転モードにおけるゲート信号Au,Buの周波数fHよりも低い。また、通常運転モードではゲート信号Au,Buのパルス幅は制御されるのに対し、省電力運転モードではゲート信号Au,Buのパルス幅は固定されている。
図5は、図1に示したインバータ10およびその周辺部の構成を示す回路ブロック図である。図5において、コンバータ6とインバータ10の間には、正側の直流ラインL1と負側の直流ラインL2とが接続されている。コンデンサ9は、直流ラインL1,L2間に接続されている。
[規則91に基づく訂正 06.07.2018]
商用交流電源21から交流電力が供給されている通常時は、コンバータ6は、商用交流電源21からの交流入力電圧Viを直流電圧VDCに変換して直流ラインL1,L2間に出力する。商用交流電源21からの交流電力の供給が停止された停電時は、コンバータ6の運転は停止され、双方向チョッパ7が、バッテリ電圧VBを昇圧して直流ラインL1,L2間に直流電圧VDCを出力する。
商用交流電源21から交流電力が供給されている通常時は、コンバータ6は、商用交流電源21からの交流入力電圧Viを直流電圧VDCに変換して直流ラインL1,L2間に出力する。商用交流電源21からの交流電力の供給が停止された停電時は、コンバータ6の運転は停止され、双方向チョッパ7が、バッテリ電圧VBを昇圧して直流ラインL1,L2間に直流電圧VDCを出力する。
インバータ10は、IGBT(insulated Gate Bipolar Transistor)Q1~Q4およびダイオードD1~D4を含む。IGBTは、スイッチング素子を構成する。IGBTQ1,Q2のコレクタはともに直流ラインL1に接続され、それらのエミッタはそれぞれ出力ノード10a,10bに接続される。
IGBTQ3,Q4のコレクタはそれぞれ出力ノード10a,10bに接続され、それらのエミッタはともに直流ラインL2に接続される。IGBTQ1,Q4のゲートはともにゲート信号Auを受け、IGBTQ2,Q3のゲートはともにゲート信号Buを受ける。ダイオードD1~D4は、それぞれIGBTQ1~Q4に逆並列に接続される。
[規則91に基づく訂正 06.07.2018]
インバータ10の出力ノード10aはリアクトル12(図1)を介してノードN2に接続され、出力ノード10bは中性点NPに接続される。コンデンサ13は、ノードN2と中性点NPの間に接続される。
インバータ10の出力ノード10aはリアクトル12(図1)を介してノードN2に接続され、出力ノード10bは中性点NPに接続される。コンデンサ13は、ノードN2と中性点NPの間に接続される。
ゲート信号Au,Buがそれぞれ「H」レベルおよび「L」レベルである場合は、IGBTQ1,Q4がオンするとともにIGBTQ2,Q3がオフする。これにより、コンデンサ9の正側端子(直流ラインL1)がIGBTQ1を介して出力ノード10aに接続されるとともに、出力ノード10bがIGBTQ4を介してコンデンサ9の負側端子(直流ラインL2)に接続され、出力ノード10a,10b間にコンデンサ9の端子間電圧が出力される。すなわち、出力ノード10a,10b間に正の直流電圧が出力される。
ゲート信号Au,Buがそれぞれ「L」レベルおよび「H」レベルである場合は、IGBTQ2,Q3がオンするとともにIGBTQ1,Q4がオフする。これにより、コンデンサ9の正側端子(直流ラインL1)がIGBTQ2を介して出力ノード10bに接続されるとともに、出力ノード10aがIGBTQ3を介してコンデンサ9の負側端子(直流ラインL2)に接続され、出力ノード10b,10a間にコンデンサ9の端子間電圧が出力される。すなわち、出力ノード10a,10b間に負の直流電圧が出力される。
[規則91に基づく訂正 06.07.2018]
図4(B),(C)に示すようにゲート信号Au,Buの波形が変化すると、図4(A)に示した電圧指令値Vorと同じ波形の交流出力電圧VoがノードN2および中性点NP間に出力される。なお、図4(A),(B),(C)ではU相に対応する電圧指令値Vorおよび信号Cu,Au,Buの波形を示したが、V相およびW相の各々に対応する電圧指令値および信号の波形も同様である。ただし、U相、V相、およびW相に対応する電圧指令値および信号の位相は120度ずつずれている。
図4(B),(C)に示すようにゲート信号Au,Buの波形が変化すると、図4(A)に示した電圧指令値Vorと同じ波形の交流出力電圧VoがノードN2および中性点NP間に出力される。なお、図4(A),(B),(C)ではU相に対応する電圧指令値Vorおよび信号Cu,Au,Buの波形を示したが、V相およびW相の各々に対応する電圧指令値および信号の波形も同様である。ただし、U相、V相、およびW相に対応する電圧指令値および信号の位相は120度ずつずれている。
図4(A),(B),(C)から分かるように、三角波信号Cuの周波数を高くすると、ゲート信号Au,Buの周波数が高くなり、IGBTQ1~Q4のスイッチング周波数(オンおよびオフの回数/秒)が高くなる。IGBTQ1~Q4のスイッチング周波数が高くなると、IGBTQ1~Q4で発生するスイッチング損失が増大し、無停電電源装置1の効率が低くなる。しかし、IGBTQ1~Q4のスイッチング周波数を高くすると、負荷電流ILが大きい場合でも、電圧変動率が小さな高品質の交流出力電圧Voを生成することができる。
逆に、三角波信号Cuの周波数を低くすると、ゲート信号Au,Buの周波数が低くなり、IGBTQ1~Q4のスイッチング周波数が低くなる。IGBTQ1~Q4のスイッチング周波数が低くなると、IGBTQ1~Q4で発生するスイッチング損失が減少し、無停電電源装置1の効率が高くなる。しかし、IGBTQ1~Q4のスイッチング周波数を低くすると、負荷電流ILが大きい場合には、交流出力電圧Voの電圧変動率が増大し、交流出力電圧Voの波形が劣化する。
[規則91に基づく訂正 06.07.2018]
なお、交流電圧の電圧変動率は、たとえば、定格電圧を基準(100%)とした場合における交流電圧の変動範囲で表される。商用交流電源21(図1)から供給される交流入力電圧Viの電圧変動率は、定格電圧を基準として±10%である。
なお、交流電圧の電圧変動率は、たとえば、定格電圧を基準(100%)とした場合における交流電圧の変動範囲で表される。商用交流電源21(図1)から供給される交流入力電圧Viの電圧変動率は、定格電圧を基準として±10%である。
従来の無停電電源装置では、三角波信号Cuの周波数を商用周波数(たとえば60Hz)よりも十分に高い周波数fH(たとえば20KHz)に固定し、電圧変動率を小さな値(±2%)に抑えている。このため、電圧変動率に対する許容範囲が小さな負荷24(たとえばコンピュータ)を駆動させることが可能となっている反面、IGBTQ1~Q4で比較的大きなスイッチング損失が発生し、無停電電源装置の効率が低下している。
しかし、負荷電流ILが小さい場合には、IGBTQ1~Q4のスイッチング周波数を低下させても、交流出力電圧Voの電圧変動率の変化は小さく、交流出力電圧Voの波形の劣化の程度は小さい。また、IGBTQ1~Q4のスイッチング周波数を低下させれば、IGBTQ1~Q4で発生するスイッチング損失を小さくすることができ、無停電電源装置1の効率を高めることができる。さらに、負荷電流ILが小さい場合は、負荷電流ILの単位時間当たりの変化量も小さいので、PWM制御を行なう必要もない。
そこで、本実施の形態1では、比較的高い周波数fHを有し、パルス幅が制御されるゲート信号Au,Buによってインバータ10を制御する通常運転モードと、比較的低い周波数fL(たとえば、15KHz)を有し、パルス幅が固定されたゲート信号Au,Buによってインバータ10を制御し、スイッチング損失を低下させる省電力運転モードとが設けられている。
[規則91に基づく訂正 06.07.2018]
負荷電流ILが所定値Icよりも大きい場合には通常運転モードが選択され、負荷電流ILが所定値Icよりも小さい場合には省電力運転モードが選択される。周波数fLは、負荷電流ILが所定値Icよりも小さい場合における交流出力電圧Voの電圧変動率が、商用交流電源21からの交流入力電圧Viの電圧変動率以下になる値に設定される。
負荷電流ILが所定値Icよりも大きい場合には通常運転モードが選択され、負荷電流ILが所定値Icよりも小さい場合には省電力運転モードが選択される。周波数fLは、負荷電流ILが所定値Icよりも小さい場合における交流出力電圧Voの電圧変動率が、商用交流電源21からの交流入力電圧Viの電圧変動率以下になる値に設定される。
次に、この無停電電源装置1の使用方法および動作について説明する。無停電電源装置1の使用者によって操作部17が操作され、インバータ給電モードが選択されたものとする。商用交流電源21から交流電力が供給されている通常時において、インバータ給電モードが選択されると、半導体スイッチ15および電磁接触器16がオフするとともに、電磁接触器2,8,14がオンする。
商用交流電源21から供給される交流電力は、コンバータ6によって直流電力に変換される。コンバータ6によって生成された直流電力は、双方向チョッパ7によってバッテリ23に蓄えられるとともに、インバータ10に供給される。
制御装置18(図2)では、参照電圧発生回路31によって正弦波状の参照交流電圧Vrが生成され、電圧検出器32によって交流出力電圧Voの検出値を示す信号Vofが生成される。参照交流電圧Vrと信号Vofの偏差ΔVoが減算器33で生成され、その偏差ΔVoに基づいて出力電圧制御回路34によって電流指令値Iorが生成される。
電流指令値Iorと電流検出器11(図1)からの信号Iofとの偏差ΔIoが減算器35によって生成され、その偏差ΔIoに基づいて出力電流制御回路36によって電圧指令値Vorが生成される。
ゲート制御回路37(図3)では、発振器41および三角波発生器42によって比較的高い周波数fHの三角波信号Cuが生成される。電圧指令値Vorと三角波信号Cuとが比較器43によって比較され、パルス信号列φ43が生成される。パターン発生器44では、パルス信号列φ44が生成される。スイッチ46によってパルス信号列φ43またはパルス信号列φ44が選択されてバッファ47およびインバータ48に与えられ、バッファ47およびインバータ48によってゲート信号Au,Buが生成される。
[規則91に基づく訂正 06.07.2018]
インバータ10(図5)では、ゲート信号Au,BuによってIGBTQ1,Q4とIGBTQ2,Q3とが交互にオンされ、直流電圧VDCが商用周波数の交流出力電圧Voに変換される。
インバータ10(図5)では、ゲート信号Au,BuによってIGBTQ1,Q4とIGBTQ2,Q3とが交互にオンされ、直流電圧VDCが商用周波数の交流出力電圧Voに変換される。
[規則91に基づく訂正 06.07.2018]
負荷24が交流出力電圧Voによって駆動されると、判定器45(図3)では、電流検出器11の出力信号Iofに基づいて、負荷電流ILが所定値Icよりも大きいか否かが判定される。負荷電流ILが所定値Icよりも大きい場合は、判定器45の出力信号φ45が「L」レベルにされ、比較器43で生成されたパルス信号列φ43がスイッチ46を介してバッファ47およびインバータ48に与えられ、通常運転モードが実行される。
負荷24が交流出力電圧Voによって駆動されると、判定器45(図3)では、電流検出器11の出力信号Iofに基づいて、負荷電流ILが所定値Icよりも大きいか否かが判定される。負荷電流ILが所定値Icよりも大きい場合は、判定器45の出力信号φ45が「L」レベルにされ、比較器43で生成されたパルス信号列φ43がスイッチ46を介してバッファ47およびインバータ48に与えられ、通常運転モードが実行される。
[規則91に基づく訂正 06.07.2018]
この通常運転モードでは、IGBTQ1~Q4の各々が比較的高い周波数fHでオンおよびオフするので、電圧変動率が小さな高品質の交流出力電圧Voを生成することができる。ただし、IGBTQ1~Q4で発生するスイッチング損失が大きくなり、効率が低下する。
この通常運転モードでは、IGBTQ1~Q4の各々が比較的高い周波数fHでオンおよびオフするので、電圧変動率が小さな高品質の交流出力電圧Voを生成することができる。ただし、IGBTQ1~Q4で発生するスイッチング損失が大きくなり、効率が低下する。
また、負荷電流ILが所定値Icよりも小さい場合は、判定器45の出力信号φ45が「H」レベルにされ、パターン発生器44で生成されたパルス信号列φ44がスイッチ46を介してバッファ47およびインバータ48に与えられ、省電力運転モードが実行される。
[規則91に基づく訂正 06.07.2018]
この省電力運転モードでは、IGBTQ1~Q4の各々が比較的低い周波数fLでオンおよびオフされ、PWM制御は行なわれないが、負荷24が軽負荷であるので、交流出力電圧Voの電圧変動率は許容範囲内に抑えられる。また、スイッチング周波数が小さくなるので、IGBTQ1~Q4で発生するスイッチング損失が小さくなり、効率が高くなる。
この省電力運転モードでは、IGBTQ1~Q4の各々が比較的低い周波数fLでオンおよびオフされ、PWM制御は行なわれないが、負荷24が軽負荷であるので、交流出力電圧Voの電圧変動率は許容範囲内に抑えられる。また、スイッチング周波数が小さくなるので、IGBTQ1~Q4で発生するスイッチング損失が小さくなり、効率が高くなる。
なお、商用交流電源21からの交流電力の供給が停止されると、すなわち停電が発生すると、コンバータ6の運転が停止され、バッテリ23(図1)の直流電力が双方向チョッパ7によってインバータ10に供給される。インバータ10は、双方向チョッパ7からの直流電力を交流電力に変換して負荷24に供給する。したがって、バッテリ23に直流電力が蓄えられている期間は、負荷24の運転を継続することができる。
また、インバータ給電モード時においてインバータ10が故障した場合には、半導体スイッチ15(図1)が瞬時にオンし、電磁接触器14がオフするとともに、電磁接触器16がオンする。これにより、バイパス交流電源22からの交流電力が半導体スイッチ15および電磁接触器16を介して負荷24に供給され、負荷24の運転が継続される。一定時間後に半導体スイッチ15がオフされ、半導体スイッチ15が過熱されて破損することが防止される。
以上のように、この実施の形態1では、負荷電流ILが所定値Icよりも大きい場合は、比較的高い周波数fHを有し、パルス幅が制御されるゲート信号Au,Buによってインバータ10を制御し、負荷電流ILが所定値Icよりも小さい場合は、比較的低い周波数fLを有し、パルス幅が固定されたゲート信号Au,Buによってインバータ10を制御する。したがって、負荷電流ILが所定値Icよりも小さい場合には、インバータ10のIGBTQ1~Q4で発生するスイッチング損失を低減することができ、無停電電源装置1の効率を高めることができる。
[実施の形態2]
図6は、この発明の実施の形態2による無停電電源装置のゲート制御回路50の構成を示す回路ブロック図であって、図3と対比される図である。図6において、ゲート制御回路50は、ゲート制御回路37の判定器45(図3)を判定器51で置換したものである。
図6は、この発明の実施の形態2による無停電電源装置のゲート制御回路50の構成を示す回路ブロック図であって、図3と対比される図である。図6において、ゲート制御回路50は、ゲート制御回路37の判定器45(図3)を判定器51で置換したものである。
判定器51は、電流検出器11の出力信号Iofに基づいて、負荷電流ILが一定であるか否かを判定し、判定結果を示す信号φ51を出力する。判定器51は、たとえば、負荷電流ILの単位時間当たりの変化量ΔILが所定値ILcよりも大きい場合は負荷電流ILは一定でないと判定して信号φ51を「L」レベルにし、変化量ΔILが所定値ILcよりも小さい場合は負荷電流ILは一定であると判定して信号φ51を「H」レベルにする。
信号φ51が「L」レベルである場合は、比較器43からのパルス信号列φ43がスイッチ46を介してバッファ47およびインバータ48に与えられ、通常運転モードが実行される。信号φ51が「H」レベルである場合は、パターン発生器44からのパルス信号列φ44がスイッチ46を介してバッファ47およびインバータ48に与えられ、省電力運転モードが実行される。他の構成および動作は実施の形態1と同じであるので、その説明は繰り返さない。
この実施の形態2では、負荷電流ILが一定でない場合は、比較的高い周波数fHを有し、パルス幅が制御されるゲート信号Au,Buによってインバータ10を制御し、負荷電流ILが一定である場合は、比較的低い周波数fLを有し、パルス幅が固定されたゲート信号Au,Buによってインバータ10を制御する。したがって、負荷電流ILが一定である場合には、インバータ10のIGBTQ1~Q4で発生するスイッチング損失を低減することができ、無停電電源装置1の効率を高めることができる。
[実施の形態3]
図7は、この発明の実施の形態3による無停電電源装置のゲート制御回路55の構成を示す回路ブロック図であって、図3と対比される図である。図7において、ゲート制御回路55は、ゲート制御回路37から判定器45(図3)を除去したものである。スイッチ46は、操作部17(図1)からの信号SEによって制御される。
図7は、この発明の実施の形態3による無停電電源装置のゲート制御回路55の構成を示す回路ブロック図であって、図3と対比される図である。図7において、ゲート制御回路55は、ゲート制御回路37から判定器45(図3)を除去したものである。スイッチ46は、操作部17(図1)からの信号SEによって制御される。
無停電電源装置の使用者は、負荷24が軽負荷でないことが予め分かっており、通常運転モードを選択したい場合には、操作部17を操作して信号SEを「L」レベルにする。また、無停電電源装置の使用者は、負荷24が軽負荷であることが予め分かっており、省電力運転モードを選択したい場合には、操作部17を操作して信号SEを「H」レベルにする。
信号SEが「L」レベルである場合は、比較器43からのパルス信号列φ43がスイッチ46を介してバッファ47およびインバータ48に与えられ、通常運転モードが実行される。信号SEが「H」レベルである場合は、パターン発生器44からのパルス信号列φ44がスイッチ46を介してバッファ47およびインバータ48に与えられ、省電力運転モードが実行される。他の構成および動作は実施の形態1と同じであるので、その説明は繰り返さない。
この実施の形態3では、操作部17を操作することにより、通常運転モードおよび省電力運転モードのうちの所望のモードを選択することが可能となっている。したがって、負荷24が軽負荷であること、または負荷電流ILが一定であることが予め分かっている場合には、省電力運転モードを選択することにより、インバータ10のIGBTQ1~Q4で発生するスイッチング損失を低減することができ、無停電電源装置1の効率を高めることができる。
図8は、実施の形態3の変更例による無停電電源装置のゲート制御回路56の構成を示す回路ブロック図であって、図7と対比される図である。図8において、ゲート制御回路56は、ゲート制御回路55に判定器45(図3)およびORゲート57を追加したものである。ORゲート57は、判定器45の出力信号φ45と操作部17(図1)からの信号SEとの論理和信号φ57を出力する。
無停電電源装置の使用者は、負荷24が軽負荷であること、または負荷電流ILが一定であることが予め分かっており、省電力運転モードを選択したい場合には、操作部17を操作して信号SEを「H」レベルにする。また無停電電源装置の使用者は、負荷24が軽負荷であるか否か、または負荷電流ILが一定であるか否かが予めが分からない場合には、操作部17を操作して信号SEを「L」レベルにする。
信号SEが「H」レベルにされた場合は、判定器45の出力信号φ45に関係なく、信号φ57は「H」レベルにされ、省電力運転モードが実行される。信号SEが「L」レベルにされた場合は、判定器45の出力信号φ45が信号φ57となる。
信号φ57が「L」レベルである場合は、比較器43からのパルス信号列φ43がスイッチ46を介してバッファ47およびインバータ48に与えられ、通常運転モードが実行される。信号φ57が「H」レベルである場合は、パターン発生器44からのパルス信号列φ44がスイッチ46を介してバッファ47およびインバータ48に与えられ、省電力運転モードが実行される。他の構成および動作は実施の形態1と同じであるので、その説明は繰り返さない。
この変更例では、実施の形態3と同じ効果が得られる他、負荷24が軽負荷であるか否かが予め分からない場合には、信号SEを「L」レベルにすることにより、判定器45の判定結果に基づいて省電力運転モードまたは通常運転モードを実行することができる。
また、判定器45の代わりに判定器51(図6)を設けてもよい。また、2つの判定器45,51を設け、2つの判定器45,51の出力信号と信号SEとの論理和信号によってスイッチ46を制御してもよい。
[実施の形態4]
実施の形態1では、負荷電流ILが所定値Icよりも小さい場合(すなわち負荷24が軽負荷である場合)には、比較的低い周波数fLを有し、パルス幅が固定されたゲート信号Au,Buを生成する省電力運転モードを実行することにより、無停電電源装置1の効率を高めた。しかし、実施の形態1の省電力運転モードではPWM制御を行なわないので、負荷24によっては交流出力電圧Voが参照交流電圧Vr(定格電圧)よりも低下する恐れがある。この実施の形態4では、この問題の解決が図られる。
実施の形態1では、負荷電流ILが所定値Icよりも小さい場合(すなわち負荷24が軽負荷である場合)には、比較的低い周波数fLを有し、パルス幅が固定されたゲート信号Au,Buを生成する省電力運転モードを実行することにより、無停電電源装置1の効率を高めた。しかし、実施の形態1の省電力運転モードではPWM制御を行なわないので、負荷24によっては交流出力電圧Voが参照交流電圧Vr(定格電圧)よりも低下する恐れがある。この実施の形態4では、この問題の解決が図られる。
[規則91に基づく訂正 06.07.2018]
図9は、この発明の実施の形態4による無停電電源装置に含まれる制御装置60のうちのコンバータ6の制御に関連する部分の構成を示す回路ブロック図である。制御装置60のうちのインバータ10の制御に関連する部分の構成は、実施の形態1で示した通りである。図9において、制御装置60は、参照電圧発生回路61、電圧検出器62、減算器63,65、出力電圧制御回路64、出力電流制御回路66、およびゲート制御回路67を含む。
図9は、この発明の実施の形態4による無停電電源装置に含まれる制御装置60のうちのコンバータ6の制御に関連する部分の構成を示す回路ブロック図である。制御装置60のうちのインバータ10の制御に関連する部分の構成は、実施の形態1で示した通りである。図9において、制御装置60は、参照電圧発生回路61、電圧検出器62、減算器63,65、出力電圧制御回路64、出力電流制御回路66、およびゲート制御回路67を含む。
参照電圧発生回路61は、判定器45(図3)の出力信号φ45が「L」レベルである場合(通常運転モード)には、参照直流電圧VDCrを直流電圧VDCの定格電圧に設定する。また、参照電圧発生回路61は、信号φ45が「H」レベルである場合(省電力運転モード)には、減算器33(図2)からの偏差ΔVoに応じて参照直流電圧VDCrを補正する。このとき参照電圧発生回路61は、たとえば、偏差ΔVoに比例して参照直流電圧VDCrを増大させる。
電圧検出器62は、直流ラインL1,L2間の直流電圧VDCを検出し、検出値を示す信号VDCfを出力する。減算器63は、参照直流電圧VDCrと電圧検出器62の出力信号VDCfとの偏差ΔVDCを求める。
出力電圧制御回路64は、偏差ΔVDCに比例した値と偏差ΔVDCの積分値とを加算して電流指令値Iirを生成する。減算器65は、電流指令値Iirと電流検出器3(図1)からの信号Iifとの偏差ΔIiを求める。
出力電流制御回路66は、偏差ΔIiに比例した値と偏差ΔIiの積分値とを加算して電圧指令値Virを生成する。電圧指令値Virは、商用周波数の正弦波信号となる。ゲート制御回路67は、電圧指令値Virに基づいて、対応する相(ここではU相)のコンバータ6を制御するためのゲート信号(パルス信号列)Eu,Fuを生成する。
図10は、ゲート制御回路70の構成を示す回路ブロック図である。図10において、ゲート制御回路70は、発振器71、三角波発生器72、比較器73、バッファ74、およびインバータ75を含む。
発振器71は、商用周波数(たとえば60Hz)よりも十分に高い周波数fH(たとえば20KHz)のクロック信号を出力する。三角波発生器72は、発振器の出力クロック信号と同じ周波数の三角波信号φ72を出力する。
比較器73は、出力電流制御回路66(図2)からの電圧指令値Vir(商用周波数の正弦波信号)と三角波発生器42からの三角波信号Cuとの高低を比較し、比較結果を示すパルス信号列φ73を出力する。パルス信号列φ73の周波数は、三角波信号φ72の周波数fHと同じ値になる。パルス信号列φ73のパルス幅は、電圧指令値Virのレベルに応じて変化する。パルス信号列φ73は、PWM信号である。
バッファ74は、パルス信号列φ73をゲート信号Euとしてコンバータ6に与える。インバータ75は、パルス信号列φ73を反転させ、ゲート信号Fuを生成してコンバータ6に与える。
図11(A),(B),(C)は、図10に示した電圧指令値Vir、三角波信号φ72、およびゲート信号Eu,Fuの波形を示すタイムチャートである。図11(A)に示すように、電圧指令値Virは商用周波数の正弦波信号である。三角波信号φ72の周波数は電圧指令値Virの周波数(商用周波数)よりも高い。三角波信号φ72の正側のピーク値は電圧指令値Virの正側のピーク値よりも高い。三角波信号φ72の負側のピーク値は電圧指令値Virの負側のピーク値よりも低い。
[規則91に基づく訂正 06.07.2018]
図11(A),(B)に示すように、三角波信号φ72のレベルが電圧指令値Virよりも高い場合はゲート信号Euは「L」レベルになり、三角波信号φ72のレベルが電圧指令値Virよりも低い場合はゲート信号Euは「H」レベルになる。ゲート信号Euは、正パルス信号列となる。
図11(A),(B)に示すように、三角波信号φ72のレベルが電圧指令値Virよりも高い場合はゲート信号Euは「L」レベルになり、三角波信号φ72のレベルが電圧指令値Virよりも低い場合はゲート信号Euは「H」レベルになる。ゲート信号Euは、正パルス信号列となる。
電圧指令値Virが正極性である期間では、電圧指令値Virが上昇するとゲート信号Euのパルス幅は増大する。電圧指令値Virが負極性である期間では、電圧指令値Virが下降するとゲート信号Euのパルス幅は減少する。図11(B),(C)に示すように、ゲート信号Fuはゲート信号Euの反転信号となる。ゲート信号Eu,Fuの各々は、PWM信号である。省電力運転モード時におけるゲート信号Eu,Fuの波形は、通常運転モード時におけるゲート信号Eu,Fuの波形と同様になる。
図12は、図1に示したコンバータ6およびその周辺部の構成を示す回路ブロック図である。図12において、コンバータ6とインバータ10の間には、正側の直流ラインL1と負側の直流ラインL2とが接続されている。コンデンサ9は、直流ラインL1,L2間に接続されている。
[規則91に基づく訂正 06.07.2018]
商用交流電源21から交流電力が供給されている通常時は、コンバータ6は、商用交流電源21からの交流入力電圧Viを直流電圧VDCに変換して直流ラインL1,L2間に出力する。商用交流電源21からの交流電力の供給が停止された停電時は、コンバータ6の運転は停止され、双方向チョッパ7が、バッテリ電圧VBを昇圧して直流ラインL1,L2間に直流電圧VDCを出力する。
商用交流電源21から交流電力が供給されている通常時は、コンバータ6は、商用交流電源21からの交流入力電圧Viを直流電圧VDCに変換して直流ラインL1,L2間に出力する。商用交流電源21からの交流電力の供給が停止された停電時は、コンバータ6の運転は停止され、双方向チョッパ7が、バッテリ電圧VBを昇圧して直流ラインL1,L2間に直流電圧VDCを出力する。
コンバータ6は、IGBTQ11~Q14およびダイオードD11~D14を含む。IGBTは、スイッチング素子を構成する。IGBTQ11,Q12のコレクタはともに直流ラインL1に接続され、それらのエミッタはそれぞれ入力ノード6a,6bに接続される。
IGBTQ13,Q14のコレクタはそれぞれ入力ノード6a,6bに接続され、それらのエミッタはともに直流ラインL2に接続される。IGBTQ11,Q14のゲートはともにゲート信号Euを受け、IGBTQ12,Q13のゲートはともにゲート信号Fuを受ける。ダイオードD11~D14は、それぞれIGBTQ11~Q14に逆並列に接続される。
コンバータ6の入力ノード6aはリアクトル5(図1)を介してノードN1に接続され、入力ノード6bは中性点NPに接続される。コンデンサ4は、ノードN1と中性点NPの間に接続される。
ゲート信号Eu,Fuがそれぞれ「H」レベルおよび「L」レベルである場合は、IGBTQ11,Q14がオンするとともにIGBTQ12,Q13がオフする。これにより、入力ノード6aがIGBTQ11を介してコンデンサ9の正側端子(直流ラインL1)に接続されるとともに、コンデンサ9の負側端子(直流ラインL2)がIGBTQ14を介して入力ノード6bに接続され、コンデンサ9の端子間に正の直流電圧が出力される。
[規則91に基づく訂正 06.07.2018]
ゲート信号Eu,Fuがそれぞれ「L」レベルおよび「H」レベルである場合は、IGBTQ12,Q13がオンするとともにIGBTQ11,Q14がオフする。これにより、入力ノード6bがIGBTQ12を介してコンデンサ9の正側端子(直流ラインL1)に接続されるとともに、コンデンサ9の負側端子(直流ラインL2)がIGBTQ3を介して入力ノード6aに接続され、コンデンサ9の端子間に負の直流電圧が出力される。
ゲート信号Eu,Fuがそれぞれ「L」レベルおよび「H」レベルである場合は、IGBTQ12,Q13がオンするとともにIGBTQ11,Q14がオフする。これにより、入力ノード6bがIGBTQ12を介してコンデンサ9の正側端子(直流ラインL1)に接続されるとともに、コンデンサ9の負側端子(直流ラインL2)がIGBTQ3を介して入力ノード6aに接続され、コンデンサ9の端子間に負の直流電圧が出力される。
[規則91に基づく訂正 06.07.2018]
換言すると、図11(B),(C)に示すようにゲート信号Eu,Fuの波形が変化すると、図11(A)に示した電圧指令値Virと同じ波形の交流電圧VicがノードN1および中性点NP間に出力される。商用交流電源21からの交流電圧Viとコンバータ6からの交流入力電圧Vicとの偏差に応じた値の電流が商用交流電源21とコンバータ6の間に流れ、コンデンサ9の端子間電圧VDCが制御される。
換言すると、図11(B),(C)に示すようにゲート信号Eu,Fuの波形が変化すると、図11(A)に示した電圧指令値Virと同じ波形の交流電圧VicがノードN1および中性点NP間に出力される。商用交流電源21からの交流電圧Viとコンバータ6からの交流入力電圧Vicとの偏差に応じた値の電流が商用交流電源21とコンバータ6の間に流れ、コンデンサ9の端子間電圧VDCが制御される。
なお、図11(A),(B),(C)ではU相に対応する電圧指令値Virおよび信号φ72,Eu,Fuの波形を示したが、V相およびW相の各々に対応する電圧指令値および信号の波形も同様である。ただし、U相、V相、およびW相に対応する電圧指令値および信号の位相は120度ずつずれている。
次に、この無停電電源装置の動作について説明する。判定器45(図3)の出力信号φ45が「L」レベルである場合(通常運転モード)には、参照電圧発生回路61によって参照直流電圧VDCrが定格電圧値に設定され、直流ラインL1,L2間の直流電圧VDCが参照直流電圧VDCrになるようにコンバータ6がPWM制御される。また、交流出力電圧Voが参照交流電圧Vr(図2)になるようにインバータ10がPWM制御される。
[規則91に基づく訂正 06.07.2018]
判定器45(図3)の出力信号φ45が「H」レベルである場合(省電力運転モード)には、参照電圧発生回路61によって参照直流電圧VDCrが偏差ΔVoに応じた値に補正され、直流ラインL1,L2間の直流電圧VDCが補正後の参照直流電圧VDCrになるようにコンバータ6がPWM制御される。インバータ10は、パターン発生器44からのパルス信号列φ44に基づいて制御され、補正後の参照直流電圧VDCrに応じた値の直流電圧VDCを交流出力電圧Voに変換する。この場合は、交流出力電圧Voが参照交流電圧Vr(図2)になるようにコンバータ6およびインバータ10がPAM(Pulse Amplitude Modulation)制御される。
判定器45(図3)の出力信号φ45が「H」レベルである場合(省電力運転モード)には、参照電圧発生回路61によって参照直流電圧VDCrが偏差ΔVoに応じた値に補正され、直流ラインL1,L2間の直流電圧VDCが補正後の参照直流電圧VDCrになるようにコンバータ6がPWM制御される。インバータ10は、パターン発生器44からのパルス信号列φ44に基づいて制御され、補正後の参照直流電圧VDCrに応じた値の直流電圧VDCを交流出力電圧Voに変換する。この場合は、交流出力電圧Voが参照交流電圧Vr(図2)になるようにコンバータ6およびインバータ10がPAM(Pulse Amplitude Modulation)制御される。
以上のように、この実施の形態4では、実施の形態1と同じ効果が得られる他、省電力運転モード時には交流出力電圧偏差ΔVoに応じて参照直流電圧VDCrを補正するので、交流出力電圧Voを定格電圧に維持することができる。
[規則91に基づく訂正 06.07.2018]
[実施の形態5]
図13は、この発明の実施の形態5による無停電電源装置の要部を示す回路ブロック図であって、図5と対比される図である。図13において、この無停電電源装置が実施の形態1の無停電電源装置1と異なる点は、コンバータ6、双方向チョッパ7、およびインバータ10がそれぞれコンバータ80、双方向チョッパ81、およびインバータ82と置換されている点である。
[実施の形態5]
図13は、この発明の実施の形態5による無停電電源装置の要部を示す回路ブロック図であって、図5と対比される図である。図13において、この無停電電源装置が実施の形態1の無停電電源装置1と異なる点は、コンバータ6、双方向チョッパ7、およびインバータ10がそれぞれコンバータ80、双方向チョッパ81、およびインバータ82と置換されている点である。
[規則91に基づく訂正 06.07.2018]
コンバータ80とインバータ82の間には、3本の直流ラインL1~L3が接続されている。直流ラインL3は、中性点NPに接続され、中性点電圧(たとえば0V)にされる。コンデンサ9(図1)は2つのコンデンサ9a,9bを含む。コンデンサ9aは、直流ラインL1,L3間に接続されている。コンデンサ9bは、直流ラインL3,L2間に接続されている。
コンバータ80とインバータ82の間には、3本の直流ラインL1~L3が接続されている。直流ラインL3は、中性点NPに接続され、中性点電圧(たとえば0V)にされる。コンデンサ9(図1)は2つのコンデンサ9a,9bを含む。コンデンサ9aは、直流ラインL1,L3間に接続されている。コンデンサ9bは、直流ラインL3,L2間に接続されている。
コンバータ80は、商用交流電源21から交流電力が供給されている通常時は、商用交流電源21からの交流電力を直流電力に変換して直流ラインL1~L3に供給する。このときコンバータ80は、直流ラインL1,L3間の直流電圧VDCaが目標直流電圧VDCTになり、かつ直流ラインL3,L2間の直流電圧VDCbが目標直流電圧VDCTになるように、コンデンサ9a,9bの各々を充電する。
直流ラインL1,L2,L3の電圧は、それぞれ正の直流電圧、負の直流電圧、および中性点電圧にされる。商用交流電源21からの交流電力の供給が停止された停電時は、コンバータ80の運転は停止される。
双方向チョッパ81は、通常時は、コンバータ80によって生成された直流電力をバッテリ23(図1)に蓄える。このとき双方向チョッパ81は、バッテリ23の端子間電圧VBが目標バッテリ電圧VBTになるように、バッテリ23を充電する。
双方向チョッパ81は、停電時は、バッテリ23の直流電力をインバータ82に供給する。このとき双方向チョッパ81は、コンデンサ9a,9bの端子間電圧VDCa,VDCbの各々が目標直流電圧VDCTになるようにコンデンサ9a,9bの各々を充電する。
[規則91に基づく訂正 06.07.2018]
インバータ82は、通常時は、コンバータ80によって生成された直流電力を商用周波数の交流電力に変換して負荷24(図1)に供給する。このときインバータ82は、直流ラインL1~L3から供給される正の直流電圧、負の直流電圧、および中性点電圧に基づいて商用周波数の交流出力電圧Voを生成する。
インバータ82は、通常時は、コンバータ80によって生成された直流電力を商用周波数の交流電力に変換して負荷24(図1)に供給する。このときインバータ82は、直流ラインL1~L3から供給される正の直流電圧、負の直流電圧、および中性点電圧に基づいて商用周波数の交流出力電圧Voを生成する。
インバータ82は、IGBTQ21~Q24およびダイオードD21~D24を含む。IGBTQ21のコレクタは直流ラインL1に接続され、そのエミッタは出力ノード82aに接続される。IGBTQ22のコレクタは出力ノード82aに接続され、そのエミッタは直流ラインL2に接続される。IGBTQ23,Q24のコレクタは互いに接続され、それらのエミッタはそれぞれ出力ノード82aおよび直流ラインL3に接続される。ダイオードD21~D24は、それぞれIGBTQ21~Q24に逆並列に接続される。出力ノード82aは、リアクトル12を介してノードN2に接続される。
IGBTQ21がオンすると、直流ラインL1からIGBTQ21を介して出力ノード82aに正電圧が出力される。IGBTQ23,Q24がオンすると、直流ラインL3からIGBTQ24,Q23を介して出力ノード82aに中性点電圧が出力される。IGBTQ22がオンすると、直流ラインL2からIGBTQ22を介して出力ノード82aに負電圧が出力される。出力ノード82aには、正電圧、中性点電圧、および負電圧を含む3レベルの交流電圧が出力される。IGBTQ21~Q24の制御方法については、後述する。
図14は、インバータ82を制御するゲート制御回路90の構成を示す回路ブロック図であって、図3と対比される図である。図14において、ゲート制御回路90は、発振器91、三角波発生器92,93、比較器94,95、パターン発生器96、判定器45、スイッチ97,98、バッファ99,100、およびインバータ101,102を含む。
発振器91は、商用周波数(たとえば60Hz)よりも十分に高い周波数fH(たとえば20KHz)のクロック信号を出力する。三角波発生器92,93は、発振器の出力クロック信号と同じ周波数の三角波信号Cua,Cubをそれぞれ出力する。
比較器94は、出力電流制御回路36(図2)からの電圧指令値Vor(商用周波数の正弦波信号)と三角波発生器92からの三角波信号Cuaとの高低を比較し、比較結果を示すパルス信号列φ94を出力する。パルス信号列φ94の周波数は、三角波信号Cuaの周波数fHに応じた値の周波数になる。パルス信号列φ94のパルス幅は、電圧指令値Vorのレベルに応じて変化する。パルス信号列φ94は、PWM信号である。
比較器95は、出力電流制御回路36(図2)からの電圧指令値Vor(商用周波数の正弦波信号)と三角波発生器93からの三角波信号Cubとの高低を比較し、比較結果を示すパルス信号列φ95を出力する。パルス信号列φ95の周波数は、三角波信号Cubの周波数fHに応じた値の周波数になる。パルス信号列φ95のパルス幅は、電圧指令値Vorのレベルに応じて変化する。パルス信号列φ95は、PWM信号である。
パターン発生器96は、三角波信号Cua,Cubの周波数fHよりも低い周波数fLのパルス信号列φ96a,φ96bを出力する。パルス信号列φ96a,φ96bの波形は、それぞれパルス信号列φ94,φ95の波形と同様である。パルス信号列φ96a,φ96bのパルス幅は固定されている。
判定器45は、電流検出器11(図1)からの信号Iofに基づいて、負荷電流ILが所定値Icよりも小さいか否か(すなわち負荷24が軽負荷であるか否か)を判別し、判別結果を示す信号φ45を出力する。信号φ45は、負荷電流ILが所定値Icよりも大きい場合は「L」レベルにされ、負荷電流ILが所定値Icよりも小さい場合は「H」レベルにされる。
スイッチ97は、パルス信号列φ94,φ96aを受け、信号φ45が「L」レベルである場合(通常運転モード)は、パルス信号列φ94をバッファ99およびインバータ101に与え、信号φ45が「H」レベルである場合(省電力運転モード)はパルス信号列φ96aをバッファ99およびインバータ101に与える。
バッファ99は、スイッチ97からのパルス信号列φ94またはφ96aをゲート信号φ1としてインバータ82に与える。インバータ101は、スイッチ97からのパルス信号列φ94またはφ96aを反転させ、ゲート信号φ4を生成してインバータ82に与える。
[規則91に基づく訂正 06.07.2018]
スイッチ98は、パルス信号列φ95,φ96bを受け、信号φ45が「L」レベルである場合(通常運転モード)は、パルス信号列φ95をバッファ100およびインバータ102に与え、信号φ45が「H」レベルである場合(省電力運転モード)はパルス信号列φ96bをバッファ100およびインバータ102に与える。
スイッチ98は、パルス信号列φ95,φ96bを受け、信号φ45が「L」レベルである場合(通常運転モード)は、パルス信号列φ95をバッファ100およびインバータ102に与え、信号φ45が「H」レベルである場合(省電力運転モード)はパルス信号列φ96bをバッファ100およびインバータ102に与える。
バッファ100は、スイッチ98からのパルス信号列φ95またはφ96bをゲート信号φ3としてインバータ82に与える。インバータ102は、スイッチ98からのパルス信号列φ95またはφ96bを反転させ、ゲート信号φ2を生成してインバータ82に与える。
図15(A)~(E)は、通常運転モードにおける電圧指令値Vor、三角波信号Cua,Cub、およびゲート信号φ1~φ4の波形を示すタイムチャートである。図15(A)に示すように、電圧指令値Vorは商用周波数の正弦波信号である。
三角波信号Cuaの最低値は0Vであり、その最高値は電圧指令値Vorの正のピーク値よりも高い。三角波信号Cubの最高値は0Vであり、その最低値は電圧指令値Vorの負のピーク値よりも低い。三角波信号Cua,Cubは同位相の信号であり、三角波信号Cua,Cubの位相は電圧指令値Vorの位相に同期している。三角波信号Cua,Cubの周波数は、電圧指令値Vorの周波数(商用周波数)よりも高い。
図15(A),(B)に示すように、三角波信号Cuaのレベルが電圧指令値Vorよりも高い場合はゲート信号φ1は「L」レベルになり、三角波信号Cuaのレベルが電圧指令値Vorよりも低い場合はゲート信号φ1は「H」レベルになる。ゲート信号φ1は、正パルス信号列となる。
電圧指令値Vorが正極性である期間では、電圧指令値Vorが上昇するとゲート信号φ1のパルス幅は増大する。電圧指令値Vorが負極性である期間では、ゲート信号φ1は「L」レベルに固定される。図15(B),(E)に示すように、ゲート信号φ4はゲート信号φ1の反転信号である。
図15(A),(C)に示すように、三角波信号Cubのレベルが電圧指令値Vorよりも低い場合はゲート信号φ2は「L」レベルになり、三角波信号Cubのレベルが電圧指令値Vorよりも高い場合はゲート信号φ2は「H」レベルになる。ゲート信号φ2は、正パルス信号列となる。
電圧指令値Vorが正極性である期間では、ゲート信号φ2は「L」レベルに固定される。電圧指令値Vorが負極性である期間では、電圧指令値Vorが下降するとゲート信号φ2のパルス幅は増大する。図15(C),(D)に示すように、ゲート信号φ3はゲート信号φ2の反転信号である。ゲート信号φ1~φ4の各々はPWM信号である。
[規則91に基づく訂正 06.07.2018]
ゲート信号φ1,φ2がともに「L」レベルであり、ゲート信号φ3,φ4がともに「H」レベルである期間(t1,t3,t5,t7,t9,…)では、IGBTQ11,Q12がともにオフするとともに、IGBTQ13,Q14がオンする。これにより、直流ラインL3の中性点電圧がIGBTQ14,Q13を介して出力ノード62aに出力される。
ゲート信号φ1,φ2がともに「L」レベルであり、ゲート信号φ3,φ4がともに「H」レベルである期間(t1,t3,t5,t7,t9,…)では、IGBTQ11,Q12がともにオフするとともに、IGBTQ13,Q14がオンする。これにより、直流ラインL3の中性点電圧がIGBTQ14,Q13を介して出力ノード62aに出力される。
[規則91に基づく訂正 06.07.2018]
ゲート信号φ1,φ3がともに「H」レベルであり、ゲート信号φ2,φ4がともに「L」レベルである期間(t2,t4,…)では、IGBTQ11,Q13がともにオンするとともに、IGBTQ12,Q14がオフする。これにより、直流ラインL1の正の直流電圧がIGBTQ11を介して出力ノード62aに出力される。
ゲート信号φ1,φ3がともに「H」レベルであり、ゲート信号φ2,φ4がともに「L」レベルである期間(t2,t4,…)では、IGBTQ11,Q13がともにオンするとともに、IGBTQ12,Q14がオフする。これにより、直流ラインL1の正の直流電圧がIGBTQ11を介して出力ノード62aに出力される。
[規則91に基づく訂正 06.07.2018]
ゲート信号φ1,φ3がともに「L」レベルであり、ゲート信号φ2,φ4がともに「H」レベルである期間(t6,t8,…)では、IGBTQ11,Q13がともにオフするとともに、IGBTQ12,Q14がオンする。これにより、直流ラインL2の負の直流電圧がIGBTQ12を介して出力ノード62aに出力される。
ゲート信号φ1,φ3がともに「L」レベルであり、ゲート信号φ2,φ4がともに「H」レベルである期間(t6,t8,…)では、IGBTQ11,Q13がともにオフするとともに、IGBTQ12,Q14がオンする。これにより、直流ラインL2の負の直流電圧がIGBTQ12を介して出力ノード62aに出力される。
[規則91に基づく訂正 06.07.2018]
図15(B)~(E)に示すようにゲート信号φ1~φ4の波形が変化すると、図15(A)に示した電圧指令値Vorと同じ波形の交流出力電圧VoがノードN2および中性点NP間に出力される。なお、図15(A)~(E)ではU相に対応する電圧指令値Vorおよび信号Cua,Cub,φ1~φ4の波形を示したが、V相およびW相の各々に対応する電圧指令値および信号の波形も同様である。ただし、U相、V相、およびW相に対応する電圧指令値および信号の位相は120度ずつずれている。
図15(B)~(E)に示すようにゲート信号φ1~φ4の波形が変化すると、図15(A)に示した電圧指令値Vorと同じ波形の交流出力電圧VoがノードN2および中性点NP間に出力される。なお、図15(A)~(E)ではU相に対応する電圧指令値Vorおよび信号Cua,Cub,φ1~φ4の波形を示したが、V相およびW相の各々に対応する電圧指令値および信号の波形も同様である。ただし、U相、V相、およびW相に対応する電圧指令値および信号の位相は120度ずつずれている。
省電力運転モード時におけるゲート信号φ1~φ4の波形は、通常運転モード時におけるゲート信号φ1~φ4の波形と同様になる。ただし、省電力運転モード時におけるゲート信号φ1~φ4の周波数fLは、通常運転モード時におけるゲート信号φ1~φ4の周波数fHよりも低い。また、通常運転モード時におけるゲート信号φ1~φ4のパルス幅は制御されるのに対し、省電力運転モード時におけるゲート信号φ1~φ4のパルス幅は固定されている。
図15(A)~(E)から分かるように、三角波信号Cua,Cubの周波数を高くすると、ゲート信号φ1~φ4の周波数が高くなり、IGBTQ21~Q24のスイッチング周波数(オンおよびオフの回数/秒)が高くなる。IGBTQ21~Q24のスイッチング周波数が高くなると、IGBTQ21~Q24で発生するスイッチング損失が増大し、無停電電源装置の効率が低くなる。しかし、IGBTQ21~Q24のスイッチング周波数を高くすると、負荷電流ILが大きい場合でも、電圧変動率が小さな高品質の交流出力電圧Voを生成することができる。
逆に、三角波信号Cua,Cubの周波数を低くすると、ゲート信号φ1~φ4の周波数が低くなり、IGBTQ21~Q24のスイッチング周波数が低くなる。IGBTQ21~Q14のスイッチング周波数が低くなると、IGBTQ21~Q24で発生するスイッチング損失が減少し、無停電電源装置の効率が高くなる。しかし、IGBTQ21~Q24のスイッチング周波数を低くすると、負荷電流ILが大きい場合には、交流出力電圧Voの電圧変動率が増大し、交流出力電圧Voの波形が劣化する。
しかし、負荷電流ILが小さい場合には、IGBTQ21~Q24のスイッチング周波数を低下させても、交流出力電圧Voの電圧変動率の変化は小さく、交流出力電圧Voの波形の劣化の程度は小さい。また、IGBTQ21~Q24のスイッチング周波数を低下させれば、IGBTQ21~Q24で発生するスイッチング損失を小さくすることができ、無停電電源装置の効率を高めることができる。さらに、負荷電流ILが小さい場合は、負荷電流ILの単位時間当たりの変化量も小さいので、PWM制御を行なう必要もない。
そこで、本実施の形態5では実施の形態1と同様に、比較的高い周波数fHを有し、パルス幅が制御されるゲート信号φ1~φ4によってインバータ82を制御する通常運転モードと、比較的低い周波数fLを有し、パルス幅が固定されたゲート信号φ1~φ4によってインバータ82を制御し、スイッチング損失を低下させる省電力運転モードとが設けられている。負荷電流ILが所定値Icよりも大きい場合には通常運転モードが選択され、負荷電流ILが所定値Icよりも小さい場合には省電力運転モードが選択される。
次に、この無停電電源装置の使用方法および動作について説明する。無停電電源装置1の使用者によって操作部17が操作され、インバータ給電モードが選択されたものとする。ゲート制御回路90(図14)では、発振器91および三角波発生器92,93によって比較的高い周波数fHの三角波信号Cua,Cubが生成される。
電圧指令値Vorと三角波信号Cuaとが比較器94によって比較され、パルス信号列φ94が生成される。パターン発生器96では、パルス信号列φ96aが生成される。スイッチ97によって選択されたパルス信号列φ94またはφ96aがバッファ99およびインバータ101に与えられ、ゲート信号φ1,φ4が生成される。
また、電圧指令値Vorと三角波信号Cubとが比較器95によって比較され、パルス信号列φ95が生成される。パターン発生器96では、パルス信号列φ96bが生成される。スイッチ98によって選択されたパルス信号列φ95またはφ96bがバッファ100およびインバータ102に与えられ、ゲート信号φ3,φ2が生成される。
[規則91に基づく訂正 06.07.2018]
電圧指令値Vorが正極性の期間では、インバータ82(図13)のIGBTQ22,Q23がそれぞれオフ状態およびオン状態に固定されるとともに、IGBTQ21とIGBTQ24が交互にオンされる。電圧指令値Vorが負極性の期間では、IGBTQ21,Q24がそれぞれオフ状態およびオン状態に固定されるとともに、ゲート信号φ2,φ3によってIGBTQ22とIGBTQ23が交互にオンされ、3レベルの交流出力電圧Voが生成される。
電圧指令値Vorが正極性の期間では、インバータ82(図13)のIGBTQ22,Q23がそれぞれオフ状態およびオン状態に固定されるとともに、IGBTQ21とIGBTQ24が交互にオンされる。電圧指令値Vorが負極性の期間では、IGBTQ21,Q24がそれぞれオフ状態およびオン状態に固定されるとともに、ゲート信号φ2,φ3によってIGBTQ22とIGBTQ23が交互にオンされ、3レベルの交流出力電圧Voが生成される。
[規則91に基づく訂正 06.07.2018]
負荷24が交流出力電圧Voによって駆動されると、判定器45(図14)では、電流検出器11の出力信号Iofに基づいて、負荷電流ILが所定値Icよりも大きいか否かが判定される。
負荷24が交流出力電圧Voによって駆動されると、判定器45(図14)では、電流検出器11の出力信号Iofに基づいて、負荷電流ILが所定値Icよりも大きいか否かが判定される。
負荷電流ILが所定値Icよりも大きい場合は、判定器45の出力信号φ45が「L」レベルにされる。これにより、比較器94の出力信号φ94がスイッチ97を介してバッファ99およびインバータ101に与えられるとともに、比較器95の出力信号φ95がスイッチ98を介してバッファ100およびインバータ102に与えられ、通常運転モードが実行される。
[規則91に基づく訂正 06.07.2018]
この通常運転モードでは、インバータ82のIGBTQ21~Q24が比較的高い周波数fHで制御されるので、電圧変動率が比較的小さな高品質の交流出力電圧Voを生成することができる。ただし、IGBTQ21~Q24で比較的大きなスイッチング損失が発生し、無停電電源装置の効率が低くなる。
この通常運転モードでは、インバータ82のIGBTQ21~Q24が比較的高い周波数fHで制御されるので、電圧変動率が比較的小さな高品質の交流出力電圧Voを生成することができる。ただし、IGBTQ21~Q24で比較的大きなスイッチング損失が発生し、無停電電源装置の効率が低くなる。
また、負荷電流ILが所定値Icよりも小さい場合(すなわち負荷24が軽負荷である場合)は、判定器45(図14)の出力信号φ45が「H」レベルにされる。これにより、パターン発生器96で生成されたパルス信号列φ96aがスイッチ97を介してバッファ99およびインバータ101に与えられるとともに、パターン発生器96で生成されたパルス信号列φ96bがスイッチ98を介してバッファ100およびインバータ102に与えられ、省電力運転モードが実行される。
この省電力運転モードでは、インバータ82のIGBTQ21~Q24が比較的低い周波数fLで制御されるので、IGBTQ21~Q24で発生するスイッチング損失が小さくなり、効率が高くなる。他の構成および動作は、実施の形態1と同じであるので、その説明は繰り返さない。
以上のように、この実施の形態5では、負荷電流ILが所定値Icよりも大きい場合は、比較的高い周波数fHを有し、パルス幅が制御されるゲート信号φ1~φ4によってインバータ82を制御し、負荷電流ILが所定値Icよりも小さい場合は、比較的低い周波数fLを有し、パルス幅が固定されたゲート信号φ1~φ4によってインバータ82を制御する。したがって、負荷電流ILが所定値Icよりも小さい場合には、インバータ82のIGBTQ21~Q24で発生するスイッチング損失を低減することができ、無停電電源装置1の効率を高めることができる。
今回開示された実施の形態はすべての点で例示であって制限的なものではないと考えられるべきである。本発明は上記した説明ではなくて請求の範囲によって示され、請求の範囲と均等の意味および範囲内でのすべての変更が含まれることが意図される。
1 無停電電源装置、T1 交流入力端子、T2 バイパス入力端子、T3 バッテリ端子、T4 交流出力端子、2,8,14,16 電磁接触器、3,11 電流検出器、4,9,9a,9b,13 コンデンサ、5,12 リアクトル、6,80 コンバータ、7,81 双方向チョッパ、10,48,82,101,102 インバータ、15 半導体スイッチ、17 操作部、18,60 制御装置、21 商用交流電源、22 バイパス交流電源、23 バッテリ、24 負荷、31,61 参照電圧発生回路、32,62 電圧検出器、33,35,63,65 減算器、34,64 出力電圧制御回路、36,66 出力電流制御回路、37,50,55,56,70,90 ゲート制御回路、41,71,91 発振器、42,72,92,93 三角波発生器、43,73,94,95 比較器、44,96 パターン発生器、45,51 判定器、46,97,98 スイッチ、47,74,99,100 バッファ、57 ORゲート。
Claims (8)
- 複数の第1のスイッチング素子を含み、直流電力を商用周波数の交流電力に変換して負荷に供給する逆変換器と、
前記商用周波数よりも高い第1の周波数を有し、パルス幅が前記逆変換器の交流出力電圧に基づいて制御される第1のパルス信号列を生成する第1のモードと、前記商用周波数と前記第1の周波数との間の第2の周波数を有し、パルス幅が固定された第2のパルス信号列を生成する第2のモードとのうちの選択された方のモードを実行する第1の制御部とを備え、
前記複数の第1のスイッチング素子は、前記第1のモード時は前記第1のパルス信号列に基づいて制御され、前記第2のモード時は前記第2のパルス信号列に基づいて制御される、電力変換装置。 - 前記第1のモードは、前記電力変換装置の通常運転を行なう場合に選択され、
前記第2のモードは、負荷電流が第1の値よりも小さい場合、または前記負荷電流の単位時間当たりの変化量が第2の値よりも小さい場合において、前記複数の第1のスイッチング素子で発生するスイッチング損失を低減させるために選択される、請求項1に記載の電力変換装置。 - さらに、前記負荷電流を検出する電流検出器と、
前記電流検出器の検出結果に基づいて動作し、前記負荷電流が前記第1の値よりも大きい場合は前記第1のモードを選択し、前記負荷電流が前記第1の値よりも小さい場合は前記第2のモードを選択する選択部とを備える、請求項2に記載の電力変換装置。 - さらに、前記負荷電流を検出する電流検出器と、
前記電流検出器の検出結果に基づいて動作し、前記負荷電流の単位時間当たりの変化量が前記第2の値よりも大きい場合は前記第1のモードを選択し、前記負荷電流の単位時間当たりの変化量が前記第2の値よりも小さい場合は前記第2のモードを選択する選択部とを備える、請求項2に記載の電力変換装置。 - さらに、前記第1および第2のモードのうちの所望のモードを選択する選択部を備える、請求項2に記載の電力変換装置。
- 前記第1の制御部は、
前記商用周波数の正弦波信号と前記第1の周波数に応じた値の周波数を有する三角波信号との高低を比較し、比較結果に基づいて前記第1のパルス信号列を生成する第1の信号発生回路と、
前記第2のパルス信号列を生成する第2の信号発生回路と、
前記第1のモード時は前記第1のパルス信号列を選択し、前記第2のモード時は前記第2のパルス信号列を選択する切換回路とを含む、請求項1に記載の電力変換装置。 - さらに、複数の第2のスイッチング素子を含み、商用交流電源から供給される交流電力を直流電力に変換して前記逆変換器に与える順変換器と、
前記商用周波数よりも高い第3の周波数を有し、パルス幅が制御される第3のパルス信号列を生成する第2の制御部とを備え、
前記複数の第2のスイッチング素子は、前記第3のパルス信号列に基づいて制御され、
前記第1のパルス信号列のパルス幅は、前記逆変換器の交流出力電圧が参照交流電圧になるように制御され、
前記第2の制御部は、
前記第1のモード時は一定の参照直流電圧を出力し、前記第2のモード時は、前記逆変換器の交流出力電圧と前記参照交流電圧との偏差に応じた値の参照直流電圧を出力する電圧発生回路と、
前記順変換器の出力直流電圧が前記参照直流電圧になるようにパルス幅が制御される前記第3のパルス信号列を生成する信号発生回路とを含む、請求項1に記載の電力変換装置。 - 前記商用交流電源から交流電力が供給されている通常時は、前記順変換器によって生成された直流電力が前記逆変換器に供給されるとともに電力貯蔵装置に蓄えられ、
前記商用交流電源からの交流電力の供給が停止された停電時は、前記電力貯蔵装置の直流電力が前記逆変換器に供給される、請求項7に記載の電力変換装置。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US16/487,860 US11005384B2 (en) | 2017-04-03 | 2017-04-03 | Power conversion device |
PCT/JP2017/013954 WO2018185812A1 (ja) | 2017-04-03 | 2017-04-03 | 電力変換装置 |
JP2019510511A JP6706390B2 (ja) | 2017-04-03 | 2017-04-03 | 電力変換装置 |
CN201780089125.8A CN110521102B (zh) | 2017-04-03 | 2017-04-03 | 电力转换装置 |
TW106120706A TWI660566B (zh) | 2017-04-03 | 2017-06-21 | 電力變換裝置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2017/013954 WO2018185812A1 (ja) | 2017-04-03 | 2017-04-03 | 電力変換装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2018185812A1 true WO2018185812A1 (ja) | 2018-10-11 |
Family
ID=63712138
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2017/013954 WO2018185812A1 (ja) | 2017-04-03 | 2017-04-03 | 電力変換装置 |
Country Status (5)
Country | Link |
---|---|
US (1) | US11005384B2 (ja) |
JP (1) | JP6706390B2 (ja) |
CN (1) | CN110521102B (ja) |
TW (1) | TWI660566B (ja) |
WO (1) | WO2018185812A1 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2021161796A1 (ja) * | 2020-02-13 | 2021-08-19 | 株式会社デンソー | 電力変換器の制御回路 |
CN113544954A (zh) * | 2019-11-06 | 2021-10-22 | 东芝三菱电机产业系统株式会社 | 电力变换装置 |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112005482B (zh) * | 2018-04-27 | 2023-12-12 | 东芝三菱电机产业系统株式会社 | 三电平电力变换装置、三电平电力变换装置的控制方法及存储介质 |
JP7130145B2 (ja) * | 2019-09-13 | 2022-09-02 | 三菱電機株式会社 | 電力変換装置 |
CN112202355B (zh) * | 2020-09-09 | 2024-03-15 | 惠州志顺电子实业有限公司 | 逆变器控制方法、控制装置、逆变器装置以及存储介质 |
US12107512B2 (en) * | 2020-10-08 | 2024-10-01 | Tmeic Corporation | Power conversion device converting DC power supply into AC power |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001128462A (ja) * | 1999-10-29 | 2001-05-11 | Fuji Electric Co Ltd | インバータ装置の制御方法 |
JP2007282443A (ja) * | 2006-04-11 | 2007-10-25 | Fuji Electric Systems Co Ltd | スイッチングレギュレータ |
US20080218284A1 (en) * | 2007-03-07 | 2008-09-11 | Advanced Analog Technology, Inc. | Circuit and method for switching PFM and PWM |
JP2015057027A (ja) * | 2013-09-13 | 2015-03-23 | ローム株式会社 | 電源回路およびその制御回路、電子機器 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7102340B1 (en) * | 2003-01-21 | 2006-09-05 | Microsemi Corporation | Dual-mode PFM boost converter |
EP1733467A1 (en) * | 2004-03-12 | 2006-12-20 | MKS Instruments, Inc. | Control circuit for switching power supply |
JP4591710B2 (ja) | 2006-10-04 | 2010-12-01 | サンケン電気株式会社 | 交流電源装置 |
TWI362817B (en) * | 2007-11-27 | 2012-04-21 | Upi Semiconductor Corp | Dc/dc converters and related methods |
CN101499713A (zh) * | 2008-01-31 | 2009-08-05 | 珠海全志科技有限公司 | 混合式开关电源转换器及自动切换控制电路 |
EP2677652B1 (en) * | 2012-02-23 | 2016-11-16 | Kyosan Electric Mfg. Co., Ltd. | Current source inverter device, and method for controlling current source inverter device |
JP5477408B2 (ja) * | 2012-03-02 | 2014-04-23 | 株式会社安川電機 | 電力変換装置 |
JP6155935B2 (ja) | 2013-07-23 | 2017-07-05 | レシップホールディングス株式会社 | 電源装置 |
CN106329977B (zh) | 2015-07-03 | 2018-10-09 | 台达电子工业股份有限公司 | 逆变电路的控制方法 |
-
2017
- 2017-04-03 WO PCT/JP2017/013954 patent/WO2018185812A1/ja active Application Filing
- 2017-04-03 US US16/487,860 patent/US11005384B2/en active Active
- 2017-04-03 CN CN201780089125.8A patent/CN110521102B/zh active Active
- 2017-04-03 JP JP2019510511A patent/JP6706390B2/ja active Active
- 2017-06-21 TW TW106120706A patent/TWI660566B/zh active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001128462A (ja) * | 1999-10-29 | 2001-05-11 | Fuji Electric Co Ltd | インバータ装置の制御方法 |
JP2007282443A (ja) * | 2006-04-11 | 2007-10-25 | Fuji Electric Systems Co Ltd | スイッチングレギュレータ |
US20080218284A1 (en) * | 2007-03-07 | 2008-09-11 | Advanced Analog Technology, Inc. | Circuit and method for switching PFM and PWM |
JP2015057027A (ja) * | 2013-09-13 | 2015-03-23 | ローム株式会社 | 電源回路およびその制御回路、電子機器 |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113544954A (zh) * | 2019-11-06 | 2021-10-22 | 东芝三菱电机产业系统株式会社 | 电力变换装置 |
CN113544954B (zh) * | 2019-11-06 | 2023-08-29 | 东芝三菱电机产业系统株式会社 | 电力变换装置 |
WO2021161796A1 (ja) * | 2020-02-13 | 2021-08-19 | 株式会社デンソー | 電力変換器の制御回路 |
JP2021129399A (ja) * | 2020-02-13 | 2021-09-02 | 株式会社デンソー | 電力変換器の制御回路 |
JP7160056B2 (ja) | 2020-02-13 | 2022-10-25 | 株式会社デンソー | 電力変換器の制御回路 |
Also Published As
Publication number | Publication date |
---|---|
CN110521102B (zh) | 2021-05-18 |
US11005384B2 (en) | 2021-05-11 |
TW201838301A (zh) | 2018-10-16 |
CN110521102A (zh) | 2019-11-29 |
JPWO2018185812A1 (ja) | 2020-02-27 |
JP6706390B2 (ja) | 2020-06-03 |
US20200067417A1 (en) | 2020-02-27 |
TWI660566B (zh) | 2019-05-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6706390B2 (ja) | 電力変換装置 | |
CN107155383B (zh) | 不间断电源装置 | |
US11394295B2 (en) | Power supply apparatus | |
WO2018220777A1 (ja) | 電源装置およびそれを用いた電源システム | |
JP6668556B2 (ja) | 電源装置およびそれを用いた電源システム | |
US11336114B2 (en) | Uninterruptible power supply apparatus | |
CN114731113A (zh) | 电力转换装置 | |
US10734903B2 (en) | Power supply apparatus | |
WO2018185813A1 (ja) | 電力変換装置 | |
US11831249B2 (en) | Power conversion apparatus | |
US11336200B2 (en) | Power conversion apparatus | |
JP6706389B2 (ja) | 電力変換装置 | |
JP7553678B1 (ja) | 電力変換装置および電力変換装置の制御方法 | |
US20240120769A1 (en) | Uninterruptible power supply apparatus | |
JP2014093900A (ja) | 電力変換装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 17904675 Country of ref document: EP Kind code of ref document: A1 |
|
ENP | Entry into the national phase |
Ref document number: 2019510511 Country of ref document: JP Kind code of ref document: A |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 17904675 Country of ref document: EP Kind code of ref document: A1 |