WO2018021131A1 - 表示装置およびその駆動方法 - Google Patents

表示装置およびその駆動方法 Download PDF

Info

Publication number
WO2018021131A1
WO2018021131A1 PCT/JP2017/026216 JP2017026216W WO2018021131A1 WO 2018021131 A1 WO2018021131 A1 WO 2018021131A1 JP 2017026216 W JP2017026216 W JP 2017026216W WO 2018021131 A1 WO2018021131 A1 WO 2018021131A1
Authority
WO
WIPO (PCT)
Prior art keywords
signal line
data signal
scanning signal
data
scanning
Prior art date
Application number
PCT/JP2017/026216
Other languages
English (en)
French (fr)
Inventor
英樹 金谷
孝司 上野
慎司 貞光
Original Assignee
シャープ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by シャープ株式会社 filed Critical シャープ株式会社
Priority to US16/311,118 priority Critical patent/US10818254B2/en
Publication of WO2018021131A1 publication Critical patent/WO2018021131A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3666Control of matrices with row and column drivers using an active matrix with the matrix divided into sections
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0213Addressing of scan or signal lines controlling the sequence of the scanning lines with respect to the patterns to be displayed, e.g. to save power
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0248Precharge or discharge of column electrodes before or after applying exact column voltages
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/067Special waveforms for scanning, where no circuit details of the gate driver are given
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit

Definitions

  • the present invention relates to a display device such as an active matrix liquid crystal display device, and more particularly, an active matrix configured to divide a display unit into a plurality of regions (sub-display units) and drive the plurality of regions simultaneously.
  • the present invention relates to a type display device and a driving method thereof.
  • An active matrix liquid crystal display device is arranged in a matrix corresponding to a plurality of data signal lines, a plurality of scanning signal lines intersecting with the data signal lines, the plurality of data signal lines and the plurality of scanning signal lines.
  • a plurality of pixel forming portions are provided, and each pixel forming portion includes a pixel capacitor and a switching element.
  • the switching element a thin film transistor (hereinafter referred to as “TFT”) is usually used.
  • TFT thin film transistor
  • the pixel capacitance in each pixel formation portion is formed by a pixel electrode and a common electrode (also referred to as “counter electrode”) opposite to the pixel electrode with the liquid crystal in between, and the pixel electrode serves as the switching element.
  • the corresponding data signal line is connected through the TFT, and the corresponding scanning signal line is connected to the gate terminal of the TFT.
  • the active matrix display device As described above, pixel data is written to each pixel formation portion in the display portion as the display image becomes higher in definition (in the case of a liquid crystal display device, the pixel capacity of each data signal is reduced). If the time that can be secured for charging is shortened, the display quality may be deteriorated because the pixel data cannot be sufficiently written in each pixel formation portion.
  • the display unit is divided into a plurality of sub-display units and the plurality of sub-display units are driven at the same time so that pixel data can be sufficiently written even if the display image becomes higher in definition.
  • an active matrix type display device has been conventionally proposed (hereinafter, a drive system having such a configuration is referred to as an “intra-screen divided drive system”).
  • the display unit is divided into upper and lower parts so that the data signal lines are electrically separated vertically, and data signal line drive circuits are provided on the upper and lower sides of the display unit, respectively, so that the upper half and the lower part of the display unit are provided.
  • An active matrix liquid crystal display device that is configured to drive half of them simultaneously is known.
  • a display device using the in-screen split driving method as described above even if a plurality of sub-display units in the display unit are driven so as to display at the same gradation, the display luminance differs at the boundary between adjacent sub-display units. May occur.
  • a moving image is displayed on such a display device, there is a case where the boundary portion is clogged and the moving image is not displayed smoothly.
  • the scan electrodes are divided into a plurality of scan electrode groups, and one adjacent scan line group and the other scan line group are opposite to each other in the same period. It is sequentially scanned in the direction and driven.
  • a scanning electrode (scanning signal line) in a liquid crystal display device is divided into two, a scanning electrode group 7 and a scanning electrode group 8, and signal electrodes (crossing these scanning electrode groups 7 and 8 in the liquid crystal display device)
  • the scan electrode groups 7 and 8 and the signal electrode groups 5 and 6 are driven as follows.
  • the scan electrode group 7 is selectively scanned line-sequentially upward from the center of the display unit
  • the scan electrode group 8 is selectively scanned line-sequentially downward from the center of the display unit.
  • data signals are applied to the signal electrode group 5 and the signal electrode group 6 in synchronization with the scanning signals of the scanning electrode group 7 and the scanning electrode group 8.
  • the scan of the scan electrode group 7 and the scan of the scan electrode group 8 are in opposite directions, so the order of the data signals applied to the signal electrode group 5 and the signal electrode group 6 is opposite to each other. Therefore, it is necessary to give a data signal to the signal electrode groups 5 and 6. For this reason, the circuit configuration for driving the signal electrode becomes complicated.
  • Patent Document 3 describes an invention of a liquid crystal display device of an in-screen division drive system that divides a screen up and down and drives the upper screen and the lower screen in the same direction as an embodiment of the present invention.
  • a configuration is disclosed in which scanning is performed with the scanning of the lower screen delayed by one field with respect to the scanning of the upper screen (see paragraph [0068] of FIG. 20B, FIG. 20B).
  • the configuration of this embodiment is effective for smooth display of moving images, it is not possible to effectively suppress the occurrence of a luminance difference at the boundary between the upper screen and the lower screen.
  • an active matrix display device capable of displaying an image satisfactorily by screen division driving while suppressing the complexity of the circuit configuration and a driving method thereof.
  • a first aspect of the present invention is a matrix corresponding to a plurality of data signal lines, a plurality of scanning signal lines intersecting with the plurality of data signal lines, and the plurality of data signal lines and the plurality of scanning signal lines.
  • a plurality of pixel forming portions arranged in a shape The plurality of scanning signal lines are divided into two or more scanning signal line groups with a predetermined number of scanning signal lines as one set, and the two sets of scanning signal lines are sequentially selected in the same direction.
  • a scanning signal line driving circuit for driving the above scanning signal line group in parallel;
  • a data signal line driving circuit for applying a plurality of data signals representing an image to be displayed to the plurality of data signal lines;
  • the scanning signal line driving circuit and the data signal line driving circuit are controlled so that the plurality of data signals are applied to the plurality of data signal lines in accordance with sequential selection of the scanning signal lines constituting each set.
  • a display control circuit Each data signal line has two or more sub-signal lines intersecting with the two or more sets of scanning signal line groups so that a portion intersecting with one set of scanning signal line groups constitutes a sub-data signal line as one conductor.
  • the display control circuit includes: Before the scanning signal line to be selected latest among the scanning signal line groups in each group is selected, the scanning signal lines are sequentially selected from the scanning signal line group that follows the group. Control the drive circuit, In response to the parallel driving of the two or more sets of scanning signal line groups, the plurality of data signal lines are independently driven for each sub data signal line intersecting the same set of scanning signal line groups, and When the scanning signal line to be selected latest is selected from the group of scanning signal lines, the same voltage as the voltage of the data signal applied to the sub data signal line intersecting with the group of scanning signal lines is The data signal line driving circuit is controlled so as to be applied to each of the sub data signal lines intersecting with the scanning signal line group of the group subsequent to the group.
  • Each pixel formation unit includes a capacitive element that receives the voltage of the data signal applied to the corresponding sub data signal line when the corresponding scanning signal line is selected, and holds it as pixel data
  • the display control circuit includes: The corresponding scanning signal line is selected in a preliminary charging period that is set in advance as a period before the main charging period in which the corresponding scanning signal line is selected to supply the pixel data to each pixel forming unit. Controlling the scanning signal line driving circuit; As a data signal to each sub data signal line in the main charging period of the scanning signal line in which the preliminary charging period is set before the main charging period of the scanning signal line to be selected earliest among the scanning signal line group of each set. The data signal line driving circuit is controlled so that a voltage to be applied is also applied during the preliminary charging period.
  • the plurality of scanning signal lines consist of two sets of a preceding scanning signal line group and a subsequent scanning signal line group
  • the data signal line driving circuit includes: A preceding data signal line driving circuit for driving a sub data signal line intersecting the preceding scanning signal line group among the sub data signal lines included in the plurality of data signal lines; A subsequent data signal line driving circuit for driving a sub data signal line that intersects the subsequent scanning signal line group among the sub data signal lines included in the plurality of data signal lines;
  • the display control circuit includes: Based on image data of the first half of each frame in an input signal given from the outside as a signal representing the image to be displayed, a data signal to be applied to a sub data signal line intersecting the preceding scanning signal line group is the preceding data signal.
  • Sub data intersecting with the subsequent scanning signal line group based on image data of the latter half of the frame immediately before the frame of the input signal corresponding to the data signal to be applied to the sub data signal line intersecting with the preceding scanning signal line group A data signal to be applied to the signal line is generated in the subsequent data signal line driving circuit.
  • the display control circuit includes: A memory capable of storing image data of one and a half frames of the input signal; A memory control circuit that writes image data indicated by the input signal to the memory so that the memory functions as a ring buffer;
  • the memory control circuit includes: Image data corresponding to the first half of one frame of the input signal is read from the memory at half the writing speed and supplied to the preceding data signal line driving circuit, In parallel with the reading of the image data corresponding to the first half of the one frame from the memory, the image data corresponding to the second half of the frame immediately before the one frame is read from the memory at a speed half of the writing speed. To the subsequent data signal line driving circuit.
  • a plurality of data signal lines, a plurality of scanning signal lines intersecting with the plurality of data signal lines, a matrix corresponding to the plurality of data signal lines and the plurality of scanning signal lines are provided.
  • a driving method of a display device having a plurality of pixel formation portions arranged in a shape The plurality of scanning signal lines are divided into two or more scanning signal line groups with a predetermined number of scanning signal lines as one set, and the two sets of scanning signal lines are sequentially selected in the same direction.
  • a scanning signal line driving step for driving the above scanning signal line group in parallel;
  • a data signal for driving the plurality of data signal lines so that a plurality of data signals representing an image to be displayed are applied to the plurality of data signal lines in accordance with sequential selection of scanning signal lines constituting each set.
  • a line driving step Each data signal line has two or more sub-signal lines intersecting with the two or more sets of scanning signal line groups so that a portion intersecting with one set of scanning signal line groups constitutes a sub-data signal line as one conductor. It is electrically isolated to the data signal line, In the scanning signal line driving step, the sequential selection of the scanning signal line groups subsequent to the set ends before the scanning signal line to be selected the latest among the scanning signal line groups of each set is selected.
  • each of the plurality of data signal lines crosses the same set of scanning signal line groups for each sub data signal line in accordance with the parallel driving of the two or more sets of scanning signal line groups.
  • Data that is driven independently and is applied to the sub data signal line that intersects the scanning signal line group of the set when the scanning signal line to be selected latest is selected from the scanning signal line group of each group
  • the same voltage as the signal voltage is applied to each of the sub data signal lines intersecting with the scanning signal line group of the group subsequent to the group.
  • a sixth aspect of the present invention is the fifth aspect of the present invention.
  • Each pixel forming unit includes a capacitive element that receives the voltage of the data signal applied to the corresponding sub data signal line when the corresponding scanning signal line is selected and holds it as pixel data
  • the corresponding scanning is performed in a preliminary charging period that is set in advance as a period before the main charging period in which the corresponding scanning signal line is selected to supply the pixel data to each pixel forming unit.
  • the data signal line driving step is performed in the main charging period of the scanning signal line in which the preliminary charging period is set before the main charging period of the scanning signal line to be selected earliest in each group of scanning signal lines.
  • the method includes a step of applying a voltage to be applied as a data signal to the sub data signal line also during the preliminary charging period.
  • the plurality of scanning signal lines consist of two sets of a preceding scanning signal line group and a subsequent scanning signal line group
  • the data signal line driving step includes: A preceding data signal line driving step for driving a sub data signal line intersecting the preceding scanning signal line group among the sub data signal lines included in the plurality of data signal lines; A subsequent data signal line driving step of driving a sub data signal line intersecting the subsequent scanning signal line group among the sub data signal lines included in the plurality of data signal lines;
  • an application is applied to the sub data signal line intersecting the preceding scanning signal line group based on the first half image data of each frame in the input signal given from the outside as a signal representing the image to be displayed.
  • the data signal to be generated In the subsequent data signal line driving step the subsequent data signal line driving step is performed based on the image data of the second half of the frame immediately before the frame of the input signal corresponding to the data signal to be applied to the sub data signal line intersecting with the preceding scanning signal line group. A data signal to be applied to the sub data signal line intersecting with the scanning signal line group is generated.
  • the display of the in-screen divided drive system that drives two or more groups of scanning signal lines in parallel so that the scanning signal lines constituting each group are sequentially selected in the same direction.
  • the apparatus before the scanning signal line to be selected latest among the scanning signal line groups of each group is selected, a series of sequential selections of the scanning signal line groups of the group following the group is completed, and The same voltage as the voltage of the data signal applied to the sub data signal line that intersects the scanning signal line group of the set when the scanning signal line to be selected latest is selected from the scanning signal line group of each group Are applied to the sub data signal lines intersecting with the scanning signal line group of the group subsequent to the group.
  • the pixel forming section corresponding to the scanning signal line (the last scanning signal line of each set) to be selected latest among the scanning signal line groups of each set and the pixel forming section corresponding to the other scanning signal lines of the set.
  • the influence of the difference in the data signal line voltage on the pixel voltage held in the pixel formation portion is suppressed.
  • the generation of pseudo lines at the boundary between two adjacent scanning signal line groups is suppressed. Therefore, by sequentially selecting the scanning signal lines in each group in the same direction, it is possible to display a high-definition image satisfactorily by the intra-screen division driving while suppressing the complexity of the circuit configuration.
  • an in-screen split drive display that drives two or more sets of scanning signal lines in parallel so that the scanning signal lines constituting each set are sequentially selected in the same direction.
  • the corresponding scanning signal line is selected in a preliminary charging period that is set in advance as a period before the main charging period in which the corresponding scanning signal line is selected to supply pixel data to each pixel forming unit, As a data signal to each sub data signal line in the main charging period of the scanning signal line in which the preliminary charging period is set before the main charging period of the scanning signal line to be selected earliest among the scanning signal line group of each set.
  • the voltage to be applied is also applied during the preliminary charging period.
  • the pixel capacitance of the pixel forming portion to be preliminarily charged is also the same voltage as the voltage of the corresponding data signal line in the main charging period.
  • two sets of scanning signal line groups of a preceding scanning signal line group and a subsequent scanning signal line group are provided, and the scanning signal lines constituting each set are sequentially selected in the same direction.
  • the display device of the in-screen division drive system that drives the two sets of scanning signal line groups in parallel, based on the first half of the image data of each frame in the input signal given from the outside as a signal representing the image to be displayed
  • a data signal to be applied to a sub data signal line intersecting with the preceding scanning signal line group is generated, and immediately before a frame of an input signal corresponding to the data signal to be applied to the sub data signal line intersecting with the preceding scanning signal line group.
  • a data signal to be applied to the sub data signal line intersecting with the subsequent scanning signal line group is generated based on the image data in the latter half of the frame.
  • the image data indicated by the input signal is written into the memory so that the memory capable of storing the image data for 1.5 frames of the input signal functions as a ring buffer.
  • Image data corresponding to the first half of one frame of the input signal is read from the memory at half the writing speed and supplied to the preceding data signal line driving circuit.
  • the image data corresponding to the second half of the frame immediately before the one frame is read from the memory at a speed that is 1 ⁇ 2 of the writing speed. And supplied to the subsequent data signal line driving circuit.
  • FIG. 4 is a diagram (A to D) for explaining a configuration of a pixel formation portion in the embodiment. It is a block diagram for demonstrating the structure of the principal part of the display control circuit in the said embodiment. 4 is a timing chart for explaining an operation of a main part of the display control circuit in the embodiment. 6 is a timing chart for explaining the operation of the liquid crystal display device according to the embodiment. It is a block diagram which shows the arrangement configuration of the liquid crystal display device for demonstrating the effect
  • FIG. 10 is a diagram (A to C) showing display images used to explain the operation and effect based on the first feature in the embodiment. It is a figure for demonstrating the effect
  • FIG. 1 is a block diagram illustrating a configuration of a liquid crystal display device according to an embodiment.
  • the liquid crystal display device includes a liquid crystal panel 100 as a display panel, a data signal line driving circuit, a scanning signal line driving circuit, a common electrode driving circuit, and a display control circuit 400.
  • the common electrode drive circuit (not shown) is a circuit for supplying a voltage to a later-described common electrode Ec in the liquid crystal panel 100.
  • this liquid crystal display device also includes such a backlight (not shown).
  • the common electrode driving circuit and the backlight are well known in their own configuration and related configurations and are not directly related to the features of the present embodiment, and thus detailed description thereof is omitted.
  • the liquid crystal panel 100 is provided with a plurality (m) of data signal lines SL1 to SLm and a plurality (2n) of scanning signal lines GL1 to GL2n intersecting the plurality of data signal lines SL1 to SLm.
  • a plurality (m ⁇ 2n) of pixel forming portions 10 arranged in a matrix along the plurality of data signal lines SL1 to SLm and the plurality of scanning signal lines GL1 to GL2n are provided.
  • an in-screen divided drive method is adopted, and the liquid crystal panel 100 includes an A region 100a and a B region 100b as shown in FIG.
  • Each data signal line SLj includes an A region data signal line SLaj as a sub data signal line disposed in the A region 100a, and a B as a sub data signal line disposed in the B region 100b so as to be paired therewith.
  • each A region data signal line SLaj intersects with A region scanning signal lines GL1 to GLn
  • each B region data signal line SLbj intersects with B region scanning signal lines GLn + 1 to GL2n. Note that whether the scanning signal line group is “preceding” or “following” is determined based on the scanning direction on the assumption that the regions 100a and 100b of the liquid crystal panel are scanned in the same direction.
  • FIG. 2A is a diagram schematically showing the configuration of one pixel formation portion 10 in the A region 100a of the liquid crystal panel
  • FIG. 2B is a circuit diagram showing the electrical configuration of the pixel formation portion 10. is there.
  • Each pixel forming section 10 in the A region 100a of the liquid crystal panel corresponds to one of the A region data signal lines SLa1 to SLam and one of the A region scanning signal lines GL1 to GLn.
  • each pixel forming unit 10 has a corresponding A region data signal line SLaj connected to a source terminal as one conduction terminal and a corresponding A region scan.
  • a thin film transistor (TFT) 12 as a switching element in which a gate terminal as a control terminal is connected to the signal line GLi, a pixel electrode Ep connected to a drain terminal as the other conduction terminal of the TFT 12, and the plurality of (m ⁇ 2n) liquid crystal layers provided in common to the pixel forming portions 10 and the plurality (m ⁇ 2n) of pixel forming portions 10 provided in common so as to face the pixel electrodes Ep across the liquid crystal layers.
  • an arranged common electrode Ec In each pixel forming unit 10, the pixel electrode Ep, the common electrode Ec, and the liquid crystal layer sandwiched between them form a pixel capacitor Cp for holding a voltage indicating pixel data (pixel gradation value). .
  • FIG. 2C is a diagram schematically showing the configuration of one pixel formation portion 10 in the B region 100b of the liquid crystal panel
  • FIG. 2D is a circuit diagram showing the electrical configuration of the pixel formation portion 10. is there.
  • Each pixel forming unit 10 in the B region 100b of the liquid crystal panel also has the same configuration (FIGS. 2A and 2B) as each pixel forming unit 10 in the A region 100a.
  • a corresponding B region data signal line SLbj (1 ⁇ j ⁇ m) is connected to one conduction terminal (source terminal) of the TFT 12 serving as a switching element in each pixel formation portion 10 in the B region 100b, and the TFT 12 A corresponding B region scanning signal line GLi (n + 1 ⁇ i ⁇ 2n) is connected to the control terminal (gate terminal).
  • the data signal line driving circuit includes an A data signal line driving circuit 300a connected to the A area data signal lines SLa1 to SLam and a B data signal connected to the B area data signal lines SLb1 to SLbm.
  • the scanning signal line driving circuit includes an A scanning signal line driving circuit 200a connected to the A area scanning signal lines GL1 to GLn and a B scanning signal line driving circuit connected to the B area scanning signal lines GLn + 1 to GL2n. 200b.
  • the display control circuit 400 receives an image signal DA representing the image to be displayed and a timing control signal CT from the outside, and generates an A region image signal DaA and an A region data side control signal CsA based on these signals DA and CT. Then, the data is supplied to the A data signal line driving circuit 300a, and the B area image signal DaB and the B area data side control signal CsB are generated and supplied to the B data signal line driving circuit 300b. Further, the display control circuit 400 generates an A area scanning side control signal CgA based on a timing control signal CT from the outside and supplies it to the A scanning signal line drive circuit 200a, and also generates a B area scanning side control signal CgB. To the B scanning signal line driving circuit 200b.
  • the A region 100a in the liquid crystal panel is driven by an A data signal line driving circuit 300a and an A scanning signal line driving circuit 200a. That is, the A data signal line driving circuit 300a generates A region data signals Sa1 to Sam that are voltage signals representing images to be displayed in the A region 100a based on the A region image signal DaA and the A region data side control signal CsA. Then, it is applied to each of the A area data signal lines SLa1 to SLam.
  • the A scanning signal line driving circuit 200a generates A region scanning signals G1 to Gn based on the A region scanning side control signal CgA and applies them to the A region scanning signal lines GL1 to GLn, respectively.
  • a region scanning signal lines GL1 to GLn are sequentially selected in ascending order (from GL1 to GLn).
  • the B region 100b in the liquid crystal panel is driven by the B data signal line driving circuit 300b and the B scanning signal line driving circuit 200b in parallel with the driving of the A region 100a in the liquid crystal panel. That is, the B data signal line driving circuit 300b generates B area data signals Sb1 to Sbm, which are voltage signals representing images to be displayed in the B area 100b, based on the B area image signal DaB and the B area data side control signal CsB. And applied to the B region data signal lines SLb1 to SLbm, respectively.
  • the B scanning signal line driving circuit 200b generates B area scanning signals Gn + 1 to G2n based on the B area scanning side control signal CgB and applies them to the B area scanning signal lines GLn + 1 to GL2n, respectively.
  • the B region scanning signal lines GLn + 1 to GL2n are sequentially selected in ascending order (from GLn + 1 to GL2n).
  • the A region scanning signal lines GL1 to GLn and the B region scanning signal lines GLn + 1 to GL2n are sequentially selected in the same direction (in ascending order in this embodiment), so that the A region 100a and Since the B region 100b is scanned in the same direction in parallel, it is possible to avoid complication of the circuit configuration when the A region 100a and the B region 100b are scanned in the opposite directions as in the prior art.
  • a predetermined voltage is supplied to the common electrode Ec in the liquid crystal panel 100 as a common voltage Vcom from a common electrode driving circuit (not shown).
  • a planar light source (not shown) is provided as a backlight on the back surface of the liquid crystal panel 100, and light is irradiated from the backlight to the back surface of the liquid crystal panel.
  • the liquid crystal panel 100 in this embodiment is a transmission type, when the liquid crystal panel 100 is a reflection type, the backlight unit 50 does not need to be provided.
  • the A area data signals Sa1 to Sam and the B area data signals Sb1 to Sbm generated based on the image signal DA and the timing control signal CT from the outside are used as the A area data signal lines SLa1 to Slam.
  • a region scanning signals G1 to Gn and B region scanning signals Gn + 1 to G2n applied to the B region data signal lines SLb1 to SLbm and generated based on an external timing control signal CT are A region scanning signal lines GL1. To GLn and B region scanning signal lines GLn + 1 to GL2n, respectively.
  • the A region 100a and the B region 100b of the liquid crystal panel are driven in parallel, whereby a voltage indicating each pixel data of the image to be displayed is applied to the pixel capacitor Cp of the corresponding pixel forming unit 10.
  • the voltage held and held in each pixel capacitor Cp is rewritten every frame period.
  • the liquid crystal panel 100 changes the light transmittance by applying a voltage according to the image signal DA to the liquid crystal layer, and displays an image represented by the image signal DA.
  • the data signal line driving circuits (300a, 300b), the scanning signal line driving circuits (200a, 200b), and the common electrode driving circuit are separate components from the liquid crystal panel 100.
  • at least a part of the data signal line driving circuit, the scanning signal line driving circuit, and the common electrode driving circuit is integrated with the pixel circuit using TFTs on the substrate of the liquid crystal panel 100.
  • the structure formed simultaneously (at the same process) may be sufficient.
  • FIG. 5 is a timing chart for explaining the operation of the liquid crystal display device according to this embodiment including the display control circuit 400.
  • the “frame period” in FIG. 5 is a frame period as an effective scanning period, that is, a period obtained by excluding the (vertical) blanking period from the vertical scanning period.
  • the signal portion of one horizontal period in the A region image signal DaA and the signal portion of one horizontal period in the B region image signal DaB are each represented by one pulse.
  • the voltage signal corresponding to the pixel data in the Np horizontal period immediately after the start of the frame period appears in a period corresponding to the Np horizontal period immediately before each frame period as the effective scanning period.
  • Area image signal DaA and area B image signal DaB are generated in display control circuit 400.
  • the B area image signal DaB is in parallel with the operation of supplying the first half image signal of each frame in the external image signal DA to the A data signal line driving circuit 300a as the A area image signal DaA.
  • the image signal in the latter half of the frame to be supplied to the B data signal line driving circuit 300b is delayed by approximately one frame period.
  • the B region image signal DaB is a signal obtained by delaying the image signal in the latter half of the frame by a time shorter by two horizontal periods than one frame period.
  • the image signal is supplied in parallel to the B data signal line driving circuit 300b as the B region image signal DaB.
  • One frame period corresponds to a period obtained by adding a (vertical) blanking period to a frame period as an effective scanning period.
  • the reason why the B region image signal DaB is delayed by approximately one frame period from the latter half of the image signal is to display a moving image smoothly, and this delay period is two horizontal periods from one frame period.
  • the reason for the short period is to suppress the luminance difference due to the parasitic capacitance at the boundary between the A region 100a and the B region 100b (details will be described later).
  • the display control circuit 400 generates an A area image signal DaA and a B area image signal DaB as described above, as shown in FIG. 1, an image signal dividing circuit 42, an Np line duplication delay circuit 44. , And a boundary line data duplicating circuit 46.
  • FIG. 3 is a block diagram showing the configuration of the main part of the display control circuit 400, showing the configuration of the image signal dividing circuit 42, the Np line replication delay circuit 44, and the boundary line data replication circuit 46 in more detail. Yes.
  • the display control circuit 400 includes a switching control signal generation circuit 48 that generates a first switching control signal Csw1 and a second switching control signal Csw2 described later.
  • the image signal DA from the outside is supplied to the image signal dividing circuit 42, and the timing control signal CT from the outside is supplied to the image signal dividing circuit 42 and the switching control signal generating circuit 48.
  • the image signal dividing circuit 42 has 1.5 frames (one and a half frames) of image data (hereinafter referred to as “1.5 frame image data”) in the external image signal DA representing an image to be displayed. ) And a memory control circuit 423 for writing the image data indicated by the image signal DA into the 1.5 frame memory 421 and reading out the image data stored in the 1.5 frame memory 421. Including.
  • the memory control circuit 423 controls the 1.5 frame memory 421 based on an external timing control signal CT. Specifically, the memory control circuit 423 generates a memory control signal based on the timing control signal CT and supplies the memory control signal to the 1.5-frame memory 421, thereby converting the image data indicated by the image signal DA from the outside into 1.5 frames.
  • the image data indicated by the image signal DA is overwritten in order from the image data written earlier among the image data in the 1.5 frame memory 421. To do.
  • the 1.5 frame memory 421 functions as a ring buffer.
  • FIG. 4 is a timing chart for explaining the operation of the main part of the display control circuit 400.
  • the memory control circuit 423 uses the memory control signal to output data indicating an image to be displayed in the A area 100a of the liquid crystal panel (hereinafter referred to as “A area image”).
  • Data ”) is read out as the first A area image signal D1A at a speed half of the writing speed to the 1.5 frame memory 421, and data indicating the image to be displayed in the B area 100b of the liquid crystal panel (hereinafter referred to as“ data ”).
  • B area image data ”) is read out as the first B area image signal D1B at a speed half the writing speed to the 1.5 frame memory 421.
  • the head data is read out as a component of the first A area image signal D1A immediately after the head data of the first half (Tan) of each frame in the image signal DA is written, and the frame of the image signal DA
  • the leading data is read out as a component of the first B area image signal D1B after 0.5F period (1/2 frame period) has elapsed since the beginning of the second half (Tb (n-1)) of the immediately preceding frame was written.
  • the 1.5 frame memory 421 is controlled. Therefore, considering that the reading speed is 1 ⁇ 2 of the writing speed by the memory control signal, a period of 0.5 frame (hereinafter referred to as “0.5F” from the time when the final data of the A area image data of each frame is written.
  • the final data is read out as a component of the first A area image signal D1A after the elapse of time, and one frame period (hereinafter referred to as "1F period") from the time when the final data of the B area image data of each frame is written (However, more precisely, it is a period longer than the 1F period by the blanking period.)
  • the final data is read as a component of the first B region image signal D1B (see FIG. 4).
  • the image signal dividing circuit 42 generates the first A area image signal D1A and the first B area image signal D1B from the image signal DA.
  • the Np line replication delay circuit 44 includes first and second Np / H delay circuits 441 and 445 and first and second changeover switches 443 and 447, and the first Np / H delay circuit 441 includes The first A area image signal D1A is input to the second Np / H delay circuit 445, and the first B area image signal D1B is input thereto.
  • the first changeover switch 443 includes a first A area image before passing through the first Np / H delay circuit 441 (hereinafter, also referred to as “delayed first A area image signal”) D1A and a first A area image signal after passing ( (Hereinafter referred to as “delayed first A region image signal”) D1Aa.
  • the first changeover switch 443 selects the first non-delayed first A region image signal D1A among the image signals D1A and D1Aa when the first changeover control signal Csw1 is at a high level (H level), and the first changeover control signal Csw1.
  • the signal is at the low level (L level)
  • the delayed first A area image signal D1Aa is selected.
  • the first switching control signal Csw1 is at the H level in a period corresponding to the first Np ⁇ H period (Np times one horizontal period) of each frame period in the first A area image signal D1A. This is a signal that maintains the L level in other periods.
  • the image signal selected by the first switch 443 based on the first switching control signal Csw1 is output from the Np line duplication delay circuit 44 as the second A area image signal D2A as shown in FIG.
  • a period corresponding to the Np ⁇ H period immediately before each frame period includes the same image data as the image data of the first Np ⁇ H period of the frame period. ing.
  • the second changeover switch 447 includes a first B area image D1B before passing through the second Np / H delay circuit 445 (hereinafter also referred to as “delayed first B area image signal”) and a first B area image signal after having passed therethrough.
  • D1Ba (hereinafter also referred to as “delayed first B region image signal”) is input.
  • the second changeover switch 447 selects the first B region image signal D1B without delay when the first changeover control signal Csw1 is at the H level, and the first changeover control signal Csw1 is at the L level. Sometimes, the delayed first B region image signal D1Ba is selected.
  • the image signal selected by the second switch 447 is output from the Np line duplication delay circuit 44 as a second B area image signal D2B as shown in FIG. Also in the second B region image signal D2B, the same image data as the image data of the first Np ⁇ H period of the frame period is included in a period corresponding to the Np ⁇ H period immediately before each frame period (each effective scanning period). It is.
  • the boundary line data duplication circuit 46 includes a 2H delay circuit 461 and a third changeover switch 463.
  • the 2H area image signal D2A is input to the 2H delay circuit 461, and the second A area image signal after passing through the 2H delay circuit 461 is output from the boundary line data duplication circuit 46 as the A area image signal DaA.
  • the A region image signal DaA and the second B region image signal D2B which are the second A region image signals after passing through the 2H delay circuit 461, are input to the third changeover switch 463.
  • the third changeover switch 463 selects the A region image signal DaA when the second changeover control signal Csw2 is at the H level
  • the second changeover switch 463 selects the second changeover signal Csw2 when the second changeover control signal Csw2 is at the L level.
  • the 2B area image signal D2B is selected. As shown in FIG.
  • the second switching control signal Csw2 is a signal that is at the H level in the last 1H period (one horizontal period) of each frame period in the A region image signal DaA and maintains the L level in the other periods. It is.
  • Each frame period in the A area image signal DaA is delayed by 2H periods (a period twice as long as one horizontal period) from the corresponding frame period of the second A area image signal D2A (see FIG. 4).
  • the image signal selected by the third switch 463 based on the second switching control signal Csw2 is output from the boundary line data duplicating circuit 46 as the B area image signal DaB.
  • the region image signal DaA and the region B image signal DaB are generated by the display control circuit 400 and supplied to the A data signal line drive circuit 300a and the B data signal line drive circuit 300b, respectively (see FIG. 1).
  • the display control circuit 400 uses the A region load signal LDa and the A region polarity control signal POLa as shown in FIG. 5 as signals constituting the A region data side control signal CsA to be supplied to the A data signal line driving circuit 300a.
  • a B region load signal LDb as shown in FIG. 5 is generated as a signal constituting the B region data side control signal CsB to be supplied to the B data signal line driving circuit 300b while generating an A region data side clock signal (not shown).
  • the B area polarity control signal POLb and the B area data side clock signal (not shown) are generated.
  • the display control circuit 400 uses the A region scanning side output control signal GOEa and the A region scanning side as shown in FIG. 5 as signals constituting the A region scanning side control signal CgA to be supplied to the A scanning signal line driving circuit 200a.
  • the B region as shown in FIG. 5 is generated as a signal that generates the clock signal GCKa and the A region scanning side start pulse signal GSPa and constitutes the B region scanning side control signal CgB to be supplied to the B scanning signal line driving circuit 200b.
  • a scanning side output control signal GOEb, a B region scanning side clock signal GCKb, and a B region scanning side start pulse signal GSPb are generated.
  • the A data signal line driving circuit 300a and the B data signal line driving circuit 300b, the A scanning signal line driving circuit 200a, and the B scanning signal line By driving the liquid crystal panel 100 as described above by the drive circuit 200b or the like, an image represented by the image signal DA from the outside is displayed on the liquid crystal panel 100.
  • a period for displaying an image represented by image data of the Nth frame (more precisely, the first half of the Nth frame) in the external image signal DA in the A area 100a of the liquid crystal panel is “ It shall be called the “Nth display period”.
  • the first A area image signal D1A used in the Nth display period corresponds to the first half (Tan) of the Nth frame in the image signal DA from the outside.
  • the first B region image signal D1B used in the Nth display period corresponds to the second half (Tb (n-1)) of the N-1th frame in the image signal DA from the outside (see FIG. 4). Therefore, in the Nth display period, an image represented by image data of the first half (Tan) of the Nth frame of the image signal DA is displayed in the A area 100a of the liquid crystal panel, and the second half (Tb) of the N ⁇ 1th frame of the image signal DA. An image represented by the image data (n-1)) is displayed in the B area 100b of the liquid crystal panel.
  • this embodiment an image signal one frame before the image signal used for the display in the A area 100a is used (hereinafter referred to as “this embodiment”).
  • This embodiment an image signal one frame before the image signal used for the display in the A area 100a is used (hereinafter referred to as “this embodiment”).
  • the first feature in the above).
  • the operation and effect based on the first feature will be described.
  • FIG. 6 is a block diagram showing an arrangement configuration of the liquid crystal display device according to the present embodiment for explaining the operation and effect based on the first feature.
  • the liquid crystal display device shown in FIG. 6 is arranged by rotating the liquid crystal display device shown in FIG. 1 by 90 degrees.
  • the moving image shown in FIG. 7 is displayed on the assumption of this arrangement, and for this moving image, the vertical direction (vertical direction) and the left-right direction (horizontal direction) are defined on the assumption of the arrangement.
  • the image data of the first, second, and third frames among the image data included in the image signal DA from the outside is shown in FIGS. 7A, 7B, and 7C. ) Images.
  • the image signal DA represents a moving image in which three circles arranged in the horizontal direction move at the same speed in the downward direction of the figure.
  • the boundary between the A region 100a and the B region 100b in the liquid crystal panel is indicated by a virtual dividing line 101, and the region in the vicinity of the dividing line 101 in the liquid crystal panel 100 is referred to as a “boundary part”.
  • FIG. 8 is a diagram for explaining the operation and effect of the present embodiment when the moving image of FIG. 7 is displayed in comparison with the conventional example.
  • FIG. 8 shows the display state when the moving image of FIG. 7 is displayed, when 0.5 frame period has elapsed from the start of display (0.5 F), when 1 frame period has elapsed (1.0 F), and 1.5 frames. It shows the time when the period has passed (1.5F), the time when the two frame periods have passed (2.0F), and the time when the 2.5 frame periods have passed (2.5F).
  • the left column in FIG. 8 displays the moving image of FIG. 7 in the present embodiment including the image signal dividing circuit 42 corresponding to the first feature, that is, the image signal dividing circuit 42 with frame delay (FIGS. 1 and 3).
  • FIG. 8 shows the display state when the moving image of FIG. 7 is displayed, when 0.5 frame period has elapsed from the start of display (0.5 F), when 1 frame period has elapsed (1.0 F), and 1.5 frames. It shows the time when the period has passed (1.5
  • FIG. 8 shows a display state in the case where the right side column in FIG. 8 shows a conventional liquid crystal display device of an intra-screen division drive system including an image signal division circuit that does not correspond to the first feature, that is, an image signal division circuit without frame delay.
  • 7 shows a display state when the moving image of FIG. 7 is displayed (hereinafter referred to as “conventional example”).
  • the image signal one frame before the image signal used for display in the A area 100a is used for display in the B area 100b of the liquid crystal panel.
  • the image data of the same frame is refreshed sequentially from the A area 100a to the B area 100b through the dividing line 101 (see particularly the display states at the time points 1.5F and 2.5F). As a result, the continuity of the display image is maintained, and the occurrence of a crack at the boundary portion of the liquid crystal panel 100 is suppressed.
  • a smooth moving image display without a crispness is performed while adopting an in-screen division driving method to cope with high definition of a display image. Can do.
  • FIG. 9 is a diagram showing the waveforms of the scanning signals G1 to G2n in the display device of the in-screen divided drive method that employs the precharge method as in the present embodiment.
  • the A region scanning signal GA1 composed of G1 to Gn shown in FIG. 9 is used as the A region scanning signal
  • the B region scanning signal is shown in FIG.
  • the first B area scanning signal GB1 consisting of Gn + 1 to G2n is used.
  • the second B area scanning signal GB2 shown in FIG. 9 is used as the B area scanning signal instead of the first B area scanning signal GB1, and the operation and effect of this will be described later.
  • the liquid crystal display device of the in-screen division driving method adopting the pre-charging method includes the liquid crystal panel 100 including the A region 100a and the B region 100b as in the present embodiment, but the Np line replication delay circuit 44 (FIG. 1 and FIG. 3) are considered (hereinafter referred to as “preliminary charging configuration without line duplication”).
  • the first Np scanning signal lines of each of the A region 100a and the B region 100b in each frame period (in the present embodiment, the first four scanning signal lines GL1 to GL1 to A region 100a)
  • the voltage of each data signal line SLj is the voltage during the blanking period, that is, the black voltage.
  • a black voltage that is, a voltage V0 indicating a gradation value 0 is obtained.
  • the relationship between the voltage V128 indicating the intermediate gradation value 128 and the voltage V255 indicating the maximum gradation value 255 is V0>V128> V255 It is. Therefore, for example, when displaying the entire area of the liquid crystal panel 100 with the intermediate gradation value 128, it corresponds to the top Np scanning signal lines (see the scanning signal groups A0 and B0 in FIG. 9) of the areas 100a and 100b.
  • first Np line The voltage held by the main charging in the pixel capacitor Cp of the pixel forming unit 10 (hereinafter also referred to as “first Np line”), that is, the pixel voltage is affected by the preliminary charging with the black voltage V0, and the leading Np of each region 100a, 100b. From a pixel voltage (V128) of a pixel formation portion (hereinafter also referred to as “line other than the first Np line”) corresponding to a scanning signal line other than one scanning signal line (see scanning signal groups A1 and B1 in FIG. 9). Will be slightly higher.
  • a region final line the pixel forming portion 10 corresponding to the final scanning signal line GLn in the A region 100a
  • B area head line A difference in pixel voltage with respect to
  • the pixel voltage of the first Np line in each of the regions 100a and 100b is slightly lower than the pixel voltage of the lines other than the first Np line, so that the final region A A luminance difference is generated between the line and the B area leading line, and this is visually recognized as a line in the center portion of the display image (the boundary portion of the liquid crystal panel 100).
  • the display control circuit 400 includes the Np line duplication delay circuit 44 (FIGS. 1 and 3), whereby the A area image signal DaA and the B area image signal are shown in FIG. DaB includes the same image data as the image data of the first Np ⁇ H period (4 horizontal periods) of the frame period in a period corresponding to the Np ⁇ H period (4 horizontal periods) immediately before the frame period (hereinafter, referred to as “DaB”). This is referred to as “second feature in the present embodiment”).
  • the voltage indicating the same image data (the voltage V128 indicating the intermediate gradation value 128 in the above-described example) is applied to each data signal line SLj.
  • the pixel capacitor Cp of the first Np line is charged by this voltage.
  • there is no difference in the pixel voltage due to the effect of the preliminary charging between the head Np line of each region 100a, 100b and a line other than the head Np line.
  • the liquid crystal panel 100 It is possible to display an image satisfactorily while suppressing the generation of a pseudo line at the boundary portion.
  • FIG. 10 is a circuit diagram showing a related configuration of the liquid crystal display device for explaining the operation and effect based on the third feature in the present embodiment.
  • the pixel forming unit 10 in the final line of the A region 100a is referred to as an “A region final line pixel forming unit”, and corresponds to the A region scanning signal line GLn and the A region data signal line SLa1 for convenience of explanation.
  • the pixel forming unit 10 is considered as the A region last line pixel forming unit 10. As shown in FIG.
  • the A region data signal line (hereinafter referred to as “corresponding A region data signal line”) SLa1 and the pixel electrode to which the source terminal of the TFT 12 is connected as the parasitic capacitance of the A region last line pixel forming portion 10.
  • a first A parasitic capacitance Ca1 exists between the pixel and the pixel A, and an A region data signal line (hereinafter referred to as an “adjacent A region data signal line”) SLa2 adjacent to the pixel electrode Ep and not connected to the source terminal of the TFT 12 and the pixel
  • a second A parasitic capacitance Ca2 exists between the electrode Ep, and a B region data signal line (hereinafter referred to as “corresponding B region data signal line”) SLb1 that is paired with the corresponding A region data signal line SLa1 and the pixel electrode Ep.
  • a first AB parasitic capacitance Cab1 is present between them, and a B region data signal line (hereinafter referred to as an “adjacent B region data signal line”) S that is paired with the adjacent A region data signal line SLa2 Is a 2AB parasitic capacitance Cab2 exists between b2 and the pixel electrode Ep.
  • a B region data signal line hereinafter referred to as an “adjacent B region data signal line” S that is paired with the adjacent A region data signal line SLa2 Is a 2AB parasitic capacitance Cab2 exists between b2 and the pixel electrode Ep.
  • a region final line writing operation when the pixel voltage is written in the A region final line pixel forming unit 10 (hereinafter referred to as “A region final line writing operation”).
  • a region final line writing operation when the final A region scanning signal line GLn is selected (when the scanning signal Gn is at the H level), the voltage of the corresponding A region data signal line SLa1 is used as the data signal Sa1. It is given to the pixel electrode Ep through the TFT 12 in the on state. Thereafter, when the final A region scanning signal line GLn changes to the non-selected state (when the scanning signal Gn changes to L level), the TFT 12 changes from the ON state to the OFF state, and this A region final line writing operation Exit.
  • turn-off point The point in time when the TFT 12 changes from the on state to the off state (hereinafter referred to as “turn-off point”) in the A region final line write operation from the time when the TFT 12 changes to the on state for the next A region final line write operation ( In the following period (hereinafter referred to as “turn-on time”) (hereinafter referred to as “off-state period”), the pixel voltage of the A region last line pixel forming unit 10 is applied to the corresponding A region data signal line SLa1 via the first A parasitic capacitance Ca1.
  • corresponding A region voltage change Under the influence of the voltage change (hereinafter referred to as “corresponding A region voltage change”) ⁇ Va1, the voltage change of the adjacent A region data signal line SLa2 (hereinafter referred to as “adjacent A region voltage change”) ⁇ Va2 through the second A parasitic capacitance Ca2.
  • the voltage change of the corresponding B region data signal line SLb1 (hereinafter referred to as “corresponding B region voltage change”) through the first AB parasitic capacitance Cab1 is affected.
  • corresponding B region voltage change affected by the voltage change of the adjacent B region data signal line SLb2 (hereinafter referred to as “adjacent B region voltage change”) ⁇ Vb2 via the second AB parasitic capacitance Cab2.
  • voltage change ⁇ Va1 of corresponding A region data signal line SLa1, voltage change ⁇ Va2 of adjacent A region data signal line SLa2, voltage change ⁇ Vb1 of corresponding B region data signal line SLb1, voltage change ⁇ Vb2 of adjacent B region data signal line SLb2 Is the voltage Vsa10 of the corresponding A region data signal line SLa1, the voltage Vsa20 of the adjacent A region data signal line SLa2, the voltage Vsb10 of the corresponding B region data signal line SLb1, and the voltage Vsb20 of the adjacent B region data signal line SLb2 at the turn-off time.
  • Each is a reference voltage change.
  • the voltage Vsa1 of the corresponding A region data signal line SLa1, the voltage Vsa2 of the adjacent A region data signal line SLa2, the voltage Vsb of the corresponding B region data signal line SLb1, and the voltage Vsb2 of the adjacent B region data signal line SLb2 are all. Even if the voltage changes in the OFF state, the voltage Vsa10 of the corresponding A region data signal line SLa1, the voltage Vsa20 of the adjacent A region data signal line SLa2, the voltage Vsb10 of the corresponding B region data signal line SLb1, and the adjacent B at the turn-off time.
  • the voltage change ⁇ Va1 of the corresponding A region data signal line, the voltage change ⁇ Va2 of the adjacent A region data signal line, the voltage change ⁇ Vb1 of the corresponding B region data signal line is different.
  • the voltage Vsa10 of the corresponding A region data signal line SLa1 and the voltage Vsa20 of the adjacent A region data signal line SLa2 at the turn-off time correspond to the gradation values (pixel data) of two adjacent pixels, respectively, they are substantially equal. Can be considered. However, the voltage Vsa10 of the corresponding A region data signal line SLa1 and the voltage Vsb10 of the corresponding B region data signal line SLb1 at the time of turn-off are the gradation values (pixel data) of two pixels at positions separated from each other, that is, the A region 100a.
  • the conventional configuration since it corresponds to the pixel data of the last line and the pixel data of the last line of the B area 100b, the conventional configuration often differs greatly (Vsa10 >> Vsb10 or Vsa10 ⁇ Vsb10). Similarly, the voltage Vsa20 of the adjacent A region data signal line SLa2 and the voltage Vsb20 of the adjacent B region data signal line SLb2 at the turn-off time are often greatly different in the conventional configuration (Vsa20 >> Vsb20 or Vsa20 ⁇ Vsb20). ).
  • the pixel forming unit 10 in the portion other than the last line in the A region 100a is affected by the voltage change ⁇ Va1 of the corresponding A region data signal line and the voltage change ⁇ Va2 of the adjacent A region data signal line. It is considered that the voltage change ⁇ Vb1 of the corresponding B area data signal line and the voltage change ⁇ Vb2 of the adjacent B area data signal line are not affected. Therefore, the influence of the data signal line voltage on the pixel voltage in the off-state period differs between the A region last line pixel forming portion 10 and the pixel forming portion 10 in the portion other than the last line in the A region 100a.
  • the display control circuit 400 includes the boundary line data duplicating circuit 46 (FIGS. 1 and 3) and the B scanning signal line driving circuit 200b performs B area scanning in order to solve the above problems.
  • the signals Gn + 1 to G2n instead of the first B region scanning signal GB1 shown in FIG. 9, the second B region scanning signal temporally preceding the first B region scanning signal GB1 by two horizontal periods as shown in FIG. It is configured to generate GB2.
  • the A area image signal DaA is delayed by 2H periods (2 horizontal periods) with respect to the B area image signal DaB, and the final horizontal period in each frame period of the A area image signal DaA. Data is included in the corresponding period of the B area image signal DaB.
  • the boundary portion of the liquid crystal panel 100 is used. It is possible to display an image satisfactorily while suppressing generation of pseudo lines.
  • the A region 100a and the B region 100b are not scanned in the opposite directions on the liquid crystal panel 100 (see FIGS. 1 and 9).
  • Generation of pseudo lines at the boundary portion of the liquid crystal panel 100 is suppressed based on the second and third features, and a smooth moving image display that does not cause a rash at the boundary portion based on the first feature is possible. Accordingly, it is possible to display a high-definition image satisfactorily by the divided drive in the screen adopting the precharge method while suppressing the complexity of the circuit configuration.
  • the display control circuit 400 includes the configuration shown in FIG. 3 in order to generate the A region image signal DaA and the B region image signal DaB corresponding to the first to third features described above.
  • the present invention is not limited to this configuration, and other configurations may be adopted as long as they can generate the A region image signal DaA and the B region image signal DaB as shown in FIGS. 4 and 5.
  • the image signal dividing circuit 42 which is a component for providing the first feature in the above-described embodiment, is a memory for reading out image data at half the writing speed for the intra-screen division driving method.
  • first memory and a memory (hereinafter referred to as an image signal used for display in the B area 100b) an image signal one frame before the image signal used for display in the A area 100a of the liquid crystal panel.
  • second memory is realized by one 1.5-frame memory 421 (see FIGS. 3 and 4), but two memories are used instead of the 1.5-frame memory 421.
  • the configuration for the in-screen division drive and the configuration for the first feature may be separated.
  • the image signal dividing circuit 42 in the display control circuit 400 uses the first memory, as shown in FIG. 11, the image signal for the A area corresponding to the image signal of the first half (Tan) of each frame in the image signal DA. D0A and the image signal D0B for the B region corresponding to the image signal of the second half (Tbn) of each frame in the image signal DA are generated, and then the image signal D0A for the A region and the second memory are used. Based on the delayed image signal obtained by delaying the image signal D0B for the B region by one frame period, an image signal corresponding to the A region image signal DaA and the B region image signal DaB in the present embodiment is generated. May be.
  • the Np line duplication delay circuit 44 which is a component for realizing appropriate precharge under the in-screen divided drive method, sets the time interval between the precharge period and the corresponding main charge period.
  • the scanning signals Gn + 1 to G2n for the B region 100b of the liquid crystal panel as shown in FIG. 9, only two horizontal periods than the A region scanning signal GA1 (G1 to Gn) are used.
  • the B area scanning signal GB2 and the B area image signal DaB are preceded by the A area scanning signal GA1 and the A area image signal DaA by two horizontal periods in the final stage under line inversion driving in the liquid crystal display device.
  • the said embodiment is equipped with all the 1st-3rd characteristics as stated above, the structure provided only with any one of these 3 characteristics may be sufficient, and any 2 The structure provided only with the characteristic may be sufficient.
  • an image signal dividing circuit without a frame delay is used instead of the image signal dividing circuit 42 shown in FIGS. 3 and 4, that is, the image signal dividing circuit 42 with a frame delay.
  • the Np line replication delay circuit 44 is unnecessary, and in the configuration without the third feature, the boundary line data replication circuit 46 is not required.
  • the A region scanning signal GA1 shown in FIG. When the display control circuit 400, the A scanning signal line driving circuit 200a, and the B scanning signal line driving circuit 200b do not have the third feature among the above three features, the A region scanning signal GA1 shown in FIG.
  • the pre-charging method is not adopted, such as when the first B region scanning signal GB1 is generated and the second feature is not provided, the A region scanning signal GA1 and the first region scanning signal GA1 shown in FIG.
  • the second B region scanning signals GB1 and GB2 are configured to generate a scanning signal from which a precharge pulse (pulse surrounded by a broken line in FIG. 9) is removed.
  • the third feature is provided but the second feature is not provided, the signal from which the precharge pulse is deleted in the A region scanning signal GA1 shown in FIG. 9 and the second B region scanning signal GB2 shown in FIG.
  • Scan signals G1 to G2n consisting of signals from which the precharge pulse has been deleted are generated.
  • the scanning signal lines GL1 to GL2n in the liquid crystal panel 100 are grouped into two groups of scanning signal lines, that is, the A area scanning signal lines GL1 to GLn and the B area scanning signal lines GLn + 1 to GL2n.
  • each data signal line SLj is electrically connected to an A region data signal line SLaj that intersects with the A region scanning signal lines GL1 to GLn and a B region data signal line SLbj that intersects with the B region scanning signal lines GLn + 1 to GL2n.
  • the separated structure that is, the structure corresponding to the in-screen divided drive system with the number of divisions of 2 (see FIG. 1).
  • the present invention is not limited to this, and a configuration corresponding to an in-screen divided drive system having three or more divisions may be used.
  • the data signal line driving circuit and the scanning signal line driving circuit are configured so that a number of regions corresponding to the number of divisions in the liquid crystal panel 100 can be scanned and driven in the same direction in parallel.
  • the display control circuit 400 is configured to have the same characteristics as the second and third characteristics.
  • the present invention has been described by taking a liquid crystal display device as an example.
  • a display device other than the liquid crystal display device for example, an organic EL display device can be used.
  • the present invention can be applied.
  • a high-definition image can be favorably displayed by intra-screen division driving while suppressing the complexity of the circuit configuration.
  • a display device comprising: The plurality of scanning signal lines are divided into two or more scanning signal line groups with a predetermined number of scanning signal lines as one set, and the two sets of scanning signal lines are sequentially selected in the same direction.
  • a scanning signal line driving circuit for driving the above scanning signal line group in parallel;
  • a data signal line driving circuit for applying a plurality of data signals representing an image to be displayed to the plurality of data signal lines;
  • the scanning signal line driving circuit and the data signal line driving circuit are controlled so that the plurality of data signals are applied to the plurality of data signal lines in accordance with sequential selection of the scanning signal lines constituting each set.
  • a display control circuit Each data signal line has two or more sub-signal lines intersecting with the two or more sets of scanning signal line groups so that a portion intersecting with one set of scanning signal line groups constitutes a sub-data signal line as one conductor.
  • Each pixel formation unit includes a capacitive element that receives the voltage of the data signal applied to the corresponding sub data signal line when the corresponding scanning signal line is selected, and holds it as pixel data
  • the display control circuit includes: The corresponding scanning signal line is selected in a preliminary charging period that is set in advance as a period before the main charging period in which the corresponding scanning signal line is selected to give the pixel data to each pixel forming unit; and Before the scanning signal line to be selected latest among the scanning signal line groups in each group is selected, the scanning signal lines are sequentially selected from the scanning signal line group that follows the group.
  • the plurality of data signal lines are independently driven for each sub data signal line intersecting the same set of scanning signal line groups, and Applied as a data signal to each sub-data signal line during the main charging period of the scanning signal line in which the preliminary charging period is set before the main charging period of the scanning signal line to be selected earliest in the group of scanning signal lines.
  • the display device wherein the data signal line driving circuit is controlled so that a voltage to be applied is also applied during the preliminary charging period.
  • a data signal for driving the plurality of data signal lines so that a plurality of data signals representing an image to be displayed are applied to the plurality of data signal lines in accordance with sequential selection of scanning signal lines constituting each set.
  • Each data signal line has two or more sub-signal lines intersecting with the two or more sets of scanning signal line groups so that a portion intersecting with one set of scanning signal line groups constitutes a sub-data signal line as one conductor. It is electrically isolated to the data signal line,
  • Each pixel forming unit includes a capacitive element that receives the voltage of the data signal applied to the corresponding sub data signal line when the corresponding scanning signal line is selected and holds it as pixel data,
  • the corresponding scanning is performed in a preliminary charging period that is set in advance as a period before the main charging period in which the corresponding scanning signal line is selected to supply the pixel data to each pixel forming unit.
  • the data signal line driving step is performed in the main charging period of the scanning signal line in which the preliminary charging period is set before the main charging period of the scanning signal line to be selected earliest in each group of scanning signal lines.
  • a driving method comprising a step of applying a voltage of a data signal to be applied to a sub data signal line also during the preliminary charging period.

Abstract

本願は、回路構成の複雑化を抑えつつ画面内分割駆動によって良好に画像を表示できるアクティブマトリクス型の表示装置を開示する。 A領域とB領域を含む液晶パネルにおいて、A領域走査信号線とB領域走査信号線とが同一方向に走査され、A領域データ信号線およびB領域データ信号線は、外部からの画像信号DAから得られるA領域画像信号DaAおよびB領域画像信号DaBにそれぞれ基づいて駆動される。また、A領域で最も遅く選択される走査信号線の選択時に、当該走査信号線と交差するA領域データ信号線に印加されるデータ信号電圧と同じ電圧が、対となるB領域データ信号線に印加される。更に、画面内分割駆動での適切な予備充電のために、A領域とB領域のそれぞれの先頭データ信号線へのデータ信号印加の直前に予備充電用の電圧がA領域とB領域の各データ信号線に印加される。

Description

表示装置およびその駆動方法
 本発明は、アクティブマトリクス型液晶表示装置等の表示装置に関し、更に詳しくは、表示部を複数の領域(サブ表示部)に分割して当該複数の領域を同時に駆動するように構成されたアクティブマトリクス型の表示装置およびその駆動方法に関する。
 アクティブマトリクス型の液晶表示装置は、複数のデータ信号線と、それらに交差する複数の走査信号線と、当該複数のデータ信号線および当該複数の走査信号線に対応してマトリクス状に配置された複数の画素形成部を備えており、各画素形成部は、画素容量とスイッチング素子とを含んでいる。ここで、スイッチング素子としては、通常、薄膜トランジスタ(以下「TFT」という)が使用される。各画素形成部における画素容量は、画素電極と、液晶を挟んでその画素電極と対向する共通電極(「対向電極」ともいう)とによって形成されており、当該画素電極は、上記スイッチング素子としてのTFTを介して対応するデータ信号線に接続され、そのTFTのゲート端子には対応する走査信号線が接続される。
 上記のようなアクティブマトリクス型の表示装置では、表示画像の高精細化等に伴って表示部における各画素形成部への画素データの書き込み(液晶表示装置の場合には各データ信号による画素容量の充電)のために確保できる時間が短くなると、画素データを各画素形成部に十分に書き込めないことによる表示品質の低下を招くことがある。これに対し、表示画像の高精細化が進んでも画素データの十分な書き込みができるように、表示部を複数のサブ表示部に分割して当該複数のサブ表示部を同時に駆動するように構成されたアクティブマトリクス型の表示装置が従来より提案されている(以下、このような構成による駆動方式を「画面内分割駆動方式」という)。例えば、各データ信号線が上下に電気的に分離されるように表示部を上下に分割して表示部の上端側と下端側にそれぞれデータ信号線駆動回路を設けて表示部の上半分と下半分とを同時に駆動するように構成されたアクティブマトリクス型液晶表示装置が知られている。
日本国特開2007-225898号公報 日本国特開2002-62518号公報 日本国特開平10-268261号公報
 上記のような画面内分割駆動方式の表示装置では、表示部における複数のサブ表示部を同一階調で表示されるように駆動しても、隣接するサブ表示部の境界部分で表示輝度に差が生じることがある。また、このような表示装置で動画を表示する場合に、その境界部分でカクツキが生じて動画が滑らかに表示されないことがある。
 これに対し特許文献1に記載の液晶表示装置では、走査電極が複数の走査電極群に分割され、互いに隣接する一の走査線群と他の一の走査線群とが同一の期間において互いに逆方向に順次走査されて駆動される。例えば、液晶表示装置における走査電極(走査信号線)が走査電極群7と走査電極群8とに2分割されるとともに、当該液晶表示装置においてこれらの走査電極群7,8に交差する信号電極(データ信号線)が信号電極群5と信号電極群6とに2分割された構成において、これらの走査電極群7,8および信号電極群5,6が次のように駆動される。すなわち、走査電極群7は、表示部の中心から上方向に向けて線順次に選択走査されるとともに、走査電極群は8は、表示部の中心から下方向に向けて線順次に選択走査され、一方、信号電極群5および信号電極群6に対しては、走査電極群7および走査電極群8の各走査信号に同期してデータ信号が与えられる。
 このような特許文献1に記載の駆動方式によれば、走査電極群7と走査電極群8との境界部分(隣接するサブ表示部の境界部分)における輝度差の発生を抑えることができる。また、その境界部分に対する画素データの書き込みが同時刻または近い時刻に行われるので、動画を表示する場合にカクツキの発生を抑えて滑らか表示を行うことができる。
 しかし、上記のような駆動では、走査電極群7の走査と走査電極群8の走査とは互いに逆方向となるので、信号電極群5と信号電極群6にそれぞれ与えるデータ信号の順序が互いに逆となるように信号電極群5,6にデータ信号を与える必要がある。このため、信号電極を駆動するための回路構成が複雑なものとなる。
 一方、特許文献3には、画面を上下に分割して駆動する画面内分割駆動方式の液晶表示装置の発明が記載されており、この発明の実施例として、上画面および下画面を同一方向に走査し、かつ、上画面の走査に対して下画面の走査を1フィールド分遅らせて走査を行う構成が開示されている(特許文献3の段落[0068]、図20(b)参照)。しかし、この実施例の構成は、動画の滑らかな表示に有効であるとしても、上画面と下画面の境界部分での輝度差の発生を有効に抑えることができない。
 そこで、回路構成の複雑化を抑えつつ画面内分割駆動によって良好に画像を表示できるアクティブマトリクス型の表示装置およびその駆動方法を提供することが望まれている。
 本発明の第1の局面は、複数のデータ信号線と、前記複数のデータ信号線と交差する複数の走査信号線と、前記複数のデータ信号線および前記複数の走査信号線に対応してマトリクス状に配置された複数の画素形成部とを有する表示装置であって、
 前記複数の走査信号線を所定数の走査信号線を1組として2組以上の走査信号線群に分割し、各組を構成する走査信号線が同一方向に順次選択されるように前記2組以上の走査信号線群を並行的に駆動する走査信号線駆動回路と、
 表示すべき画像を表す複数のデータ信号を前記複数のデータ信号線に印加するデータ信号線駆動回路と、
 前記複数のデータ信号が、各組を構成する走査信号線の順次選択に応じて前記複数のデータ信号線に印加されるように、前記走査信号線駆動回路および前記データ信号線駆動回路を制御する表示制御回路と
を備え、
 各データ信号線は、1組の走査信号線群と交差する部分が1つの導体としての副データ信号線を構成するように、前記2組以上の走査信号線群とそれぞれ交差する2以上の副データ信号線に電気的に分離されており、
 前記表示制御回路は、
  各組の走査信号線群のうち最も遅く選択すべき走査信号線が選択されるよりも前に、当該組に後続する組の走査信号線群の順次選択が終了するように、前記走査信号線駆動回路を制御し、
  前記2組以上の走査信号線群の並行的な駆動に応じて、前記複数のデータ信号線が、同一組の走査信号線群と交差する副データ信号線毎に独立に駆動され、かつ、各組の走査信号線群のうち最も遅く選択すべき走査信号線が選択されるときに、当該組の走査信号線群と交差する副データ信号線に印加されるデータ信号の電圧と同じ電圧が、当該組に後続する組の走査信号線群と交差する副データ信号線にそれぞれ印加されるように、前記データ信号線駆動回路を制御することを特徴とする。
 本発明の第2の局面は、本発明の第1の局面において、
 各画素形成部は、対応する走査信号線が選択されるときに対応する副データ信号線に印加されているデータ信号の電圧を受け取り画素データとして保持する容量素子を含み、
 前記表示制御回路は、
  各画素形成部に前記画素データを与えるために対応する走査信号線が選択される本充電期間よりも前の期間として予め設定された予備充電期間において当該対応する走査信号線が選択されるように前記走査信号線駆動回路を制御し、
  各組の走査信号線群のうち最も早く選択すべき走査信号線の本充電期間よりも前に予備充電期間が設定されている走査信号線の本充電期間において各副データ信号線にデータ信号として印加すべき電圧が当該予備充電期間にも印加されるように前記データ信号線駆動回路を制御することを特徴とする。
 本発明の第3の局面は、本発明の第1または第2の局面において、
 前記複数の走査信号線は、先行走査信号線群と後続走査信号線群との2組からなり、
 前記データ信号線駆動回路は、
  前記複数のデータ信号線に含まれる副データ信号線のうち前記先行走査信号線群と交差する副データ信号線を駆動する先行データ信号線駆動回路と、
  前記複数のデータ信号線に含まれる副データ信号線のうち前記後続走査信号線群と交差する副データ信号線を駆動する後続データ信号線駆動回路とを含み、
 前記表示制御回路は、
  前記表示すべき画像を表す信号として外部から与えられる入力信号における各フレームの前半の画像データに基づき、前記先行走査信号線群と交差する副データ信号線に印加すべきデータ信号を前記先行データ信号線駆動回路に生成させ、
  前記先行走査信号線群と交差する副データ信号線に印加すべきデータ信号に対応する前記入力信号のフレームの直前のフレームの後半の画像データに基づき、前記後続走査信号線群と交差する副データ信号線に印加すべきデータ信号を前記後続データ信号線駆動回路に生成させることを特徴とする。
 本発明の第4の局面は、本発明の第3の局面において、
 前記表示制御回路は、
  前記入力信号の1フレーム半の画像データを記憶可能なメモリと、
  前記入力信号の示す画像データを前記メモリがリングバッファとして機能するように前記メモリに書き込むメモリ制御回路とを含み、
 前記メモリ制御回路は、
  前記メモリから前記入力信号の1フレームの前半に相当する画像データを書込速度の1/2の速度で読み出して前記先行データ信号線駆動回路に供給し、
  前記1フレームの前半に相当する画像データの前記メモリからの読み出しと並行して、前記メモリから前記1フレームの直前のフレームの後半に相当する画像データを書込速度の1/2の速度で読み出して前記後続データ信号線駆動回路に供給することを特徴とする。
 本発明の第5の局面は、複数のデータ信号線と、前記複数のデータ信号線と交差する複数の走査信号線と、前記複数のデータ信号線および前記複数の走査信号線に対応してマトリクス状に配置された複数の画素形成部とを有する表示装置の駆動方法であって、
 前記複数の走査信号線を所定数の走査信号線を1組として2組以上の走査信号線群に分割し、各組を構成する走査信号線が同一方向に順次選択されるように前記2組以上の走査信号線群を並行的に駆動する走査信号線駆動ステップと、
 表示すべき画像を表す複数のデータ信号が、各組を構成する走査信号線の順次選択に応じて前記複数のデータ信号線に印加されるように、前記複数のデータ信号線を駆動するデータ信号線駆動ステップと
を備え、
 各データ信号線は、1組の走査信号線群と交差する部分が1つの導体としての副データ信号線を構成するように、前記2組以上の走査信号線群とそれぞれ交差する2以上の副データ信号線に電気的に分離されており、
 前記走査信号線駆動ステップでは、各組の走査信号線群のうち最も遅く選択すべき走査信号線が選択されるよりも前に、当該組に後続する組の走査信号線群の順次選択が終了するように、前記複数の走査信号線が駆動され、
 前記データ信号線駆動ステップでは、前記2組以上の走査信号線群の並行的な駆動に応じて、前記複数のデータ信号線が、同一組の走査信号線群と交差する副データ信号線毎に独立に駆動され、かつ、各組の走査信号線群のうち最も遅く選択すべき走査信号線が選択されるときに、当該組の走査信号線群と交差する副データ信号線に印加されるデータ信号の電圧と同じ電圧が、当該組に後続する組の走査信号線群と交差する副データ信号線にそれぞれ印加されることを特徴とする。
 本発明の第6の局面は、本発明の第5の局面において、
 各画素形成部は、対応する走査信号線が選択されているときに対応する副データ信号線に印加されているデータ信号の電圧を受け取り画素データとして保持する容量素子を含み、
 前記走査信号線駆動ステップは、各画素形成部に前記画素データを与えるために対応する走査信号線が選択される本充電期間よりも前の期間として予め設定された予備充電期間において当該対応する走査信号線を選択するステップを含み、
 前記データ信号線駆動ステップは、各組の走査信号線群のうち最も早く選択すべき走査信号線の本充電期間よりも前に予備充電期間が設定されている走査信号線の本充電期間において各副データ信号線にデータ信号として印加すべき電圧を当該予備充電期間にも印加するステップを含むことを特徴とする。
 本発明の第7の局面は、本発明の第5または第6の局面において、
 前記複数の走査信号線は、先行走査信号線群と後続走査信号線群との2組からなり、
 前記データ信号線駆動ステップは、
  前記複数のデータ信号線に含まれる副データ信号線のうち前記先行走査信号線群と交差する副データ信号線を駆動する先行データ信号線駆動ステップと、
  前記複数のデータ信号線に含まれる副データ信号線のうち前記後続走査信号線群と交差する副データ信号線を駆動する後続データ信号線駆動ステップとを含み、
 前記先行データ信号線駆動ステップでは、 前記表示すべき画像を表す信号として外部から与えられる入力信号における各フレームの前半の画像データに基づき、前記先行走査信号線群と交差する副データ信号線に印加すべきデータ信号が生成され、
 前記後続データ信号線駆動ステップでは、前記先行走査信号線群と交差する副データ信号線に印加すべきデータ信号に対応する前記入力信号のフレームの直前のフレームの後半の画像データに基づき、前記後続走査信号線群と交差する副データ信号線に印加すべきデータ信号が生成されることを特徴とする。
 本発明の他の局面については、本発明の上記局面および下記実施形態についての説明から明らかとなるので、説明を省略する。
 本発明の第1の局面によれば、各組を構成する走査信号線が同一方向に順次選択されるように2組以上の走査信号線群を並行的に駆動する画面内分割駆動方式の表示装置において、各組の走査信号線群のうち最も遅く選択すべき走査信号線が選択されるよりも前に、当該組に後続する組の走査信号線群の一連の順次選択が終了し、かつ、各組の走査信号線群のうち最も遅く選択すべき走査信号線が選択されるときに、当該組の走査信号線群と交差する副データ信号線に印加されるデータ信号の電圧と同じ電圧が、当該組に後続する組の走査信号線群と交差する副データ信号線にそれぞれ印加される。これにより、各組の走査信号線群のうち最も遅く選択すべき走査信号線(各組の最終走査信号線)に対応する画素形成部と当該組の他の走査信号線に対応する画素形成部との間で、それら画素形成部に保持されている画素電圧へのデータ信号線電圧の相違による影響が抑制される。その結果、各組の走査信号線群に対応する画素形成部のうち最終走査信号線に対応する画素形成部と当該組の他の走査信号線に対応する画素形成部との間で輝度差が生じず、隣接する2組の走査信号線群の境界部における擬似ラインの発生が抑えられる。したがって、各組における走査信号線を同一方向に順次選択することで回路構成の複雑化を抑えつつ、画面内分割駆動によって高精細な画像を良好に表示することができる。
 本発明の第2の局面によれば、各組を構成する走査信号線が同一方向に順次選択されるように2組以上の走査信号線群を並行的に駆動する画面内分割駆動方式の表示装置において、各画素形成部に画素データを与えるために対応する走査信号線が選択される本充電期間よりも前の期間として予め設定された予備充電期間において当該対応する走査信号線が選択され、各組の走査信号線群のうち最も早く選択すべき走査信号線の本充電期間よりも前に予備充電期間が設定されている走査信号線の本充電期間において各副データ信号線にデータ信号として印加すべき電圧が当該予備充電期間にも印加される。これにより、各組の走査信号線群のうち最も早く選択すべき走査信号線(各組の先頭走査信号線)の本充電期間よりも前に予備充電期間が設定されている走査信号線に対応する画素形成部の画素容量も、本充電期間における対応データ信号線の電圧と同じ電圧によって予備充電される。その結果、画面内分割駆動において予備充電方式を採用しても、各組の最終走査信号線に対応する画素形成部と当該組に後続する組の先頭の走査信号線に対応する画素形成部との間で輝度差が生じず、隣接する2組の走査信号線群の境界部における擬似ラインの発生が抑えられる。したがって、各組における走査信号線を同一方向に順次選択することで回路構成の複雑化を抑えつつ、予備充電方式を採用した画面内分割駆動によって高精細な画像を更に良好に表示することができる。
 本発明の第3の局面によれば、先行走査信号線群と後続走査信号線群との2組の走査信号線群を備え、各組を構成する走査信号線が同一方向に順次選択されるように当該2組の走査信号線群を並行的に駆動する画面内分割駆動方式の表示装置において、表示すべき画像を表す信号として外部から与えられる入力信号における各フレームの前半の画像データに基づき、先行走査信号線群と交差する副データ信号線に印加すべきデータ信号が生成され、先行走査信号線群と交差する副データ信号線に印加すべきデータ信号に対応する入力信号のフレームの直前のフレームの後半の画像データに基づき、後続走査信号線群と交差する副データ信号線に印加すべきデータ信号が生成される。これにより、先行走査信号線群と後続走査信号線群との境界部における両信号線群に対応する画素形成部への画素データの書き込みタイミングとそれらの画素データに対応する入力信号における画像データの時間的関係とのずれが解消され、動画を表示する場合の当該境界部での表示画像の連続性が維持されるので、カクツキのない滑らかな動画表示が可能となる。したがって、各組における走査信号線を同一方向に順次選択することで回路構成の複雑化を抑えつつ、画面内分割駆動によって高精細な動画を良好に表示することができる。
 本発明の第4の局面によれば、入力信号の1.5フレーム分の画像データを記憶可能なメモリがリングバッファとして機能するように、入力信号の示す画像データが当該メモリに書き込まれ、当該メモリから入力信号の1フレームの前半に相当する画像データが書込速度の1/2の速度で読み出されて先行データ信号線駆動回路に供給される。また、当該1フレームの前半に相当する画像データの読み出しと並行して、当該メモリから当該1フレームの直前のフレームの後半に相当する画像データが書込速度の1/2の速度で読み出されて後続データ信号線駆動回路に供給される。これにより、各組を構成する走査信号線が同一方向に順次選択される画面内分割駆動方式の表示装置において、メモリ容量の増大を抑えつつカクツキのない滑らかな動画表示を行うことができる。
 本発明の他の局面の効果については、本発明の上記局面の効果および下記実施形態についての説明から明らかであるので、説明を省略する。
一実施形態に係る液晶表示装置の構成を示すブロック図である。 上記実施形態における画素形成部の構成を説明するための図(A~D)である。 上記実施形態における表示制御回路の要部の構成を説明するためのブロック図である。 上記実施形態における表示制御回路の要部の動作を説明するためのタイミングチャートである。 上記実施形態に係る液晶表示装置の動作を説明するためのタイミングチャートである。 上記実施形態における第1の特徴に基づく作用および効果を説明するための液晶表示装置の配置構成を示すブロック図である。 上記実施形態における上記第1の特徴に基づく作用および効果を説明するために使用される表示画像を示す図(A~C)である。 上記実施形態における上記第1の特徴に基づく作用および効果を説明するための図である。 上記実施形態における第2の特徴および当該特徴に基づく作用および効果を説明するための走査信号の波形を示す図である。 上記実施形態における第3の特徴に基づく作用および効果を説明するための液晶表示装置の関連する構成を示す回路図である。 上記実施形態の変形例における画像信号分割回路の構成を説明するための信号波形図である。
<1.実施形態>
<1.1 全体構成および動作概要>
 図1は、一実施形態に係る液晶表示装置の構成を示すブロック図である。この液晶表示装置では、後述のように画面内分割駆動方式および予備充電方式が採用されている。図1に示すように、この液晶表示装置は、表示パネルとしての液晶パネル100と、データ信号線駆動回路と、走査信号線駆動回路と、共通電極駆動回路と、表示制御回路400とを備えている。共通電極駆動回路(不図示)は、液晶パネル100における後述の共通電極Ecに電圧を供給するための回路である。また、液晶パネル100において画像を表示するにはその背面に光を照射するためのバックライトが必要であり、この液晶表示装置は、このようなバックライト(不図示)も備えている。これら共通電極駆動回路およびバックライトは、それら自身の構成および関連する構成は周知であって本実施形態の特徴とは直接には関係しないので、詳しい説明を省略する。
 液晶パネル100には、複数(m本)のデータ信号線SL1~SLmと当該複数のデータ信号線SL1~SLmに交差する複数(2n本の)走査信号線GL1~GL2nが配設されており、当該複数のデータ信号線SL1~SLmおよび当該複数の走査信号線GL1~GL2nに沿ってマトリクス状に配置された複数(m×2n個)の画素形成部10が設けられている。本実施形態では、画面内分割駆動方式が採用されており、図1に示すように液晶パネル100は、A領域100aとB領域100bからなる。各データ信号線SLjは、A領域100aに配設された副データ信号線としてのA領域データ信号線SLajと、それと対となるようにB領域100bに配設された副データ信号線としてのB領域データ信号線SLbjとからなり(j=1,2,…,m)、A領域データ信号線SLajとB領域データ信号線SLbjとは電気的に分離されている。すなわち、各データ信号線SLjは、1つの導体としてのA領域データ信号線SLajと他の1つの導体としてのB領域データ信号線SLbjとの2つの導体で構成されている。また、2n本の走査信号線のうち、1番目からn番目の走査信号線GL1~GLnは先行走査信号線群としてA領域100aに配設され、n+1番目から2n番目の走査信号線GLn+1~GL2nは後続走査信号線群としてB領域100bに配設されている。したがって、各A領域データ信号線SLajはA領域走査信号線GL1~GLnと交差し、各B領域データ信号線SLbjはB領域走査信号線GLn+1~GL2nと交差する。なお、走査信号線群が「先行」か「後続」かは、液晶パネルの各領域100a,100bが同一方向に走査されることを前提として、走査方向を基準に決定されるものとする。
 図2(A)は液晶パネルのA領域100aにおける1つの画素形成部10の構成を模式的に示す図であり、図2(B)は当該画素形成部10の電気的構成を示す回路図である。液晶パネルのA領域100aにおける各画素形成部10は、A領域データ信号線SLa1~SLamのいずれか1つに対応すると共にA領域走査信号線GL1~GLnのいずれかに1つに対応する。図2(A)および図2(B)に示すように、各画素形成部10は、対応するA領域データ信号線SLajに一方の導通端子としてのソース端子が接続されると共に対応するA領域走査信号線GLiに制御端子としてのゲート端子が接続されたスイッチング素子としての薄膜トランジスタ(TFT)12と、そのTFT12の他方の導通端子としてのドレイン端子に接続された画素電極Epと、上記複数(m×2n個)の画素形成部10に共通に設けられた液晶層と、上記複数(m×2n個)の画素形成部10に共通に設けられ当該液晶層を挟んで画素電極Epと対向するように配置された共通電極Ecとを備えている。各画素形成部10において画素電極Epと共通電極Ecとそれらの間に挟まれた液晶層とにより、画素データ(画素の階調値)を示す電圧を保持するための画素容量Cpが形成される。
 図2(C)は液晶パネルのB領域100bにおける1つの画素形成部10の構成を模式的に示す図であり、図2(D)は当該画素形成部10の電気的構成を示す回路図である。液晶パネルのB領域100bにおける各画素形成部10も、A領域100aの各画素形成部10と同様の構成(図2(A)、図2(B))を有している。ただし、B領域100bの各画素形成部10におけるスイッチング素子としてのTFT12の一方の導通端子(ソース端子)には対応するB領域データ信号線SLbj(1≦j≦m)が接続され、当該TFT12の制御端子(ゲート端子)には対応するB領域走査信号線GLi(n+1≦i≦2n)が接続される。
 図1に示すように、データ信号線駆動回路は、A領域データ信号線SLa1~SLamに接続されたAデータ信号線駆動回路300aと、B領域データ信号線SLb1~SLbmに接続されたBデータ信号線駆動回路300bとからなる。また、走査信号線駆動回路は、A領域走査信号線GL1~GLnに接続されたA走査信号線駆動回路200aと、B領域走査信号線GLn+1~GL2nに接続されたB走査信号線駆動回路200bとからなる。
 表示制御回路400は、表示すべき画像を表す画像信号DAとタイミング制御信号CTとを外部から受け取り、これらの信号DA,CTに基づき、A領域画像信号DaAおよびA領域データ側制御信号CsAを生成してAデータ信号線駆動回路300aに与えると共に、B領域画像信号DaBおよびB領域データ側制御信号CsBを生成してBデータ信号線駆動回路300bに与える。また、表示制御回路400は、外部からのタイミング制御信号CTに基づき、A領域走査側制御信号CgAを生成してA走査信号線駆動回路200aに与えると共に、B領域走査側制御信号CgBを生成してB走査信号線駆動回路200bに与える。
 液晶パネルにおけるA領域100aは、Aデータ信号線駆動回路300aおよびA走査信号線駆動回路200aによって駆動される。すなわち、Aデータ信号線駆動回路300aは、A領域画像信号DaAおよびA領域データ側制御信号CsAに基づき、A領域100aに表示すべき画像を表す電圧信号であるA領域データ信号Sa1~Samを生成してA領域データ信号線SLa1~SLamにそれぞれ印加する。また、A走査信号線駆動回路200aは、A領域走査側制御信号CgAに基づき、A領域走査信号G1~Gnを生成してA領域走査信号線GL1~GLnにそれぞれ印加することにより、各フレーム期間においてA領域走査信号線GL1~GLnを昇順に(GL1からGLnに向かって)順次的に選択する。
 液晶パネルにおけるB領域100bは、液晶パネルにおけるA領域100aの上記駆動と並行して、Bデータ信号線駆動回路300bおよびB走査信号線駆動回路200bによって駆動される。すなわち、Bデータ信号線駆動回路300bは、B領域画像信号DaBおよびB領域データ側制御信号CsBに基づき、B領域100bに表示すべき画像を表す電圧信号であるB領域データ信号Sb1~Sbmを生成してB領域データ信号線SLb1~SLbmにそれぞれ印加する。また、B走査信号線駆動回路200bは、B領域走査側制御信号CgBに基づき、B領域走査信号Gn+1~G2nを生成してB領域走査信号線GLn+1~GL2nにそれぞれ印加することにより、各フレーム期間においてB領域走査信号線GLn+1~GL2nを昇順に(GLn+1からGL2nに向かって)順次的に選択する。
 なお、上記のようにしてA領域走査信号線GL1~GLnとB領域走査信号線GLn+1~GL2nとが同一方向に(本実施例では昇順に)順次選択されることで、A領域100aおよびB領域100bが並行的に同一方向に走査されるので、従来のようにA領域100aとB領域100bが逆方向に走査される場合の回路構成の複雑化を回避することができる。
 液晶パネル100における共通電極Ecには、予め決められた電圧が共通電圧Vcomとして、図示しない共通電極駆動回路から供給される。
 また、液晶パネル100の背面には、図示しない面状光源がバックライトして設けられており、このバックライトから液晶パネルの背面に光が照射される。なお、本実施形態における液晶パネル100は透過型であるが、液晶パネル100が反射型である場合には、バックライトユニット50は設ける必要がない。
 上記のようにして液晶パネル100では、外部からの画像信号DAおよびタイミング制御信号CTに基づき生成されるA領域データ信号Sa1~SamおよびB領域データ信号Sb1~SbmがA領域データ信号線SLa1~SLamおよびB領域データ信号線SLb1~SLbmにそれぞれ印加され、外部からのタイミング制御信号CTに基づき生成されるA領域走査信号G1~GnおよびB領域走査信号Gn+1~G2nがA領域走査信号線GL1~GLnおよびB領域走査信号線GLn+1~GL2nにそれぞれ印加される。このようにして液晶パネルのA領域100aおよびB領域100bが並行的に駆動されることにより、表示すべき画像の各画素データを示す電圧が対応する画素形成部10の画素容量Cpに与えられて保持され、各画素容量Cpに保持されている電圧は1フレーム期間毎に書き換えられる。これにより液晶パネル100は、上記画像信号DAに応じた電圧を液晶層に印加されることで光の透過率を変化させ、上記画像信号DAの表す画像を表示する。
 なお、図1に示した液晶表示装置では、データ信号線駆動回路(300a,300b)や、走査信号線駆動回路(200a,200b)、共通電極駆動回路は、液晶パネル100とは別個の構成要素とされているが、これに代えて、データ信号線駆動回路、走査信号線駆動回路、および共通電極駆動回路の少なくとも一部が液晶パネル100の基板上にTFTを用いて画素回路と一体的に(同一プロセスで同時に)形成された構成であってもよい。
<1.2 表示制御回路>
 次に、図3~図5を参照して、本実施形態における表示制御回路400について説明する。
 図5は、表示制御回路400を備える本実施形態に係る液晶表示装置の動作を説明するためのタイミングチャートである。図5における「フレーム期間」は、有効走査期間としてのフレーム期間、すなわち、垂直走査期間から(垂直)ブランキング期間を除いた期間である。図5では、便宜上、A領域画像信号DaAにおける1水平期間の信号部分、および、B領域画像信号DaBにおける1水平期間の信号部分が、それぞれ1つのパルスで表されている。また本実施形態では、各画素形成部10における画素容量Cpを画素データに相当する電圧で充電すべき水平期間(以下「本充電期間」という)よりもNp水平期間前(本実施形態ではNp=4)にも予備的に充電する方式(以下「Np水平期間前の予備充電方式」または単に「予備充電方式」という)が採用されている。そして本実施形態では、液晶パネルにおけるA領域100aおよびB領域100bのそれぞれの先頭のNp本の走査信号線に対応する各画素形成部10(の画素容量Cp)を予備的に充電するために、図5に示すように、有効走査期間としての各フレーム期間の直前のNp水平期間相当の期間に、当該フレーム期間の開始直後のNp水平期間における画素データに相当する電圧信号が現れるように、A領域画像信号DaAおよびB領域画像信号DaBが表示制御回路400において生成される。
 また図5に示すように、B領域画像信号DaBは、外部からの画像信号DAにおける各フレームの前半の画像信号をA領域画像信号DaAとしてAデータ信号線駆動回路300aに供給する動作と並行してBデータ信号線駆動回路300bに供給すべき当該フレームの後半の画像信号を略1フレーム周期だけ遅延させた信号である。より正確には、B領域画像信号DaBは、当該フレームの後半の画像信号を1フレーム周期よりも2水平期間だけ短い時間だけ遅延させた信号である。このようにして本実施形態では、画像信号DAの各フレームの前半の画像信号がA領域画像信号DaAとしてAデータ信号線駆動回路300aに供給されるときに、当該フレームの直前のフレームの後半の画像信号がB領域画像信号DaBとしてBデータ信号線駆動回路300bに並行的に供給される。なお、1フレーム周期は、有効走査期間としてのフレーム期間に(垂直)ブランキング期間を加えた期間に相当する。ここで、B領域画像信号DaBが当該フレームの後半の画像信号よりも略1フレーム周期だけ遅延しているのは、動画を滑らかに表示するためであり、この遅延期間が1フレーム周期より2水平期間だけ短いのは、A領域100aとB領域100bとの境界部分での寄生容量起因の輝度差の抑制のためである(詳細は後述)。
 本実施形態における表示制御回路400は、上記のようなA領域画像信号DaAおよびB領域画像信号DaBを生成するために、図1に示すように、画像信号分割回路42、Npライン複製遅延回路44、および、境界部ラインデータ複製回路46を備えている。図3は、この表示制御回路400における要部の構成を示すブロック図であり、画像信号分割回路42、Npライン複製遅延回路44、および、境界部ラインデータ複製回路46の構成をより詳しく示している。この表示制御回路400は、これらの回路42,44,46の他に、後述の第1切替制御信号Csw1および第2切替制御信号Csw2を生成する切替制御信号生成回路48を備えている。外部からの画像信号DAは、画像信号分割回路42に与えられ、外部からのタイミング制御信号CTは、画像信号分割回路42および切替制御信号生成回路48に与えられる。
 図3に示すように画像信号分割回路42は、表示すべき画像を表す外部からの画像信号DAにおける1.5フレーム(1フレーム半)分の画像データ(以下「1.5フレーム画像データ」という)を格納可能な1.5フレームメモリ421と、画像信号DAの示す画像データを1.5フレームメモリ421に書き込み、1.5フレームメモリ421に格納された画像データを読み出すメモリ制御回路423とを含む。メモリ制御回路423は、外部からのタイミング制御信号CTに基づき1.5フレームメモリ421を制御する。具体的には、メモリ制御回路423は、タイミング制御信号CTに基づきメモリ制御信号を生成して1.5フレームメモリ421に与えることにより、外部からの画像信号DAの示す画像データを1.5フレームメモリ421に順次書き込み、1.5フレーム分の画像データが書き込まれた後は、1.5フレームメモリ421における画像データのうち早く書き込まれた画像データから順に、画像信号DAの示す画像データを上書きする。これにより、1.5フレームメモリ421はリングバッファとして機能する。
 図4は、表示制御回路400の要部の動作を説明するためのタイミングチャートである。図4に示すようにメモリ制御回路423は、上記メモリ制御信号により、画像信号DAにおける各フレームの画像データのうち、液晶パネルのA領域100aに表示すべき画像を示すデータ(以下「A領域画像データ」という)を1.5フレームメモリ421への書込速度の1/2の速度で第1A領域画像信号D1Aとして読み出すと共に、液晶パネルのB領域100bに表示すべき画像を示すデータ(以下「B領域画像データ」という)を1.5フレームメモリ421への書込速度の1/2の速度で第1B領域画像信号D1Bとして読み出す。このとき、画像信号DAにおける各フレームの前半(Tan)の先頭データが書き込まれた直後から当該先頭データが第1A領域画像信号D1Aの構成要素として読み出され、かつ、画像信号DAにおける当該フレームの直前のフレームの後半(Tb(n-1))の先頭データが書き込まれた時点から0.5F期間(1/2フレーム周期)経過後に当該先頭データが第1B領域画像信号D1Bの構成要素として読み出されるように、1.5フレームメモリ421が制御される。したがって、上記メモリ制御信号により読出速度が書込速度の1/2となることを考慮すると、各フレームのA領域画像データの最終データが書き込まれる時点から0.5フレーム期間(以下「0.5F期間」ともいう)経過後に当該最終データが第1A領域画像信号D1Aの構成要素として読み出されると共に、各フレームのB領域画像データの最終データが書き込まれる時点から1フレーム期間(以下「1F期間」ともいう。ただし、より正確には1F期間よりもブランキング期間だけ長い期間である。)経過後に当該最終データが第1B領域画像信号D1Bの構成要素として読み出されることになる(図4参照)。このようにして画像信号分割回路42は、第1A領域画像信号D1Aと第1B領域画像信号D1Bを上記画像信号DAから生成する。
 図3に示すようにNpライン複製遅延回路44は、第1および第2Np・H遅延回路441,445と第1および第2切替スイッチ443,447とを含み、第1Np・H遅延回路441には第1A領域画像信号D1Aが、第2Np・H遅延回路445には第1B領域画像信号D1Bが、それぞれ入力される。第1切替スイッチ443には、第1Np・H遅延回路441を通過する前の第1A領域画像(以下「遅延無し第1A領域画像信号」ともいう)D1Aと通過した後の第1A領域画像信号(以下「遅延第1A領域画像信号」という)D1Aaとが入力される。第1切替スイッチ443は、これらの画像信号D1A,D1Aaのうち、第1切替制御信号Csw1がハイレベル(Hレベル)のときには遅延無し第1A領域画像信号D1Aを選択し、第1切替制御信号Csw1がローレベル(Lレベル)のときには遅延第1A領域画像信号D1Aaを選択する。第1切替制御信号Csw1は、図4に示すように、第1A領域画像信号D1Aにおける各フレーム期間の先頭のNp・H期間(1水平期間のNp倍の期間)相当の期間においてHレベルであり、その他の期間でLレベルを維持する信号である。このような第1切替制御信号Csw1に基づき第1切替スイッチ443によって選択された画像信号は、図4に示すような第2A領域画像信号D2AとしてNpライン複製遅延回路44から出力される。この第2A領域画像信号D2Aでは、各フレーム期間(各有効走査期間)直前のNp・H期間相当の期間に、当該フレーム期間の先頭のNp・H期間の画像データと同一の画像データが含まれている。
 また第2切替スイッチ447には、第2Np・H遅延回路445を通過する前の第1B領域画像(以下「遅延無し第1B領域画像信号」ともいう)D1Bと通過した後の第1B領域画像信号(以下「遅延第1B領域画像信号」ともいう)D1Baとが入力される。第2切替スイッチ447は、これらの画像信号D1B,D1Baのうち、第1切替制御信号Csw1がHレベルのときには遅延無し第1B領域画像信号D1Bを選択し、第1切替制御信号Csw1がLレベルのときには遅延第1B領域画像信号D1Baを選択する。第2切替スイッチ447によって選択された画像信号は、図4に示すような第2B領域画像信号D2BとしてNpライン複製遅延回路44から出力される。この第2B領域画像信号D2Bにおいても、各フレーム期間(各有効走査期間)直前のNp・H期間相当の期間に、当該フレーム期間の先頭のNp・H期間の画像データと同一の画像データが含まれている。
 図3に示すように境界部ラインデータ複製回路46は、2H遅延回路461と第3切替スイッチ463とを含む。2H遅延回路461には第2A領域画像信号D2Aが入力され、2H遅延回路461を通過した後の第2A領域画像信号は、A領域画像信号DaAとして境界部ラインデータ複製回路46から出力される。
 第3切替スイッチ463には、2H遅延回路461を通過した後の第2A領域画像信号であるA領域画像信号DaAと第2B領域画像信号D2Bとが入力される。この第3切替スイッチ463は、これらの画像信号DaA,D2Bのうち、第2切替制御信号Csw2がHレベルのときにはA領域画像信号DaAを選択し、第2切替制御信号Csw2がLレベルのときには第2B領域画像信号D2Bを選択する。第2切替制御信号Csw2は、図4に示すように、A領域画像信号DaAにおける各フレーム期間の最後の1H期間(1水平期間)においてHレベルであり、その他の期間でLレベルを維持する信号である。なお、A領域画像信号DaAにおける各フレーム期間は、第2A領域画像信号D2Aの対応するフレーム期間よりも2H期間(1水平期間の2倍の期間)だけ遅延している(図4参照)。このような第2切替制御信号Csw2に基づき第3切替スイッチ463によって選択された画像信号は、B領域画像信号DaBとして境界部ラインデータ複製回路46から出力される。
 図3および図4に示す上記のような構成によれば、予備充電方式のパラメータであるNpが“4”であり各フレームの走査線数が2560であるとすると、図5に示すようなA領域画像信号DaAおよびB領域画像信号DaBが表示制御回路400で生成され、Aデータ信号線駆動回路300aおよびBデータ信号線駆動回路300bにそれぞれ供給される(図1参照)。
 また表示制御回路400は、Aデータ信号線駆動回路300aに供給すべきA領域データ側制御信号CsAを構成する信号として、図5に示すようなA領域ロード信号LDaおよびA領域極性制御信号POLaやA領域データ側クロック信号(不図示)を生成すると共に、Bデータ信号線駆動回路300bに供給すべきB領域データ側制御信号CsBを構成する信号として、図5に示すようなB領域ロード信号LDbおよびB領域極性制御信号POLbやB領域データ側クロック信号(不図示)を生成する。
 さらに表示制御回路400は、A走査信号線駆動回路200aに供給すべきA領域走査側制御信号CgAを構成する信号として、図5に示すようなA領域走査側出力制御信号GOEa、A領域走査側クロック信号GCKa、およびA領域走査側スタートパルス信号GSPaを生成すると共に、B走査信号線駆動回路200bに供給すべきB領域走査側制御信号CgBを構成する信号として、図5に示すようなB領域走査側出力制御信号GOEb、B領域走査側クロック信号GCKb、およびB領域走査側スタートパルス信号GSPbを生成する。
 以上のようにして表示制御回路400により生成される各種信号(図5参照)に基づきAデータ信号線駆動回路300aおよびBデータ信号線駆動回路300bならびにA走査信号線駆動回路200aおよびB走査信号線駆動回路200b等により液晶パネル100が既述のように駆動されることで、外部からの画像信号DAの表す画像が当該液晶パネル100に表示される。
<1.3 作用および効果>
<1.3.1 本実施形態の第1の特徴に基づく作用および効果>
 以下では、図4に示すように、外部からの画像信号DAにおける第Nフレーム(より正確には第Nフレームの前半)の画像データの表す画像を液晶パネルのA領域100aに表示する期間を「第N表示期間」と呼ぶものとする。表示制御回路400における画像信号分割回路42に関する既述の説明から、第N表示期間で使用される第1A領域画像信号D1Aは、外部からの画像信号DAにおける第Nフレームの前半(Tan)に相当し、第N表示期間で使用される第1B領域画像信号D1Bは、外部からの画像信号DAにおける第N-1フレームの後半(Tb(n-1))に相当する(図4参照)。したがって、第N表示期間では、画像信号DAの第Nフレームの前半(Tan)の画像データの表す画像が液晶パネルのA領域100aに表示され、画像信号DAの第N-1フレームの後半(Tb(n-1))の画像データの表す画像が液晶パネルのB領域100bに表示される。このため、液晶パネルのB領域100bでの表示には、A領域100aでの表示に使用される画像信号よりも1フレーム前の画像信号が使用されることになる(以下これを「本実施形態における第1の特徴」という)。以下、このような第1の特徴に基づく作用および効果を説明する。
 図6は、第1の特徴に基づく作用および効果を説明するための本実施形態に係る液晶表示装置の配置構成を示すブロック図である。この図6に示す液晶表示装置は、図1に示す液晶表示装置を90度回転させた配置となっている。以下では、この配置を前提として図7に示す動画の表示を考え、この動画に関しては当該配置を前提として上下方向(垂直方向)および左右方向(水平方向)が定義されるものとする。図7に示す例では、外部からの画像信号DAに含まれる画像データのうち第1、第2および第3フレームの画像データは、図7(A)、図7(B)および図7(C)の画像をそれぞれ表す。すなわち画像信号DAは、水平方向に並んだ3個の円が図の下方向に同じ速度で移動する動画を表している。なお以下では、液晶パネルにおいてA領域100aとB領域100bとの境界を仮想的な分断線101によって示すものとし、液晶パネル100における分断線101近傍の領域を「境界部」と呼ぶものとする。
 図8は、図7の動画を表示する場合の本実施形態の作用および効果を従来例と比較して説明するための図である。図8は、図7の動画を表示する場合の表示状態を、表示開始から0.5フレーム期間経過した時点(0.5F)、1フレーム期間経過した時点(1.0F)、1.5フレーム期間経過した時点(1.5F)、2フレーム期間経過した時点(2.0F)、2.5フレーム期間経過した時点(2.5F)について示している。図8における左側の縦列は、上記第1の特徴に対応した画像信号分割回路42すなわちフレーム遅延ありの画像信号分割回路42(図1、図3)を備える本実施形態において図7の動画を表示する場合の表示状態を示し、図8における右側の縦列は、上記第1の特徴に対応しない画像信号分割回路すなわちフレーム遅延なしの画像信号分割回路を備える従来の画面内分割駆動方式の液晶表示装置(以下「従来例」という)において図7の動画を表示する場合の表示状態を示している。
 従来例(フレーム遅延なし)では、図8の右側縦列に示すように、液晶パネル100における境界部(分断線101近傍)において表示画像(この例では円)の連続性が欠如する状態が、時点1.0F直後から時点2.0F直前まで継続し、表示される動画につき液晶パネル100の境界部でカクツキが視認される。これは、液晶パネルの境界部における画素形成部(分断線101近傍におけるA領域およびB領域の画素形成部)への画素データの書き込みタイミングとそれらの画素データに対応する画像信号DAにおける画像データの時間的関係とのずれに起因する。
 これに対し本実施形態(フレーム遅延あり)では、液晶パネルのB領域100bでの表示には、A領域100aでの表示に使用される画像信号よりも1フレーム前の画像信号が使用されるので、液晶パネル100の分断線101近傍におけるA領域100aおよびB領域100bの画素形成部への画素データの書き込みタイミングとそれらの画素データに対応する画像信号DAにおける画像データの時間的関係とのずれが解消される。このため、A領域100aとB領域100bとが並行的に同一方向に走査されるにも拘わらず(図6、後述の図9参照)、図8の左側縦列に示すように、画像信号DAにおける同一フレームの画像データでA領域100aから分断線101を経てB領域100bへと順次にリフレッシュされることになる(特に時点1.5F,2.5Fの表示状態参照)。その結果、表示画像の連続性が維持され、液晶パネル100の境界部でのカクツキの発生が抑制される。
 上記のように本実施形態によれば、その第1の特徴に基づき、表示画像の高精細化等に対応すべく画面内分割駆動方式を採用しつつ、カクツキのない滑らかな動画表示を行うことができる。
<1.3.2 本実施形態の第2の特徴に基づく作用および効果>
 図9は、本実施形態のように予備充電方式が採用された画面内分割駆動方式の表示装置における走査信号G1~G2nの波形を示す図である。予備充電方式が採用された画面内分割駆動方式の表示装置では、例えば、A領域走査信号として図9に示すG1~GnからなるA領域走査信号GA1が使用され、B領域走査信号として図9に示すGn+1~G2nからなる第1B領域走査信号GB1が使用される。なお本実施形態では、B領域走査信号として第1B領域走査信号GB1に代えて図9に示す第2B領域走査信号GB2が使用されるが、これによる作用および効果については後述する。
 いま、予備充電方式が採用された画面内分割駆動方式の液晶表示装置において、本実施形態と同様にA領域100aとB領域100bからなる液晶パネル100を備えるが、Npライン複製遅延回路44(図1、図3)を備えない構成(以下「ライン複製なしの予備充電構成」という)を考える。このライン複製なしの予備充電構成では、各フレーム期間におけるA領域100aおよびB領域100bのそれぞれの先頭Np本の走査信号線(本実施形態では、A領域100aの先頭4本の走査信号線GL1~GL4、および、B領域100bの先頭4本の走査信号線GLn+1~GLn+4)のいずれの走査信号線に対応する画素形成部10(の画素容量Cp)の予備充電を行うとき(予備充電期間)にも、各データ信号線SLjの電圧はブランキング期間中の電圧すなわち黒電圧となっている。ここで液晶パネル100は、ノーマリホワイトモードであって、階調値0から階調値255までの256階調で画像を表示するものとすると、黒電圧すなわち階調値0を示す電圧V0と、中間階調値128を示す電圧V128と、最大階調値255を示す電圧V255との関係は、
  V0>V128>V255
である。このため、例えば中間階調値128で液晶パネル100の全領域を表示する場合には、各領域100a、100bの先頭Np本の走査信号線(図9の走査信号群A0,B0参照)に対応する画素形成部10(以下「先頭Npライン」ともいう)の画素容量Cpに本充電により保持される電圧すなわち画素電圧は、黒電圧V0による予備充電の影響で、各領域100a、100bの先頭Np本の走査信号線以外の他の走査信号線(図9の走査信号群A1,B1参照)に対応する画素形成部(以下「先頭Npライン以外のライン」ともいう)の画素電圧(V128)よりも若干高くなる。その結果、A領域100aの最終の走査信号線GLnに対応する画素形成部10(以下「A領域最終ライン」という)とB領域100bの先頭の走査信号線GLn+1に対応する画素形成部10(以下「B領域先頭ライン」という)との間での画素電圧の差が輝度差として現れ、これが表示画像の中央部(液晶パネル100の境界部)においてラインとして視認される。
 なお、ノーマリブラックモードの液晶パネルが使用される場合においても、各領域100a、100bの先頭Npラインの画素電圧が先頭Npライン以外のラインの画素電圧よりも若干低くなることで、A領域最終ラインとB領域先頭ラインの間での輝度差が生じ、これが表示画像の中央部(液晶パネル100の境界部)においてラインとして視認される。
 これに対し本実施形態では、表示制御回路400がNpライン複製遅延回路44を備えており(図1、図3)、これにより図5に示すように、A領域画像信号DaAおよびB領域画像信号DaBは、フレーム期間直前のNp・H期間(4水平期間)相当の期間に、当該フレーム期間の先頭のNp・H期間(4水平期間)の画像データと同一の画像データを含んでいる(以下これを「本実施形態における第2の特徴」という)。このため、各領域100a,100bの先頭Npラインの予備充電の際には、当該同一の画像データを示す電圧(既述の例では中間階調値128を示す電圧V128)が各データ信号線SLjに与えられ、この電圧により先頭Npラインの画素容量Cpが充電される。このため、各領域100a,100bの先頭Npラインと当該先頭Npライン以外のラインとで予備充電の影響によって画素電圧に差が生じることはない。その結果、A領域最終ラインとB領域先頭ラインとの間で画素電圧に差が生じないので輝度差も生じず、液晶パネル100の境界部において、表示すべき画像と無関係なライン(以下「擬似ライン」という)が視認されることはない。
 上記のように本実施形態によれば、その第2の特徴に基づき、表示画像の高精細化等に対応すべく画面内分割駆動方式と共に予備充電方式を採用した液晶表示装置において、液晶パネル100の境界部における擬似ラインの発生を抑えて画像を良好に表示することができる。
<1.3.3 本実施形態の第3の特徴に基づく作用および効果>
 図10は、本実施形態における第3の特徴に基づく作用および効果を説明するための液晶表示装置の関連する構成を示す回路図である。以下では、A領域100aの最終ラインの画素形成部10を「A領域最終ライン画素形成部」と呼ぶものとし、説明の便宜上、A領域走査信号線GLnとA領域データ信号線SLa1とに対応する画素形成部10をA領域最終ライン画素形成部10として着目するものとする。図10に示すように、このA領域最終ライン画素形成部10の寄生容量として、TFT12のソース端子が接続されたA領域データ信号線(以下「対応A領域データ信号線」という)SLa1と画素電極Epとの間には第1A寄生容量Ca1が存在し、画素電極Epに隣接し当該TFT12のソース端子が接続されないA領域データ信号線(以下「隣接A領域データ信号線」という)SLa2と当該画素電極Epとの間には第2A寄生容量Ca2が存在し、対応A領域データ信号線SLa1と対になるB領域データ信号線(以下「対応B領域データ信号線」)SLb1と当該画素電極Epとの間には第1AB寄生容量Cab1が存在し、隣接A領域データ信号線SLa2と対になるB領域データ信号線(以下「隣接B領域データ信号線」)SLb2と当該画素電極Epとの間には第2AB寄生容量Cab2が存在する。
 いま、A領域最終ライン画素形成部10に画素電圧が書き込まれるときの動作(以下「A領域最終ライン書込動作」という)を考える。このA領域最終ライン書込動作では、最終のA領域走査信号線GLnが選択されているとき(走査信号GnがHレベルのとき)に、対応A領域データ信号線SLa1の電圧がデータ信号Sa1としてオン状態のTFT12を介して画素電極Epに与えられる。その後、最終のA領域走査信号線GLnが非選択状態へと変化すると(走査信号GnがLレベルに変化すると)、TFT12がオン状態からオフ状態に変化して、このA領域最終ライン書込動作を終了する。このA領域最終ライン書込動作においてTFT12がオン状態からオフ状態に変化する時点(以下「ターンオフ時点」という)から次のA領域最終ライン書込動作のためにTFT12がオン状態に変化する時点(以下「ターンオン時点」という)までの期間(以下「オフ状態期間」という)では、A領域最終ライン画素形成部10の画素電圧は、第1A寄生容量Ca1を介して対応A領域データ信号線SLa1の電圧変化(以下「対応A領域電圧変化」という)ΔVa1の影響を受け、第2A寄生容量Ca2を介して隣接A領域データ信号線SLa2の電圧変化(以下「隣接A領域電圧変化」という)ΔVa2の影響を受け、第1AB寄生容量Cab1を介して対応B領域データ信号線SLb1の電圧変化(以下「対応B領域電圧変化」という)ΔVb1の影響を受け、第2AB寄生容量Cab2を介して隣接B領域データ信号線SLb2の電圧変化(以下「隣接B領域電圧変化」という)ΔVb2の影響を受ける。
 ここで、対応A領域データ信号線SLa1の電圧変化ΔVa1,隣接A領域データ信号線SLa2の電圧変化ΔVa2,対応B領域データ信号線SLb1の電圧変化ΔVb1,隣接B領域データ信号線SLb2の電圧変化ΔVb2は、ターンオフ時点における、対応A領域データ信号線SLa1の電圧Vsa10,隣接A領域データ信号線SLa2の電圧Vsa20,対応B領域データ信号線SLb1の電圧Vsb10,隣接B領域データ信号線SLb2の電圧Vsb20をそれぞれ基準とする電圧変化である。このため、対応A領域データ信号線SLa1の電圧Vsa1,隣接A領域データ信号線SLa2の電圧Vsa2,対応B領域データ信号線SLb1の電圧Vsb1,隣接B領域データ信号線SLb2の電圧Vsb2のいずれもがオフ状態期間において同様に変化したとしても、ターンオフ時点における、対応A領域データ信号線SLa1の電圧Vsa10,隣接A領域データ信号線SLa2の電圧Vsa20,対応B領域データ信号線SLb1の電圧Vsb10,隣接B領域データ信号線SLb2の電圧Vsb20の間に相違があれば、対応A領域データ信号線の電圧変化ΔVa1,隣接A領域データ信号線の電圧変化ΔVa2,対応B領域データ信号線の電圧変化ΔVb1,隣接B領域データ信号線の電圧変化ΔVb2による画素電極Epの電圧(画素電圧)への影響の仕方が異なる。
 ターンオフ時点における対応A領域データ信号線SLa1の電圧Vsa10と隣接A領域データ信号線SLa2の電圧Vsa20とは、互いに隣接する2画素の階調値(画素データ)にそれぞれ対応するので、実質的に等しいとみなすことができる。しかし、ターンオフ時点における対応A領域データ信号線SLa1の電圧Vsa10と対応B領域データ信号線SLb1の電圧Vsb10とは、互いに離れた位置における2画素の階調値(画素データ)、すなわちA領域100aの最終ラインの画素データとB領域100bの最終ラインの画素データにそれぞれ対応するので、従来の構成では、大きく異なることが多い(Vsa10>>Vsb10またはVsa10<<Vsb10)。同様に、ターンオフ時点における隣接A領域データ信号線SLa2の電圧Vsa20と隣接B領域データ信号線SLb2の電圧Vsb20とは、従来の構成では、大きく異なることが多い(Vsa20>>Vsb20またはVsa20<<Vsb20)。ところで、オフ状態期間において、A領域100aにおける最終ライン以外の部分における画素形成部10は、対応A領域データ信号線の電圧変化ΔVa1および隣接A領域データ信号線の電圧変化ΔVa2により影響を受けるが、対応B領域データ信号線の電圧変化ΔVb1および隣接B領域データ信号線の電圧変化ΔVb2によっては影響されないと考えられる。したがって、A領域最終ライン画素形成部10とA領域100aにおける最終ライン以外の部分における画素形成部10との間では、オフ状態期間において画素電圧に対するデータ信号線電圧の影響の仕方が異なる。その結果、A領域最終ラインとA領域100aの最終ライン以外の部分との間で輝度差が生じ、これが液晶パネル100の境界部(分断線101近傍の領域)において擬似ラインとして視認される。
 本実施形態は、上記のような問題を解消すべく、表示制御回路400が境界部ラインデータ複製回路46を備えると共に(図1、図3)、B走査信号線駆動回路200bが、B領域走査信号Gn+1~G2nとして、図9に示す第1B領域走査信号GB1に代えて、図9に示すように第1B領域走査信号GB1よりも2水平期間だけ時間的に先行する第2B領域走査信号GB2を生成するように構成されている。これにより図5に示すように、A領域画像信号DaAは、B領域画像信号DaBに対して2H期間(2水平期間)だけ遅延し、A領域画像信号DaAの各フレーム期間における最終の水平期間のデータが、B領域画像信号DaBの対応する期間に含まれる。このため、A領域最終ライン書込動作の期間(A領域走査信号線GLnの選択期間)において、各B領域データ信号線SLbjには、それと対となるA領域データ信号線SLajに与えられる電圧(データ信号Saj)と同一の電圧がB領域データ信号Sbjとして与えられる(j=1~m)。これにより、A領域最終ライン画素形成部10とA領域100aにおける最終ライン以外の部分における画素形成部10との間で、オフ状態期間において画素電圧に与えるデータ信号線電圧の変化の影響の相違が抑制される。その結果、A領域最終ラインとA領域100aにおける最終ライン以外の部分との間での輝度差が生じず、液晶パネル100の境界部における擬似ラインの発生が抑えられる。
 上記のように本実施形態によれば、その第3の特徴に基づき、表示画像の高精細化等に対応すべく画面内分割駆動方式を採用した液晶表示装置において、液晶パネル100の境界部における擬似ラインの発生を抑えて画像を良好に表示することができる。
<1.4 本実施形態の効果>
 以上のように本実施形態によれば、画面内分割駆動方式の表示装置において、液晶パネル100においてA領域100aとB領域100bとで逆方向に走査することなく(図1、図9参照)、上記第2および第3の特徴に基づき液晶パネル100の境界部での擬似ラインの発生が抑えられ、上記第1の特徴に基づき当該境界部でカクツキの発生しない滑らかな動画表示が可能となる。これにより、回路構成の複雑化を抑えつつ、予備充電方式を採用した画面内分割駆動によって高精細な画像を良好に表示することができる。
<2.変形例>
 上記実施形態では、既述の第1から第3の特徴に対応するA領域画像信号DaAおよびB領域画像信号DaBを生成するために表示制御回路400が図3に示す構成を含んでいるが、本発明はこの構成に限定されるものではなく、図4および図5に示すようなA領域画像信号DaAおよびB領域画像信号DaBを生成できる構成であれば他の構成を採用していもよい。
 例えば、上記実施形態において第1の特徴を備えるための構成要素である画像信号分割回路42は、画面内分割駆動方式のために画像データを書込速度の1/2の速度で読み出すためのメモリ(以下「第1のメモリ」という)と、液晶パネルのA領域100aでの表示に使用される画像信号よりも1フレーム前の画像信号をB領域100bでの表示に使用するためのメモリ(以下「第2のメモリ」という)とが、1つの1.5フレームメモリ421で実現されているが(図3、図4参照)、この1.5フレームメモリ421の代わりに2つのメモリを使用し、画面内分割駆動のための構成と第1の特徴のための構成とを分離してもよい。すなわち、表示制御回路400における画像信号分割回路42は、第1のメモリを用いて図11に示すように画像信号DAにおける各フレームの前半(Tan)の画像信号に相当するA領域用の画像信号D0Aと画像信号DAにおける各フレームの後半(Tbn)の画像信号に相当するB領域用の画像信号D0Bとを生成し、その後に、当該A領域用の画像信号D0Aと第2のメモリを用いて当該B領域用の画像信号D0Bを1フレーム期間だけ遅延させた遅延画像信号とに基づき本実施形態におけるA領域画像信号DaAおよびB領域画像信号DaBに相当する画像信号を生成するように構成されていてもよい。
 また、上記実施形態において画面内分割駆動方式の下で適切な予備充電を実現するための構成要素であるNpライン複製遅延回路44では、予備充電期間とそれに対応する本充電期間との時間間隔を示す数値Npは“4”であるが、この数値Npは“4”以外の他の自然数であってもよい。ただし、ライン反転駆動を行う液晶表示装置では、この数値Npは偶数とする必要がある。これは、各副データ信号線SLxjにつき予備充電期間に印加されるデータ信号Sxjの電圧極性を本充電期間に印加されるデータ信号Sxjの電圧極性に一致させるためである(x=a,b;j=1~m)。
 既述のように上記実施形態は、液晶パネルのB領域100bのための走査信号Gn+1~G2nとして、図9に示すようにA領域走査信号GA1(G1~Gn)よりも2水平期間だけ先行させたB領域走査信号GB2(Gn+1~G2n)を使用すると共に、図5に示すようにB領域画像信号DaBをA領域画像信号DaAよりも2水平期間だけ先行させる構成を、第3の特徴として備えている。ここで、B領域走査信号GB2およびB領域画像信号DaBをA領域走査信号GA1およびA領域画像信号DaAよりも2水平期間だけ先行させているのは、液晶表示装置におけるライン反転駆動の下で最終のA領域走査信号線GLnの選択期間にA領域データ信号線SLajおよびB領域データ信号線SLbjにそれぞれ与えられるデータ信号SajおよびSbjの電圧とその極性を互いに一致させるためである。したがって、ここでの“2水平期間”は、採用されている反転駆動方式に整合する他の値に変更してもよい。
 また上記実施形態は、既述の第1から第3の特徴を全て備えているが、これら3つの特徴のうち、いずれか1つの特徴のみを備えた構成であってもよく、いずれか2つの特徴のみを備えた構成であってもよい。なお、表示制御回路400において、第1の特徴を備えない構成では図3および図4に示す画像信号分割回路42すなわちフレーム遅延ありの画像信号分割回路42に代えてフレーム遅延なしの画像信号分割回路が使用され、第2の特徴を備えない構成ではNpライン複製遅延回路44が不要となり、第3の特徴を備えない構成では境界部ラインデータ複製回路46が不要となる。また、表示制御回路400ならびにA走査信号線駆動回路200aおよびB走査信号線駆動回路200bは、上記3つの特徴のうち第3の特徴を備えない場合には、図9に示すA領域走査信号GA1および第1B領域走査信号GB1が生成されるように構成され、第2の特徴を備えない場合等のように予備充電方式が採用されない場合には、図9に示すA領域走査信号GA1および第1または第2B領域走査信号GB1,GB2において予備充電のパルス(図9において破線で囲まれたパルス)が除去された走査信号が生成されるように構成される。例えば、第3の特徴を備えるが第2の特徴を備えない場合には、図9に示すA領域走査信号GA1において予備充電のパルスが削除された信号と図9に示す第2B領域走査信号GB2において予備充電のパルスが削除された信号とからなる走査信号G1~G2nが生成される。
 また上記実施形態では、液晶パネル100における走査信号線GL1~GL2nをA領域走査信号線GL1~GLnとB領域走査信号線GLn+1~GL2nという2組の走査信号線群にグループ化し、それに応じて各データ信号線SLjを、A領域走査信号線GL1~GLnに交差するA領域データ信号線SLajとB領域走査信号線GLn+1~GL2nに交差するB領域データ信号線SLbjとに電気的に分離した構成、すなわち、分割数が2の画面内分割駆動方式に対応した構成となっている(図1参照)。しかし、本発明はこれに限定されるものではなく、分割数が3以上の画面内分割駆動方式に対応した構成であってもよい。この場合、液晶パネル100における分割数に相当する数の領域を並行的に同一方向に走査して駆動できるようにデータ信号線駆動回路および走査信号線駆動回路が構成され、上記実施形態における少なくとも第2および第3の特徴と同様の特徴を備えるように表示制御回路400が構成される。
 以上では、液晶表示装置を例に挙げて本発明を説明したが、画面内分割方式を採用したアクティブマトリクス型の表示装置であれば、液晶表示装置以外の表示装置、例えば有機EL表示装置についても本発明の適用が可能である。液晶表示装置以外の本発明に係る表示装置においても、回路構成の複雑化を抑えつつ画面内分割駆動によって高精細な画像を良好に表示することができる。
<3.その他>
 本願は、2016年7月27日に出願された「表示装置およびその駆動方法」という名称の日本国特願2016-146999号に基づく優先権を主張する出願であり、この日本国出願の内容は引用することによって本願の中に含まれる。
<4.付記>
 複数のデータ信号線と、前記複数のデータ信号線と交差する複数の走査信号線と、前記複数のデータ信号線および前記複数の走査信号線に対応してマトリクス状に配置された複数の画素形成部とを有する表示装置であって、
 前記複数の走査信号線を所定数の走査信号線を1組として2組以上の走査信号線群に分割し、各組を構成する走査信号線が同一方向に順次選択されるように前記2組以上の走査信号線群を並行的に駆動する走査信号線駆動回路と、
 表示すべき画像を表す複数のデータ信号を前記複数のデータ信号線に印加するデータ信号線駆動回路と、
 前記複数のデータ信号が、各組を構成する走査信号線の順次選択に応じて前記複数のデータ信号線に印加されるように、前記走査信号線駆動回路および前記データ信号線駆動回路を制御する表示制御回路と
を備え、
 各データ信号線は、1組の走査信号線群と交差する部分が1つの導体としての副データ信号線を構成するように、前記2組以上の走査信号線群とそれぞれ交差する2以上の副データ信号線に電気的に分離されており、
 各画素形成部は、対応する走査信号線が選択されるときに対応する副データ信号線に印加されているデータ信号の電圧を受け取り画素データとして保持する容量素子を含み、
 前記表示制御回路は、
  各画素形成部に前記画素データを与えるために対応する走査信号線が選択される本充電期間よりも前の期間として予め設定された予備充電期間において当該対応する走査信号線が選択され、かつ、各組の走査信号線群のうち最も遅く選択すべき走査信号線が選択されるよりも前に、当該組に後続する組の走査信号線群の順次選択が終了するように、前記走査信号線駆動回路を制御し、
  前記2組以上の走査信号線群の並行的な駆動に応じて、前記複数のデータ信号線が、同一組の走査信号線群と交差する副データ信号線毎に独立に駆動され、かつ、各組の走査信号線群のうち最も早く選択すべき走査信号線の本充電期間よりも前に予備充電期間が設定されている走査信号線の本充電期間において各副データ信号線にデータ信号として印加すべき電圧が当該予備充電期間にも印加されるように、前記データ信号線駆動回路を制御することを特徴とする、表示装置。
 複数のデータ信号線と、前記複数のデータ信号線と交差する複数の走査信号線と、前記複数のデータ信号線および前記複数の走査信号線に対応してマトリクス状に配置された複数の画素形成部とを有する表示装置の駆動方法であって、
 前記複数の走査信号線を所定数の走査信号線を1組として2組以上の走査信号線群に分割し、各組を構成する走査信号線が同一方向に順次選択されるように前記2組以上の走査信号線群を並行的に駆動する走査信号線駆動ステップと、
 表示すべき画像を表す複数のデータ信号が、各組を構成する走査信号線の順次選択に応じて前記複数のデータ信号線に印加されるように、前記複数のデータ信号線を駆動するデータ信号線駆動ステップと
を備え、
 各データ信号線は、1組の走査信号線群と交差する部分が1つの導体としての副データ信号線を構成するように、前記2組以上の走査信号線群とそれぞれ交差する2以上の副データ信号線に電気的に分離されており、
 各画素形成部は、対応する走査信号線が選択されているときに対応する副データ信号線に印加されているデータ信号の電圧を受け取り画素データとして保持する容量素子を含み、
 前記走査信号線駆動ステップは、各画素形成部に前記画素データを与えるために対応する走査信号線が選択される本充電期間よりも前の期間として予め設定された予備充電期間において当該対応する走査信号線を選択するステップを含み、
 前記データ信号線駆動ステップは、各組の走査信号線群のうち最も早く選択すべき走査信号線の本充電期間よりも前に予備充電期間が設定されている走査信号線の本充電期間において各副データ信号線に印加すべきデータ信号の電圧を当該予備充電期間にも印加するステップを含むことを特徴とする、駆動方法。
 100 …液晶パネル(表示パネル)
 100a…(液晶パネルの)A領域
 100b…(液晶パネルの)B領域
 10  …画素形成部
 12  …薄膜トランジスタ(スイッチング素子)
 200a…A走査信号線駆動回路
 200b…B走査信号線駆動回路
 300a…Aデータ信号線駆動回路
 300b…Bデータ信号線駆動回路
 400 …表示制御回路
 42  …画像信号分割回路
 44  …Npライン複製遅延回路
 46  …境界部ラインデータ複製回路
 GL1~GLn   …A領域走査信号線(先行走査信号線群)
 GLn+1~GL2n     …B領域走査信号線(後続走査信号線群)
 SLa1~SLam …A領域データ信号線(副データ信号線)
 SLb1~SLbm …B領域データ信号線(副データ信号線)
 G1~Gn     …A領域走査信号
 Gn+1~G2n         …B領域走査信号
 Sa1~Sam   …A領域データ信号
 Sb1~Sbm   …B領域データ信号
 DaA       …A領域画像信号
 DaB       …B領域画像信号
 CgA       …A領域走査側制御信号
 CgB       …B領域走査側制御信号
 CsA       …A領域データ側制御信号
 CsB       …B領域データ側制御信号
 Ep        …画素電極
 Cp        …画素容量
 Ca1,Ca2,Cab1,Cab2 …寄生容量

Claims (7)

  1.  複数のデータ信号線と、前記複数のデータ信号線と交差する複数の走査信号線と、前記複数のデータ信号線および前記複数の走査信号線に対応してマトリクス状に配置された複数の画素形成部とを有する表示装置であって、
     前記複数の走査信号線を所定数の走査信号線を1組として2組以上の走査信号線群に分割し、各組を構成する走査信号線が同一方向に順次選択されるように前記2組以上の走査信号線群を並行的に駆動する走査信号線駆動回路と、
     表示すべき画像を表す複数のデータ信号を前記複数のデータ信号線に印加するデータ信号線駆動回路と、
     前記複数のデータ信号が、各組を構成する走査信号線の順次選択に応じて前記複数のデータ信号線に印加されるように、前記走査信号線駆動回路および前記データ信号線駆動回路を制御する表示制御回路と
    を備え、
     各データ信号線は、1組の走査信号線群と交差する部分が1つの導体としての副データ信号線を構成するように、前記2組以上の走査信号線群とそれぞれ交差する2以上の副データ信号線に電気的に分離されており、
     前記表示制御回路は、
      各組の走査信号線群のうち最も遅く選択すべき走査信号線が選択されるよりも前に、当該組に後続する組の走査信号線群の順次選択が終了するように、前記走査信号線駆動回路を制御し、
      前記2組以上の走査信号線群の並行的な駆動に応じて、前記複数のデータ信号線が、同一組の走査信号線群と交差する副データ信号線毎に独立に駆動され、かつ、各組の走査信号線群のうち最も遅く選択すべき走査信号線が選択されるときに、当該組の走査信号線群と交差する副データ信号線に印加されるデータ信号の電圧と同じ電圧が、当該組に後続する組の走査信号線群と交差する副データ信号線にそれぞれ印加されるように、前記データ信号線駆動回路を制御することを特徴とする、表示装置。
  2.  各画素形成部は、対応する走査信号線が選択されるときに対応する副データ信号線に印加されているデータ信号の電圧を受け取り画素データとして保持する容量素子を含み、
     前記表示制御回路は、
      各画素形成部に前記画素データを与えるために対応する走査信号線が選択される本充電期間よりも前の期間として予め設定された予備充電期間において当該対応する走査信号線が選択されるように前記走査信号線駆動回路を制御し、
      各組の走査信号線群のうち最も早く選択すべき走査信号線の本充電期間よりも前に予備充電期間が設定されている走査信号線の本充電期間において各副データ信号線にデータ信号として印加すべき電圧が当該予備充電期間にも印加されるように前記データ信号線駆動回路を制御することを特徴とする、請求項1に記載の表示装置。
  3.  前記複数の走査信号線は、先行走査信号線群と後続走査信号線群との2組からなり、
     前記データ信号線駆動回路は、
      前記複数のデータ信号線に含まれる副データ信号線のうち前記先行走査信号線群と交差する副データ信号線を駆動する先行データ信号線駆動回路と、
      前記複数のデータ信号線に含まれる副データ信号線のうち前記後続走査信号線群と交差する副データ信号線を駆動する後続データ信号線駆動回路とを含み、
     前記表示制御回路は、
      前記表示すべき画像を表す信号として外部から与えられる入力信号における各フレームの前半の画像データに基づき、前記先行走査信号線群と交差する副データ信号線に印加すべきデータ信号を前記先行データ信号線駆動回路に生成させ、
      前記先行走査信号線群と交差する副データ信号線に印加すべきデータ信号に対応する前記入力信号のフレームの直前のフレームの後半の画像データに基づき、前記後続走査信号線群と交差する副データ信号線に印加すべきデータ信号を前記後続データ信号線駆動回路に生成させることを特徴とする、請求項1または2に記載の表示装置。
  4.  前記表示制御回路は、
      前記入力信号の1フレーム半の画像データを記憶可能なメモリと、
      前記入力信号の示す画像データを前記メモリがリングバッファとして機能するように前記メモリに書き込むメモリ制御回路とを含み、
     前記メモリ制御回路は、
      前記メモリから前記入力信号の1フレームの前半に相当する画像データを書込速度の1/2の速度で読み出して前記先行データ信号線駆動回路に供給し、
      前記1フレームの前半に相当する画像データの前記メモリからの読み出しと並行して、前記メモリから前記1フレームの直前のフレームの後半に相当する画像データを書込速度の1/2の速度で読み出して前記後続データ信号線駆動回路に供給することを特徴とする、請求項3に記載の表示装置。
  5.  複数のデータ信号線と、前記複数のデータ信号線と交差する複数の走査信号線と、前記複数のデータ信号線および前記複数の走査信号線に対応してマトリクス状に配置された複数の画素形成部とを有する表示装置の駆動方法であって、
     前記複数の走査信号線を所定数の走査信号線を1組として2組以上の走査信号線群に分割し、各組を構成する走査信号線が同一方向に順次選択されるように前記2組以上の走査信号線群を並行的に駆動する走査信号線駆動ステップと、
     表示すべき画像を表す複数のデータ信号が、各組を構成する走査信号線の順次選択に応じて前記複数のデータ信号線に印加されるように、前記複数のデータ信号線を駆動するデータ信号線駆動ステップと
    を備え、
     各データ信号線は、1組の走査信号線群と交差する部分が1つの導体としての副データ信号線を構成するように、前記2組以上の走査信号線群とそれぞれ交差する2以上の副データ信号線に電気的に分離されており、
     前記走査信号線駆動ステップでは、各組の走査信号線群のうち最も遅く選択すべき走査信号線が選択されるよりも前に、当該組に後続する組の走査信号線群の順次選択が終了するように、前記複数の走査信号線が駆動され、
     前記データ信号線駆動ステップでは、前記2組以上の走査信号線群の並行的な駆動に応じて、前記複数のデータ信号線が、同一組の走査信号線群と交差する副データ信号線毎に独立に駆動され、かつ、各組の走査信号線群のうち最も遅く選択すべき走査信号線が選択されるときに、当該組の走査信号線群と交差する副データ信号線に印加されるデータ信号の電圧と同じ電圧が、当該組に後続する組の走査信号線群と交差する副データ信号線にそれぞれ印加されることを特徴とする、駆動方法。
  6.  各画素形成部は、対応する走査信号線が選択されているときに対応する副データ信号線に印加されているデータ信号の電圧を受け取り画素データとして保持する容量素子を含み、
     前記走査信号線駆動ステップは、各画素形成部に前記画素データを与えるために対応する走査信号線が選択される本充電期間よりも前の期間として予め設定された予備充電期間において当該対応する走査信号線を選択するステップを含み、
     前記データ信号線駆動ステップは、各組の走査信号線群のうち最も早く選択すべき走査信号線の本充電期間よりも前に予備充電期間が設定されている走査信号線の本充電期間において各副データ信号線にデータ信号として印加すべき電圧を当該予備充電期間にも印加するステップを含むことを特徴とする、請求項5に記載の駆動方法。
  7.  前記複数の走査信号線は、先行走査信号線群と後続走査信号線群との2組からなり、
     前記データ信号線駆動ステップは、
      前記複数のデータ信号線に含まれる副データ信号線のうち前記先行走査信号線群と交差する副データ信号線を駆動する先行データ信号線駆動ステップと、
      前記複数のデータ信号線に含まれる副データ信号線のうち前記後続走査信号線群と交差する副データ信号線を駆動する後続データ信号線駆動ステップとを含み、
     前記先行データ信号線駆動ステップでは、 前記表示すべき画像を表す信号として外部から与えられる入力信号における各フレームの前半の画像データに基づき、前記先行走査信号線群と交差する各副データ信号線に印加すべきデータ信号が生成され、
     前記後続データ信号線駆動ステップでは、前記先行走査信号線群と交差する各副データ信号線に印加されているデータ信号に対応する前記入力信号のフレームの直前のフレームの後半の画像データに基づき、前記後続走査信号線群と交差する各副データ信号線に印加すべきデータ信号が生成されることを特徴とする、請求項5または6に記載の駆動方法。
PCT/JP2017/026216 2016-07-27 2017-07-20 表示装置およびその駆動方法 WO2018021131A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US16/311,118 US10818254B2 (en) 2016-07-27 2017-07-20 Display device and method of driving display device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2016-146999 2016-07-27
JP2016146999 2016-07-27

Publications (1)

Publication Number Publication Date
WO2018021131A1 true WO2018021131A1 (ja) 2018-02-01

Family

ID=61016175

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2017/026216 WO2018021131A1 (ja) 2016-07-27 2017-07-20 表示装置およびその駆動方法

Country Status (2)

Country Link
US (1) US10818254B2 (ja)
WO (1) WO2018021131A1 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114242011B (zh) * 2021-12-15 2023-04-07 Tcl华星光电技术有限公司 显示装置的驱动系统及显示装置的驱动方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07175454A (ja) * 1993-10-25 1995-07-14 Toshiba Corp 表示制御装置および表示制御方法
JPH09297564A (ja) * 1995-12-30 1997-11-18 Samsung Electron Co Ltd 表示装置、その駆動回路および駆動方法
US5742269A (en) * 1991-01-25 1998-04-21 International Business Machines Corporation LCD controller, LCD apparatus, information processing apparatus and method of operating same
JPH10268261A (ja) * 1997-03-27 1998-10-09 Toshiba Corp 液晶表示装置およびその駆動方法
JP2009020184A (ja) * 2007-07-10 2009-01-29 Sony Corp 平面型表示装置の駆動方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3592205B2 (ja) 1999-07-23 2004-11-24 日本電気株式会社 液晶表示装置の駆動方法
US6812911B2 (en) * 2000-12-04 2004-11-02 Hitachi, Ltd. Liquid crystal display device
JP2007225898A (ja) 2006-02-23 2007-09-06 Seiko Instruments Inc 液晶表示装置及びその駆動方法
KR101398121B1 (ko) * 2007-07-20 2014-06-27 삼성디스플레이 주식회사 표시 장치

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5742269A (en) * 1991-01-25 1998-04-21 International Business Machines Corporation LCD controller, LCD apparatus, information processing apparatus and method of operating same
JPH07175454A (ja) * 1993-10-25 1995-07-14 Toshiba Corp 表示制御装置および表示制御方法
JPH09297564A (ja) * 1995-12-30 1997-11-18 Samsung Electron Co Ltd 表示装置、その駆動回路および駆動方法
JPH10268261A (ja) * 1997-03-27 1998-10-09 Toshiba Corp 液晶表示装置およびその駆動方法
JP2009020184A (ja) * 2007-07-10 2009-01-29 Sony Corp 平面型表示装置の駆動方法

Also Published As

Publication number Publication date
US20200312258A1 (en) 2020-10-01
US10818254B2 (en) 2020-10-27

Similar Documents

Publication Publication Date Title
JP6419312B2 (ja) アクティブマトリクス型表示装置およびその駆動方法
CN104751757B (zh) 能够以低速驱动的显示装置
KR101240645B1 (ko) 표시 장치 및 그 구동 방법
US9928796B2 (en) Display device and display method
JP4790798B2 (ja) アクティブマトリクス型液晶表示装置及びその駆動方法
JPH0981089A (ja) アクティブマトリクス型液晶表示装置及びその駆動方法
JP2001356740A (ja) 表示装置およびその駆動方法
KR102061595B1 (ko) 액정표시장치 및 그 구동방법
US20090219237A1 (en) Electro-optical device, driving method thereof, and electronic apparatus
JP2001202066A (ja) 画像表示装置及びその駆動方法
KR20020081948A (ko) 액정패널 구동방법
WO2012132630A1 (ja) 液晶表示装置
KR101257626B1 (ko) 표시장치
KR100481217B1 (ko) 액정표시소자의 구동방법 및 장치
WO2018021131A1 (ja) 表示装置およびその駆動方法
JP2007328120A (ja) 液晶表示装置の駆動方法およびその装置
JP2007192867A (ja) 液晶表示装置およびその駆動方法
WO2009128281A1 (ja) 液晶表示装置の駆動回路
KR20100009212A (ko) 액정표시장치의 구동방법
KR20150078567A (ko) 액정표시장치
WO2012111551A1 (ja) 表示装置
JP6357789B2 (ja) 電気光学装置および電気光学装置の駆動方法
KR102009323B1 (ko) 액정표시장치와 그 구동 방법
KR100680057B1 (ko) 액정표시장치의 프리차징 방법 및 장치
KR20170105682A (ko) 저속 구동이 가능한 표시장치

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 17834139

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

NENP Non-entry into the national phase

Ref country code: JP

122 Ep: pct application non-entry in european phase

Ref document number: 17834139

Country of ref document: EP

Kind code of ref document: A1