WO2017135111A1 - 回路基板および回路基板の製造方法 - Google Patents

回路基板および回路基板の製造方法 Download PDF

Info

Publication number
WO2017135111A1
WO2017135111A1 PCT/JP2017/002396 JP2017002396W WO2017135111A1 WO 2017135111 A1 WO2017135111 A1 WO 2017135111A1 JP 2017002396 W JP2017002396 W JP 2017002396W WO 2017135111 A1 WO2017135111 A1 WO 2017135111A1
Authority
WO
WIPO (PCT)
Prior art keywords
metal layer
layer
circuit board
electrode region
dielectric layer
Prior art date
Application number
PCT/JP2017/002396
Other languages
English (en)
French (fr)
Inventor
大介 井口
服部 篤典
Original Assignee
富士ゼロックス株式会社
株式会社野田スクリーン
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 富士ゼロックス株式会社, 株式会社野田スクリーン filed Critical 富士ゼロックス株式会社
Priority to CN201780004058.5A priority Critical patent/CN108293304B/zh
Publication of WO2017135111A1 publication Critical patent/WO2017135111A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/17Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4871Bases, plates or heatsinks
    • H01L21/4875Connection or disconnection of other leads to or from bases or plates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/492Bases or plates or solder therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5222Capacitive arrangements or effects of, or between wiring layers
    • H01L23/5223Capacitor integral with wiring layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53214Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being aluminium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13144Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1517Multilayer substrate
    • H01L2924/15172Fan-out arrangement of the internal vias
    • H01L2924/15174Fan-out arrangement of the internal vias in different layers of the multilayer substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19041Component type being a capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19105Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate

Definitions

  • the present invention relates to a circuit board and a method for manufacturing the circuit board.
  • Patent Document 1 discloses a substrate with a built-in capacitor that can compensate for fluctuations in power supply voltage.
  • the capacitor is provided near the center in the thickness direction of the substrate, and is connected to the power supply terminal and the ground terminal exposed on the front surface side and the back surface side of the substrate through vias extending from the vicinity of the center.
  • An object of at least an embodiment of the present invention is to provide a circuit board in which a metal layer constituting a capacitor layer is used as an electrode of a capacitor element in a configuration for supplying current from a capacitor element to a circuit component via a capacitor layer, and a method for manufacturing the same Is to provide.
  • a base material a first metal layer provided on the base material, a dielectric layer provided on the first metal layer, and the dielectric
  • a capacitor layer having a second metal layer provided on the layer, wherein the first metal layer is provided on the substrate and supplies a current to a circuit component via the capacitor layer.
  • a circuit board is provided having a second electrode region in which the two metal layers are exposed.
  • the first metal layer has a projecting portion projecting from a height position of the lower surface of the dielectric layer toward the first electrode region.
  • the interface may not be formed between the first metal layer and the protrusion.
  • the first electrode region is located at a height position of the upper surface of the dielectric layer or higher than a height of the upper surface of the dielectric layer. It may be exposed at a low position.
  • the first electrode region may be exposed at a height position on an upper surface of the dielectric layer.
  • the first electrode region is exposed at a height position of the lower surface of the dielectric layer or at a position lower than a height of the lower surface of the dielectric layer. You can do it.
  • the first electrode region may be exposed at a height position on a lower surface of the dielectric layer.
  • the second electrode region may be exposed at a position higher than a height position of the upper surface of the dielectric layer.
  • the first metal layer is connected to one of a power supply potential terminal and a reference potential terminal of the circuit component.
  • the second metal layer may have a third electrode region exposed from the dielectric layer, and the second metal layer may be connected to the other of the power supply potential terminal or the reference potential terminal. A fourth electrode region in which the metal layer is exposed.
  • the capacitor element may be connected to the first electrode region and the second electrode region, and the third electrode region and the fourth electrode region. Further, a semiconductor integrated circuit may be connected as the circuit component.
  • the circuit board according to [8] or [9] extends from the vicinity of the first electrode region toward the inner layer side of the base material, and the first metal layer is connected to an external power supply potential or a reference.
  • a first conductive portion for connecting to one of the potentials, and extending from the vicinity of the second electrode region toward the inner layer side of the base material, and the second metal layer is connected to an external power source potential or a reference potential
  • At least one of the first to fourth conductive portions corresponds to the corresponding substrate when viewed through the base material from one side. It may be connected to the first metal layer or the second metal layer at a position overlapping with the electrode region.
  • the first to fourth conductive parts are seen through the base material from one surface side, the first to fourth parts are used.
  • the conductive portion may be connected to the first metal layer and the second metal layer at a position overlapping the corresponding electrode region.
  • the first metal layer is connected to one of a power supply potential terminal and a reference potential terminal included in the circuit component.
  • the second metal layer may have a third electrode region exposed from the body layer, and the second metal layer is connected to the other of the power supply potential terminal or the reference potential terminal.
  • the third electrode region may be exposed at a position higher than the height of the top surface of the dielectric layer, and the first metal layer and the third electrode region may be exposed.
  • the third electrode region may be connected via a conductive part that does not have an interface and penetrates the first metal layer and the dielectric layer.
  • the base material includes a plurality of surface-side electrode regions including the third and fourth electrode regions, and the plurality of surface-sides.
  • the base material includes a plurality of surface-side electrode regions including the third and fourth electrode regions, and the plurality of surface-sides.
  • Each and the plurality of back-side electrode regions corresponding to the respective electrode regions may be provided at overlapping positions when the base material is seen through from one surface side.
  • a first metal layer, a dielectric layer provided on the first metal layer, and a second metal layer provided on the dielectric layer The first metal layer is provided on a substrate and connected to a first terminal of a capacitor element that supplies a current to a circuit component via the capacitor layer.
  • a method of manufacturing a circuit board comprising: forming the dielectric layer on a first base material; forming the first metal layer on the dielectric layer; and The dielectric layer and the first metal layer formed on a base material, and the first metal layer is the dielectric layer. And a step of transferring the second metal layer on the second base material so as to be on the inner layer side, and a step of forming the second metal layer on the dielectric layer transferred on the second base material.
  • a method for manufacturing a circuit board is provided.
  • the first base material may be a metal.
  • the heat resistance temperature of the first base material may be higher than the heat resistance temperature of the second base material.
  • the step of transferring the first metal layer and the dielectric layer onto the second base material After the first base material on which the metal layer and the dielectric layer are formed is attached to the second base material such that the first metal layer is on the inner layer side of the dielectric layer, A step of removing the first base material may be included.
  • the step of removing the first base material may include a step of removing the first base material with a solution.
  • the surface of the second base material includes the dielectric layer formed on the first base material and the surface of the second base material.
  • the step of forming the first metal layer may include a step of patterning the first metal layer, which may have flexibility at the time of transferring the first metal layer onto the second substrate.
  • at least a part of the patterned first metal layer May be embedded in the surface of the second base material.
  • the step of forming the dielectric layer may include a step of patterning the dielectric layer.
  • the step of forming the metal layer may include the step of forming the first metal layer on the dielectric layer and on the first base material on which the dielectric layer does not exist.
  • the second metal layer is formed so as to cover the dielectric layer and the first metal layer. Forming the step of connecting the second metal layer and the first metal layer, the metal layer functioning as the first electrode region, and the second metal layer; Separating to a metal layer functioning as an electrode region.
  • the first metal layer and the dielectric layer are transferred onto the second base material,
  • the first metal layer may be formed on the second substrate so that at least a part of the first metal layer is exposed from a dielectric layer, and the second metal layer is formed on the first metal layer.
  • a part of the region may be formed on the dielectric layer so as to be exposed from the dielectric layer.
  • the first base material may be aluminum.
  • the metal layer constituting the capacitor layer can be used as an electrode of the capacitor element.
  • circuit board of [2] it is possible to provide a circuit board having a structure in which the first metal layer also serves as a protrusion.
  • the first terminal of the capacitor element is the first metal layer as compared with the configuration in which the first electrode region is exposed at a position higher than the dielectric layer. Can be connected at a closer position.
  • circuit board of [7] it is possible to provide a circuit board in which the second electrode region is exposed at a position higher than the height of the upper surface of the dielectric layer.
  • the first metal layer or the second metal layer is compared with the configuration in which only one of the first and second conductive portions or the third and fourth conductive portions is connected.
  • the influence of resistance in the metal layer can be reduced.
  • the influence of the resistance in the first metal layer or the second metal layer is reduced as compared with the case where all of the first to fourth conductive portions do not overlap the electrode region. it can.
  • the first metal layer or the second metal layer is compared with the case where only one of the first to fourth conductive portions overlaps the electrode region. The influence of resistance in the can be reduced.
  • circuit board of [13] there is no interface that occurs when the conductive portion penetrating the first metal layer is formed in a plurality of steps or when the conductive portion and the third electrode region are formed in separate steps.
  • a circuit board having a structure can be provided.
  • the dielectric layer is directly formed on the second base material that is the base material of the circuit board.
  • a dielectric layer can be formed on a substrate more suitable for forming a dielectric.
  • the dielectric layer can be formed on a metal base material different from the base material constituting the circuit board.
  • the first metal layer and the dielectric layer can be transferred onto the second substrate without mechanical removal of the first substrate.
  • the first metal layer can be embedded in the surface of the second base material simultaneously with the transfer of the first metal layer to the second base material.
  • a partial region of the second metal layer constituting the capacitor layer can be used as the first electrode region of the first metal layer.
  • a partial region of the first metal layer can be used as the first electrode region.
  • FIG. 2 is an AA longitudinal sectional view of the circuit board shown in FIG. It is a schematic diagram for demonstrating the capacitor layer which concerns on 1st Embodiment.
  • A)-(d) is a part of longitudinal cross-sectional view which shows an example of the manufacturing method of the circuit board based on 1st Embodiment.
  • A)-(d) is a part of longitudinal cross-sectional view which shows an example of the manufacturing method of the circuit board based on 1st Embodiment.
  • (A)-(c) is a part of longitudinal cross-sectional view which shows an example of the manufacturing method of the circuit board based on 1st Embodiment.
  • (A)-(c) is a part of longitudinal cross-sectional view which shows an example of the manufacturing method of the circuit board based on 1st Embodiment.
  • (A) is a schematic diagram for demonstrating the wiring impedance of the circuit board based on Embodiment
  • (b) is a graph which shows wiring impedance. It is a longitudinal section showing an example of composition of a circuit board concerning a 2nd embodiment.
  • (A)-(e) is a part of longitudinal cross-sectional view which shows an example of the manufacturing method of the circuit board based on 2nd Embodiment.
  • (A)-(e) is a part of longitudinal cross-sectional view which shows an example of the manufacturing method of the circuit board based on 2nd Embodiment. It is a schematic diagram for demonstrating the capacitor layer which concerns on 3rd Embodiment.
  • (A)-(e) is a part of longitudinal cross-sectional view which shows an example of the manufacturing method of the circuit board based on 3rd Embodiment.
  • (A)-(d) is a part of longitudinal cross-sectional view which shows an example of the manufacturing method of the circuit board based on 3rd Embodiment.
  • (A) and (b) are some longitudinal cross-sectional views which show an example of the manufacturing method of the circuit board based on 3rd Embodiment.
  • FIG. 1 It is a schematic diagram for demonstrating the capacitor layer which concerns on 4th Embodiment.
  • (A)-(e) is a part of longitudinal cross-sectional view which shows an example of the manufacturing method of the circuit board based on 4th Embodiment.
  • (A)-(d) is a part of longitudinal cross-sectional view which shows an example of the manufacturing method of the circuit board based on 4th Embodiment.
  • (A) and (b) are some longitudinal cross-sectional views which show an example of the manufacturing method of the circuit board based on 4th Embodiment.
  • (b) is a schematic diagram for demonstrating the manufacture dispersion
  • a circuit board and a method for manufacturing the circuit board according to the present embodiment will be described with reference to FIGS.
  • a semiconductor element such as an LSI (Large Scale Integrated Circuit) is mounted on one surface of the circuit board, and a connection member such as a bump is disposed on the other surface, so that a printed circuit board such as a mother board is provided.
  • LSI Large Scale Integrated Circuit
  • substrate for element mounting mounted on a board
  • substrate is a semiconductor package substrate used in a semiconductor package and for mounting a semiconductor integrated circuit.
  • FIG. 1A is a plan view of the circuit board 10 according to the present embodiment
  • FIG. 1B is a perspective view of the circuit board 10
  • FIG. 2 is a line AA in FIG. Sectional drawing of the circuit board 10 in each is shown.
  • one surface of the circuit board 10 includes a semiconductor element mounting area and a capacitor element mounting area, and a semiconductor element 100 and a capacitor element 102 are mounted thereon.
  • the capacitor element 102 is a capacitor provided to supply a transient current (for example, an alternating current that flows when a circuit in the semiconductor element 100 switches) to the semiconductor element 100.
  • a transient current for example, an alternating current that flows when a circuit in the semiconductor element 100 switches
  • a low ESL (Equivalent Series Inductance) type MLCC (Multi-Layer Ceramic Capacitor) or the like is used.
  • the capacitor element 102 has a first terminal and a second terminal that function as a positive terminal and a negative terminal. The number of the first terminals and the second terminals may be singular or plural.
  • the capacitor element 102 may have a plurality of terminals such as three terminals, four terminals, or eight terminals, for example.
  • the elements (circuit components) mounted on the circuit board 10 are not limited to semiconductor elements and capacitor elements, and other elements such as inductor elements and resistor elements may be mounted.
  • the circuit board 10 is constituted by a substrate having a multilayer structure including a substrate 14 and a capacitor layer 12 provided on the substrate 14.
  • the capacitor layer 12 includes a first metal layer 50, a dielectric layer 54, and a second metal layer 52.
  • the first metal layer 50, the dielectric layer 54, and the second metal A portion where the layers 52 are stacked in the stacking direction (vertical direction in front view in FIG. 2; hereinafter, this direction is referred to as “thickness direction”) forms a capacitor (capacitor).
  • the first metal layer 50 is a power supply potential layer (a power supply terminal of each element mounted on the circuit board 10 is connected)
  • the second metal layer 52 is a reference potential layer (mounted on the circuit board 10). The reference potential terminal of each element to be connected is connected).
  • the first metal layer 50 functions as a power supply potential layer
  • the second metal layer 52 functions as a reference potential layer.
  • the present invention is not limited to this, and the first metal layer 50 may be a reference potential layer and the second metal layer 52 may be a power supply potential layer.
  • the “reference potential” is ground (ground) will be described as an example.
  • Cu copper
  • the present invention is not limited to this, and other general wiring metals such as Au (gold) and Al (aluminum) may be used.
  • STO frontium titanate: SrTiO 3
  • STO has a relative dielectric constant of about 300 and is a material suitable as a dielectric constituting the capacitor.
  • a ferroelectric material such as barium titanate (BaTiO 3) may be used.
  • the dielectric constituting the capacitor layer 12 is not limited to this, and any dielectric material that functions as a capacitor layer may be used.
  • a material having a relative dielectric constant higher than that of the material forming the interlayer insulating layer of the substrate can be used.
  • the substrate 14 is a multilayer wiring substrate using, for example, a glass epoxy substrate, and includes a pad 16 and a solder bump (solder ball) 18 formed on the pad 16 on the side opposite to the surface on which the capacitor layer 12 is provided. ing.
  • the solder bump 18 is a projecting connection member for mounting the circuit board 10 on another board (not shown) such as a mother board. In the circuit board 10 illustrated in FIG. 2, the power supply P, the ground G, and A solder bump 18 for the signal S is provided.
  • the solder bump 18 is connected to the first metal layer (power supply potential layer) 50 and the second metal layer (ground layer) 52 of the capacitor layer 12 via the pad 16, the via V in the substrate 14, and the wiring layer 141.
  • the signal terminal of the element 100 is connected.
  • the semiconductor element 100 is a bump 106 (106a, 106b, 106c is an example of a specific connection) that is a protruding connection member made of a material such as Au
  • the capacitor element 102 is a solder 104 (104a, 104b) each connected to a capacitor layer 12.
  • the solder 104 is an example of a connection member that melts and connects the terminal of the capacitor element 102 and the capacitor layer 12.
  • the connection between the semiconductor element 100 and the capacitor element 102 and the capacitor layer 12 will be described in more detail.
  • the ground terminal of the semiconductor element 100 is connected to the second metal layer 52 (ground layer) of the capacitor layer 12 by the bump 106a of the semiconductor element 100, and the power supply terminal of the semiconductor element 100 is connected to the first metal by the bump 106b.
  • the capacitor element 102 one terminal is connected to the first metal layer 50 (power supply potential layer) by the solder 104a, and the other terminal is connected to the second metal layer 52 (ground layer) by the solder 104b.
  • the second metal layer 52 is formed as a continuous metal layer so as to surround a region where the bump 106b and the bump 106c are mounted and a region where one terminal of the capacitor element 102 is mounted.
  • the semiconductor element 100 is a semiconductor integrated circuit such as an LSI
  • a plurality of ground terminals, power supply terminals, and signal terminals are provided, and a plurality of bumps 106a, bumps 106b, and bumps 106c are provided correspondingly. It has been.
  • the capacitor layer 12 is configured in a planar shape so as to surround the semiconductor element 100 and the capacitor element 102. Therefore, the capacitor layer 12 is not only a supply source for supplying a transient current to the semiconductor element 100 but also has a function as a low impedance line for supplying the transient current from the capacitor element 102 to the semiconductor element 100. Yes. That is, the current is supplied from the capacitor element 102 with a low impedance as compared with a configuration in which a transient current is supplied via a simple wiring. Further, as shown in FIG. 1, the surface region other than the mounting region of the element (in the example of FIG.
  • the semiconductor element 100 and the capacitor element 102) is a second metal layer 52, that is, a ground layer. That is, the surface of the circuit board 10 is covered with a ground layer, and for example, the configuration in which the influence of electromagnetic noise from the outside of the circuit board 10 is suppressed or electromagnetic noise generated inside the circuit board 10 leaks to the outside. It has a difficult structure.
  • the circuit board 10 according to the present embodiment has a capacitor layer 12 on which an element is mounted on one surface, and the configuration of the capacitor layer 12 can be various as described in detail below. There are variations, and it is selected depending on the type of mounted element, mounting method, and the like.
  • the capacitor layer 12 a is configured by a first metal layer 50, a dielectric layer 54, and a second metal layer 52 that are stacked in this order on the substrate 14. Yes.
  • the first metal layer 50 has a protrusion 59, which is an element mounting region for mounting elements such as the semiconductor element 100, the capacitor element 102, and the circuit board 10.
  • the first electrode region 56 is exposed on the surface.
  • the second metal layer 52 does not have a protruding portion like the protruding portion 59, and has a second electrode region 58 that is an element mounting region and is exposed on the surface of the circuit board 10. That is, in the second metal layer 52, the second metal layer 52 itself also serves as the second electrode region 58.
  • the first electrode region 56 and the second electrode region 58 are distinguished from the first metal layer 50 and the second metal layer 52 in that the first electrode region 56 and the second electrode region 58 do not have the solder resist 48 formed outside the element mounting region, for example. .
  • the solder resist 48 does not necessarily have to be provided, and a space in which each of the plurality of bumps 106 provided on the circuit board 10 can be mounted is secured as the first electrode region 56 and the second electrode region 58. Good.
  • the first electrode region 56 protrudes from the surface (upper surface) of the first metal layer 50.
  • the first electrode region 56 is formed on the first metal layer 50. This is a form in which one electrode region 56 is formed.
  • the surface of the first electrode region 56 is exposed on the surface of the circuit board 10 at substantially the same height as the surface of the second electrode region 58.
  • the bump 106 of the semiconductor element 100 or the solder 104 of the capacitor element 102 is connected to each of the first electrode region 56 and the second electrode region 58.
  • the circuit board 10 including a method for manufacturing the capacitor layer 12a will be described with reference to FIGS.
  • the circuit board 10 according to the present embodiment is largely divided into the capacitor layer 12 a and the substrate 14.
  • a dielectric film 32 is formed on the base material 30.
  • the “base material” refers to a member serving as a base for forming a layer structure.
  • an Al foil aluminum foil
  • other metal foils such as a copper foil and a nickel foil may be used.
  • an STO film is used as an example.
  • a dry plating method such as a CVD (Chemical Vapor Deposition) method or a PVD (Physical Vapor Deposition) method can be used.
  • the film is formed to a thickness of about several hundred nm to several ⁇ m by a vapor phase growth method such as a plasma CVD method, an aerosol CVD method, a sputtering method, an ion plating method, or an evaporation method.
  • a vapor phase growth method such as a plasma CVD method, an aerosol CVD method, a sputtering method, an ion plating method, or an evaporation method.
  • the dielectric film 32 is formed by forming an STO film with a thickness of about 500 nm.
  • the dielectric film 32 is formed by the vapor phase growth method, it can be formed with a very thin thickness, so that the capacitance of the capacitor is increased even in the same area.
  • the base material 30 may be a metal other than Al as long as it is a material capable of forming a dielectric film such as an STO film, and does not necessarily have a foil shape. Furthermore, materials other than metal materials may be used. In addition, as a method of forming a dielectric film such as an STO film, other methods such as a solution method in which a solution is applied instead of vapor phase growth or a film-like dielectric film is attached although the thickness is increased are used. May be.
  • the dielectric film 32 is patterned into a predetermined shape using photolithography and etching. Etching can be used without particular limitation, such as dry etching or wet etching. Further, the dielectric film may be patterned by other forming methods such as mask vapor deposition and lift-off without using etching.
  • a metal film 34 is formed.
  • the material of the metal film 34 is not particularly limited, such as Cu, Au, Al, etc., but Cu is used in the present embodiment.
  • the metal film 34 is formed to a thickness of about 1 ⁇ m to 20 ⁇ m, for example, by a dry plating method such as a CVD method or a PVD method.
  • the metal film 34 is directly laminated on the base material 30 so as to fill the space between the dielectric films 32, and the dielectric In the region where the film 32 remains, a metal film 34 is laminated on the dielectric film 32.
  • the position on the lower surface side of the dielectric film 32 and the position on the lower surface side of the region of the metal film 34 where the space between the dielectric films 72 is buried coincide with each other at the surface position of the base material 70.
  • the metal film 34 is patterned into a predetermined shape using photolithography and etching.
  • etching dry etching, wet etching, or the like is used without particular limitation.
  • the metal film 34 may be patterned by other forming methods such as mask vapor deposition and lift-off without using etching.
  • the substrate 14 is manufactured by the following method. That is, as shown in FIG. 5A, first, after forming the via hole VH1 in the base material 40, the metal film 42 is formed.
  • the base material 40 for example, a glass epoxy resin is used.
  • the metal film 42 is formed by plating Cu, for example.
  • the via hole VH1 is filled with a metal to form the via V1, and the entire base material 40 is plated with a metal film 42a.
  • a metal film 42a For example, Cu is used as the material of the metal film 42a.
  • the plating including the plating in the previous step is performed using, for example, a dry plating method or an electrolytic plating method.
  • the metal film 42a is patterned into a predetermined shape using photolithography and etching. Further, the metal film 42a may be patterned by other forming methods such as mask vapor deposition and lift-off without using etching.
  • the base material 30 shown in FIG. Align to 40 As the interlayer insulating film 44, a film-like interlayer insulating film used for a general build-up substrate can be used, and pasting is performed by lamination.
  • the interlayer insulating film 44 is a thermosetting resin, and before applying predetermined heat, when the base material 30 on which the dielectric film 32 and the metal film 34 are formed is attached, at least the dielectric film 32 and the metal The film 34 is flexible enough to be embedded in the interlayer insulating film 44.
  • a method of forming the dielectric film 32 directly on the base material 40 by a vapor phase growth method or the like without using the base material 30 such as an Al foil is also conceivable. If this method can be adopted, a thin dielectric film can be formed directly on the substrate 40.
  • a dielectric material for a capacitor such as an STO film
  • processing at a high temperature is usually required, and a resin-based material (glass epoxy resin used in a general circuit board) And the like are not able to withstand the processing temperature at that time. Therefore, it is difficult to form the dielectric film 32 directly on the base material 40 which is a general circuit board material.
  • a dielectric film is once formed on Al, which is a metal material, and then transferred to the substrate 40 side as described later. That is, as an example of the present embodiment, a material having a heat resistance higher than that of the interlayer insulating film 44 or the base 40 is selected as the base 30. By such selection, the dielectric film 32 can be formed on the substrate 30 having high heat resistance. Therefore, the dielectric that needs to be formed at a temperature higher than the heat resistance temperature of the interlayer insulating film 44 and the substrate 40. Even the film 32 is formed on the interlayer insulating film 44 or the substrate 40.
  • the “heat-resistant temperature” means the maximum temperature at which the properties of the material can be maintained without being deformed without receiving external force.
  • heat is applied to the structure including the base material 30 and the base material 40 shown in FIG. 5D to thermally cure the interlayer insulating film 44.
  • the core substrate 46 of the substrate 14 according to the present embodiment is formed, and the metal film 34 and the dielectric film 32 on the base material 30 are transferred to the core substrate 46, and the metal film 34 and the dielectric film 32 are transferred. At least a part of is embedded.
  • the base material 30 is removed.
  • the base material 30 that is an Al foil is dissolved and removed with a sodium hydroxide solution. Specifically, it is removed by immersing it in a sodium hydroxide solution in the state of FIG. 6A and completely dissolving the Al foil by a chemical reaction.
  • the Al foil may be mechanically removed by grinding or the like, but if it is removed by a solution, mechanical stress on the substrate is reduced as compared with mechanical removal.
  • a metal can be used from the viewpoint of the function as a support base material for forming the dielectric film and the ease of removal by a solution.
  • foil shape can be used. Further, from the viewpoint of easy availability as a general metal, Al can be used as in the present embodiment.
  • the “foil shape” means that the thickness is 300 ⁇ m or less.
  • via holes VH2 having a depth reaching the base material 40 are formed at predetermined positions on both surfaces of the core substrate 46.
  • the via hole VH2 is formed using, for example, a laser device.
  • the formation of the via hole VH2 according to the present embodiment is not limited to the laser device, and may be performed using a drill or the like.
  • a thin Cu film (seed layer) is formed on the entire core substrate 46 including the inside of the via hole VH2 by dry plating or the like (not shown).
  • the seed layer is a layer that becomes a conductor when plating is performed in a later step.
  • the via hole VH2 is filled into the via V2 by electrolytic plating or the like, and a metal film 42b covering the entire core substrate 46 is formed. That is, the formation of the metal film 42b and the filling of the via hole VH2 are simultaneously performed in the same process.
  • Cu is used as the material of the metal film 42b.
  • the metal film 34 the metal film 42 b and the metal film 34 are exposed at the portions exposed on the surface of the core substrate 46 when the metal film 42 b is formed (the portions exposed from the dielectric film 32). Connected. In addition, by this step, the metal film 34 and the metal film 42b are connected through a via V2 as an example of a conductive portion that penetrates the metal film 34 and the dielectric film 32 and does not have an interface.
  • the metal film 42b is patterned into a predetermined shape using photolithography and etching. That is, in the core substrate 46 in which the metal film 42b and the metal film 34 are connected, the metal film 42b is electrically connected to the power supply potential pattern, the reference potential pattern, and the signal pattern, respectively. To separate. As a result, the power supply potential pattern, the reference potential pattern, and the signal pattern are formed so as to be exposed at the same height.
  • the “same height” here does not mean that they are completely the same height, but includes, for example, a range in which the height is shifted due to variations as a result of manufacturing the same height. It is a waste.
  • openings are provided at predetermined locations (locations such as the first electrode region and the second electrode region connecting the element terminals) using photolithography.
  • a solder resist 48 that functions as a resist film (insulating film) is formed.
  • an element mounting region including the pad 16 and the like is formed. Note that the solder resist 48 is not necessarily provided, and the solder resist 48 may not be formed.
  • the circuit board 10 according to the present embodiment is manufactured through the above manufacturing process.
  • the circuit board 10 manufactured by the above process has a structure in which the metal film 42b functions not only as a reference potential layer but also a part of the metal film 42b also serves as a reference potential electrode region.
  • the other part of the metal film 42b is connected to the metal film 34 functioning as a power supply potential layer by the metal film 42b itself, and functions as a power supply potential electrode region electrically connected to the metal film 34. To do.
  • connection in the thickness direction of the circuit board 10 (in FIG. 2, from the solder bump 18 via the via V and the wiring layer 141, the semiconductor element 100, the capacitor element 102, or the capacitor layer)
  • a connection reaching 12 (hereinafter, this connection is referred to as “vertical connection”) will be described.
  • FIG. 8A is a diagram schematically showing a printed circuit board 130 of a motherboard on which the circuit board 10 (semiconductor package) is mounted, the capacitor layer 12 in the circuit board 10, and vertical connection for connecting them via the solder bumps 18. is there.
  • the printed circuit board 130 includes a power supply potential layer 140, a ground layer 142, and an interlayer insulating layer 144 sandwiched between the power supply potential layer 140 and the ground layer 142.
  • the capacitor layer 12 includes a first metal layer (power supply potential layer) 50, a second metal layer (ground layer) 52 (hereinafter, both may be collectively referred to as “metal layer”), and a first metal.
  • a dielectric layer 54 is sandwiched between the layer 50 and the second metal layer 52.
  • the power supply VDD is connected between the power supply potential layer 140 and the ground layer 142 of the printed circuit board 130, and the first metal layer 50 and the second metal layer 52 of the capacitor layer 12 are connected.
  • a semiconductor element 100 and a capacitor element 102 are connected between them.
  • the power supply potential layer 140 of the printed circuit board 130 and the first metal layer 50 of the capacitor layer 12 are connected to the ground layer 142 of the printed circuit board 130 and the second metal layer 52 of the capacitor layer 12 through vertical connections, respectively. Yes.
  • connection A the vertical connection in the vicinity of the capacitor element 102
  • connection B the vertical connection in the vicinity of the semiconductor element 100
  • the connection sets of the power source and the ground of each of the connection A and the connection B are connected in terms of connection by the solder bumps 18 indicated by the symbol “P” in FIG. 2 and the solder indicated by the symbol “G”.
  • the metal layer is formed with a thin film of about 1 ⁇ m to 20 ⁇ m, for example, by vapor phase growth or the like. Therefore, the sheet resistance (DC sheet resistance) of the metal layer with respect to DC is likely to increase.
  • impedance Zpg the impedance between the power source and the ground terminal of the semiconductor element 100
  • the impedance Zpg is supplied from the power supply terminal of the semiconductor element 100 through the first metal layer 50, the power supply potential layer 140, the positive electrode of the power supply VDD, the negative electrode of the power supply VDD, the ground layer 142, and the second metal layer 52. This is the impedance that looks back from the power supply terminal of the semiconductor element 100 and returns to the ground terminal.
  • FIG. 8B the relationship between the impedance Zpg, the resistance of the metal layer, the connection A, and the connection B will be described.
  • FIG. 8B is a graph in which the horizontal axis represents frequency (Logf) and the vertical axis represents impedance (LogZ), and the impedance of each part is graphed.
  • the distance between the semiconductor element 100 and the capacitor element 102 is d
  • the distance d between the semiconductor element 100 and the capacitor element 102 is due to the sheet resistance of the metal layer.
  • DC resistance corresponding to In FIG. 8B this resistance is expressed as “Plane DCR”.
  • the Plane DCR shows a constant value regardless of the frequency.
  • the target characteristic of the impedance Zpg is indicated as “impedance requirement”.
  • the impedance Zpg exhibits a characteristic described as “connection A only” in FIG. That is, the impedance requirement is not satisfied in the low frequency region. This is because a large current must be supplied from the position of the connection A through a thin metal layer even though many semiconductor elements 100 such as LSIs mounted on the circuit board 10 require a large current. Because.
  • the impedance Zpg exhibits a characteristic represented as “both connections A and B” in FIG. That is, the impedance characteristic in the low frequency region satisfies the impedance requirement. This is because a high-frequency current flows mainly to the capacitor element 102 and the capacitor layer 12 through the connection B, while a low-frequency current flows mainly through the connection B.
  • the circuit board 10 has only the connection B and lacks the connection A, a current for recharging the charge discharged from the capacitor element 102 is supplied to the capacitor element 102 via the metal layer of the distance d and the connection B. Need to flow.
  • the metal layer of the distance d is thin and exhibits a relatively high resistance, so that power loss and heat generation in the resistance occur.
  • the circuit board 10 includes both the connection A and the connection B.
  • the connection A or the connection B may be provided according to the distance d between the semiconductor element 100 and the capacitor element 102, the characteristic of the target impedance Zpg, etc. Of course, either one may be provided. Good.
  • connection A and the connection B are connected to the vicinity of the electrode region to which the semiconductor element 100 is connected and the vicinity of the electrode region to which the capacitor element 102 is connected, among the metal layers constituting the capacitor layer 12.
  • “near” the electrode region to which the semiconductor element 100 is connected includes the electrode region itself, and the distance between the target electrode region and the electrode region on which the capacitor element 102 is mounted is A region closer to the target electrode region than the distance divided by two.
  • “near” the electrode region to which the capacitor element 102 is connected refers to a region closer to the target electrode region than the region near the electrode region on which the semiconductor element 100 is mounted.
  • the vicinity of the electrode region to which the semiconductor element 100 is connected may be a region overlapping the semiconductor element 100 when viewed from above, and the vicinity of the electrode region to which the capacitor element 102 is connected is a capacitor when viewed from above. It may be a region overlapping with the element 102.
  • each of the connection A and the connection B includes two vertical connections for power connection and ground connection, and both the connection A and the connection B include a total of four vertical connections. Therefore, in the case where at least one of the four vertical connections is viewed through the circuit board from one surface side, at a position overlapping the electrode region provided in the metal layer constituting the capacitor layer 12 The metal layer may be connected. With this configuration, the current flowing through the vertical connection connected at the overlapping position is supplied to the semiconductor element 100 or the capacitor element 102 without flowing through the metal layer in the lateral direction. Therefore, the influence of resistance in the metal layer is reduced.
  • this position overlaps the electrode region provided in the metal layer constituting the capacitor layer 12. You may make it connect to a metal layer. With this configuration, the current flowing through the vertical connection connected at the overlapping position is supplied to the semiconductor element 100 or the capacitor element 102 without flowing through the metal layer in the lateral direction. Therefore, the influence of resistance in the metal layer is reduced.
  • the circuit board 10a includes a capacitor layer 12 and an interlayer insulating layer 20 provided under the capacitor layer 12.
  • the capacitor layer 12 includes a first metal layer 50, a dielectric layer 54, and a second metal layer 52.
  • the semiconductor element 100 is connected to the surface of the circuit board 10 a (element mounting surface, the surface of the capacitor layer 12) via bumps 106, and the capacitor element 102 is connected via solder 104.
  • the circuit board 10a is connected to the semiconductor element 100, the capacitor element 102, or the capacitor layer 12 through a conductive portion such as VIA provided inside the circuit board 10a on the back surface (front surface of the interlayer insulating layer 20) side.
  • a plurality of pads 27 are provided.
  • FIG. 9 the configuration of each of the first metal layer 50, the dielectric layer 54, and the second metal layer 52 of the circuit board 10a and the connection with the semiconductor element 100 and the capacitor element 102 are shown in FIG. An example similar to layer 12 is shown.
  • each pitch (distance) of the electrode region on the front surface side of the circuit board 10a and each pitch of the plurality of pads 27 on the back surface side are the same.
  • the electrode region on the front surface side and the plurality of pads 27 on the back surface side have a positional relationship in which they overlap each other.
  • the substrate 22 is a multilayer wiring substrate using, for example, a glass epoxy substrate.
  • a plurality of pads 29 are provided on the front surface (mounting surface of the capacitor layer 12) side of the substrate 22, and a plurality of pads 26 are provided on the back surface (surface opposite to the mounting surface of the capacitor layer 12) of the substrate 22.
  • the substrate 22 according to the present embodiment has an interposer function of changing (enlarging) the connection pitch by the pads 27 of the circuit board 10a to the connection pitch by the pads 26 of the substrate 22. In other words, in the configuration shown in FIG.
  • the circuit board 10 a does not have a function of increasing the connection pitch with the semiconductor element 100 (the pitch of the bump 106), and the pad 27 on the back surface of the circuit board 10 a and the bump of the semiconductor element 100.
  • the pitch of 106 is the same.
  • the pad 29 is connected to the pad 27 of the circuit board 10 a through the bump 24.
  • Each of the plurality of pads 26 includes solder bumps (solder balls) 28 formed on the pads 26.
  • the solder bumps 28 are connection portions for mounting the board 22 on which the circuit board 10a is mounted on another board (not shown) such as a mother board.
  • a substrate 22 illustrated in FIG. 9 includes a power supply P, a ground G, and a solder bump 28 for a signal S.
  • FIG. 9 shows an example similar to FIG. 2 regarding the wiring of the inner layer of the substrate 22 and the connection with the circuit board 10a (capacitor layer 12). Accordingly, the connections between the solder bumps 28 indicated by the symbols P, G, and S and the semiconductor element 100, the capacitor element 102, and the capacitor layer 12 are the same as in FIG.
  • the configuration of the circuit board 10a is not particularly limited. In the present embodiment, the configuration is the same as that in FIG. 3, but the configuration shown in FIGS.
  • circuit board 10a Next, a method for manufacturing the circuit board 10a will be described with reference to FIGS. Although the same method of the first embodiment can be used in many steps, an example is shown below.
  • a dielectric film 62 is formed on a base material 60.
  • a substrate 60 for example, an Al foil is used.
  • an STO film is used as an example.
  • the STO film is formed to a thickness of about 500 nm by, for example, CVD or PVD.
  • the dielectric film 62 is patterned into a predetermined shape using photolithography and etching.
  • Etching can be used without particular limitation, such as dry etching or wet etching.
  • a metal film 64 is formed.
  • a material of the metal film 64 Cu, Au, Al, or the like is used without particular limitation, but Cu is used in the present embodiment.
  • the metal film 64 is formed to a thickness of about 1 ⁇ m to 20 ⁇ m by sputtering, vapor deposition, plating, or the like.
  • the metal film 64 is patterned into a predetermined shape using photolithography and etching.
  • Etching can be used without particular limitation, such as dry etching or wet etching.
  • an interlayer insulating film 66 is laminated on the base material 60 on which the metal film 64 is formed, and the interlayer insulating film 66 is thermally cured.
  • an interlayer insulating film used for a general build-up substrate can be used as the interlayer insulating film 66.
  • the metal film 64 and the dielectric film 62 on the substrate 60 are transferred to the interlayer insulating film 66.
  • this removal step is performed by dissolving the base material 60 formed of Al with a sodium hydroxide solution.
  • a via hole VH3 is formed at a predetermined location of the interlayer insulating film 66 in the structure shown in FIG.
  • the via hole VH3 is formed using a laser device, for example.
  • the formation of the via hole VH3 according to the present embodiment is not limited to the laser device, and may be performed using a drill.
  • the metal film 64a is formed on both surfaces of the structure shown in FIG. 11B, and the via hole VH3 is filled with the metal film 64a to form the via V3.
  • a material of the metal film 64a for example, Cu is used, and film formation is performed by using, for example, a dry plating method or an electrolytic plating method.
  • the metal films 64a on both surfaces of the structure shown in FIG. 11C are patterned into a predetermined shape using photolithography and etching.
  • a pad 27 is formed on the back surface of the structure shown in FIG.
  • an opening is provided at a predetermined location (location such as an electrode region to which the terminal of the element is connected) as a resist film (insulating film).
  • a functioning solder resist 69 is formed.
  • the manufacture of the circuit board 10a according to the present embodiment is completed.
  • the interlayer insulating film 66 becomes the interlayer insulating layer 20 shown in FIG. 9, and the portion of the metal film 64a closer to the interlayer insulating film 66 than the dielectric film 62 is shown in FIG.
  • a portion of the metal film 64a opposite to the interlayer insulating film 66 from the metal film 64a becomes the second metal layer 52 shown in FIG.
  • the circuit board 10a does not have a function of increasing the connection pitch with the semiconductor element 100 (pitch of the bump 106), and the pitch between the pad 27 on the back surface of the circuit board 10a and the bump 106 is The same.
  • the substrate 22 has the function of an interposer for expanding the connection pitch. That is, the function as the capacitor layer and the function as the interposer are separated.
  • a circuit board 10b and a method for manufacturing the circuit board 10b according to the present embodiment will be described with reference to FIGS.
  • the configuration of the capacitor layer 12 in the circuit board 10a shown in FIG. 9 is changed.
  • the capacitor layer 12b according to the present embodiment includes a first metal layer 50, a dielectric layer 54, and a second metal layer 52 stacked in this order on the interlayer insulating layer 20. It is configured.
  • the position in the thickness direction of the surface of the first metal layer 50 and the position in the thickness direction of the surface (upper surface) of the dielectric layer 54 are the same. .
  • the first metal layer 50 has a protruding portion 59, and the protruding portion 59 has a first electrode region 56 that is an element mounting region on which elements such as the semiconductor element 100 and the capacitor element 102 are mounted.
  • the second metal layer 52 does not have a protruding portion like the protruding portion 59, and the second metal layer 52 itself also serves as the second electrode region 58 that is an element mounting region.
  • the first electrode region 56 protrudes from the upper surface of the first metal layer 50.
  • the present embodiment is a form in which the first electrode region 56 is formed on the first metal layer 50.
  • the surface of the first electrode region 56 and the position of the surface (upper surface) of the dielectric layer 54 are exposed to the surface of the substrate at the same height. Then, the bump 106 of the semiconductor element 100 or the solder 104 of the capacitor element 102 is connected to each of the first electrode region 56 and the second electrode region 58 in direct contact. Note that the “same height” here does not mean that both are completely the same height. For example, as a result of manufacturing the same height, a range in which the height deviates due to variations or the like. Is included.
  • the first metal layer 50 and the protruding portion 59 are simultaneously formed in the same process as a continuous metal layer. As a result, an interface is not formed between the first metal layer 50 and the protrusion 59.
  • the dielectric film 72 is patterned into a predetermined shape using photolithography and etching.
  • the substrate 70 for example, an Al foil is used.
  • an STO film is used as an example.
  • the STO film is formed to a thickness of about 500 nm by, for example, CVD or PVD. Etching can be used without particular limitation, such as dry etching or wet etching.
  • a metal film 74 is formed.
  • a material of the metal film 74 Cu, Au, Al, or the like is used without particular limitation, but Cu is used in the present embodiment.
  • the metal film 74 is formed to a thickness of about 1 ⁇ m to 20 ⁇ m by, for example, a dry plating method such as a CVD method or a PVD method.
  • the metal film 74 is directly laminated on the base material 70 so as to fill the gap between the dielectric films 72, and the dielectric In the region where the film 72 remains, a metal film 74 is laminated on the dielectric film 72.
  • the position of the lower surface side of the dielectric film 72 and the position of the lower surface side of the region of the metal film 74 where the space between the dielectric films 72 is filled are in agreement with each other at the surface position of the base material 70.
  • the metal film 74 is patterned into a predetermined shape using photolithography and etching.
  • Etching can be used without particular limitation, such as dry etching or wet etching.
  • the base material 70 on which the metal film 74 is formed is attached to the base material (interlayer insulating film 76) constituting the circuit board 10b, and the interlayer insulating film 76 is heated. Harden.
  • the interlayer insulating film 76 for example, an interlayer insulating film used for a general build-up substrate can be used.
  • the interlayer insulating film 76 is used as a base material constituting the circuit board 10b. However, it is not necessary to form a single film as the base material, and it is different from the interlayer insulating film 76. It may function as a base material constituting the circuit board 10b in combination with the base material.
  • the base material 70 is removed.
  • the metal film 74 and the dielectric film 72 on the substrate 70 are transferred to the interlayer insulating film 76.
  • the base material 70 formed of Al is dissolved and removed with a sodium hydroxide solution.
  • the position on the lower surface side of the dielectric film 72 coincides with the position on the lower surface side of the region of the metal film 74 where the space between the dielectric films 72 is buried. It is in a state.
  • the base material 70 is removed by attaching the dielectric film 72 to the interlayer insulating film 76 so as to be on the inner layer side of the metal film 74, the position of the upper surface of the dielectric film 72 and the dielectric of the metal film 74 The position of the upper surface of the region between the films 72 (region protruding from the metal film 74) coincides in the thickness direction.
  • the steps of FIGS. 13A to 13E are performed in the same manner as in the first embodiment.
  • via holes VH4 are formed in the interlayer insulating film 76 of the structure shown in FIG. 13E from the back side of the interlayer insulating film 76, and then seeded on both sides of the structure.
  • a metal film 71 as a layer is formed.
  • the via hole VH4 is formed using, for example, a laser device or a drill.
  • the metal film 71 is formed by using, for example, Cu as a material, and as an example, a dry plating method such as a CVD method or a PVD method.
  • a metal film 71 as a seed layer is also formed inside the via hole VH4 (not shown).
  • a resist 78 is patterned in a region where electrolytic plating is not performed in a subsequent process (that is, a region where the metal film 71a is not formed).
  • a metal film 71a is formed.
  • the via hole VH4 is also filled, and the via V4 is formed.
  • a material of the metal film 71a Cu, Au, Al, or the like is used without particular limitation, but Cu is used in the present embodiment.
  • the thickness of the metal film 71a is, for example, about 1 ⁇ m to 20 ⁇ m.
  • the metal film 71a in this step forms the second metal layer 52 of the capacitor layer 12 and the pad 27 of the interlayer insulating layer 20 in a subsequent step.
  • the resist 78 is removed.
  • the metal film 71 seed layer
  • the entire surface of the structure shown in FIG. 14D is covered with Cu.
  • the entire surface of the structure shown in FIG. 14D is etched so that at least the metal film corresponding to the thickness of the metal film 71 (seed layer) is removed.
  • the first metal layer 50 and the second metal layer 52 of the capacitor layer 12 are electrically separated, and the pads 27 (see FIG. 9) are separated into individual pads on the back surface side of the substrate 70. Is done.
  • the position of the surface of the first electrode region 56 is closer to the surface of the dielectric layer 54 as in the structure of FIGS. 20A and 20B. It may be lower than the (upper surface) position.
  • solder resist 77 having an opening at a predetermined location (location such as an electrode region connecting the terminal of the element) and functioning as a resist film (insulating film) is formed.
  • a solder resist 77 having an opening at a predetermined location (location such as an electrode region connecting the terminal of the element) and functioning as a resist film (insulating film) is formed.
  • each of the metal film 74, the dielectric film 72, the metal film 71a, and the interlayer insulating film 76 in FIG. 15B includes the first metal layer 50, the dielectric layer 54, the second metal layer 52, and the Interlayer insulating layer 20 is formed.
  • a circuit board 10c and a method for manufacturing the circuit board 10c according to the present embodiment will be described with reference to FIGS.
  • the configuration of the capacitor layer 12 in the circuit board 10 shown in FIG. 2 is changed.
  • the capacitor layer 12 c is configured by the first metal layer 50, the dielectric layer 54, and the second metal layer 52 that are stacked in this order on the substrate 14. ing.
  • the capacitor layer 12 c is exposed on the surface of the substrate at the position in the thickness direction of the surface of the first metal layer 50 in the thickness direction of the lower surface of the dielectric layer 54.
  • the first electrode region 56 does not protrude upward, and the surface of the first metal layer 50 also serves as the first electrode region 56.
  • the present embodiment includes a form in which the first metal layer 50 is exposed on the surface of the substrate at a position lower than the position of the upper surface of the dielectric layer 54.
  • the first metal layer 50 and the first electrode region 56 are simultaneously formed in the same process as a continuous metal layer.
  • a sheet-like metal film 91 and a dielectric film 92 are attached to a base material 90.
  • a glass epoxy substrate is used.
  • a material of the metal film 91 Cu, Au, Al or the like is used without particular limitation, but Cu is used in the present embodiment. Note that the metal film 91 and the dielectric film 92 may be formed on the substrate 90 by using another method as disclosed in the first embodiment.
  • the dielectric film 92 for example, a resin thin film such as polyimide, and other materials marketed exclusively for embedded capacitors are used.
  • the film thickness is, for example, about 1 ⁇ m to 10 ⁇ m.
  • an STO film may be used as in the first embodiment.
  • the dielectric film 92 is patterned into a predetermined shape using photolithography and etching.
  • Etching can be used without particular limitation, such as dry etching or wet etching.
  • the metal film 91 is etched using the mask. Thereafter, the mask (resist 93) is removed.
  • an insulating layer 94 is formed using photolithography and etching at a location where the metal film 91 and a metal film 96 to be described later are connected.
  • a metal film 96 as a seed layer is formed on both surfaces of the structure. Is deposited.
  • the via hole VH5 is formed using a laser device or a drill, for example.
  • the metal film 96 is formed by using, for example, Cu as a material, and as an example, a dry plating method such as a CVD method or a PVD method.
  • a metal film 96 as a seed layer is also formed inside the via hole VH5 (not shown).
  • a resist 95 is patterned in a region where electrolytic plating is not performed in a later process (that is, a region where the metal film 96a is not formed).
  • the via hole VH5 is also filled, and the via V5 is formed.
  • the material of the metal film 96a is not particularly limited, such as Cu, Au, Al, etc., but Cu is used in this embodiment.
  • the thickness of the metal film 96a is, for example, about 1 ⁇ m to 20 ⁇ m.
  • the metal film 96a in this step forms the second metal layer 52 of the capacitor layer 12 and the pad 16 (see FIG. 2) of the substrate 14 in a subsequent step.
  • the resist 95 is removed.
  • the metal film 96 seed layer
  • both surfaces of the structure shown in FIG. 18D are covered with Cu.
  • the entire surface of the structure shown in FIG. 18D is etched so that at least the metal film corresponding to the thickness of the metal film 96 (seed layer) is removed.
  • the wiring layers on both surfaces of the circuit board 10c that is, the second metal layer 52 of the capacitor layer 12 and the pads 16 of the board 14 are formed.
  • the position of the surface of the first electrode region 56 is more than the position of the bottom surface (lower surface) of the dielectric layer 54 as in the structure of FIG. It may be lower.
  • solder resist 97 having an opening at a predetermined location (location such as an electrode region to which the terminal of the element is connected) and functioning as a resist film (insulating film) is formed.
  • a solder resist 97 having an opening at a predetermined location (location such as an electrode region to which the terminal of the element is connected) and functioning as a resist film (insulating film) is formed.
  • each of the metal film 91, the dielectric film 92, the metal film 96a, and the base material 90 of FIG. 19B includes the first metal layer 50, the dielectric layer 54, the second metal layer 52, and the substrate shown in FIG. 14
  • a step is generated between the second metal layer 52 and the first electrode region 56 (FIG. 12, see FIG.
  • the terminal of the capacitor element 102 and the terminal of the circuit component to be mounted Are connected at a position closer to the first metal layer 50 constituting the capacitor layer.
  • a part of the first metal layer 50 forms the first electrode region 56, and the first metal layer 50 and the first electrode region 56 are continuous metal layers. Are simultaneously formed in the same process.
  • the first electrode region 56 is formed on the first metal layer 50 in a separate process.
  • the gap between the first metal layer 50 and the first electrode region 56 is determined. No interface.
  • the impedance from the first metal layer 50 to the first electrode region 56 becomes smaller compared to a configuration in which an interface is formed by forming the first metal layer 50 and the first electrode region 56 in separate steps.
  • the step between the second metal layer 52 and the first electrode region 56 increases as the thickness of the second metal layer 52 increases in FIG. 12, and in FIG. The thicker the layer 54, the larger the layer 54 becomes.
  • the material of the bump 106 is made of, for example, Au, and the height of the bump before connection is, for example, about 15 to 50 ⁇ m.
  • the second metal layer 52 is functionally sufficient even with a thickness of about 1 to 2 ⁇ m, and the dielectric layer 54 can be formed with a thickness of 1 ⁇ m or less by a vapor deposition method or the like. That is, the step in the third and fourth embodiments can be configured not to be so large with respect to the height of the bump 106.
  • the step does not become a major obstacle when the semiconductor element 100 or the like is mounted.
  • the relationship between the size of the step (layer thickness) and the height of the bump that does not cause a connection failure is obtained.
  • the position of the upper surface of the first electrode region 56 formed on the first metal layer 50 coincides with the position of the upper surface of the second metal layer 52.
  • the embodiment has been described as an example.
  • the position of the upper surface of the first electrode region 56 formed on the first metal layer 50 coincides with the position of the upper surface of the dielectric layer 54.
  • the embodiment has been described as an example.
  • the position of the upper surface of the first electrode region 56 that is a part of the first metal layer 50 coincides with the position of the lower surface of the dielectric layer 54.
  • the embodiment has been described as an example.
  • the relationship between the position in the thickness direction of the first electrode region 56 and the position in the thickness direction of the dielectric layer 54 is not limited to these.
  • the first electrode region 56, the dielectric layer 54, and the The positional relationship with the two-electrode region 58 may change.
  • the upper surface of the first electrode region 56 shown in FIG. 12 has a thickness direction of the dielectric layer 54 as shown in FIG. In some cases (between the upper surface and the lower surface of the dielectric layer 54).
  • the first metal layer 50 may be located in a range in the thickness direction (a range lower than the upper surface of the first metal layer 50 and higher than the upper surface of the base member 80).
  • the upper surface of the first electrode region shown in FIG. 16 has a range in the thickness direction of the first metal layer 50 (the first metal layer 50 of the first metal layer 50). It may be located in a range lower than the upper surface and higher than the upper surface of the substrate 80. Therefore, each embodiment includes such a variation in position.
  • the present invention is not limited to specific embodiments, and various modifications are possible within the scope of the gist of the present invention described in the claims. ⁇ Change is possible. That is, for example, structures, materials, treatments, and the like described in one embodiment may be applied to other embodiments as long as there is no technical contradiction. As an example, the capacitor layer in the second embodiment may be manufactured in the third and fourth embodiments.
  • the capacitor layer including the metal layer and the dielectric layer in each embodiment may not be formed so as to spread around the semiconductor element on the circuit board, and is formed only in a part of the circuit board. May be.
  • the capacitor layer including the metal layer and the dielectric layer may be formed as a wiring having a width of 500 ⁇ m or more sufficiently wider than a normal wiring width. When there is no space, the capacitor layer has a width of less than 500 ⁇ m. You may make it comprise with wiring.
  • One of the first metal layer 50 and the second metal layer 52 may be a planar metal surface having a width of 500 ⁇ m or more, and the other may be a metal surface having a width of less than 500 ⁇ m.
  • each of the power supply potential layer and the reference potential layer in each embodiment may be divided into a plurality of regions, and only one of the power supply potential layer and the reference potential layer is divided into a plurality of regions. Also good.
  • each metal layer constituting the capacitor layer is not necessarily formed as a single layer.
  • a functional layer made of another metal having a thickness smaller than that of the metal layer may be laminated on the front and back surfaces of a single metal layer serving as a base.
  • the position of the upper surface of the first electrode region 56 is not necessarily the same as the position of the upper surface of the second electrode region 58. That is, both the first electrode region 56 and the second electrode region 58 need only be positioned higher than the position of the upper surface of the dielectric layer 54.
  • the “upper surface” in each embodiment means an upper surface when it is assumed that the capacitor layer 12 is disposed on the upper side with respect to the substrate 14.
  • the circuit board 10a disclosed in the second embodiment and having the same electrode pitch on the front and back is disclosed in the first to fourth embodiments. You may apply also to structures other than a capacitor layer. That is, the circuit board 10a disclosed in the second embodiment may be applied to a circuit board having a capacitor layer in the inner layer instead of the surface, or a circuit board having a capacitor element in the inner layer as a replacement of the capacitor layer.
  • the position of the height of the signal electrode is arbitrary, but the height of the signal electrode is set to the height of either the power supply potential electrode or the reference potential electrode. If matched, the manufacturing process is simplified as compared with the case of different heights.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Geometry (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Parts Printed On Printed Circuit Boards (AREA)
  • Fixed Capacitors And Capacitor Manufacturing Machines (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

回路基板は、基材と、前記基材上に設けられた第1の金属層と、当該第1の金属層上に設けられた誘電体層と、当該誘電体層上に設けられた第2の金属層とを有するキャパシタ層と、を備える。前記第1の金属層は、前記基材上に設けられ前記キャパシタ層を介して回路部品に電流を供給するキャパシタ素子の第1の端子が接続される、前記誘電体層から露出した第1の電極領域を有し、前記第2の金属層は、前記キャパシタ素子の第2の端子が接続される、当該第2の金属層が露出した第2の電極領域を有する。

Description

回路基板および回路基板の製造方法
 本発明は、回路基板および回路基板の製造方法に関する。
 特許文献1には、電源電圧の変動を補うことのできるキャパシタ内蔵基板が開示されている。この構成においてキャパシタは、基板の厚み方向の中央付近に設けられ、この中央付近から延びるビアを介して基板の表面側および裏面側に露出する電源端子および接地端子と接続されている。
日本国特開2005-310814号公報
 本発明の少なくとも実施形態の目的は、キャパシタ素子からキャパシタ層を介して回路部品に電流を供給する構成において、キャパシタ層を構成する金属層をキャパシタ素子の電極として利用する回路基板、およびその製造方法を提供することである。
 [1]本発明のある観点によれば、基材と、前記基材上に設けられた第1の金属層と、当該第1の金属層上に設けられた誘電体層と、当該誘電体層上に設けられた第2の金属層とを有するキャパシタ層と、を備え、前記第1の金属層は、前記基材上に設けられ前記キャパシタ層を介して回路部品に電流を供給するキャパシタ素子の第1の端子が接続される、前記誘電体層から露出した第1の電極領域を有し、前記第2の金属層は、前記キャパシタ素子の第2の端子が接続される、当該第2の金属層が露出した第2の電極領域を有する回路基板が提供される。
 [2][1]に記載の回路基板において、前記第1の金属層は、前記誘電体層の下面の高さの位置から前記第1の電極領域に向けて突出する突出部を有してよく、前記第1の金属層と前記突出部との間には界面が形成されなくてよい。
 [3][1]または[2]に記載の回路基板において、前記第1の電極領域が、前記誘電体層の上面の高さの位置において、または、前記誘電体層の上面の高さよりも低い位置において露出していてよい。
 [4][1]~[3]のいずれかに記載の回路基板において、前記第1の電極領域が、前記誘電体層の上面の高さの位置において露出していてよい。
 [5][1]に記載の回路基板において、前記第1の電極領域が、前記誘電体層の下面の高さの位置において、または、前記誘電体層の下面の高さよりも低い位置において露出していてよい。
 [6][5]に記載の回路基板において、前記第1の電極領域が、前記誘電体層の下面の高さの位置において露出していてよい。
 [7][1]~[6]のいずれかに記載の回路基板において、前記第2の電極領域は、前記誘電体層の上面の高さの位置よりも高い位置において露出していてよい。
 [8][1]~[7]のいずれかに記載の回路基板において、前記第1の金属層は、前記回路部品が有する電源電位用の端子または基準電位用の端子の一方が接続される、前記誘電体層から露出した第3の電極領域を有してよく、前記第2の金属層は、前記電源電位用の端子または前記基準電位用の端子の他方が接続される、当該第2の金属層が露出した第4の電極領域を有してよい。
 [9][8]に記載の回路基板において、前記第1の電極領域および前記第2の電極領域に前記キャパシタ素子が接続されていてよく、前記第3の電極領域および前記第4の電極領域に前記回路部品として半導体集積回路が接続されていてよい。
 [10][8]または[9]に記載の回路基板は、前記第1の電極領域の近傍から前記基材の内層側に向けて延び、前記第1の金属層を外部の電源電位または基準電位の一方に接続するための第1の導電部と、前記第2の電極領域の近傍から前記基材の内層側に向けて延び、前記第2の金属層を外部の電源電位または基準電位の他方に接続するための第2の導電部と、前記第3の電極領域の近傍から前記基材の内層側に向けて延び、前記第1の金属層を外部の電源電位または基準電位の一方に接続するための第3の導電部と、前記第4の電極領域の近傍から前記基材の内層側に向けて延び、前記第2の金属層を外部の電源電位または基準電位の他方に接続するための第4の導電部と、を有してよい。
 [11][10]に記載の回路基板において、前記第1~第4の導電部のうち少なくとも1つの導電部は、前記基材を一方の面側から透過して見た場合、対応する前記電極領域と重なる位置において前記第1の金属層または前記第2の金属層に接続されていてよい。
 [12][10]または[11]に記載の回路基板において、前記第1~第4の導電部は、前記基材を一方の面側から透過して見た場合、前記第1~第4の導電部が対応する前記電極領域と重なる位置において前記第1の金属層および前記第2の金属層に接続されていてよい。
 [13][1]または[2]に記載の回路基板において、前記第1の金属層は、前記回路部品が有する電源電位用の端子または基準電位用の端子の一方が接続される、前記誘電体層から露出した第3の電極領域を有してよく、前記第2の金属層は、前記電源電位用の端子または前記基準電位用の端子の他方が接続される、当該第2の金属層が露出した第4の電極領域を有してよく、前記第3の電極領域は、前記誘電体層の上面の高さの位置よりも高い位置において露出してよく、前記第1の金属層と前記第3の電極領域は、前記第1の金属層および前記誘電体層を貫く、界面を有さない導電部を介して接続されていてよい。
 [14][8]~[13]のいずれかに記載の回路基板において、前記基材は、前記第3および第4の電極領域を含む複数の表面側の電極領域と、当該複数の表面側の電極領域のそれぞれと前記基材の内部を介して電気的に接続された複数の裏面側の電極領域とを有してよく、前記複数の表面側の電極領域間の距離と前記複数の裏面側の電極領域間の距離が等しくてよい。
 [15][8]~[14]のいずれかに記載の回路基板において、前記基材は、前記第3および第4の電極領域を含む複数の表面側の電極領域と、当該複数の表面側の電極領域のそれぞれと前記基材の内部を介して電気的に接続された複数の裏面側の電極領域とを有してよく、前記回路部品が接続される前記複数の表面側の電極領域のそれぞれと、当該それぞれの電極領域に対応する前記複数の裏面側の電極領域とが、前記基材を一方の面側から透過して見た場合において重なる位置に設けられていてよい。
 [16]本発明の他の観点によれば、第1の金属層と、当該第1の金属層上に設けられた誘電体層と、当該誘電体層上に設けられた第2の金属層とを有するキャパシタ層と、を備え、前記第1の金属層は、基材上に設けられ前記キャパシタ層を介して回路部品に電流を供給するキャパシタ素子の第1の端子が接続される、前記誘電体層から露出した第1の電極領域を有し、前記第2の金属層は、前記キャパシタ素子の第2の端子が接続される、当該第2の金属層が露出した第2の電極領域を有する回路基板の製造方法であって、第1の基材上に前記誘電体層を形成する工程と、前記誘電体層上に前記第1の金属層を形成する工程と、前記第1の基材上に形成された前記誘電体層および前記第1の金属層を、前記第1の金属層が前記誘電体層よりも内層側となるように第2の基材上に移す工程と、前記第2の基材上に移した前記誘電体層上に、前記第2の金属層を形成する工程と、を備える回路基板の製造方法が提供される。
 [17][16]に記載の回路基板の製造方法において、前記第1の基材は金属であってよい。
 [18][16]または[17]に記載の回路基板の製造方法において、前記第1の基材の耐熱温度は前記第2の基材の耐熱温度よりも高くてよい。
 [19][16]~[18]のいずれかに記載の回路基板の製造方法において、前記第1の金属層および前記誘電体層を前記第2の基材上に移す工程は、前記第1の金属層および前記誘電体層が形成された前記第1の基材を、前記第1の金属層が前記誘電体層よりも内層側となるように第2の基材に貼り付けた後、前記第1の基材を除去する工程を含んでいてよい。
 [20][19]に記載の回路基板の製造方法において、前記第1の基材を除去する工程は、前記第1の基材を溶液で除去する工程を含んでよい。
 [21][16]~[20]のいずれかに記載の回路基板の製造方法において、前記第2の基材の表面は、前記第1の基材上に形成された前記誘電体層および前記第1の金属層を前記第2の基材上に移す時点において柔軟性を有してよく、前記第1の金属層を形成する工程は、前記第1の金属層をパターニングする工程を含んでよく、前記第1の基材上に形成された前記誘電体層および前記第1の金属層を前記第2の基材上に移す工程において、前記パターニングされた第1の金属層の少なくとも一部を前記第2の基材の表面に埋め込むものであってよい。
 [22][16]~[21]のいずれかに記載の回路基板の製造方法において、前記誘電体層を形成する工程は、前記誘電体層をパターニングする工程を含んでよく、前記第1の金属層を形成する工程は、前記誘電体層上および前記誘電体層が存在しない前記第1の基材上に前記第1の金属層を形成する工程を含んでよい。
 [23][22]に記載の回路基板の製造方法において、前記第2の金属層を形成する工程は、前記誘電体層および前記第1の金属層を覆うように前記第2の金属層を形成することで、前記第2の金属層と前記第1の金属層とを接続する工程と、前記第2の金属層を、前記第1の電極領域として機能する金属層と、前記第2の電極領域として機能する金属層とに分離する工程と、を含んでよい。
 [24][16]~[22]のいずれかに記載の回路基板の製造方法において、前記第1の金属層および前記誘電体層は、前記第2の基材上に移された状態で前記誘電体層から前記第1の金属層の少なくとも一部の領域が露出するように前記第2の基材上に形成されてよく、前記第2の金属層は、前記第1の金属層の前記一部の領域が前記誘電体層から露出を保つように、前記誘電体層上に形成されてよい。
 [25][16]~[24]のいずれかに記載の回路基板の製造方法において、前記第1の基材がアルミニウムであってよい。
 [1]の回路基板によれば、キャパシタ素子からキャパシタ層を介して回路部品に電流を供給する構成において、キャパシタ層を構成する金属層がキャパシタ素子の電極として利用できる。
 [2]の回路基板によれば、第1の金属層が突出部を兼ねた構造の回路基板が提供できる。
 [3]~[6]の回路基板によれば、第1の電極領域が誘電体層よりも高い位置に露出している構成と比較し、キャパシタ素子の第1の端子が第1の金属層により近い位置で接続できる。
 [7]の回路基板によれば、第2の電極領域が誘電体層の上面の高さの位置よりも高い位置に露出した回路基板が提供できる。
 [8][9]の回路基板によれば、キャパシタ素子からキャパシタ層を介して回路部品に電流が供給できる。
 [10]の回路基板によれば、第1および第2の導電部、または第3および第4の導電部のいずれか一方のみが接続される構成と比較し、第1の金属層または第2の金属層における抵抗の影響が低減できる。
 [11]の回路基板によれば、第1~第4の導電部の全てが電極領域と重なっていない場合と比較して、第1の金属層または第2の金属層における抵抗の影響が低減できる。
 [12]の回路基板によれば、第1~第4の導電部のうちの1つの導電部のみが電極領域と重なっている場合と比較して、第1の金属層または第2の金属層における抵抗の影響が低減できる。
 [13]の回路基板によれば、第1の金属層を貫通する導電部を複数工程で形成する場合や導電部と第3の電極領域を別工程で形成する場合に発生する、界面のない構造の回路基板が提供できる。
 [14][15]の回路基板によれば、搭載する回路部品の電極間のピッチを拡大する機能と、キャパシタ層としての機能とが分離できる。
 [16]の回路基板の製造方法によれば、キャパシタ素子が接続されるキャパシタ層を備える回路基板において、回路基板の基材である第2の基材に直接、誘電体層を成膜する場合と比較して、誘電体の成膜により適した基材上において誘電体層が成膜され得る。
 [17]の製造方法によれば、回路基板を構成する基材とは異なる金属の基材上において誘電体層が成膜され得る。
 [18]の製造方法によれば、回路基板の基材である第2の基材の耐熱温度よりも高い温度で形成する必要のある誘電体層であっても、第2の基材上に形成され得る。
 [19]の製造方法によれば、第1の金属層および誘電体層を第1の基材から剥離してから第2の基材に移す必要がない。
 [20]の製造方法によれば、第1の基材の機械的な除去を伴うことなく、第1の金属層および誘電体層が第2の基材上に移され得る。
 [21]の製造方法によれば、第1の金属層を第2の基材に移すのと同時に、第1の金属層が第2の基材の表面に埋め込まれ得る。
 [22]の製造方法によれば、第1の金属層および誘電体層を第2の基材上に移した際に、第1の金属層の一部が誘電体層から露出した状態になる。
 [23]の製造方法によれば、キャパシタ層を構成する第2の金属層の一部の領域を第1の金属層の第1の電極領域として利用できる。
 [24]の製造方法によれば、第1の金属層の一部の領域を第1の電極領域として利用できる。
 [25]の製造方法によれば、第1の基材として特殊な材料を使用する場合と比較して、材料の入手が容易である。
(a)は第1の実施の形態に係る回路基板の構成の一例を示す平面図、(b)は斜視図である。 図1(a)に示した回路基板のA-A縦断面図である。 第1の実施の形態に係るキャパシタ層を説明するための模式図である。 (a)~(d)は、第1の実施の形態に係る回路基板の製造方法の一例を示す縦断面図の一部である。 (a)~(d)は、第1の実施の形態に係る回路基板の製造方法の一例を示す縦断面図の一部である。 (a)~(c)は、第1の実施の形態に係る回路基板の製造方法の一例を示す縦断面図の一部である。 (a)~(c)は、第1の実施の形態に係る回路基板の製造方法の一例を示す縦断面図の一部である。 (a)は実施の形態に係る回路基板の配線インピーダンスを説明するための模式図、(b)は配線インピーダンスを示すグラフである。 第2の実施の形態に係る回路基板の構成の一例を示す縦断面図である。 (a)~(e)は、第2の実施の形態に係る回路基板の製造方法の一例を示す縦断面図の一部である。 (a)~(e)は、第2の実施の形態に係る回路基板の製造方法の一例を示す縦断面図の一部である。 第3の実施の形態に係るキャパシタ層を説明するための模式図である。 (a)~(e)は、第3の実施の形態に係る回路基板の製造方法の一例を示す縦断面図の一部である。 (a)~(d)は、第3の実施の形態に係る回路基板の製造方法の一例を示す縦断面図の一部である。 (a)(b)は、第3の実施の形態に係る回路基板の製造方法の一例を示す縦断面図の一部である。 第4の実施の形態に係るキャパシタ層を説明するための模式図である。 (a)~(e)は、第4の実施の形態に係る回路基板の製造方法の一例を示す縦断面図の一部である。 (a)~(d)は、第4の実施の形態に係る回路基板の製造方法の一例を示す縦断面図の一部である。 (a)(b)は、第4の実施の形態に係る回路基板の製造方法の一例を示す縦断面図の一部である。 (a)(b)は、実施の形態に係るキャパシタ層の製造ばらつきを説明するための模式図である。
 以下、図面を参照して、本発明を実施するための形態について詳細に説明する。
[第1の実施の形態]
 図1~図8を参照して、本実施の形態に係る回路基板および回路基板の製造方法について説明する。本実施の形態における回路基板は、回路基板の一方の面にLSI(Large Scale Integrated circuit)等の半導体素子等を搭載し、他方の面にバンプ等の接続部材を配置して、マザーボード等のプリント基板に実装する素子実装用の基板である。このような基板の一例としては、半導体パッケージ内で使用され、半導体集積回路を搭載するための半導体パッケージ基板がある。
 図1(a)は、本実施の形態に係る回路基板10の平面図を、図1(b)は、回路基板10の斜視図を、図2は、図1(a)のA-A線における回路基板10の断面図を、各々示している。
 図1に示すように、回路基板10の一方の面には、一例として、半導体素子搭載領域およびキャパシタ素子搭載領域を備え、半導体素子100、キャパシタ素子102が搭載されている。
 本実施の形態においては、キャパシタ素子102は、半導体素子100に過渡電流(例えば、半導体素子100内の回路がスイッチングするときに流れる交流電流)を供給するために設けられたキャパシタであり、例えば、低ESL(Equivalent Series Inductance:等価直列インダクタンス)タイプのMLCC(Multi-Layer Ceramic Capacitor)等が用いられる。キャパシタ素子102は、プラス側の端子およびマイナス側の端子として機能する第1の端子および第2の端子を有している。第1の端子および第2の端子の数はそれぞれ単数であっても複数であってもよい。キャパシタ素子102は、例えば、三端子、四端子、または八端子などの複数の端子を有するものであってもよい。なお、回路基板10に搭載される素子(回路部品)は、半導体素子、キャパシタ素子に限られず、インダクタ素子、抵抗素子等の他の素子が搭載されることもある。
 図2に示すように、回路基板10は、基板14および該基板14上に設けられたキャパシタ層12を含む多層構造の基板によって構成されている。
 図2に示すように、キャパシタ層12は、第1金属層50、誘電体層54、および第2金属層52を含んで構成され、第1金属層50、誘電体層54、および第2金属層52の積層方向(図2の正面視上下方向。以下、この方向を「厚さ方向」という)で重なった部分が、キャパシタ(コンデンサ、容量)を構成している。本実施の形態では、第1金属層50を電源電位層(回路基板10に搭載される各素子の電源端子が接続される)とし、第2金属層52を基準電位層(回路基板10に搭載される各素子の基準電位端子が接続される)としている。換言すると、第1金属層50は電源電位層として機能し、第2金属層52は基準電位層として機能する。しかしながら、むろんこれに限られず、第1金属層50を基準電位層とし、第2金属層52を電源電位層としてもよい。なお、以下では、「基準電位」をグランド(接地)とした場合を例示して説明する。
 本実施の形態では、第1金属層50および第2金属層52を構成する金属としてCu(銅)を用いている。しかしながら、これに限定されることなく、Au(金)、Al(アルミニウム)等他の一般的な配線用金属を用いてもよい。また、本実施の形態では、誘電体層54を構成する誘電体としてSTO(チタン酸ストロンチウム:SrTiO3)を用いている。STOは、比誘電率が300程度であり、キャパシタを構成する誘電体として好適な材料である。また、チタン酸バリウム(BaTiO3)等の強誘電体材料を用いてもよい。しかしながら、キャパシタ層12を構成する誘電体はこれに限定されることなく、キャパシタ層として機能する誘電体材料であればよい。一例として、基板の層間絶縁層を形成する材料よりも比誘電率が高い材料を使用することができる。
 基板14は、例えばガラスエポキシ基板を用いた多層配線基板であり、キャパシタ層12が設けられた面とは反対側にパッド16、およびパッド16上に形成されたはんだバンプ(はんだボール)18を備えている。はんだバンプ18は、回路基板10を、マザーボード等の図示しない他の基板に実装するための突起状の接続部材であり、図2に例示する回路基板10では、電源P用、グランドG用、および信号S用のはんだバンプ18を有している。
 はんだバンプ18は、パッド16、基板14内のビアV、配線層141を介して、キャパシタ層12の第1金属層(電源電位層)50および第2金属層(グランド層)52、あるいは、半導体素子100の信号端子に接続されている。一方、半導体素子100は、Au等の材料で構成された突起状の接続部材であるバンプ106(106a、106b、106cは具体的な接続の一例)で、キャパシタ素子102は、はんだ104(104a、104b)で、各々キャパシタ層12に接続されている。なお、はんだ104は、溶融にしてキャパシタ素子102の端子とキャパシタ層12とを接続する接続部材の一例である。
 図2を参照して、半導体素子100およびキャパシタ素子102と、キャパシタ層12との接続について、より詳細に説明する。図2では、半導体素子100のバンプ106aにより、半導体素子100のグランド端子がキャパシタ層12の第2金属層52(グランド層)に接続され、バンプ106bにより、半導体素子100の電源端子が第1金属層50(電源電位層)に接続され、バンプ106cにより、半導体素子100の信号端子が基板14の内層配線(配線層141、ビアV)を介してはんだバンプ18(S)に各々接続された例を示している。一方、キャパシタ素子102については、一方の端子がはんだ104aにより第1金属層50(電源電位層)に接続され、他方の端子がはんだ104bにより第2金属層52(グランド層)に各々接続された例を示している。また、第2金属層52は、バンプ106bとバンプ106cが搭載される領域やキャパシタ素子102の一方の端子が搭載される領域を囲むように連続した一枚の金属層として形成されている。なお、半導体素子100がLSI等の半導体集積回路である場合、グランド端子、電源端子、および信号端子はそれぞれ複数設けられ、これに対応するように、バンプ106a、バンプ106b、およびバンプ106cも複数設けられている。
 以上の構成を有する回路基板10では、キャパシタ層12は、半導体素子100やキャパシタ素子102を囲うように面状に構成されている。よって、キャパシタ層12は、半導体素子100へ過渡電流を供給する供給源になっているだけでなく、キャパシタ素子102から半導体素子100へ過渡電流を供給する低インピーダンスの線路としての機能も有している。すなわち、単なる配線を介して過渡電流を供給する構成と比較して、キャパシタ素子102から低インピーダンスで電流が供給される構成となっている。また、図1に示すように、素子(図1の例示では、半導体素子100、キャパシタ素子102)の搭載領域以外の表面の領域は、第2金属層52、すなわちグランド層となっている。つまり、回路基板10の表面はグランド層で覆われており、例えば、回路基板10の外部からの電磁ノイズの影響が抑制された構成、あるいは回路基板10の内部で発生した電磁ノイズが外部に漏れにくい構成となっている。
 次に、図3を参照して、本実施の形態に係るキャパシタ層12の構成について詳細について説明する。本実施の形態に係る回路基板10は、一方の面に、素子が搭載されるキャパシタ層12を有しているが、このキャパシタ層12の構成は、詳細を以下で説明するように、様々なバリエーションを有し、搭載される素子の種類、実装方法等によって選択される。
 図3に示すように、本実施の形態に係るキャパシタ層12aは、基板14上にこの順で積層された、第1金属層50、誘電体層54、および第2金属層52によって構成されている。
 図3に示すように、第1金属層50は、突出部59を有し、この突出部59は、半導体素子100、キャパシタ素子102等の素子を搭載する素子搭載領域であって、回路基板10の表面に露出した第1電極領域56を有している。第2金属層52は、突出部59のような突出した部位を有さず、素子搭載領域であって、回路基板10の表面に露出した第2電極領域58を有している。すなわち、第2金属層52は、第2金属層52自体が第2電極領域58を兼ねている。第1電極領域56および第2電極領域58は、例えば、素子の搭載領域以外に形成されるソルダレジスト48を有していない点で、第1金属層50および第2金属層52と区別される。ただし、ソルダレジスト48を必ずしも有している必要はなく、回路基板10に設けられた複数のバンプ106のそれぞれを搭載できるスペースが第1電極領域56および第2電極領域58として確保されていればよい。
 本実施の形態に係るキャパシタ層12aでは、第1金属層50の表面(上面)から第1電極領域56が突出しており、換言すれば、本実施の形態は、第1金属層50上に第1電極領域56が形成された形態である。そして、第1電極領域56の表面が、第2電極領域58の表面と実質的に同じ高さで回路基板10の表面に露出している。図3に示すように、第1電極領域56および第2電極領域58の各々に、半導体素子100のバンプ106、あるいはキャパシタ素子102のはんだ104が接続される。
 次に、図4~図7を参照して、キャパシタ層12aの製造方法を含めた回路基板10の製造方法について説明する。上述したように、本実施の形態に係る回路基板10は大きくキャパシタ層12aと基板14とに分かれている。
 最初に、キャパシタ層12aの製造方法について説明する。まず、図4(a)に示すように、基材30上に誘電体膜32を成膜する。ここで「基材」とは、層構造を形成するための土台となる部材をいう。基材30としては、例えば、Al箔(アルミ箔)を用いるが、銅箔やニッケル箔等の他の金属箔を用いてもよい。また、誘電体膜32としては、一例としてSTO膜を用いる。STO膜は、例えば、CVD(Chemical Vapor Deposition:化学気相成長)法やPVD(Physical Vapor Deposition:物理気相成長)法などのドライメッキ法を用いることができる。具体的には、プラズマCVD法、エアロゾルCVD法、スパッタリング法、イオンプレーティング法、蒸着法等の気相成長法によって、数百nm~数μm程度の厚さに成膜する。一例として、STO膜を500nm程度の厚さに成膜することにより、誘電体膜32を成膜する。このように気相成長法により誘電体膜32を成膜すれば、非常に薄い厚みで形成できるため、同じ面積であってもキャパシタ容量が大きくなる。なお、基材30はSTO膜等の誘電体膜を形成できる材料であればAl以外の金属であってもよく、必ずしも箔形状でなくてもよい。更には、金属材料以外の他の材料であってもよい。また、STO膜等の誘電体膜の形成方法として、気相成長ではなく溶液を塗布する溶液法や、厚みは厚くなるものの、フィルム状の誘電体膜を貼り付けるなど、他の形成方法で行ってもよい。
 次に、図4(b)に示すように、フォトリソグラフィ、およびエッチングを用いて、誘電体膜32を予め定められた形状にパターニングする。エッチングとしては、ドライエッチング、ウエットエッチング等、特に限定されることなく用いられる。また、エッチングを使用せずに、マスク蒸着やリフトオフ等の他の形成方法によって誘電体膜のパターニングを行ってもよい。
 次に、図4(c)に示すように、金属膜34を成膜する。金属膜34の材料としては、Cu、Au、Al等特に限定されることなく用いられるが、本実施の形態ではCuを用いている。金属膜34は、CVD法やPVD法といったドライメッキ法などによって、例えば、1μm~20μm程度の厚さに成膜する。ここで、図4(b)の工程のパターニング後に誘電体膜72が除去された領域においては、金属膜34は誘電体膜32の間を埋めるように基材30上に直接積層され、誘電体膜32が残っている領域においては、誘電体膜32上に金属膜34が積層される。この結果、誘電体膜32の下面側の位置と、金属膜34のうち誘電体膜72の間を埋めた領域の下面側の位置とが、基材70の表面位置において一致した状態となる。
 次に、図4(d)に示すように、フォトリソグラフィ、およびエッチングを用いて、金属膜34を予め定められた形状にパターニングする。エッチングとしては、ドライエッチング、ウエットエッチング等が、特に限定されることなく用いられる。また、エッチングを使用せずに、マスク蒸着やリフトオフ等の他の形成方法によって、金属膜34のパターニングを行ってもよい。以上の工程により、基材30上に、誘電体膜32と金属膜34とがそれぞれパターニングされた状態で保持される。
 一方、基板14の製造は、以下のような方法で行う。
 すなわち、図5(a)に示すように、まず、基材40にビアホールVH1を形成した後、金属膜42を成膜する。基材40としては、例えばガラスエポキシ樹脂を用いる。また、金属膜42は、例えばCuをメッキして成膜する。
 次に、図5(b)に示すように、ビアホールVH1を金属で埋めてビアV1を形成するとともに、基材40の全体を金属膜42aで覆うメッキを行う。金属膜42aの材料としては、例えばCuを用いる。前工程のメッキも含め、メッキは、例えば、ドライメッキ法や電解メッキ法を用いて行う。
 次に、図5(c)に示すように、フォトリソグラフィ、およびエッチングを用いて、金属膜42aを予め定められた形状にパターニングする。また、エッチングを使用せずに、マスク蒸着やリフトオフ等の他の形成方法によって金属膜42aのパターニングを行ってもよい。
 次に、図5(d)に示すように、金属膜42aが形成された基材40の両側に、層間絶縁膜44を貼り付けた後、図4(d)に示す基材30を基材40にアライメントする。層間絶縁膜44としては、一般的なビルドアップ基板に使用されるフィルム状の層間絶縁膜を用いることができ、貼り付けはラミネートで行う。層間絶縁膜44は熱硬化性樹脂であり、予め定められた熱を加える前は、誘電体膜32および金属膜34が形成された基材30を貼り付けた場合に少なくとも誘電体膜32や金属膜34の一部が層間絶縁膜44内に埋め込まれる程度の柔軟性を有している。
 なお、本実施の形態とは異なる方法として、Al箔等の基材30を使用せずに、基材40上に直接、気相成長法等により誘電体膜32を形成する方法も考えられる。この方法が採用できれば、薄い厚みの誘電体膜を基材40上に直接形成できる。しかしながら、STO膜などのキャパシタ用の誘電体材料を気相成長法等により形成する場合、通常、高温下での処理が必要となり、一般的な回路基板で使用される樹脂系材料(ガラスエポキシ樹脂等)で構成される基材40はその時の処理温度に耐えられない。よって、一般的な回路基板の材料である基材40上に直接、誘電体膜32を形成することは困難である。
 そこで、本実施の形態では、金属材料であるAl上に誘電体膜を一旦成膜し、後述するように、その後に基材40側に移すようにしている。すなわち、本実施の形態の一例として、基材30として、層間絶縁膜44や基材40の耐熱温度より高い耐熱温度の材料を選択する。このような選択により、耐熱性の高い基材30上で誘電体膜32を形成することができるので、層間絶縁膜44や基材40の耐熱温度よりも高い温度で形成する必要のある誘電体膜32であっても、層間絶縁膜44や基材40上に形成される。なお、ここでいう「耐熱温度」は、外から力を受けない状態で変形せずにその材料の性質を維持することのできる最大温度を意味する。
 次に、図6(a)に示すように、図5(d)に示す基材30、基材40を含む構造体に熱を加えて、層間絶縁膜44を熱硬化させる。本工程により、本実施の形態に係る基板14のコア基板46が形成され、基材30上の金属膜34および誘電体膜32が、コア基板46に移され、金属膜34および誘電体膜32の少なくとも一部が埋め込まれた状態となる。
 次に、図6(b)に示すように、基材30を除去する。本実施の形態では、一例として、Al箔である基材30を水酸化ナトリウム溶液で溶かして除去する。具体的には、図6(a)の状態まま水酸化ナトリウム溶液中に浸し、化学反応によりAl箔を完全に溶かすことで除去を行う。なお、Al箔を研削等により機械的に除去してもよいが、溶液によって除去すれば機械的に除去するよりも基材への機械的ストレスが低減される。このように、基材30の材料としては、誘電体膜を形成するための支持基材としての機能と溶液による除去のしやすさの観点から金属を使用することができ、更に、基材30の厚みは、溶液による除去のしやすさの観点から箔形状を使用することができる。また、一般的な金属としての入手容易性の観点から、本実施の形態のようにAlを使用することができる。なお、ここでいう「箔形状」は、厚みが300μm以下であることを意味する。
 次に、図6(c)に示すように、コア基板46の両面の予め定められた箇所に、基材40に到達する深さのビアホールVH2を形成する。ビアホールVH2の形成は、例えばレーザ装置を用いて行う。むろん、本実施の形態に係るビアホールVH2の形成は、レーザ装置に限られず、ドリル等を用いて行ってもよい。
 次に、ビアホールVH2の内部を含むコア基板46全体にドライメッキ法等により薄いCu膜(シード層)を形成する(図示省略)。ここで、シード層とは、後工程でメッキ処理する際の導体となる層である。その後、電解メッキ等により、ビアホールVH2を埋めてビアV2とするとともに、コア基板46の全体を覆う金属膜42bの成膜を行う。すなわち、金属膜42bの形成とビアホールVH2の埋め込みは同時に同一の工程で行われる。金属膜42bの材料としては、例えばCuを用いる。なお、金属膜34のうち、金属膜42bを形成する際にコア基板46の表面に露出していた個所(誘電体膜32から露出していた個所)において、金属膜42bと金属膜34とが接続された状態となる。また、この工程により、金属膜34と金属膜42bとが、金属膜34および誘電体膜32を貫く、界面を有さない導電部の一例としてのビアV2を介して接続された状態となる。
 その後、図7(a)に示すように、フォトリソグラフィ、およびエッチングを用いて、金属膜42bを予め定められた形状にパターニングする。すなわち、金属膜42bと金属膜34とが接続された状態となっているコア基板46において、金属膜42bを、電源電位用のパターン、基準電位用のパターン、および信号用のパターンにそれぞれ電気的に分離する。これにより、電源電位用のパターン、基準電位用のパターン、および信号用のパターンのそれぞれが同じ高さに露出した状態で形成される。なお、ここでいう「同じ高さ」は、完全に同じ高さであることを意味するものではなく、例えば、同じ高さとなるように製造した結果、ばらつき等によりその高さがずれる範囲を含むものである。
 次に、図7(b)に示すように、フォトリソグラフィを用いて、予め定められた箇所(素子の端子を接続する第1の電極領域、第2の電極領域等の箇所)に開口を有し、レジスト膜(絶縁膜)として機能するソルダレジスト48を形成する。本工程により、パッド16等を含む素子搭載領域が形成される。なお、ソルダレジスト48は必ずしも設ける必要はなく、ソルダレジスト48が形成されていない構成であってもよい。以上の製造工程により、本実施の形態に係る回路基板10が製造される。
 以上の工程により製造された回路基板10は、金属膜42bが基準電位層として機能するだけでなく、金属膜42bの一部の領域が、基準電位用の電極領域も兼ねた構造となる。また、金属膜42bの他の一部の領域は、金属膜42b自身によって電源電位層として機能する金属膜34と接続され、金属膜34と電気的に接続された電源電位用の電極領域として機能する。
 次に、図7(c)に示すように、回路基板10の一方の面に(キャパシタ層12上に)半導体素子100、キャパシタ素子102等の必要な素子を搭載し、回路基板10の他方の面のパッド16上にはんだバンプ18を形成する。また、回路基板10の表面側は必要に応じて樹脂によりモールドする(図示省略)。以上の工程により、本実施の形態に係る回路基板10および回路基板10を使用した半導体パッケージが製造される。
 次に、図8を参照して、回路基板10の厚さ方向の接続(図2において、はんだバンプ18から、ビアV、配線層141を介して、半導体素子100、キャパシタ素子102、あるいはキャパシタ層12に至る接続(以下、この接続を「縦接続」という)について説明する。
 図8(a)は、回路基板10(半導体パッケージ)を搭載するマザーボードのプリント基板130、回路基板10におけるキャパシタ層12、およびそれらをはんだバンプ18を介して接続する縦接続を模式化した図である。プリント基板130は、電源電位層140、グランド層142、および電源電位層140とグランド層142との間に挟まれた層間絶縁層144を有している。一方、キャパシタ層12は、第1金属層(電源電位層)50、第2金属層(グランド層)52(以下、両者を総称して「金属層」と言う場合がある)、および第1金属層50と第2金属層52との間に挟まれた誘電体層54を有している。
 図8(a)に示すように、プリント基板130の電源電位層140とグランド層142との間には電源VDDが接続され、キャパシタ層12の第1金属層50と第2金属層52との間には、半導体素子100およびキャパシタ素子102が接続されている。プリント基板130の電源電位層140とキャパシタ層12の第1金属層50とが、プリント基板130のグランド層142とキャパシタ層12の第2金属層52とが、各々縦接続を介して接続されている。
 図8(a)に示すように、これらの縦接続のうち、キャパシタ素子102の近傍の縦接続を接続Aといい、半導体素子100の近傍の縦接続を接続Bということにする。接続Aおよび接続Bの各々の電源とグランドとの接続の組は、接続的には、図2における符号「P」で示されたはんだバンプ18による接続と、符号「G」で示されたはんだバンプ18の接続の組に相当する。すなわち、本実施の形態に係る「縦接続」は、具体的には、ビアV(導電部)、配線層141も含んで構成されている。
 ここで、本実施の形態におけるキャパシタ層12では、金属層を、気相成長等により、例えば1μm~20μm程度の薄い膜で形成する。よって、直流に対する金属層のシート抵抗(直流シート抵抗)が高くなりやすい。
 ここで、半導体素子100の電源-グランド端子間のインピーダンス(以下、このインピーダンスを「インピーダンスZpg」という)は、必要とされる周波数帯域において、極力小さくされることが望ましい。インピーダンスZpgは、半導体素子100の電源端子から、第1金属層50、電源電位層140、電源VDDの正極、電源VDDの負極、グランド層142、第2金属層52を経由して半導体素子100のグランド端子に戻る、半導体素子100の電源端子から外側を見込んだインピーダンスである。図8(b)を参照して、インピーダンスZpgと、金属層の抵抗、接続Aおよび接続Bとの関係について説明する。図8(b)は、横軸に周波数(Logf)、縦軸にインピーダンス(LogZ)をとり、各部のインピーダンスをグラフ化した図である。
 図8(a)に示すように、半導体素子100とキャパシタ素子102との距離をdとすると、上記金属層のシート抵抗のために、半導体素子100とキャパシタ素子102との間には、距離dに応じた直流抵抗が発生する。図8(b)では、この抵抗を「Plane DCR」と表記している。Plane DCRは、周波数に関わらず一定の値を示す。一方、インピーダンスZpgの目標特性を「インピーダンス要求」として示している。
 まず、回路基板10が接続Aのみを有し、接続Bを欠いている場合には、インピーダンスZpgは、図8(b)中の「接続Aのみ」と表記された特性を示す。すなわち、低周波数領域でインピーダンス要求を充足しない。これは、回路基板10に搭載されるLSI等の半導体素子100は大電流を必要とするものが多いにもかかわらず、接続Aの位置から薄い金属層を介して大電流を供給しなければならないためである。これに対し、接続Aおよび接続Bの両方を有する場合には、インピーダンスZpgは、図8(b)中の「接続A,B両方」と表記された特性を示す。すなわち、低周波数領域におけるインピーダンス特性がインピーダンス要求を満たす。これは、高周波の電流が主として接続Bを介してキャパシタ素子102やキャパシタ層12に流れる一方、低周波数の電流が主として接続Bを介して流れるからである。
 一方、回路基板10が接続Bのみを有し、接続Aを欠く場合には、キャパシタ素子102が放出した電荷を再充電する電流を距離dの金属層、および接続Bを介してキャパシタ素子102に流す必要がある。しかしながら、上述したように、距離dの金属層は厚みが薄く比較的高い抵抗を示すため、該抵抗における電力の損失と発熱が発生する。
 以上のように、本実施の形態に係る回路基板10では、接続Aおよび接続Bの双方を備えることがより好ましい。しかしながら、接続A、あるいは接続Bは、半導体素子100とキャパシタ素子102との距離d、目標とするインピーダンスZpgの特性等に応じて設ければよいもので、むろん、いずれか一方を設ける形態としてもよい。
 具体的には、以下のように構成する。すなわち、接続Aおよび接続Bの双方が、キャパシタ層12を構成する金属層のうち、半導体素子100が接続される電極領域の近傍およびキャパシタ素子102が接続される電極領域の近傍にそれぞれ接続されるように構成する。このように構成すれば、接続Aおよび接続Bの一方のみが接続される構成と比較し、金属層を流れる電流量が減るため金属層における抵抗の影響が低減される。なお、本実施の形態において、半導体素子100が接続される電極領域の「近傍」とは、電極領域自体を含み、この対象の電極領域と、キャパシタ素子102が搭載される電極領域との距離を2等分した距離よりも、対象の電極領域に近い領域をいう。また、キャパシタ素子102が接続される電極領域の「近傍」とは、半導体素子100が搭載される電極領域の近傍の領域よりも対象の電極領域に近い領域をいう。一例として、半導体素子100が接続される電極領域の近傍は、上面視において半導体素子100と重なる領域であってもよく、また、キャパシタ素子102が接続される電極領域の近傍は、上面視においてキャパシタ素子102と重なる領域であってもよい。
 また、接続Aおよび接続Bのそれぞれは、電源接続とグランド接続をする2つの縦接続を含んでおり、接続Aおよび接続Bの両方では、計4つの縦接続を含んでいる。そこで、4つの縦接続のうちの少なくとも1つの縦接続について、回路基板を一方の面側から透過して見た場合において、キャパシタ層12を構成する金属層に設けられた電極領域と重なる位置において、この金属層に接続するようにしてもよい。このように構成すれば、重なる位置において接続した縦接続を流れる電流は、金属層を横方向に流れることなく、半導体素子100またはキャパシタ素子102に供給されるようになる。よって、金属層における抵抗の影響が低減される。
 更に、先に述べた4つの縦接続の全てについて、回路基板を一方の面側から透過して見た場合において、キャパシタ層12を構成する金属層に設けられた電極領域と重なる位置において、この金属層に接続するようにしてもよい。このように構成すれば、重なる位置において接続した縦接続を流れる電流は、金属層を横方向に流れることなく、半導体素子100またはキャパシタ素子102に供給されるようになる。よって、金属層における抵抗の影響が低減される。
[第2の実施の形態]
 図9~図11を参照して、本実施の形態に係る回路基板10aおよび回路基板10aの製造方法について説明する。本実施の形態は、上記実施の形態の回路基板10において、キャパシタ層12と基板14とを分離した形態である。
 図9に示すように、回路基板10aは、キャパシタ層12およびキャパシタ層12の下部に設けられた層間絶縁層20を含んで構成されている。キャパシタ層12は、第1金属層50、誘電体層54、および第2金属層52を含んで構成されている。
 回路基板10aの表面(素子搭載面、キャパシタ層12の表面)側には半導体素子100がバンプ106を介して接続され、キャパシタ素子102がはんだ104を介して接続されている。また、回路基板10aの裏面(層間絶縁層20の表面)側には、回路基板10a内部に設けられたVIA等の導電部を介して各々半導体素子100、キャパシタ素子102、あるいはキャパシタ層12に接続された複数のパッド27が設けられている。なお、図9では、回路基板10aの第1金属層50、誘電体層54、および第2金属層52の各層の構成、および半導体素子100、キャパシタ素子102との接続は、図2に示すキャパシタ層12と同様の例を示している。
 また、回路基板10aの表面側の電極領域のそれぞれのピッチ(距離)と、裏面側の複数のパッド27のそれぞれのピッチは同じである。一例として、回路基板10aを一方の面側から透過して見た場合において、表面側の電極領域と裏面側の複数のパッド27とは、それぞれが重なる位置関係となっている。
 一方、基板22は、例えばガラスエポキシ基板を用いた多層配線基板である。基板22の表面(キャパシタ層12の搭載面)側には複数のパッド29が設けられ、基板22の裏面(キャパシタ層12の搭載面と反対側の面)には、複数のパッド26が設けられている。本実施の形態に係る基板22は、回路基板10aのパッド27による接続のピッチを、基板22のパッド26による接続のピッチに変更する(拡大する)インターポーザの機能を有している。換言すると、図9に示す構成において、回路基板10aは半導体素子100との接続ピッチ(バンプ106のピッチ)を拡大する機能は有さず、回路基板10aの裏面のパッド27と半導体素子100のバンプ106のピッチは同じである。
 パッド29は、バンプ24を介して回路基板10aのパッド27と接続されている。複数のパッド26の各々は、パッド26上に形成されたはんだバンプ(はんだボール)28を備えている。はんだバンプ28は、回路基板10aを搭載した基板22を、マザーボード等の図示しない他の基板に実装するための接続部である。図9に例示する基板22は、電源P、グランドG、および信号Sのはんだバンプ28を有している。なお、図9は、基板22の内層の配線、および回路基板10a(キャパシタ層12)との接続について、図2と同様の例を示している。従って、符号P、G、Sで示された各はんだバンプ28と半導体素子100、キャパシタ素子102、キャパシタ層12との接続は、図2と同様となっている。
 回路基板10a(キャパシタ層12)の構成は、特に限定されない。本実施の形態では、図3と同様の構成としているが、後述する図12や図16等の構成であってもよい。
 次に、図10および図11を参照して、回路基板10aの製造方法について説明する。多くの工程において第1の実施の形態の同様の方法を使用できるが、一例を以下に示す。
 まず、図10(a)に示すように、基材60に誘電体膜62を成膜する。基材60としては、例えば、Al箔を用いる。また、誘電体膜62としては、一例としてSTO膜を用いる。STO膜は、例えば、CVD法、PVD法等によって、500nm程度の厚さに成膜される。
 次に、図10(b)に示すように、フォトリソグラフィ、およびエッチングを用いて、誘電体膜62を予め定められた形状にパターニングする。エッチングとしては、ドライエッチング、ウエットエッチング等、特に限定されることなく用いられる。
 次に、図10(c)に示すように、金属膜64を成膜する。金属膜64の材料としては、Cu、Au、Al等が、特に限定されることなく用いられるが、本実施の形態ではCuを用いている。金属膜64は、スパッタリング法、蒸着法、あるいはメッキ法等によって、1μm~20μm程度の厚さに成膜される。
 次に、図10(d)に示すように、フォトリソグラフィ、およびエッチングを用いて、金属膜64を予め定められた形状にパターニングする。エッチングとしては、ドライエッチング、ウエットエッチング等、特に限定されることなく用いられる。
 次に、図10(e)に示すように、金属膜64が形成された基材60に層間絶縁膜66をラミネートし、該層間絶縁膜66を熱硬化させる。層間絶縁膜66としては、一般的なビルドアップ基板に使用される層間絶縁膜を用いることができる。本工程により、基材60上の金属膜64および誘電体膜62が、層間絶縁膜66に移される。
 次に、図11(a)に示すように、基材60を除去する。本実施の形態では、本除去工程を、Alで形成された基材60を水酸化ナトリウム溶液で溶かして除去する。
 次に、図11(b)に示すように、図11(a)に示す構造体における層間絶縁膜66の予め定められた箇所に、ビアホールVH3を形成する。ビアホールVH3の形成は、例えばレーザ装置を用いて行う。むろん、本実施の形態に係るビアホールVH3の形成は、レーザ装置に限られず、ドリルを用いて行ってもよい。
 次に、図11(c)に示すように、図11(b)に示す構造体の両面に金属膜64aを成膜するとともに、ビアホールVH3を金属膜64aで埋めてビアV3とする。金属膜64aの材料としては、例えばCuを用い、成膜は、例えばドライメッキ法や電解メッキ法を用いて行う。
 その後、図11(d)に示すように、フォトリソグラフィ、およびエッチングを用いて、図11(c)に示す構造体の両面の金属膜64aを予め定められた形状にパターニングする。本工程により、図11(d)に示す構造体の裏面に、パッド27(図9参照)が形成される
 次に、図11(e)に示すように、フォトリソグラフィを用いて、予め定められた箇所(素子の端子を接続する電極領域等の箇所)に開口を有し、レジスト膜(絶縁膜)として機能するソルダレジスト69を形成する。本工程により、本実施の形態に係る回路基板10aの製造が完了する。図11(e)に示す回路基板10aでは、層間絶縁膜66が図9に示す層間絶縁層20となり、金属膜64aのうち、誘電体膜62よりも層間絶縁膜66側の部分が図9に示す第1金属層50となり、金属膜64aのうち、誘電体膜62よりも層間絶縁膜66と反対側の部分が図9に示す第2金属層52となる。
 その後、図7(c)と同様に、回路基板10aの表面(キャパシタ層12側の面)上に半導体素子100、キャパシタ素子102等の必要な素子を搭載し、回路基板10aの裏面には、必要に応じバンプ24を形成する(以上、図示省略)。
 以上の第2の実施の形態では、回路基板10aは半導体素子100との接続ピッチ(バンプ106のピッチ)を拡大する機能は有さず、回路基板10aの裏面のパッド27とバンプ106のピッチは同じである。一方で、基板22が接続ピッチを拡大するインターポーザの機能を有している。すなわち、キャパシタ層としての機能とインターポーザとしての機能が分離された構成となっている。このような構成により、例えば、キャパシタ層12を有さず、インターポーザの機能のみを有する従来のパッケージ基板(基板22に相当)の層構造を大きく設計変更せずとも、キャパシタ層12付きの新たなパッケージ基板とすることができる。
[第3の実施の形態]
 図12~図15を参照して、本実施の形態に係る回路基板10bおよび回路基板10bの製造方法について説明する。本実施の形態は、図9に示す回路基板10aにおけるキャパシタ層12の構成を変えた形態である。
 図12に示すように、本実施の形態に係るキャパシタ層12bは、層間絶縁層20上に、この順で積層された、第1金属層50、誘電体層54、および第2金属層52によって構成されている。本実施の形態に係るキャパシタ層12bは、第1金属層50の表面の厚さ方向の位置と誘電体層54の表面(上面)の厚さ方向の位置とが、一致している形態である。
 第1金属層50は、突出部59を有し、この突出部59は、半導体素子100、キャパシタ素子102等の素子を搭載する素子搭載領域である第1電極領域56を有している。第2金属層52は、突出部59のような突出した部位を有さず、第2金属層52自体が、素子搭載領域である第2電極領域58を兼ねている。本実施の形態に係るキャパシタ層12bでは、第1金属層50の上面から第1電極領域56が突出している。換言すれば、本実施の形態は、第1金属層50上に第1電極領域56が形成された形態である。そして、第1電極領域56の表面と、誘電体層54の表面(上面)の位置とが同じ高さで基板の表面に露出している。そして、第1電極領域56および第2電極領域58の各々に、半導体素子100のバンプ106、あるいはキャパシタ素子102のはんだ104が直接接触した状態で接続される。なお、ここでいう「同じ高さ」は、両者が完全に同じ高さであることを意味するものではなく、例えば、同じ高さとなるように製造した結果、ばらつき等によりその高さがずれる範囲を含むものである。
 次に、図13~図15を参照して、回路基板10bの製造方法の一例について説明する。回路基板10bの製造方法では、第1金属層50と突出部59(第1電極領域56)とが、連続する金属層として同一の工程で同時に形成される。この結果、第1金属層50と突出部59の間には界面が形成されない構造となる。
 まず、図13(a)に示すように、基材70に誘電体膜72を成膜した後、フォトリソグラフィ、およびエッチングを用いて、誘電体膜72を予め定められた形状にパターニングする。基材70としては、例えば、Al箔を用いる。また、誘電体膜72としては、一例としてSTO膜を用いる。STO膜は、例えば、CVD法、PVD法等によって、500nm程度の厚さに成膜される。エッチングとしては、ドライエッチング、ウエットエッチング等、特に限定されることなく用いられる。
 次に、図13(b)に示すように、金属膜74を成膜する。金属膜74の材料としては、Cu、Au、Al等が、特に限定されることなく用いられるが、本実施の形態ではCuを用いている。金属膜74は、例えば、CVD法やPVD法などのドライメッキ法等によって、1μm~20μm程度の厚さに成膜される。ここで、図13(a)の工程のパターニング後に誘電体膜72が除去された領域においては、金属膜74は誘電体膜72の間を埋めるように基材70上に直接積層され、誘電体膜72が残っている領域においては、誘電体膜72上に金属膜74が積層される。この結果、誘電体膜72の下面側の位置と、金属膜74のうち誘電体膜72の間を埋めた領域の下面側の位置とが、基材70の表面位置において一致した状態となる。
 次に、図13(c)に示すように、フォトリソグラフィ、およびエッチングを用いて、金属膜74を予め定められた形状にパターニングする。エッチングとしては、ドライエッチング、ウエットエッチング等、特に限定されることなく用いられる。
 次に、図13(d)に示すように、金属膜74が形成された基材70を、回路基板10bを構成する基材(層間絶縁膜76)に貼り付け、該層間絶縁膜76を熱硬化させる。層間絶縁膜76としては、例えば、一般的なビルドアップ基板に使用される層間絶縁膜を用いることができる。なお、本実施の形態においては、回路基板10bを構成する基材として層間絶縁膜76を用いたが、基材として単一の膜のみで形成されている必要はなく、層間絶縁膜76と別の基材とが組み合わされて回路基板10bを構成する基材として機能するものであってもよい。
 次に、図13(e)に示すように、基材70を除去する。本工程により、基材70上の金属膜74および誘電体膜72が、層間絶縁膜76に移される。本実施の形態に係る本除去工程は、一例として、Alで形成された基材70を水酸化ナトリウム溶液で溶かして除去する。ここで、先の図13(b)の工程においては、誘電体膜72の下面側の位置と、金属膜74のうち誘電体膜72の間を埋めた領域の下面側の位置とが一致した状態となっている。よって、誘電体膜72を金属膜74よりも内層側となるように層間絶縁膜76に貼り付けて基材70を除去すると、誘電体膜72の上面の位置と、金属膜74のうち誘電体膜72の間を埋めた領域(金属膜74から突出した領域)の上面の位置とが厚み方向において一致した状態となる。以上のように、図13(a)~(e)の工程は、第1の実施の形態と同様の工程で行われる。
 次に、図14(a)に示すように、図13(e)に示す構造体の層間絶縁膜76にビアホールVH4を層間絶縁膜76の裏面側から形成した後、該構造体の両面にシード層としての金属膜71を成膜する。ビアホールVH4の形成は、例えばレーザ装置、あるいはドリルを用いて行う。金属膜71の成膜は、材料として例えばCuを用い、一例として、CVD法やPVD法などのドライメッキ法によって行う。この際、ビアホールVH4の内部にもシード層としての金属膜71が成膜される(図示省略)。
 次に、図14(b)に示すように、フォトリソグラフィ、およびエッチングを用いて、後工程において電解メッキを行わない領域(すなわち、金属膜71aを成膜しない領域)に、レジスト78をパターニングする。
 次に、図14(c)に示すように、電解メッキを行って、金属膜71aを成膜する。本工程によってビアホールVH4も埋められ、ビアV4が形成される。金属膜71aの材料としては、Cu、Au、Al等が特に限定されることなく用いられるが、本実施の形態ではCuとしている。また、金属膜71aの厚さは、一例として、1μm~20μm程度とする。本工程における金属膜71aは、後工程によって、キャパシタ層12の第2金属層52、および層間絶縁層20のパッド27を形成する。
 次に、図14(d)に示すように、レジスト78を除去する。この状態では、未だ金属膜71(シード層)が残留しており、図14(d)に示す構造体の両面の全体がCuによって覆われた状態となっている。
 次に、図15(a)に示すように、少なくとも金属膜71(シード層)の厚み分だけの金属膜を削除するように、図14(d)に示す構造体の全面をエッチングする。本工程によって、キャパシタ層12の第1金属層50と第2金属層52とが電気的に分離され、また、基材70の裏面側においてはパッド27(図9参照)が個々のパッドに分離される。なお、金属膜71(シード層)のエッチング量によっては、図20(a)や図20(b)の構造のように、第1電極領域56の表面の位置の方が誘電体層54の表面(上面)の位置より低くなる場合もある。
 次に、フォトリソグラフィ、エッチングを用いて、予め定められた箇所(素子の端子を接続する電極領域等の箇所)に開口を有し、レジスト膜(絶縁膜)として機能するソルダレジスト77を形成する。本工程により、本実施の形態に係る回路基板10bの製造が完了する。
 次に図15(b)に示すように、回路基板10bの表面(キャパシタ層12側の面)上に半導体素子100、キャパシタ素子102等の必要な素子を搭載し、回路基板10bの裏面には、必要に応じバンプ24を形成する(図示省略)。図15(b)の金属膜74、誘電体膜72、金属膜71a、および層間絶縁膜76の各々が、図12に示す第1金属層50、誘電体層54、第2金属層52、および層間絶縁層20となる。
[第4の実施の形態]
 図16~図19を参照して、本実施の形態に係る回路基板10cおよび回路基板10cの製造方法について説明する。本実施の形態は、図2に示す回路基板10におけるキャパシタ層12の構成を変えた形態である。
 図16に示すように、本実施の形態に係るキャパシタ層12cは、基板14上に、この順で積層された、第1金属層50、誘電体層54、および第2金属層52によって構成されている。キャパシタ層12cは、第1金属層50の表面の厚さ方向の位置が、誘電体層54の下面の厚さ方向の位置において基板の表面に露出している。換言すれば、第1電極領域56が上方に突出せずに第1金属層50の表面が第1電極領域56を兼ねた形態である。このように、本実施の形態は、誘電体層54の上面の位置より低い位置において第1金属層50が基板の表面に露出している形態を含むものであり、第1電極領域56が、誘電体層54の上面の厚さ方向の位置よりも低い位置において基板の表面に露出している形態の一例である。そして、第1電極領域56および第2電極領域58の各々に、半導体素子100のバンプ106、あるいはキャパシタ素子102のはんだ104が直接接触した状態で接続される。なお、第1金属層50の表面の厚さ方向の位置が、誘電体層54の下面の厚さ方向の位置と完全に一致している必要はなく、例えば、製造ばらつき等によりその位置がずれる範囲を含んでよい。
 図17~図19を参照して、回路基板10cの製造方法の一例について説明する。本実施の形態に係る回路基板10cの製造方法では、第1金属層50と第1電極領域56とが、連続する金属層として同一の工程で同時に形成される。
 まず、図17(a)に示すように、基材90に、シート状の金属膜91および誘電体膜92を貼り付ける。基材90としては、一例として、ガラスエポキシ基板を用いる。また、金属膜91の材料としては、Cu、Au、Al等が、特に限定されることなく用いられるが、本実施の形態ではCuを用いている。なお、金属膜91および誘電体膜92は、第1の実施の形態に開示したような他の方法を用いて基材90上に形成してもよい。
 誘電体膜92としては、例えば、ポリイミド等の樹脂薄膜、さらに埋め込みキャパシタ専用として市販されているその他の材料が用いられる。膜厚は、例えば、1μm~10μm程度である。また、第1の実施の形態と同様にSTO膜を用いてもよい。
 次に、図17(b)に示すように、フォトリソグラフィ、およびエッチングを用いて、誘電体膜92を予め定められた形状にパターニングする。エッチングとしては、ドライエッチング、ウエットエッチング等、特に限定されることなく用いられる。
 次に、金属膜91をパターニングするためのレジスト93を塗布した後、図17(c)に示すように、フォトリソグラフィ、およびエッチングを用いて、配線層として残す金属膜91の領域以外の領域に対応するレジスト93を除去し、マスクを形成する。
 次に、図17(d)に示すように、上記マスクを用いて金属膜91をエッチングする。その後、該マスク(レジスト93)を除去する。
 次に、図17(e)に示すように、金属膜91と後述の金属膜96とを接続する箇所に、フォトリソグラフィ、およびエッチングを用いて、絶縁層94を形成する。
 次に、図18(a)に示すように、図17(e)に示す構造体の基材90にビアホールVH5を裏面側から形成した後、該構造体の両面にシード層としての金属膜96を成膜する。ビアホールVH5の形成は、例えばレーザ装置、あるいはドリルを用いて行う。金属膜96の成膜は、材料として例えばCuを用い、一例として、CVD法やPVD法などのドライメッキ法によって行う。この際、ビアホールVH5の内部にもシード層としての金属膜96が成膜される(図示省略)。
 次に、図18(b)に示すように、フォトリソグラフィ、およびエッチングを用いて、後工程において電解メッキを行わない領域(すなわち、金属膜96aを成膜しない領域)に、レジスト95をパターニングする。
 次に、図18(c)に示すように、電解メッキを行って、金属膜96aを成膜する。本工程によってビアホールVH5も埋められ、ビアV5が形成される。金属膜96aの材料としては、Cu、Au、Al等特に限定されることなく用いられるが、本実施の形態ではCuとしている。また、金属膜96aの厚さは、一例として、1μm~20μm程度とする。本工程における金属膜96aは、後工程によって、キャパシタ層12の第2金属層52、および基板14のパッド16(図2参照)を形成する。
 次に、図18(d)に示すように、レジスト95を除去する。この状態では、未だ金属膜96(シード層)が残留しており、図18(d)に示す構造体の両面がCuによって覆われた状態となっている。
 次に、図19(a)に示すように、少なくとも金属膜96(シード層)の厚み分だけの金属膜を削除するように、図18(d)に示す構造体の全面をエッチングする。本工程によって、回路基板10cの両面の配線層、すなわち、キャパシタ層12の第2金属層52、および基板14のパッド16が形成される。なお、金属膜96(シード層)のエッチング量によっては、図20(b)の構造のように、第1電極領域56の表面の位置の方が誘電体層54の底面(下面)の位置より低くなる場合もある。
 次に、フォトリソグラフィ、エッチングを用いて、予め定められた箇所(素子の端子を接続する電極領域等の箇所)に開口を有し、レジスト膜(絶縁膜)として機能するソルダレジスト97を形成する。本工程により、本実施の形態に係る回路基板10cの製造が完了する。
 次に図19(b)に示すように、回路基板10cの表面(キャパシタ層12側の面)上に半導体素子100、キャパシタ素子102等の必要な素子を搭載し、回路基板10cの裏面には、必要に応じバンプ18を形成する(図示省略)。図19(b)の金属膜91、誘電体膜92、金属膜96a、および基材90の各々が、図16に示す第1金属層50、誘電体層54、第2金属層52、および基板14となる。
 以上のように、第3および第4の実施の形態では、第1および第2の実施の形態と異なり、第2金属層52と第1電極領域56との間に段差が生じている(図12、図16等参照)。これにより、第1電極領域56の表面が誘電体層54よりも高い位置に露出している第1および第2の実施の形態と比較し、キャパシタ素子102の端子や搭載される回路部品の端子がキャパシタ層を構成する第1金属層50により近い位置で接続される。
 また、第3および第4の実施の形態では、第1金属層50の一部が第1電極領域56を構成しており、第1金属層50と第1電極領域56は、連続する金属層として同一の工程で同時に形成される。一方、第1および第2の実施の形態においては、第1金属層50を形成した後に、第1金属層50上に別工程で第1電極領域56を構成している。そして、第3および第4の実施の形態では、第1金属層50と第1電極領域56とが同一の工程で同時に形成されるため、第1金属層50と第1電極領域56との間に界面がない状態となる。これにより、第1金属層50と第1電極領域56とを別工程で形成することで界面が生じる構成と比較し、第1金属層50から第1電極領域56に至るインピーダンスがより小さくなる。
 なお、第2金属層52と第1電極領域56との間の段差は、図12においては第2金属層52の厚みが厚いほど、また、図16においては、第2金属層52および誘電体層54の厚みが厚いほど大きくなる。ここで、バンプ106の材料は例えばAuで構成され、接続前のバンプの高さは、例えば15~50μm程度である。一方、第2金属層52は1~2μm程度の厚みでも機能的に足り、また、誘電体層54は気相成長法等により1μm以下での成膜が可能である。すなわち、第3および第4の実施の形態における段差は、バンプ106の高さに対してそれほど大きくならないように構成できる。よって、半導体素子100に設けられた複数のバンプ106が同じ高さであったとしても、半導体素子100等を実装する際において段差が大きな障害とはならない。換言すれば、同じ高さの複数のバンプを有する半導体素子を回路基板に実装する際において、接続上の障害が生じない段差の大きさ(層の厚み)とバンプの高さの関係になるように設計を行う。
 なお、上記第1の実施の形態では、図3に示すように、第1金属層50上に形成された第1電極領域56の上面の位置が第2金属層52の上面の位置と一致している形態を例示して説明した。また、上記第3の実施の形態では、図12に示すように、第1金属層50上に形成された第1電極領域56の上面の位置が誘電体層54の上面の位置と一致している形態を例示して説明した。また、上記第4の実施の形態では、図16に示すように、第1金属層50の一部である第1電極領域56の上面の位置が誘電体層54の下面の位置と一致している形態を例示して説明した。しかしながら、第1電極領域56の厚さ方向の位置と、誘電体層54の厚さ方向の位置との関係は、これらに限られない。例えば、第1金属層50、第2金属層52、誘電体層54等の製造ばらつき、設計や製造上の制約等により、各実施の形態における第1電極領域56と、誘電体層54および第2電極領域58との位置関係が変化する場合もある。
 すなわち、例えば、図12に示す第1電極領域56の上面は、上記各層の製造ばらつき、設計や製造上の制約等により、図20(a)に示すように、誘電体層54の厚さ方向の範囲(誘電体層54の上面と下面との間)に位置する場合もある。更には、図20(b)に示すように、第1金属層50の厚さ方向の範囲(第1金属層50の上面より低く、基材80の上面より高い範囲)に位置する場合もある。また、図16に示す第1電極領域の上面は、上記各層の製造バラツキ等により、図20(b)に示すように、第1金属層50の厚さ方向の範囲(第1金属層50の上面より低く、基材80の上面より高い範囲)に位置する場合もある。よって、各実施の形態は、このような位置のばらつきを含むものである。
 以上、本発明の実施の形態について詳述したが、本発明は、特定の実施形態に限定されるものではなく、特許請求の範囲に記載された本発明の要旨の範囲内において、種々の変形・変更が可能である。すなわち、例えば、ある実施の形態に記載した構造、材料、処理等は、技術的な矛盾がない限り、他の実施の形態に適用してよい。一例として、第2の実施の形態におけるキャパシタ層は、第3および第4の実施の形態で製造されたものであってもよい。
 また、各実施の形態における金属層と誘電体層を含むキャパシタ層は、回路基板上において半導体素子の周囲に広がるように形成されていなくてもよく、回路基板上の一部の箇所のみに形成されてよい。一例として、金属層と誘電体層を含むキャパシタ層は、通常の配線幅よりも十分に広い500μm以上の幅の配線として形成されていてもよく、スペースがない場合などは、500μm未満の幅の配線で構成するようにしてもよい。また、第1金属層50と第2金属層52の一方が500μm以上の幅の面状の金属面で、他方が500μm未満の幅の金属面であってもよい。
 また、各実施の形態における電源電位層と基準電位層は、それぞれが複数の領域に分割されていてもよく、また、電源電位層と基準電位層の一方のみが複数の領域に分割されていてもよい。
 また、キャパシタ層を構成する各金属層は必ずしも単一の層として形成されていなくてもよい。例えば、母体となる単一の金属層の表面や裏面に、この金属層よりも薄い厚みの他の金属からなる機能層が積層されていてもよい。
 また、第1の実施の形態において、第1電極領域56の上面の位置は必ずしも第2電極領域58の上面の位置と同じ位置でなくてもよい。すなわち、第1電極領域56および第2電極領域58の両方が、誘電体層54の上面の位置よりも高い位置に位置してればよい。また、各実施の形態における「上面」は、基板14に対してキャパシタ層12が上側になるように配置したと仮定した場合における上面を意味する。
 また、本発明の実施の形態の変形例として、第2の実施の形態に開示した、表裏における電極のピッチを同じとした構成の回路基板10aは、第1~4の実施の形態に開示したキャパシタ層以外の構成にも適用してよい。すなわち、第2の実施の形態に開示した回路基板10aとして、表面ではなく内層にキャパシタ層を有する回路基板や、キャパシタ層の置き換えとして内層にキャパシタ素子を有する回路基板に適用してもよい。
 また、各実施の形態において信号用の電極の高さの位置は任意であるが、信号用の電極の高さの位置を、電源電位用の電極または基準電位用の電極のいずれかと高さを合わせるようにすれば、高さを異ならせる場合と比較し、製造工程が簡略化される。
 なお、各図面のスケールや形状は、発明の特徴を分かり易くするために強調している場合があり、必ずしも実際の基板や各層のスケールや形状と同一ではないことに留意すべきである。
 本出願は、2016年2月3日出願の日本特許出願(特願2016-019170)に基づくものであり、それらの内容はここに参照として取り込まれる。
 

Claims (25)

  1.  基材と、
     前記基材上に設けられた第1の金属層と、当該第1の金属層上に設けられた誘電体層と、当該誘電体層上に設けられた第2の金属層とを有するキャパシタ層と、を備え、
     前記第1の金属層は、前記基材上に設けられ前記キャパシタ層を介して回路部品に電流を供給するキャパシタ素子の第1の端子が接続される、前記誘電体層から露出した第1の電極領域を有し、
     前記第2の金属層は、前記キャパシタ素子の第2の端子が接続される、当該第2の金属層が露出した第2の電極領域を有する
     回路基板。
  2.  前記第1の金属層は、前記誘電体層の下面の高さの位置から前記第1の電極領域に向けて突出する突出部を有し、
     前記第1の金属層と前記突出部との間には界面が形成されない
     請求項1に記載の回路基板。
  3.  前記第1の電極領域が、前記誘電体層の上面の高さの位置において、または、前記誘電体層の上面の高さよりも低い位置において露出している
     請求項1または請求項2に記載の回路基板。
  4.  前記第1の電極領域が、前記誘電体層の上面の高さの位置において露出している
     請求項1~請求項3のいずれか1項に記載の回路基板。
  5.  前記第1の電極領域が、前記誘電体層の下面の高さの位置において、または、前記誘電体層の下面の高さよりも低い位置において露出している
     請求項1に記載の回路基板。
  6.  前記第1の電極領域が、前記誘電体層の下面の高さの位置において露出している
     請求項5に記載の回路基板。
  7.  前記第2の電極領域は、前記誘電体層の上面の高さの位置よりも高い位置において露出している
     請求項1~請求項6のいずれか1項に記載の回路基板。
  8.  前記第1の金属層は、前記回路部品が有する電源電位用の端子または基準電位用の端子の一方が接続される、前記誘電体層から露出した第3の電極領域を有し、
     前記第2の金属層は、前記電源電位用の端子または前記基準電位用の端子の他方が接続される、当該第2の金属層が露出した第4の電極領域を有する
     請求項1~請求項7のいずれか1項に記載の回路基板。
  9.  前記第1の電極領域および前記第2の電極領域に前記キャパシタ素子が接続されており、
     前記第3の電極領域および前記第4の電極領域に前記回路部品として半導体集積回路が接続されている
     請求項8に記載の回路基板。
  10.  前記第1の電極領域の近傍から前記基材の内層側に向けて延び、前記第1の金属層を外部の電源電位または基準電位の一方に接続するための第1の導電部と、
     前記第2の電極領域の近傍から前記基材の内層側に向けて延び、前記第2の金属層を外部の電源電位または基準電位の他方に接続するための第2の導電部と、
     前記第3の電極領域の近傍から前記基材の内層側に向けて延び、前記第1の金属層を外部の電源電位または基準電位の一方に接続するための第3の導電部と、
     前記第4の電極領域の近傍から前記基材の内層側に向けて延び、前記第2の金属層を外部の電源電位または基準電位の他方に接続するための第4の導電部と、を有する
     請求項8または請求項9に記載の回路基板。
  11.  前記第1~第4の導電部のうち少なくとも1つの導電部は、前記基材を一方の面側から透過して見た場合、対応する前記電極領域と重なる位置において前記第1の金属層または前記第2の金属層に接続されている
     請求項10に記載の回路基板。
  12.  前記第1~第4の導電部は、前記基材を一方の面側から透過して見た場合、前記第1~第4の導電部のそれぞれが対応する前記電極領域と重なる位置において前記第1の金属層および前記第2の金属層に接続されている
     請求項10または請求項11に記載の回路基板。
  13.  前記第1の金属層は、前記回路部品が有する電源電位用の端子または基準電位用の端子の一方が接続される、前記誘電体層から露出した第3の電極領域を有し、
     前記第2の金属層は、前記電源電位用の端子または前記基準電位用の端子の他方が接続される、当該第2の金属層が露出した第4の電極領域を有し、
     前記第3の電極領域は、前記誘電体層の上面の高さの位置よりも高い位置において露出し、
     前記第1の金属層と前記第3の電極領域は、前記第1の金属層および前記誘電体層を貫く、界面を有さない導電部を介して接続されている
     請求項1または請求項2に記載の回路基板。
  14.  前記基材は、前記第3および第4の電極領域を含む複数の表面側の電極領域と、当該複数の表面側の電極領域のそれぞれと前記基材の内部を介して電気的に接続された複数の裏面側の電極領域とを有し、
     前記複数の表面側の電極領域間の距離と前記複数の裏面側の電極領域間の距離が等しい
     請求項8~請求項13のいずれか1項に記載の回路基板。
  15.  前記基材は、前記第3および第4の電極領域を含む複数の表面側の電極領域と、当該複数の表面側の電極領域のそれぞれと前記基材の内部を介して電気的に接続された複数の裏面側の電極領域とを有し、
     前記回路部品が接続される前記複数の表面側の電極領域のそれぞれと、当該それぞれの電極領域に対応する前記複数の裏面側の電極領域とが、前記基材を一方の面側から透過して見た場合において重なる位置に設けられている
     請求項8~請求項14のいずれか1項に記載の回路基板。
  16.  第1の金属層と、当該第1の金属層上に設けられた誘電体層と、当該誘電体層上に設けられた第2の金属層とを有するキャパシタ層と、を備え、
     前記第1の金属層は、基材上に設けられ前記キャパシタ層を介して回路部品に電流を供給するキャパシタ素子の第1の端子が接続される、前記誘電体層から露出した第1の電極領域を有し、
     前記第2の金属層は、前記キャパシタ素子の第2の端子が接続される、当該第2の金属層が露出した第2の電極領域を有する回路基板の製造方法であって、
     第1の基材上に前記誘電体層を形成する工程と、
     前記誘電体層上に前記第1の金属層を形成する工程と、
     前記第1の基材上に形成された前記誘電体層および前記第1の金属層を、前記第1の金属層が前記誘電体層よりも内層側となるように第2の基材上に移す工程と、
     前記第2の基材上に移した前記誘電体層上に、前記第2の金属層を形成する工程と、を備える
     回路基板の製造方法。
  17.  前記第1の基材は金属である
     請求項16に記載の回路基板の製造方法。
  18.  前記第1の基材の耐熱温度は前記第2の基材の耐熱温度よりも高い
     請求項16または請求項17に記載の回路基板の製造方法。
  19.  前記第1の金属層および前記誘電体層を前記第2の基材上に移す工程は、前記第1の金属層および前記誘電体層が形成された前記第1の基材を、前記第1の金属層が前記誘電体層よりも内層側となるように第2の基材に貼り付けた後、前記第1の基材を除去する工程を含む
     請求項16~請求項18のいずれか1項に記載の回路基板の製造方法。
  20.  前記第1の基材を除去する工程は、前記第1の基材を溶液で除去する工程を含む
     請求項19に記載の回路基板の製造方法。
  21.  前記第2の基材の表面は、前記第1の基材上に形成された前記誘電体層および前記第1の金属層を前記第2の基材上に移す時点において柔軟性を有し、
     前記第1の金属層を形成する工程は、前記第1の金属層をパターニングする工程を含み、
     前記第1の基材上に形成された前記誘電体層および前記第1の金属層を前記第2の基材上に移す工程において、前記パターニングされた第1の金属層の少なくとも一部を前記第2の基材の表面に埋め込む
     請求項16~請求項20のいずれか1項に記載の回路基板の製造方法。
  22.  前記誘電体層を形成する工程は、前記誘電体層をパターニングする工程を含み、
     前記第1の金属層を形成する工程は、前記誘電体層上および前記誘電体層が存在しない前記第1の基材上に前記第1の金属層を形成する工程を含む
     請求項16~請求項21のいずれか1項に記載の回路基板の製造方法。
  23.  前記第2の金属層を形成する工程は、
     前記誘電体層および前記第1の金属層を覆うように前記第2の金属層を形成することで、前記第2の金属層と前記第1の金属層とを接続する工程と、
     前記第2の金属層を、前記第1の電極領域として機能する金属層と、前記第2の電極領域として機能する金属層とに分離する工程と、を含む
     請求項22に記載の回路基板の製造方法。
  24.  前記第1の金属層および前記誘電体層は、前記第2の基材上に移された状態で前記誘電体層から前記第1の金属層の少なくとも一部の領域が露出するように前記第2の基材上に形成され、
     前記第2の金属層は、前記第1の金属層の前記一部の領域が前記誘電体層から露出した状態となるように、前記誘電体層上に形成される
     請求項16~請求項22のいずれか1項に記載の回路基板の製造方法。
  25.  前記第1の基材がアルミニウムである
     請求項16~請求項24のいずれか1項に記載の回路基板の製造方法。
PCT/JP2017/002396 2016-02-03 2017-01-24 回路基板および回路基板の製造方法 WO2017135111A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201780004058.5A CN108293304B (zh) 2016-02-03 2017-01-24 电路基板以及制造电路基板的方法

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2016-019170 2016-02-03
JP2016019170A JP6669513B2 (ja) 2016-02-03 2016-02-03 回路基板および回路基板の製造方法

Publications (1)

Publication Number Publication Date
WO2017135111A1 true WO2017135111A1 (ja) 2017-08-10

Family

ID=59387668

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2017/002396 WO2017135111A1 (ja) 2016-02-03 2017-01-24 回路基板および回路基板の製造方法

Country Status (5)

Country Link
US (2) US10020277B2 (ja)
JP (1) JP6669513B2 (ja)
CN (1) CN108293304B (ja)
TW (1) TWI621211B (ja)
WO (1) WO2017135111A1 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102442387B1 (ko) * 2017-10-20 2022-09-14 삼성전기주식회사 인쇄회로기판
JP7206589B2 (ja) 2017-12-22 2023-01-18 凸版印刷株式会社 キャパシタ内蔵ガラス回路基板の製造方法
US11071213B2 (en) * 2019-07-24 2021-07-20 The Boeing Company Methods of manufacturing a high impedance surface (HIS) enhanced by discrete passives
CN110796949B (zh) * 2019-11-08 2021-11-30 京东方科技集团股份有限公司 一种显示基板、其制作方法及母板、显示面板、显示装置
US11309246B2 (en) * 2020-02-05 2022-04-19 Apple Inc. High density 3D interconnect configuration

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000216282A (ja) * 1999-01-22 2000-08-04 Sharp Corp エリアアレイ電極型デバイス、それを実装する配線基板構造、及び回路基板実装体、並びにその実装方法
JP2000323845A (ja) * 1999-05-14 2000-11-24 Sony Corp 電子回路実装用基板の製造方法
JP2007116177A (ja) * 2005-10-21 2007-05-10 E I Du Pont De Nemours & Co 電力コアデバイスおよびその製造方法
JP2008258312A (ja) * 2007-04-03 2008-10-23 Hitachi Ltd 半導体装置及びその配線部品
JP2009200470A (ja) * 2007-12-03 2009-09-03 E I Du Pont De Nemours & Co 中間周波数デカップリングの改良された方法
JP2012199533A (ja) * 2011-03-04 2012-10-18 Fuji Xerox Co Ltd パッケージ基板及び半導体パッケージ
JP2014135502A (ja) * 2011-03-28 2014-07-24 Murata Mfg Co Ltd 回路基板の製造方法及び回路基板

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5177670A (en) * 1991-02-08 1993-01-05 Hitachi, Ltd. Capacitor-carrying semiconductor module
JPH0677628A (ja) * 1992-08-26 1994-03-18 Mitsubishi Electric Corp プリント配線板およびその製造方法
JP3036629B2 (ja) * 1996-10-07 2000-04-24 富士ゼロックス株式会社 プリント配線基板装置
JP2005310814A (ja) 2004-04-16 2005-11-04 Alps Electric Co Ltd キャパシタ内蔵基板
US7701052B2 (en) 2005-10-21 2010-04-20 E. I. Du Pont De Nemours And Company Power core devices
FR2906140B1 (fr) * 2006-09-22 2008-12-05 Philippe Perovitch Forme galenique pour l'administration par voie trans-muqueuse de principes actifs
JP2008172182A (ja) * 2006-12-14 2008-07-24 Hitachi Chem Co Ltd 薄膜コンデンサ搭載基板、および該基板の製造方法と該基板を用いてなる半導体装置
TW200836607A (en) * 2007-02-26 2008-09-01 Unimicron Technology Corp Circuit board with embedded capacitor
US20100224960A1 (en) * 2009-03-04 2010-09-09 Kevin John Fischer Embedded capacitor device and methods of fabrication
US8829648B2 (en) 2012-03-05 2014-09-09 Fuji Xerox Co., Ltd. Package substrate and semiconductor package
US11201119B2 (en) * 2018-06-06 2021-12-14 At&S Austria Technologie & Systemtechnik Aktiengesellschaft RF functionality and electromagnetic radiation shielding in a component carrier

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000216282A (ja) * 1999-01-22 2000-08-04 Sharp Corp エリアアレイ電極型デバイス、それを実装する配線基板構造、及び回路基板実装体、並びにその実装方法
JP2000323845A (ja) * 1999-05-14 2000-11-24 Sony Corp 電子回路実装用基板の製造方法
JP2007116177A (ja) * 2005-10-21 2007-05-10 E I Du Pont De Nemours & Co 電力コアデバイスおよびその製造方法
JP2008258312A (ja) * 2007-04-03 2008-10-23 Hitachi Ltd 半導体装置及びその配線部品
JP2009200470A (ja) * 2007-12-03 2009-09-03 E I Du Pont De Nemours & Co 中間周波数デカップリングの改良された方法
JP2012199533A (ja) * 2011-03-04 2012-10-18 Fuji Xerox Co Ltd パッケージ基板及び半導体パッケージ
JP2014135502A (ja) * 2011-03-28 2014-07-24 Murata Mfg Co Ltd 回路基板の製造方法及び回路基板

Also Published As

Publication number Publication date
JP2017139326A (ja) 2017-08-10
CN108293304B (zh) 2021-01-01
CN108293304A (zh) 2018-07-17
TW201733010A (zh) 2017-09-16
JP6669513B2 (ja) 2020-03-18
US20180294240A1 (en) 2018-10-11
TWI621211B (zh) 2018-04-11
US10020277B2 (en) 2018-07-10
US10340243B2 (en) 2019-07-02
US20170221848A1 (en) 2017-08-03

Similar Documents

Publication Publication Date Title
WO2017135111A1 (ja) 回路基板および回路基板の製造方法
US7821795B2 (en) Multilayer wiring board
US6914322B2 (en) Semiconductor device package and method of production and semiconductor device of same
JP5756515B2 (ja) チップ部品内蔵樹脂多層基板およびその製造方法
US9179549B2 (en) Packaging substrate having embedded passive component and fabrication method thereof
TW200539269A (en) Capacitor-mounted wiring board and method of manufacturing the same
JP5249132B2 (ja) 配線基板
CN108811319A (zh) 电子部件及其制造方法
TWI455662B (zh) A method for manufacturing a capacitor-type printed wiring board, and a method for manufacturing the capacitor-type printed wiring board
US20060017133A1 (en) Electronic part-containing elements, electronic devices and production methods
JP2009170941A (ja) キャパシタ実装配線基板
JP2009135221A (ja) 多層配線基板及びその製造方法ならびに半導体装置
US20130258623A1 (en) Package structure having embedded electronic element and fabrication method thereof
JP2001144245A (ja) 半導体パッケージ及びその製造方法並びに半導体装置
US20090077799A1 (en) Circuit board structure with capacitor embedded therein and method for fabricating the same
US20080308309A1 (en) Structure of packaging substrate having capacitor embedded therein and method for fabricating the same
JP5286072B2 (ja) 配線基板及びその製造方法
US9433108B2 (en) Method of fabricating a circuit board structure having an embedded electronic element
JP2007311492A (ja) 半導体装置の製造方法
CN108550531B (zh) 封装基板的制造方法
JP2017157802A (ja) 半導体パッケージ及び半導体パッケージの製造方法
JP4558257B2 (ja) 固体電解コンデンサ
TWI311452B (en) Method of fabricating a device-containing substrate
TWI327367B (en) Semiconductor substrate structure and method for fabricating the same
TWI733084B (zh) 電路載體及其製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 17747270

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 17747270

Country of ref document: EP

Kind code of ref document: A1