WO2016056124A1 - 半導体装置の製造方法 - Google Patents

半導体装置の製造方法 Download PDF

Info

Publication number
WO2016056124A1
WO2016056124A1 PCT/JP2014/077207 JP2014077207W WO2016056124A1 WO 2016056124 A1 WO2016056124 A1 WO 2016056124A1 JP 2014077207 W JP2014077207 W JP 2014077207W WO 2016056124 A1 WO2016056124 A1 WO 2016056124A1
Authority
WO
WIPO (PCT)
Prior art keywords
wafer
grinding
grindstone
semiconductor device
manufacturing
Prior art date
Application number
PCT/JP2014/077207
Other languages
English (en)
French (fr)
Inventor
和成 中田
民雄 松村
芳明 寺崎
Original Assignee
三菱電機株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 三菱電機株式会社 filed Critical 三菱電機株式会社
Priority to US15/321,245 priority Critical patent/US10134598B2/en
Priority to JP2016552785A priority patent/JP6245376B2/ja
Priority to PCT/JP2014/077207 priority patent/WO2016056124A1/ja
Priority to DE112014007049.1T priority patent/DE112014007049T5/de
Priority to CN201480082590.5A priority patent/CN106796874B/zh
Publication of WO2016056124A1 publication Critical patent/WO2016056124A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/304Mechanical treatment, e.g. grinding, polishing, cutting
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B24GRINDING; POLISHING
    • B24BMACHINES, DEVICES, OR PROCESSES FOR GRINDING OR POLISHING; DRESSING OR CONDITIONING OF ABRADING SURFACES; FEEDING OF GRINDING, POLISHING, OR LAPPING AGENTS
    • B24B27/00Other grinding machines or devices
    • B24B27/0023Other grinding machines or devices grinding machines with a plurality of working posts
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B24GRINDING; POLISHING
    • B24BMACHINES, DEVICES, OR PROCESSES FOR GRINDING OR POLISHING; DRESSING OR CONDITIONING OF ABRADING SURFACES; FEEDING OF GRINDING, POLISHING, OR LAPPING AGENTS
    • B24B49/00Measuring or gauging equipment for controlling the feed movement of the grinding tool or work; Arrangements of indicating or measuring equipment, e.g. for indicating the start of the grinding operation
    • B24B49/12Measuring or gauging equipment for controlling the feed movement of the grinding tool or work; Arrangements of indicating or measuring equipment, e.g. for indicating the start of the grinding operation involving optical means
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B24GRINDING; POLISHING
    • B24BMACHINES, DEVICES, OR PROCESSES FOR GRINDING OR POLISHING; DRESSING OR CONDITIONING OF ABRADING SURFACES; FEEDING OF GRINDING, POLISHING, OR LAPPING AGENTS
    • B24B7/00Machines or devices designed for grinding plane surfaces on work, including polishing plane glass surfaces; Accessories therefor
    • B24B7/20Machines or devices designed for grinding plane surfaces on work, including polishing plane glass surfaces; Accessories therefor characterised by a special design with respect to properties of the material of non-metallic articles to be ground
    • B24B7/22Machines or devices designed for grinding plane surfaces on work, including polishing plane glass surfaces; Accessories therefor characterised by a special design with respect to properties of the material of non-metallic articles to be ground for grinding inorganic material, e.g. stone, ceramics, porcelain
    • B24B7/228Machines or devices designed for grinding plane surfaces on work, including polishing plane glass surfaces; Accessories therefor characterised by a special design with respect to properties of the material of non-metallic articles to be ground for grinding inorganic material, e.g. stone, ceramics, porcelain for grinding thin, brittle parts, e.g. semiconductors, wafers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/30604Chemical etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L21/6836Wafer tapes, e.g. grinding or dicing support tapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/20Sequence of activities consisting of a plurality of measurements, corrections, marking or sorting steps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/10Measuring as part of the manufacturing process
    • H01L22/12Measuring as part of the manufacturing process for structural parameters, e.g. thickness, line width, refractive index, temperature, warp, bond strength, defects, optical inspection, electrical measurement of structural dimensions, metallurgic measurement of diffusions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68327Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/6834Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used to protect an active side of a device or wafer

Definitions

  • the present invention relates to a semiconductor device manufacturing method capable of suppressing wafer breakage during wafer processing without reducing productivity.
  • LSIs the density of packages has been increased by three-dimensional mounting or the like, and the wafer thickness has been reduced until the wafer thickness at the completion of the process reaches about 25 ⁇ m.
  • power devices such as IGBTs (Insulated Gate Bipolar Transistors) and MOSFETs (MOS Field Effect Transistors), inverter circuits such as industrial motors and automobile motors, large capacity server power supplies, and uninterruptible power supplies Widely used as a semiconductor switch.
  • the semiconductor substrate is thinly processed in order to improve the current-carrying performance typified by on characteristics.
  • a semiconductor device is manufactured by using an ultra-thin wafer process for thinning a wafer manufactured by an FZ (Floating-Zone) method to about 50 ⁇ m.
  • FZ Floating-Zone
  • the strength of the wafer is reduced, so that the wafer is damaged during wafer processing. Further, when the transition region is provided, a taper of 15 to 45 degrees is formed at the edge of the wafer, so that an effective region that can be used as a device on the outer periphery of the wafer is reduced and productivity is lowered.
  • the present invention has been made to solve the above-described problems, and an object of the present invention is to obtain a method of manufacturing a semiconductor device capable of suppressing wafer breakage during wafer processing without reducing productivity. is there.
  • the method for manufacturing a semiconductor device includes a step of forming a plurality of semiconductor devices on a front surface of a wafer, and grinding a peripheral portion of the back surface of the wafer with a first grindstone to form a crushed layer on the peripheral portion.
  • a first grinding step a second grinding step of forming a recess by grinding a central portion of the back surface of the wafer with the first grindstone while leaving the outer peripheral portion on which the crushed layer is formed as a rib
  • the outer peripheral portion of the back surface of the wafer is ground to introduce a crushed layer.
  • FIG. 2 is a flowchart of a method for manufacturing a semiconductor device according to the first embodiment of the present invention. It is a top view which shows the outer edge part of the thinned wafer.
  • FIG. 11 is a cross-sectional view taken along the line II of FIG. It is the figure which showed the grinding amount in the process of introduce
  • FIG. FIG. 1 is a plan view showing a back grinding apparatus according to Embodiment 1 of the present invention.
  • the wafer 1 to which the surface protection tape is attached is set in the wafer cassette 2 and is transferred to the alignment mechanism 4 by the transfer robot 3.
  • wafer centering is performed by the alignment mechanism 4, and the wafer 1 is transferred to the wafer transfer unit 6 by the transfer arm 5.
  • the grinding stage 7 is rotated counterclockwise on the paper surface, and the wafer 1 is moved to the uniaxial grinding stage 8. In the uniaxial grinding stage 8, the first and second grinding steps are performed.
  • the grinding stage 7 is further rotated counterclockwise on the paper surface, and the wafer 1 is moved to the biaxial grinding stage 9.
  • a third grinding process is performed in the biaxial grinding stage 9. Ribs are formed on the outer periphery of the wafer 1 by these first, second and third grinding steps.
  • the wafer 1 is transferred to the wafer cleaning mechanism 10 by the transfer arm 5 and subjected to water washing and drying processing.
  • the wafer 1 is collected into the wafer cassette 11 by the transfer robot 3.
  • FIGS. 2 and 3 are a cross-sectional view and a top view showing the state of the grinding process, respectively.
  • the suction stage 12 and the stage cover 13 correspond to the uniaxial grinding stage 8 and the biaxial grinding stage 9 of FIG.
  • the surface side of the wafer 1 to which the protective tape 14 is adhered is adsorbed to the adsorption stage 12 and rotated in a predetermined direction at a speed of about 300 rpm, for example.
  • the grinding wheel 16 on which the grinding wheel 15 is set slowly contacts the wafer 1 at a speed of about 4000 rpm from above to perform the grinding process.
  • FIG. 4 to 8 are cross-sectional views showing a method for manufacturing a semiconductor device according to the first embodiment of the present invention.
  • FIG. 9 is a flowchart of the semiconductor device manufacturing method according to the first embodiment of the present invention.
  • the manufactured semiconductor device is a vertical semiconductor device such as an IGBT, MOSFET, or diode.
  • n-type semiconductor wafer 1 is prepared, a p-type or n-type impurity layer is formed on the surface of the wafer 1, and then a gate electrode is formed of polysilicon or the like.
  • a wiring layer for leading the transistor and the gate electrode to the outside is formed using a metal material such as aluminum on the surface.
  • a wafer surface side circuit is formed (step S1).
  • the wafer surface side circuit has a device region in which a plurality of semiconductor devices are partitioned by division planned lines, and an outer peripheral surplus region surrounding the device region.
  • a surface protective tape 14 is attached to the surface of the wafer 1 (step S2).
  • the outer peripheral portion of the back surface of the wafer 1 is ground with the first grindstone 17 (step S3).
  • the central portion of the back surface of the wafer 1 is not ground but left as an unground region 18.
  • a crushed layer 19 is formed by machining on the ground outer periphery.
  • step S4 the relative position between the first grindstone 17 and the wafer 1 is changed.
  • the position of the first grindstone 17 is shifted by a predetermined amount using a servo motor.
  • the central portion of the back surface of the wafer 1 including the unground region 18 is left by a predetermined amount with the first grindstone 17 while leaving a part of the outer peripheral portion where the crushing layer 19 is formed as the rib 20.
  • the concave portion 21 is formed by grinding (step S5).
  • the bottom surface of the recess 21 is ground using a second grindstone 22 having a smaller grain size than the first grindstone 17 to thin the wafer 1 to a set thickness.
  • the wafer 1 is washed and dried (step S7).
  • the crushed layer 19 is removed by wet etching using a mixed acid containing hydrofluoric acid and nitric acid.
  • the wafer 1 having the ribs 20 is formed by the above process.
  • FIG. 10 is a top view showing the outer edge of the thinned wafer.
  • FIG. 11 is a cross-sectional view taken along the line II of FIG.
  • a thickened portion of the outer end portion of the wafer 1 is a rib 20, and a thinly processed portion of the wafer 1 is a device region.
  • Chipping 23 occurs on the device region side of the rib 20 by the first, second, and third grinding steps. If stress is applied to the wafer 1 when handling the wafer 1, the chipping 23 will be the starting point and the wafer 1 will be broken.
  • the crushing layer 19 is introduced by grinding the outer periphery of the back surface of the wafer 1 before forming the recess.
  • an insulating film such as a silicon oxide film is also formed on the wafer back side.
  • a large step is formed in the rib 20 using the insulating film as a mask in the wet etching after grinding, and a suction failure has occurred when the rib is sucked for wafer handling in a subsequent process.
  • the insulating film on the outer peripheral portion of the back surface of the wafer 1 is removed by the first grinding process, it is possible to prevent a large step from being formed on the rib 20.
  • FIG. 12 is a diagram showing a grinding amount and a chipping number of 50 ⁇ m or more in the process of introducing the crushed layer. Chipping of 50 ⁇ m or more leads to wafer cracking.
  • the grinding amount is less than 1 ⁇ m, the ground surface on the outer periphery of the back surface of the wafer maintains the single crystal state of the silicon wafer. For this reason, in the second grinding step, large chipping of more than 50 ⁇ m occurred on the wafer that received force from the grindstone.
  • a crushing layer is introduced into the ground surface of the wafer edge, so that the wafer that receives the force from the grindstone generates fine chipping. The number of chipping exceeding 50 ⁇ m that led to cracking was greatly reduced.
  • FIG. 13 is a diagram showing the average particle diameter of the first grindstone and the surface burn rate during grinding.
  • Surface burn means that when a grindstone with reduced grinding force is pushed into a wafer at a constant speed, the wafer surface rubbed with the grindstone turns black.
  • the average particle size of the first grindstone 17 is reduced, the grinding force is reduced, and when the particle size is 20 ⁇ m or less, the frequency of surface burning increases. Therefore, the average particle size of the first grindstone 17 is preferably 20 ⁇ m or more.
  • the first grindstone 17 can be stably ground without causing surface burning.
  • FIG. 14 is a diagram showing the average particle diameter of the first grindstone and the cracking rate during grinding. If the average particle size of the first grindstone 17 is larger than 100 ⁇ m, the cracking rate increases. Therefore, the average particle diameter of the first grindstone 17 is preferably 100 ⁇ m or less. Thereby, the wafer crack at the time of grinding can be prevented.
  • the average particle size of the second grindstone 22 is preferably 10 ⁇ m or less. Thereby, even after the wafer 1 is thinned, the strength of the wafer 1 can be ensured and wafer cracking due to handling can be suppressed.
  • Embodiment 2 the width of the unground region 18 is measured after the first grinding step, and the position of the first grindstone in the second grinding step is determined based on the measured value. Other steps are the same as those in the first embodiment.
  • FIG. 15 is a cross-sectional view showing a method for measuring the width of an unground region according to Embodiment 2 of the present invention.
  • the wafer image taken by the camera 24 is subjected to image processing to measure the width of the unground region 18. Since the amount of wear of the first grindstone 17 is known from the width of the unground region 18, the position of the first grindstone 17 is determined according to the amount of wear of the first grindstone 17, so that the width of the rib 20 can be set to a desired value. Can be a value. Further, by performing image processing on the wafer imaging, the wear amount of the first grindstone 17 can be measured at high speed in a non-contact manner.
  • FIGS. 16 and 17 are a cross-sectional view and a plan view showing another method for measuring the width of the unground region according to the second embodiment of the present invention, respectively.
  • the step measuring element 25 is scanned in a straight line so as to pass near the center of the wafer 1.
  • the step gauge 25 is scanned in the vertical direction so as to pass through the center of the width of the convex portion of the unground region 18 obtained thereby.
  • the width of the unground region can be obtained with high precision even when the grinding amount in the first grinding step is small and the contrast due to the image is low.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Mechanical Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Ceramic Engineering (AREA)
  • Inorganic Chemistry (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Mechanical Treatment Of Semiconductor (AREA)
  • Constituent Portions Of Griding Lathes, Driving, Sensing And Control (AREA)
  • Grinding Of Cylindrical And Plane Surfaces (AREA)

Abstract

 第1研削工程として、ウエハ(1)の裏面の外周部を第1の砥石(17)で研削して外周部に破砕層(19)を形成する。次に、第2研削工程として、破砕層(19)を形成した外周部をリブ(20)として残しつつ、ウエハ(1)の裏面の中央部を第1の砥石(17)で研削して凹部(21)を形成する。次に、第3研削工程として、第1の砥石(17)より砥粒径の小さい第2の砥石(22)を用いて凹部(21)の底面を研削してウエハ(1)を薄化する。

Description

半導体装置の製造方法
 本発明は、生産性を低下させずにウエハ加工時のウエハ破損を抑制することができる半導体装置の製造方法に関する。
 LSIでは3次元実装等によるパッケージの高密度化が行われており、プロセス完了時のウエハ厚みが25μm程度になるまで薄ウエハ化が進んでいる。また、IGBT(絶縁ゲート型バイポーラトランジスタ)やMOSFET(MOS型電界効果トランジスタ)といったパワーデバイスでは、産業用モータや自動車用モータなどのインバータ回路、大容量サーバの電源装置、及び無停電電源装置などの半導体スイッチとして広く使われている。これらパワー半導体装置では、オン特性などに代表される通電性能を改善するために、半導体基板が薄く加工されている。近年では、コスト面・特性面を改善するため、FZ(Floating Zone)法により作製されたウエハを50μm程度まで薄型化する極薄ウエハプロセスを用いて半導体装置が製造されている。
 一般に、ウエハの薄型加工には、バックグラインドやポリッシュによる研磨、及び機械研磨で発生した加工歪みを除去するためのウエットエッチングやドライエッチングが用いられる。そして、裏面側にイオン注入や熱処理による拡散層形成を行った後、スパッタ法等により電極形成がなされる。このような状況において、ウエハの裏面加工時におけるウエハ割れの発生頻度は高くなってきている。そこで、ウエハの薄型化に関しては、近年ではウエハ外周部をリブとして厚く残したまま、ウエハ中心部のみを薄く加工する加工方法が提案されている(例えば、特許文献1参照)。
 このようなリブ付きウエハを用いることで、ウエハの反りが大幅に緩和され、プロセス装置でのウエハ搬送が容易になる。さらに、ウエハのハンドリングを行う際に、ウエハの強度が大幅に向上し、ウエハの割れや欠けを軽減することができる。また、このようなリブ付きウエハに対して、リブから薄化部にかけて、ウエハの厚みを徐々に薄くする遷移領域を設けることで、リブ付ウエハにおける熱処理工程でのウエハ破損を防ぐ方法も提案されている(例えば、特許文献2参照)。
日本特開2007-19379号公報 日本特許第5266869号明細書
 リブを形成する際にリブにチッピングなどの欠けが発生するとウエハの強度が低下するため、ウエハ加工時にウエハ破損が生じる。また、遷移領域を設ける場合、ウエハの端部に15度乃至45度のテーパーが形成されるため、ウエハ外周部のデバイスとして利用できる有効領域が減少し、生産性が低下する。
 本発明は、上述のような課題を解決するためになされたもので、その目的は生産性を低下させずにウエハ加工時のウエハ破損を抑制することができる半導体装置の製造方法を得るものである。
 本発明に係る半導体装置の製造方法は、ウエハの表面に複数の半導体装置を形成する工程と、前記ウエハの裏面の外周部を第1の砥石で研削して前記外周部に破砕層を形成する第1研削工程と、前記破砕層を形成した前記外周部をリブとして残しつつ、前記ウエハの裏面の中央部を前記第1の砥石で研削して凹部を形成する第2研削工程と、前記第1の砥石より砥粒径の小さい第2の砥石を用いて前記凹部の底面を研削して前記ウエハを薄化する第3研削工程とを備えることを特徴とする。
 本発明では、リブを形成する前にウエハの裏面の外周部を研削して破砕層を導入する。これにより、ウエハ割れの起点となるリブのチッピングを抑制できるため、ウエハ加工時のウエハ破損を抑制することができる。また、従来のようにウエハの端部にテーパーを形成する必要が無いため、有効領域は減少せず、生産性が低下しない。
本発明の実施の形態1に係るバックグラインド装置を示す平面図である。 研削工程の様子を示す断面図である。 研削工程の様子を示す上面図である。 本発明の実施の形態1に係る半導体装置の製造方法を示す断面図である。 本発明の実施の形態1に係る半導体装置の製造方法を示す断面図である。 本発明の実施の形態1に係る半導体装置の製造方法を示す断面図である。 本発明の実施の形態1に係る半導体装置の製造方法を示す断面図である。 本発明の実施の形態1に係る半導体装置の製造方法を示す断面図である。 本発明の実施の形態1に係る半導体装置の製造方法のフローチャートである。 薄化されたウエハの外端部を示す上面図である。 図10のI-IIに沿った断面図である。 破砕層を導入する工程での研削量と50μm以上のチッピング数を示した図である。 第1の砥石の平均粒径と研削時の面焼け率を示す図である。 第1の砥石の平均粒径と研削時の割れ率を示す図である。 本発明の実施の形態2に係る未研削領域の幅の測定方法を示す断面図である。 本発明の実施の形態2に係る未研削領域の幅の他の測定方法を示す断面図である。 本発明の実施の形態2に係る未研削領域の幅の他の測定方法を示す平面図である。
 本発明の実施の形態に係る半導体装置の製造方法について図面を参照して説明する。同じ又は対応する構成要素には同じ符号を付し、説明の繰り返しを省略する場合がある。
実施の形態1.
 図1は、本発明の実施の形態1に係るバックグラインド装置を示す平面図である。表面保護テープが貼付けられたウエハ1がウエハカセット2にセットされ、搬送ロボット3によりアライメント機構4まで搬送される。次に、アライメント機構4によりウエハセンタリングが行われ、ウエハ1は搬送アーム5によりウエハ受け渡し部6まで搬送される。次に、研削処理ステージ7が紙面反時計回りに回転され、ウエハ1は1軸研削ステージ8まで移動される。1軸研削ステージ8において第1及び第2研削工程が行われる。
 次に、研削処理ステージ7が更に紙面反時計回りに回転され、ウエハ1は2軸研削ステージ9まで移動される。2軸研削ステージ9において第3研削工程が行われる。これらの第1、第2及び第3研削工程によりウエハ1の外周にリブが形成される。次に、ウエハ1は搬送アーム5によりウエハ洗浄機構10まで搬送されて、水洗及び乾燥処理が行われる。次に、ウエハ1は搬送ロボット3によりウエハカセット11に回収される。
 図2及び図3は、それぞれ研削工程の様子を示す断面図及び上面図である。吸着ステージ12及びステージカバー13は、図1の1軸研削ステージ8や2軸研削ステージ9に対応している。保護テープ14を貼着したウエハ1の表面側を吸着ステージ12に吸着させ、所定の向きに例えば300rpm程度の速度で回転する。研削砥石15がセットされた研削ホイール16が上方から4000rpm程度の速度でゆっくりとウエハ1に接触して研削工程を行う。
 図4~8は、本発明の実施の形態1に係る半導体装置の製造方法を示す断面図である。図9は、本発明の実施の形態1に係る半導体装置の製造方法のフローチャートである。製造される半導体装置は、IGBTやMOSFET、ダイオードなどの縦型半導体デバイスである。
 まず、n型半導体のウエハ1を準備し、ウエハ1の表面にp型やn型の不純物層を形成した後、ポリシリコンなどでゲート電極を形成する。次に、表面にアルミニウムなどの金属材料を用いてトランジスタ及びゲート電極を外部に引き出すための配線層を形成する。これにより、ウエハ表面側回路が形成される(ステップS1)。ウエハ表面側回路は、複数の半導体装置が分割予定ラインによって区画されたデバイス領域と、該デバイス領域を囲繞する外周余剰領域とを有する。
 次に、図4に示すように、ウエハ1の表面に表面保護テープ14を貼付する(ステップS2)。次に、図5に示すように、第1研削工程として、ウエハ1の裏面の外周部を第1の砥石17で研削する(ステップS3)。この際にウエハ1の裏面の中央部を研削せずに未研削領域18として残す。研削した外周部に機械加工による破砕層19が形成される。
 次に、図6に示すように、第1の砥石17とウエハ1の相対位置を変更する(ステップS4)。例えばサーボモータを用いて所定量だけ第1の砥石17の位置をずらす。次に、第2研削工程として、破砕層19を形成した外周部の一部をリブ20として残しつつ、未研削領域18を含むウエハ1の裏面の中央部を第1の砥石17で所定量だけ研削して凹部21を形成する(ステップS5)。
 次に、図7に示すように、第3研削工程として、第1の砥石17より砥粒径の小さい第2の砥石22を用いて凹部21の底面を研削してウエハ1を設定厚みまで薄化する(ステップS6)。ウエハ1の水洗と乾燥を行う(ステップS7)。次に、図8に示すように、フッ酸と硝酸を含む混酸を用いたウエットエッチングにより破砕層19を除去する。以上の工程によりリブ20を有するウエハ1が形成される。
 その後、ウエハ1の裏面に、イオン注入による不純物導入、拡散炉やレーザを用いた不純物の活性化、外部に電気を引き出すための配線層や回路基板と接続を行うための電極が形成される。このとき、ウエハ1の薄化によるウエハ反りがウエハ搬送を困難にする。しかし、上記のようにバックグラインドでリブ20を形成することでウエハ1の反りが大幅に緩和され、プロセス装置でのウエハ搬送が容易になる。また、ウエハの強度が大幅に向上するため、ウエハ1のハンドリングを行う際にウエハ1の割れや欠けを軽減することができる。
 図10は薄化されたウエハの外端部を示す上面図である。図11は図10のI-IIに沿った断面図である。ウエハ1の外端部の厚くなった部分がリブ20であり、ウエハ1の薄く加工された部分がデバイス領域である。第1、第2及び第3研削工程によりリブ20のデバイス領域側においてチッピング23が発生する。ウエハ1をハンドリングする際にウエハ1に応力がかかると、チッピング23が起点となってウエハ1が割れてしまう。
 本実施の形態では、凹部を形成する前に、ウエハ1の裏面の外周部を研削して破砕層19を導入する。これにより、ウエハ割れの起点となるリブ20のチッピング23を抑制できるため、ウエハ加工時のウエハ破損を抑制することができる。また、従来のようにウエハ1の端部にテーパーを形成する必要が無いため、有効領域は減少せず、生産性が低下しない。
 また、ウエハ表面側に半導体装置を形成する際にシリコン酸化膜などの絶縁膜がウエハ裏面側にも形成される。従来は絶縁膜が研削後のウエットエッチングでマスクとなってリブ20に大きな段差が形成され、後工程においてウエハハンドリングのためにリブを吸着する際に吸着不良が発生していた。一方、本実施の形態では第1研削工程によりウエハ1の裏面の外周部の絶縁膜が除去されるため、リブ20に大きな段差が形成されるのを防ぐことができる。
 図12は、破砕層を導入する工程での研削量と50μm以上のチッピング数を示した図である。50μm以上のチッピングはウエハ割れにつながる。研削量が1μm未満の場合、ウエハの裏面の外周部の研削面はシリコンウエハの単結晶状態を保持している。このため、第2研削工程において、砥石から力を受けたウエハには、50μm超の大きなチッピングが発生した。一方、第1研削工程で1μm以上研削した場合には、ウエハ端部の研削面には機械加工による破砕層を導入されるため、砥石から力を受けたウエハは細かいチッピングが発生するものの、ウエハ割れにつながる50μm超のチッピング数は大幅に減少した。
 図13は、第1の砥石の平均粒径と研削時の面焼け率を示す図である。面焼けとは、研削力が落ちた砥石をウエハに一定速度で押し込むと、砥石で擦ったウエハ表面が黒変することである。第1の砥石17の平均粒径が小さくなると研削力が低くなり、粒径が20μm以下になると面焼けの頻度が増加する。従って、第1の砥石17の平均粒径は20μm以上であることが好ましい。これにより、ウエハ裏面側に絶縁膜やポリシリコン膜などが残留している場合でも第1の砥石17により面焼けを起こすことなく、安定して研削することができる。
 図14は、第1の砥石の平均粒径と研削時の割れ率を示す図である。第1の砥石17の平均粒径が100μmより大きいと割れ率が増加する。従って、第1の砥石17の平均粒径は100μm以下であることが好ましい。これにより、研削時のウエハ割れを防ぐことができる。
 また、第2の砥石22の平均粒径は10μm以下であることが好ましい。これにより、ウエハ1を薄化した後も、ウエハ1の強度を確保し、ハンドリングによるウエハ割れを抑制することができる。
実施の形態2.
 実施の形態2では第1研削工程の後に未研削領域18の幅を測定し、その測定した値を元に第2研削工程における第1の砥石の位置を決定する。その他の工程は実施の形態1と同様である。
 図15は、本発明の実施の形態2に係る未研削領域の幅の測定方法を示す断面図である。カメラ24で撮ったウエハ撮像を画像処理して未研削領域18の幅を測定する。未研削領域18の幅から第1の砥石17の摩耗量が分かるため、第1の砥石17の摩耗量に応じて第1の砥石17の位置を決定することで、リブ20の幅を所望の値にすることができる。また、ウエハ撮像を画像処理することで、第1の砥石17の摩耗量を高速で非接触で測定することができる。
 図16及び図17はそれぞれ本発明の実施の形態2に係る未研削領域の幅の他の測定方法を示す断面図及び平面図である。ウエハ1の中心付近を通るように段差測定子25を一直線に走査する。それにより求めた未研削領域18の凸部の幅の中央を通るように段差測定子25を垂直方向に走査する。それぞれの測定による未研削領域18の凸部の幅を2×a、2×bとした時、未研削領域18の幅Dは、三平方の定理を用いて、D=(a2+b2)/bにより求めることができる。この測定方法であれば、第1研削工程での研削量が小さく、画像によるコントラストが低い場合でも、精度よく未研削領域の幅を求めることができる。
1 ウエハ、17 第1の砥石、18 未研削領域、19 破砕層、20 リブ、21 凹部、22 第2の砥石

Claims (9)

  1.  ウエハの表面に複数の半導体装置を形成する工程と、
     前記ウエハの裏面の外周部を第1の砥石で研削して前記外周部に破砕層を形成する第1研削工程と、
     前記破砕層を形成した前記外周部をリブとして残しつつ、前記ウエハの裏面の中央部を前記第1の砥石で研削して凹部を形成する第2研削工程と、
     前記第1の砥石より砥粒径の小さい第2の砥石を用いて前記凹部の底面を研削して前記ウエハを薄化する第3研削工程とを備えることを特徴とする半導体装置の製造方法。
  2.  前記第3研削工程の後に、ウエットエッチングにより前記破砕層を除去する工程を更に備えることを特徴とする請求項1に記載の半導体装置の製造方法。
  3.  前記第1研削工程において前記ウエハの裏面の前記中央部を研削せずに未研削領域として残し、
     前記第2研削工程において前記第1の砥石と前記ウエハの相対位置を変更して前記未研削領域を研削することを特徴とする請求項1又は2に記載の半導体装置の製造方法。
  4.  前記未研削領域の幅を測定した値を元に前記第2研削工程における前記第1の砥石の位置を決定することを特徴とする請求項3に記載の半導体装置の製造方法。
  5.  ウエハ撮像を画像処理して前記未研削領域の幅を測定することを特徴とする請求項4に記載の半導体装置の製造方法。
  6.  前記ウエハの径方向に前記未研削領域の段差を測定して前記未研削領域の幅を求めることを特徴とする請求項4に記載の半導体装置の製造方法。
  7.  前記破砕層を導入する工程での研削量は1μm以上であることを特徴とする請求項1~6の何れか1項に記載の半導体装置の製造方法。
  8.  前記第1の砥石の平均粒径は20μm以上かつ100μm以下であることを特徴とする請求項1~7の何れか1項に記載の半導体装置の製造方法。
  9.  前記第2の砥石の平均粒径は10μm以下であることを特徴とする請求項1~8の何れか1項に記載の半導体装置の製造方法。
PCT/JP2014/077207 2014-10-10 2014-10-10 半導体装置の製造方法 WO2016056124A1 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
US15/321,245 US10134598B2 (en) 2014-10-10 2014-10-10 Method for manufacturing semiconductor device
JP2016552785A JP6245376B2 (ja) 2014-10-10 2014-10-10 半導体装置の製造方法
PCT/JP2014/077207 WO2016056124A1 (ja) 2014-10-10 2014-10-10 半導体装置の製造方法
DE112014007049.1T DE112014007049T5 (de) 2014-10-10 2014-10-10 Verfahren zur Fertigung einer Halbleitervorrichtung
CN201480082590.5A CN106796874B (zh) 2014-10-10 2014-10-10 半导体装置的制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2014/077207 WO2016056124A1 (ja) 2014-10-10 2014-10-10 半導体装置の製造方法

Publications (1)

Publication Number Publication Date
WO2016056124A1 true WO2016056124A1 (ja) 2016-04-14

Family

ID=55652778

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2014/077207 WO2016056124A1 (ja) 2014-10-10 2014-10-10 半導体装置の製造方法

Country Status (5)

Country Link
US (1) US10134598B2 (ja)
JP (1) JP6245376B2 (ja)
CN (1) CN106796874B (ja)
DE (1) DE112014007049T5 (ja)
WO (1) WO2016056124A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7357567B2 (ja) 2020-02-20 2023-10-06 株式会社ディスコ ウェーハの加工方法

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7171131B2 (ja) * 2018-08-29 2022-11-15 株式会社ディスコ 被加工物の研削方法

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005123425A (ja) * 2003-10-17 2005-05-12 Toshiba Corp 半導体基板の製造方法、半導体基板及び半導体装置の製造方法
JP2008010557A (ja) * 2006-06-28 2008-01-17 Disco Abrasive Syst Ltd 半導体ウエーハの研磨加工方法
JP2009176896A (ja) * 2008-01-23 2009-08-06 Disco Abrasive Syst Ltd ウエーハの加工方法
JP2010192537A (ja) * 2009-02-16 2010-09-02 Lintec Corp 半導体装置の製造方法
JP2012216565A (ja) * 2011-03-31 2012-11-08 Disco Abrasive Syst Ltd 半導体ウエーハの加工方法
JP2013045998A (ja) * 2011-08-26 2013-03-04 Mitsubishi Electric Corp 半導体素子の製造方法
JP2013187275A (ja) * 2012-03-07 2013-09-19 Disco Abrasive Syst Ltd 加工方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4406300B2 (ja) * 2004-02-13 2010-01-27 株式会社東芝 半導体装置及びその製造方法
CN100501932C (zh) * 2005-04-27 2009-06-17 株式会社迪斯科 半导体晶片及其加工方法
JP2007019379A (ja) 2005-07-11 2007-01-25 Disco Abrasive Syst Ltd ウェーハの加工方法
JP2009253143A (ja) * 2008-04-09 2009-10-29 Fuji Electric Device Technology Co Ltd 半導体ウェハ研削用砥石、半導体ウェハ研削装置および半導体装置の製造方法
JP5266869B2 (ja) 2008-05-19 2013-08-21 富士電機株式会社 半導体装置および半導体装置の製造方法
JP2011040631A (ja) * 2009-08-13 2011-02-24 Disco Abrasive Syst Ltd 硬質ウエーハの研削方法
JP2012146889A (ja) * 2011-01-14 2012-08-02 Disco Abrasive Syst Ltd ウエーハの研削方法
JP5811587B2 (ja) * 2011-05-17 2015-11-11 富士電機株式会社 半導体装置の製造方法
JP2013012690A (ja) * 2011-06-30 2013-01-17 Toshiba Corp 半導体ウエハの加工方法及び加工装置、並びに、半導体ウエハ

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005123425A (ja) * 2003-10-17 2005-05-12 Toshiba Corp 半導体基板の製造方法、半導体基板及び半導体装置の製造方法
JP2008010557A (ja) * 2006-06-28 2008-01-17 Disco Abrasive Syst Ltd 半導体ウエーハの研磨加工方法
JP2009176896A (ja) * 2008-01-23 2009-08-06 Disco Abrasive Syst Ltd ウエーハの加工方法
JP2010192537A (ja) * 2009-02-16 2010-09-02 Lintec Corp 半導体装置の製造方法
JP2012216565A (ja) * 2011-03-31 2012-11-08 Disco Abrasive Syst Ltd 半導体ウエーハの加工方法
JP2013045998A (ja) * 2011-08-26 2013-03-04 Mitsubishi Electric Corp 半導体素子の製造方法
JP2013187275A (ja) * 2012-03-07 2013-09-19 Disco Abrasive Syst Ltd 加工方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7357567B2 (ja) 2020-02-20 2023-10-06 株式会社ディスコ ウェーハの加工方法

Also Published As

Publication number Publication date
DE112014007049T5 (de) 2017-06-22
JP6245376B2 (ja) 2017-12-13
US20170200613A1 (en) 2017-07-13
US10134598B2 (en) 2018-11-20
CN106796874A (zh) 2017-05-31
CN106796874B (zh) 2019-06-28
JPWO2016056124A1 (ja) 2017-04-27

Similar Documents

Publication Publication Date Title
US8048775B2 (en) Process of forming ultra thin wafers having an edge support ring
JP5599342B2 (ja) 半導体装置の製造方法
US8435417B2 (en) Method of manufacturing semiconductor device
US8987122B2 (en) Method of manufacturing semiconductor device
JP6510393B2 (ja) 半導体装置の製造方法
US8603897B2 (en) Method for manufacturing bonded wafer
KR20180005604A (ko) 반도체 디바이스 칩의 제조 방법
US8278189B2 (en) Method for thinning wafer
JP5011740B2 (ja) 半導体装置の製造方法
JP6245376B2 (ja) 半導体装置の製造方法
JP2012064656A (ja) 半導体装置の製造方法
JP6128232B2 (ja) 半導体装置の製造方法
US20090246955A1 (en) Wafer processing method and wafer processing apparatus
CN110890281B (zh) 半导体装置的制造方法
JPH0837169A (ja) 半導体基板の研削方法及び研削装置及び半導体装置の製造方法
JP2019106557A (ja) 半導体装置の製造方法
CN112289694A (zh) 晶圆键合方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 14903595

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2016552785

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 15321245

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 112014007049

Country of ref document: DE

122 Ep: pct application non-entry in european phase

Ref document number: 14903595

Country of ref document: EP

Kind code of ref document: A1