WO2014129272A1 - 表示装置 - Google Patents

表示装置 Download PDF

Info

Publication number
WO2014129272A1
WO2014129272A1 PCT/JP2014/051892 JP2014051892W WO2014129272A1 WO 2014129272 A1 WO2014129272 A1 WO 2014129272A1 JP 2014051892 W JP2014051892 W JP 2014051892W WO 2014129272 A1 WO2014129272 A1 WO 2014129272A1
Authority
WO
WIPO (PCT)
Prior art keywords
conductor pattern
conductor
wiring
scanning signal
patterns
Prior art date
Application number
PCT/JP2014/051892
Other languages
English (en)
French (fr)
Inventor
琢也 大石
康一 澤田
隼人 上原
山本 晃
井上 智博
Original Assignee
堺ディスプレイプロダクト株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 堺ディスプレイプロダクト株式会社 filed Critical 堺ディスプレイプロダクト株式会社
Priority to CN201480001663.3A priority Critical patent/CN104395821B/zh
Priority to US14/410,934 priority patent/US9792867B2/en
Publication of WO2014129272A1 publication Critical patent/WO2014129272A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136204Arrangements to prevent high voltage or static electricity failures
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0413Details of dummy pixels or dummy lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0469Details of the physics of pixel operation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0469Details of the physics of pixel operation
    • G09G2300/0478Details of the physics of pixel operation related to liquid crystal pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0219Reducing feedthrough effects in active matrix panels, i.e. voltage changes on the scan electrode influencing the pixel voltage due to capacitive coupling

Definitions

  • the present invention includes a display area including a plurality of display pixels arranged in a matrix, a plurality of conductor patterns extending from the display area, and a supply unit for supplying a drive signal through the conductor pattern Is provided on a substrate.
  • Display devices such as LCD (Liquid Crystal Display) and OLED (Organic Electroluminescent Display) that are widely used in computer monitor displays and television receivers, and the like include a display area for displaying an image, a scanning signal in the display area, A supply section for supplying data signals and signal wiring for connecting them are provided on the substrate.
  • LCD Liquid Crystal Display
  • OLED Organic Electroluminescent Display
  • an active matrix type display device using a switching element such as a TFT (Thin Film Transistor) includes a display including a plurality of display pixels arranged in a matrix in a region excluding the peripheral portion of a rectangular array substrate. Has an area.
  • a plurality of scanning signal wirings and data signal wirings extending to the outside of the display area corresponding to each row and each column of the display pixel are arranged in the longitudinal direction end of the array substrate and the end in the direction perpendicular to the longitudinal direction. It is connected to a scanning signal supply unit and a data signal supply unit respectively arranged in each unit.
  • the conductor patterns as the scanning signal wiring and the data signal wiring are miniaturized accordingly.
  • the conductor pattern is formed on the array substrate using lithography and etching techniques, and it is known that the degree of etching progress varies depending on the density of the conductor pattern.
  • Patent Document 1 one or more dummy wirings having the same pitch or substantially the same pitch as the gate wiring are provided outside the gate wiring (scanning signal wiring) input to the first row and the last row of the display area.
  • a liquid crystal display device is disclosed in which a plurality of gate electrodes are arranged so that the gate wiring does not become thin even when the dummy wiring becomes thin when the gate wiring is etched.
  • the present invention has been made in view of such circumstances, and an object of the present invention is to provide a dummy wiring even when the dummy wiring is adjacent to a signal wiring for supplying a driving signal to the display area.
  • An object of the present invention is to provide a display device capable of suppressing electrostatic breakdown caused by the above.
  • a display device includes a display region including a plurality of display pixels arranged in a matrix, and a plurality of first pixels extending to the outside of the display region corresponding to each row and each column of the display pixels.
  • a display provided on a substrate with a conductor pattern and a second conductor pattern, and a first supply part and a second supply part for supplying drive signals to the display pixels via the first conductor pattern and the second conductor pattern, respectively.
  • the substrate includes a third conductor pattern adjacent to the plurality of first conductor patterns connected to the first supply unit (or the plurality of second conductor patterns connected to the second supply unit) on the substrate. The distance between the third conductor pattern and the surrounding conductor portion excluding the first conductor pattern (or second conductor pattern) is longer than the distance from the first conductor pattern (or second conductor pattern). And features.
  • the display device includes a plurality of first conductor patterns (or second conductor patterns) and a third conductor pattern on one surface side, and overlapping with each of the first conductor patterns (or second conductor patterns).
  • An insulating layer formed by arranging the fourth conductor pattern on the other surface side is provided on the substrate, and the third conductor pattern is formed by arranging the other conductor pattern and the fourth conductor on the other surface side of the insulating layer.
  • An overlap with each pattern is smaller than an overlap between the first conductor pattern (or the second conductor pattern) and the fourth conductor pattern, or does not have an overlap with the other conductor pattern and the fourth conductor pattern. It is characterized by being.
  • the display device includes a display area including a plurality of display pixels arranged in a matrix, and a plurality of first areas extending outside the display area corresponding to each row and each column of the display pixels.
  • a display provided on a substrate with a conductor pattern and a second conductor pattern, and a first supply part and a second supply part for supplying drive signals to the display pixels via the first conductor pattern and the second conductor pattern, respectively.
  • An insulating layer is formed on the substrate by arranging adjacent third conductor patterns on one side and a plurality of fourth conductor patterns overlapping each of the first conductor patterns (or second conductor patterns) on the other side.
  • the third conductor pattern is such that the first conductor pattern (or second conductor pattern) and the fourth conductor overlap each other conductor pattern formed on the other surface side of the insulating layer and the fourth conductor pattern. It is smaller than the overlap with the pattern, or has no overlap with the other conductor pattern and the fourth conductor pattern.
  • the third conductor pattern has a conductor width equivalent to that of the first conductor pattern (or second conductor pattern), and the first conductor pattern (or second conductor pattern)
  • the separation distance is equal to the separation distance between the first conductor patterns (or the second conductor patterns).
  • the first conductor pattern (or second conductor pattern) and the third conductor pattern are branched into a plurality of branch patterns toward the first supply unit (or second supply unit).
  • Each branch pattern of the third conductor pattern is characterized in that ends are connected to each other.
  • the present invention it is possible to suppress electrostatic breakdown from the third conductor pattern to the surrounding conductor portion and the connection destination of the conductor portion. Therefore, even when the dummy wiring is adjacent to the signal wiring for supplying the drive signal to the display area, it is possible to suppress electrostatic breakdown due to the presence of the dummy wiring.
  • FIG. 1 is a cross-sectional view schematically showing a configuration of a display device according to Embodiment 1 of the present invention
  • FIG. 2 is a plan view of the display device
  • FIG. 3 is an enlarged view of a main part indicated by reference numeral A in FIG. It is a top view.
  • the display device is configured with a liquid crystal layer 3 interposed between a first glass substrate (corresponding to a substrate) 1 and a second glass substrate 2.
  • a sealing material 31 for sealing the liquid crystal sealed in the liquid crystal layer 3 is disposed between the opposing surfaces of the first glass substrate 1 and the second glass substrate 2 at the periphery of the second glass substrate 2. It is provided along.
  • a pixel electrode 12 of a display pixel connected to each of the plurality of TFTs 11 and an alignment film 13 are laminated.
  • a polarizing plate 14 is attached to the other surface of the first glass substrate 1.
  • a first supply circuit substrate (corresponding to a first supply unit) 15 to be described later is provided at one end of one surface of the first glass substrate 1.
  • substrate 15 and each TFT11 is formed on one surface of the 1st glass substrate 1, it has abbreviate
  • an R, G, B color filter 21 corresponding to each display pixel, a counter electrode (common electrode) 22 of each display pixel, and an alignment film 23 are provided on one surface of the second glass substrate 2. It is formed by stacking. A polarizing plate 24 is attached to the other surface of the second glass substrate 2.
  • the polarization direction (polarization plane) of the light passing through the polarizing plate 14 and the polarizing plate 24 is different by 90 degrees.
  • the pixel electrode 12 and the counter electrode 22 are transparent electrodes made of, for example, ITO (Indium Tin Oxide). Each display pixel is located in a region (display region to be described later) closer to the color filter 21 than the broken line.
  • the first glass substrate 1 and the second glass substrate 2 have a horizontally long rectangle, and are bonded with a sealing material 31 so that one short side and one long side overlap each other. ing.
  • the end portions along the other short sides and the other long sides of the first glass substrate 1 do not overlap with the second glass substrate 2, and two first supply circuits are provided on one surface of each end portion.
  • a substrate 15 and four second supply circuit substrates (corresponding to a second supply unit) 16 are attached.
  • a display region 4 On which an image is displayed.
  • the 1st glass substrate 1 and the 2nd glass substrate 2 are bonded together with the sealing material 31 so that one long side may overlap, and the edge part along each short side which the 1st glass substrate 1 opposes, There is no overlap with the second glass substrate 2.
  • display pixels corresponding to the respective TFTs 11 are arranged in a matrix, and the TFTs 11 in each row and each column are connected to a scanning signal bus line and a data signal bus line (not shown). )
  • a plurality of scanning signal lines (corresponding to the first conductor pattern) 150 and data signal lines (corresponding to the second conductor pattern) are provided outside the display area 4 from the scanning signal bus lines and the data signal bus lines of each row and each column. 160 extends.
  • the wiring and the conductor pattern are used in the same meaning unless otherwise distinguished.
  • Each scanning signal wiring 150 is divided into two systems and connected to the two first supply circuit boards 15.
  • Each data signal wiring 160 is divided into four systems and connected to the four second supply circuit boards 16.
  • the wiring material of the scanning signal wiring 150 and the data signal wiring 160 is mainly composed of, for example, aluminum or copper (the same applies to the dummy wiring 151 described later).
  • the numbers of the first supply circuit board 15 and the second supply circuit board 16 are not limited to 2 and 4.
  • each scanning signal wiring 150 is formed at an equal pitch and an equal interval (that is, with an equal conductor width).
  • dummy wirings first wirings not connected to any circuit
  • 3 conductor patterns) 151 are arranged.
  • the dummy wiring 151 has a conductor width equal to the conductor width of the scanning signal wiring 150, and an interval between adjacent scanning signal wirings 150 is equal to an interval between the scanning signal wirings 150.
  • scanning signals are sequentially supplied from the two first supply circuit boards 15 to the TFTs 11 in each row via the scanning signal lines 150. Then, the data signals are simultaneously written from the four second supply circuit boards 16 to the pixel electrodes 12 of the display pixels in the row to which the scanning signal is supplied through the data signal lines 160 and the TFTs 11 in the row.
  • Each of the first supply circuit board 15 and the second supply circuit board 16 may generate a scanning signal and a data signal, or may relay each signal generated outside. In this way, one row of data signals is sequentially written to the pixel electrodes 12 of the display pixels in all rows.
  • a backlight (not shown) is arranged on the side facing the other surface of the first glass substrate 1 shown in FIG.
  • the light emitted from the backlight passes through the polarizing plate 14 and becomes linearly polarized light.
  • the polarization direction changes, and passes through the polarizing plate 24 and is visually recognized by a person.
  • the amount of change in the polarization direction in the liquid crystal layer 3 corresponds to the data signal (integrated value) written in the pixel electrode 12
  • the amount of light for each display pixel passing through the polarizing plate 24 is , Depending on the data signal. Then, such a set of pixels is visually recognized by a person as an image.
  • the resistance value of each scanning signal wiring 150 varies depending on the progress of etching when forming a conductor pattern. May be non-uniform. Specifically, among the plurality of scanning signal wirings 150 connected to the first supply circuit board 15, the scanning signal wirings 150 arranged on the outside become thinner and the resistance value increases. Such an increase in resistance value cannot be ignored, for example, when the width of the conductor pattern is 10 ⁇ m or less.
  • the inventors display pixels in a row to which a scanning signal is substantially supplied through the outermost scanning signal wiring 150 among the plurality of scanning signal wirings 150 connected to the first supply circuit board 15. It is found that a dark line (or bright line) is visually recognized.
  • the dummy wiring 151 that is not connected to any circuit is formed at a position adjacent to the outermost scanning signal wiring 150 in order to avoid the above-described visual problems. It is. Thereby, since the dummy wiring 151 is etched as if it is the outermost scanning signal wiring 150, the phenomenon that the conductor width of the outermost scanning signal wiring 150 becomes narrow is effectively alleviated.
  • the dummy wiring 151 is not connected to any circuit in the display device, and has an extremely high impedance to other conductor portions. For this reason, charges due to static electricity are accumulated and the dummy wiring 151 is likely to be at a high potential, and there is a possibility that the surrounding circuits may be electrostatically damaged. When electrostatic breakdown spreads over the display area 4, a display defect occurs. Therefore, in the first embodiment, restrictions are imposed on the positional relationship between the dummy wiring 151 and surrounding circuits.
  • FIG. 4 is an enlarged plan view showing a part of the first glass substrate 1 of the display device.
  • the other end of one scanning signal line 150 having one end connected to the first supply circuit board 15 is connected to one scanning signal bus line 111 included in the display area 4.
  • the scanning signal bus line 111 is for supplying a scanning signal to each TFT 11 in one row.
  • the dummy wiring 151 arranged adjacent to the scanning signal wiring 150 has a larger separation distance from the scanning signal bus line 111 and the adjacent conductor pattern 152 than the scanning signal wiring 150.
  • the end of the dummy wiring 151 on the display area 4 side is not bent. For example, even when this end is bent along the scanning signal wiring 150, the bent end and the scanning signal bus line 111 are not connected.
  • the separation distance is made larger than the separation distance between the dummy wiring 151 and the scanning signal wiring 150.
  • the two first supply circuit boards 15 supply the scanning signals to the display pixels in each row, and the four second supply circuit boards 16 supply the data signals to the display pixels in each column.
  • dummy wirings 151 are arranged at positions adjacent to the outermost scanning signal wiring 150 on the substrate.
  • the separation distance between the dummy wiring 151 and the surrounding conductor portion excluding the scanning signal wiring 150 is set to be longer than the separation distance between the dummy wiring 151 and the scanning signal wiring 150.
  • electrostatic breakdown from the dummy wiring 151 to the surrounding conductor and the connection destination of the conductor is suppressed. Therefore, even when the dummy wiring is adjacent to the signal wiring for supplying the drive signal to the display area, it is possible to suppress electrostatic breakdown due to the presence of the dummy wiring.
  • the dummy wiring 151 has a conductor width equivalent to that of the scanning signal wiring 150 and is separated from the adjacent scanning signal wiring 150 by a distance equivalent to the separation distance between the scanning signal wirings 150. Accordingly, since the dummy wiring 151 is etched as if it is a part of the plurality of scanning signal wirings 150, the phenomenon that the conductor width of the outermost scanning signal wiring 150 is narrowed can be effectively alleviated. It becomes possible.
  • the dummy wiring 151 is disposed adjacent to the outermost scanning signal wiring 150 among the plurality of scanning signal wirings 150 connected to each first supply circuit board 15.
  • the dummy wiring 161 is arranged adjacent to the outermost data signal wiring 160 among the plurality of data signal wirings 160 connected to each second supply circuit board 16.
  • FIG. 5 is a plan view of a display device according to Embodiment 2 of the present invention
  • FIG. 6 is an enlarged plan view of a main part indicated by reference numeral B in FIG.
  • Each data signal wiring 160 is formed at an equal pitch and an equal interval (that is, with an equal conductor width).
  • dummy wirings third wirings not connected to any circuit
  • the dummy wiring 161 has a conductor width equal to that of the data signal wiring 160, and an interval between adjacent data signal wirings 160 is equal to an interval between the data signal wirings 160.
  • the amplitude of the data signal decreases for the entire TFT 11 in the column to which the data signal is supplied via the data signal wiring 160. For this reason, the writing of the data signal is insufficient for all the pixels in the column, and the control of the polarization direction of the light passing therethrough is insufficient. As a result, the entire pixels for one column are visually recognized as dark lines (or bright bright lines) that are darker than the brightness that should be displayed.
  • the dummy wiring 161 that is not connected to any circuit is formed at a position adjacent to the outermost data signal wiring 160 in order to avoid the above-described visual problems. It is. As a result, since the dummy wiring 161 is etched as if it were the outermost data signal wiring 160, the phenomenon that the conductor width of the outermost data signal wiring 160 becomes narrow is effectively alleviated.
  • the dummy wiring 161 is not connected to any circuit in the display device, and has an extremely high impedance to other conductor portions. For this reason, charges due to static electricity are accumulated, and the dummy wiring 161 tends to be at a high potential, and there is a possibility that the surrounding circuits may be electrostatically damaged. When electrostatic breakdown spreads over the display area 4, a display defect occurs. Therefore, in the second embodiment, a restriction is imposed on the positional relationship between the dummy wiring 161 and the surrounding circuits.
  • the dummy wiring 161 arranged adjacent to the data signal wiring 160 is separated from the data signal bus line for supplying a data signal to each TFT 11 in one column and other surrounding conductor patterns. The distance is made larger than the separation distance from the data signal wiring 160.
  • the positional relationship among the data signal wiring 160, the dummy wiring 161, and the data signal bus line is the same as the positional relationship between the scanning signal wiring 150, the dummy wiring 151, and the scanning signal bus line 111 in FIG.
  • the separation distance between the bent end portion and the data signal bus line is larger than the separation distance between the dummy wiring 161 and the data signal wiring 160. To be. By maintaining such a positional relationship, it is difficult to cause electrostatic breakdown from the dummy wiring 161 to the surrounding circuits.
  • dummy wirings are arranged at positions adjacent to the outermost data signal wiring 160 on the board. 161 is arranged.
  • the separation distance between the dummy wiring 151 and the surrounding conductor portion excluding the data signal wiring 160 is set to be longer than the separation distance between the dummy wiring 161 and the data signal wiring 160. This suppresses electrostatic breakdown from the dummy wiring 161 to the surrounding conductor and the connection destination of the conductor. Therefore, even when the dummy wiring is adjacent to the signal wiring for supplying the drive signal to the display area, it is possible to suppress electrostatic breakdown due to the presence of the dummy wiring.
  • the dummy wiring 161 has a conductor width equivalent to that of the data signal wiring 160 and is separated from the adjacent data signal wiring 160 by a distance equivalent to the separation distance between the data signal wirings 160. Therefore, since the dummy wiring 161 is etched as if it is a part of the plurality of data signal wirings 160, the phenomenon that the conductor width of the outermost data signal wiring 160 becomes narrow can be effectively alleviated. It becomes possible.
  • the first embodiment is a form in which each scanning signal wiring 150 and dummy wiring 151 are arranged in a plane on one surface of the first glass substrate 1, while the third embodiment is a first glass.
  • Each scanning signal wiring 150 and dummy wiring 151 are arranged on the upper surface side (one surface side) of the insulating layer formed on one surface of the substrate 1, and a plurality of scanning signal wirings 150 and dummy wirings 151 are also disposed on the lower surface side (other surface side) of the insulating layer.
  • This is a form in which conductor patterns are arranged.
  • FIG. 7A is an enlarged plan view showing a part of the first glass substrate 1 of the display device according to Embodiment 3 of the present invention
  • FIG. 7B is a cross-sectional view taken along line BB of FIG. 7A.
  • the first glass substrate 1 has an insulating layer 17 formed on one surface.
  • the insulating layer 17 does not need to be formed on the entire surface of one surface of the first glass substrate 1, and may be formed in a portion where insulation is required when signal wiring or a conductor pattern is three-dimensionally arranged. Good.
  • Each scanning signal wiring 150 and dummy wiring 151 are arranged on the upper surface side of the insulating layer 17, and a plurality of light-shielding conductor patterns (in the fourth conductor pattern) that overlap with each scanning signal wiring 150 on the lower surface side. Equivalent) 170 is arranged.
  • the width of the overlap in plan view is typically about 1/4 of the width of the scanning signal wiring 150, but is not limited to this.
  • signal wirings or conductor patterns may be further disposed above each scanning signal wiring 150 and dummy wiring 151 via another insulating layer, but the illustration is omitted.
  • Some of the scanning signal wirings 150 meander in the upper part of FIG. 7A so that the entire lengths of the scanning signal wirings 150 are equal. In the present invention, it is not excluded that there are portions where the scanning signal lines 150 are not formed at equal pitches and equal intervals, and the width of the conductor pattern is changed when the entire lengths of the scanning signal lines 150 cannot be made equal. Thus, the resistance values of the respective scanning signal wirings 150 are adjusted to be equal.
  • the amount of light of the backlight passing through the gap between the adjacent scanning signal wirings 150 is reduced by the light-shielding conductor pattern 170 having the overlap as described above.
  • the light shielding conductor pattern 170 is also used as a substitute conductor pattern for the scanning signal wiring 150 having an overlap with the light shielding conductor pattern 170. That is, when the scanning signal wiring 150 is cut off in the middle, the overlapping portion of the scanning signal wiring 150 and the light shielding conductor pattern 170 on both sides of the cut-off portion is irradiated with a laser beam to be melted. Becomes conductive while bypassing the light-shielding conductor pattern 170.
  • another light-shielding conductor pattern (corresponding to another conductor pattern) 171 that does not overlap with the dummy wiring 151 is disposed on the lower surface side of the insulating layer 17.
  • the other light shielding conductor pattern 171 is formed at a position adjacent to the dummy wiring 151 in plan view.
  • the dummy wiring 151 does not need to use the other light shielding conductor pattern 171 as the substitute conductor pattern, and therefore does not overlap the other light shielding conductor pattern 171 and each light shielding conductor pattern 170.
  • the overlap is made smaller than the overlap between the scanning signal wiring 150 and the light shielding conductor pattern 170.
  • each scanning signal wiring 150 and dummy wiring 151 are arranged on the upper surface side of the insulating layer 17, and each light shielding conductor pattern 170 and other light shielding conductor patterns 171 are arranged on the lower surface side.
  • each light shielding conductor pattern 170 and other light shielding conductor patterns 171 may be arranged on the upper surface side of the insulating layer 17, and each scanning signal wiring 150 and dummy wiring 151 may be arranged on the lower surface side.
  • the insulating layer 17 is formed on one surface of the first glass substrate 1, and each scanning signal wiring 150 and dummy wiring 151 are formed on the upper surface side of the insulating layer 17.
  • a plurality of light-shielding conductor patterns 170 each having an overlap with each of the scanning signal wirings 150 are arranged on the lower surface side. Even if the other light shielding conductor pattern 171 and each light shielding conductor pattern 170 on the lower surface side of the insulating layer 17 are overlapped with the dummy wiring 151, the scanning signal wiring 150 and the light shielding conductor pattern 170 are not connected. Make the overlap smaller than the overlap.
  • the light shielding conductor pattern 170 and the other light shielding conductor pattern 171 disposed on the lower surface side of the insulating layer 17 are used as a light shielding portion for shielding the backlight, for example, the other light shielding conductor patterns 171 and Since it becomes difficult for a capacitor to be formed by each light-shielding conductor pattern 170 and the dummy wiring 151, electrostatic breakdown due to the presence of the dummy wiring 151 can be suppressed.
  • the case where the dummy wiring 151 and each scanning signal wiring 150 are arranged on the upper surface side of the insulating layer 17 has been described.
  • the dummy wiring 161 and the scanning signal wiring 150 are arranged on the upper surface side of the insulating layer 17.
  • each data signal wiring 160 is arranged.
  • a plurality of light shielding conductor patterns 170 each having an overlap with each data signal wiring 160 are provided on the lower surface side of the insulating layer 17, and the dummy wiring 161 is disposed on the lower surface side of the insulating layer 17.
  • the other light-shielding conductor patterns 171 and the respective light-shielding conductor patterns 170 do not overlap each other, or the data wiring 160 and the light-shielding conductor pattern 170 overlap each other. Thereby, electrostatic breakdown due to the presence of the dummy wiring 161 can be suppressed.
  • each of the scanning signal wirings 150 and the dummy wirings 151 is formed with a one-stroke conductor pattern, while in the fourth embodiment, each of the scanning signal wirings 150 and the dummy wirings 151 is formed. Is a form having a plurality of branch patterns.
  • FIG. 8 is an enlarged plan view showing a part of the first glass substrate 1 of the display device according to Embodiment 4 of the present invention.
  • Each of the scanning signal wiring 150 and the dummy wiring 151 branches into two branch patterns toward the first supply circuit board 15. Among these, for the dummy wiring 151, the end portions of the two branch patterns are connected to each other, and has a rounded shape as a whole.
  • the number of branch patterns is not limited to two.
  • ultraviolet rays are preferable when the sealing material 31 shown in FIG. 1 is irradiated with ultraviolet rays from the first glass substrate 1 side to be cured. I try to wrap around.
  • the end of the dummy wiring 151 is separated from the first supply circuit board 15 so that when a person touches the vicinity of the first supply circuit board 15 at the time of manufacture, it is not affected by static electricity charged on the human body. It is to make it.
  • the separation distance is set to 30 ⁇ m or more, but is preferably set to 50 ⁇ m or more.
  • each scanning signal wiring 150 and dummy wiring 151 near the first supply circuit board 15 is relatively thick. However, it is possible to prevent the irradiated ultraviolet rays from being shielded in a wide range. Further, the influence of static electricity on the dummy wiring 151 can be reduced.
  • each of the data signal wiring 160 and the dummy wiring 161 is branched into two branch patterns toward the second supply circuit board 16.
  • the end portions of the two branch patterns are connected to each other to eliminate the pointed portion.
  • First glass substrate (equivalent to substrate) 11 TFT 15 1st supply circuit board (equivalent to 1st supply part) 150 Scanning signal wiring (corresponding to the first conductor pattern) 151 Dummy wiring (equivalent to the third conductor pattern) 16 2nd supply circuit board (equivalent to a 2nd supply part) 160 Data signal wiring (equivalent to second conductor pattern) 161 Dummy wiring (equivalent to the third conductor pattern) 17 Insulating layer 170 Light-shielding conductor pattern (corresponding to the fourth conductor pattern) 171 Other light-shielding conductor patterns (corresponding to other conductor patterns) 2 Second glass substrate 3 Liquid crystal layer 4 Display area

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Optics & Photonics (AREA)
  • Mathematical Physics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal (AREA)

Abstract

 表示領域に駆動信号を供給するための信号配線にダミー配線を隣り合わせる場合であっても、ダミー配線の存在に起因する静電破壊を抑制することが可能な表示装置を提供する。 2つの第1供給回路基板15が各行の表示画素に走査信号を供給し、4つの第2供給回路基板16が各列の表示画素にデータ信号を供給する。各第1供給回路基板15に接続された複数の走査信号配線150のうち、最も外側の走査信号配線150と基板上で隣り合う位置にダミー配線151が配されている。そして、ダミー配線151と走査信号配線150を除く周囲の導体部との離隔距離が、ダミー配線151と走査信号配線150との離隔距離より長くなるようにする。

Description

表示装置
 本発明は、マトリクス状に配列された複数の表示画素を含む表示領域と、該表示領域から延出された複数の導体パターンと、該導体パターンを介して駆動信号を供給するための供給部とを基板上に備える表示装置に関する。
 コンピュータのモニタディスプレイ及びテレビジョン受像機等に広く用いられているLCD(Liquid Crystal Display )、OLED(Organic Electroluminescent Display )等の表示装置は、画像を表示する表示領域と、該表示領域に走査信号及びデータ信号を供給するための供給部と、これらを接続する信号配線とを基板上に備えている。
 より詳細には、例えばTFT(薄膜トランジスタ)等のスイッチング素子を用いたアクティブマトリックス型の表示装置は、矩形のアレイ基板の周縁部を除く領域に、マトリックス状に配列された複数の表示画素を含む表示領域を備えている。そして、表示画素の各行及び各列夫々に対応して表示領域の外側に延出する複数の走査信号配線及びデータ信号配線が、アレイ基板の長手方向の端部及び長手方向と直交する方向の端部に夫々配された走査信号供給部及びデータ信号供給部に接続されている。
 さて、近年、表示領域の大きさに対するアレイ基板の周縁部の幅の比を小さくする、いわゆる狭額縁化が進み、それに合わせて走査信号配線及びデータ信号配線としての導体パターンが微細化している。導体パターンは、リソグラフィ及びエッチングの技術を用いてアレイ基板上に形成されるが、導体パターンの疎密の程度に応じてエッチングの進行度に違いが生じることが知られている。
 このため、導体パターンが密集している領域では、そうでない領域との境界部に位置する導体パターンについて、エッチングが過度に進行して幅が狭くなり、配線としての抵抗値が増大するという問題が生じる。この問題により、表示領域に対する駆動信号の信号源インピーダンスが増大するが、導体パターンが微細化されているほど、また導体パターンが長いほど、この問題の影響を受け易くなる。
 具体的な影響として、走査信号配線としての導体パターンが細くなった場合は、表示画素に含まれるスイッチング素子のオンに遅れが生じて、表示領域に表示される画像に横方向の暗線(又は輝線)が視認されるようになる。また、データ信号配線としての導体パターンが細くなった場合は、表示画素に含まれる画素電極へのデータ信号の供給が不十分となって、表示領域に表示される画像に縦方向の暗線(又は輝線)が視認されるようになる。
 これに対し、特許文献1には、表示領域の先頭行及び最終行夫々に入力されるゲート配線(走査信号配線)よりも外側に、ゲート配線と等ピッチ又は略等ピッチのダミー配線を1又は複数本配置しておくことにより、ゲート配線のエッチング時にダミー配線が細くなった場合であってもゲート配線が細くならないようにする液晶表示装置が開示されている。
特開2003-172945号公報
 しかしながら、特許文献1に開示された技術を用いてゲート配線に単にダミー配線を沿わせるだけでは、ダミー配線に帯電した静電気によって、ダミー配線の周囲の導体パターンや該導体パターンの接続先が静電破壊され、表示不良を引き起こす虞があった。
 本発明は斯かる事情に鑑みてなされたものであり、その目的とするところは、表示領域に駆動信号を供給するための信号配線にダミー配線を隣り合わせる場合であっても、ダミー配線の存在に起因する静電破壊を抑制することが可能な表示装置を提供することにある。
 本発明に係る表示装置は、マトリックス状に配列された複数の表示画素を含む表示領域と、前記表示画素の各行及び各列夫々に対応して前記表示領域の外側に延出する複数の第1導体パターン及び第2導体パターンと、該第1導体パターン及び第2導体パターン夫々を介して前記表示画素に駆動信号を供給するための第1供給部及び第2供給部とを基板上に備える表示装置において、前記第1供給部に接続された複数の第1導体パターン(又は前記第2供給部に接続された複数の第2導体パターン)と隣り合う第3導体パターンを前記基板上に備え、前記第3導体パターンは、前記第1導体パターン(又は第2導体パターン)を除く周囲の導体部との離隔距離が、前記第1導体パターン(又は第2導体パターン)との離隔距離より長いことを特徴とする。
 本発明に係る表示装置は、前記第1導体パターン(又は第2導体パターン)及び第3導体パターンを一面側に、前記第1導体パターン(又は第2導体パターン)夫々との重なりを有する複数の第4導体パターンを他面側に配してなる絶縁層を前記基板上に備え、前記第3導体パターンは、前記絶縁層の他面側に配してなる他の導体パターン及び前記第4導体パターン夫々との重なりが前記第1導体パターン(又は第2導体パターン)と第4導体パターンとの重なりより小さいか、又は前記他の導体パターン及び第4導体パターンとの重なりを有しないようにしてあることを特徴とする。
 本発明に係る表示装置は、マトリクス状に配列された複数の表示画素を含む表示領域と、前記表示画素の各行及び各列夫々に対応して前記表示領域の外側に延出する複数の第1導体パターン及び第2導体パターンと、該第1導体パターン及び第2導体パターン夫々を介して前記表示画素に駆動信号を供給するための第1供給部及び第2供給部とを基板上に備える表示装置において、前記第1供給部に接続された複数の第1導体パターン(又は前記第2供給部に接続された複数の第2導体パターン)及び該第1導体パターン(又は第2導体パターン)と隣り合う第3導体パターンを一面側に、前記第1導体パターン(又は第2導体パターン)夫々との重なりを有する複数の第4導体パターンを他面側に配してなる絶縁層を前記基板上に備え、前記第3導体パターンは、前記絶縁層の他面側に配してなる他の導体パターン及び前記第4導体パターン夫々との重なりが前記第1導体パターン(又は第2導体パターン)と第4導体パターンとの重なりより小さいか、又は前記他の導体パターン及び第4導体パターンとの重なりを有しないようにしてあることを特徴とする。
 本発明に係る表示装置は、前記第3導体パターンは、前記第1導体パターン(又は第2導体パターン)と同等の導体幅を有し、且つ前記第1導体パターン(又は第2導体パターン)との離隔距離が前記第1導体パターン(又は第2導体パターン)同士の離隔距離と同等であることを特徴とする。
 本発明に係る表示装置は、前記第1導体パターン(又は第2導体パターン)及び第3導体パターンは、前記第1供給部(又は第2供給部)に向けて複数の分岐パターンに分岐しており、前記第3導体パターンの各分岐パターンは、端部を互いに接続してあることを特徴とする。
 本発明によれば、第3導体パターンから周囲の導体部及び該導体部の接続先に静電破壊が及ぶことが抑制される。
 従って、表示領域に駆動信号を供給するための信号配線にダミー配線を隣り合わせる場合であっても、ダミー配線の存在に起因する静電破壊を抑制することが可能となる。
本発明の実施の形態1に係る表示装置の構成を模式的に示す断面図である。 表示装置の平面図である。 図2の符号Aで示す要部の拡大平面図である。 表示装置の第1ガラス基板の一部を示す拡大平面図である。 本発明の実施の形態2に係る表示装置の平面図である。 図5の符号Bで示す要部の拡大平面図である。 本発明の実施の形態3に係る表示装置の第1ガラス基板の一部を示す拡大平面図である。 図7AのB-B線における断面図である。 本発明の実施の形態4に係る表示装置の第1ガラス基板の一部を示す拡大平面図である。
 以下、本発明をその実施の形態を示す図面に基づいて詳述する。
(実施の形態1)
 図1は、本発明の実施の形態1に係る表示装置の構成を模式的に示す断面図、図2は、表示装置の平面図、図3は、図2の符号Aで示す要部の拡大平面図である。
 図1において、表示装置は、第1ガラス基板(基板に相当)1及び第2ガラス基板2の間に、液晶層3を介装させて構成されている。第1ガラス基板1及び第2ガラス基板2の対向する一の表面同士の間には、液晶層3に封入される液晶を封止するためのシール材31が、第2ガラス基板2の周縁部に沿って設けられている。
 第1ガラス基板1の一の表面上には、複数のTFT11夫々に接続される表示画素の画素電極12と、配向膜13とが積層されて形成されている。第1ガラス基板1の他の表面には、偏光板14が貼り付けられている。第1ガラス基板1の一の表面の一の端部には、後述する第1供給回路基板(第1供給部に相当)15が設けられている。
 なお、第1供給回路基板15と各TFT11とを接続する配線は、第1ガラス基板1の一の表面上に形成されているが、図1では省略してある。
 第2ガラス基板2の一の表面上には、各表示画素に対応するR,G,B三色のカラーフィルタ21と、各表示画素の対向電極(共通電極)22と、配向膜23とが積層されて形成されている。第2ガラス基板2の他の表面には、偏光板24が貼り付けられている。
 偏光板14と偏光板24とでは、夫々を通過する光の偏光方向(偏光面)が90度異なるようにしてある。画素電極12及び対向電極22は、例えばITO(Indium Tin Oxide )からなる透明電極である。各表示画素は、破線よりもカラーフィルタ21側の領域(後述する表示領域)に位置している。
 図2に移って、第1ガラス基板1及び第2ガラス基板2は、横長の矩形をなしており、一の短辺同士及び一の長辺同士が重なるように、シール材31で貼り合わせられている。第1ガラス基板1の他の短辺及び他の長辺夫々に沿う端部は、第2ガラス基板2との重なりがなく、夫々の端部の一の表面上に、2つの第1供給回路基板15及び4つの第2供給回路基板(第2供給部に相当)16が貼り付けられている。第1ガラス基板1及び第2ガラス基板2が重なる矩形の領域のうち、周縁部を除く大部分が、画像が表示される表示領域4となっている。
 なお、第1ガラス基板1の対向する短辺夫々に沿う端部に、第1供給回路基板15を貼り付けるようにしてもよい。その場合は、第1ガラス基板1及び第2ガラス基板2を、一の長辺同士が重なるようにしてシール材31で貼り合わせ、第1ガラス基板1の対向する短辺夫々に沿う端部と第2ガラス基板2との重なりがないようにする。
 表示領域4には、各TFT11の夫々に対応する表示画素がマトリックス状に配列されており、各行及び各列夫々のTFT11は、走査信号バスライン及びデータ信号バスラインに接続されている(図示せず)。各行及び各列夫々の走査信号バスライン及びデータ信号バスラインからは、表示領域4の外側に複数の走査信号配線(第1導体パターンに相当)150及びデータ信号配線(第2導体パターンに相当)160が延出している。以下、特に区別する場合を除いて、配線と導体パターンとを同じ意味で用いる。
 各走査信号配線150は、2系統に分けて2つの第1供給回路基板15に接続されている。各データ信号配線160は、4系統に分けて4つの第2供給回路基板16に接続されている。走査信号配線150及びデータ信号配線160の配線材料は、例えばアルミニウム又は銅を主成分とする(後述するダミー配線151についても同様)。第1供給回路基板15及び第2供給回路基板16夫々の数は、2及び4に限定されない。
 ここで図3を参照して、各走査信号配線150は、等ピッチ及び等間隔で(即ち、等しい導体幅で)形成されている。表示領域4から延出して第1供給回路基板15に接続されている複数の走査信号配線150のうち、最も外側の走査信号配線150と隣り合う位置に、どの回路にも接続されないダミー配線(第3導体パターン)151が配されている。ダミー配線151は、導体幅が走査信号配線150の導体幅と同等であり、隣り合う走査信号配線150との間隔が、走査信号配線150同士の間隔と同等である。
 以上のように構成された表示装置において、2つの第1供給回路基板15から各走査信号配線150を介して各行のTFT11に順次走査信号が供給される。そして、走査信号が供給されている行の表示画素の画素電極12に対し、4つの第2供給回路基板16から各データ信号配線160及びその行の各TFT11を介してデータ信号が一斉に書き込まれる。第1供給回路基板15及び第2供給回路基板16の夫々は、走査信号及びデータ信号を生成するものであってもよいし、外部で生成された各信号を中継するものであってもよい。このようにして、全ての行の表示画素の画素電極12に対し、1行分のデータ信号が順次書き込まれる。
 一方、図1に示す第1ガラス基板1の他の表面と対向する側には、図示しないバックライトが配されている。該バックライトから照射された光は、偏光板14を通過して直線偏光となり、液晶層3を通過する際に偏光方向が変化し、偏光板24を通過して人に視認される。この場合、液晶層3における偏光方向の変化量が、画素電極12に書き込まれたデータ信号(の積分値)に応じたものとなるため、偏光板24を通過する表示画素毎の光の量が、データ信号に応じて変化する。そして、このような画素の集合が画像として人に視認されることとなる。
 さて、昨今の表示装置では、いわゆる狭額縁化が進んで走査信号配線150が微細化されているため、導体パターンを形成する際のエッチングの進行度の違いによって、各走査信号配線150の抵抗値が不均一となる場合がある。具体的には、第1供給回路基板15に接続された複数の走査信号配線150のうち、外側に配された走査信号配線150が細くなって抵抗値が増大する。このような抵抗値の増大は、例えば導体パターンの幅が10μm以下の場合に無視できなくなる。
 ここで、特定の走査信号配線150の抵抗値が増大した場合、その走査信号配線150を介して走査信号が供給される行のTFT11全体について、オンの立ち上がりに遅れが生じると共に、オン抵抗が増大する。このため、その行の画素全体について、各データ信号配線160から供給されるデータ信号の書き込みが不十分となり、通過する光の偏光方向の制御が不十分となる。その結果、1行分の画素全体が、本来表示されるべき明るさよりも暗い暗線(又は明るい輝線)となって視認される。
 なお、表示画素が、本来の明るさよりも暗く表示されるか、明るく表示されるかの違いは、表示画素にデータ信号が書き込まれていない状態で、表示画素が光を遮断する(いわゆるノーマリーブラック)か、透過させる(いわゆるノーマリーホワイト)かの違いに由来する。
 ところで、発明者らは、第1供給回路基板15に接続された複数の走査信号配線150のうち、実質的には最も外側の走査信号配線150を介して走査信号が供給される行の表示画素について、暗線(又は輝線)が視認されることを見出している。
 図2及び図3に示すように、最も外側の走査信号配線150と隣り合う位置に、どの回路にも接続されないダミー配線151を形成したのは、上記のような視認上の問題を回避するためである。これにより、ダミー配線151が、最も外側の走査信号配線150であるかのようにエッチングされるため、最も外側の走査信号配線150の導体幅が細くなる現象が、効果的に緩和される。
 しかしながら、ダミー配線151は、表示装置内の如何なる回路にも接続されておらず、他の導体部に対するインピーダンスが極めて高い状態にある。このため、静電気による電荷が蓄積されてダミー配線151が高電位となり易く、周囲の回路に静電破壊が及ぶ虞がある。表示領域4に静電破壊が波及した場合は、表示不良が発生する。そこで、本実施の形態1では、ダミー配線151と周囲の回路との位置関係に制約を加える。
 図4は、表示装置の第1ガラス基板1の一部を示す拡大平面図である。図において、第1供給回路基板15に一端が接続された一の走査信号配線150の他端が、表示領域4に含まれる一の走査信号バスライン111に接続されている。走査信号バスライン111は、一の行の各TFT11に走査信号を供給するためのものである。走査信号配線150と隣り合う位置に配されたダミー配線151は、走査信号バスライン111及び隣り合う導体パターン152との離隔距離が走査信号配線150との離隔距離より大きい。
 図4では、ダミー配線151の表示領域4側の端部を折り曲げていないが、例えばこの端部を走査信号配線150に沿って折り曲げる場合についても、折り曲げた端部と走査信号バスライン111との離隔距離が、ダミー配線151と走査信号配線150との離隔距離より大きくなるようにする。このような位置関係を保つことにより、ダミー配線151から周囲の回路に静電破壊が及び難くなる。
 以上にように本実施の形態1によれば、2つの第1供給回路基板15が各行の表示画素に走査信号を供給し、4つの第2供給回路基板16が各列の表示画素にデータ信号を供給する。そして、各第1供給回路基板15に接続された複数の走査信号配線150のうち、最も外側の走査信号配線150と基板上で隣り合う位置にダミー配線151が配されている。更に、ダミー配線151と走査信号配線150を除く周囲の導体部との離隔距離が、ダミー配線151と走査信号配線150との離隔距離より長くなるようにする。
 これにより、ダミー配線151から周囲の導体部及び該導体部の接続先に静電破壊が及ぶことが抑制される。
 従って、表示領域に駆動信号を供給するための信号配線にダミー配線を隣り合わせる場合であっても、ダミー配線の存在に起因する静電破壊を抑制することが可能となる。
 また、ダミー配線151が、走査信号配線150と同等の導体幅を有しており、且つ、走査信号配線150同士の離隔距離と同等の距離で、隣り合う走査信号配線150と離隔されている。
 従って、ダミー配線151があたかも複数の走査信号配線150の一部であるかのようにエッチングされるため、最も外側の走査信号配線150の導体幅が細くなる現象を、効果的に緩和することが可能となる。
(実施の形態2)
 実施の形態1が、各第1供給回路基板15に接続された複数の走査信号配線150のうち、最も外側の走査信号配線150に隣接させてダミー配線151を配する形態であるのに対し、実施の形態2は、各第2供給回路基板16に接続された複数のデータ信号配線160のうち、最も外側のデータ信号配線160に隣接させてダミー配線161を配する形態である。
 図5は、本発明の実施の形態2に係る表示装置の平面図であり、図6は、図5の符号Bで示す要部の拡大平面図である。各データ信号配線160は、等ピッチ及び等間隔で(即ち、等しい導体幅で)形成されている。表示領域4から延出して第2供給回路基板16に接続されている各データ信号配線160のうち、最も外側のデータ信号配線160と隣り合う位置に、どの回路にも接続されないダミー配線(第3導体パターンに相当)161が配されている。ダミー配線161は、導体幅がデータ信号配線160の導体幅と同等であり、隣り合うデータ信号配線160との間隔が、データ信号配線160同士の間隔と同等である。
 ここで、特定のデータ信号配線160の抵抗値が増大した場合、そのデータ信号配線160を介してデータ信号が供給される列のTFT11全体について、データ信号の振幅が減少する。このため、その列の画素全体について、データ信号の書き込みが不十分となり、通過する光の偏光方向の制御が不十分となる。その結果、1列分の画素全体が、本来表示されるべき明るさよりも暗い暗線(又は明るい輝線)となって視認される。
 図5及び図6に示すように、最も外側のデータ信号配線160と隣り合う位置に、どの回路にも接続されないダミー配線161を形成したのは、上記のような視認上の問題を回避するためである。これにより、ダミー配線161が、最も外側のデータ信号配線160であるかのようにエッチングされるため、最も外側のデータ信号配線160の導体幅が細くなる現象が、効果的に緩和される。
 しかしながら、ダミー配線161は、表示装置内の如何なる回路にも接続されておらず、他の導体部に対するインピーダンスが極めて高い状態にある。このため、静電気による電荷が蓄積されてダミー配線161が高電位となり易く、周囲の回路に静電破壊が及ぶ虞がある。表示領域4に静電破壊が波及した場合は、表示不良が発生する。そこで、本実施の形態2では、ダミー配線161と周囲の回路との位置関係に制約を加える。
 具体的には、データ信号配線160と隣り合う位置に配されたダミー配線161について、一の列の各TFT11にデータ信号を供給するためのデータ信号バスライン及び周囲の他の導体パターンとの離隔距離が、データ信号配線160との離隔距離より大きくなるようにする。この場合のデータ信号配線160、ダミー配線161及びデータ信号バスラインの位置関係は、図4における走査信号配線150、ダミー配線151及び走査信号バスライン111の位置関係と同等とする。
 また、ダミー配線161の端部をデータ信号配線160に沿って折り曲げる場合についても、折り曲げた端部とデータ信号バスラインとの離隔距離が、ダミー配線161とデータ信号配線160との離隔距離より大きくなるようにする。このような位置関係を保つことにより、ダミー配線161から周囲の回路に静電破壊が及び難くなる。
 その他、実施の形態1に対応する箇所には同様の符号を付して、その詳細な説明を省略する。
 以上にように本実施の形態2によれば、各第2供給回路基板16に接続された複数のデータ信号配線160のうち、最も外側のデータ信号配線160と基板上で隣り合う位置にダミー配線161が配されている。ダミー配線151とデータ信号配線160を除く周囲の導体部との離隔距離が、ダミー配線161とデータ信号配線160との離隔距離より長くなるようにする。
 これにより、ダミー配線161から周囲の導体部及び該導体部の接続先に静電破壊が及ぶことが抑制される。
 従って、表示領域に駆動信号を供給するための信号配線にダミー配線を隣り合わせる場合であっても、ダミー配線の存在に起因する静電破壊を抑制することが可能となる。
 また、ダミー配線161が、データ信号配線160と同等の導体幅を有しており、且つ、データ信号配線160同士の離隔距離と同等の距離で、隣り合うデータ信号配線160と離隔されている。
 従って、ダミー配線161があたかも複数のデータ信号配線160の一部であるかのようにエッチングされるため、最も外側のデータ信号配線160の導体幅が細くなる現象を、効果的に緩和することが可能となる。
(実施の形態3)
 実施の形態1が、第1ガラス基板1の一の表面上に各走査信号配線150及びダミー配線151が平面的に配されている形態であるのに対し、実施の形態3は、第1ガラス基板1の一の表面上に形成された絶縁層の上面側(一面側)に各走査信号配線150及びダミー配線151が配されており、絶縁層の下面側(他面側)にも複数の導体パターンが配されている形態である。
 図7Aは、本発明の実施の形態3に係る表示装置の第1ガラス基板1の一部を示す拡大平面図であり、図7Bは、図7AのB-B線における断面図である。第1ガラス基板1は、一の表面上に絶縁層17が形成されている。絶縁層17は、第1ガラス基板1の一の表面上の全面に形成される必要はなく、信号配線又は導体パターンを立体的に配する場合に、絶縁が必要な部分に形成されていればよい。絶縁層17の上面側には各走査信号配線150及びダミー配線151が配されており、下面側には各走査信号配線150夫々との重なりを有する複数の遮光用導体パターン(第4導体パターンに相当)170が配されている。平面視での上記重なりの幅は、標準的には走査信号配線150の幅の1/4程度にしてあるが、これに限定されるものではない。図7Bでは、各走査信号配線150及びダミー配線151より上側に、他の絶縁層を介して更に信号配線又は導体パターンが配される場合があるが、図示を省略する。
 一部の走査信号配線150について図7Aの上部で蛇行させあるのは、各走査信号配線150の全長が等しくなるようにするものである。本発明では、各走査信号配線150が等ピッチ及び等間隔で形成されていない部分があることを排除せず、各走査信号配線150の全長を等しくできない場合は、導体パターンの幅を変更することにより、各走査信号配線150夫々の抵抗値が等しくなるように調整する。
 上述のような重なりを有する遮光用導体パターン170により、隣り合う走査信号配線150同士の隙間を通過するバックライトの光量を低減させている。遮光用導体パターン170は、該遮光用導体パターン170との重なりを有する走査信号配線150の代替用導体パターンとしても用いられる。即ち、走査信号配線150が途中で切れている場合、切れている部分の両側における走査信号配線150及び遮光用導体パターン170の重なり部分にレーザー光を照射して溶融させることにより、走査信号配線150が遮光用導体パターン170を迂回して導通するようになる。
 絶縁層17の下面側には、また、ダミー配線151との重なりを有しない他の遮光用導体パターン(他の導体パターンに相当)171が配されている。他の遮光用導体パターン171は、平面視でダミー配線151と隣り合う位置に形成されている。
 ダミー配線151は、他の遮光用導体パターン171を代替用導体パターンとして用いる必要がないため、他の遮光用導体パターン171及び各遮光用導体パターン170との重なりを有しない。一方、例えば製造上の誤差によってこの重なりが生じる場合であっても、その重なりが走査信号配線150と遮光用導体パターン170との重なりより小さくなるようにする。このような構成により、ダミー配線151と、他の遮光用導体パターン171及び各遮光用導体パターン170との間で付随的に形成されるコンデンサの容量が抑制される。
 なお、本実施の形態3では、絶縁層17の上面側に各走査信号配線150及びダミー配線151を、下面側に各遮光用導体パターン170及び他の遮光用導体パターン171を配したが、これとは逆に、絶縁層17の上面側に各遮光用導体パターン170及び他の遮光用導体パターン171を、下面側に各走査信号配線150及びダミー配線151を配してもよい。
 その他、実施の形態1に対応する箇所には同様の符号を付して、その詳細な説明を省略する。
 以上のように本実施の形態3によれば、第1ガラス基板1の一の表面上に絶縁層17が形成されており、絶縁層17の上面側には各走査信号配線150及びダミー配線151が、下面側には各走査信号配線150夫々との重なりを各別に有する複数の遮光用導体パターン170が配されている。絶縁層17の下面側の他の遮光用導体パターン171及び各遮光用導体パターン170については、ダミー配線151との重なりが生じる場合であっても、走査信号配線150と遮光用導体パターン170との重なりよりも小さな重なりになるようにする。
 従って、絶縁層17の下面側に配された遮光用導体パターン170及び他の遮光用導体パターン171を、例えばバックライトを遮光するための遮光部として用いる場合は、他の遮光用導体パターン171及び各遮光用導体パターン170とダミー配線151とでコンデンサが形成され難いようになるため、ダミー配線151の存在に起因する静電破壊を抑制することが可能となる。
 なお、本実施の形態3にあっては、絶縁層17の上面側にダミー配線151及び各走査信号配線150が配されている場合について説明したが、絶縁層17の上面側にダミー配線161及び各データ信号配線160が配されている場合についても同様である。具体的には、絶縁層17の下面側に各データ信号配線160夫々との重なりを各別に有する複数の遮光用導体パターン170を備え、ダミー配線161が、絶縁層17の下面側に配された他の遮光用導体パターン171及び各遮光用導体パターン170との重なりを有しないか、又はデータ配線160と遮光用導体パターン170との重なりより小さい重なりを有するようにする。これにより、ダミー配線161の存在に起因する静電破壊を抑制することが可能となる。
(実施の形態4)
 実施の形態1が、各走査信号配線150及びダミー配線151の夫々を一筆書きの導体パターンで形成する形態であるのに対し、実施の形態4は、各走査信号配線150及びダミー配線151の夫々が、複数の分岐パターンを有する形態である。
 図8は、本発明の実施の形態4に係る表示装置の第1ガラス基板1の一部を示す拡大平面図である。各走査信号配線150及びダミー配線151の夫々は、第1供給回路基板15に向けて2つの分岐パターンに分岐している。このうち、ダミー配線151については、2つの分岐パターンの端部が互いに接続されており、且つ全体的に丸みを帯びた形状になっている。分岐パターンの数については、2つに限定されない。
 このように各走査信号配線150及びダミー配線151の夫々を分岐させることにより、図1に示すシール材31に対して第1ガラス基板1側から紫外線を照射して硬化させる際に、紫外線が好適に回り込むようにしている。ダミー配線151の端部を第1供給回路基板15から離隔しているのは、製造時に人が第1供給回路基板15の近辺に触れた場合に、人体に帯電した静電気の影響を受けないようにするためである。この離隔距離は、30μm以上にしてあるが、50μm以上とすることが好ましい。
 その他、実施の形態1に対応する箇所には同様の符号を付して、その詳細な説明を省略する。
 以上のように本実施の形態4によれば、各走査信号配線150の一部を、第1供給回路基板15に向けて2つの分岐パターンに分岐させる場合、ダミー配線151についても第1供給回路基板15に向けて2つの分岐パターンに分岐させ、且つ、第1供給回路基板15側の端部を互いに接続して尖端部を無くす。
 従って、例えば製造時に、第1ガラス基板1側からシール材31に紫外線を照射する工程において、第1供給回路基板15近辺の各走査信号配線150及びダミー配線151を比較的太くする場合であっても、照射される紫外線が広範囲に遮光されないようにすることが可能となる。また、ダミー配線151に対する静電気の影響を軽減することが可能となる。
 なお、本実施の形態4にあっては、第1ガラス基板1の一の表面上にダミー配線151が配されている場合について説明したが、同表面上にダミー配線161が配されている場合についても同様である。具体的には、各データ信号配線160及びダミー配線161の夫々を、第2供給回路基板16に向けて2つの分岐パターンに分岐させる。このうち、ダミー配線161については、2つの分岐パターンの端部を互いに接続して尖端部を無くす。これにより、第1ガラス基板1側からシール材31に照射される紫外線が広範囲に遮光されないようにすることが可能となる。また、ダミー配線161に対する静電気の影響を軽減することが可能となる。
 今回開示された実施の形態は、全ての点で例示であって、制限的なものではないと考えられるべきである。本発明の範囲は、上述した意味ではなく、請求の範囲によって示され、請求の範囲と均等の意味及び範囲内での全ての変更が含まれることが意図される。また、各実施の形態で記載されている技術的特徴は、お互いに組み合わせることが可能である。
 1 第1ガラス基板(基板に相当)
 11 TFT
 15 第1供給回路基板(第1供給部に相当)
 150 走査信号配線(第1導体パターンに相当)
 151 ダミー配線(第3導体パターンに相当)
 16 第2供給回路基板(第2供給部に相当)
 160 データ信号配線(第2導体パターンに相当)
 161 ダミー配線(第3導体パターンに相当)
 17 絶縁層
 170 遮光用導体パターン(第4導体パターンに相当)
 171 他の遮光用導体パターン(他の導体パターンに相当)
 2 第2ガラス基板
 3 液晶層
 4 表示領域

Claims (5)

  1.  マトリクス状に配列された複数の表示画素を含む表示領域と、前記表示画素の各行及び各列夫々に対応して前記表示領域の外側に延出する複数の第1導体パターン及び第2導体パターンと、該第1導体パターン及び第2導体パターン夫々を介して前記表示画素に駆動信号を供給するための第1供給部及び第2供給部とを基板上に備える表示装置において、
     前記第1供給部に接続された複数の第1導体パターン(又は前記第2供給部に接続された複数の第2導体パターン)と隣り合う第3導体パターンを前記基板上に備え、
     前記第3導体パターンは、前記第1導体パターン(又は第2導体パターン)を除く周囲の導体部との離隔距離が、前記第1導体パターン(又は第2導体パターン)との離隔距離より長いこと
     を特徴とする表示装置。
  2.  前記第1導体パターン(又は第2導体パターン)及び第3導体パターンを一面側に、前記第1導体パターン(又は第2導体パターン)夫々との重なりを有する複数の第4導体パターンを他面側に配してなる絶縁層を前記基板上に備え、
     前記第3導体パターンは、前記絶縁層の他面側に配してなる他の導体パターン及び前記第4導体パターン夫々との重なりが前記第1導体パターン(又は第2導体パターン)と第4導体パターンとの重なりより小さいか、又は前記他の導体パターン及び第4導体パターンとの重なりを有しないようにしてあること
     を特徴とする請求項1に記載の表示装置。
  3.  マトリクス状に配列された複数の表示画素を含む表示領域と、前記表示画素の各行及び各列夫々に対応して前記表示領域の外側に延出する複数の第1導体パターン及び第2導体パターンと、該第1導体パターン及び第2導体パターン夫々を介して前記表示画素に駆動信号を供給するための第1供給部及び第2供給部とを基板上に備える表示装置において、
     前記第1供給部に接続された複数の第1導体パターン(又は前記第2供給部に接続された複数の第2導体パターン)及び該第1導体パターン(又は第2導体パターン)と隣り合う第3導体パターンを一面側に、前記第1導体パターン(又は第2導体パターン)夫々との重なりを有する複数の第4導体パターンを他面側に配してなる絶縁層を前記基板上に備え、
     前記第3導体パターンは、前記絶縁層の他面側に配してなる他の導体パターン及び前記第4導体パターン夫々との重なりが前記第1導体パターン(又は第2導体パターン)と第4導体パターンとの重なりより小さいか、又は前記他の導体パターン及び第4導体パターンとの重なりを有しないようにしてあること
     を特徴とする表示装置。
  4.  前記第3導体パターンは、前記第1導体パターン(又は第2導体パターン)と同等の導体幅を有し、且つ前記第1導体パターン(又は第2導体パターン)との離隔距離が前記第1導体パターン(又は第2導体パターン)同士の離隔距離と同等であることを特徴とする請求項1から3の何れか1項に記載の表示装置。
  5.  前記第1導体パターン(又は第2導体パターン)及び第3導体パターンは、前記第1供給部(又は第2供給部)に向けて複数の分岐パターンに分岐しており、
     前記第3導体パターンの各分岐パターンは、端部を互いに接続してあること
     を特徴とする請求項1から4の何れか1項に記載の表示装置。
PCT/JP2014/051892 2013-02-19 2014-01-29 表示装置 WO2014129272A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201480001663.3A CN104395821B (zh) 2013-02-19 2014-01-29 显示装置
US14/410,934 US9792867B2 (en) 2013-02-19 2014-01-29 Display apparatus

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2013-030131 2013-02-19
JP2013030131 2013-02-19

Publications (1)

Publication Number Publication Date
WO2014129272A1 true WO2014129272A1 (ja) 2014-08-28

Family

ID=51391068

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2014/051892 WO2014129272A1 (ja) 2013-02-19 2014-01-29 表示装置

Country Status (3)

Country Link
US (1) US9792867B2 (ja)
CN (1) CN104395821B (ja)
WO (1) WO2014129272A1 (ja)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6220466B2 (ja) 2014-12-18 2017-10-25 堺ディスプレイプロダクト株式会社 液晶表示装置及び液晶表示装置の駆動方法
US10466553B2 (en) * 2015-06-23 2019-11-05 Sakai Display Products Corporation Liquid crystal display apparatus and method for driving liquid crystal display apparatus
KR20170080851A (ko) * 2015-12-30 2017-07-11 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
CN112313730B (zh) * 2018-06-20 2023-03-28 堺显示器制品株式会社 显示面板以及显示面板的制造方法
CN109061970A (zh) * 2018-09-03 2018-12-21 重庆惠科金渝光电科技有限公司 阵列基板、显示面板和显示装置
CN109375441B (zh) * 2018-12-21 2022-03-01 信利半导体有限公司 基板走线结构和走线制作方法
CN109597255A (zh) * 2018-12-24 2019-04-09 惠科股份有限公司 一种显示面板、制程方法以及显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1172804A (ja) * 1997-06-17 1999-03-16 Seiko Epson Corp 電気光学装置用基板、電気光学装置、電子機器及び投写型表示装置
JPH11212117A (ja) * 1998-01-26 1999-08-06 Advanced Display Inc Tftアレイ基板およびこれを備えた液晶表示装置
JP2003172945A (ja) * 2001-12-06 2003-06-20 Matsushita Electric Ind Co Ltd 液晶表示装置
JP2006302698A (ja) * 2005-04-21 2006-11-02 Pioneer Electronic Corp 表示パネルおよび表示パネルの製造方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003066921A (ja) * 2001-08-28 2003-03-05 Sharp Corp 駆動装置およびそれを備えている表示モジュール
JP2005013986A (ja) * 2003-05-30 2005-01-20 Seiko Epson Corp デバイスとその製造方法、アクティブマトリクス基板の製造方法及び電気光学装置並びに電子機器
JP2005010186A (ja) * 2003-06-16 2005-01-13 Nanox Corp 液晶表示素子
JP2006120467A (ja) * 2004-10-21 2006-05-11 Hitachi Ltd 表示装置及びその製造方法
KR101058094B1 (ko) * 2004-12-10 2011-08-24 삼성전자주식회사 어레이 기판, 이를 갖는 표시장치 및 리페어 방법
JP4448834B2 (ja) * 2006-04-25 2010-04-14 セイコーエプソン株式会社 電気光学装置、及びこれを備えた電子機器
WO2008026344A1 (fr) * 2006-08-31 2008-03-06 Sharp Kabushiki Kaisha Panneau d'affichage et dispositif d'affichage comportant ledit panneau
JP4932415B2 (ja) * 2006-09-29 2012-05-16 株式会社半導体エネルギー研究所 半導体装置
KR101535825B1 (ko) * 2012-09-25 2015-07-10 엘지디스플레이 주식회사 표시장치 및 이의 라인결함 검출방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1172804A (ja) * 1997-06-17 1999-03-16 Seiko Epson Corp 電気光学装置用基板、電気光学装置、電子機器及び投写型表示装置
JPH11212117A (ja) * 1998-01-26 1999-08-06 Advanced Display Inc Tftアレイ基板およびこれを備えた液晶表示装置
JP2003172945A (ja) * 2001-12-06 2003-06-20 Matsushita Electric Ind Co Ltd 液晶表示装置
JP2006302698A (ja) * 2005-04-21 2006-11-02 Pioneer Electronic Corp 表示パネルおよび表示パネルの製造方法

Also Published As

Publication number Publication date
CN104395821B (zh) 2017-11-14
CN104395821A (zh) 2015-03-04
US20150379948A1 (en) 2015-12-31
US9792867B2 (en) 2017-10-17

Similar Documents

Publication Publication Date Title
US10620730B2 (en) Display device
WO2014129272A1 (ja) 表示装置
KR102320514B1 (ko) 터치 방식 액정표시장치
US10551682B2 (en) Display device
US9575386B2 (en) Thin film transistor substrate, method of manufacturing the same and display device having the same
CN106980198B (zh) 具有传感器的显示装置
JP2017151702A (ja) 表示装置
US9921431B2 (en) Display device
KR20110107654A (ko) 고투과 수평 전계형 액정표시장치 및 그 제조 방법
JP2020140089A (ja) インセルタッチパネル
US11302719B2 (en) Thin film transistor substrate and display panel
CN109946893B (zh) 显示装置
JP2010271610A (ja) 表示装置
JP2020144300A (ja) 表示装置
JP2017075982A (ja) 表示装置
JP2021139937A (ja) 表示装置
JP5840879B2 (ja) 液晶表示装置
US10613396B2 (en) Display device
WO2019021927A1 (ja) 表示パネル
JP2020091335A (ja) 薄膜トランジスタ基板及び表示パネル
JP6780062B2 (ja) 液晶表示装置
WO2019021924A1 (ja) 表示パネル
JP6539309B2 (ja) 液晶表示装置
JP6180492B2 (ja) 液晶表示装置
JP2020091318A (ja) 薄膜トランジスタ基板及び表示パネル

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 14754087

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 14410934

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 14754087

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: JP